JPS6072056A - 共通バス転送制御方式 - Google Patents

共通バス転送制御方式

Info

Publication number
JPS6072056A
JPS6072056A JP17899583A JP17899583A JPS6072056A JP S6072056 A JPS6072056 A JP S6072056A JP 17899583 A JP17899583 A JP 17899583A JP 17899583 A JP17899583 A JP 17899583A JP S6072056 A JPS6072056 A JP S6072056A
Authority
JP
Japan
Prior art keywords
command
processor
common
common path
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17899583A
Other languages
English (en)
Inventor
Kunio Fukuhara
福原 邦男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP17899583A priority Critical patent/JPS6072056A/ja
Publication of JPS6072056A publication Critical patent/JPS6072056A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は共通パス転送制御方式、さらに詳しく言えばプ
ロセッサと、該プロセッサと第1の共通パスで接続され
たバス中継装置と、該バス中継装置と第2の共通パスで
接続された複数の周辺装置とを具備したシステムにおけ
る共通パス転送制御方式に関する。
従来技術と問題点 従来の共通パス転送制御方式では、プロセッサから周辺
装置に転送する指令に含まれている装置識別番号に対応
する周辺装置が該装置識別番号を識別したとき、自分へ
の指令と判断して、これに対する応答をプロセッサに送
り、指令に対応する処理を行なった。従って、指令は個
々の周辺装置にしか転送ができない、換言すれば同時に
複数個の周辺装置に指令を、同一の指令であっても、転
送することはできない。同種類の多数の周辺装置が接続
され、プロセッサから同一の情報を転送する場合、例え
ば多数の周辺装置に同一のプログラムをロードするよう
な場合、であっても周辺装置に対して1個1個個別に転
送を繰返!し行わなければならず、時間がかかり、プロ
セッサの負荷も大きいといった欠点があった。
一方、プロセッサは上記の従来の技術に対処するため、
指令を送出後、応答を受信して処理を次に進めるインタ
フェースをとっており、1つの指令の送出に対して多く
の周辺装置から同時に応答を受信することは不可能なた
め、周辺装置に対しては個別に指令を送出し個別に処理
しなければならなかった。
発明の目的 本発明は、指令送出時のプロセッサのインタフェースを
従来と変更することなく、同一種類の、あるいは全種類
の周辺装置に対して一斉にプロセッサから情報を転送す
ることによりプロセッサの処理負荷を軽減し、かつ実効
転送能力を向上させる共通パス転送制御方式を提供する
ことを目的とする。
発明の実施例 以下、本発明の実施例を図面について説明する。
図は本発明の一実施例の接続構成を示すブロック図であ
る。
図において、1はプロセッサ、100は第1の共通パス
、2はパス中継装置、200は第2の共通パス、3−1
〜3− nはそれぞれ周辺装置であり、これ等により一
つのシステムが構成される。プロセッサ1から周辺装置
3−1〜5−nに指令が送られると、周辺装置3−1〜
3−nの上記指令に挿入された装置番号に対応するもの
の応答がプロセッサ1へ送られる。
本実施例において、さらに、ル個の周辺装置3−1〜5
− nが全べて同一種類のものである場合、あるいは、
ル個の周辺装置の一部、例えばm個が同一種類のもの(
同一群に属するもの)である場合には、同一種類の周辺
装置には一斉に指令を転送する。
プロセッサ1から指令が送出される場合について、本実
施例の動作を説明する。
プロセッサ1が指令を第1の共通パス100の下り共通
パス101に送出すると、パス中継装置2は、該指令を
整形回路8−1を介して、第2の共通パス200の下り
共通パス201に中継するとともに、該指令を照合回路
4−1にも分岐させ、該指令中の装置識別番号と共通番
号発生回路5で作成した共通番号とを比較する、 該指令中の装置識別番号としては、該指令が特定の1個
の周辺装置に対するものであれば該周辺装置の装置識別
番号が挿入され、また該指令が同一種類の複数の周辺装
置に一斉に送られるものであれば、該複数の周辺装置を
識別するための共通番号(全周辺装置に対するときは全
装置共通番号、また一部の周辺装置の群に対するときは
自装置群共通番号)が挿入されている。
ここで上記のように共通番号発生回路5で作成された共
通番号と指令に挿入されている装置識別番号とが照合回
路4−1で比較され、一致した場合は、照合回路4−1
は出力を発生し、応答発生回路6を起動し、応答選択回
路7において、照合回路4−1の出力により応答発生回
路6からの応答を選択しく上り共通パス202よりの信
号は選択されない)、波形整形回路8−2で応答の波形
整形を行なってプロセッサ1に入力させる。この場合は
後述か°ら理解されるように各周辺装置5−1〜5−n
から応答は送出されない。なお、照合回路4−1で一致
検出せず、出力を送出しないときは、応答選択回路7は
上り共通パス202よりの信号(′4旨定に挿入された
装置番号で指定された1個の周辺装置の応答)を選択し
て、波形整形回路8−2を経てプロセラ4)1に入力さ
せることとなる。
なお、上記において波形整形回路8−1から第2の共通
パス200の下り共通パス201に送出された指令は全
周辺装置6−1〜3−ルで受信される。
周辺装置5−1を例にして受信動作を説明する。
上記の指令は第2の共通パス200の下り共通パス20
1を経て周辺装置3−1(および、その他の周辺装置)
に入力し、まづ照合回路4−2により該指令に挿入され
ている装置識別番号が共通番号発生回路9かう発生する
番号(前記パス中継装置2の共通番号発生回路5から発
生した番号と同一)と一致するか否かを比較し、また照
合回路4−6により該指令に挿入されている装置識別番
号が自装置識別番号発生回路10から発生した該周辺装
置6−1対応の装置識別番号と一致するか否かを比較す
る。
照合回路4−2.4−3で一致検出されれば出力を送出
する。
何れか一方において一致していれば、その出力はオア・
ゲート11を経て指令通知回路12に入力する。これに
より指令通知回路12は該指令を該指令通知回路12に
格納し、主制御部16に通知する。
いま、該指令に挿入されている装置識別番号が共通番号
発生回路5から発生した番号と同一であるとすれば、該
指令に対する応答は既にパス中継回路2において発生し
、プロセッサ1(二返送されている。従って周辺装置5
−1において、該指令中の装置識別番号が自装置識別番
号発生回路1oがら発生した番号と一致したときは、照
合回路4−3が出力を生じ、この出力により応答送出回
路14を起動し、主制御部15からの応答を第2の共通
パス200の上り共通パス202に送出する。
なお、共通番号発生回路9がら発生した番号と該指令に
挿入された装置識別番号との一致が検出されたとき、プ
ロセッサ1に対して再度、応答を返送する必要はないの
で、照合回路4−2の一致検出出力による応答の送出は
なされない。
第2の共通パス200の上り共通パス202に送出され
た応答は、パス中継装置2の応答選択回路7に入力し、
このときは応答選択回路7は、照合回路4−1の出力を
受けていないので、上り共通パス202の上記応答を選
択し波形整形回路8−2を介して、第1の共通パス10
0の上り共通パス102に送出され、プロセッサ1は応
答を正常に受信することができる。
本発明は上記実施例に駆足されることなく、その技術的
範囲内で種々の変形が可能である。
発明の効果 本発明は上記のように構成されているので、プロセッサ
と、該プロセッサと第1の共通パスで接続されたパス中
継装置と、該パス中継装置と第2の共通パスで接続され
た複数の周辺装置とを具備するシステムにおいて、プロ
セッサから周辺装置に指令を送出する時のインタフェー
ス(あるいは送出の手順)を従来と変更することなく、
同一種類の、あるいは全種類の周辺装置に対して一斉に
プロセッサから情報を転送することを可能とし、これに
より、プロセッサの処理負荷を軽減し、かつ実効転送能
力の向上した共通パス転送制御方式を提供し得る効果が
ある。
【図面の簡単な説明】
図は本発明の一芙施例の接続4h成を示すブロック図で
ある。 1・・・プロセッサ、2・・・パス中継装置、6−1〜
3−ル・・・周辺装置、4−1.4−2.4−3・・・
照合回路、5,9・・・共通識別番号発生回路、6・・
・応通知回路、16・・・主制御部、14・・・応答送
出回路、100・・・第1の共通パス、101・・・第
1の共通パス100の下り共通パス、102・・・第1
の共通パス100の上り共通パス、200・・・第2の
共通パス、201・・・第2の共通パス200の下り共
通パス、202・・・第2の共通パス200の上り共通
パス、 特許出願人 富士通株式会社

Claims (1)

    【特許請求の範囲】
  1. プロセッサと、該プロセッサと第1の共通パスで接続さ
    れたパス中継装置と、該バス中継装置と第2の共通パス
    で接続された複数の周辺装置とを具備し、前記プロセッ
    サは前記周辺装置の装置識別番号を含む指令を前記第1
    の共通パスに送出し、前記バス中継装置は前記ηも2の
    共通パスに該指令を中継して前記周辺装置に転送すると
    ともに、前記周辺装置は該指令に対する応答を前記第2
    の共通パスに送出し、III記パス中継装置は該応答を
    前記第1の共通パスで中継して前記プロセッサに転送す
    ることによって、前記プロセッサと前記周辺装置との間
    で情報を行なうシステ今において、前記バス中継装置は
    前記プロセッサより特定の装置識別番号を含む指令を受
    信すると前記第1の共通パスに応答を送出する手段を有
    し、また前記周辺装置は前記の特定の装置識別番号を含
    む指令を受信すると該指令を処理するが応答を送出しな
    い手段を有することを特徴とする共通パス転送制御方式
JP17899583A 1983-09-27 1983-09-27 共通バス転送制御方式 Pending JPS6072056A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17899583A JPS6072056A (ja) 1983-09-27 1983-09-27 共通バス転送制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17899583A JPS6072056A (ja) 1983-09-27 1983-09-27 共通バス転送制御方式

Publications (1)

Publication Number Publication Date
JPS6072056A true JPS6072056A (ja) 1985-04-24

Family

ID=16058268

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17899583A Pending JPS6072056A (ja) 1983-09-27 1983-09-27 共通バス転送制御方式

Country Status (1)

Country Link
JP (1) JPS6072056A (ja)

Similar Documents

Publication Publication Date Title
US4684885A (en) Arrangement for on-line diagnostic testing of an off-line standby processor in a duplicated processor configuration
US4979108A (en) Task synchronization arrangement and method for remote duplex processors
CA1164068A (en) Pseudo-synchronized data communication system
JPS6072056A (ja) 共通バス転送制御方式
JPS6172433A (ja) デ−タ転送方式
JPS61240735A (ja) 回線制御診断方式
JPS63197144A (ja) 情報通信システム
JPS63173138A (ja) 多数決処理方式
JPS5847350A (ja) デ−タ−通信方式
JPS5946144B2 (ja) デ−タ伝送装置
JPS6074848A (ja) シリアルデ−タ転送方式
JPS63194445A (ja) マルチポイント通信方式
JPS58205273A (ja) 多重化システム
JPS61224538A (ja) デ−タ通信装置試験方式
JPH01192241A (ja) アドレス確認方式
JPS63292359A (ja) シリアルパス制御回路
JPS59218533A (ja) 共通バス転送制御方式
JPH02201658A (ja) プリント基板の機能確認方式
JPS60177748A (ja) 回線制御方式
JPS62293453A (ja) 多重バス方式デ−タ処理装置
JPH03246735A (ja) モニタ信号検出方式
JPS60263252A (ja) 多重系処理照合出力方法
JPS6159935A (ja) 呼識別方式
JPH06100261A (ja) エレベータの試験装置
JPH03250852A (ja) センタncu装置