JP6584977B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6584977B2 JP6584977B2 JP2016032697A JP2016032697A JP6584977B2 JP 6584977 B2 JP6584977 B2 JP 6584977B2 JP 2016032697 A JP2016032697 A JP 2016032697A JP 2016032697 A JP2016032697 A JP 2016032697A JP 6584977 B2 JP6584977 B2 JP 6584977B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- transistor
- low
- side transistor
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 99
- 239000000758 substrate Substances 0.000 claims description 52
- 230000015556 catabolic process Effects 0.000 claims description 24
- 239000012212 insulator Substances 0.000 claims description 13
- 230000001965 increasing effect Effects 0.000 description 28
- 230000017525 heat dissipation Effects 0.000 description 26
- 230000002093 peripheral effect Effects 0.000 description 15
- 230000000694 effects Effects 0.000 description 12
- 238000000034 method Methods 0.000 description 11
- 229910004298 SiO 2 Inorganic materials 0.000 description 7
- 230000007423 decrease Effects 0.000 description 3
- 230000020169 heat generation Effects 0.000 description 3
- 230000005856 abnormality Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
- H01L27/0211—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique adapted for requirements of temperature
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/082—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
- H03K17/0822—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Element Separation (AREA)
- Thin Film Transistor (AREA)
- Electronic Switches (AREA)
Description
図1は本発明の実施形態を示しており、以下これについて説明する。図1Aは第1の実施形態による半導体装置を模式的に示す平面図である。また、図1Bは図1Aの矢視Aで示す領域における縦断面図を示している。
図3は本発明の第2の実施形態による半導体装置200を模式的に示す平面図である。半導体装置200はトレンチ溝41で囲われるハイサイドNMOSトランジスタ101とローサイドNMOSトランジスタ102からなり、ローサイドNMOSトランジスタ102はハイサイドNMOSトランジスタ101を囲うように、隣接して配置されている。
図4は本発明の第3の実施形態による半導体装置200を模式的に示す平面図である。本実形態は、第1の実施形態における、ローサイドNMOSトランジスタ102の分割数を増やした場合である。図にソース、ドレインは記載されていないが、各々ゲート14、15に隣接して配置されている。
図5は本発明の第4の実施形態による半導体装置200を模式的に示す平面図である。半導体装置200は、2つのハイサイドNMOSトランジスタ101と、それらを3方向で取り囲むローサイドNMOSトランジスタ102からなる。
2、3…Pウエル層
4、5…N型のドレインドリフト層
6、7…ソース
8、9…ドレイン
10、11…Pウエル層接続P層
12、13…ゲート酸化膜
14、15…ゲート
16…配線層接続コンタクト
17、20…ソース電極
18、21…ドレイン電極
19、22…ゲート電極
31…Si支持基板
32…SiO2層
33…P型半導体層
41…トレンチ溝
101…ハイサイドNMOSトランジスタ
102…ローサイドNMOSトランジスタ
200…半導体装置
201…電流駆動回路
202…電磁負荷
203…スイッチ
204…ハイサイドトランジスタ
205…抵抗
206…ハイサイドゲートドライバ
207…ローサイドトランジスタ
208…抵抗
209…ローサイドゲートドライバ
210…アクティブクランプ回路
211…電源
Claims (12)
- 半導体基板と、
前記半導体基板の表面の第1の領域に形成されるハイサイドトランジスタと、
前記ハイサイドトランジスタを囲むトレンチと、
トレンチを埋める第1の絶縁体と、
前記トレンチの周りの前記半導体基板の表面の第2の領域に形成されるローサイドトランジスタと、を備え、
前記ローサイドトランジスタが形成される前記第2の領域と前記半導体基板の裏面とを繋ぐ側面が露出している
ことを特徴とする半導体装置。 - 半導体基板と、
前記半導体基板の表面の第1の領域に形成されるハイサイドトランジスタと、
前記ハイサイドトランジスタを囲むトレンチと、
トレンチを埋める第1の絶縁体と、
前記トレンチの周りの前記半導体基板の表面の第2の領域に形成されるローサイドトランジスタと、を備え
前記ローサイドトランジスタが形成される前記第2の領域の総面積は、
前記ハイサイドトランジスタが形成される前記第1の領域の総面積よりも大きい半導体装置であって、
前記ローサイドトランジスタは、
前記トレンチを囲むように配置される
ことを特徴とする半導体装置。 - 半導体基板と、
前記半導体基板の表面の第1の領域に形成されるハイサイドトランジスタと、
前記ハイサイドトランジスタを囲むトレンチと、
トレンチを埋める第1の絶縁体と、
前記トレンチの周りの前記半導体基板の表面の第2の領域に形成されるローサイドトランジスタと、を備え
前記ローサイドトランジスタが形成される前記第2の領域の総面積は、
前記ハイサイドトランジスタが形成される前記第1の領域の総面積よりも大きい半導体装置であって、
前記第1の領域は、
四角形であり、
前記ローサイドトランジスタは、
前記第1の領域の1組の対辺にそれぞれ隣接する2つの領域に形成される
ことを特徴とする半導体装置。 - 半導体基板と、
前記半導体基板の表面の第1の領域に形成されるハイサイドトランジスタと、
前記ハイサイドトランジスタを囲むトレンチと、
トレンチを埋める第1の絶縁体と、
前記トレンチの周りの前記半導体基板の表面の第2の領域に形成されるローサイドトランジスタと、を備え
前記ローサイドトランジスタが形成される前記第2の領域の総面積は、
前記ハイサイドトランジスタが形成される前記第1の領域の総面積よりも大きい半導体装置であって、
前記ハイサイドトランジスタは、
互いに離れた少なくとも2つの領域に形成され、
前記トレンチは、
前記ハイサイドトランジスタが形成される領域をそれぞれ囲み、
隣接する前記トレンチの間の距離は、
前記ハイサイドトランジスタが形成される領域が配置される方向の前記トレンチと前記半導体基板の端の間の距離よりも小さい
ことを特徴とする半導体装置。 - 請求項1に記載の半導体装置であって、
前記ローサイドトランジスタは、
前記トレンチを囲むように配置される
ことを特徴とする半導体装置。 - 請求項1に記載の半導体装置であって、
前記第1の領域は、
四角形であり、
前記ローサイドトランジスタは、
前記第1の領域の1組の対辺にそれぞれ隣接する2つの領域に形成される
ことを特徴とする半導体装置。 - 請求項6に記載の半導体装置であって、
前記第1の領域及び前記第2の領域が配置される方向について、前記第1の領域の1組の対辺にそれぞれ隣接する2つの領域のそれぞれの幅は等しい
ことを特徴とする半導体装置。 - 請求項1に記載の半導体装置であって、
前記ハイサイドトランジスタは、
互いに離れた少なくとも2つの領域に形成され、
前記トレンチは、
前記ハイサイドトランジスタが形成される領域をそれぞれ囲み、
隣接する前記トレンチの間の距離は、
前記ハイサイドトランジスタが形成される領域が配置される方向の前記トレンチと前記半導体基板の端の間の距離よりも小さい
ことを特徴とする半導体装置。 - 請求項1乃至2に記載の半導体装置であって、
前記半導体基板は、
支持基板、第2の絶縁体、及びP型半導体が積層されて構成され、
前記第1の絶縁体は、
前記第2の絶縁体と接する
ことを特徴とする半導体装置。 - 請求項1乃至2に記載の半導体装置であって、
前記ローサイドトランジスタ及び前記ハイサイドトランジスタは、
NMOSトランジスタ又はIGBTである
ことを特徴とする半導体装置。 - 請求項1乃至2に記載の半導体装置であって、
前記ローサイドトランジスタの熱破壊エネルギーは、
前記ハイサイドトランジスタの熱破壊エネルギーよりも大きい
ことを特徴とする半導体装置。 - 請求項1乃至2に記載の半導体装置であって、
前記ローサイドトランジスタ及び前記ハイサイドトランジスタは、
30ボルト以上の耐圧を有する
ことを特徴とする半導体装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016032697A JP6584977B2 (ja) | 2016-02-24 | 2016-02-24 | 半導体装置 |
PCT/JP2017/000701 WO2017145542A1 (ja) | 2016-02-24 | 2017-01-12 | 半導体装置 |
US16/075,009 US10403620B2 (en) | 2016-02-24 | 2017-01-12 | Semiconductor device |
CN201780004060.2A CN108352359B (zh) | 2016-02-24 | 2017-01-12 | 半导体装置 |
DE112017000174.9T DE112017000174B4 (de) | 2016-02-24 | 2017-01-12 | Halbleitervorrichtung |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016032697A JP6584977B2 (ja) | 2016-02-24 | 2016-02-24 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017152508A JP2017152508A (ja) | 2017-08-31 |
JP6584977B2 true JP6584977B2 (ja) | 2019-10-02 |
Family
ID=59686243
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016032697A Active JP6584977B2 (ja) | 2016-02-24 | 2016-02-24 | 半導体装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10403620B2 (ja) |
JP (1) | JP6584977B2 (ja) |
CN (1) | CN108352359B (ja) |
DE (1) | DE112017000174B4 (ja) |
WO (1) | WO2017145542A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9893070B2 (en) | 2016-06-10 | 2018-02-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and fabrication method therefor |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6342803A (ja) | 1986-08-08 | 1988-02-24 | 東陶機器株式会社 | 鋳込み成形法及び装置 |
JPH06342803A (ja) | 1992-05-29 | 1994-12-13 | Texas Instr Inc <Ti> | トランジスタ |
US6831331B2 (en) * | 1995-11-15 | 2004-12-14 | Denso Corporation | Power MOS transistor for absorbing surge current |
JPH11214710A (ja) * | 1998-01-22 | 1999-08-06 | Sansha Electric Mfg Co Ltd | 電力用半導体装置 |
JP2003174082A (ja) | 2001-12-06 | 2003-06-20 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2006049341A (ja) | 2004-07-30 | 2006-02-16 | Renesas Technology Corp | 半導体装置およびその製造方法 |
US7492018B2 (en) | 2004-09-17 | 2009-02-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Isolating substrate noise by forming semi-insulating regions |
JP5011549B2 (ja) * | 2004-12-28 | 2012-08-29 | 株式会社村田製作所 | 半導体装置 |
JP2006253181A (ja) * | 2005-03-08 | 2006-09-21 | Seiko Epson Corp | 半導体装置および半導体装置の製造方法 |
US7566931B2 (en) * | 2005-04-18 | 2009-07-28 | Fairchild Semiconductor Corporation | Monolithically-integrated buck converter |
JP4758787B2 (ja) * | 2006-03-02 | 2011-08-31 | パナソニック株式会社 | 半導体集積回路 |
JP4866672B2 (ja) | 2006-07-27 | 2012-02-01 | ルネサスエレクトロニクス株式会社 | 負荷駆動回路 |
JP2008182122A (ja) | 2007-01-25 | 2008-08-07 | Sanyo Electric Co Ltd | 半導体装置 |
JP2008244094A (ja) * | 2007-03-27 | 2008-10-09 | Toshiba Corp | 高周波電力増幅器および携帯型無線端末 |
JP2009170747A (ja) * | 2008-01-18 | 2009-07-30 | Toshiba Corp | 半導体装置及びその製造方法 |
JP5422167B2 (ja) * | 2008-09-29 | 2014-02-19 | 株式会社日立製作所 | 半導体装置 |
US8310007B2 (en) * | 2009-07-13 | 2012-11-13 | Maxpower Semiconductor Inc. | Integrated power supplies and combined high-side plus low-side switches |
JP5872766B2 (ja) * | 2010-12-10 | 2016-03-01 | ローム株式会社 | 半導体装置および半導体パッケージ |
US9209176B2 (en) * | 2011-12-07 | 2015-12-08 | Transphorm Inc. | Semiconductor modules and methods of forming the same |
US8835978B2 (en) * | 2012-05-14 | 2014-09-16 | Infineon Technologies Ag | Lateral transistor on polymer |
US9171738B2 (en) * | 2012-12-18 | 2015-10-27 | Infineon Technologies Austria Ag | Systems and methods for integrating bootstrap circuit elements in power transistors and other devices |
JP6120586B2 (ja) * | 2013-01-25 | 2017-04-26 | ローム株式会社 | nチャネル二重拡散MOS型トランジスタおよび半導体複合素子 |
JP6277429B2 (ja) * | 2013-05-20 | 2018-02-14 | パナソニックIpマネジメント株式会社 | 半導体装置 |
WO2016017068A1 (ja) * | 2014-07-30 | 2016-02-04 | パナソニックIpマネジメント株式会社 | 半導体装置 |
US9748378B2 (en) * | 2015-03-12 | 2017-08-29 | Infineon Technologies Ag | Semiconductor device, integrated circuit and method of manufacturing a semiconductor device |
-
2016
- 2016-02-24 JP JP2016032697A patent/JP6584977B2/ja active Active
-
2017
- 2017-01-12 US US16/075,009 patent/US10403620B2/en active Active
- 2017-01-12 DE DE112017000174.9T patent/DE112017000174B4/de active Active
- 2017-01-12 CN CN201780004060.2A patent/CN108352359B/zh active Active
- 2017-01-12 WO PCT/JP2017/000701 patent/WO2017145542A1/ja active Application Filing
Also Published As
Publication number | Publication date |
---|---|
US20190043851A1 (en) | 2019-02-07 |
CN108352359B (zh) | 2022-03-04 |
JP2017152508A (ja) | 2017-08-31 |
DE112017000174T5 (de) | 2018-07-05 |
WO2017145542A1 (ja) | 2017-08-31 |
CN108352359A (zh) | 2018-07-31 |
US10403620B2 (en) | 2019-09-03 |
DE112017000174B4 (de) | 2022-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5585593B2 (ja) | 半導体装置 | |
JP4950934B2 (ja) | 絶縁ゲート型半導体装置 | |
JP6008054B2 (ja) | 半導体装置 | |
JP5801609B2 (ja) | 保護回路素子 | |
JP2010263116A (ja) | 半導体装置 | |
KR101418396B1 (ko) | 전력 반도체 소자 | |
US20090026542A1 (en) | Integrated circuit including a semiconductor assembly in thin-soi technology | |
JP5293831B2 (ja) | 高耐圧半導体装置および駆動回路 | |
WO2018016282A1 (ja) | 半導体装置 | |
JP5150195B2 (ja) | 縦型半導体装置 | |
CN109524452B (zh) | 半导体器件 | |
US6873012B2 (en) | SOI component | |
JP6677672B2 (ja) | 半導体装置 | |
JP5072043B2 (ja) | 半導体装置 | |
JP6584977B2 (ja) | 半導体装置 | |
US20170133401A1 (en) | Semiconductor integrated circuit | |
US8878239B2 (en) | Semiconductor device | |
US20150023082A1 (en) | Semiconductor device and power conversion device using the same | |
JP2011049424A (ja) | 半導体デバイス | |
JP2004006555A (ja) | 半導体装置 | |
JP4682533B2 (ja) | 半導体装置 | |
JP5996969B2 (ja) | 高耐圧半導体装置 | |
US11373997B2 (en) | High voltage integrated circuit device employing element separation method using high voltage junction | |
JP5947151B2 (ja) | 高耐圧半導体装置 | |
JP2007188947A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180402 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190521 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190618 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190820 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190904 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6584977 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |