JP6000292B2 - メモリシステム及びそれを含むメモリ処理方法 - Google Patents
メモリシステム及びそれを含むメモリ処理方法 Download PDFInfo
- Publication number
- JP6000292B2 JP6000292B2 JP2014006842A JP2014006842A JP6000292B2 JP 6000292 B2 JP6000292 B2 JP 6000292B2 JP 2014006842 A JP2014006842 A JP 2014006842A JP 2014006842 A JP2014006842 A JP 2014006842A JP 6000292 B2 JP6000292 B2 JP 6000292B2
- Authority
- JP
- Japan
- Prior art keywords
- processor
- memory
- control signal
- bank
- modem
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000015654 memory Effects 0.000 title claims description 320
- 238000003672 processing method Methods 0.000 title description 15
- 230000009977 dual effect Effects 0.000 claims description 65
- 238000004891 communication Methods 0.000 claims description 27
- 238000000034 method Methods 0.000 claims description 12
- 230000008569 process Effects 0.000 claims description 6
- 230000000977 initiatory effect Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 28
- 238000012545 processing Methods 0.000 description 21
- 230000004044 response Effects 0.000 description 7
- 102100021568 B-cell scaffold protein with ankyrin repeats Human genes 0.000 description 5
- 101000971155 Homo sapiens B-cell scaffold protein with ankyrin repeats Proteins 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 4
- 238000012790 confirmation Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0607—Interleaved addressing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/24—Loading of the microprogram
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/177—Initialisation or configuration control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4405—Initialisation of multiprocessor systems
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/16—Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Multi Processors (AREA)
- Stored Programmes (AREA)
- Memory System (AREA)
Description
101:不揮発性メモリ
120:第1プロセッサ
130:第2プロセッサ
140:デュアルポートメモリ
150:第2排他的なバンク
151:共有されたバンク
152:第1排他的なバンク
160:通信チャンネル
Claims (9)
- 第1プロセッサと第2プロセッサとの間にあるメモリを共有するための方法において、
前記第1プロセッサから前記第2プロセッサに制御信号を伝送する段階と、
前記制御信号が受信された場合、前記第2プロセッサによって前記メモリにアクセスすることによって、前記メモリは、前記第1プロセッサ及び前記第2プロセッサのうちのいずれか1つによってアクセス可能である状態になる段階と、
前記メモリにアクセスした後に、前記第2プロセッサから前記第1プロセッサに前記制御信号を伝送する段階と、
前記制御信号が受信された場合、前記第1プロセッサによって前記メモリにアクセスする段階と、
前記第2プロセッサによって前記メモリにアクセスする前に、前記制御信号が前記第2プロセッサによって受信されたか否かを判断する段階と、
前記制御信号が前記第2プロセッサによって受信されなかった場合、前記第2プロセッサから前記第1プロセッサに前記制御信号のためにリクエスト信号を伝送し、タイマを始める段階と、
前記第1プロセッサからの前記制御信号が受信された場合、前記タイマを止める段階と、
前記制御信号が受信される前に前記タイマが満了された時、前記第2プロセッサによって代替制御信号を生成する段階と、
前記メモリへのアクセスのための前記制御信号を追跡するために前記メモリにフラッグビット(flag bits)をセッティングする段階と、
パワーダウン/スリープ動作を開始する前に、前記フラッグビットをクリアリングする前に前記第1プロセッサ及び前記第2プロセッサによって、前記メモリへのアクセスを完了する段階とを含み、
前記制御信号は、前記第1及び第2プロセッサの間に連結された通信チャンネルを通じて蓄積されることなく前記第1及び第2プロセッサの間で伝送され、前記第1プロセッサ及び前記第2プロセッサの各々は、前記制御信号の所有を検証するための前記フラッグビットをチェックするために、そして前記制御信号を要請するために前記メモリにアクセスすることを特徴とする方法。 - 前記第1プロセッサをパワーダウンする前に、前記制御信号が前記第1プロセッサによって受信されたか否かを判断する段階と、
前記制御信号が前記第1プロセッサによって受信された場合、前記制御信号を前記第1プロセッサから前記第2プロセッサに伝送する段階と、
前記制御信号が前記第2プロセッサによって受信された場合、前記第1プロセッサのパワーダウンプロセスを開始する段階と、をさらに含む請求項1に記載の方法。 - 前記メモリのアクセスが完了された後に前記フラッグビットを自動的にクリアリングする段階をさらに含む請求項1に記載の方法。
- 第1プロセッサと、
第2プロセッサと、
前記第1プロセッサ及び前記第2プロセッサの各々に連結されるデュアルポートメモリと、を含み、
前記デュアルポートメモリのメモリセルは、複数のバンクを含み、少なくとも1つのバンクは、第1ポートを通じて排他的にアクセス可能であり、少なくとも1つのバンクは、第2ポートを通じて排他的にアクセス可能であり、そして少なくとも1つの共有されたバンクは、前記第1及び第2ポートの全てによってアクセス可能であり、
制御信号は、前記第1プロセッサ及び前記第2プロセッサの間に連結された通信チャンネルを通じて蓄積されることなく前記第1プロセッサ及び前記第2プロセッサの間を通過することができ、前記制御信号受信は、前記第1プロセッサ又は前記第2プロセッサのうちいずれか1つによる前記少なくとも1つの共有されたメモリのアクセス可能性(accessibility)を示し、
前記デュアルポートメモリは、前記少なくとも1つの共有されたバンクへのアクセスのための前記制御信号を追跡するためにフラッグビットを有するレジスタを含み、前記第1プロセッサ及び前記第2プロセッサの各々は、前記制御信号の所有を検証するための前記フラッグビットをチェックするために、そして前記制御信号を要請するために前記メモリにアクセスし、
前記第2プロセッサによって前記メモリにアクセスする前に、前記制御信号が前記第2プロセッサによって受信されたか否かを判断し、
前記制御信号が前記第2プロセッサによって受信されなかった場合、前記第2プロセッサから前記第1プロセッサに前記制御信号のためにリクエスト信号を伝送し、タイマを始め、
前記第1プロセッサからの前記制御信号が受信された場合、前記タイマを止め、前記制御信号が受信される前に前記タイマが満了された時、前記第2プロセッサによって代替制御信号を生成し、
前記フラッグビットは、前記少なくとも1つの共有されたメモリのアクセスが完了された後に、自動的にクリアされ、
パワーダウン/スリープ動作の前に、前記第1プロセッサ及び前記第2プロセッサは、前記レジスタが前記制御信号の前記フラッグビットをクリアする前に、前記共有されたバンクへのアクセスを完了するマルチプロセッサシステム。 - 前記第1プロセッサに連結された不揮発性メモリをさらに含み、複数のブロックは、前記不揮発性メモリのメモリセルを含み、各々のブロックは、各々のシステム管理情報を格納する請求項4に記載のマルチプロセッサシステム。
- 前記不揮発性メモリは、フラッシュメモリである請求項5に記載のマルチプロセッサシステム。
- 前記デュアルポートメモリは、ノーマルモードでは1つのプロセッサによってのみアクセス可能である排他的なバンクがスペシャルモードでは他のプロセッサによってアクセス可能となるように構成される請求項4に記載のマルチプロセッサシステム。
- 前記第1プロセッサは、アプリケーションプロセッサであり、前記第2プロセッサは、モデムである請求項4に記載のマルチプロセッサシステム。
- 前記システム管理情報は、アプリケーションプロセッサブートソフトウェア、モデムブートソフトウェア、モデム動作システムソフトウェア、そしてシステムデータを含む請求項5に記載のマルチプロセッサシステム。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2005-0118326 | 2005-12-06 | ||
KR1020050118326A KR101275752B1 (ko) | 2005-12-06 | 2005-12-06 | 메모리 시스템 및 그것의 부팅 방법 |
US11/553201 | 2006-10-26 | ||
US11/553,201 US7882344B2 (en) | 2005-12-06 | 2006-10-26 | Memory system having a communication channel between a first processor and a second processor and memory management method that uses the communication channel |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006325859A Division JP2007157150A (ja) | 2005-12-06 | 2006-12-01 | メモリシステム及びそれを含むメモリ処理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014096173A JP2014096173A (ja) | 2014-05-22 |
JP6000292B2 true JP6000292B2 (ja) | 2016-09-28 |
Family
ID=38140845
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014006842A Active JP6000292B2 (ja) | 2005-12-06 | 2014-01-17 | メモリシステム及びそれを含むメモリ処理方法 |
Country Status (4)
Country | Link |
---|---|
US (3) | US7882344B2 (ja) |
JP (1) | JP6000292B2 (ja) |
KR (1) | KR101275752B1 (ja) |
TW (1) | TWI358640B (ja) |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101275752B1 (ko) | 2005-12-06 | 2013-06-17 | 삼성전자주식회사 | 메모리 시스템 및 그것의 부팅 방법 |
KR20070112950A (ko) * | 2006-05-24 | 2007-11-28 | 삼성전자주식회사 | 멀티-포트 메모리 장치, 멀티-포트 메모리 장치를 포함하는멀티-프로세서 시스템, 및 멀티-프로세서 시스템의 데이터전달 방법 |
KR100822468B1 (ko) * | 2006-09-11 | 2008-04-16 | 엠텍비젼 주식회사 | 공유 메모리를 구비한 장치 및 코드 데이터 전송 방법 |
US20080113525A1 (en) * | 2006-11-15 | 2008-05-15 | Sandisk Il Ltd. | Compact solid state drive and processor assembly |
US8296581B2 (en) * | 2007-02-05 | 2012-10-23 | Infineon Technologies Ag | Secure processor arrangement having shared memory |
US8078791B1 (en) | 2007-04-16 | 2011-12-13 | Juniper Networks, Inc. | Ordering refresh requests to memory |
KR101456593B1 (ko) * | 2007-06-22 | 2014-11-03 | 삼성전자주식회사 | 플래시 메모리 장치를 포함하는 메모리 시스템 |
KR20090005786A (ko) * | 2007-07-10 | 2009-01-14 | 삼성전자주식회사 | 메모리 사용확장 기능을 갖는 멀티패쓰 억세스블 반도체메모리 장치 및 그에 따른 메모리 사용확장 방법 |
JP2009080747A (ja) * | 2007-09-27 | 2009-04-16 | Panasonic Corp | マルチプロセッサ装置および情報処理装置 |
KR101430687B1 (ko) * | 2007-09-28 | 2014-08-18 | 삼성전자주식회사 | 다이렉트 억세스 부팅동작을 갖는 멀티 프로세서 시스템 및그에 따른 다이렉트 억세스 부팅방법 |
US9674176B2 (en) * | 2007-12-26 | 2017-06-06 | Intel Deutschland Gmbh | Radio communication device and method for booting a radio communication device |
KR20090095955A (ko) | 2008-03-07 | 2009-09-10 | 삼성전자주식회사 | 불휘발성 메모리의 공유 구조에서 다이렉트 억세스 기능을제공하는 멀티포트 반도체 메모리 장치 및 그를 채용한멀티 프로세서 시스템 |
KR20100034415A (ko) * | 2008-09-24 | 2010-04-01 | 삼성전자주식회사 | 메모리 링크 아키텍쳐를 활용한 부팅기능을 갖는 멀티 프로세서 시스템 |
KR101524602B1 (ko) * | 2008-12-30 | 2015-06-01 | 삼성전자주식회사 | 듀얼 스탠바이 휴대단말기의 표시 방법 및 장치 |
KR20100100395A (ko) * | 2009-03-06 | 2010-09-15 | 삼성전자주식회사 | 복수의 프로세서를 포함하는 메모리 시스템 |
US8254199B1 (en) | 2009-12-29 | 2012-08-28 | Micron Technology, Inc. | Multi-channel memory and power supply-driven channel selection |
JP5200085B2 (ja) * | 2010-11-04 | 2013-05-15 | レノボ・シンガポール・プライベート・リミテッド | コンピュータを短時間で起動する方法およびコンピュータ |
CN102654858B (zh) * | 2011-03-04 | 2015-02-04 | 国基电子(上海)有限公司 | 双处理器系统及双处理器系统的通信方法 |
CN103946824B (zh) * | 2011-11-22 | 2016-08-24 | 英特尔公司 | 一种用于非易失性随机访问存储器的访问控制方法、装置及系统 |
US8868876B2 (en) * | 2011-12-28 | 2014-10-21 | International Business Machines Corporation | Dedicated large page memory pools |
JP5824472B2 (ja) * | 2013-04-25 | 2015-11-25 | 京セラドキュメントソリューションズ株式会社 | メモリーアクセス制御システム及び画像形成装置 |
JP6038828B2 (ja) * | 2014-03-17 | 2016-12-07 | 京セラドキュメントソリューションズ株式会社 | 電子機器およびデータ管理プログラム |
WO2016014043A1 (en) * | 2014-07-22 | 2016-01-28 | Hewlett-Packard Development Company, Lp | Node-based computing devices with virtual circuits |
US10445240B2 (en) * | 2014-08-01 | 2019-10-15 | Analog Devices Global Unlimited Company | Bus-based cache architecture |
KR20160054850A (ko) * | 2014-11-07 | 2016-05-17 | 삼성전자주식회사 | 다수의 프로세서들을 운용하는 장치 및 방법 |
US9952967B2 (en) | 2015-03-10 | 2018-04-24 | Toshiba Memory Corporation | Method for controlling nonvolatile memory and storage medium storing program |
US9983885B2 (en) | 2015-05-06 | 2018-05-29 | Elbit Systems Of America, Llc | BIOS system with non-volatile data memory |
US10908614B2 (en) | 2017-12-19 | 2021-02-02 | Here Global B.V. | Method and apparatus for providing unknown moving object detection |
KR102504332B1 (ko) * | 2018-02-21 | 2023-02-28 | 삼성전자주식회사 | 서로 이격되어 배치되는 범프 어레이들을 포함하는 메모리 장치 및 이를 포함하는 전자 장치 |
US11385829B2 (en) * | 2019-08-05 | 2022-07-12 | Cypress Semiconductor Corporation | Memory controller for non-interfering accesses to nonvolatile memory by different masters, and related systems and methods |
CN116305060A (zh) * | 2021-12-20 | 2023-06-23 | 戴尔产品有限公司 | 用于对管理控制器的os访问的安全通信通道 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5297260A (en) * | 1986-03-12 | 1994-03-22 | Hitachi, Ltd. | Processor having a plurality of CPUS with one CPU being normally connected to common bus |
DE3639571A1 (de) | 1986-11-20 | 1988-06-01 | Standard Elektrik Lorenz Ag | Verfahren und schaltungsanordnung zum urladen eines zweitrechners |
US5155833A (en) * | 1987-05-11 | 1992-10-13 | At&T Bell Laboratories | Multi-purpose cache memory selectively addressable either as a boot memory or as a cache memory |
JPH02166549A (ja) | 1988-12-21 | 1990-06-27 | Mitsubishi Electric Corp | 共有メモリ制御装置 |
JPH03192460A (ja) * | 1989-12-22 | 1991-08-22 | Matsushita Electric Ind Co Ltd | 共通メモリ制御装置 |
JPH0410050A (ja) | 1990-04-26 | 1992-01-14 | Nec Corp | 計算機システム |
KR970002882B1 (ko) * | 1992-06-11 | 1997-03-12 | 엘지전보통신 주식회사 | 다중 프로세서 시스템의 부트 스트랩 프로그램 로딩 방법 및 장치 |
JPH06195310A (ja) | 1992-12-22 | 1994-07-15 | Fujitsu Ltd | マルチcpuに対する制御データ書換え方法 |
JPH0736373A (ja) | 1993-07-16 | 1995-02-07 | Omron Corp | プログラマブルコントローラ |
JPH08161283A (ja) * | 1994-12-07 | 1996-06-21 | Sony Corp | 複数プロセツサシステム |
KR0178215B1 (ko) | 1995-06-30 | 1999-04-15 | 배순훈 | 회전체의 신호전달 장치 |
US6438687B2 (en) * | 1997-10-30 | 2002-08-20 | Micron Technology, Inc. | Method and apparatus for improved storage of computer system configuration information |
US6385704B1 (en) * | 1997-11-14 | 2002-05-07 | Cirrus Logic, Inc. | Accessing shared memory using token bit held by default by a single processor |
KR19990055450A (ko) | 1997-12-27 | 1999-07-15 | 윤종용 | 듀얼포트 메모리를 사용하는 프로세서의 인터페이스 장치 |
JP2000020492A (ja) | 1998-06-29 | 2000-01-21 | Yaskawa Electric Corp | サブcpuへのプログラムダウンロード方法およびそのnc装置 |
US6308264B1 (en) | 1998-09-30 | 2001-10-23 | Phoenix Technologies Ltd. | Dual use master boot record |
US6401110B1 (en) * | 1998-11-30 | 2002-06-04 | International Business Machines Corporation | Method for managing concurrent processes using dual locking |
JP4123315B2 (ja) | 1999-02-19 | 2008-07-23 | 株式会社安川電機 | デュアルポートramのデータ受け渡し装置および方法 |
US6584560B1 (en) * | 2000-04-19 | 2003-06-24 | Dell Usa, L.P. | Method and system for booting a multiprocessor computer |
JP2002091934A (ja) | 2000-09-12 | 2002-03-29 | Mitsubishi Electric Corp | デュアルポートメモリを用いたデータ伝送システム、及びデュアルポートメモリ |
JP4154855B2 (ja) | 2000-12-07 | 2008-09-24 | 富士電機システムズ株式会社 | データ伝送制御装置 |
KR100994003B1 (ko) | 2001-01-31 | 2010-11-11 | 가부시키가이샤 히타치세이사쿠쇼 | 데이터 처리 시스템 및 데이터 프로세서 |
JP2003280980A (ja) | 2002-03-20 | 2003-10-03 | Matsushita Electric Ind Co Ltd | 共有メモリ排他制御装置及び共有メモリ排他制御方法 |
EP1548601A1 (fr) * | 2003-12-23 | 2005-06-29 | Stmicroelectronics SA | Contrôle d'accès mémoire dans un appareil électronique |
DE102004009497B3 (de) | 2004-02-27 | 2005-06-30 | Infineon Technologies Ag | Chipintegriertes Mehrprozessorsystem und Verfahren zur Kommunikation zwischen mehreren Prozessoren eines chipintegrierten Mehrprozessorsystems |
US7623543B2 (en) * | 2004-03-19 | 2009-11-24 | Fujitsu Limited | Token-controlled data transmissions in communication networks |
JP4669673B2 (ja) | 2004-07-02 | 2011-04-13 | 株式会社リコー | メモリ排他制御装置、画像処理装置、及び画像形成装置 |
EP1653331B8 (en) * | 2004-10-29 | 2012-03-14 | ST-Ericsson SA | An apparatus and method for entering and exiting low power mode |
US7305544B2 (en) * | 2004-12-10 | 2007-12-04 | Intel Corporation | Interleaved boot block to support multiple processor architectures and method of use |
KR101275752B1 (ko) | 2005-12-06 | 2013-06-17 | 삼성전자주식회사 | 메모리 시스템 및 그것의 부팅 방법 |
US8270732B2 (en) * | 2009-08-31 | 2012-09-18 | Behavioral Recognition Systems, Inc. | Clustering nodes in a self-organizing map using an adaptive resonance theory network |
-
2005
- 2005-12-06 KR KR1020050118326A patent/KR101275752B1/ko active IP Right Grant
-
2006
- 2006-10-26 US US11/553,201 patent/US7882344B2/en active Active
- 2006-12-05 TW TW095145113A patent/TWI358640B/zh active
-
2011
- 2011-01-26 US US13/014,328 patent/US8423755B2/en active Active
- 2011-09-16 US US13/234,173 patent/US8984237B2/en active Active
-
2014
- 2014-01-17 JP JP2014006842A patent/JP6000292B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
TWI358640B (en) | 2012-02-21 |
US20070136536A1 (en) | 2007-06-14 |
US20120011323A1 (en) | 2012-01-12 |
US8984237B2 (en) | 2015-03-17 |
TW200736908A (en) | 2007-10-01 |
JP2014096173A (ja) | 2014-05-22 |
KR20070059462A (ko) | 2007-06-12 |
US7882344B2 (en) | 2011-02-01 |
KR101275752B1 (ko) | 2013-06-17 |
US20110119477A1 (en) | 2011-05-19 |
US8423755B2 (en) | 2013-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6000292B2 (ja) | メモリシステム及びそれを含むメモリ処理方法 | |
US7941612B2 (en) | Multipath accessible semiconductor memory device with host interface between processors | |
US7596666B2 (en) | Multi-path accessible semiconductor memory device having port state signaling function | |
US7840762B2 (en) | Multi-path accessible semiconductor memory device having mailbox areas and mailbox access control method thereof | |
KR100725100B1 (ko) | 포트간 데이터 전송기능을 갖는 멀티패쓰 억세스블 반도체메모리 장치 | |
US7870326B2 (en) | Multiprocessor system and method thereof | |
US20090089487A1 (en) | Multiport semiconductor memory device having protocol-defined area and method of accessing the same | |
US20080256305A1 (en) | Multipath accessible semiconductor memory device | |
US20100318725A1 (en) | Multi-Processor System Having Function of Preventing Data Loss During Power-Off in Memory Link Architecture | |
JP2007157150A (ja) | メモリシステム及びそれを含むメモリ処理方法 | |
US8209527B2 (en) | Memory system and memory management method including the same | |
US7725609B2 (en) | System memory device having a dual port | |
JP2009026439A (ja) | 半導体メモリ装置及びそれによる共有レジスタ運用方法 | |
US8171233B2 (en) | Multi port semiconductor memory device with direct access function in shared structure of nonvolatile memory and multi processor system thereof | |
US8886915B2 (en) | Multiprocessor system having direct transfer function for program status information in multilink architecture | |
US20100070691A1 (en) | Multiprocessor system having multiport semiconductor memory device and nonvolatile memory with shared bus | |
KR101430687B1 (ko) | 다이렉트 억세스 부팅동작을 갖는 멀티 프로세서 시스템 및그에 따른 다이렉트 억세스 부팅방법 | |
US20090216961A1 (en) | Multi-port semiconductor memory device for reducing data transfer event and access method therefor | |
US20090019237A1 (en) | Multipath accessible semiconductor memory device having continuous address map and method of providing the same | |
KR100781974B1 (ko) | 레지스터 억세스회로를 가지는 멀티패스 억세스블 반도체메모리 장치 | |
US6813647B2 (en) | Microcomputer system reading data from secondary storage medium when receiving upper address from outside and writing data to primary storage medium | |
US20230376427A1 (en) | Memory system and computing system including the same | |
JPS6261135A (ja) | キヤツシユメモリ | |
KR100850277B1 (ko) | 멀티패쓰 억세스블 반도체 메모리 장치에서의 뱅크어드레스 할당방법 | |
KR20080103183A (ko) | 부트 램을 반도체 메모리 장치 내에 구비한 멀티 프로세서시스템 및 그를 이용한 프로세서 부팅 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140217 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140217 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150106 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150406 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151201 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160229 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160802 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160830 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6000292 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |