JP6000292B2 - メモリシステム及びそれを含むメモリ処理方法 - Google Patents

メモリシステム及びそれを含むメモリ処理方法 Download PDF

Info

Publication number
JP6000292B2
JP6000292B2 JP2014006842A JP2014006842A JP6000292B2 JP 6000292 B2 JP6000292 B2 JP 6000292B2 JP 2014006842 A JP2014006842 A JP 2014006842A JP 2014006842 A JP2014006842 A JP 2014006842A JP 6000292 B2 JP6000292 B2 JP 6000292B2
Authority
JP
Japan
Prior art keywords
processor
memory
control signal
bank
modem
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014006842A
Other languages
English (en)
Other versions
JP2014096173A (ja
Inventor
成 宰 邊
成 宰 邊
英 敏 李
英 敏 李
李 潤 泰
潤 泰 李
奎 哲 黄
奎 哲 黄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2014096173A publication Critical patent/JP2014096173A/ja
Application granted granted Critical
Publication of JP6000292B2 publication Critical patent/JP6000292B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0607Interleaved addressing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4405Initialisation of multiprocessor systems
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/16Multiple access memory array, e.g. addressing one storage element via at least two independent addressing line groups
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multi Processors (AREA)
  • Stored Programmes (AREA)
  • Memory System (AREA)

Description

本発明はメモリシステムに係り、より具体的には、メモリシステム及びそれを含むメモリの数を減らすメモリ処理方法に関する。
モバイルマルチメディア時代になるに従って、携帯用マルチメディア装置はより多くのマイクロプロセッサを含み、装置の小型化及び経済性を維持しながら、マルチメディアデータを処理することができる高速かつ大容量の貯蔵能力が求められている。例えば、マルチメディアシステムは応用プロセッサ及びモデムのような二つ以上のマイクロプロセッサを含むことができる。
一般的に、それぞれのマイクロプロセッサは電源が遮断されても、プログラムコード及びデータを失わないように、プログラムコード及びデータ、ブートコードなどが内蔵されている独自の不揮発性記憶装置を必要とする。また、それぞれのマイクロプロセッサはプロセッシングメモリ空間を提供するための追加メモリを要する。一般的に、プロセッシングメモリは製造費用を節減するために不揮発性メモリを用いる
したがって、一般的に、マルチメディアシステムはシステム内の各マイクロプロセッサのための不揮発性メモリを一つと揮発性メモリを一つ含む。特に、マイクロプロセッサの数が増加するに従ってメモリの数も増加し、より多い配置領域と高い消費電力とを要する。
図7は一般的なマルチプロセッサシステムを示す概略図である。図7に示したように、マルチプロセッサシステムは応用プロセッサ1(AP)とモデムプロセッサ2(MODEM)のような少なくとも二つのプロセッサを含む。それぞれの応用プロセッサ1とモデムプロセッサ2とはそれぞれの処理情報を残すために不揮発性メモリを要する。
特に、モデムプロセッサ2は第1フラッシュメモリ3に直接接続される。さらに、モデムプロセッサ2は第1揮発性メモリ4に接続される。また、応用プロセッサ1は第2揮発性メモリ5と接続され、第2フラッシュメモリ6に接続される。第1及び2揮発性メモリ4、5はそれぞれ応用プロセッサ1及びモデムプロセッサ2のための処理メモリ空間を提供し、モバイルDRAM(MDRAM)やUtRAMTMのようなランダムアクセスDRAMのうちの一つであり得る。第1及び第2フラッシュメモリ3、6はそれぞれ応用プロセッサ1及びモデムプロセッサ2のためのプログラムコード及びデータを残し、NORフラッシュメモリ、NANDフラッシュメモリ及びOneNANDTMフラッシュメモリのうちの一つであり得る。それはNORフラッシュメモリの超高速データ読み出し機能とNANDフラッシュメモリの高度のデータ貯蔵機能で有利である。
図8は一般的なマルチプロセッサシステムを示す概略図であり、図9は図8に示したデュアルポートメモリを示す概略図である。図8に示したように、それぞれの応用プロセッサ1及びモデムプロセッサ2はそれぞれのプログラムコード及びデータ、例えば、ブートコードを、残すために不揮発性メモリを要する。さらに、応用プロセッサ1及びモデムプロセッサ2はデュアルポートRAMメモリのような従来のデュアルポート揮発性メモリ7を共有する。
図9に示したように、従来のデュアルポート揮発性メモリは第1ポートPORT1及び第2ポートPORT2を有し、第1及び第2ポートPORT1、PORT2は応用プロセッサ1及びモデムプロセッサ2のような外部の装置とそれぞれ接続されている。デュアルポート揮発性メモリ7のメモリセルは第1ポートPORT1及び第2ポートPORT2を介して同時にアクセスすることが容易である。例えば、第1ポートPORT1を介して受信された第1メモリアドレス信号及び第2ポートPORT2を介して受信された第2メモリアドレス信号が同一であれば、すなわち、外部装置がデュアルポートメモリの同一のメモリセルにアクセスすれば、アクセス衝突が発生する恐れがある。
特開昭63−233460号公報
本発明は従来技術の限界及び不利な条件による問題を十分に除去するメモリシステム及びそれを含むメモリ処理方法に関する。
本発明の目的は、メモリシステムの内のメモリ数を減らし、マイクロプロセッサの間に増加したデータ速度を供給するメモリシステム及びそれを含むメモリ処理方法を提供することにある。
本発明のまた他の目的は、一つの不揮発性メモリ構成要素だけでデータの流れを単純化させるメモリシステム及びそれを含むメモリ処理方法を提供することにある。
本発明のまた他の目的は、マイクロプロセッサの間で標準化されたインターフェースを変えることなしにアクセス保護を有するDPRAMまたは類似のPDP RAMを介してマイクロプロセッサの間でデータ処理量を更新するメモリシステム及びそれを含むメモリ処理方法を提供することにある。
前記本発明のまた他の目的は、必要なメモリ構成要素の数を減らし、メモリ構成要素のための必要な領域を最小化し、システム費用を減らすメモリシステム及びそれを含むメモリ処理方法を提供することにある。
本発明の目的を達成するために、このシステムは第1プロセッサ、第1プロセッサと通信する第2プロセッサ、第1プロセッサ及び第2プロセッサをそれぞれブーティングするための第1コード及び第2コードが貯蔵され、第1プロセッサと通信する第1メモリ、第1プロセッサに指定された第2メモリ、第2プロセッサに指定された第3メモリ、及び第1プロセッサ及び第2プロセッサが共有する第4メモリを含む。
本発明によるメモリシステムのさらに他の一面において、システムは第1プロセッサ、第2プロセッサ、第1コードと第2コードを貯蔵して第1及び第2プロセッサをそれぞれブーティングするための第1プロセッサと接続された第1メモリ及び第1及び第2プロセッサと接続された構成要素を含み、構成要素は第1プロセッサに指定された第1メモリ領域、第2プロセッサに指定された第2メモリ領域、第1及び第2プロセッサによって共有された第3メモリ領域を有する。
本発明によるメモリシステムのさらに他の一面において、第1プロセッサと第2プロセッサとを含むシステムをブーティングするための方法では第1メモリで第1プロセッサをブーティングするために第1コードを呼び出す段階、第1メモリで前記第1プロセッサによって第2コード及び第3コードを呼び出す段階、第1プロセッサで呼び出した第2コードを貯蔵する段階、第2メモリで呼び出した第3コードを貯蔵する段階及び第2及び第3コードに基づいて第2プロセッサをブーティングする方法を含む。
本発明によるメモリシステムのさらに他の一面において、第1プロセッサ及び第2プロセッサを含むシステムをブーティングするための方法では第1メモリに貯蔵された第1コードに基づいて第1プロセッサをブーティングする段階、第1プロセッサによって第1メモリにアクセスして第1メモリから第2コードを呼び出す段階、構成要素を初期化する段階、第1プロセッサによって第1メモリにアクセスして第1メモリから第3コードを呼び出す段階、第1プロセッサによって構成要素にアクセスして構成要素から呼び出した第3コードを貯蔵する段階、及び第2プロセッサによって構成要素にアクセスして貯蔵された第3コードに基づいて第2プロセッサをブーティングする方法を含む。
本発明によるメモリシステムのさらに他の一面において、第1プロセッサ及び第2プロセッサの間でメモリを共有するための方法では第1プロセッサから第2プロセッサまで信号を伝達する段階、信号が伝達されれば、第2プロセッサによって第1メモリにアクセスする段階、第1メモリにアクセスした後、同時に第1及び第2プロセッサのうちの一つによってアクセス可能な第1メモリ、信号を第2プロセッサから第1プロセッサに伝達する段階、及び信号が伝達されれば、第1プロセッサによって第1メモリにアクセスする段階を含む。
本発明によれば、メモリの数を減らすことができ、マイクロプロセッサの間のデータ伝送速度を増加させることができる。
本発明の実施形態によるメモリシステムを示す概略図である。 本発明のさらに他の実施形態によるメモリシステムを示す概略図である。 本発明のさらに他の実施形態によるメモリシステムを示す概略図である。 本発明のさらに他の実施形態によるメモリシステムを示す概略図である。 本発明のさらに他の実施形態による図1Aのメモリシステムのためのデュアルポートメモリを示す概略図である。 本発明のさらに他の実施形態による図1Bのメモリシステムのためのデュアルポートメモリを示す概略図である。 本発明のさらに他の実施形態による図1Aのメモリシステムのためのデュアルポートメモリを示す概略図である。 本発明の実施形態によるメモリシステムの通信経路を示す概略図である。 図3Aに示したシステムでスタート通信経路を示す概略図である。 本発明の実施形態による図3Aに示したフラッグビットを用いるシステムで通信経路を示す概略図である。 本発明のさらに他の実施形態によるメモリシステムの通信経路を示す概略図である。 図4Aに示したシステムでスタート通信経路を示す概略図である。 本発明のさらに他の実施形態による図4Aに示したフラッグビットを用いるシステムで通信経路を示す概略図である。 本発明のさらに他の実施形態によるメモリシステムの通信経路を示す概略図である。 本発明のさらに他の実施形態によるメモリシステムを示す概略図である。 一般的なマルチプロセッサシステムを示す概略図である。 さらに他の一般的なマルチプロセッサシステムを示す概略図である。 図8に示したデュアルポートメモリを示す概略図である。
添付の図面は本発明に対してより多くの知識を提供し、詳細な説明の一部を構成するために添付され、本発明の特徴を説明するために提供する説明及び本発明の実施形態を例示する。
図1Aは本発明の実施形態によるメモリシステムを示す概略図である。図1Aにおいて、マルチプロセッサシステム10は第1プロセッサ12、第2プロセッサ14、第1メモリ16、及び第2メモリ18を含む。第1及び第2プロセッサ12、14は互いに通信するように接続されている。さらに、第1プロセッサ12は第1メモリ16と接続されており、それぞれの第1及び第2プロセッサ12、14は個別的なポートを介して第2メモリ18と接続される。
図1Bから図1Dはそれぞれさらに他の実施形態によるメモリシステムを示す概略図である。図1Bに示したように、第1及び第2メモリ16、18はマルチプロセッサシステム20ではマルチポートハイブリッドチップに集積することができる。
また、図1Cに示したように、第1及び第2メモリ16、18は選択的にマルチプロセッサシステム30で互いに接続されることができる。また、図1Dに示したように、一つのデュアルポート不揮発性メモリ45はマルチプロセッサシステム40においては統合することができ、このようなデュアルポートメモリは複数個のメモリバンクで構成されたメモリ空間を含む。これは以下、詳細に説明する
システム10、20、30、及び40は携帯用装置、二つ以上のプロセッサを含む携帯電話、携帯用メディアプレーヤ(PMP)及び個人情報端末機(PDA)の一部分とすることができる。例えば、第1プロセッサ12はシステムのメイン応用プロセッサとすることができ、第2プロセッサ14はシステムのモデムとすることができる。第1メモリ16は第1及び第2プロセッサ12、14でブーティングコードのようなシステム処理情報を残す不揮発性メモリとすることができ、第2メモリ18は第1及び第2プロセッサ12、14のための処理メモリ空間を提供する揮発性メモリとすることができる。なお、図1Dに示したように、デュアルポート不揮発性メモリ45はメモリバンクで組織された処理メモリ空間を提供するのと同様にシステム処理情報を残すために統合することができる。
図2Aから図2Cは本発明の他の実施形態による図1Aから図1Cに示したメモリシステムのためのデュアルポートメモリをそれぞれ示す詳細な概略図である。図2Aに示したように、デュアルポートメモリは複数個のメモリバンクBANK0、BANK1、BANK2、BANK3で組織された複数個のメモリ空間を含む。
それぞれのメモリバンクBANK0、BANK1、BANK2、BANK3はI/OポートPORT1、PORT2によって潜在的にアクセスすることができるように構成できるが、各バンクBANK0、BANK1、BANK2、BANK3のアクセス権は特に割り当てられてアクセス衝突を防止する。
例えば、少なくとも一つの第1排他的なバンクBANK2は第1ポートPORT1を介して排他的にアクセスすることができるように割り当てられ、少なくとも一つの第2排他的なバンクBANK0はポートPORT2を介して排他的にアクセスすることができるように割り当てられる。さらに、少なくとも一つのバンクBANK1は第1及び第2ポートPORT1、PORT2によって共有されるように割り当てられるが、共有されたバンクBANK1は与えられた時間において第1及び第2ポートPORT1、PORT2の中の一つを介してアクセスすることができるように割り当てられる。
図2Bに示したように、デュアルポートメモリは特定動作モードを有することができる。正規モードにおいて、バンクへのアクセス権は図2Aに示した。特定モードにおいては、普通、排他的なバンクはさらに他のポートによってアクセスされることができる。例えば、正規モードにおいて、第2排他的なバンクBANK0は第2ポートPORT2を介して排他的にアクセスするように割り当てられる。特定モードにおいて、第2排他的なバンクBANK0も第1ポートPORT1によってアクセスすることができる。
図2Cに示したように、デュアルポートメモリはデータ処理のための複数個の多重化器(MUX)をさらに含み、それによってデータI/Oポートの数を減らすことができる。図2Aから図2Cに示したデュアルポートメモリは同期式動的ランダムアクセスメモリ(Synchronous Dynamic Random Access Memory、SDRAM)であり得る。また、デュアルポートメモリはいずれかの適当な揮発性メモリ装置、例えば、DRAM(Dynamic Random Access Memory)、RAM、ROM(Read Only Memory)、及びこれらの組合わせを利用することができる。
図3Aは本発明の実施形態によるメモリシステムの通信経路を示す概略図であり、図3Bは本発明の実施形態によるフラッグビットを用いる図3Aに示したシステムにおいてスタート通信経路を示す概略図である。
図3Aにおいて、システム100は不揮発性メモリ101、第1プロセッサ120、第2プロセッサ130、及びデュアルポートメモリ140を含むことができる。不揮発性メモリ101は第1プロセッサ120と接続されている。第1及び第2プロセッサ120、130は通信チャンネル160を介して互いに接続されている。通信チャンネル160は第1及び第2プロセッサ120、130の間を接続するためにSRAM、UART、及びUSBインターフェースのような標準化するインターフェースを用いることができる。
尚、それぞれの第1及び第2プロセッサ120、130はデュアルポートメモリ140に接続されている。例えば、第1プロセッサ120はデュアルポートメモリ140の第1ポート141に接続されており、第2プロセッサ130はデュアルポートメモリ140の第2ポート142に接続されている。
不揮発性メモリ101はAPブートコード、モデムブートコード、及びモデム作動ソフトウエア(O/W)コードを含むシステム処理情報を残す。特に、不揮発性メモリ101のメモリセルは複数個のブロック(110・・・11n:nは陽の定数)で構成することができ、それぞれのブロック(110・・・11n)はそれぞれのシステム処理情報を貯蔵することができる。例えば、第1メモリブロック110はAPブートコードを貯蔵することができ、第2メモリブロック111はモデムブートコードを貯蔵し、第3メモリブロック112はモデムO/Sコードを貯蔵し、n番目のメモリブロック(11n)はシステムデータを集めることができる。不揮発性メモリ101はフラッシュメモリとすることが出来る。
デュアルポートメモリ140は第1及び第2プロセッサ120、130に処理メモリ空間を提供する。特に、デュアルポートメモリ140のメモリセルは複数個のバンク150、151、152、153で構成される。少なくとも一つのバンク(152あるいは153)は第1ポート141を介して排他的にアクセスするように割り当てることができる。少なくとも一つのバンク150は第2ポート142を介して排他的にアクセスするように割り当てることができ、少なくとも一つのバンク151は第1及び第2ポート141、142を介してアクセスするように割り当てることができる。
図3Bに示したように、システム100のスタート動作の間、第1プロセッサ120は不揮発性メモリ101に貯蔵されたAPブートコードに応じてブーティングされる。APブートコードは不揮発性メモリ101の第1メモリブロック110に貯蔵することができ、第1プロセッサ120は第1メモリブロック110にアクセスして受けられたAPブートコードに応じてブーティングされる。
第1プロセッサ120がブーティングされた後、第1プロセッサ120は第2プロセッサ130のためにスタート情報を呼び出す。例えば、モデムブートコードは不揮発性メモリ101の第2メモリブロック111に貯蔵することができ、モデムO/Sコードは不揮発性メモリ111の第3メモリブロック112に貯蔵することができる。その次に、第1プロセッサ120は第2メモリブロック111にアクセスしてモデムブートコードを呼び出し、呼び出したモデムブートコードを第1プロセッサ120のRAMメモリ空間121に貯蔵する。また、第1プロセッサ120は第3メモリブロック112にアクセスしてモデムO/Sコードを呼び出し、呼び出したモデムO/Sコードをデュアルポートメモリ140の共有されたバンク151に貯蔵する。
デュアルポートメモリ140に呼び出したモデムO/Sコードを貯蔵する前に、第1プロセッサ120は全体デュアルポートメモリ140を初期化することができる。初期化において、デュアルポートメモリ140のレジスタは共有されたバンク151のアクセスフラッグを第1プロセッサ120に伝送することができる。アクセスフラッグを受信した後に、第1プロセッサ120はアクセス権を共有されたバンク151に残し、第1ポート141を経て共有されたバンク151に呼び出したモデムO/Sコードを記録することを開始できる。
続いて、第1プロセッサ120は第2プロセッサ130にモデムリセット信号を放出する。モデムリセット信号はリセット信号または第1及び第2プロセッサ120、130の間の通信チャンネル160を介して放出することができる。リセット信号は共有されたバンク151に対するアクセスフラッグを含むことができ、第2プロセッサ130は共有バンク151にアクセスする権利を残してモデムO/S信号を呼び出す。選択的に、アクセスフラッグは第1プロセッサ120から第2プロセッサ130まで個別的に呼び出すことができる。
モデムリセット信号が放出された後、第2プロセッサ130は第1プロセッサ120のRAMメモリ空間121にアクセスしてモデムブート信号を呼び出す。さらに、第2プロセッサ130は共有されたバンク151にアクセスして第2ポート142を介してモデムO/Sコードを呼び出す。特に、第2プロセッサ130は共有されたバンク151から第2排他的なバンク150までモデムO/Sコードをコピーする。第2排他的なバンク150でモデムO/Sコードをコピーした後、第2プロセッサ130はモデムブートコード及びモデムO/Sコードによってブーティングすることをスタートする。
さらに、システム100の作動の間、デュアルポートメモリ140は第1及び第2プロセッサ120、130によってアクセスされる。特に、第1プロセッサ120は第1排他的なバンク152にアクセスすると同時に第2プロセッサ130が第2排他的なバンク150にアクセスすることができる。
さらに、信号はデュアルポートメモリ140でそれぞれ共有されたメモリバンク用として生成される。例えば、信号と共有されたバンク151に対応するポインタは通信チャンネル160を介して第1及び第2プロセッサ120、130の間で伝送することができる。
デュアルポートメモリ140で共有されたバンク151にアクセスする前に、第1及び第2プロセッサ120、130は信号の占有を検証する。例えば、第2プロセッサ130によって共有されたバンク151にデータを記録するために、第2プロセッサ130は共有されたバンク151のための信号が伝達されたか否かを確認する。もし、共有されたバンク151のための信号が第2プロセッサ130に伝送されれば、第2プロセッサ130は共有されたバンク151にアクセスしてデータ書き込み動作を実行する。データ書き込み動作の後、第2プロセッサ130は信号を第1プロセッサ120に放出する。
この信号に応答して、第1プロセッサ120は共有されたバンク151にアクセスすることができる。信号に応答して、第1プロセッサ120は共有されたバンク151にあるデータを呼び出す以前に第1排他的なバンク152にコピーする。
さらに、第1及び第2プロセッサ120、130の中の一つがパワーダウン/スリープ動作の間、第1及び第2プロセッサ120、130の中の他の一つは共有されたバンク151のための信号の所有を検証する。例えば、第1プロセッサ120をパワーダウンする前に、共有されたバンク151のための信号は第2プロセッサ130に伝送され、その次に第2プロセッサ130は確認信号を第1プロセッサ120に伝送することができる。確認信号に応答して、第1プロセッサ120はパワーダウン/スリープ動作を初期化することができる。
しかし、共有されたバンク151のための信号が第2プロセッサ130に伝送されなければ、第2プロセッサ130は信号のための要請を第1プロセッサ120に伝送する。ほぼ同時に、第2プロセッサ130はタイマをスタートする。もし、第1プロセッサ120が動作モードであれば、要請に応答して第1プロセッサ120は共有されたバンク151のための信号を第2プロセッサ130に放出する。
しかし、もし、タイマが信号が第2プロセッサ130に伝送される前に終了すれば、システムは第1プロセッサ120の動作が中断され、または信号が伝送中に消滅したと推定する。タイマの終結で、第2プロセッサ130は共有されたバンク151のための代理信号を発生する。
追加的に、システム100の動作のいずれかの時間の間、信号のための要請を第1及び第2プロセッサ120、130の中の一つによって他の一つに伝送することができる。例えば、第1プロセッサ120が共有されたバンク151にアクセスする必要があり、信号を所有しないように検証すれば、第1プロセッサ120はこの信号のための要請を第2プロセッサに伝送することができる。信号のための要請に応答して、第2プロセッサ130は第1プロセッサ120に信号を放出することができる。第2プロセッサ130が要請に応じる時、共有されたバンク151にアクセスすれば、第2プロセッサ130は承認信号を第1プロセッサ120に伝送することができ、その場合、第1プロセッサ120は代理信号を発生せず、第2プロセッサ130から伝送された信号を受けるように待機する。
図3Cに示したように、デュアルポートメモリ140はフラッグビットを有するレジスタを含んで共有されたバンク151のための信号を追跡する。例えば、それぞれの第1及び第2プロセッサ120、130はフラッグビットを確認して信号の所有を検証し、信号を要請する。追加的に、レジスタは共有されたバンク151のアクセスが完了した後、自動的にフラッグビットを処理することができる。さらに、パワーダウン/スリープ動作を初期化する前に、プロセッサ(120あるいは130)はレジスタが信号のためのフラッグビットを処理する前に共有されたバンク151でそれのアクセスを完了することができる。
図4Aは本発明のさらに他の実施形態によるメモリシステムの通信経路を示す概略図であり、図4Bは図4Aに示したシステムでスタート通信経路を示す概略図である。追加的に、図4Cは本発明のさらに他の実施形態によるフラッグビットを用い、図4Aに示したシステムで通信経路を示す概略図である。
図4において、システム200は不揮発性メモリ201、第1プロセッサ220、第2プロセッサ230、及びデュアルポートメモリ240を含む。第1及び第2プロセッサ220、230は通信チャンネル260を介して互いに接続されている。通信チャンネル260は第1及び第2プロセッサ220、230を接続するためのSRAM、UART、及びUSBインターフェースのような標準化されたインターフェースで用いることができる。
さらに、デュアルポートメモリ240は図2Bに示したメモリと類似である特別な動作モードを有する。また、不揮発性メモリ201はAPブートコード、モデムブートコード及びモデムO/Sコードを含むシステム処理情報を残す。特に、不揮発性メモリ201のメモリセルは複数個のブロック(210・・・21n:nは正の定数)で構成することができ、それぞれのブロック(210・・・21n)はそれぞれのシステム処理情報を貯蔵することができる。例えば、第1メモリブロック210はAPブートコードを貯蔵し、第2メモリブロック211はモデムブートコードを貯蔵し、第3メモリブロック212はモデムO/Sコードを貯蔵し、n番目のメモリブロック21nはシステムデータを貯蔵する。不揮発性メモリ201はフラッシュメモリとすることができる。
図4Aに示したように、システム200のスタート動作の間、第1プロセッサ220は不揮発性メモリ201に貯蔵されたAPブートコードに応じてブーティングされる。APブートコードは不揮発性メモリ201の第1メモリブロック210に貯蔵され、第1プロセッサ220は第1メモリブロック210にアクセスして受けたAPブートコードによってブーティングされる。
第1プロセッサ220がブーティングされた後、第1プロセッサ220は第2プロセッサ230のためのスタート情報を呼び出す。例えば、モデムブートコードは不揮発性メモリ201の第2メモリブロック211に貯蔵され、モデムO/Sコードは不揮発性メモリ201の第3メモリブロック212に貯蔵される。このように、第1プロセッサ220は第2メモリブロック211にアクセスしてモデムブートコードを呼び出し、呼び出したモデムブートコードを第1プロセッサ220のRAMメモリ空間221に貯蔵する。さらに、第1プロセッサ220は第3メモリブロック212にアクセスしてモデムO/Sコードを呼び出し、呼び出したモデムO/Sコードをデュアルポートメモリ240に貯蔵する。
呼び出したモデムO/Sコードをデュアルポートメモリ240に貯蔵する前に、第1プロセッサ220は全体デュアルポートメモリ240を初期化することができる。初期化して、デュアルポートメモリ240は特定モードにおいてセッティングされる。正規モードにおいて、デュアルポートメモリ240のそれぞれのバンクのアクセス権は太い矢印で示した。追加的に、特定モードにおいて、普通の排他的なバンクは追加的なポートによってアクセスされることができる。
例えば、正規モードにおいて、第2排他的なバンク250は第2ポート242を介して排他的にアクセスすることができるように割り当てられ、特定モードにおいて、第2排他的なバンク250はまた破線の矢印で示したように第1ポート241を介してアクセスすることができる。特定モードにおいて、デュアルポートメモリ240のレジスタは第2排他的なバンク250の特別なアクセスフラッグを第1プロセッサ220に伝送することができる。特別なアクセスフラッグが伝送された後、第1プロセッサ220は特別なアクセス権を第2排他的なバンク250に残し、第1ポート241を介して第2排他的なバンク250に呼び出したモデムO/Sコードを直接的に記録することができる。第1プロセッサ250によって第2排他的なバンク250にモデムO/Sコードを記録した後、第1プロセッサ220は特別なアクセスフラッグをデュアルポートメモリ240に放出し、デュアルポートメモリ240は正規モードに設定される。
さらに、第1プロセッサ220はモデムリセット信号を第2プロセッサ230に放出する。モデムリセット信号はリセット信号または第1及び第2プロセッサ220、230の間に通信チャンネル260によって放出することができる。
モデムリセット信号が伝送された後、第2プロセッサ230は第1プロセッサ220のRAMメモリ空間221にアクセスしてモデムブートコードを呼び出す。また、第2プロセッサ230は第2排他的なバンク250にアクセスして第2ポート242を介してモデムO/Sコードを呼び出す。続いて、第2プロセッサ230はモデムブートコードとモデムO/Sコードとに応じてブーティングを開始する。
システム200の動作の間、デュアルポートメモリ240は第1及び第2プロセッサ220、230によってアクセスされることができる。特に、第1プロセッサ220は第1排他的なバンク252にアクセスし、同時に第2プロセッサ230は第2排他的なバンク250にアクセスする。
また、信号はデュアルポートメモリ240でそれぞれの共有されたメモリバンクで生成される。例えば、共有されたバンク251のための信号と対応するポインタは通信チャンネル260を介して第1及び第2プロセッサ220、230の間に伝送することができる。さらに他の面において、信号とポインタとはデュアルポートメモリ240のレジスタ(図示しない)を介して伝送することができる。
デュアルポートメモリ240で共有されたバンク251にアクセスする前に、第1及び第2プロセッサ220、230は信号の所有を検証する。例えば、第2プロセッサ230によって共有されたバンク251にデータを記録するために、第2プロセッサ230は共有されたバンク251のための信号を伝送するか否かを確認する。共有されたバンク251のための信号が第2プロセッサ230に伝送されれば、第2プロセッサ230は共有されたバンク251にアクセスしてデータ記録動作を実行する。データ記録動作の後、第2プロセッサ230は第1プロセッサ220に信号を放出する。
信号に応答して、第1プロセッサ220は共有されたバンク251にアクセスすることができる。信号に応答して、第1プロセッサ220は共有されたバンク251のデータを、データを呼び出す前に第1排他的なバンク252にコピーする。
図4Cに示したように、デュアルポートメモリ240はフラッグビットを有するレジスタを含んで共有されたバンク251のための信号を追跡する。例えば、それぞれの第1及び第2プロセッサ220、230はフラッグビットを確認して信号の所有を検証し、信号を要請する。追加的に、レジスタは共有されたバンク251のアクセスが完了した後、自動的にフラッグビットを処理することができる。さらに、パワーダウン/スリープ動作を初期化する前に、プロセッサ(220あるいは230)はレジスタが信号のためのフラッグビットを処理する前に共有されたバンク251にそのアクセスを完了することができる。
図5は本発明のさらに他の実施形態によるメモリシステムの通信経路を示す概略図である。図5において、システム300は不揮発性メモリ301、第1プロセッサ320、第2プロセッサ330、及びデュアルポートメモリ340を含む。デュアルポートメモリ340は図2Bに示したように特別な動作モードを有する。
不揮発性メモリ301はAPブートコード、モデムブートコード、及びモデムO/Sコードを含むシステム処理情報を残す。特に、不揮発性メモリ301のメモリセルは複数個のブロック(310・・・31n nは正の定数)で構成することができ、それぞれのブロック(310・・・31n)はそれぞれのシステム処理情報を貯蔵することができる。例えば、第1メモリブロック310はAPブートコードを貯蔵し、第2メモリブロック311はモデムブートコードを貯蔵し、第3メモリブロック312はモデムO/Sコードを貯蔵し、n番目のメモリブロック31nはシステムデータを貯蔵する。不揮発性メモリ301はフラッシュメモリとすることができる。
システム300のスタート動作の間、前記第1プロセッサ320は不揮発性メモリ301に貯蔵されたAPブートコードに応じてブーティングされる。APブートコードは不揮発性メモリの第1メモリブロック310に貯蔵することができ、第1プロセッサ320は第1メモリブロック310にアクセスして受けたAPブートコードによってブーティングされる。
第1プロセッサ320がブーティングされた後、第1プロセッサ320は第2プロセッサ330のためのスタート情報を呼び出す。例えば、モデムブートコードは不揮発性メモリ301の第2メモリブロック311に貯蔵され、モデムO/Sコードは不揮発性メモリ301の第3メモリブロック312に貯蔵される。第1プロセッサ320は第2メモリブロック311と第3メモリブロック312とにアクセスしてモデムブートコードとモデムO/Sコードとを呼び出す。また、第1プロセッサ320は呼び出したモデムブートコードとモデムO/Sコードとをデュアルポートメモリ340に貯蔵する。
呼び出したモデムブートコードとモデムO/Sコードとをデュアルポートメモリ340に貯蔵する前に、第1プロセッサ320は全体デュアルポートメモリ340を初期化することができる。初期化して、デュアルポートメモリ340は特定モードに設定される。正規モードにおいて、デュアルポートメモリ340のそれぞれのバンクは太い矢印で示した。追加的に、特定モードにおいて、普通の排他的なバンクは追加的なポートによってアクセスされることができる。
例えば、正規モードにおいて、第2排他的なバンク350は第2ポート342を介して排他的にアクセス可能に割り当てられ、特定モードにおいて、第2排他的なバンク350はまた破線された矢印で示したように、第1ポート341を介してアクセスすることができる。特定モードにおいて、デュアルポートメモリ340のレジスタは第2排他的なバンク350の特別なアクセスフラッグを第1プロセッサ320に伝送することができる。
特別なアクセスフラッグが伝送された後、第1プロセッサ320は特別なアクセス権を第2排他的なバンク350に残し、第1ポート341を介して呼び出したモデムブートコード及びモデムO/Sコードを第2排他的なバンク350に直接記録することができる。第1プロセッサ320によってモデムブートコード及びモデムO/Sコードを第2排他的なバンク350に記録した後、第1プロセッサ320は特別なアクセスフラッグをデュアルポートメモリ340に放出し、デュアルポートメモリ340は正規モードに設定される。
また、第1プロセッサ320はモデムリセット信号を第2プロセッサ330に放出する。モデムリセット信号が伝送された後、第2プロセッサ330は第2排他的なバンク350にアクセスして第2ポート342を介してモデムブートモード及びモデムO/Sコードを呼び出す。次に、第2プロセッサ330はモデムブートコード及びモデムO/Sコードに応じてブーティングを開始する。
前記のような実施形態において、モデムプロセッサ(または第2プロセッサ)のためのブートコードとO/Sコードはブートで併合することができる。また、ブーティング及びO/S動作のためのブートコードの伝送は一つの段階で完了することができる。
図6は本発明のまた他の実施形態によるメモリシステムの通信経路を示す概略図である。図6に示したように、システムは三つ以上のプロセッサを含む。例えば、3−プロセッサシステム400は主プロセッサ420、第1プロセッサ430、及び第3プロセッサ435を含む。システム440のシステム処理情報を残すための不揮発性メモリ401と処理メモリ空間を提供するためのマルチポートメモリ440とをさらに含む。特に、不揮発性メモリ401のメモリセルは複数個のブロック(410・・・41n nは正の定数)で構成することができ、それぞれのブロック(410・・・41n)はそれぞれのシステム処理情報を貯蔵することができる。
例えば、第1メモリブロック410は主プロセッサ420をブーティングするためにブートコード0を貯蔵し、第2メモリブロック411は第1プロセッサ430をブーティングするためにブートコード1を貯蔵し、第3メモリブロック412は第2プロセッサ435をブーティングするためにブートコード2を貯蔵し、n番目のメモリブロック41nはシステムデータを貯蔵することができる。不揮発性メモリ401はフラッシュメモリとすることができる。
また、それぞれの3個のプロセッサ420、430、435は別途のポートを介してマルチポートメモリ440に接続される。マルチポートメモリ440は複数個のメモリバンク450、451、452、453で構成されたメモリ空間を含む。例えば、第1メモリバンク450は第1プロセッサ430によって排他的にアクセスするように割り当てられ、第2メモリバンク451はプロセッサ420、430、435によって共有されるように割り当てられ、第3メモリバンク452は主プロセッサ420によって排他的にアクセスするように割り当てられ、第4メモリバンク453は第2プロセッサ435によって排他的にアクセスするように割り当てられる。
図示しないが、システム100、200、300、400でメモリは図1Bまたは図1Cに示したように、選択的に配置することができる。例えば、図3に示した不揮発性メモリ101とデュアルポートメモリ140とはマルチポートハイブリッドチップで完全に形成され、図1Cに示したように、互いに直接的に接続されるかまたは図1Dに示したように、マルチポート不揮発性メモリに統合することができる。また、例えば、図5に示した不揮発性メモリ301とデュアルポートメモリ340とはマルチポートハイブリッドチップに完全に形成され、互いに直接的に形成されるかまたはマルチポート不揮発性メモリに統合することができる。
デュアルポートメモリ140、240、340は2個以上のポートを有することができる。また、デュアルポートメモリ140、240、340は図2Cに示したように、擬似デュアルポートメモリであってもよい。
第1プロセッサ120、220、320は図3、図4、図5の応用プロセッサとして示したが、第1プロセッサ120、220、320はどのような適当なマイクロプロセッサであってもよい。同様に、第2プロセッサ130、230、330は図3、4、5のモデムプロセッサとして示したが、第2プロセッサ130、230、330はどのような適当なマイクロプロセッサであってもよい。
前記のように、本発明の実施形態によるマルチプロセッサシステムとそれを含むメモリ処理方法は多様な長所を有している。例えば、本発明の実施形態によるマルチプロセッサシステムとそれを含むメモリ処理方法において、一つの不揮発性メモリは2個以上のプロセッサのためのシステム処理情報を残し、プロセッサのうちの単に一つと直接に接続され、それによってプラットホーム領域が減る。不揮発性メモリは複数個のメモリブロックに併合されて電源供給を利用することができない時、消滅されないシステム処理コードそして/またはデータを貯蔵する。
追加的に、本発明の実施形態によるマルチプロセッサシステムとそれを含むメモリ処理方法において、2個以上のプロセッサは複数個のメモリバンクを有する一つのマルチポートメモリを共有する。メモリバンク中に少なくとも一つは各プロセッサによって排他的にアクセスされるように配置され、メモリバンク中の少なくとも一つはプロセッサによって共有されるように配置され、それによって消費電力を減らす。
また、本発明の実施形態によるマルチプロセッサシステムとそれを含むメモリ処理方法において、2個以上のプロセッサは複数個のメモリバンクを有する一つのマルチポートメモリを共有し、その中で共有されたメモリバンクのアクセス権が配置されて調節され、それによってアクセス衝突を防止する。前記アクセス権は信号変更によって調節することができる。
また、本発明の実施形態によるマルチプロセッサシステムとそれを含むメモリ処理方法において、共有されたマルチポートメモリは特定動作モードを有する。特定動作モードにおいて、普通、排他的なメモリバンクは追加的なポートを介してアクセス可能で、それによってデータ伝送速度は増加する。
また、本発明の実施形態によるマルチプロセッサシステムとそれを含むメモリ処理方法において、共有されたマルチポートメモリはフラッグビットを有するレジスタを含んで共有されたメモリバンクのためのアクセス信号を追跡する。特に、レジスタは共有されたメモリバンクの使用が完了された後、フラッグビットを自動的に処理する。
追加的に、本発明の実施形態によるマルチプロセッサシステムとそれを含むメモリ処理方法において、プロセッサのパワーダウン/スリープ動作の前に、共有されたメモリバンクのための信号は検証され、信号が消滅したと判断されれば、時間の予備量が終わった後、代理信号が生成される。
前記技術の当業者に本発明、マルチプロセッサシステムとそれを含むメモリ処理方法の技術的思想及び範囲を逸脱しない範囲内で多様な変化及び変更が可能であることが自明である。
100:システム
101:不揮発性メモリ
120:第1プロセッサ
130:第2プロセッサ
140:デュアルポートメモリ
150:第2排他的なバンク
151:共有されたバンク
152:第1排他的なバンク
160:通信チャンネル

Claims (9)

  1. 第1プロセッサと第2プロセッサとの間にあるメモリを共有するための方法において、
    前記第1プロセッサから前記第2プロセッサに制御信号を伝送する段階と、
    前記制御信号が受信された場合、前記第2プロセッサによって前記メモリにアクセスすることによって、前記メモリは、前記第1プロセッサ及び前記第2プロセッサのうちのいずれか1つによってアクセス可能である状態になる段階と、
    前記メモリにアクセスした後に、前記第2プロセッサから前記第1プロセッサに前記制御信号を伝送する段階と、
    前記制御信号が受信された場合、前記第1プロセッサによって前記メモリにアクセスする段階と、
    前記第2プロセッサによって前記メモリにアクセスする前に、前記制御信号が前記第2プロセッサによって受信されたか否かを判断する段階と、
    前記制御信号が前記第2プロセッサによって受信されなかった場合、前記第2プロセッサから前記第1プロセッサに前記制御信号のためにリクエスト信号を伝送し、タイマを始める段階と、
    前記第1プロセッサからの前記制御信号が受信された場合、前記タイマを止める段階と、
    前記制御信号が受信される前に前記タイマが満了された時、前記第2プロセッサによって代替制御信号を生成する段階と
    前記メモリへのアクセスのための前記制御信号を追跡するために前記メモリにフラッグビット(flag bits)をセッティングする段階と、
    パワーダウン/スリープ動作を開始する前に、前記フラッグビットをクリアリングする前に前記第1プロセッサ及び前記第2プロセッサによって、前記メモリへのアクセスを完了する段階とを含み、
    前記制御信号は、前記第1及び第2プロセッサの間に連結された通信チャンネルを通じて蓄積されることなく前記第1及び第2プロセッサの間で伝送され、前記第1プロセッサ及び前記第2プロセッサの各々は、前記制御信号の所有を検証するための前記フラッグビットをチェックするために、そして前記制御信号を要請するために前記メモリにアクセスすることを特徴とする方法。
  2. 前記第1プロセッサをパワーダウンする前に、前記制御信号が前記第1プロセッサによって受信されたか否かを判断する段階と、
    記制御信号が前記第1プロセッサによって受信された場合、前記制御信号を前記第1プロセッサから前記第2プロセッサに伝送する段階と、
    前記制御信号が前記第2プロセッサによって受信された場合、前記第1プロセッサのパワーダウンプロセスを開始する段階と、をさらに含む請求項1に記載の方法。
  3. 前記メモリのアクセスが完了された後に前記フラッグビットを自動的にクリアリングする段階をさらに含む請求項に記載の方法。
  4. 第1プロセッサと、
    第2プロセッサと、
    前記第1プロセッサ及び前記第2プロセッサの各々に連結されるデュアルポートメモリと、を含み、
    前記デュアルポートメモリのメモリセルは、複数のバンクを含み、少なくとも1つのバンクは、第1ポートを通じて排他的にアクセス可能であり、少なくとも1つのバンクは、第2ポートを通じて排他的にアクセス可能であり、そして少なくとも1つの共有されたバンクは、前記第1及び第2ポートの全てによってアクセス可能であり、
    制御信号は、前記第1プロセッサ及び前記第2プロセッサの間に連結された通信チャンネルを通じて蓄積されることなく前記第1プロセッサ及び前記第2プロセッサの間を通過することができ、前記制御信号受信は、前記第1プロセッサ又は前記第2プロセッサのうちいずれか1つによる前記少なくとも1つの共有されたメモリのアクセス可能性(accessibility)を示し、
    前記デュアルポートメモリは、前記少なくとも1つの共有されたバンクへのアクセスのための前記制御信号を追跡するためにフラッグビットを有するレジスタを含み、前記第1プロセッサ及び前記第2プロセッサの各々は、前記制御信号の所有を検証するための前記フラッグビットをチェックするために、そして前記制御信号を要請するために前記メモリにアクセスし、
    前記第2プロセッサによって前記メモリにアクセスする前に、前記制御信号が前記第2プロセッサによって受信されたか否かを判断し、
    前記制御信号が前記第2プロセッサによって受信されなかった場合、前記第2プロセッサから前記第1プロセッサに前記制御信号のためにリクエスト信号を伝送し、タイマを始め、
    前記第1プロセッサからの前記制御信号が受信された場合、前記タイマを止め、前記制御信号が受信される前に前記タイマが満了された時、前記第2プロセッサによって代替制御信号を生成し、
    前記フラッグビットは、前記少なくとも1つの共有されたメモリのアクセスが完了された後に、自動的にクリアされ、
    パワーダウン/スリープ動作の前に、前記第1プロセッサ及び前記第2プロセッサは、前記レジスタが前記制御信号の前記フラッグビットをクリアする前に、前記共有されたバンクへのアクセスを完了するマルチプロセッサシステム。
  5. 前記第1プロセッサに連結された不揮発性メモリをさらに含み、複数のブロックは、前記不揮発性メモリのメモリセルを含み、各々のブロックは、各々のシステム管理情報を格納する請求項に記載のマルチプロセッサシステム。
  6. 前記不揮発性メモリは、フラッシュメモリである請求項に記載のマルチプロセッサシステム。
  7. 前記デュアルポートメモリは、ノーマルモードでは1つのプロセッサによってのみアクセス可能である排他的なバンクがスペシャルモードでは他のプロセッサによってアクセス可能となるように構成される請求項に記載のマルチプロセッサシステム。
  8. 前記第1プロセッサは、アプリケーションプロセッサであり、前記第2プロセッサは、モデムである請求項に記載のマルチプロセッサシステム。
  9. 前記システム管理情報は、アプリケーションプロセッサブートソフトウェア、モデムブートソフトウェア、モデム動作システムソフトウェア、そしてシステムデータを含む請求項に記載のマルチプロセッサシステム。
JP2014006842A 2005-12-06 2014-01-17 メモリシステム及びそれを含むメモリ処理方法 Active JP6000292B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10-2005-0118326 2005-12-06
KR1020050118326A KR101275752B1 (ko) 2005-12-06 2005-12-06 메모리 시스템 및 그것의 부팅 방법
US11/553201 2006-10-26
US11/553,201 US7882344B2 (en) 2005-12-06 2006-10-26 Memory system having a communication channel between a first processor and a second processor and memory management method that uses the communication channel

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2006325859A Division JP2007157150A (ja) 2005-12-06 2006-12-01 メモリシステム及びそれを含むメモリ処理方法

Publications (2)

Publication Number Publication Date
JP2014096173A JP2014096173A (ja) 2014-05-22
JP6000292B2 true JP6000292B2 (ja) 2016-09-28

Family

ID=38140845

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014006842A Active JP6000292B2 (ja) 2005-12-06 2014-01-17 メモリシステム及びそれを含むメモリ処理方法

Country Status (4)

Country Link
US (3) US7882344B2 (ja)
JP (1) JP6000292B2 (ja)
KR (1) KR101275752B1 (ja)
TW (1) TWI358640B (ja)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101275752B1 (ko) 2005-12-06 2013-06-17 삼성전자주식회사 메모리 시스템 및 그것의 부팅 방법
KR20070112950A (ko) * 2006-05-24 2007-11-28 삼성전자주식회사 멀티-포트 메모리 장치, 멀티-포트 메모리 장치를 포함하는멀티-프로세서 시스템, 및 멀티-프로세서 시스템의 데이터전달 방법
KR100822468B1 (ko) * 2006-09-11 2008-04-16 엠텍비젼 주식회사 공유 메모리를 구비한 장치 및 코드 데이터 전송 방법
US20080113525A1 (en) * 2006-11-15 2008-05-15 Sandisk Il Ltd. Compact solid state drive and processor assembly
US8296581B2 (en) * 2007-02-05 2012-10-23 Infineon Technologies Ag Secure processor arrangement having shared memory
US8078791B1 (en) 2007-04-16 2011-12-13 Juniper Networks, Inc. Ordering refresh requests to memory
KR101456593B1 (ko) * 2007-06-22 2014-11-03 삼성전자주식회사 플래시 메모리 장치를 포함하는 메모리 시스템
KR20090005786A (ko) * 2007-07-10 2009-01-14 삼성전자주식회사 메모리 사용확장 기능을 갖는 멀티패쓰 억세스블 반도체메모리 장치 및 그에 따른 메모리 사용확장 방법
JP2009080747A (ja) * 2007-09-27 2009-04-16 Panasonic Corp マルチプロセッサ装置および情報処理装置
KR101430687B1 (ko) * 2007-09-28 2014-08-18 삼성전자주식회사 다이렉트 억세스 부팅동작을 갖는 멀티 프로세서 시스템 및그에 따른 다이렉트 억세스 부팅방법
US9674176B2 (en) * 2007-12-26 2017-06-06 Intel Deutschland Gmbh Radio communication device and method for booting a radio communication device
KR20090095955A (ko) 2008-03-07 2009-09-10 삼성전자주식회사 불휘발성 메모리의 공유 구조에서 다이렉트 억세스 기능을제공하는 멀티포트 반도체 메모리 장치 및 그를 채용한멀티 프로세서 시스템
KR20100034415A (ko) * 2008-09-24 2010-04-01 삼성전자주식회사 메모리 링크 아키텍쳐를 활용한 부팅기능을 갖는 멀티 프로세서 시스템
KR101524602B1 (ko) * 2008-12-30 2015-06-01 삼성전자주식회사 듀얼 스탠바이 휴대단말기의 표시 방법 및 장치
KR20100100395A (ko) * 2009-03-06 2010-09-15 삼성전자주식회사 복수의 프로세서를 포함하는 메모리 시스템
US8254199B1 (en) 2009-12-29 2012-08-28 Micron Technology, Inc. Multi-channel memory and power supply-driven channel selection
JP5200085B2 (ja) * 2010-11-04 2013-05-15 レノボ・シンガポール・プライベート・リミテッド コンピュータを短時間で起動する方法およびコンピュータ
CN102654858B (zh) * 2011-03-04 2015-02-04 国基电子(上海)有限公司 双处理器系统及双处理器系统的通信方法
CN103946824B (zh) * 2011-11-22 2016-08-24 英特尔公司 一种用于非易失性随机访问存储器的访问控制方法、装置及系统
US8868876B2 (en) * 2011-12-28 2014-10-21 International Business Machines Corporation Dedicated large page memory pools
JP5824472B2 (ja) * 2013-04-25 2015-11-25 京セラドキュメントソリューションズ株式会社 メモリーアクセス制御システム及び画像形成装置
JP6038828B2 (ja) * 2014-03-17 2016-12-07 京セラドキュメントソリューションズ株式会社 電子機器およびデータ管理プログラム
WO2016014043A1 (en) * 2014-07-22 2016-01-28 Hewlett-Packard Development Company, Lp Node-based computing devices with virtual circuits
US10445240B2 (en) * 2014-08-01 2019-10-15 Analog Devices Global Unlimited Company Bus-based cache architecture
KR20160054850A (ko) * 2014-11-07 2016-05-17 삼성전자주식회사 다수의 프로세서들을 운용하는 장치 및 방법
US9952967B2 (en) 2015-03-10 2018-04-24 Toshiba Memory Corporation Method for controlling nonvolatile memory and storage medium storing program
US9983885B2 (en) 2015-05-06 2018-05-29 Elbit Systems Of America, Llc BIOS system with non-volatile data memory
US10908614B2 (en) 2017-12-19 2021-02-02 Here Global B.V. Method and apparatus for providing unknown moving object detection
KR102504332B1 (ko) * 2018-02-21 2023-02-28 삼성전자주식회사 서로 이격되어 배치되는 범프 어레이들을 포함하는 메모리 장치 및 이를 포함하는 전자 장치
US11385829B2 (en) * 2019-08-05 2022-07-12 Cypress Semiconductor Corporation Memory controller for non-interfering accesses to nonvolatile memory by different masters, and related systems and methods
CN116305060A (zh) * 2021-12-20 2023-06-23 戴尔产品有限公司 用于对管理控制器的os访问的安全通信通道

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5297260A (en) * 1986-03-12 1994-03-22 Hitachi, Ltd. Processor having a plurality of CPUS with one CPU being normally connected to common bus
DE3639571A1 (de) 1986-11-20 1988-06-01 Standard Elektrik Lorenz Ag Verfahren und schaltungsanordnung zum urladen eines zweitrechners
US5155833A (en) * 1987-05-11 1992-10-13 At&T Bell Laboratories Multi-purpose cache memory selectively addressable either as a boot memory or as a cache memory
JPH02166549A (ja) 1988-12-21 1990-06-27 Mitsubishi Electric Corp 共有メモリ制御装置
JPH03192460A (ja) * 1989-12-22 1991-08-22 Matsushita Electric Ind Co Ltd 共通メモリ制御装置
JPH0410050A (ja) 1990-04-26 1992-01-14 Nec Corp 計算機システム
KR970002882B1 (ko) * 1992-06-11 1997-03-12 엘지전보통신 주식회사 다중 프로세서 시스템의 부트 스트랩 프로그램 로딩 방법 및 장치
JPH06195310A (ja) 1992-12-22 1994-07-15 Fujitsu Ltd マルチcpuに対する制御データ書換え方法
JPH0736373A (ja) 1993-07-16 1995-02-07 Omron Corp プログラマブルコントローラ
JPH08161283A (ja) * 1994-12-07 1996-06-21 Sony Corp 複数プロセツサシステム
KR0178215B1 (ko) 1995-06-30 1999-04-15 배순훈 회전체의 신호전달 장치
US6438687B2 (en) * 1997-10-30 2002-08-20 Micron Technology, Inc. Method and apparatus for improved storage of computer system configuration information
US6385704B1 (en) * 1997-11-14 2002-05-07 Cirrus Logic, Inc. Accessing shared memory using token bit held by default by a single processor
KR19990055450A (ko) 1997-12-27 1999-07-15 윤종용 듀얼포트 메모리를 사용하는 프로세서의 인터페이스 장치
JP2000020492A (ja) 1998-06-29 2000-01-21 Yaskawa Electric Corp サブcpuへのプログラムダウンロード方法およびそのnc装置
US6308264B1 (en) 1998-09-30 2001-10-23 Phoenix Technologies Ltd. Dual use master boot record
US6401110B1 (en) * 1998-11-30 2002-06-04 International Business Machines Corporation Method for managing concurrent processes using dual locking
JP4123315B2 (ja) 1999-02-19 2008-07-23 株式会社安川電機 デュアルポートramのデータ受け渡し装置および方法
US6584560B1 (en) * 2000-04-19 2003-06-24 Dell Usa, L.P. Method and system for booting a multiprocessor computer
JP2002091934A (ja) 2000-09-12 2002-03-29 Mitsubishi Electric Corp デュアルポートメモリを用いたデータ伝送システム、及びデュアルポートメモリ
JP4154855B2 (ja) 2000-12-07 2008-09-24 富士電機システムズ株式会社 データ伝送制御装置
KR100994003B1 (ko) 2001-01-31 2010-11-11 가부시키가이샤 히타치세이사쿠쇼 데이터 처리 시스템 및 데이터 프로세서
JP2003280980A (ja) 2002-03-20 2003-10-03 Matsushita Electric Ind Co Ltd 共有メモリ排他制御装置及び共有メモリ排他制御方法
EP1548601A1 (fr) * 2003-12-23 2005-06-29 Stmicroelectronics SA Contrôle d'accès mémoire dans un appareil électronique
DE102004009497B3 (de) 2004-02-27 2005-06-30 Infineon Technologies Ag Chipintegriertes Mehrprozessorsystem und Verfahren zur Kommunikation zwischen mehreren Prozessoren eines chipintegrierten Mehrprozessorsystems
US7623543B2 (en) * 2004-03-19 2009-11-24 Fujitsu Limited Token-controlled data transmissions in communication networks
JP4669673B2 (ja) 2004-07-02 2011-04-13 株式会社リコー メモリ排他制御装置、画像処理装置、及び画像形成装置
EP1653331B8 (en) * 2004-10-29 2012-03-14 ST-Ericsson SA An apparatus and method for entering and exiting low power mode
US7305544B2 (en) * 2004-12-10 2007-12-04 Intel Corporation Interleaved boot block to support multiple processor architectures and method of use
KR101275752B1 (ko) 2005-12-06 2013-06-17 삼성전자주식회사 메모리 시스템 및 그것의 부팅 방법
US8270732B2 (en) * 2009-08-31 2012-09-18 Behavioral Recognition Systems, Inc. Clustering nodes in a self-organizing map using an adaptive resonance theory network

Also Published As

Publication number Publication date
TWI358640B (en) 2012-02-21
US20070136536A1 (en) 2007-06-14
US20120011323A1 (en) 2012-01-12
US8984237B2 (en) 2015-03-17
TW200736908A (en) 2007-10-01
JP2014096173A (ja) 2014-05-22
KR20070059462A (ko) 2007-06-12
US7882344B2 (en) 2011-02-01
KR101275752B1 (ko) 2013-06-17
US20110119477A1 (en) 2011-05-19
US8423755B2 (en) 2013-04-16

Similar Documents

Publication Publication Date Title
JP6000292B2 (ja) メモリシステム及びそれを含むメモリ処理方法
US7941612B2 (en) Multipath accessible semiconductor memory device with host interface between processors
US7596666B2 (en) Multi-path accessible semiconductor memory device having port state signaling function
US7840762B2 (en) Multi-path accessible semiconductor memory device having mailbox areas and mailbox access control method thereof
KR100725100B1 (ko) 포트간 데이터 전송기능을 갖는 멀티패쓰 억세스블 반도체메모리 장치
US7870326B2 (en) Multiprocessor system and method thereof
US20090089487A1 (en) Multiport semiconductor memory device having protocol-defined area and method of accessing the same
US20080256305A1 (en) Multipath accessible semiconductor memory device
US20100318725A1 (en) Multi-Processor System Having Function of Preventing Data Loss During Power-Off in Memory Link Architecture
JP2007157150A (ja) メモリシステム及びそれを含むメモリ処理方法
US8209527B2 (en) Memory system and memory management method including the same
US7725609B2 (en) System memory device having a dual port
JP2009026439A (ja) 半導体メモリ装置及びそれによる共有レジスタ運用方法
US8171233B2 (en) Multi port semiconductor memory device with direct access function in shared structure of nonvolatile memory and multi processor system thereof
US8886915B2 (en) Multiprocessor system having direct transfer function for program status information in multilink architecture
US20100070691A1 (en) Multiprocessor system having multiport semiconductor memory device and nonvolatile memory with shared bus
KR101430687B1 (ko) 다이렉트 억세스 부팅동작을 갖는 멀티 프로세서 시스템 및그에 따른 다이렉트 억세스 부팅방법
US20090216961A1 (en) Multi-port semiconductor memory device for reducing data transfer event and access method therefor
US20090019237A1 (en) Multipath accessible semiconductor memory device having continuous address map and method of providing the same
KR100781974B1 (ko) 레지스터 억세스회로를 가지는 멀티패스 억세스블 반도체메모리 장치
US6813647B2 (en) Microcomputer system reading data from secondary storage medium when receiving upper address from outside and writing data to primary storage medium
US20230376427A1 (en) Memory system and computing system including the same
JPS6261135A (ja) キヤツシユメモリ
KR100850277B1 (ko) 멀티패쓰 억세스블 반도체 메모리 장치에서의 뱅크어드레스 할당방법
KR20080103183A (ko) 부트 램을 반도체 메모리 장치 내에 구비한 멀티 프로세서시스템 및 그를 이용한 프로세서 부팅 방법

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140217

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140217

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150106

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150406

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151201

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160229

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160802

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160830

R150 Certificate of patent or registration of utility model

Ref document number: 6000292

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250