JP2021176196A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2021176196A
JP2021176196A JP2021072633A JP2021072633A JP2021176196A JP 2021176196 A JP2021176196 A JP 2021176196A JP 2021072633 A JP2021072633 A JP 2021072633A JP 2021072633 A JP2021072633 A JP 2021072633A JP 2021176196 A JP2021176196 A JP 2021176196A
Authority
JP
Japan
Prior art keywords
layer
oxide semiconductor
oxide
film
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2021072633A
Other languages
English (en)
Inventor
舜平 山崎
Shunpei Yamazaki
昭治 宮永
Shoji Miyanaga
正弘 高橋
Masahiro Takahashi
英幸 岸田
Hideyuki Kishida
淳一郎 坂田
Junichiro Sakata
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2021176196A publication Critical patent/JP2021176196A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Abstract

【課題】安定した電気的特性を有する酸化物半導体を用いた半導体装置を提供することを目的の一つとする。【解決手段】ゲート電極層と、ゲート電極層上の膜厚100nm以上350nm以下のゲート絶縁層と、ゲート絶縁層上の酸化物半導体層と、酸化物半導体層上のソース電極層及びドレイン電極層と、酸化物半導体層を含む薄膜トランジスタと、ソース電極層及びドレイン電極層上に酸化物半導体層の一部と接する酸化シリコン層とを有し、薄膜トランジスタは温度85℃で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加する測定において、測定前と測定後の薄膜トランジスタのしきい値電圧の値の差が1V以下である半導体装置とする。【選択図】図1

Description

酸化物半導体を用いる半導体装置及びその作製方法に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置
全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
近年、絶縁表面を有する基板上に形成された半導体薄膜(厚さ数〜数百nm程度)を用い
て薄膜トランジスタ(TFT)を構成する技術が注目されている。薄膜トランジスタは集
積回路(Integrated Circuit:IC)や電気光学装置のような電子デ
バイスに広く応用され、特に画像表示装置のスイッチング素子として開発が急がれている
。金属酸化物は多様に存在しさまざまな用途に用いられている。酸化インジウムはよく知
られた材料であり、液晶ディスプレイなどで必要とされる透明電極材料として用いられて
いる。
金属酸化物の中には半導体特性を示すものがある。半導体特性を示す金属酸化物としては
、例えば、酸化タングステン、酸化錫、酸化インジウム、酸化亜鉛などがあり、このよう
な半導体特性を示す金属酸化物をチャネル形成領域とする薄膜トランジスタが既に知られ
ている(特許文献1及び特許文献2参照。)。
特開2007−123861号公報 特開2007−96055号公報
しかしながら酸化物半導体は薄膜形成工程において化学量論的組成からのずれが生じてし
まう。例えば、酸素の過不足によって酸化物半導体の電気伝導度が変化してしまう。また
、酸化物半導体の薄膜形成中に混入する水素や水分が酸素(O)−水素(H)結合を形成
して電子供与体となり、電気伝導度を変化させる要因となる。さらにO−Hは極性分子な
ので、酸化物半導体によって作製される薄膜トランジスタのような能動デバイスに対して
特性の変動要因となる。
このような問題に鑑み本発明の一形態は、安定した電気的特性を有する酸化物半導体を用
いた半導体装置を提供することを目的とする。
酸化物半導体層を用いる薄膜トランジスタの電気的特性変動を抑止するためにゲート絶縁
層の膜厚を制御し、酸化物半導体層及び、該酸化物半導体層と接して形成される酸化物絶
縁層(酸化シリコン層)との界面において、変動要因となる水素、水分、水酸基又は水素
化物(水素化合物ともいう)などの不純物を排除する。
温度85℃で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電
圧Vgを30V又は−30V)する測定において、測定前と測定後の薄膜トランジスタの
しきい値電圧の値の差が1V以下(±1V以下)である薄膜トランジスタを有する半導体
装置である。該薄膜トランジスタはゲート絶縁層の膜厚が100nm以上350nm以下
、酸化物半導体層及び、該酸化物半導体層と接して形成される酸化物絶縁層(酸化シリコ
ン層)との界面における水素濃度が5×1019/cm以下、好ましくは1×1019
/cm以下とする。
ゲート絶縁層は酸化シリコン層、又はゲート電極層側から窒化シリコン層と酸化シリコン
層との積層を用いることができる。膜厚100nmの酸化シリコン層、又はゲート電極層
側から膜厚100nmの窒化シリコン層と膜厚100nmの酸化シリコン層との積層とす
ればよい。
ゲート絶縁層を100nm以上350nm以下の膜厚に制御することによって温度85℃
で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを3
0V又は−30V)する測定において、測定前と測定後の薄膜トランジスタのしきい値電
圧の値の差が1V以下(±1V以下)であるような電気特性が安定な薄膜トランジスタと
することができる。
なお、前記測定において、ソース電極層とドレイン電極層は固定電圧(接地電圧)とされ
ている。また、前記水素濃度は二次イオン質量分析(SIMS:Secondary I
on Mass Spectrometry)による水素濃度の定量結果である。
未結合手に代表される欠陥を多く含む酸化シリコン層(SiOx、好ましくはxは2以上
)を、酸化物半導体層に接して形成し、酸化物半導体層に含まれる水素や水分(水素原子
や、HOなど水素原子を含む化合物)などの不純物を、上記酸化シリコン層に拡散させ
、上記酸化物半導体層中の不純物濃度を低減すればよい。
酸化シリコン層に含まれる欠陥には、シリコンの未結合手、酸素の未結合手、又はその両
方が含まれる。酸素の未結合手を欠陥として多く含む酸化シリコン層は、主に水素に対し
て束縛エネルギーがより大きくなり、酸化物半導体層から酸化シリコン層への拡散が促進
され、酸化シリコン層において不純物が安定化させることができるため好ましい。
また、酸化物半導体層、又は酸化物半導体層に接する酸化シリコン層を、クライオポンプ
を用いて排気して不純物濃度が低減された成膜室内で、成膜すればよい。
また、酸化物半導体層、及び酸化物半導体層に接する酸化シリコン層を、成膜する際に用
いるスパッタガスも水素、水、水酸基又は水素化物などの不純物が、濃度ppm、ppb
程度まで除去された高純度ガスを用いることが好ましい。
本明細書で開示する発明の構成の一形態は、ゲート電極層と、ゲート電極層上の膜厚10
0nm以上350nm以下のゲート絶縁層と、ゲート絶縁層上の酸化物半導体層と、酸化
物半導体層上のソース電極層及びドレイン電極層と、酸化物半導体層を含む薄膜トランジ
スタと、ソース電極層及びドレイン電極層上に酸化物半導体層の一部と接する酸化シリコ
ン層とを有し、薄膜トランジスタは温度85℃で、12時間、ゲート電極層に30V、又
は−30Vの電圧を印加する測定において、測定前と測定後の薄膜トランジスタのしきい
値電圧の値の差が1V以下である半導体装置である。
本明細書で開示する発明の構成の他の一形態は、ゲート電極層と、ゲート電極層上の膜厚
100nm以上350nm以下のゲート絶縁層と、ゲート絶縁層上の酸化物半導体層と、
酸化物半導体層上のソース電極層及びドレイン電極層と、酸化物半導体層を含む薄膜トラ
ンジスタと、ソース電極層及びドレイン電極層上に酸化物半導体層の一部と接する酸化シ
リコン層とを有し、酸化物半導体層及び、酸化物半導体層と酸化シリコン層との界面にお
ける二次イオン質量分析による水素濃度が5×1019/cm以下とし、薄膜トランジ
スタは温度85℃で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加する
測定において、測定前と測定後の薄膜トランジスタのしきい値電圧の値の差が1V以下で
ある半導体装置である。
上記構成において、酸化シリコン層は欠陥を多く含むことが好ましい。また、酸化物半導
体層と酸化シリコン層の界面に混合領域が設けられ、該混合領域は、酸素、シリコン、及
び酸化物半導体層に含まれる金属元素を少なくとも一種類以上含む構成としてもよい。上
記混合領域は膜厚1nm乃至10nm(好ましくは2nm乃至5nm)とすればよい。混
合領域を設け、酸化半導体層と酸化シリコン層とを明確な界面としないことで、より酸化
半導体層から酸化シリコン層への水素の拡散が容易になる。
上記構成において、酸化シリコン層を覆う保護絶縁層を有する構成であってもよい。
本明細書で開示する発明の構成の他の一形態は、基板上にゲート電極層及び該ゲート電極
層を覆う膜厚100nm以上350nm以下のゲート絶縁層を形成した後、該基板を減圧
状態に保持された第1の処理室に導入し、第1の処理室内の残留水分を除去しつつ水素及
び水分が除去されたスパッタガスを導入し、第1処理室内に装着された金属酸化物のター
ゲットを用いてゲート絶縁層上に酸化物半導体層を形成し、酸化物半導体層上にソース電
極層及びドレイン電極層を形成した後、該基板を第2処理室に導入し、第2の処理室内の
残留水分を除去しつつ水素及び水分が除去された酸素を含むスパッタガスを導入し、第2
処理室内に装着されたシリコンを含むターゲットを用いて、酸化物半導体層上に、欠陥を
含む酸化シリコン層を形成し、該基板を100乃至400℃の温度に加熱して酸化物半導
体層中に含まれる水素若しくは水分を酸化シリコン層側に拡散させる半導体装置の作製方
法である。
本明細書で開示する発明の構成の他の一形態は、基板上にゲート電極層及び該ゲート電極
層を覆う膜厚100nm以上350nm以下のゲート絶縁層を形成した後、該基板を減圧
状態に保持された第1の処理室に導入し、第1の処理室内の残留水分を除去しつつ水素及
び水分が除去されたスパッタガスを導入し、第1処理室内に装着された金属酸化物のター
ゲットを用いてゲート絶縁層上に酸化物半導体層を形成し、酸化物半導体層上にソース電
極層及びドレイン電極層を形成した後、該基板を第2処理室に導入し、第2の処理室内の
残留水分を除去しつつ水素及び水分が除去された酸素を含むスパッタガスを導入し、室温
で第2処理室内に装着されたシリコンを含むターゲットを用いて酸化物半導体層上に、欠
陥を含む酸化シリコン層を形成した後、該基板を減圧状態に保持された第3の処理室に導
入し、第3の処理室内の残留水分を除去しつつ水素及び水分が除去された窒素を含むスパ
ッタガスを導入し、第3処理室内に装着されたシリコンを含むターゲットを用いて酸化シ
リコン層上に窒化シリコン層を形成し、該基板を100乃至400℃の温度に加熱して酸
化物半導体層中に含まれる水素若しくは水分を酸化シリコン層側に拡散させる半導体装置
の作製方法である。
本明細書で開示する発明の構成の他の一形態は、基板上にゲート電極層及び該ゲート電極
層を覆う膜厚100nm以上350nm以下のゲート絶縁層を形成した後、該基板を減圧
状態に保持された第1の処理室に導入し、第1の処理室内の残留水分を除去しつつ水素及
び水分が除去されたスパッタガスを導入し、第1処理室内に装着された金属酸化物のター
ゲットを用いてゲート絶縁層上に酸化物半導体層を形成し、酸化物半導体層上にソース電
極層及びドレイン電極層を形成した後、該基板を第2処理室に導入し、第2の処理室内の
残留水分を除去しつつ水素及び水分が除去された酸素を含むスパッタガスを導入し、室温
で第2処理室内に装着されたシリコンを含むターゲットを用いて酸化物半導体層上に、欠
陥を含む酸化シリコン層を形成した後、該基板を減圧状態に保持された第3の処理室に導
入し、該基板を100乃至400℃の温度に加熱し、第3の処理室内の残留水分を除去し
つつ水素及び水分が除去された窒素を含むスパッタガスを導入し、第3処理室内に装着さ
れたシリコンを含むターゲットを用いて酸化シリコン層上に窒化シリコン層を形成し、酸
化物半導体層中に含まれる水素若しくは水分を酸化シリコン層側に拡散させる半導体装置
の作製方法である。
本明細書で開示する発明の構成の他の一形態は、基板上にゲート電極層及び該ゲート電極
層を覆う膜厚100nm以上350nm以下のゲート絶縁層を形成した後、該基板を減圧
状態に保持された第1の処理室に導入し、第1の処理室内の残留水分を除去しつつ水素及
び水分が除去されたスパッタガスを導入し、第1処理室内に装着された金属酸化物のター
ゲットを用いてゲート絶縁層上に酸化物半導体層を形成し、酸化物半導体層上にソース電
極層及びドレイン電極層を形成した後、該基板を第2処理室に導入し、第2の処理室内の
残留水分を除去しつつ水素及び水分が除去された酸素を含むスパッタガスを導入し、第2
処理室内に装着されたシリコン半導体のターゲットを用いて、酸化物半導体層上に、欠陥
を含む酸化シリコン層を形成し、酸素を含むスパッタガスを切り替えて窒素を含むスパッ
タガスを導入し、第2処理室内に装着されたシリコン半導体のターゲットを用いて酸化シ
リコン層上に窒化シリコン層を形成し、窒化シリコン層が形成された基板を100乃至4
00℃の温度に加熱して酸化物半導体層中に含まれる水素若しくは水分を酸化シリコン層
側に拡散させる半導体装置の作製方法である。
上記半導体装置の作製方法において、第2処理室に導入された該基板を0℃乃至50℃の
温度とし、酸化物半導体層上に欠陥を含む酸化シリコン層を形成することができる。
上記半導体装置の作製方法において、酸化物半導体層及び/又は酸化シリコン層を作製す
る際に、第1の処理室及び/又は第2の処理室の排気は吸着型の真空ポンプを用いること
が好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを
用いることが好ましい。上記吸着型の真空ポンプは、酸化物半導体層及び/又は酸化シリ
コン層に含まれる水素、水、水酸基又は水素化物の量を低減するように作用する。
上記半導体装置の作製方法において、酸化物半導体層を成膜するためのターゲットは、酸
化亜鉛を主成分として含むものを用いることができる。また、ターゲットとして、インジ
ウム、ガリウム、亜鉛を含む金属酸化物を用いることができる。
上記半導体装置の作製方法において、酸化シリコン層を成膜するためのシリコンを含むタ
ーゲットは、シリコン半導体のターゲット又は合成石英のターゲットを用いることができ
る。
上記各構成は、上記課題の少なくとも一つを解決する。
なお、酸化物半導体層としては、InMO(ZnO)(m>0)で表記される薄膜で
あり、その薄膜を酸化物半導体層として用いた薄膜トランジスタを作製する。なお、Mは
、Ga、Fe、Ni、Mn及びCoから選ばれた一の金属元素または複数の金属元素を示
す。例えばMとして、Gaの場合があることの他、GaとNiまたはGaとFeなど、G
a以外の上記金属元素が含まれる場合がある。また、上記酸化物半導体において、Mとし
て含まれる金属元素の他に、不純物元素としてFe、Niその他の遷移金属元素、または
該遷移金属の酸化物が含まれているものがある。本明細書においては、InMO(Zn
O)(m>0)で表記される構造の酸化物半導体層のうち、MとしてGaを含む構造の
酸化物半導体をIn−Ga−Zn−O系酸化物半導体とよび、その薄膜をIn−Ga−Z
n−O系膜とも呼ぶ。
また、酸化物半導体層に適用する金属酸化物として上記の他にも、In−Sn−O系、I
n−Sn−Zn−O系、In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−Ga
−Zn−O系、Sn−Al−Zn−O系、In−Zn−O系、Sn−Zn−O系、Al−
Zn−O系、In−O系、Sn−O系、Zn−O系の金属酸化物を適用することができる
。また上記金属酸化物からなる酸化物半導体層に酸化シリコンを含ませてもよい。
また、酸化物半導体層とソース電極及びドレイン電極の間に、酸化物導電層を形成しても
よい。酸化物導電層とソース電極及びドレイン電極を形成するための金属層は、連続成膜
が可能である。
また、薄膜トランジスタは静電気などにより破壊されやすいため、ゲート線またはソース
線に対して、画素部の薄膜トランジスタの保護用の保護回路を同一基板上に設けることが
好ましい。保護回路は、酸化物半導体層を用いた非線形素子を用いて構成することが好ま
しい。
なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順又は積層順を
示すものではない。また、本明細書において発明を特定するための事項として固有の名称
を示すものではない。
安定した電気的特性を有する酸化物半導体を用いた半導体装置を提供することができる。
半導体装置の作製方法を説明する図。 成膜装置の一例を説明する図。 成膜装置の一例を説明する図。 成膜装置の一例を説明する図。 半導体装置の作製方法を説明する図。 半導体装置の作製方法を説明する図。 半導体装置を説明する図。 半導体装置の画素等価回路を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置を説明する図。 半導体装置の画素等価回路を説明する図。 半導体装置を説明する図。 電子機器を示す図。 電子機器を示す図。 電子機器を示す図。 電子機器を示す図。 電子機器を示す図。
以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は
以下の説明に限定されず、その形態および詳細を様々に変更し得ることは、当業者であれ
ば容易に理解される。また、本発明は以下に示す実施の形態の記載内容に限定して解釈さ
れるものではない。
(実施の形態1)
本実施の形態の半導体装置及び半導体装置の作製方法の一形態を、図1を用いて説明する
。本実施の形態で示す半導体装置は薄膜トランジスタである。
図1(A)乃至(E)に半導体装置の断面構造の一例を示す。図1(A)乃至(E)に示
す薄膜トランジスタ110は、チャネルエッチ型と呼ばれるボトムゲート構造の一つであ
り逆スタガ型薄膜トランジスタともいう。
酸化物半導体層を用いる薄膜トランジスタの電気的特性変動を抑止するためにゲート絶縁
層の膜厚を制御し、酸化物半導体層及び、該酸化物半導体層と接して形成される酸化物絶
縁層(酸化シリコン層)との界面において、変動要因となる水素、水分、水酸基又は水素
化物の不純物を排除する。
よって、本実施の形態の半導体装置に含まれる薄膜トランジスタ110は、温度85℃で
、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを30
V又は−30V)する測定において、測定前と測定後の薄膜トランジスタ110のしきい
値電圧の値の差が1V以下(±1V以下)であり、該薄膜トランジスタ110のゲート絶
縁層の膜厚は100nm以上350nm以下に、酸化物半導体層及び、該酸化物半導体層
と接して形成される酸化物絶縁層(酸化シリコン層)との界面における水素濃度は5×1
19/cm以下、好ましくは1×1019/cm以下に制御されている。
なお、前記測定において、ソース電極層とドレイン電極層は固定電圧(接地電圧)とされ
ている。また、前記水素濃度は二次イオン質量分析(SIMS:Secondary I
on Mass Spectrometry)による水素濃度の定量結果である。
また、薄膜トランジスタ110はシングルゲート構造の薄膜トランジスタを用いて説明す
るが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
以下、図1(A)乃至(E)を用い、基板100上に薄膜トランジスタ110を作製する
工程を説明する。
まず、絶縁表面を有する基板100上に導電膜を形成した後、第1のフォトリソグラフィ
工程によりゲート電極層101を形成する。形成されたゲート電極層の端部はテーパ形状
であると、上に積層するゲート絶縁層の被覆性が向上するため好ましい。なお、レジスト
マスクをインクジェット法で形成してもよい。レジストマスクをインクジェット法で形成
するとフォトマスクを使用しないため、製造コストを低減できる。
絶縁表面を有する基板100に使用することができる基板に大きな制限はないが、少なく
とも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。バリウムホ
ウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板を用いることができる。
また、ガラス基板としては、後の加熱処理の温度が高い場合には、歪み点が730℃以上
のものを用いると良い。また、ガラス基板には、例えば、アルミノシリケートガラス、ア
ルミノホウケイ酸ガラス、バリウムホウケイ酸ガラスなどのガラス材料が用いられている
。なお、ホウ酸と比較して酸化バリウム(BaO)を多く含ませることで、より実用的な
耐熱ガラスが得られる。このため、BよりBaOを多く含むガラス基板を用いるこ
とが好ましい
なお、上記のガラス基板に代えて、セラミック基板、石英基板、サファイア基板などの絶
縁体でなる基板を用いても良い。他にも、結晶化ガラスなどを用いることができる。また
、プラスチック基板等も適宜用いることができる。
下地膜となる絶縁膜を基板100とゲート電極層101との間に設けてもよい。下地膜は
、基板100からの不純物元素の拡散を防止する機能があり、窒化シリコン膜、酸化シリ
コン膜、窒化酸化シリコン膜、又は酸化窒化シリコン膜から選ばれた一又は複数の膜によ
る積層構造により形成することができる。
また、ゲート電極層101の材料は、モリブデン、チタン、クロム、タンタル、タングス
テン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とす
る合金材料を用いて、単層で又は積層して形成することができる。
例えば、ゲート電極層101の2層の積層構造としては、アルミニウム層上にモリブデン
層が積層された2層の積層構造、または銅層上にモリブデン層を積層した2層構造、また
は銅層上に窒化チタン層若しくは窒化タンタル層を積層した2層構造、窒化チタン層とモ
リブデン層とを積層した2層構造とすることが好ましい。3層の積層構造としては、タン
グステン層または窒化タングステン層と、アルミニウムとシリコンの合金層またはアルミ
ニウムとチタンの合金層と、窒化チタン層またはチタン層とを積層した積層や、モリブデ
ン、アルミニウム、モリブデンの3層を用いることができる。なお、透光性を有する導電
膜を用いてゲート電極層を形成することもできる。透光性を有する導電膜としては、透光
性導電性酸化物等をその例に挙げることができる。
次いで、ゲート電極層101上にゲート絶縁層102を形成する。酸化物半導体層を用い
る薄膜トランジスタの電気的特性変動を抑止するためにゲート絶縁層102の膜厚を10
0nm以上350nm以下に制御する。
ゲート絶縁層102は、プラズマCVD法又はスパッタリング法等を用いて、酸化シリコ
ン層、窒化シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、又は酸化アルミニウ
ム層を単層で又は積層して形成することができる。なお、ゲート絶縁層102中に水素が
多量に含まれないようにするためには、スパッタリング法でゲート絶縁層102を成膜す
ることが好ましい。スパッタリング法により酸化シリコン膜を成膜する場合には、ターゲ
ットとしてシリコンターゲット又は石英ターゲットを用い、スパッタガスとして酸素又は
、酸素及びアルゴンの混合ガスを用いて行う。
ゲート絶縁層102は、ゲート電極層101側から窒化シリコン層と酸化シリコン層を積
層した構造とすることもできる。例えば、第1のゲート絶縁層としてスパッタリング法に
より膜厚50nm以上200nm以下の窒化シリコン層(SiN(y>0))を形成し
、第1のゲート絶縁層上に第2のゲート絶縁層として膜厚5nm以上300nm以下の酸
化シリコン層(SiO(x>0))を積層して、膜厚200nmのゲート絶縁層とする
ゲート絶縁層102は酸化シリコン層、又はゲート電極層101側から窒化シリコン層と
酸化シリコン層との積層を用いることができる。例えば、ゲート絶縁層として膜厚100
nmの酸化シリコン層、又はゲート電極層101側から第1のゲート絶縁層として膜厚1
00nmの窒化シリコン層、第2のゲート絶縁層として膜厚100nmの酸化シリコン層
とを積層を用いればよい。
ゲート絶縁層を100nm以上350nm以下の膜厚に制御することによって温度85℃
で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを3
0V又は−30V)する測定において、測定前と測定後の薄膜トランジスタのしきい値電
圧の値の差が1V以下(±1V以下)であるような電気特性が安定な薄膜トランジスタと
することができる。
また、ゲート絶縁層102に水素、水酸基及び水分がなるべく含まれないようにするため
に、成膜の前処理として、スパッタリング装置の予備加熱室でゲート電極層101が形成
された基板100を200℃以上の温度で加熱し、基板100に吸着した不純物を除去す
ることが好ましい。
次いで、ゲート絶縁層102上に、膜厚2nm以上200nm以下の酸化物半導体膜12
0を形成する(図1(A)参照。)。
なお、酸化物半導体膜120をスパッタリング法により成膜する前に、アルゴンガスを導
入してプラズマを発生させる逆スパッタを行い、ゲート絶縁層102の表面に付着してい
るゴミを除去することが好ましい。逆スパッタとは、ターゲット側に電圧を印加せずに、
アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加することによって、基板表面を
プラズマに曝して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリ
ウム、酸素などを用いてもよい。
酸化物半導体膜120はスパッタリング法により成膜する。酸化物半導体膜120は、I
n−Ga−Zn−O系膜、In−Sn−Zn−O系、In−Al−Zn−O系、Sn−G
a−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O系、In−Zn−O系
、Sn−Zn−O系、Al−Zn−O系、In−O系、Sn−O系、Zn−O系の酸化物
半導体膜を用いる。本実施の形態では、酸化物半導体膜120をIn−Ga−Zn−O系
金属酸化物ターゲットを用いてスパッタリング法により成膜する。また、酸化物半導体膜
120は、スパッタガスとして希ガス(代表的にはアルゴン)、酸素、又は希ガス(代表
的にはアルゴン)及び酸素を用いることができ、該スパッタガスの雰囲気下においてスパ
ッタリング法により形成することができる。また、スパッタリング法を用いる場合、Si
を2重量%以上10重量%以下含むターゲットを用いて成膜を行ってもよい。
酸化物半導体膜120を、成膜する際に用いるスパッタガスは水素、水、水酸基又は水素
化物などの不純物が、濃度ppm、ppb程度まで除去された高純度ガスを用いることが
好ましい。
酸化物半導体膜120をスパッタリング法で作製するためのターゲットとして、酸化亜鉛
を主成分とする金属酸化物のターゲットを用いることができる。また、金属酸化物のター
ゲットの他の例としては、In、Ga、及びZnを含む金属酸化物ターゲット(組成比と
して、In:Ga:ZnO=1:1:1[mol数比]、In:Ga:Zn
=1:1:0.5[atom比])を用いることができる。また、In、Ga、及びZn
を含む金属酸化物ターゲットとして、In:Ga:Zn=1:1:1[atom比]、又
はIn:Ga:Zn=1:1:2[atom比]の組成比を有するターゲットを用いるこ
ともできる。金属酸化物ターゲットの充填率は90%以上100%以下、好ましくは95
%以上99.9%以下である。充填率の高い金属酸化物ターゲットを用いることにより、
成膜した酸化物半導体膜は緻密な膜となる。
酸化物半導体膜120は、減圧状態に保持された処理室内に基板を保持し、基板を室温以
上400℃未満の温度に加熱する。そして、処理室内の残留水分を除去しつつ水素及び水
分が除去されたスパッタガスを導入し、金属酸化物をターゲットとして基板100上に酸
化物半導体膜120を成膜する。処理室内の残留水分を除去するためには、吸着型の真空
ポンプを用いることが好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリ
メーションポンプを用いることが好ましい。また、排気手段としては、ターボ分子ポンプ
にコールドトラップを加えたものであってもよい。クライオポンプを用いて排気した処理
室は、例えば、水素原子や、HOなど水素原子を含む化合物や、炭素原子を含む化合物
等が排気されるため、当該処理室で成膜した酸化物半導体膜に含まれる不純物の濃度を低
減できる。
成膜条件の一例としては、基板とターゲットの間との距離を100mm、圧力0.6Pa
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流(DC)電源を用いると、成膜時に発生する粉状物質(パーティ
クル、ゴミともいう)が軽減でき、膜厚分布も均一となるために好ましい。酸化物半導体
膜は好ましくは5nm以上30nm以下とする。なお、適用する酸化物半導体材料により
適切な厚みは異なり、材料に応じて適宜厚みを選択すればよい。
上記のようにして酸化物半導体膜120をスパッタリング法で成膜することで、二次イオ
ン質量分析(SIMS:Secondary Ion Mass Spectromet
ry)による水素濃度の定量結果が5×1019/cm以下、好ましくは1×1019
/cm以下(さらに好ましくは5×1018cm−3以下)、に抑制された酸化物半導
体膜120を得ることができる。
酸化物半導体膜120は、成膜時に膜にダメージを与えないようなスパッタリング条件で
成膜する。また、基板を室温以上400℃未満の温度として成膜することによって、高温
の加熱処理による酸化物半導体膜の変質(例えば、In−Ga−Zn−O系膜であれば、
ZnOが膜の外部に析出してしまうなど)を防止することができる。
スパッタリング法にはスパッタ用電源に高周波電源を用いるRFスパッタリング法と、D
Cスパッタリング法があり、さらにパルス的にバイアスを与えるパルスDCスパッタリン
グ法もある。RFスパッタリング法は主に絶縁膜を成膜する場合に用いられ、DCスパッ
タリング法は主に金属膜を成膜する場合に用いられる。
また、材料の異なるターゲットを複数設置できる多元スパッタ装置もある。多元スパッタ
装置は、同一チャンバーで異なる材料膜を積層成膜することも、同一チャンバーで複数種
類の材料を同時に放電させて成膜することもできる。
また、チャンバー内部に磁石機構を備えたマグネトロンスパッタリング法を用いるスパッ
タ装置や、グロー放電を使わずマイクロ波を用いて発生させたプラズマを用いるECRス
パッタリング法を用いるスパッタ装置がある。
また、スパッタリング法を用いる成膜方法として、成膜中にターゲット物質とスパッタガ
ス成分とを化学反応させてそれらの化合物薄膜を形成するリアクティブスパッタリング法
や、成膜中に基板にも電圧をかけるバイアススパッタリング法もある。
次いで、酸化物半導体膜を第2のフォトリソグラフィ工程により島状の酸化物半導体層1
21に加工する(図1(B)参照。)。また、島状の酸化物半導体層121を形成するた
めのレジストマスクをインクジェット法で形成してもよい。レジストマスクをインクジェ
ット法で形成するとフォトマスクを使用しないため、製造コストを低減できる。
また、ゲート絶縁層102にコンタクトホールを形成する場合、その工程は酸化物半導体
層121の形成時に行うことができる。
なお、ここでの酸化物半導体膜120のエッチングは、ドライエッチングでもウェットエ
ッチングでもよく、両方を用いてもよい。
ドライエッチングに用いるエッチングガスとしては、塩素を含むガス(塩素系ガス、例え
ば塩素(Cl)、塩化硼素(BCl)、塩化珪素(SiCl)、四塩化炭素(CC
)など)が好ましい。
また、フッ素を含むガス(フッ素系ガス、例えば四弗化炭素(CF)、弗化硫黄(SF
)、弗化窒素(NF)、トリフルオロメタン(CHF)など)、臭化水素(HBr
)、酸素(O)、これらのガスにヘリウム(He)やアルゴン(Ar)などの希ガスを
添加したガス、などを用いることができる。
ドライエッチング法としては、平行平板型RIE(Reactive Ion Etch
ing)法や、ICP(Inductively Coupled Plasma:誘導
結合型プラズマ)エッチング法を用いることができる。所望の加工形状にエッチングでき
るように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加さ
れる電力量、基板側の電極温度等)を適宜調節する。
ウェットエッチングに用いるエッチング液としては、燐酸と酢酸と硝酸を混ぜた溶液、ア
ンモニア過水(31重量%過酸化水素水:28重量%アンモニア水:水=5:2:2)な
どを用いることができる。また、ITO07N(関東化学社製)を用いてもよい。
また、ウェットエッチング後のエッチング液はエッチングされた材料とともに洗浄によっ
て除去される。その除去された材料を含むエッチング液の廃液を精製し、含まれる材料を
再利用してもよい。当該エッチング後の廃液から酸化物半導体層に含まれるインジウム等
の材料を回収して再利用することにより、資源を有効活用し低コスト化することができる
所望の加工形状にエッチングできるように、材料に合わせてエッチング条件(エッチング
液、エッチング時間、温度等)を適宜調節する。
なお、次工程の導電膜を形成する前に逆スパッタを行い、酸化物半導体層121及びゲー
ト絶縁層102の表面に付着しているレジスト残渣などを除去することが好ましい。
次いで、ゲート絶縁層102、及び酸化物半導体層121上に、導電膜を形成する。導電
膜をスパッタリング法や真空蒸着法で形成すればよい。導電膜の材料としては、Al、C
r、Cu、Ta、Ti、Mo、Wからから選ばれた元素、または上述した元素を成分とす
る合金か、上述した元素を組み合わせた合金膜等が挙げられる。また、マンガン、マグネ
シウム、ジルコニウム、ベリリウムのいずれか一または複数から選択された材料を用いて
もよい。また、金属導電膜は、単層構造でも、2層以上の積層構造としてもよい。例えば
、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上にチタン膜を積層する2
層構造、Ti膜と、そのTi膜上に重ねてアルミニウム膜を積層し、さらにその上にTi
膜を成膜する3層構造などが挙げられる。また、Alに、チタン(Ti)、タンタル(T
a)、タングステン(W)、モリブデン(Mo)、クロム(Cr)、ネオジム(Nd)、
スカンジウム(Sc)から選ばれた元素を単数、又は複数組み合わせた膜(合金膜)、も
しくは窒化膜を用いてもよい。
第3のフォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッ
チングを行ってソース電極層115a、ドレイン電極層115bを形成した後、レジスト
マスクを除去する(図1(C)参照。)。
なお、導電膜のエッチングの際に、酸化物半導体層121は除去されないようにそれぞれ
の材料及びエッチング条件を適宜調節する。
本実施の形態では、導電膜としてTi膜を用いて、酸化物半導体層121にはIn−Ga
−Zn−O系酸化物を用いて、エッチング液としては、アンモニア過水(31重量%過酸
化水素水:28重量%アンモニア水:水=5:2:2)を用いる。
なお、第3のフォトリソグラフィ工程では、酸化物半導体層121は一部のみがエッチン
グされ、溝部(凹部)を有する酸化物半導体層となることもある。また、ソース電極層1
15a、ドレイン電極層115bを形成するためのレジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減できる。
また、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、透過
した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマ
スクを用いてエッチング工程を行ってもよい。多階調マスクを用いて形成したレジストマ
スクは複数の膜厚を有する形状となり、エッチングを行うことでさらに形状を変形するこ
とができるため、異なるパターンに加工する複数のエッチング工程に用いることができる
。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応
するレジストマスクを形成することができる。よって露光マスク数を削減することができ
、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
O、N、またはArなどのガスを用いたプラズマ処理によって露出している酸化物
半導体層の表面に付着した吸着水などを除去してもよい。また、酸素とアルゴンの混合ガ
スを用いてプラズマ処理を行ってもよい。
プラズマ処理を行った場合、大気に触れることなく、酸化物半導体層の一部に接する保護
絶縁膜となる酸化物絶縁層として酸化シリコン層116を形成する。本実施の形態では、
酸化物半導体層121がソース電極層115a、ドレイン電極層115bと重ならない領
域において、酸化物半導体層121と酸化シリコン層116とが接するように形成する。
酸化シリコン層116として、島状の酸化物半導体層121、ソース電極層115a、ド
レイン電極層115bまで形成された基板100を室温以上100℃未満の温度に加熱し
、水素及び水分が除去された高純度酸素を含むスパッタガスを導入しシリコン半導体のタ
ーゲットを用いて、欠陥を含む酸化シリコン層を成膜する。なお、酸化シリコン層116
は、酸化シリコン(SiOx、好ましくはxは2以上)層となるように形成する。
酸化シリコン層116を、成膜する際に用いるスパッタガスは水素、水、水酸基又は水素
化物などの不純物が、濃度ppm、ppb程度まで除去された高純度ガスを用いることが
好ましい。
例えば、純度が6N(99.9999%)であり、ボロンがドープされたシリコンターゲ
ット(抵抗値0.01Ωcm)を用い、ターゲットと基板との間の距離(T−S間距離)
を89mm、圧力0.4Pa、直流(DC)電源6kW、酸素(酸素流量比率100%)
雰囲気下でパルスDCスパッタリング法により酸化シリコン膜を成膜する。膜厚は300
nmとする。なお、シリコンターゲットに代えて石英(好ましくは合成石英)を酸化シリ
コン膜を成膜するためのターゲットとして用いることができる。なお、スパッタガスとし
て酸素又は、酸素及びアルゴンの混合ガスを用いて行う。
この場合において、処理室内の残留水分を除去しつつ酸化シリコン層116を成膜するこ
とが好ましい。酸化物半導体層121及び酸化シリコン層116に水素、水酸基又は水分
が含まれないようにするためである。
なお、酸化シリコン層に代えて、酸化窒化シリコン層、酸化アルミニウム層、または酸化
窒化アルミニウム層などを用いることもできる。
次に、欠陥を含む酸化シリコン層116と酸化物半導体層121とを接した状態で100
℃乃至400℃で加熱処理を行う。この加熱処理によって酸化物半導体層121中に含ま
れる水素若しくは水分を欠陥を含む酸化シリコン層116に拡散させることができる。酸
化シリコン層116は欠陥(ダングリングボンド)を多く含むため、島状の酸化物半導体
層121に含まれる水素、水酸基又水分等の不純物は、酸化物半導体層121と酸化シリ
コン層116が接する界面を介して、酸化シリコン層116に拡散する。具体的には、酸
化物半導体層121に含まれる水素原子や、HOなど水素原子を含む化合物や、炭素原
子を含む化合物等が酸化シリコン層116に拡散移動し易くなる。
酸化物半導体層から酸化シリコン層への水素の拡散について、水素原子が酸化物半導体層
(アモルファスIGZO)内と酸化シリコン層(アモルファスSiO)内のどちらに存
在しやすいかを計算した。
環境における水素原子の安定性を評価するために水素原子の束縛エネルギーE_bind
を以下で定義し、評価を行った。E_bind={E(元の構造)+E(H)}−E(H
を付加した構造)この束縛エネルギーE_bindが大きい方が水素原子は存在しやすい
といえる。E(元の構造)、E(H) E(Hを付加した構造)はそれぞれ、元の構造の
エネルギー、水素原子のエネルギー、Hを付加した構造のエネルギーを表す。この束縛エ
ネルギーをアモルファスIGZO、ダングリングボンド(以下、DBと略す)無しのアモ
ルファスSiO、DB有りのアモルファスSiOxを2種類、の計4つに対して計算し
た。
計算には密度汎関数法の計算プログラムであるCASTEPを用いた。密度汎関数の方法
として平面波基底擬ポテンシャル法を用い、汎関数はLDAを用いた。カットオフエネル
ギーは300eVとした。k点は2×2×2のグリッドとした。
計算した構造に関して以下に記す。はじめに元の構造に関して以下に記す。アモルファス
IGZOのユニットセルはInを12原子、Gaを12原子、Znを12原子、Oを48
原子、計84原子を含む。DB無しのアモルファスSiOのユニットセルはSiを16
原子、Oを32原子、計48原子を含む。DB有りのアモルファスSiOx(1)は、D
Bの無いアモルファスSiOからOを抜き、上記Oと結合していたSiの内1つにHを
結合させた構造である。つまり、Siを16原子、Oを31原子、Hを1原子、計48原
子を含む。DB有りのアモルファスSiOx(2)は、DBの無いアモルファスSiO
からSiを抜き、上記Siと結合していたOの内3つにHを結合させた構造である。つま
り、Siを15原子、Oを32原子、Hを3原子、計50原子を含む。Hを付加した構造
は上記の4つの構造にHを付加した構造である。尚、Hは、アモルファスIGZOではO
原子、DBの無いアモルファスSiOではSi、DB有りのアモルファスSiOxでは
DBを有する原子に付加した。Hを計算した構造はユニットセル内にHを一つ含む。なお
、各構造のセルサイズを表1にまとめた。
Figure 2021176196
計算結果を表2に示す。
Figure 2021176196
以上より、Siを抜き該Siと結合していたOの内3つにHを結合させたDBがある場合
のアモルファスSiOx(2)が最も束縛エネルギーが大きく、次にOを抜き該Oと結合
していたSiの内1つにHを結合させたSiOx(1)、次にIGZO、最も小さいのが
DB無しのアモルファスSiOの順となった。よって、水素はアモルファスSiOx中
のDBに結合した場合に最も安定となる。
よって、以下のような過程が考えられる。アモルファスSiOxは多量のDBが存在する
。従って、アモルファスIGZO―アモルファスSiOx界面を拡散する水素原子はアモ
ルファスSiOx内のDBに捉えられる事で安定化する。よって、アモルファスIGZO
内の水素原子はアモルファスSiOx中のDBに移動する。
さらに、Siを抜くことでタングリングボンドを発生させた構造であるDBがある場合の
アモルファスSiOx(2)が、Oを抜くことでタングリングボンドを発生させた構造で
あるDBがある場合のアモルファスSiOx(1)より束縛エネルギーが大きいことから
、SiOxにおいて、水素原子はOと結合することでより安定する。従ってSiOxにお
いて、xが2以上であることが好ましい。
欠陥を含む酸化シリコン層において、酸素の未結合手を欠陥として多く含む酸化シリコン
層であると、水素に対する束縛エネルギーが強くなるので、より酸化物半導体層から、水
素若しくは水素を含む不純物を、欠陥を含む酸化シリコン層に拡散させることができる。
従ってSiOxにおいて、xが2以上であることが好ましい。
また、酸化物半導体層121に接して酸化シリコン層116を形成すると、酸化物半導体
層と酸化シリコン層との界面に酸化物半導体及び酸化シリコンを含む混合領域119が形
成される(図1(D)参照。)
混合領域119は、酸素、シリコン、及び酸化物半導体に含まれる少なくとも一種以上の
金属元素を有する。例えば、酸化物半導体としてIn−Ga−Zn−O系酸化物を用いる
場合、混合領域には、In、Ga、及びZnのうち少なくとも一種以上の金属元素と、シ
リコン、及び酸素が含まれる。混合領域において酸化物半導体に含まれる金属をMとする
と、M−OH、M−H、M−O−Si−H、M−O−Si−OHなど様々な状態で存在し
えり、例えばZn−HやZn−OHなどが考えられる。
混合領域の膜厚は、1nm乃至10nm、好ましくは2nm乃至5nmとする。混合領域
の膜厚は、酸化シリコン層を形成する際のスパッタリング法の成膜条件によって制御する
ことができる。スパッタリング法の電源のパワーをより強く、基板とターゲットとの間の
距離をより近くすれば、混合領域を厚く形成することができる。また、より強いパワーで
スパッタリング法を行うことによって、酸化物半導体層表面に付着した吸着水等を除去す
ることもできる。
混合領域119を酸化物半導体層121と酸化シリコン層116との間に設けることによ
って、より上記酸化物半導体層121に含まれる水素原子や、HOなど水素原子を含む
化合物や、炭素原子を含む化合物等の酸化シリコン層116への拡散が促進され、移動し
易くなる。
以上の工程で、水素や水分などの不純物を排除し、酸化物半導体層121及び酸化シリコ
ン層116との界面における水素濃度が5×1019/cm以下、好ましくは1×10
19/cm以下とすることができる。このように水素や水分などの不純物を極低濃度と
することによって、酸化物半導体層表層部のバックチャネル側での寄生チャネルの発生を
抑えることができる。
従って水素及び水素化物の濃度が低減された酸化物半導体層112を有する薄膜トランジ
スタ110を形成することができる(図1(E)参照。)。
上記のように酸化物半導体膜を成膜するに際し、反応雰囲気中の残留水分を除去すること
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減することができる。それにより
酸化物半導体膜の安定化を図ることができる。
酸化物絶縁層上に保護絶縁層を設けてもよい。本実施の形態では、保護絶縁層103を酸
化シリコン層116上に形成する。保護絶縁層103としては、窒化シリコン膜、窒化酸
化シリコン膜、または窒化アルミニウム膜などを用いる。
保護絶縁層103として、酸化シリコン層116まで形成された基板100を100℃〜
400℃の温度に加熱し、水素及び水分が除去された高純度窒素を含むスパッタガスを導
入しシリコン半導体のターゲットを用いて窒化シリコン膜を成膜する。この場合において
も、酸化シリコン層116と同様に、処理室内の残留水分を除去しつつ保護絶縁層103
を成膜することが好ましい。
保護絶縁層103を形成する場合、保護絶縁層103の成膜時に100℃〜400℃に基
板100を加熱することで、酸化物半導体層中に含まれる水素若しくは水分を酸化物絶縁
層(欠陥を含む酸化シリコン膜)に拡散させることができる。よって上記酸化シリコン層
116の形成後に加熱処理を行わなくてもよい。
酸化シリコン層116と保護絶縁層103として窒化シリコン層を積層する場合、酸化シ
リコン層と窒化シリコン層を同じ処理室において、共通のシリコンターゲットを用いて成
膜することができる。先に酸素を含むスパッタリングガスを導入して、処理室内に装着さ
れたシリコンターゲットを用いて酸化シリコン層を形成し、次にスパッタリングガスを窒
素を含むスパッタリングガスに切り替えて同じシリコンターゲットを用いて窒化シリコン
層を成膜する。酸化シリコン層と窒化シリコン層とを大気に曝露せずに連続して形成する
ことができるため、酸化シリコン層表面に水素や水分などの不純物が吸着することを防止
することができる。この場合、酸化シリコン層116と保護絶縁層103として窒化シリ
コン層を積層した後、酸化物半導体層中に含まれる水素若しくは水分を酸化物絶縁層(欠
陥を含む酸化シリコン膜)に拡散させる加熱処理(温度100℃乃至400℃)を行えば
よい。
保護絶縁層の形成後、さらに大気中、100℃以上200℃以下、1時間以上30時間以
下での加熱処理を行ってもよい。この加熱処理は一定の加熱温度を保持して加熱してもよ
いし、室温から、100℃以上200℃の加熱温度への昇温と、加熱温度から室温までの
降温を複数回くりかえして行ってもよい。また、この加熱処理を、酸化物絶縁膜の形成前
に、減圧下で行ってもよい。減圧下で加熱処理を行うと、加熱時間を短縮することができ
る。この加熱処理よって、ノーマリーオフとなる薄膜トランジスタを得ることができる。
よって半導体装置の信頼性を向上できる。
欠陥を含む酸化シリコン層上に、基板を加熱して窒化シリコン層を成膜することで、酸化
物半導体膜から該酸化シリコン膜に水素、水分を拡散させつつ、同時に外気から水分の侵
入を防ぐバリア膜を設けることができる。
また、ゲート絶縁層上にチャネル形成領域とする酸化物半導体層を成膜するに際し、反応
雰囲気中の残留水分を除去することで、該酸化物半導体層中の水素及び水素化物の濃度を
低減することができる。また、酸化物半導体層に接して欠陥を含む酸化シリコン層を設け
ることで酸化物半導体層中の水素、水分を酸化シリコン膜へ拡散させ酸化物半導体層の水
素及び水素化合物の濃度を低減することができる。
上記の工程は、液晶表示パネル、エレクトロルミネセンス表示パネル、電子インクを用い
た表示装置などのバックプレーン(薄膜トランジスタが形成された基板)の製造に用いる
ことができる。上記の工程は、400℃以下の温度で行われるため、厚さが1mm以下で
、一辺が1mを超えるガラス基板を用いる製造工程にも適用することができる。また、4
00℃以下の処理温度で全ての工程を行うことができるので、表示パネルを製造するため
に多大なエネルギーを消費しないで済む。
図3は酸化物半導体膜及び酸化物半導体膜を用いた半導体装置の作製に用いることのでき
る成膜装置1000の一例を示す。
成膜装置1000は、ローダー室1110と、アンローダー室1120を有し、それぞれ
処理前の基板を収納するカセット1111と、処理済みの基板を収納するカセット112
1が設置されている。ローダー室1110と、アンローダー室1120の間には第1の搬
送室1100があり、基板を搬送する搬送手段1101が設置されている。
成膜装置1000は第2の搬送室1200を有している。第2の搬送室1200には搬送
手段1201が設置され、ゲートバルブを介して周囲に4つの処理室(第1の処理室12
10、第2の処理室1220、第3の処理室1230、及び第4の処理室1240)と接
続されている。なお、第1の処理室1210はゲートバルブを介して、一方が第1の搬送
室1100と接続され、他方が第2の搬送室1200と接続されている。
第2の搬送室1200、第1の処理室1210、第2の処理室1220、第3の処理室1
230、及び第4の処理室1240には、それぞれ排気手段1205、排気手段1215
、排気手段1225、排気手段1235、及び排気手段1245が設けられている。また
、これらの排気手段は各処理室の使用用途に応じて適宜排気装置を選定すればよいが、特
にクライオポンプを備えた排気手段が好ましい。また、ターボ分子ポンプにコールドトラ
ップを備えた手段であってもよい。
酸化物半導体膜を成膜する場合、酸化物半導体膜を成膜する処理室はもちろんのこと、酸
化物半導体膜に接する膜、及び酸化物半導体膜の成膜前後の工程において、処理室内に残
留する水分が不純物として混入しないよう、クライオポンプなどの排気手段を用いること
が好ましい。
第1の処理室1210には、基板加熱手段1211が設けられている。また、第1の処理
室1210は、大気圧状態の第1の搬送室1100から減圧状態の第2の搬送室1200
に、基板を搬送する受け渡し室の役割を有している。受け渡し室を設けることにより、第
2の搬送室1200を大気による汚染から守ることができる。
第2の処理室1220、第3の処理室1230、及び第4の処理室1240には、それぞ
れスパッタリング法により窒化シリコン膜、酸化シリコン膜、酸化物半導体膜を成膜する
ための構成が備えられている。すなわち、各処理室にはターゲット、基板加熱手段が備え
られ、スパッタガスを導入するガス供給手段、グロー放電生成手段が付加されている。
成膜装置1000の動作の一例について説明する。ここでは、図1(A)で示すように、
ゲート電極層101が形成された基板にゲート絶縁層と酸化物半導体層を連続成膜する方
法について説明する。
搬送手段1101が、カセット1111から第1の処理室1210に、ゲート電極層11
0が形成された基板100を搬送する。次いで、ゲートバルブを閉じ第1の処理室121
0で基板100を予備加熱し、基板に吸着した不純物を脱離させ排気する。不純物は、例
えば、水素原子や、HOなど水素原子を含む化合物や、炭素原子を含む化合物などであ
る。
次いで、基板100を第2の処理室1220に搬送して窒化シリコン膜を成膜し、その後
基板100を第3の処理室1230に搬送して酸化シリコン膜を成膜してゲート絶縁層1
02を形成する。第2の処理室1220、及び第3の処理室1230はクライオポンプ等
により排気され、成膜室内の不純物濃度が低減されていると好ましい。不純物が低減され
た処理室内で積層された窒化シリコン膜と酸化シリコン膜は、含有する水素、水酸基又は
水分等が抑制されたゲート絶縁層102として用いる。
次いで、基板100を第4の処理室1240に搬送する。第4の処理室1240は、酸化
物半導体用のターゲットを備えており、排気手段としてクライオポンプを有している。第
4の処理室1240では、酸化物半導体層を成膜する。
第4の処理室1240において酸化物半導体膜120を形成する方法を図2を用いて説明
する。図2に示すように第4の処理室1240は排気室5002を介してメインバルブに
よって排気手段1245と接続され、電源5003、ドライポンプ5001、カソード5
005、ステージ昇降機構5006、基板ステージ5007、ゲートバルブ5008、冷
却水5009、流量調節器5010、ガスタンク5011を有しており、基板ステージ5
007上に基板100が保持され、カソード5005側に酸化物半導体用のターゲット5
004が装着されている。
第4の処理室1240はまずドライポンプ5001によって排気室5002を介して排気
され、減圧化される。次にクライオポンプである排気手段1235によって排気され、第
4の処理室1240内の水素、水分、水素化物、水素化合物などの不純物を排気する。な
お、クライオポンプに代えて、ターボ分子ポンプを用い、当該ターボ分子ポンプの吸気口
上に水分等を吸着させるためのコールドトラップを設ける構成としても良い。
ゲート絶縁層102まで形成された基板100をゲートバルブ5008を通って第4の処
理室1240へ搬送し、基板ステージ5007上に保持する。ガスタンク5011から流
量調節器5010によって流量を制御しながらスパッタガスを第4の処理室1240内に
導入し、電源5003よりカソード5005に電圧を印加してプラズマを発生させ、ター
ゲット5004を用いて基板100上に酸化物半導体膜120を形成する。
図2では第3の処理室を例として説明したが、本明細書における成膜装置のどの処理室に
おいても図2の方法が適宜適用できる。
第3の処理室1240では室内に残留する水分がクライオポンプにより除去され、酸化物
半導体膜120の水素濃度を低減することができる。また、酸化物半導体膜120は基板
を加熱しながら成膜する。クライオポンプにより処理室内に残留する水分を除去しながら
スパッタ成膜を行うことで、酸化物半導体膜120を成膜する際の基板温度は室温以上4
00℃未満とすることができる。
以上のようにして、成膜装置1000によってゲート絶縁層102から酸化物半導体膜1
20を連続して形成することができる。なお、図3では、3つ以上の処理室が搬送室を介
して接続する構成を有しているがこれに限られない。例えば、基板の搬入口と搬出口を有
し、各処理室が互いに接続する構成、所謂インライン型の構成としてもよい。
図4は、図1(C)で示すように島状の酸化物半導体層121上に、酸化シリコン層11
6及び保護絶縁層103を形成するための成膜装置3000の一例を示す。
成膜装置3000は、ローダー室3110と、アンローダー室3120を有し、それぞれ
処理前の基板を収納するカセット3111と、処理済みの基板を収納するカセット312
1が設置されている。
また、成膜装置3000は第1の搬送室3100を有している。第1の搬送室3100に
は搬送手段3101が設置され、ゲートバルブを介して周囲に5つの処理室(第1の処理
室3210、第2の処理室3220、第3の処理室3230、第4の処理室3240、及
び第5の処理室3250)と接続されている。
ローダー室3110、アンローダー室3120、第1の搬送室3100、第1の処理室3
210、第2の処理室3220、第3の処理室3230、第4の処理室3240、及び第
5の処理室3250には、それぞれ排気手段3115、排気手段3125、排気手段31
05、排気手段3215、排気手段3225、排気手段3235、排気手段3245、及
び排気手段3255が設けられており、減圧状態を実現できる。また、これらの排気手段
は各処理室の使用用途に応じて適宜排気装置を選定すればよいが、特にクライオポンプを
備えた排気手段が好ましい。また、ターボ分子ポンプにコールドトラップを備えた手段で
あってもよい。
ローダー室3110、及びアンローダー室3120は第1の搬送室3100に、基板を搬
送する受け渡し室の役割を有している。受け渡し室を設けることにより、第1の搬送室3
100を大気による汚染から守ることができる。
第1の処理室3210及び第4の処理室3240には、それぞれ基板加熱手段3211、
及び基板加熱手段3241が設けられている。第2の処理室3220、第3の処理室32
30には、それぞれスパッタリング法により酸化シリコン膜、窒化シリコン膜を成膜する
ための構成が備えられている。すなわち、各処理室にはターゲット、基板加熱手段が備え
られ、スパッタガスを導入するガス供給手段、グロー放電生成手段が付加されている。ま
た、第5の処理室3250には冷却手段3251が設けられている。
成膜装置3000の動作の一例について説明する。ここでは、図1(C)で示した島状の
酸化物半導体層121上に、酸化シリコン層116及び保護絶縁層103を形成する方法
について説明する。
はじめに、ローダー室3110を排気し、ローダー室3110の圧力が第1の搬送室31
00の圧力と概略等しくなったら、ゲートバルブを開き第1の搬送室3100を介してロ
ーダー室3110から第1の処理室3210へ基板100を搬送する。
次いで、基板100を第1の処理室3210の基板加熱手段3211で予備加熱し、基板
100に吸着した不純物を脱離し排気することが好ましい。不純物としては、例えば、水
素原子や、HOなど水素原子を含む化合物や、炭素原子を含む化合物などである。なお
、予備加熱の温度としては、100℃以上400℃以下好ましくは150℃以上300℃
以下である。なお、第1の処理室3210に設ける排気手段はクライオポンプが好ましい
。基板100に吸着していた不純物が予備加熱により脱離し、第1の処理室3210内に
拡散するため、クライオポンプを用いて不純物を第1の処理室3210から排出する必要
がある。なお、この予備加熱の処理は省略することもできる。
次いで、基板100を第2の処理室3220に搬送し、酸化シリコン層116を成膜する
。例えば、酸化シリコン層116として酸化シリコン膜を成膜する。第2の処理室322
0はクライオポンプ等により排気され、成膜室内の不純物濃度が低減されている。不純物
が低減された処理室内で成膜された酸化物絶縁膜は、不純物濃度が抑制される。具体的に
は、酸化物絶縁膜に含まれる水素濃度を低減することができる。また、酸化シリコン層1
16は基板100を加熱しながら成膜しても良いが、酸化シリコン層116に欠陥を含ま
せるため0℃乃至50℃程度の温度、好ましくは室温で成膜することが望ましい。
スパッタリング法により酸化シリコン層116として酸化シリコン膜を成膜する場合、タ
ーゲットとして石英ターゲットまたはシリコンターゲットを用いることができ、特にシリ
コンターゲットが好ましい。シリコンターゲットを用いて、酸素、及び希ガス雰囲気下で
スパッタリング法により成膜した酸化シリコン膜は、シリコン原子または酸素原子の未結
合手(ダングリングボンド)を含ませることができる。また、欠陥を含む酸化シリコン層
116において、酸素の未結合手を欠陥として多く含む酸化シリコン層116であると、
水素、水酸基又は水分などの不純物に対する束縛エネルギーが大きくなるので、より酸化
物半導体層121から、水素若しくは水素を含む不純物を、欠陥を含む酸化シリコン層に
拡散させることができる。
未結合手を多く含む酸化シリコン層116を島状の酸化物半導体層121に接して設ける
ことにより、島状の酸化物半導体層121に含まれる水素、水酸基又は水分などの不純物
は、島状の酸化物半導体層121と酸化シリコン層116が接する界面を介して、酸化シ
リコン層116に拡散し易くなる。具体的には、島状の酸化物半導体層121に含まれる
水素原子や、HOなど水素原子を含む化合物が酸化シリコン層116に拡散移動し易く
なる。その結果、島状の酸化物半導体層121の不純物濃度が低減される。
次いで、基板100を第3の処理室3230に搬送し、酸化シリコン層116上に保護絶
縁層103を成膜する。保護絶縁層103としては、不純物元素の拡散を防止する機能が
あればよく、例えば窒化シリコン膜、窒化酸化シリコン膜などにより形成することができ
る。また、第3の処理室3230はクライオポンプ等により排気され、成膜室内の不純物
濃度が低減されている状態が好ましい。
保護絶縁層103は薄膜トランジスタ110の外部から不純物が拡散し、侵入することを
防止する。不純物は、水素、HOなど水素原子を含む化合物や、炭素原子を含む化合物
などである。
スパッタリング法により保護絶縁層103として窒化シリコン膜を成膜する場合、例えば
、シリコンターゲットを用い、第3の処理室3230に窒素とアルゴンの混合ガスを導入
して、反応性スパッタリングにより成膜を行う。基板温度を、100℃以上400℃以下
例えば200℃以上350℃以下として成膜する。加熱しながら成膜することにより、水
素、水酸基又は水分など水素原子を含む不純物を酸化シリコン層116に拡散させ、島状
の酸化物半導体層121における当該不純物濃度を低減させることができる。特に、水素
原子の拡散が促進される200℃以上350℃以下の温度範囲が好適である。
また、酸化シリコン層116と保護絶縁層103として窒化シリコン層を積層する場合、
酸化シリコン層と窒化シリコン層を同じ処理室において、共通のシリコンターゲットを用
いて成膜することができる。先に酸素を含むエッチングガスを導入して、処理室内に装着
されたシリコンターゲットを用いて酸化シリコン層を形成し、次にエッチングガスを窒素
を含むエッチングガスに切り替えて同じシリコンターゲットを用いて窒化シリコン層を成
膜する。酸化シリコン層と窒化シリコン層とを大気に曝露せずに連続して形成することが
できるため、酸化シリコン層表面に水素や水分などの不純物が吸着することを防止するこ
とができる。この場合、酸化シリコン層116と保護絶縁層103として窒化シリコン層
を積層した後、酸化物半導体層中に含まれる水素若しくは水分を酸化物絶縁層(欠陥を含
む酸化シリコン膜)に拡散させる加熱処理(温度100℃乃至400℃)を行えばよい。
なお、水素、水酸基又は水分など水素原子を含む不純物を酸化シリコン層116に拡散さ
せ、島状の酸化物半導体層121における当該不純物濃度を低減させるために、保護絶縁
層103を成膜した後に加熱処理を行っても良い。
例えば、図4で示すように、基板100を第4の処理室3240に搬送し成膜後の加熱処
理を行う。成膜後の加熱処理において基板温度を100℃以上400℃以下とする。加熱
処理により、酸化物半導体層に含まれる不純物を島状の酸化物半導体層121と酸化シリ
コン層116が接する界面を介して、酸化シリコン層116に拡散し易くなる。具体的に
は、島状の酸化物半導体層121に含まれる水素原子や、HOなど水素原子を含む化合
物が酸化物絶縁膜に拡散移動し易くなる。その結果、酸化物半導体層の不純物濃度が低減
される。
加熱処理の後は、基板100を第5の処理室3250に搬送する。成膜後の加熱処理の基
板温度Tから、再び水等の不純物が入らないよう、十分低い温度まで冷却する。具体的に
は加熱温度Tよりも100℃以上下がるまで徐冷する。冷却は、窒素、またはヘリウム、
ネオン、アルゴン等を第5の処理室3250に導入して行ってもよい。なお、冷却に用い
る窒素、またはヘリウム、ネオン、アルゴン等の希ガスに、水、水素などが含まれないこ
とが好ましい。窒素、またはヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(9
9.9999%)以上、好ましくは7N(99.99999%)以上、(即ち不純物濃度
を1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。
クライオポンプを設けた排気手段を適用した成膜装置3000を用いることで、処理室内
の不純物を低減できる。処理室の内壁に吸着していた不純物が脱離し、成膜中の基板や、
膜の中に不純物が混入する不具合を低減できる。また、予備加熱中の雰囲気から脱離する
不純物を排気して、基板に再吸着される現象を防ぐことができる。
このようにして形成した酸化シリコン層116は、未結合手を多く含む。島状の酸化物半
導体層121に接して酸化シリコン層116を設けることにより、島状の酸化物半導体層
121に含まれる不純物、具体的には水素原子や、HOなど水素原子を含む化合物が島
状の酸化物半導体層121から酸化シリコン層116へ拡散、移動し、その結果、島状の
酸化物半導体層121に含まれる不純物濃度を低減できる。
例えば、本実施の形態で例示する成膜装置を用いて形成した酸化物絶縁層が接して設けら
れた酸化物半導体層をチャネル形成領域に適用した薄膜トランジスタは、ゲート電極に電
圧を印加しない状態、所謂オフ状態において、チャネル形成領域のキャリア濃度が低減さ
れているため、オフ電流が少なく、良好な特性を示す。
なお、図4では、3つ以上の処理室が搬送室を介して接続する構成を例示したがこれに限
られない。例えば、基板の搬入口と搬出口を有し、各処理室が互いに接続する構成、所謂
インライン型の構成としてもよい。
上記の成膜装置を用いた工程は、液晶表示パネル、エレクトロルミネセンス表示パネル、
電子インクを用いた表示装置などのバックプレーン(薄膜トランジスタが形成された基板
)の製造に用いることができる。上記の成膜装置を用いた工程は、400℃以下の温度で
行われるため、厚さが1mm以下で、一辺が1mを超えるガラス基板を用いる製造工程に
も適用することができる。また、400℃以下の処理温度で全ての工程を行うことができ
るので、表示パネルを製造するために多大なエネルギーを消費しないで済む。
以上のように、酸化物半導体層を用いる薄膜トランジスタを有する半導体装置において、
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
(実施の形態2)
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。
本実施の形態の半導体装置及び半導体装置の作製方法の一形態を、図5を用いて説明する
図5(A)乃至(E)に半導体装置の断面構造の一例を示す。図5(A)乃至(E)に示
す薄膜トランジスタ160は、チャネル保護型(チャネルストップ型ともいう)と呼ばれ
るボトムゲート構造の一つであり逆スタガ型薄膜トランジスタともいう。
酸化物半導体層を用いる薄膜トランジスタの電気的特性変動を抑止するためにゲート絶縁
層の膜厚を制御し、酸化物半導体層及び、該酸化物半導体層と接して形成される酸化物絶
縁層(酸化シリコン層)との界面において、変動要因となる水素、水分、水酸基又は水素
化物などの不純物を排除する。
よって、本実施の形態の半導体装置に含まれる薄膜トランジスタ160は、温度85℃で
、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを30
V又は−30V)する測定において、測定前と測定後の薄膜トランジスタ160のしきい
値電圧の値の差が1V以下(±1V以下)であり、該薄膜トランジスタ160のゲート絶
縁層の膜厚は100nm以上350nm以下に、酸化物半導体層及び、該酸化物半導体層
と接して形成される酸化物絶縁層(酸化シリコン層)との界面における水素濃度は5×1
19/cm以下、好ましくは1×1019/cm以下に制御されている。
また、薄膜トランジスタ160はシングルゲート構造の薄膜トランジスタを用いて説明し
たが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
以下、図5(A)乃至(E)を用い、基板150上に薄膜トランジスタ160を作製する
工程を説明する。
まず、絶縁表面を有する基板150上に導電膜を形成した後、第1のフォトリソグラフィ
工程によりゲート電極層151を形成する。なお、レジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減できる。
また、ゲート電極層151の材料は、モリブデン、チタン、クロム、タンタル、タングス
テン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とす
る合金材料を用いて、単層で又は積層して形成することができる。
次いで、ゲート電極層151上にゲート絶縁層152a、152bを形成する。酸化物半
導体層を用いる薄膜トランジスタの電気的特性変動を抑止するためにゲート絶縁層152
a、152bの合計膜厚を100nm以上350nm以下に制御する。
本実施の形態では、ゲート絶縁層152aとしてスパッタリング法により膜厚100nm
の窒化シリコン層、ゲート絶縁層152bとしてスパッタリング法により膜厚100nm
の酸化シリコン層を形成する。
ゲート絶縁層を100nm以上350nm以下の膜厚に制御することによって温度85℃
で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを3
0V又は−30V)する測定において、測定前と測定後の薄膜トランジスタのしきい値電
圧の値の差が1V以下(±1V以下)であるような電気特性が安定な薄膜トランジスタと
することができる。
次いで、ゲート絶縁層152b上に、酸化物半導体膜を形成し、第2のフォトリソグラフ
ィ工程により島状の酸化物半導体層171に加工する。本実施の形態では、酸化物半導体
膜としてIn−Ga−Zn−O系金属酸化物ターゲットを用いてスパッタリング法により
成膜する。
酸化物半導体膜は、減圧状態に保持された処理室内に基板を保持し、基板を室温以上40
0℃未満の温度に加熱する。そして、処理室内の残留水分を除去しつつ水素及び水分が除
去されたスパッタガスを導入し、金属酸化物をターゲットとして基板150上に酸化物半
導体膜を成膜する。処理室内の残留水分を除去するためには、吸着型の真空ポンプを用い
ることが好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポ
ンプを用いることが好ましい。また、排気手段としては、ターボ分子ポンプにコールドト
ラップを加えたものであってもよい。クライオポンプを用いて排気した処理室は、例えば
、水素原子や、HOなど水素原子を含む化合物や、炭素原子を含む化合物等が排気され
るため、当該処理室で成膜した酸化物半導体膜に含まれる不純物の濃度を低減できる。
成膜条件の一例としては、基板とターゲットの間との距離を100mm、圧力0.6Pa
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流(DC)電源を用いると、成膜時に発生する粉状物質(パーティ
クル、ゴミともいう)が軽減でき、膜厚分布も均一となるために好ましい。酸化物半導体
膜は好ましくは5nm以上30nm以下とする。なお、適用する酸化物半導体材料により
適切な厚みは異なり、材料に応じて適宜厚みを選択すればよい。
次いで、ゲート絶縁層152b、及び酸化物半導体層171上に、酸化シリコン層173
を形成する。
酸化シリコン層173として、島状の酸化物半導体層171まで形成された基板150を
室温以上100℃未満の温度に加熱し、水素及び水分が除去された高純度酸素を含むスパ
ッタガスを導入しシリコン半導体を含むターゲットを用いて、欠陥を含む酸化シリコン層
を成膜する。なお、酸化シリコン層173は、欠陥を含む。酸化シリコン層173はSi
Ox(好ましくはxは2以上)膜とすると望ましい。
また、欠陥を含む酸化シリコン層173において、酸素の未結合手を欠陥として多く含む
酸化シリコン層173であると、水素、水酸基又は水分などの不純物に対する束縛エネル
ギーが大きくなるので、より酸化物半導体層171から、水素若しくは水素を含む不純物
を、欠陥を含む酸化シリコン層に拡散させることができる。
例えば、純度が6N(99.9999%)であり、ボロンがドープされたシリコンターゲ
ット(抵抗値0.01Ωcm)を用い、ターゲットと基板との間の距離(T−S間距離)
を89mm、圧力0.4Pa、直流(DC)電源6kW、酸素(酸素流量比率100%)
雰囲気下でパルスDCスパッタリング法により酸化シリコン層173を成膜する。膜厚は
300nmとする。なお、シリコンターゲットに代えて石英(好ましくは合成石英)を酸
化シリコン層173を成膜するためのターゲットとして用いることができる。また、酸化
シリコン層173は基板150を加熱しながら成膜しても良いが、酸化シリコン層173
に欠陥を含ませるため0℃乃至50℃程度の温度、好ましくは室温で成膜することが望ま
しい。
この場合において、処理室内の残留水分を除去しつつ酸化シリコン層173を成膜するこ
とが好ましい。酸化物半導体層171及び酸化シリコン層173に水素、水酸基又は水分
が含まれないようにするためである。
なお、酸化シリコン層に代えて、酸化窒化シリコン層、酸化アルミニウム層、または酸化
窒化アルミニウムなどを用いることもできる。
また、酸化物半導体層171に接して酸化シリコン層173を形成すると、酸化物半導体
層と酸化シリコン層との界面に酸化物半導体及び酸化シリコンを含む混合領域179が形
成される(図5(B)参照。)
混合領域179は、酸素、シリコン、及び酸化物半導体に含まれる少なくとも一種以上の
金属元素を有する。
混合領域の膜厚は、1nm乃至10nm、好ましくは2nm乃至5nmとする。混合領域
の膜厚は、酸化シリコン層を形成する際のスパッタリング法の成膜条件によって制御する
ことができる。スパッタリング法の電源のパワーをより強く、基板とターゲットとの間の
距離をより近くすれば、混合領域を厚く形成することができる。また、より強いパワーで
スパッタリング法を行うことによって、酸化物半導体層表面に付着した吸着水等を除去す
ることもできる。
混合領域179を酸化物半導体層171と酸化シリコン層173との間に設けることによ
って、より上記酸化物半導体層171に含まれる水素原子や、HOなど水素原子を含む
化合物や、炭素原子を含む化合物等の酸化シリコン層173への拡散が促進され、移動し
易くなる。
次に、欠陥を含む酸化シリコン層173と酸化物半導体層171とを接した状態で100
℃乃至400℃で加熱処理を行う。この加熱処理によって酸化物半導体層171中に含ま
れる水素若しくは水分を、欠陥を含む酸化シリコン層173に拡散させることができる。
酸化シリコン層173は欠陥(ダングリングボンド)を多く含むため、島状の酸化物半導
体層171に含まれる水素、水酸基又水分等の不純物は、酸化物半導体層171と酸化シ
リコン層173が接する界面を介して、酸化シリコン層173に拡散する。具体的には、
酸化物半導体層171に含まれる水素原子や、HOなど水素原子を含む化合物や、炭素
原子を含む化合物等が酸化シリコン層173に拡散移動し易くなる。
水素及び水素化物の濃度が低減された酸化物半導体層162を形成することができる。具
体的には、酸化物半導体層162及び酸化シリコン層173との界面における水素濃度が
5×1019/cm以下、好ましくは1×1019/cm以下とすることができる。
酸化シリコン層173上に第3のフォトリソグラフィ工程によりレジストマスクを形成し
、選択的にエッチングを行って酸化シリコン層166を形成した後、レジストマスクを除
去する(図5(C)参照。)。
次いで、ゲート絶縁層152a、152b、酸化物半導体層162、及び酸化シリコン層
166上に、導電膜を形成した後、第4のフォトリソグラフィ工程によりレジストマスク
を形成し、選択的にエッチングを行ってソース電極層165a、ドレイン電極層165b
を形成した後、レジストマスクを除去する(図5(D)参照。)。
ソース電極層165a、ドレイン電極層165bの材料としては、Al、Cr、Cu、T
a、Ti、Mo、Wからから選ばれた元素、または上述した元素を成分とする合金か、上
述した元素を組み合わせた合金膜等が挙げられる。また、金属導電膜は、単層構造でも、
2層以上の積層構造としてもよい。
以上の工程で、水素及び水素化物の濃度が低減された酸化物半導体層162を有する薄膜
トランジスタ160を形成することができる(図5(D)参照。)。
上記のように酸化物半導体膜を成膜するに際し、反応雰囲気中の残留水分を除去すること
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減することができる。それにより
酸化物半導体膜の安定化を図ることができる。
酸化物絶縁層上に保護絶縁層を設けてもよい。本実施の形態では、保護絶縁層153を酸
化シリコン層166、ソース電極層165a、ドレイン電極層165b上に形成する。保
護絶縁層153としては、窒化シリコン膜、窒化酸化シリコン膜、または窒化アルミニウ
ム膜などを用いる。本実施の形態では、保護絶縁層153を、窒化シリコン膜を用いて形
成する(図5(E)参照。)。
なお、ソース電極層165a、ドレイン電極層165b、酸化シリコン層166上にさら
に酸化物絶縁層を形成し、該酸化物絶縁層上に保護絶縁層153を積層してもよい。また
、保護絶縁層153上に平坦化絶縁層を形成してもよい。
欠陥を含む酸化シリコン層上に、基板を加熱して窒化シリコン層を成膜することで、酸化
物半導体膜から該酸化シリコン膜に水素、水分を拡散させつつ、同時に外気から水分の侵
入を防ぐバリア膜を設けることができる。
また、ゲート絶縁層上にチャネル形成領域とする酸化物半導体層を成膜するに際し、反応
雰囲気中の残留水分を除去することで、該酸化物半導体層中の水素及び水素化物の濃度を
低減することができる。また、酸化物半導体層に接して欠陥を含む酸化シリコン層を設け
ることで酸化物半導体層中の水素、水分を酸化シリコン膜へ拡散させ酸化物半導体層の水
素及び水素化合物の濃度を低減することができる。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
以上のように、酸化物半導体層を用いる薄膜トランジスタを有する半導体装置において、
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
(実施の形態3)
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。
本実施の形態の半導体装置及び半導体装置の作製方法の一形態を、図6を用いて説明する
酸化物半導体層を用いる薄膜トランジスタの電気的特性変動を抑止するためにゲート絶縁
層の膜厚を制御し、酸化物半導体層及び、該酸化物半導体層と接して形成される酸化物絶
縁層(酸化シリコン層)との界面において、変動要因となる水素、水分、水酸基又は水素
化物などの不純物を排除する。
よって、本実施の形態の半導体装置に含まれる薄膜トランジスタ190は、温度85℃で
、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを30
V又は−30V)する測定において、測定前と測定後の薄膜トランジスタ190のしきい
値電圧の値の差が1V以下(±1V以下)であり、該薄膜トランジスタ190のゲート絶
縁層の膜厚は100nm以上350nm以下に、酸化物半導体層及び、該酸化物半導体層
と接して形成される酸化物絶縁層(酸化シリコン層)との界面における水素濃度は5×1
19/cm以下、好ましくは1×1019/cm以下に制御されている。
また、薄膜トランジスタ190はシングルゲート構造の薄膜トランジスタを用いて説明し
たが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
以下、図6(A)乃至(C)を用い、基板140上に薄膜トランジスタ190を作製する
工程を説明する。
まず、絶縁表面を有する基板140上に導電膜を形成した後、第1のフォトリソグラフィ
工程によりゲート電極層181を形成する。本実施の形態では、ゲート電極層181とし
て、膜厚150nmのタングステン膜を、スパッタリング法を用いて形成する。
次いで、ゲート電極層181上にゲート絶縁層142を形成する。酸化物半導体層を用い
る薄膜トランジスタの電気的特性変動を抑止するためにゲート絶縁層142の膜厚を10
0nm以上350nm以下に制御する。本実施の形態では、ゲート絶縁層142としてプ
ラズマCVD法により膜厚100nm以下の酸化窒化シリコン層を形成する。
ゲート絶縁層を100nm以上350nm以下の膜厚に制御することによって温度85℃
で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを3
0V又は−30V)する測定において、測定前と測定後の薄膜トランジスタのしきい値電
圧の値の差が1V以下(±1V以下)であるような電気特性が安定な薄膜トランジスタと
することができる。
次いで、ゲート絶縁層142上に、導電膜を形成し、第2のフォトリソグラフィ工程によ
り導電膜上にレジストマスクを形成し、選択的にエッチングを行ってソース電極層195
a、ドレイン電極層195bを形成した後、レジストマスクを除去する。
次に酸化物半導体膜を形成し、第3のフォトリソグラフィ工程により島状の酸化物半導体
層141に加工する(図6(A)参照。)。本実施の形態では、酸化物半導体膜としてI
n−Ga−Zn−O系金属酸化物ターゲットを用いてスパッタリング法により成膜する。
減圧状態に保持された処理室内に基板を保持し、基板を室温、又は400℃未満の温度に
加熱する。そして、処理室内の残留水分を除去しつつ水素及び水分が除去されたスパッタ
ガスを導入し、金属酸化物をターゲットとして基板140上に酸化物半導体膜を成膜する
。処理室内の残留水分を除去するためには、吸着型の真空ポンプを用いることが好ましい
。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いること
が好ましい。また、排気手段としては、ターボ分子ポンプにコールドトラップを加えたも
のであってもよい。クライオポンプを用いて排気した処理室は、例えば、水素原子や、H
Oなど水素原子を含む化合物や、炭素原子を含む化合物等が排気されるため、当該処理
室で成膜した酸化物半導体膜に含まれる不純物の濃度を低減できる。
成膜条件の一例としては、基板とターゲットの間との距離を100mm、圧力0.6Pa
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流(DC)電源を用いると、成膜時に発生する粉状物質(パーティ
クル、ゴミともいう)が軽減でき、膜厚分布も均一となるために好ましい。酸化物半導体
膜は好ましくは5nm以上30nm以下とする。なお、適用する酸化物半導体材料により
適切な厚みは異なり、材料に応じて適宜厚みを選択すればよい。
次いで、ゲート絶縁層142、酸化物半導体層141、ソース電極層195a、及びドレ
イン電極層195b上に、酸化シリコン層196を形成する。
酸化シリコン層196として、島状の酸化物半導体層141まで形成された基板140を
室温、又は100℃未満の温度に加熱し、水素及び水分が除去された高純度酸素を含むス
パッタガスを導入しシリコン半導体のターゲットを用いて、欠陥を含む酸化シリコン層を
成膜する。酸化シリコン層196はSiOx(好ましくはxは2以上)膜とすると望まし
い。
また、欠陥を含む酸化シリコン層196において、酸素の未結合手を欠陥として多く含む
酸化シリコン層196であると、水素、水酸基又は水分などの不純物に対する束縛エネル
ギーが大きくなるので、より酸化物半導体層141から、水素若しくは水素を含む不純物
を、欠陥を含む酸化シリコン層に拡散させることができる。
例えば、純度が6Nであり、ボロンがドープされたシリコンターゲット(抵抗値0.01
Ωcm)を用い、ターゲットと基板との間の距離(T−S間距離)を89mm、圧力0.
4Pa、直流(DC)電源6kW、酸素(酸素流量比率100%)雰囲気下でパルスDC
スパッタリング法により酸化シリコン層196を成膜する。膜厚は300nmとする。な
お、シリコンターゲットに代えて石英(好ましくは合成石英)を酸化シリコン層196を
成膜するためのターゲットとして用いることができる。また、酸化シリコン層196は基
板140を加熱しながら成膜しても良いが、酸化シリコン層196に欠陥を含ませるため
0℃乃至50℃程度の温度、好ましくは室温で成膜することが望ましい。
この場合において、処理室内の残留水分を除去しつつ酸化シリコン層196を成膜するこ
とが好ましい。酸化物半導体層141及び酸化シリコン層196に水素、水酸基又は水分
が含まれないようにするためである。
なお、酸化シリコン層に代えて、酸化窒化シリコン層、酸化アルミニウム層、または酸化
窒化アルミニウムなどを用いることもできる。
また、酸化物半導体層141に接して酸化シリコン層196を形成すると、酸化物半導体
層と酸化シリコン層との界面に酸化物半導体及び酸化シリコンを含む混合領域199が形
成される。
混合領域199は、酸素、シリコン、及び酸化物半導体に含まれる少なくとも一種以上の
金属元素を有する。
混合領域の膜厚は、1nm乃至10nm、好ましくは2nm乃至5nmとする。混合領域
の膜厚は、酸化シリコン層を形成する際のスパッタリング法の成膜条件によって制御する
ことができる。スパッタリング法の電源のパワーをより強く、基板とターゲットとの間の
距離をより近くすれば、混合領域を厚く形成することができる。また、より強いパワーで
スパッタリング法を行うことによって、酸化物半導体層表面に付着した吸着水等を除去す
ることもできる。
混合領域199を酸化物半導体層141と酸化シリコン層196との間に設けることによ
って、より上記酸化物半導体層141に含まれる水素原子や、HOなど水素原子を含む
化合物や、炭素原子を含む化合物等の酸化シリコン層196への拡散が促進され、移動し
易くなる。
次いで、保護絶縁層183を酸化シリコン層196上に形成する。保護絶縁層183とし
ては、窒化シリコン膜、窒化酸化シリコン膜、または窒化アルミニウム膜などを用いる。
保護絶縁層183として、酸化シリコン層196まで形成された基板140を100℃〜
400℃の温度に加熱し、水素及び水分が除去された高純度窒素を含むスパッタガスを導
入しシリコン半導体のターゲットを用いて窒化シリコン膜を成膜する。
保護絶縁層183の成膜時に100℃〜400℃に基板140を加熱することで、酸化物
半導体層中に含まれる水素若しくは水分を酸化物絶縁層(欠陥を含む酸化シリコン膜)に
拡散させることができる。酸化シリコン層196は欠陥(ダングリングボンド)を多く含
むため、島状の酸化物半導体層141に含まれる水素、水酸基又水分等の不純物は、酸化
物半導体層141と酸化シリコン層196が接する界面を介して、酸化シリコン層196
に拡散する。具体的には、酸化物半導体層141に含まれる水素原子や、HOなど水素
原子を含む化合物や、炭素原子を含む化合物等が酸化シリコン層196に拡散移動し易く
なる。
以上の工程で、水素及び水素化物の濃度が低減された酸化物半導体層192を有する薄膜
トランジスタ190を形成することができる(図6(C)参照。)。具体的には、酸化物
半導体層141及び酸化シリコン層196との界面における水素濃度が5×1019/c
以下、好ましくは1×1019/cm以下とすることができる。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
以上のように、酸化物半導体層を用いる薄膜トランジスタを有する半導体装置において、
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
(実施の形態4)
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの例を示
す。
本実施の形態では、ゲート電極層、ソース電極層及びドレイン電極層に透光性を有する導
電材料を用いる例を示す。従って、他は上記実施の形態と同様に行うことができ、上記実
施の形態と同一部分又は同様な機能を有する部分、及び工程の繰り返しの説明は省略する
。また同じ箇所の詳細な説明は省略する。
例えば、ゲート電極層、ソース電極層、ドレイン電極層の材料として、可視光に対して透
光性を有する導電材料、例えばIn−Sn−O系、In−Sn−Zn−O系、In−Al
−Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−
O系、In−Zn−O系、Sn−Zn−O系、Al−Zn−O系、In−O系、Sn−O
系、Zn−O系の金属酸化物を適用することができ、膜厚は50nm以上300nm以下
の範囲内で適宜選択する。ゲート電極層、ソース電極層、ドレイン電極層に用いる金属酸
化物の成膜方法は、スパッタリング法や真空蒸着法(電子ビーム蒸着法など)や、アーク
放電イオンプレーティング法や、スプレー法を用いる。また、スパッタリング法を用いる
場合、SiOを2重量%以上10重量%以下含むターゲットを用いて成膜を行い、透光
性を有する導電膜に結晶化を阻害するSiOx(X>0)を含ませ、後の工程で行う加熱
処理の際に酸化物半導体が結晶化してしまうのを抑制することが好ましい。
なお、透光性を有する導電膜の組成比の単位は原子%とし、電子線マイクロアナライザー
(EPMA:Electron Probe X−ray MicroAnalyzer
)を用いた分析により評価するものとする。
また、薄膜トランジスタが配置される画素には、画素電極層、またはその他の電極層(容
量電極層など)や、配線層(容量配線層など)に可視光に対して透光性を有する導電膜を
用いると、高開口率を有する表示装置を実現することができる。勿論、画素に存在するゲ
ート絶縁層、酸化物絶縁層、保護絶縁層、平坦化絶縁層も可視光に対して透光性を有する
膜を用いることが好ましい。
本明細書において、可視光に対して透光性を有する膜とは可視光の透過率が75〜100
%である膜厚を有する膜を指し、その膜が導電性を有する場合は透明の導電膜とも呼ぶ。
また、ゲート電極層、ソース電極層、ドレイン電極層、画素電極層、またはその他の電極
層や、その他の配線層に適用する金属酸化物として、可視光に対して半透明の導電膜を用
いてもよい。可視光に対して半透明とは可視光の透過率が50〜75%であることを指す
薄膜トランジスタに透光性を持たせると、開口率を向上させることができる。特に10イ
ンチ以下の小型の液晶表示パネルにおいて、ゲート配線の本数を増やすなどして表示画像
の高精細化を図るため、画素寸法を微細化しても、高い開口率を実現することができる。
また、薄膜トランジスタの構成部材に透光性を有する膜を用いることで、広視野角を実現
するため、1画素を複数のサブピクセルに分割しても高い開口率を実現することができる
。即ち、高密度の薄膜トランジスタ群を配置しても開口率を大きくとることができ、表示
領域の面積を十分に確保することができる。例えば、一つの画素内に2〜4個のサブピク
セルを有する場合、薄膜トランジスタが透光性を有するため、開口率を向上させることが
できる。また、薄膜トランジスタの構成部材と同工程で同材料を用いて保持容量を形成す
ると、保持容量も透光性とすることができるため、さらに開口率を向上させることができ
る。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態5)
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの例を示
す。
本実施の形態では、実施の形態1において、酸化物半導体層とソース電極層又はドレイン
電極層との間に、ソース領域及びドレイン領域として酸化物導電層を設ける例を図7に示
す。従って、他は実施の形態1と同様に行うことができ、実施の形態1と同一部分又は同
様な機能を有する部分、及び工程の繰り返しの説明は省略する。また、図7は、図1と工
程が一部異なる点以外は同じであるため、同じ箇所には同じ符号を用い、同じ箇所の詳細
な説明は省略する。
図7に示す薄膜トランジスタ130はチャネルエッチ型の薄膜トランジスタであり、絶縁
表面を有する基板100上に、ゲート電極層101、ゲート絶縁層102、酸化物半導体
層112、酸化物導電層118a、118b、ソース電極層115a、及びドレイン電極
層115bを含む。また、薄膜トランジスタ130を覆い、酸化物半導体層112に接す
る酸化シリコン層116が設けられ、さらにその上に保護絶縁層103が積層されている
。酸化シリコン層116は欠陥を含み、酸化物半導体層112と酸化シリコン層116と
の間には混合領域119が設けられている。
実施の形態1に従って、基板100上にゲート電極層101を形成し、ゲート絶縁層10
2を積層する。ゲート絶縁層102上に酸化物半導体膜を形成し、酸化物半導体層を形成
する。
酸化物半導体層上に酸化物導電層118a、118bを形成する。本実施の形態では酸化
物導電層118a、118bを酸化物半導体層と同じフォトリソグラフィ工程によって形
状を加工する例を示すが、酸化物導電層118a、118bはソース電極層及びドレイン
電極層と同じフォトリソグラフィ工程によって形状を加工してもよい。
酸化物導電層118a、118bの成膜方法は、スパッタリング法や真空蒸着法(電子ビ
ーム蒸着法など)や、アーク放電イオンプレーティング法や、スプレー法を用いる。酸化
物導電層118a、118bの材料としては、酸化亜鉛を成分として含むものが好ましく
、酸化インジウムを含まないものであることが好ましい。そのような酸化物導電層118
a、118bとして、酸化亜鉛、酸化亜鉛アルミニウム、酸窒化亜鉛アルミニウム、酸化
亜鉛ガリウムなどを適用することができる。膜厚は50nm以上300nm以下の範囲内
で適宜選択する。また、スパッタリング法を用いる場合、SiOを2重量%以上10重
量%以下含むターゲットを用いて成膜を行い、酸化物導電膜に結晶化を阻害するSiOx
(X>0)を含ませ、後の工程で行う加熱処理の際に酸化物導電膜が結晶化してしまうの
を抑制することが好ましい。
本実施の形態では酸化物導電層を酸化物半導体層と同じフォトリソグラフィ工程によって
形状を加工した後、ソース電極層115a、ドレイン電極層115bをマスクとして、さ
らに酸化物導電層をエッチングし、酸化物導電層118a、118bを形成する。酸化亜
鉛を成分とする酸化物導電層118a、118bは、例えばレジストの剥離液のようなア
ルカリ性溶液を用いて容易にエッチングすることができる。
酸化物半導体層と酸化物導電層のエッチング速度の差を利用して、チャネル領域を形成す
るために酸化物導電層を分割するためのエッチング処理を行う。酸化物導電層のエッチン
グ速度が酸化物半導体層と比較して速いことを利用して、酸化物半導体層上の酸化物導電
層を選択的にエッチングする。
よって、ソース電極層115a、ドレイン電極層115bの形成に用いるレジストマスク
の除去は、アッシング工程によって除去することが好ましい。剥離液を用いたエッチング
の場合は、酸化物導電層及び酸化物半導体層が過剰にエッチングされないように、エッチ
ング条件(エッチャントの種類、濃度、エッチング時間)を適宜調整する。
酸化物半導体層112と金属材料からなるドレイン電極層115bの間に設けられる酸化
物導電層118bは低抵抗ドレイン領域(LRN(Low Resistance N−
type conductivity)領域、LRD(Low Resistance
Drain)領域とも呼ぶ)としても機能する。同様に、酸化物半導体層112と金属材
料からなるソース電極層115aの間に設けられる酸化物導電層118aは低抵抗ソース
領域(LRN(Low Resistance N−type conductivit
y)領域、LRS(Low Resistance Source)領域とも呼ぶ)とし
ても機能する。酸化物半導体層、低抵抗ドレイン領域、金属材料からなるドレイン電極層
の構成とすることによって、よりトランジスタの耐圧を向上させることができる。具体的
には、低抵抗ドレイン領域のキャリア濃度は、例えば1×1020/cm以上1×10
21/cm以下の範囲内であると好ましい。
ソース領域及びドレイン領域として、酸化物導電層を酸化物半導体層とソース電極層及び
ドレイン電極層との間に設けることで、ソース領域及びドレイン領域の低抵抗化を図るこ
とができ、トランジスタの高速動作をすることができる。ソース領域及びドレイン領域と
して酸化物導電層を用いることは、周辺回路(駆動回路)の周波数特性を向上させるため
に有効である。金属電極(Ti等)と酸化物半導体層との接触に比べ、金属電極(Ti等
)と酸化物導電層との接触は、接触抵抗を下げることができるからである。
また、半導体装置で配線材料の一部として用いられているモリブデン(Mo)は(例えば
、Mo/Al/Mo)、酸化物半導体層との接触抵抗が高くて課題であった。これは、T
iに比べMoは酸化しにくいため酸化物半導体層から酸素を引き抜く作用が弱く、Moと
酸化物半導体層の接触界面がn型化しないためである。しかし、かかる場合でも、酸化物
半導体層とソース電極層及びドレイン電極層との間に酸化物導電層を介在させることで接
触抵抗を低減でき、周辺回路(駆動回路)の周波数特性を向上させることができる。
薄膜トランジスタのチャネル長が、酸化物導電層のエッチングの際に決められるため、よ
り短チャネル化ができる。例えば、チャネル長L0.1μm以上2μm以下と短くして、
動作速度を高速化することができる。
実施の形態1を例として説明したが、本実施の形態は、他の実施の形態と適宜組み合わせ
て実施することが可能である。
以上のように、酸化物半導体層を用いる薄膜トランジスタを有する半導体装置において、
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
(実施の形態6)
本実施の形態では、実施の形態1乃至5に示した半導体装置において、薄膜トランジスタ
と、エレクトロルミネッセンスを利用する発光素子とを用い、アクティブマトリクス型の
発光表示装置を作製する一例を示す。
エレクトロルミネッセンスを利用する発光素子は、発光材料が有機化合物であるか、無機
化合物であるかによって区別され、一般的に、前者は有機EL素子、後者は無機EL素子
と呼ばれている。
有機EL素子は、発光素子に電圧を印加することにより、電流が流れる。そして、それら
キャリア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を
形成し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、この
ような発光素子は、電流励起型の発光素子と呼ばれる。
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明す
る。
図8は、半導体装置の例としてデジタル時間階調駆動を適用可能な画素構成の一例を示す
図である。
デジタル時間階調駆動を適用可能な画素の構成及び画素の動作について説明する。ここで
は酸化物半導体層をチャネル形成領域に用いるnチャネル型のトランジスタを1つの画素
に2つ用いる例を示す。
画素6400は、スイッチング用トランジスタ6401、駆動用トランジスタ6402、
発光素子6404及び容量素子6403を有している。スイッチング用トランジスタ64
01はゲートが走査線6406に接続され、第1電極(ソース電極及びドレイン電極の一
方)が信号線6405に接続され、第2電極(ソース電極及びドレイン電極の他方)が駆
動用トランジスタ6402のゲートに接続されている。駆動用トランジスタ6402は、
ゲートが容量素子6403を介して電源線6407に接続され、第1電極が電源線640
7に接続され、第2電極が発光素子6404の第1電極(画素電極)に接続されている。
発光素子6404の第2電極は共通電極6408に相当する。共通電極6408は、同一
基板上に形成される共通電位線と電気的に接続される。
なお、発光素子6404の第2電極(共通電極6408)には低電源電位が設定されてい
る。なお、低電源電位とは、電源線6407に設定される高電源電位を基準にして低電源
電位<高電源電位を満たす電位であり、低電源電位としては例えばGND、0Vなどが設
定されていても良い。この高電源電位と低電源電位との電位差を発光素子6404に印加
して、発光素子6404に電流を流して発光素子6404を発光させるため、高電源電位
と低電源電位との電位差が発光素子6404の順方向しきい値電圧以上となるようにそれ
ぞれの電位を設定する。
なお、容量素子6403は駆動用トランジスタ6402のゲート容量を代用して省略する
ことも可能である。駆動用トランジスタ6402のゲート容量については、チャネル領域
とゲート電極との間で容量が形成されていてもよい。
ここで、電圧入力電圧駆動方式の場合には、駆動用トランジスタ6402のゲートには、
駆動用トランジスタ6402が十分にオンするか、オフするかの二つの状態となるような
ビデオ信号を入力する。つまり、駆動用トランジスタ6402は線形領域で動作させる。
駆動用トランジスタ6402は線形領域で動作させるため、電源線6407の電圧よりも
高い電圧を駆動用トランジスタ6402のゲートにかける。なお、信号線6405には、
(電源線電圧+駆動用トランジスタ6402のVth)以上の電圧をかける。
また、デジタル時間階調駆動に代えて、アナログ階調駆動を行う場合、信号の入力を異な
らせることで、図8と同じ画素構成を用いることができる。
アナログ階調駆動を行う場合、駆動用トランジスタ6402のゲートに発光素子6404
の順方向電圧+駆動用トランジスタ6402のVth以上の電圧をかける。発光素子64
04の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少なくとも順方向し
きい値電圧を含む。なお、駆動用トランジスタ6402が飽和領域で動作するようなビデ
オ信号を入力することで、発光素子6404に電流を流すことができる。駆動用トランジ
スタ6402を飽和領域で動作させるため、電源線6407の電位は、駆動用トランジス
タ6402のゲート電位よりも高くする。ビデオ信号をアナログとすることで、発光素子
6404にビデオ信号に応じた電流を流し、アナログ階調駆動を行うことができる。
なお、図8に示す画素構成は、これに限定されない。例えば、図8に示す画素に新たにス
イッチ、抵抗素子、容量素子、トランジスタ又は論理回路などを追加してもよい。
次に、発光素子の構成について、図9を用いて説明する。ここでは、駆動用TFTがn型
の場合を例に挙げて、画素の断面構造について説明する。図9(A)(B)(C)の半導
体装置に用いられる駆動用TFT7001、7011、7021は、実施の形態1乃至5
で示す薄膜トランジスタを適用することができる。本実施の形態では実施の形態4を用い
る例を示し、実施の形態4と同様に作製できる、酸化物半導体層を含む透光性の薄膜トラ
ンジスタを用いる例を示す。
駆動用TFT7001、7011、7021は酸化物半導体層と酸化シリコン層との間に
混合領域を有する。また、欠陥を含む(酸素のタングリングボンドを多く含むと好ましい
)酸化シリコン層(SiOx、好ましくはxは2以上)を積層し、加熱処理することによ
り酸化物半導体層中に含まれる水素や水は酸化シリコン層に拡散され、酸化物半導体層は
水素や水が低減されている。駆動用TFT7001、7011、7021は、温度85℃
で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを3
0V又は−30V)する測定において、測定前と測定後の駆動用TFT7001、701
1、7021のしきい値電圧の値の差が1V以下(±1V以下)であり、該駆動用TFT
7001、7011、7021のゲート絶縁層の膜厚は100nm以上350nm以下に
、酸化物半導体層及び、該酸化物半導体層と接して形成される酸化物絶縁層(酸化シリコ
ン層)との界面における水素濃度は5×1019/cm以下、好ましくは1×1019
/cm以下に制御されている。従って、駆動用TFT7001、7011、7021は
信頼性の高い薄膜トランジスタである。
発光素子は発光を取り出すために少なくとも陽極又は陰極の一方が透明であればよい。そ
して、基板上に薄膜トランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取
り出す上面射出構造や、基板側の面から発光を取り出す下面射出構造や、基板側及び基板
とは反対側の面から発光を取り出す両面射出構造の発光素子があり、画素構成はどの射出
構造の発光素子にも適用することができる。
下面射出構造の発光素子について図9(A)を用いて説明する。
駆動用TFT7011がn型で、発光素子7012から発せられる光が第1の電極701
3側に射出する場合の、画素の断面図を示す。図9(A)では、駆動用TFT7011の
ドレイン電極層と電気的に接続された透光性を有する導電膜7017上に、発光素子70
12の第1の電極7013が形成されており、第1の電極7013上にEL層7014、
第2の電極7015が順に積層されている。
透光性を有する導電膜7017としては、酸化タングステンを含むインジウム酸化物、酸
化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化
チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電性導電膜を用いることがで
きる。
また、発光素子の第1の電極7013は様々な材料を用いることができる。例えば、第1
の電極7013を陰極として用いる場合には、仕事関数が小さい材料、具体的には、例え
ば、LiやCs等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およ
びこれらを含む合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等
が好ましい。図9(A)では、第1の電極7013の膜厚は、光を透過する程度(好まし
くは、5nm〜30nm程度)とする。例えば20nmの膜厚を有するアルミニウム膜を
、第1の電極7013として用いる。
なお、透光性を有する導電膜とアルミニウム膜を積層成膜した後、選択的にエッチングし
て透光性を有する導電膜7017と第1の電極7013を形成してもよく、この場合、同
じマスクを用いてエッチングすることができるため、好ましい。
また、第1の電極7013の周縁部は、隔壁7019で覆う。隔壁7019は、ポリイミ
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7019は、特に感光性の樹脂材料を用い、第1の電極70
13上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7019として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
また、第1の電極7013及び隔壁7019上に形成するEL層7014は、少なくとも
発光層を含めば良く、単数の層で構成されていても、複数の層が積層されるように構成さ
れていてもどちらでも良い。EL層7014が複数の層で構成されている場合、陰極とし
て機能する第1の電極7013上に電子注入層、電子輸送層、発光層、ホール輸送層、ホ
ール注入層の順に積層する。なおこれらの層を全て設ける必要はない。
また、上記積層順に限定されず、第1の電極7013を陽極として機能させ、第1の電極
7013上にEL層7014をホール注入層、ホール輸送層、発光層、電子輸送層、電子
注入層の順に積層してもよい。ただし、消費電力を比較する場合、第1の電極7013を
陰極として機能させ、第1の電極7013上に電子注入層、電子輸送層、発光層、ホール
輸送層、ホール注入層の順に積層するほうが、駆動回路部の電圧上昇を抑制でき、消費電
力を少なくできるため好ましい。
また、EL層7014上に形成する第2の電極7015としては、様々な材料を用いるこ
とができる。例えば、第2の電極7015を陽極として用いる場合、仕事関数が大きい材
料、例えば、ZrN、Ti、W、Ni、Pt、Cr等や、ITO、IZO、ZnOなどの
透明導電性材料が好ましい。また、第2の電極7015上に遮蔽膜7016として、例え
ば光を遮光する金属、光を反射する金属等を用いる。本実施の形態では、第2の電極70
15としてITO膜を用い、遮蔽膜7016としてTi膜を用いる。
第1の電極7013及び第2の電極7015で、発光層を含むEL層7014を挟んでい
る領域が発光素子7012に相当する。図9(A)に示した素子構造の場合、発光素子7
012から発せられる光は、矢印で示すように第1の電極7013側に射出する。
なお、図9(A)ではゲート電極層として透光性を有する導電膜を用い、かつソース電極
層及びドレイン電極層に透光性を有するような薄膜を用いる例を示しており、発光素子7
012から発せられる光は、カラーフィルタ層7033を通過し、基板を通過して射出さ
せることができる。
カラーフィルタ層7033はインクジェット法などの液滴吐出法や、印刷法、フォトリソ
グラフィ技術を用いたエッチング方法などでそれぞれ形成する。
また、カラーフィルタ層7033はオーバーコート層7034で覆われ、さらに保護絶縁
層7035によって覆う。なお、図9(A)ではオーバーコート層7034は薄い膜厚で
図示したが、オーバーコート層7034は、カラーフィルタ層7033に起因する凹凸を
平坦化する機能を有している。
また、平坦化絶縁層7036、保護絶縁層7035、絶縁層7032、及び絶縁層703
1に形成され、且つ、ドレイン電極層に達するコンタクトホールは、隔壁7019と重な
る位置に配置する。
次に、両面射出構造の発光素子について、図9(B)を用いて説明する。
図9(B)では、駆動用TFT7021のドレイン電極層と電気的に接続された透光性を
有する導電膜7027上に、発光素子7022の第1の電極7023が形成されており、
第1の電極7023上にEL層7024、第2の電極7025が順に積層されている。
透光性を有する導電膜7027としては、酸化タングステンを含むインジウム酸化物、酸
化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化
チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電性導電膜を用いることがで
きる。
また、第1の電極7023は様々な材料を用いることができる。例えば、第1の電極70
23を陰極として用いる場合、仕事関数が小さい材料、具体的には、例えば、LiやCs
等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およびこれらを含む
合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等が好ましい。本
実施の形態では、第1の電極7023を陰極として用い、その膜厚は、光を透過する程度
(好ましくは、5nm〜30nm程度)とする。例えば20nmの膜厚を有するアルミニ
ウム膜を、陰極として用いる。
なお、透光性を有する導電膜とアルミニウム膜を積層成膜した後、選択的にエッチングし
て透光性を有する導電膜7027と第1の電極7023を形成してもよく、この場合、同
じマスクを用いてエッチングすることができ、好ましい。
また、第1の電極7023の周縁部は、隔壁7029で覆う。隔壁7029は、ポリイミ
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7029は、特に感光性の樹脂材料を用い、第1の電極70
23上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7029として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
また、第1の電極7023及び隔壁7029上に形成するEL層7024は、発光層を含
めば良く、単数の層で構成されていても、複数の層が積層されるように構成されていても
どちらでも良い。EL層7024が複数の層で構成されている場合、陰極として機能する
第1の電極7023上に電子注入層、電子輸送層、発光層、ホール輸送層、ホール注入層
の順に積層する。なおこれらの層を全て設ける必要はない。
また、上記積層順に限定されず、第1の電極7023を陽極として用い、陽極上にホール
注入層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層してもよい。ただし
、消費電力を比較する場合、第1の電極7023を陰極として用い、陰極上に電子注入層
、電子輸送層、発光層、ホール輸送層、ホール注入層の順に積層するほうが消費電力が少
ないため好ましい。
また、EL層7024上に形成する第2の電極7025としては、様々な材料を用いるこ
とができる。例えば、第2の電極7025を陽極として用いる場合、仕事関数が大きい材
料、例えば、ITO、IZO、ZnOなどの透明導電性材料を好ましく用いることができ
る。本実施の形態では、第2の電極7025を陽極として用い、酸化シリコンを含むIT
O膜を形成する。
第1の電極7023及び第2の電極7025で、発光層を含むEL層7024を挟んでい
る領域が発光素子7022に相当する。図9(B)に示した素子構造の場合、発光素子7
022から発せられる光は、矢印で示すように第2の電極7025側と第1の電極702
3側の両方に射出する。
なお、図9(B)ではゲート電極層として透光性を有する導電膜を用い、かつソース電極
層及びドレイン電極層に透光性を有するような薄膜を用いる例を示しており、発光素子7
022から第1の電極7023側に発せられる光は、カラーフィルタ層7043を通過し
、基板を通過して射出させることができる。
カラーフィルタ層7043はインクジェット法などの液滴吐出法や、印刷法、フォトリソ
グラフィ技術を用いたエッチング方法などでそれぞれ形成する。
また、カラーフィルタ層7043はオーバーコート層7044で覆われ、さらに保護絶縁
層7045によって覆う。
また、平坦化絶縁層7046、保護絶縁層7045、絶縁層7042、及び絶縁層704
1に形成され、且つ、ドレイン電極層に達するコンタクトホールは、隔壁7029と重な
る位置に配置する。
ただし、両面射出構造の発光素子を用い、どちらの表示面もフルカラー表示とする場合、
第2の電極7025側からの光はカラーフィルタ層7043を通過しないため、別途カラ
ーフィルタ層を備えた封止基板を第2の電極7025上方に設けることが好ましい。
次に、上面射出構造の発光素子について、図9(C)を用いて説明する。
図9(C)に、駆動用TFT7001がn型で、発光素子7002から発せられる光が第
2の電極7005側に抜ける場合の、画素の断面図を示す。図9(C)では、駆動用TF
T7001のドレイン電極層と第1の電極7003とは接しており、駆動用TFT700
1と発光素子7002の第1の電極7003とを電気的に接続している。第1の電極70
03上にEL層7004、第2の電極7005が順に積層されている。
また、第1の電極7003は様々な材料を用いることができる。例えば、第1の電極70
03を陰極として用いる場合、仕事関数が小さい材料、具体的には、例えば、LiやCs
等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およびこれらを含む
合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等が好ましい。
また、第1の電極7003の周縁部は、隔壁7009で覆う。隔壁7009は、ポリイミ
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7009は、特に感光性の樹脂材料を用い、第1の電極70
03上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7009として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
また、第1の電極7003及び隔壁7009上に形成するEL層7004は、少なくとも
発光層を含めば良く、単数の層で構成されていても、複数の層が積層されるように構成さ
れていてもどちらでも良い。EL層7004が複数の層で構成されている場合、陰極とし
て用いる第1の電極7003上に電子注入層、電子輸送層、発光層、ホール輸送層、ホー
ル注入層の順に積層する。なおこれらの層を全て設ける必要はない。
また、上記積層順に限定されず、陽極として用いる第1の電極7003上にホール注入層
、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層してもよい。
図9(C)ではTi膜、アルミニウム膜、Ti膜の順に積層した積層膜上に、ホール注入
層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層し、その上にMg:Ag
合金薄膜とITOとの積層を形成する。
ただし、駆動用TFT7001がn型の場合、第1の電極7003上に電子注入層、電子
輸送層、発光層、ホール輸送層、ホール注入層の順に積層するほうが、駆動回路における
電圧上昇を抑制することができ、消費電力を少なくできるため好ましい。
第2の電極7005は光を透過する透光性を有する導電性材料を用いて形成し、例えば酸
化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物
、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウ
ム錫酸化物、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透
光性を有する導電性導電膜を用いても良い。
第1の電極7003及び第2の電極7005で発光層を含むEL層7004を挟んでいる
領域が発光素子7002に相当する。図9(C)に示した画素の場合、発光素子7002
から発せられる光は、矢印で示すように第2の電極7005側に射出する。
また、図9(C)において、駆動用TFT7001のドレイン電極層は、酸化シリコン層
7051、保護絶縁層7052、平坦化絶縁層7056、平坦化絶縁層7053、及び絶
縁層7055に設けられたコンタクトホールを介して第1の電極7003と電気的に接続
する。平坦化絶縁層7053、7056は、ポリイミド、アクリル、ベンゾシクロブテン
、ポリアミド、エポキシ等の樹脂材料を用いることができる。また上記樹脂材料の他に、
低誘電率材料(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG
(リンボロンガラス)等を用いることができる。なお、これらの材料で形成される絶縁膜
を複数積層させることで、平坦化絶縁層7053、7056を形成してもよい。平坦化絶
縁層7053、7056の形成法は、特に限定されず、その材料に応じて、スパッタリン
グ法、SOG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット
法、スクリーン印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテン
コーター、ナイフコーター等を用いることができる。
また、第1の電極7003と、隣り合う画素の第1の電極とを絶縁するために隔壁700
9を設ける。隔壁7009は、ポリイミド、アクリル、ポリアミド、エポキシ等の有機樹
脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。隔壁7009は、特に感
光性の樹脂材料を用い、第1の電極7003上に開口部を形成し、その開口部の側壁が連
続した曲率を持って形成される傾斜面となるように形成することが好ましい。隔壁700
9として感光性の樹脂材料を用いる場合、レジストマスクを形成する工程を省略すること
ができる。
また、図9(C)の構造においては、フルカラー表示を行う場合、例えば発光素子700
2として緑色発光素子とし、隣り合う一方の発光素子を赤色発光素子とし、もう一方の発
光素子を青色発光素子とする。また、3種類の発光素子だけでなく白色発光素子を加えた
4種類の発光素子でフルカラー表示ができる発光表示装置を作製してもよい。
また、図9(C)の構造においては、配置する複数の発光素子を全て白色発光素子として
、発光素子7002上方にカラーフィルタなどを有する封止基板を配置する構成とし、フ
ルカラー表示ができる発光表示装置を作製してもよい。白色などの単色の発光を示す材料
を形成し、カラーフィルタや色変換層を組み合わせることによりフルカラー表示を行うこ
とができる。
もちろん単色発光の表示を行ってもよい。例えば、白色発光を用いて照明装置を形成して
もよいし、単色発光を用いてエリアカラータイプの発光装置を形成してもよい。
また、必要があれば、円偏光板などの偏光フィルムなどの光学フィルムを設けてもよい。
なお、ここでは、発光素子として有機EL素子について述べたが、発光素子として無機E
L素子を設けることも可能である。
なお、発光素子の駆動を制御する薄膜トランジスタ(駆動用TFT)と発光素子が電気的
に接続されている例を示したが、駆動用TFTと発光素子との間に電流制御用TFTが接
続されている構成であってもよい。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態7)
本実施の形態では、発光表示パネル(発光パネルともいう)の外観及び断面について、図
10を用いて説明する。図10(A)は、第1の基板上に形成された薄膜トランジスタ及
び発光素子を、第2の基板との間にシール材によって封止した、パネルの平面図であり、
図10(B)は、図10(A)のH−Iにおける断面図に相当する。
第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、450
3b、及び走査線駆動回路4504a、4504bを囲むようにして、シール材4505
が設けられている。また画素部4502、信号線駆動回路4503a、4503b、及び
走査線駆動回路4504a、4504bの上に第2の基板4506が設けられている。よ
って画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路45
04a、4504bは、第1の基板4501とシール材4505と第2の基板4506と
によって、充填材4507と共に密封されている。このように外気に曝されないように気
密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィル
ム等)やカバー材でパッケージング(封入)することが好ましい。
また第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4
503b、及び走査線駆動回路4504a、4504bは、薄膜トランジスタを複数有し
ており、図10(B)では、画素部4502に含まれる薄膜トランジスタ4510と、信
号線駆動回路4503aに含まれる薄膜トランジスタ4509とを例示している。
薄膜トランジスタ4509、4510は、実施の形態1乃至5のいずれか一の薄膜トラン
ジスタを適宜用いることができ、同様な工程及び材料で形成することができる。薄膜トラ
ンジスタ4509、4510は酸化物半導体層と酸化シリコン層との間に混合領域を有す
る。また、欠陥を含む(酸素のタングリングボンドを多く含むと好ましい)酸化シリコン
層(SiOx、好ましくはxは2以上)を積層し、加熱処理することにより酸化物半導体
層中に含まれる水素や水は酸化シリコン層に拡散され、酸化物半導体層は水素や水が低減
されている。また、薄膜トランジスタ4509、4510はゲート絶縁層を100nm以
上350nm以下の膜厚に制御することによって温度85℃で、12時間、ゲート電極層
に30V、又は−30Vの電圧を印加(ゲート電圧Vgを30V又は−30V)する測定
において、測定前と測定後の薄膜トランジスタのしきい値電圧の値の差が1V以下(±1
V以下)であるような電気特性が安定な薄膜トランジスタとすることができる。従って、
薄膜トランジスタ4509、4510は信頼性の高い薄膜トランジスタである。
なお、駆動回路用の薄膜トランジスタ4509としては、薄膜トランジスタの酸化物半導
体層のチャネル形成領域と重なる位置に導電層を設けた構造とする。本実施の形態におい
て、薄膜トランジスタ4509、4510はnチャネル型薄膜トランジスタである。
酸化シリコン層4542上において駆動回路用の薄膜トランジスタ4509の酸化物半導
体層のチャネル形成領域と重なる位置に導電層4540が設けられている。導電層454
0を酸化物半導体層のチャネル形成領域と重なる位置に設けることによって、BT試験前
後における薄膜トランジスタ4509のしきい値電圧の変化量を低減することができる。
また、導電層4540は、電位が薄膜トランジスタ4509のゲート電極層と同じでもよ
いし、異なっていても良く、第2のゲート電極層として機能させることもできる。また、
導電層4540の電位がGND、0V、或いはフローティング状態であってもよい。
また、導電層4540は外部の電場を遮蔽する、すなわち外部の電場が内部(薄膜トラン
ジスタを含む回路部)に作用しないようにする機能(特に静電気に対する静電遮蔽機能)
も有する。導電層の4540の遮蔽機能により、静電気などの外部の電場の影響により薄
膜トランジスタの電気的な特性が変動することを防止することができる。
また、薄膜トランジスタ4510の酸化物半導体層を覆う酸化シリコン層4542が形成
されている。薄膜トランジスタ4510のソース電極層又はドレイン電極層は薄膜トラン
ジスタ上に設けられた酸化シリコン層4542及び絶縁層4551に形成された開口にお
いて配線層4550と電気的に接続されている。配線層4550は第1の電極4517と
接して形成されており、薄膜トランジスタ4510と第1の電極4517とは配線層45
50を介して電気的に接続されている。
酸化シリコン層4542は実施の形態1で示した酸化シリコン層116と同様な材料及び
方法で形成すればよい。
発光素子4511の発光領域と重なるようにカラーフィルタ層4545が、絶縁層455
1上に形成される。
また、カラーフィルタ層4545の表面凹凸を低減するため平坦化絶縁膜として機能する
オーバーコート層4543で覆う構成となっている。
また、オーバーコート層4543上に絶縁層4544が形成されている。絶縁層4544
は、実施の形態1で示した保護絶縁層103と同様に形成すればよく、例えば窒化シリコ
ン膜をスパッタリング法で形成すればよい。
また4511は発光素子に相当し、発光素子4511が有する画素電極である第1電極4
517は、薄膜トランジスタ4510のソース電極層またはドレイン電極層と配線層45
50を介して電気的に接続されている。なお発光素子4511の構成は、第1電極451
7、電界発光層4512、第2電極4513の積層構造であるが、示した構成に限定され
ない。発光素子4511から取り出す光の方向などに合わせて、発光素子4511の構成
は適宜変えることができる。
隔壁4520は、有機樹脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。
特に感光性の材料を用い、第1電極4517上に開口部を形成し、その開口部の側壁が連
続した曲率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層4512は、単数の層で構成されていても、複数の層が積層されるように構成
されていてもどちらでも良い。
発光素子4511に酸素、水素、水分、二酸化炭素等が侵入しないように、第2電極45
13及び隔壁4520上に保護膜を形成してもよい。保護膜としては、窒化シリコン膜、
窒化酸化シリコン膜、DLC膜等を形成することができる。
また、信号線駆動回路4503a、4503b、走査線駆動回路4504a、4504b
、または画素部4502に与えられる各種信号及び電位は、FPC4518a、4518
bから供給されている。
接続端子電極4515が、発光素子4511が有する第1電極4517と同じ導電膜から
形成され、端子電極4516は、薄膜トランジスタ4509のソース電極層及びドレイン
電極層と同じ導電膜から形成されている。
接続端子電極4515は、FPC4518aが有する端子と、異方性導電膜4519を介
して電気的に接続されている。
発光素子4511からの光の取り出し方向に位置する基板は透光性でなければならない。
その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリルフィル
ムのような透光性を有する材料を用いる。
また、充填材4507としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹
脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、
ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEV
A(エチレンビニルアセテート)を用いることができる。例えば充填材として窒素を用い
ればよい。
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、
位相差板(λ/4板、λ/2板)などの光学フィルムを適宜設けてもよい。また、偏光板
又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により反射光を拡散し、
映り込みを低減できるアンチグレア処理を施すことができる。
シール材は、スクリーン印刷法、インクジェット装置またはディスペンス装置を用いて形
成することができる。シール材は、代表的には可視光硬化性、紫外線硬化性または熱硬化
性の樹脂を含む材料を用いることができる。また、フィラーを含んでもよい。
信号線駆動回路4503a、4503b、及び走査線駆動回路4504a、4504bは
、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜によって形成された駆動回
路で実装されていてもよい。また、信号線駆動回路のみ、或いは一部、又は走査線駆動回
路のみ、或いは一部のみを別途形成して実装しても良く、図10の構成に限定されない。
以上の工程により、半導体装置として信頼性の高い発光表示装置(表示パネル)を作製す
ることができる。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態8)
半導体装置の一形態に相当する液晶表示パネルの外観及び断面について、図16を用いて
説明する。図16(A)(C)は、薄膜トランジスタ4010、4011、及び液晶素子
4013を、第1の基板4001と第2の基板4006との間にシール材4005によっ
て封止した、パネルの平面図であり、図16(B)は、図16(A)または図16(C)
のM−Nにおける断面図に相当する。
第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲む
ようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回
路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査
線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006
とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール
材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶
半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG方法、
ワイヤボンディング方法、或いはTAB方法などを用いることができる。図16(A)は
、COG方法により信号線駆動回路4003を実装する例であり、図16(C)は、TA
B方法により信号線駆動回路4003を実装する例である。
また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、
薄膜トランジスタを複数有しており、図16(B)では、画素部4002に含まれる薄膜
トランジスタ4010と、走査線駆動回路4004に含まれる薄膜トランジスタ4011
とを例示している。薄膜トランジスタ4010、4011上には絶縁層4041、404
2、4020、4021が設けられている。
薄膜トランジスタ4010、4011は、実施の形態1乃至5のいずれか一の薄膜トラン
ジスタを適宜用いることができ、同様な工程及び材料で形成することができる。薄膜トラ
ンジスタ4010、4011は酸化物半導体層と酸化シリコン層との間に混合領域を有す
る。また、欠陥を含む(酸素のタングリングボンドを多く含むと好ましい)酸化シリコン
層(SiOx、好ましくはxは2以上)を積層し、加熱処理することにより酸化物半導体
層中に含まれる水素や水は酸化シリコン層に拡散され、酸化物半導体層は水素や水が低減
されている。また、薄膜トランジスタ4010、4011はゲート絶縁層を100nm以
上350nm以下の膜厚に制御することによって温度85℃で、12時間、ゲート電極層
に30V、又は−30Vの電圧を印加(ゲート電圧Vgを30V又は−30V)する測定
において、測定前と測定後の薄膜トランジスタのしきい値電圧の値の差が1V以下(±1
V以下)であるような電気特性が安定な薄膜トランジスタとすることができる。従って、
薄膜トランジスタ4010、4011は信頼性の高い薄膜トランジスタである。
走査線駆動回路4004の駆動回路用の薄膜トランジスタ4011を覆って、絶縁層40
21上に導電層4040が設けられている。導電層4040は、画素電極層4030形成
時に同じ導電膜を加工することによって形成される。複数の画素電極層4030は画素部
4002において画素ごとに設けられ画素の駆動用薄膜トランジスタと電気的に接続する
。一方、導電層4040は走査線駆動回路4004を覆うように設けられ、薄膜トランジ
スタ4011のソース電極層及びドレイン電極層形成時に同じ導電膜を加工することによ
って形成された共通配線層4045と電気的に接続している。導電層4040は、固定電
位であり、電位は、例えばGND線(接地線)に接続することで制御することができる。
導電層4040を走査線駆動回路4004上に設けることによって、外部の電場を遮蔽す
る、すなわち外部の電場が走査線駆動回路4004の薄膜トランジスタ4011の動作に
影響を与えないようにすることができる。よって走査線駆動回路4004の薄膜トランジ
スタ4011のしきい値電圧の値の変動(シフト)を防止できる。
また、液晶素子4013が有する画素電極層4030は、薄膜トランジスタ4010のソ
ース電極層又はドレイン電極層と電気的に接続されている。そして液晶素子4013の対
向電極層4031は第2の基板4006上に形成されている。画素電極層4030と対向
電極層4031と液晶層4008とが重なっている部分が、液晶素子4013に相当する
。なお、画素電極層4030、対向電極層4031はそれぞれ配向膜として機能する絶縁
層4032、4033が設けられ、絶縁層4032、4033を介して液晶層4008を
挟持している。
なお、第1の基板4001、第2の基板4006としては、透光性基板を用いることがで
き、ガラス、セラミックス、プラスチックを用いることができる。プラスチックとしては
、FRP(Fiberglass−Reinforced Plastics)板、PV
F(ポリビニルフルオライド)フィルム、ポリエステルフィルム、またはアクリル樹脂フ
ィルムを用いることができる。
また4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、
画素電極層4030と対向電極層4031との間の距離(セルギャップ)を制御するため
に設けられている。なお球状のスペーサを用いていても良い。また、対向電極層4031
は、薄膜トランジスタ4010と同一基板上に設けられる共通電位線と電気的に接続され
る。共通接続部を用いて、一対の基板間に配置される導電性粒子を介して対向電極層40
31と共通電位線とを電気的に接続することができる。なお、導電性粒子はシール材40
05に含有させる。
また、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つで
あり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直
前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善
するために5重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層4008に
用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が1msec
以下と短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。ま
た配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって
引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損
を軽減することができる。よって液晶表示装置の生産性を向上させることが可能となる。
特に、酸化物半導体層を用いる薄膜トランジスタは、静電気の影響により薄膜トランジス
タの電気的な特性が著しく変動して設計範囲を逸脱する恐れがある。よって酸化物半導体
層を用いる薄膜トランジスタを有する液晶表示装置にブルー相の液晶材料を用いることは
より効果的である。
なお透過型液晶表示装置の他に、半透過型液晶表示装置でも適用できる。
また、液晶表示装置では、基板の外側(視認側)に偏光板を設け、内側に着色層、表示素
子に用いる電極層という順に設ける例を示すが、偏光板は基板の内側に設けてもよい。ま
た、偏光板と着色層の積層構造も本実施の形態に限定されず、偏光板及び着色層の材料や
作製工程条件によって適宜設定すればよい。また、表示部以外にブラックマトリクスとし
て機能する遮光膜を設けてもよい。
薄膜トランジスタ4011、4010上には、酸化物半導体層に接して絶縁層4041が
形成されている。絶縁層4041は実施の形態1で示した酸化シリコン層116と同様な
材料及び方法で形成すればよい。ここでは、絶縁層4041として、実施の形態1を用い
てスパッタリング法により欠陥を含む酸化シリコン層を形成する。また、絶縁層4041
上に接して保護絶縁層4042を形成する。また、保護絶縁層4042は実施の形態1で
示した保護絶縁層103と同様に形成すればよく、例えば窒化シリコン膜を用いることが
できる。また、保護絶縁層4042上に薄膜トランジスタの表面凹凸を低減するため平坦
化絶縁膜として機能する絶縁層4021で覆う構成となっている。
また、平坦化絶縁膜として絶縁層4021を形成する。絶縁層4021としては、ポリイ
ミド、アクリル、ベンゾシクロブテン、ポリアミド、エポキシ等の、耐熱性を有する有機
材料を用いることができる。また上記有機材料の他に、低誘電率材料(low−k材料)
、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いる
ことができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、絶縁層
4021を形成してもよい。
絶縁層4021の形成法は、特に限定されず、その材料に応じて、スパッタリング法、S
OG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スク
リーン印刷、オフセット印刷等)などの方法、又はドクターナイフ、ロールコーター、カ
ーテンコーター、ナイフコーター等を用いることができる。絶縁層4021の焼成工程と
半導体層のアニールを兼ねることで効率よく半導体装置を作製することが可能となる。
画素電極層4030、対向電極層4031は、酸化タングステンを含むインジウム酸化物
、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、
酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。)、
インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有する
透光性の導電性材料を用いることができる。
また、画素電極層4030、対向電極層4031として、導電性高分子(導電性ポリマー
ともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形
成した画素電極は、シート抵抗が10000Ω/□以下、波長550nmにおける透光率
が70%以上であることが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗
率が0.1Ω・cm以下であることが好ましい。
導電性高分子としては、いわゆるπ電子共役系導電性高分子を用いることができる。例え
ば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンま
たはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
また別途形成された信号線駆動回路4003と、走査線駆動回路4004または画素部4
002に与えられる各種信号及び電位は、FPC4018から供給されている。
接続端子電極4015が、液晶素子4013が有する画素電極層4030と同じ導電膜か
ら形成され、端子電極4016は、薄膜トランジスタ4010、4011のソース電極層
及びドレイン電極層と同じ導電膜で形成されている。
接続端子電極4015は、FPC4018が有する端子と、異方性導電膜4019を介し
て電気的に接続されている。
また図16においては、信号線駆動回路4003を別途形成し、第1の基板4001に実
装している例を示しているがこの構成に限定されない。走査線駆動回路を別途形成して実
装しても良いし、信号線駆動回路の一部または走査線駆動回路の一部のみを別途形成して
実装しても良い。
また、ブラックマトリクス(遮光層)、偏光部材、位相差部材、反射防止部材などの光学
部材(光学基板)などは適宜設ける。例えば、偏光基板及び位相差基板による円偏光を用
いてもよい。また、光源としてバックライト、サイドライトなどを用いてもよい。
アクティブマトリクス型の液晶表示装置においては、マトリクス状に配置された画素電極
を駆動することによって、画面上に表示パターンが形成される。詳しくは選択された画素
電極と該画素電極に対応する対向電極との間に電圧が印加されることによって、画素電極
と対向電極との間に配置された液晶層の光学変調が行われ、この光学変調が表示パターン
として観察者に認識される。
液晶表示装置の動画表示において、液晶分子自体の応答が遅いため、残像が生じる、また
は動画のぼけが生じるという問題がある。液晶表示装置の動画特性を改善するため、全面
黒表示を1フレームおきに行う、所謂、黒挿入と呼ばれる駆動技術がある。
また、通常の垂直同期周期数を1.5倍、好ましくは2倍以上にすることで応答速度を改
善する、所謂、倍速駆動と呼ばれる駆動技術もある。
また、液晶表示装置の動画特性を改善するため、バックライトとして複数のLED(発光
ダイオード)光源または複数のEL光源などを用いて面光源を構成し、面光源を構成して
いる各光源を独立して1フレーム期間内で間欠点灯駆動する駆動技術もある。面光源とし
て、3種類以上のLEDを用いてもよいし、白色発光のLEDを用いてもよい。独立して
複数のLEDを制御できるため、液晶層の光学変調の切り替えタイミングに合わせてLE
Dの発光タイミングを同期させることもできる。この駆動技術は、LEDを部分的に消灯
することができるため、特に一画面を占める黒い表示領域の割合が多い映像表示の場合に
は、消費電力の低減効果が図れる。
これらの駆動技術を組み合わせることによって、液晶表示装置の動画特性などの表示特性
を従来よりも改善することができる。
また、薄膜トランジスタは静電気などにより破壊されやすいため、さらに画素部または駆
動回路と同一基板上に保護回路を設けることが好ましい。保護回路は、酸化物半導体層を
用いた非線形素子を用いて構成することが好ましい。例えば、保護回路は画素部と、走査
線入力端子及び信号線入力端子との間に配設されている。本実施の形態では複数の保護回
路を配設して、走査線、信号線及び容量バス線に静電気等によりサージ電圧が印加され、
画素トランジスタなどが破壊されないように構成されている。そのため、保護回路にはサ
ージ電圧が印加されたときに、共通配線に電荷を逃がすように構成する。また、保護回路
は、走査線及び共通配線の間に並列に配置された非線形素子によって構成されている。非
線形素子は、ダイオードのような二端子素子又はトランジスタのような三端子素子で構成
される。例えば、画素部の薄膜トランジスタと同じ工程で形成することも可能であり、例
えばゲート端子とドレイン端子を接続することによりダイオードと同様の特性を持たせる
ことができる。
また、液晶表示モジュールには、TN(Twisted Nematic)モード、IP
S(In−Plane−Switching)モード、FFS(Fringe Fiel
d Switching)モード、ASM(Axially Symmetric al
igned Micro−cell)モード、OCB(Optical Compens
ated Birefringence)モード、FLC(Ferroelectric
Liquid Crystal)モード、AFLC(AntiFerroelectr
ic Liquid Crystal)モードなどを用いることができる。
このように、本明細書に開示される半導体装置としては、特に限定されず、TN液晶、O
CB液晶、STN液晶、VA液晶、ECB型液晶、GH液晶、高分子分散型液晶、ディス
コティック液晶などを用いることができるが、中でもノーマリーブラック型の液晶パネル
、例えば垂直配向(VA)モードを採用した透過型の液晶表示装置とすることが好ましい
。垂直配向モードとしては、いくつか挙げられるが、例えば、MVA(Multi−Do
main Vertical Alignment)モード、PVA(Patterne
d Vertical Alignment)モード、ASVモードなどを用いることが
できる。
以下にVA型の液晶表示装置の一例を示す。
VA型の液晶表示装置とは、液晶表示パネルの液晶分子の配列を制御する方式の一種であ
る。VA型の液晶表示装置は、電圧が印加されていないときにパネル面に対して液晶分子
が垂直方向を向く方式である。本実施の形態では、特に画素(ピクセル)をいくつかの領
域(サブピクセル)に分け、それぞれ別の方向に分子を倒すよう工夫されている。これを
マルチドメイン化あるいはマルチドメイン設計という。以下の説明では、マルチドメイン
設計が考慮された液晶表示装置について説明する。
図12と図13は、VA型液晶表示パネルの画素構造を示している。図13は基板600
の平面図であり、図中に示す切断線Y−Zに対応する断面構造を図12に表している。以
下の説明ではこの両図を参照して説明する。
この画素構造は、一つの画素に複数の画素電極層が有り、それぞれの画素電極層にTFT
が接続されている。各TFTは、異なるゲート信号で駆動されるように構成されている。
すなわち、マルチドメイン設計された画素において、個々の画素電極層に印加する信号を
、独立して制御する構成を有している。
画素電極層624は、絶縁膜620、絶縁膜621、及び絶縁膜622をそれぞれ貫通す
るコンタクトホール623において、配線618でTFT628と接続している。また、
画素電極層626は、絶縁膜620、絶縁膜621、及び絶縁膜622をそれぞれ貫通す
るコンタクトホール627において、配線619でTFT629と接続している。TFT
628のゲート配線602と、TFT629のゲート配線603には、異なるゲート信号
を与えることができるように分離されている。一方、データ線として機能する配線616
は、TFT628とTFT629で共通に用いられている。TFT628とTFT629
は実施の形態1乃至5のいずれか一の薄膜トランジスタを適宜用いることができる。なお
、ゲート配線602、ゲート配線603上にはゲート絶縁層606が形成されている。T
FT628とTFT629も電気的特性変動を抑止するためにゲート絶縁層の膜厚を10
0nm以上350nm以下に制御し、酸化物半導体層及び、該酸化物半導体層と接して形
成される酸化物絶縁層(酸化シリコン層)との界面において、変動要因となる水素や水分
などの不純物を排除し、水素濃度は5×1019/cm以下、好ましくは1×1019
/cm以下とした薄膜トランジスタである。
また、容量配線690が設けられ、ゲート絶縁層606a、606bの積層を誘電体とし
、画素電極層または画素電極層と電気的に接続する容量電極と保持容量を形成する。
画素電極層624と画素電極層626の形状は異なっており、スリット625によって分
離されている。V字型に広がる画素電極層624の外側を囲むように画素電極層626が
形成されている。画素電極層624と画素電極層626に印加する電圧のタイミングを、
TFT628及びTFT629により異ならせることで、液晶の配向を制御している。こ
の画素構造の等価回路を図15に示す。TFT628とTFT629は、共に配線616
と接続している。ゲート配線602とゲート配線603に異なるゲート信号を与えること
で、TFT628とTFT629の動作を個別に制御することにより、液晶の配向を精密
に制御して視野角を広げることができる。
対向基板601には、遮光膜632、着色膜636、対向電極層640が形成されている
。また、着色膜636と対向電極層640の間にはオーバーコート膜とも呼ばれる平坦化
膜637が形成され、液晶の配向乱れを防いでいる。図14に対向基板側の構造を示す。
対向電極層640は異なる画素間で共通化されている電極であるが、スリット641が形
成されている。このスリット641と、画素電極層624及び画素電極層626側のスリ
ットとを交互に咬み合うように配置することで、斜め電界を効果的に発生させて液晶の配
向を制御することができる。これにより、液晶が配向する方向を場所によって異ならせる
ことができ、視野角を広げている。
対向電極層640は画素部に設けられる第1の対向電極層であり、駆動回路部に設けられ
る開口パターンを有する第2の対向電極層と同電位である。開口パターンを有する第2の
対向電極層を駆動回路部に設けることによって、高信頼性及び低消費電力の半導体装置と
することができる。
画素電極層624と液晶層650と対向電極層640が重なり合うことで、第1の液晶素
子が形成されている。また、画素電極層626と液晶層650と対向電極層640が重な
り合うことで、第2の液晶素子が形成されている。また、一画素に第1の液晶素子と第2
の液晶素子が設けられたマルチドメイン構造である。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態9)
本実施の形態では、本発明の一実施の形態である半導体装置として電子ペーパーの例を示
す。
図11は、本発明の一実施の形態を適用した半導体装置の例としてアクティブマトリクス
型の電子ペーパーを示す。半導体装置に用いられる薄膜トランジスタ581としては、実
施の形態1乃至5のいずれか一の薄膜トランジスタを適宜用いることができ、同様な工程
及び材料で形成することができる。薄膜トランジスタ581は酸化物半導体層と酸化シリ
コン層との間に混合領域を有する。また、欠陥を含む(酸素のタングリングボンドを多く
含むと好ましい)酸化シリコン層(SiOx、好ましくはxは2以上)を積層し、加熱処
理することにより酸化物半導体層中に含まれる水素や水は酸化シリコン層に拡散され、酸
化物半導体層は水素や水が低減されている。従って、薄膜トランジスタ581は信頼性の
高い薄膜トランジスタである。
図11の電子ペーパーは、ツイストボール表示方式を用いた表示装置の例である。ツイス
トボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用い、電極層であ
る第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差
を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。
基板580上に設けられた薄膜トランジスタ581はボトムゲート構造の薄膜トランジス
タであり、ソース電極層又はドレイン電極層は、酸化シリコン層583、保護絶縁層58
4、絶縁層585に形成される開口において第1の電極層587と接して電気的に接続さ
れている。
よって、本実施の形態の半導体装置に含まれる薄膜トランジスタ581は、温度85℃で
、12時間、ゲート電極層に30V、又は−30Vの電圧を印加(ゲート電圧Vgを30
V又は−30V)する測定において、測定前と測定後の薄膜トランジスタ110のしきい
値電圧の値の差が1V以下(±1V以下)であり、該薄膜トランジスタ581のゲート絶
縁層の膜厚は100nm以上350nm以下に、酸化物半導体層及び、該酸化物半導体層
と接して形成される酸化物絶縁層(酸化シリコン層)との界面における水素濃度は5×1
19/cm以下、好ましくは1×1019/cm以下に制御されている。
第1の電極層587と第2の電極層588との間には黒色領域590a及び白色領域59
0bを有し、周りに液体で満たされているキャビティ594を含む球形粒子589が設け
られており、球形粒子589の周囲は樹脂等の充填材595で充填されている(図11参
照。)。本実施の形態においては、第1の電極層587が画素電極に相当し、対向基板5
96に設けられる第2の電極層588が共通電極に相当する。
また、ツイストボールの代わりに、電気泳動素子を用いることも可能である。透明な液体
と、正に帯電した白い微粒子と負に帯電した黒い微粒子とを封入した直径10μm〜20
0μm程度のマイクロカプセルを用いる。第1の電極層と第2の電極層との間に設けられ
るマイクロカプセルは、第1の電極層と第2の電極層によって、電場が与えられると、白
い微粒子と、黒い微粒子が逆の方向に移動し、白または黒を表示することができる。この
原理を応用した表示素子が電気泳動表示素子であり、一般的に電子ペーパーとよばれてい
る。電気泳動表示素子は、液晶表示素子に比べて反射率が高いため、補助ライトは不要で
あり、また消費電力が小さく、薄暗い場所でも表示部を認識することが可能である。また
、表示部に電源が供給されない場合であっても、一度表示した像を保持することが可能で
あるため、電波発信源から表示機能付き半導体装置(単に表示装置、又は表示装置を具備
する半導体装置ともいう)を遠ざけた場合であっても、表示された像を保存しておくこと
が可能となる。
以上の工程により、半導体装置として信頼性の高い電子ペーパーを作製することができる
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。
(実施の形態10)
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用すること
ができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョン
受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメ
ラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともいう)、携帯型
ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機などが挙げられ
る。
図17(A)は、携帯電話機の一例である携帯電話機1600を示している。携帯電話機
1600は、筐体1601に組み込まれた表示部1602の他、操作ボタン1603a、
1603b、外部接続ポート1604、スピーカ1605、マイク1606などを備えて
いる。
図17(A)に示す携帯電話機1600は、表示部1602を指などで触れることで、情
報を入力ことができる。また、電話を掛ける、或いはメールを打つなどの操作は、表示部
1602を指などで触れることにより行うことができる。
表示部1602の画面は主として3つのモードがある。第1は、画像の表示を主とする表
示モードであり、第2は、文字等の情報の入力を主とする入力モードである。第3は表示
モードと入力モードの2つのモードが混合した表示+入力モードである。
例えば、電話を掛ける、或いはメールを作成する場合は、表示部1602を文字の入力を
主とする文字入力モードとし、画面に表示させた文字の入力操作を行えばよい。この場合
、表示部1602の画面のほとんどにキーボードまたは番号ボタンを表示させることが好
ましい。
また、携帯電話機1600内部に、ジャイロ、加速度センサ等の傾きを検出するセンサを
有する検出装置を設けることで、携帯電話機1600の向き(縦か横か)を判断して、表
示部1602の画面表示を自動的に切り替えるようにすることができる。
また、画面モードの切り替えは、表示部1602を触れること、又は筐体1601の操作
ボタン1603a、1603bの操作により行われる。また、表示部1602に表示され
る画像の種類によって切り替えるようにすることもできる。例えば、表示部に表示する画
像信号が動画のデータであれば表示モード、テキストデータであれば入力モードに切り替
える。
また、入力モードにおいて、表示部1602の光センサで検出される信号を検知し、表示
部1602のタッチ操作による入力が一定期間ない場合には、画面のモードを入力モード
から表示モードに切り替えるように制御してもよい。
表示部1602は、イメージセンサとして機能させることもできる。例えば、表示部16
02に掌や指を触れることで、掌紋、指紋等を撮像することで、本人認証を行うことがで
きる。また、表示部に近赤外光を発光するバックライトまたは近赤外光を発光するセンシ
ング用光源を用いれば、指静脈、掌静脈などを撮像することもできる。
表示部1602には、上記実施の形態に示す半導体装置を適用することができ、例えば画
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
図17(B)も携帯電話機の一例である。図17(B)を一例とした携帯型情報端末は、
複数の機能を備えることができる。例えば電話機能に加えて、コンピュータを内蔵し、様
々なデータ処理機能を備えることもできる。
図17(B)に示す携帯型情報端末は、筐体1800及び筐体1801の二つの筐体で構
成されている。筐体1801には、表示パネル1802、スピーカー1803、マイクロ
フォン1804、ポインティングデバイス1806、カメラ用レンズ1807、外部接続
端子1808などを備え、筐体1800には、キーボード1810、外部メモリスロット
1811などを備えている。また、アンテナは筐体1801内部に内蔵されている。
また、表示パネル1802はタッチパネルを備えており、図17(B)には映像表示され
ている複数の操作キー1805を点線で示している。
また、上記構成に加えて、非接触ICチップ、小型記録装置などを内蔵していてもよい。
上記実施の形態に示す半導体装置は、表示パネル1802に用いることができ、使用形態
に応じて表示の方向が適宜変化する。また、表示パネル1802と同一面上にカメラ用レ
ンズ1807を備えているため、テレビ電話が可能である。スピーカー1803及びマイ
クロフォン1804は音声通話に限らず、テレビ電話、録音、再生などが可能である。さ
らに、筐体1800と筐体1801は、スライドし、図17(B)のように展開している
状態から重なり合った状態とすることができ、携帯に適した小型化が可能である。
外部接続端子1808はACアダプタ及びUSBケーブルなどの各種ケーブルと接続可能
であり、充電及びパーソナルコンピュータなどとのデータ通信が可能である。また、外部
メモリスロット1811に記録媒体を挿入し、より大量のデータ保存及び移動に対応でき
る。
また、上記機能に加えて、赤外線通信機能、テレビ受信機能などを備えたものであっても
よい。
図18(A)は、テレビジョン装置の一例であるテレビジョン装置9600を示している
。テレビジョン装置9600は、筐体9601に表示部9603が組み込まれている。表
示部9603により、映像を表示することが可能である。また、ここでは、スタンド96
05により筐体9601を支持した構成を示している。
テレビジョン装置9600の操作は、筐体9601が備える操作スイッチや、別体のリモ
コン操作機9610により行うことができる。リモコン操作機9610が備える操作キー
9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示され
る映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機
9610から出力する情報を表示する表示部9607を設ける構成としてもよい。
なお、テレビジョン装置9600は、受信機やモデムなどを備えた構成とする。受信機に
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
表示部9603には、上記実施の形態に示す半導体装置を適用することができ、例えば画
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
図18(B)は、デジタルフォトフレームの一例であるデジタルフォトフレーム9700
を示している。例えば、デジタルフォトフレーム9700は、筐体9701に表示部97
03が組み込まれている。表示部9703は、各種画像を表示することが可能であり、例
えばデジタルカメラなどで撮影した画像データを表示させることで、通常の写真立てと同
様に機能させることができる。
表示部9703には、上記実施の形態に示す半導体装置を適用することができ、例えば画
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
なお、デジタルフォトフレーム9700は、操作部、外部接続用端子(USB端子、US
Bケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構
成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に
備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレーム9700
の記録媒体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して
画像データを取り込み、取り込んだ画像データを表示部9703に表示させることができ
る。
また、デジタルフォトフレーム9700は、無線で情報を送受信できる構成としてもよい
。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。
図19は携帯型遊技機であり、筐体9881と筐体9891の2つの筐体で構成されてお
り、連結部9893により、開閉可能に連結されている。筐体9881には表示部988
2が組み込まれ、筐体9891には表示部9883が組み込まれている。
表示部9883には、上記実施の形態に示す半導体装置を適用することができ、例えば画
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
また、図19に示す携帯型遊技機は、その他、スピーカ部9884、記録媒体挿入部98
86、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ
9888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度
、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、
振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備
えている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも本明細
書に開示する薄膜トランジスタを備えた構成であればよく、その他付属設備が適宜設けら
れた構成とすることができる。図19に示す携帯型遊技機は、記録媒体に記録されている
プログラム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通
信を行って情報を共有する機能を有する。なお、図19に示す携帯型遊技機が有する機能
はこれに限定されず、様々な機能を有することができる。
図21は、上記実施の形態を適用して形成される半導体装置の一例である発光装置を、室
内の照明装置3001として用いた例である。本明細書に示す発光装置は大面積化も可能
であるため、大面積の照明装置として用いることができる。また、上記実施の形態で示し
た発光装置は、卓上照明器具3002として用いることも可能である。なお、照明器具に
は天井固定型の照明器具、卓上照明器具の他にも、壁掛け型の照明器具、車内用照明、誘
導灯なども含まれる。
以上のように、実施の形態1乃至9のいずれか一で示した半導体装置は、上記のような様
々な電子機器の表示パネルに適用することができ、信頼性の高い電子機器を提供すること
ができる。
(実施の形態11)
本明細書に開示する半導体装置は、電子ペーパーとして適用することができる。電子ペー
パーは、情報を表示するものであればあらゆる分野の電子機器に用いることが可能である
。例えば、電子ペーパーを用いて、電子書籍(電子ブック)、ポスター、電車などの乗り
物の車内広告、クレジットカード等の各種カードにおける表示等に適用することができる
。電子機器の一例を図20に示す。
図20は、電子書籍の一例である電子書籍2700を示している。例えば、電子書籍27
00は、筐体2701および筐体2703の2つの筐体で構成されている。筐体2701
および筐体2703は、軸部2711により一体とされており、該軸部2711を軸とし
て開閉動作を行うことができる。このような構成により、紙の書籍のような動作を行うこ
とが可能となる。
筐体2701には表示部2705が組み込まれ、筐体2703には表示部2707が組み
込まれている。表示部2705および表示部2707は、続き画面を表示する構成として
もよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とするこ
とで、例えば右側の表示部(図20では表示部2705)に文章を表示し、左側の表示部
(図20では表示部2707)に画像を表示することができる。
また、図20では、筐体2701に操作部などを備えた例を示している。例えば、筐体2
701において、電源2721、操作キー2723、スピーカ2725などを備えている
。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキー
ボードやポインティングデバイスなどを備える構成としてもよい。また、筐体の裏面や側
面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSBケ
ーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成と
してもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成として
もよい。
また、電子書籍2700は、無線で情報を送受信できる構成としてもよい。無線により、
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することが可能である。

Claims (5)

  1. ゲート電極層と、前記ゲート電極層上の膜厚100nm以上350nm以下のゲート絶縁層と、前記ゲート絶縁層上の酸化物半導体層と、前記酸化物半導体層上のソース電極層及びドレイン電極層と、前記酸化物半導体層を含む薄膜トランジスタと、前記ソース電極層及びドレイン電極層上に前記酸化物半導体層の一部と接する酸化シリコン層とを有し、前記薄膜トランジスタは温度85℃で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加する測定において、測定前と測定後の薄膜トランジスタのしきい値電圧の値の差が1V以下であることを特徴とする半導体装置。
  2. ゲート電極層と、前記ゲート電極層上の膜厚100nm以上350nm以下のゲート絶縁層と、前記ゲート絶縁層上の酸化物半導体層と、前記酸化物半導体層上のソース電極層及びドレイン電極層と、前記酸化物半導体層を含む薄膜トランジスタと、前記ソース電極層及びドレイン電極層上に前記酸化物半導体層の一部と接する酸化シリコン層とを有し、
    前記酸化物半導体層及び、前記酸化物半導体層と前記酸化シリコン層との界面における二次イオン質量分析による水素濃度が5×1019/cm以下とし、
    前記薄膜トランジスタは温度85℃で、12時間、ゲート電極層に30V、又は−30Vの電圧を印加する測定において、測定前と測定後の薄膜トランジスタのしきい値電圧の値の差が1V以下であることを特徴とする半導体装置。
  3. 請求項1又は請求項2において前記酸化シリコン層は欠陥を含むことを特徴とする半導体装置。
  4. 請求項1乃至3のいずれか一項において、前記酸化物半導体層と前記酸化シリコン層の界面に混合領域が設けられ、
    前記混合領域は、酸素、シリコン、及び前記酸化物半導体層に含まれる金属元素を少なくとも一種類以上含むことを特徴とする半導体装置。
  5. 請求項4において、前記混合領域は膜厚1nm乃至10nmであることを特徴とする半導体装置。
JP2021072633A 2009-10-09 2021-04-22 半導体装置 Withdrawn JP2021176196A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009235104 2009-10-09
JP2009235104 2009-10-09
JP2020031868A JP6875574B2 (ja) 2009-10-09 2020-02-27 発光表示パネル

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2020031868A Division JP6875574B2 (ja) 2009-10-09 2020-02-27 発光表示パネル

Publications (1)

Publication Number Publication Date
JP2021176196A true JP2021176196A (ja) 2021-11-04

Family

ID=43854121

Family Applications (8)

Application Number Title Priority Date Filing Date
JP2010223453A Expired - Fee Related JP5695382B2 (ja) 2009-10-09 2010-10-01 半導体装置の作製方法
JP2015021833A Expired - Fee Related JP5976146B2 (ja) 2009-10-09 2015-02-06 半導体装置
JP2016141652A Active JP6149142B2 (ja) 2009-10-09 2016-07-19 半導体装置
JP2017100710A Active JP6329303B2 (ja) 2009-10-09 2017-05-22 半導体装置
JP2018080603A Active JP6498338B2 (ja) 2009-10-09 2018-04-19 発光表示パネル
JP2019044478A Active JP6669911B2 (ja) 2009-10-09 2019-03-12 テレビジョン装置
JP2020031868A Active JP6875574B2 (ja) 2009-10-09 2020-02-27 発光表示パネル
JP2021072633A Withdrawn JP2021176196A (ja) 2009-10-09 2021-04-22 半導体装置

Family Applications Before (7)

Application Number Title Priority Date Filing Date
JP2010223453A Expired - Fee Related JP5695382B2 (ja) 2009-10-09 2010-10-01 半導体装置の作製方法
JP2015021833A Expired - Fee Related JP5976146B2 (ja) 2009-10-09 2015-02-06 半導体装置
JP2016141652A Active JP6149142B2 (ja) 2009-10-09 2016-07-19 半導体装置
JP2017100710A Active JP6329303B2 (ja) 2009-10-09 2017-05-22 半導体装置
JP2018080603A Active JP6498338B2 (ja) 2009-10-09 2018-04-19 発光表示パネル
JP2019044478A Active JP6669911B2 (ja) 2009-10-09 2019-03-12 テレビジョン装置
JP2020031868A Active JP6875574B2 (ja) 2009-10-09 2020-02-27 発光表示パネル

Country Status (4)

Country Link
US (1) US9911856B2 (ja)
JP (8) JP5695382B2 (ja)
TW (1) TWI545771B (ja)
WO (1) WO2011043206A1 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6825488B2 (en) * 2000-01-26 2004-11-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR102293198B1 (ko) * 2009-09-16 2021-08-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20120102653A (ko) * 2009-10-30 2012-09-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작방법
KR20190093706A (ko) 2010-01-24 2019-08-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치와 이의 제조 방법
TWI406415B (zh) * 2010-05-12 2013-08-21 Prime View Int Co Ltd 薄膜電晶體陣列基板及其製造方法
KR102026718B1 (ko) * 2011-01-14 2019-09-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억장치, 반도체 장치, 검출 방법
TWI624878B (zh) 2011-03-11 2018-05-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
DE112012004076T5 (de) * 2011-09-29 2014-07-03 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung
US9082861B2 (en) * 2011-11-11 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Transistor with oxide semiconductor channel having protective layer
TWI584383B (zh) 2011-12-27 2017-05-21 半導體能源研究所股份有限公司 半導體裝置及其製造方法
JP6002088B2 (ja) * 2012-06-06 2016-10-05 株式会社神戸製鋼所 薄膜トランジスタ
JP6032975B2 (ja) * 2012-07-02 2016-11-30 株式会社ジャパンディスプレイ 液晶表示装置
KR102343715B1 (ko) 2012-07-20 2021-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제조 방법
JP5991668B2 (ja) * 2012-08-23 2016-09-14 株式会社ジャパンディスプレイ 表示装置及びその製造方法
JP6351947B2 (ja) * 2012-10-12 2018-07-04 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
KR102279459B1 (ko) 2012-10-24 2021-07-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR102032962B1 (ko) 2012-10-26 2019-10-17 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
US20140120657A1 (en) * 2012-10-30 2014-05-01 Apple Inc. Back Channel Etching Oxide Thin Film Transistor Process Architecture
KR102499288B1 (ko) * 2016-01-08 2023-02-14 삼성디스플레이 주식회사 표시 장치
CN106878912A (zh) * 2017-03-03 2017-06-20 瑞声科技(新加坡)有限公司 电容式麦克风半成品的氧化层粗糙面平坦化的方法
JP6353151B1 (ja) * 2017-11-15 2018-07-04 タイズ株式会社 無機elシートを具備したネームプレート
CN110275333B (zh) * 2018-03-14 2022-11-25 群创光电股份有限公司 显示设备以及其制造方法
US20220293764A1 (en) * 2019-07-17 2022-09-15 Semiconductor Energy Laboratory Co., Ltd Semiconductor Device and Manufacturing Method of the Semiconductor Device
CN116207465B (zh) * 2023-03-17 2024-04-12 重庆邮电大学 一种基于碲化锗相变开关的可重构滤波器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007103918A (ja) * 2005-09-06 2007-04-19 Canon Inc アモルファス酸化物膜をチャネル層に用いた電界効果型トランジスタ、アモルファス酸化物膜をチャネル層に用いた電界効果型トランジスタの製造方法及びアモルファス酸化物膜の製造方法
WO2009075281A1 (ja) * 2007-12-13 2009-06-18 Idemitsu Kosan Co., Ltd. 酸化物半導体を用いた電界効果型トランジスタ及びその製造方法
JP2009194351A (ja) * 2007-04-27 2009-08-27 Canon Inc 薄膜トランジスタおよびその製造方法

Family Cites Families (146)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
EP0445535B1 (en) * 1990-02-06 1995-02-01 Sel Semiconductor Energy Laboratory Co., Ltd. Method of forming an oxide film
JP2585118B2 (ja) 1990-02-06 1997-02-26 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP2812627B2 (ja) * 1992-10-30 1998-10-22 三菱電機株式会社 テープキャリア、半導体装置試験方法及び装置
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JP2780673B2 (ja) * 1995-06-13 1998-07-30 日本電気株式会社 アクティブマトリクス型液晶表示装置およびその製造方法
EP0820644B1 (en) 1995-08-03 2005-08-24 Koninklijke Philips Electronics N.V. Semiconductor device provided with transparent switching element
US5847410A (en) * 1995-11-24 1998-12-08 Semiconductor Energy Laboratory Co. Semiconductor electro-optical device
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH11274504A (ja) * 1998-03-20 1999-10-08 Advanced Display Inc Tftおよびその製法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP4334159B2 (ja) 2001-03-27 2009-09-30 株式会社東芝 基板検査システムおよび基板検査方法
JP3501793B2 (ja) * 2001-05-16 2004-03-02 Nec液晶テクノロジー株式会社 薄膜トランジスタ及びその製造方法
JP4090716B2 (ja) * 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
KR100415617B1 (ko) * 2001-12-06 2004-01-24 엘지.필립스 엘시디 주식회사 에천트와 이를 이용한 금속배선 제조방법 및박막트랜지스터의 제조방법
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP4710224B2 (ja) * 2003-12-24 2011-06-29 ソニー株式会社 電界効果型トランジスタ及びその製造方法
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
CN1998087B (zh) 2004-03-12 2014-12-31 独立行政法人科学技术振兴机构 非晶形氧化物和薄膜晶体管
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
JP4610285B2 (ja) 2004-09-30 2011-01-12 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7829444B2 (en) * 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
RU2399989C2 (ru) 2004-11-10 2010-09-20 Кэнон Кабусики Кайся Аморфный оксид и полевой транзистор с его использованием
JP5126730B2 (ja) * 2004-11-10 2013-01-23 キヤノン株式会社 電界効果型トランジスタの製造方法
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
WO2006051994A2 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Light-emitting device
US7868326B2 (en) 2004-11-10 2011-01-11 Canon Kabushiki Kaisha Field effect transistor
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
JP4761981B2 (ja) 2005-01-28 2011-08-31 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
JP4552051B2 (ja) * 2005-03-25 2010-09-29 アイシン精機株式会社 多層膜の製造方法及び多層膜
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4870404B2 (ja) * 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) * 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
EP1995787A3 (en) * 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP5064747B2 (ja) * 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101577282A (zh) 2005-11-15 2009-11-11 株式会社半导体能源研究所 半导体器件及其制造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5110803B2 (ja) 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP5278637B2 (ja) 2006-04-28 2013-09-04 凸版印刷株式会社 構造体、透過型液晶表示装置、半導体回路の製造方法および透過型液晶表示装置の製造方法
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
JP5105842B2 (ja) 2006-12-05 2012-12-26 キヤノン株式会社 酸化物半導体を用いた表示装置及びその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
JP5121254B2 (ja) * 2007-02-28 2013-01-16 キヤノン株式会社 薄膜トランジスタおよび表示装置
KR100858088B1 (ko) * 2007-02-28 2008-09-10 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP2008276212A (ja) * 2007-04-05 2008-11-13 Fujifilm Corp 有機電界発光表示装置
WO2008126879A1 (en) * 2007-04-09 2008-10-23 Canon Kabushiki Kaisha Light-emitting apparatus and production method thereof
JP5197058B2 (ja) * 2007-04-09 2013-05-15 キヤノン株式会社 発光装置とその作製方法
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
WO2008139859A1 (en) * 2007-04-27 2008-11-20 Canon Kabushiki Kaisha Thin-film transistor and process for its fabrication
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
WO2008149873A1 (en) * 2007-05-31 2008-12-11 Canon Kabushiki Kaisha Manufacturing method of thin film transistor using oxide semiconductor
JP5354999B2 (ja) * 2007-09-26 2013-11-27 キヤノン株式会社 電界効果型トランジスタの製造方法
JP4759598B2 (ja) 2007-09-28 2011-08-31 キヤノン株式会社 薄膜トランジスタ、その製造方法及びそれを用いた表示装置
US20090090915A1 (en) * 2007-10-05 2009-04-09 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, display device having thin film transistor, and method for manufacturing the same
JP5213421B2 (ja) * 2007-12-04 2013-06-19 キヤノン株式会社 酸化物半導体薄膜トランジスタ
US20110006297A1 (en) 2007-12-12 2011-01-13 Idemitsu Kosan Co., Ltd. Patterned crystalline semiconductor thin film, method for producing thin film transistor and field effect transistor
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
JP5527966B2 (ja) * 2007-12-28 2014-06-25 株式会社半導体エネルギー研究所 薄膜トランジスタ
US20100289997A1 (en) * 2008-01-21 2010-11-18 Nec Corporation Display device
JP5467728B2 (ja) * 2008-03-14 2014-04-09 富士フイルム株式会社 薄膜電界効果型トランジスタおよびその製造方法
KR100963027B1 (ko) * 2008-06-30 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
TWI770659B (zh) * 2008-07-31 2022-07-11 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
US9082857B2 (en) * 2008-09-01 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising an oxide semiconductor layer
JP5627071B2 (ja) * 2008-09-01 2014-11-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
KR20180137606A (ko) * 2008-10-24 2018-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR102293198B1 (ko) * 2009-09-16 2021-08-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
CN104934483B (zh) * 2009-09-24 2018-08-10 株式会社半导体能源研究所 半导体元件及其制造方法
KR20120084751A (ko) * 2009-10-05 2012-07-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR20120102653A (ko) * 2009-10-30 2012-09-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작방법
CN102640272B (zh) * 2009-12-04 2015-05-20 株式会社半导体能源研究所 半导体装置及其制造方法
WO2011118741A1 (en) * 2010-03-26 2011-09-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8710497B2 (en) * 2011-12-08 2014-04-29 LG Dispay Co., Ltd Array substrate including thin film transistor and method of fabricating the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007103918A (ja) * 2005-09-06 2007-04-19 Canon Inc アモルファス酸化物膜をチャネル層に用いた電界効果型トランジスタ、アモルファス酸化物膜をチャネル層に用いた電界効果型トランジスタの製造方法及びアモルファス酸化物膜の製造方法
JP2009194351A (ja) * 2007-04-27 2009-08-27 Canon Inc 薄膜トランジスタおよびその製造方法
US20100059751A1 (en) * 2007-04-27 2010-03-11 Canon Kabushiki Kaisha Thin-film transistor and process for its fabrication
WO2009075281A1 (ja) * 2007-12-13 2009-06-18 Idemitsu Kosan Co., Ltd. 酸化物半導体を用いた電界効果型トランジスタ及びその製造方法

Also Published As

Publication number Publication date
JP2015130514A (ja) 2015-07-16
JP6329303B2 (ja) 2018-05-23
JP2018139306A (ja) 2018-09-06
JP5695382B2 (ja) 2015-04-01
TWI545771B (zh) 2016-08-11
JP6498338B2 (ja) 2019-04-10
WO2011043206A1 (en) 2011-04-14
JP2017152741A (ja) 2017-08-31
JP2016213489A (ja) 2016-12-15
JP2020107896A (ja) 2020-07-09
JP2019110333A (ja) 2019-07-04
US20110084273A1 (en) 2011-04-14
JP6669911B2 (ja) 2020-03-18
US9911856B2 (en) 2018-03-06
JP6149142B2 (ja) 2017-06-14
JP5976146B2 (ja) 2016-08-23
JP2011100981A (ja) 2011-05-19
TW201131781A (en) 2011-09-16
JP6875574B2 (ja) 2021-05-26

Similar Documents

Publication Publication Date Title
JP6875574B2 (ja) 発光表示パネル
JP7002513B2 (ja) 半導体装置及び半導体装置の作製方法
JP7394909B2 (ja) 半導体装置
JP6953570B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210524

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20220428

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220510

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20220704