JP2008060566A5 - - Google Patents

Download PDF

Info

Publication number
JP2008060566A5
JP2008060566A5 JP2007214211A JP2007214211A JP2008060566A5 JP 2008060566 A5 JP2008060566 A5 JP 2008060566A5 JP 2007214211 A JP2007214211 A JP 2007214211A JP 2007214211 A JP2007214211 A JP 2007214211A JP 2008060566 A5 JP2008060566 A5 JP 2008060566A5
Authority
JP
Japan
Prior art keywords
silicon
gas
feature
etching
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007214211A
Other languages
English (en)
Japanese (ja)
Other versions
JP2008060566A (ja
JP5085997B2 (ja
Filing date
Publication date
Priority claimed from US11/508,725 external-priority patent/US7977390B2/en
Application filed filed Critical
Publication of JP2008060566A publication Critical patent/JP2008060566A/ja
Publication of JP2008060566A5 publication Critical patent/JP2008060566A5/ja
Application granted granted Critical
Publication of JP5085997B2 publication Critical patent/JP5085997B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

JP2007214211A 2006-08-22 2007-08-21 プラズマエッチング性能強化方法及び装置 Active JP5085997B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/508,725 US7977390B2 (en) 2002-10-11 2006-08-22 Method for plasma etching performance enhancement
US11/508,725 2006-08-22

Publications (3)

Publication Number Publication Date
JP2008060566A JP2008060566A (ja) 2008-03-13
JP2008060566A5 true JP2008060566A5 (enExample) 2010-09-24
JP5085997B2 JP5085997B2 (ja) 2012-11-28

Family

ID=39129128

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007214211A Active JP5085997B2 (ja) 2006-08-22 2007-08-21 プラズマエッチング性能強化方法及び装置

Country Status (6)

Country Link
JP (1) JP5085997B2 (enExample)
KR (1) KR101468213B1 (enExample)
CN (1) CN101131927A (enExample)
MY (1) MY148830A (enExample)
SG (1) SG140538A1 (enExample)
TW (1) TWI453814B (enExample)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9373521B2 (en) 2010-02-24 2016-06-21 Tokyo Electron Limited Etching processing method
JP5662079B2 (ja) * 2010-02-24 2015-01-28 東京エレクトロン株式会社 エッチング処理方法
US8574447B2 (en) * 2010-03-31 2013-11-05 Lam Research Corporation Inorganic rapid alternating process for silicon etch
JP6001940B2 (ja) * 2012-07-11 2016-10-05 東京エレクトロン株式会社 パターン形成方法及び基板処理システム
US20140051256A1 (en) * 2012-08-15 2014-02-20 Lam Research Corporation Etch with mixed mode pulsing
JP2014225501A (ja) * 2013-05-15 2014-12-04 東京エレクトロン株式会社 プラズマエッチング方法及びプラズマエッチング装置
CN104616956B (zh) * 2013-11-05 2017-02-08 北京北方微电子基地设备工艺研究中心有限责任公司 等离子体刻蚀设备及方法
JP6331452B2 (ja) * 2014-02-19 2018-05-30 愛知製鋼株式会社 有機膜のエッチング方法
JP6549765B2 (ja) * 2014-06-16 2019-07-24 東京エレクトロン株式会社 処理方法
JP6373150B2 (ja) 2014-06-16 2018-08-15 東京エレクトロン株式会社 基板処理システム及び基板処理方法
CN105336665B (zh) * 2014-06-19 2019-01-29 中芯国际集成电路制造(上海)有限公司 基于超低k电介质的互连结构的制造方法及制造的产品
JP2017098478A (ja) 2015-11-27 2017-06-01 東京エレクトロン株式会社 エッチング方法
US20170178899A1 (en) * 2015-12-18 2017-06-22 Lam Research Corporation Directional deposition on patterned structures
JP6584339B2 (ja) * 2016-02-10 2019-10-02 Sppテクノロジーズ株式会社 半導体素子の製造方法
WO2017170405A1 (ja) 2016-03-29 2017-10-05 東京エレクトロン株式会社 被処理体を処理する方法
JP6770848B2 (ja) 2016-03-29 2020-10-21 東京エレクトロン株式会社 被処理体を処理する方法
JP6784530B2 (ja) 2016-03-29 2020-11-11 東京エレクトロン株式会社 被処理体を処理する方法
KR102549308B1 (ko) 2016-03-29 2023-06-30 도쿄엘렉트론가부시키가이샤 에칭 장치
US10658194B2 (en) * 2016-08-23 2020-05-19 Lam Research Corporation Silicon-based deposition for semiconductor processing
CN106856163A (zh) * 2016-11-22 2017-06-16 上海华力微电子有限公司 一种高深宽比图形结构的形成方法
CN110036347B (zh) * 2016-12-02 2022-01-21 Asml荷兰有限公司 改变蚀刻参数的方法
JP6415636B2 (ja) * 2017-05-25 2018-10-31 東京エレクトロン株式会社 プラズマエッチング方法及びプラズマエッチング装置
JP7037384B2 (ja) * 2018-02-19 2022-03-16 キオクシア株式会社 半導体装置の製造方法
JP2020064924A (ja) * 2018-10-16 2020-04-23 東京エレクトロン株式会社 窒化膜の成膜方法および半導体装置の製造方法
US11640909B2 (en) * 2018-12-14 2023-05-02 Applied Materials, Inc. Techniques and apparatus for unidirectional hole elongation using angled ion beams
JP7174634B2 (ja) * 2019-01-18 2022-11-17 東京エレクトロン株式会社 膜をエッチングする方法
US10886136B2 (en) * 2019-01-31 2021-01-05 Tokyo Electron Limited Method for processing substrates
WO2020121540A1 (ja) 2019-02-04 2020-06-18 株式会社日立ハイテク プラズマ処理方法及びプラズマ処理装置
EP3853904B1 (en) * 2019-02-11 2024-04-03 Yangtze Memory Technologies Co., Ltd. Novel etching process with in-situ formation of protective layer
WO2020176582A1 (en) 2019-02-27 2020-09-03 Lam Research Corporation Semiconductor mask reshaping using a sacrificial layer
JP7422557B2 (ja) * 2019-02-28 2024-01-26 東京エレクトロン株式会社 基板処理方法および基板処理装置
JP7339032B2 (ja) 2019-06-28 2023-09-05 東京エレクトロン株式会社 基板処理方法および基板処理装置
US11043394B1 (en) 2019-12-18 2021-06-22 Applied Materials, Inc. Techniques and apparatus for selective shaping of mask features using angled beams
JP7390199B2 (ja) * 2020-01-29 2023-12-01 東京エレクトロン株式会社 エッチング方法、基板処理装置、及び基板処理システム
US12261044B2 (en) 2020-02-28 2025-03-25 Lam Research Corporation Multi-layer hardmask for defect reduction in EUV patterning
JP7577012B2 (ja) 2021-03-26 2024-11-01 東京エレクトロン株式会社 基板処理方法及び基板処理装置
JP7320554B2 (ja) * 2021-04-27 2023-08-03 株式会社アルバック エッチング方法
JP7498313B2 (ja) * 2022-03-02 2024-06-11 株式会社日立ハイテク プラズマ処理方法
TW202431406A (zh) 2022-09-22 2024-08-01 日商東京威力科創股份有限公司 基板處理方法及基板處理裝置
CN115513051B (zh) * 2022-11-04 2023-02-10 合肥晶合集成电路股份有限公司 硬掩模层返工方法及dmos形成方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4241045C1 (de) * 1992-12-05 1994-05-26 Bosch Gmbh Robert Verfahren zum anisotropen Ätzen von Silicium
US5545289A (en) * 1994-02-03 1996-08-13 Applied Materials, Inc. Passivating, stripping and corrosion inhibition of semiconductor substrates
JPH08195380A (ja) * 1995-01-13 1996-07-30 Sony Corp コンタクトホールの形成方法
US7169695B2 (en) * 2002-10-11 2007-01-30 Lam Research Corporation Method for forming a dual damascene structure
US7169701B2 (en) * 2004-06-30 2007-01-30 Taiwan Semiconductor Manufacturing Co., Ltd. Dual damascene trench formation to avoid low-K dielectric damage
TWI255502B (en) * 2005-01-19 2006-05-21 Promos Technologies Inc Method for preparing structure with high aspect ratio

Similar Documents

Publication Publication Date Title
JP2008060566A5 (enExample)
KR102121640B1 (ko) 에칭 방법
JP2011504295A5 (enExample)
KR101711669B1 (ko) 측벽 형성 공정
US8790489B2 (en) Substrate processing apparatus and substrate processing method
JP2010530643A5 (enExample)
KR101882519B1 (ko) 의사-하드마스크에 대한 위글링 제어
KR102441116B1 (ko) 플라즈마 처리 방법 및 플라즈마 처리 장치
US20100105209A1 (en) Silicon etch with passivation using plasma enhanced oxidation
JP2007503720A5 (enExample)
JP2008524851A5 (enExample)
KR20100106347A (ko) 산화물 스페이서를 이용한 피치 감소
WO2012061277A3 (en) Rapid and uniform gas switching for a plasma etch process
CN102768933A (zh) 用于蚀刻的方法
KR20120097384A (ko) 베벨 에지를 프로세싱하기 위한 방법 및 장치
JP2007511096A5 (enExample)
KR20130021364A (ko) 실리콘 식각을 위한 무기의 급속 교번 프로세스
TW201344740A (zh) 電漿處理裝置及加熱器之溫度控制方法
WO2007149210A3 (en) Gas injection to etch a semiconductor substrate uniformly
TW200729339A (en) Selective etch of films with high dielectric constant with H2 addition
WO2008147756A4 (en) In-situ photoresist strip during plasma etching of active hard mask
TW200625440A (en) Wafer bevel polymer removal
CN109219866A (zh) 蚀刻方法
US20150140828A1 (en) Etching method and plasma processing apparatus
TWI552221B (zh) 高蝕刻速率之提供方法