DE10135065B4 - Halbleiterspeichervorrichtung und Verfahren für den Zugriff auf eine Speicherzelle - Google Patents

Halbleiterspeichervorrichtung und Verfahren für den Zugriff auf eine Speicherzelle Download PDF

Info

Publication number
DE10135065B4
DE10135065B4 DE10135065A DE10135065A DE10135065B4 DE 10135065 B4 DE10135065 B4 DE 10135065B4 DE 10135065 A DE10135065 A DE 10135065A DE 10135065 A DE10135065 A DE 10135065A DE 10135065 B4 DE10135065 B4 DE 10135065B4
Authority
DE
Germany
Prior art keywords
word line
sub
transistor
signal
decoder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE10135065A
Other languages
English (en)
Other versions
DE10135065A1 (de
Inventor
Yoshifumi Mochida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Longitude Licensing Ltd
Original Assignee
Elpida Memory Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Elpida Memory Inc filed Critical Elpida Memory Inc
Publication of DE10135065A1 publication Critical patent/DE10135065A1/de
Application granted granted Critical
Publication of DE10135065B4 publication Critical patent/DE10135065B4/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/14Word line organisation; Word line lay-out
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/08Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/10Decoders

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)

Abstract

Halbleiterspeichervorrichtung, die aufweist:
eine Vielzahl von Wortleitungen (SWLxx), wobei jede Wortleitung über eine entsprechende Auswahlschaltung mit einer Vielzahl von Speicherzellen (Mxx) gekoppelt ist; und
eine Decodiererschaltung (RADxx), die über diese Auswahlschaltung mit einer vorgegebenen Wortleitung (SWLxx) gekoppelt ist und die eine elektrische Verbindung zwischen einer ersten Erdeleitung (GNDXDEC) und der vorgegebenen Wortleitung bereitstellt,
wenn die vorgegebene Wortleitung inaktiv gehalten wird, und eine elektrische Verbindung zwischen einer zweiten Erdeleitung (GND) und der vorgegebenen Wortleitung bereitstellt,
wenn die vorgegebene Wortleitung durch Bereitstellung eines Entladestromweges deaktiviert wird.

Description

  • Technisches Gebiet
  • Die vorliegende Erfindung betrifft allgemein eine Halbleiterspeicherspeichervorrichtung und insbesondere eine Schaltung zum Auswählen einer Wortleitung in einem Speicherzellenfeld.
  • Hintergrund der Erfindung
  • In Halbleitervorrichtungen haben eine erhöhte Integration und verbesserte Prozesstechniken die Betriebsgeschwindigkeiten erhöht. Wenn die Betriebsgeschwindigkeiten einer zentralen Verarbeitungseinheit (CPU) ansteigen, ist es erwünscht, die Zeit zu reduzieren, die für das Lesen und Schreiben von Daten von einer bzw. in eine Speicherzelle einer Halbleiterspeicherspeichervorrichtung erforderlich ist.
  • Ein erhöhtes (boosted) Potential kann an die Wortleitung angelegt werden, um Daten in die Speicherzelle einzuschreiben, von dieser zu lesen oder zu aktualisieren bzw. aufzufrischen. Dies kann die Betriebsgeschwindigkeit durch Erhöhen des Datensignals verbessern, das in einer Speicherzelle gespeichert ist, indem der Ladungsbetrag erhöht wird, der in einem Speicherkondensator gespeichert wird. Das erhöhte Potential kann die Geschwindigkeit auch durch Vermindern des Widerstands eines Speicherzellentransistors erhöhen.
  • Wenn das Lesen oder Schreiben beendet ist, wird das Potential an der Wortleitung abgesenkt (typischerweise auf Erdepotential). Um die Geschwindigkeit zu erhöhren, ist es deshalb erwünscht, die Wortleitung so schnell wie möglich derart zu entladen, dass ein Vorladebetrieb schneller ausgeführt werden kann. Das kann die Speicherzellenzugriffsszykluszeit absenken.
  • Aus der Druckschrift DE 197 24 276 A1 ist eine Wafer-Einbrenntestschaltung bekannt, bei der über verschiedene Stromwege in Subwortleitungstreibern unterschiedliche Masse- oder Spannungspotentiale an Speicherzellen angelegt werden können, um die Fehleranfälligkeit von Halbleiterspeicherelementen zu testen.
  • In 1 ist ein schematisches Blockdiagramm eines herkömmlichen DRAM gezeigt, dem das allgemeine Bezugszeichen 10 verliehen ist.
  • Der herkömmliche DRAM 10 umfasst vier Speicherbänke B1 bis B4, Hauptwortdecodierer XDEC1 bis XDEC4, RA-Treiber RAD1 bis RAD5 und Unterworttreiber SWD1 bis SWD20.
  • Die Hauptwortdecodierer XDEC1 bis XDEC4 empfangen Reihenadressen X2 bis Xj und stellen Hauptwortleitungen MWL bereit. Z. B. stellt der Hauptwortdecodierer XDEC1 Hauptwortleitungen MWL00 bis MWL0i bereit. Der Hauptwortdecodierer XDEC2 stellt Hauptwortleitungen MWL10 bis MWL1i. Der Hauptwortdecodierer XDEC3 stellt Hauptwortleitungen MWL20 bis MWL2i. Der Hauptwortdecodierer XDEC4 stellt Hauptwortleitungen MWL30 bis MWL3i.
  • Eine Hauptwortleitung MWL von einem der Hauptwortdecodierer XDEC1 bis XDEC4 wird auf der Basis des Wertes der Reihenadressen X2 bis Xj ausgewählt. Wenn sie ausgewählt wird, geht die Hauptwortleitung MWL auf ein hohes Niveau über.
  • Die RA-Treiber RAD1 bis RAD5 empfangen Reihenadressen X0 und X1 und Steuersignale RAE und erzeugen Unterwortauswahlsignale RA00 bis RA42. Die Unterwortauswahlsignale werden durch Unterworttreiber SWD1 bis SWD20 empfangen. Die Unterworttreiber SWD1 bis SWD20 wählen dann eine Unterwortleitung (nicht gezeigt in 1) in jeder Bank B1 bis B4 auf der Basis der ausgewählten Hauptwortleitung MWL und der ausgewählten Unterwortauswahlsignale RA00 bis RA42 aus.
  • Jede Speicherbank B1 bis B4 enthält vier Zellenfelder CELL0 bis CELL15 und fünf Leseverstärkerreihen SA0 bis SA19. Die Bank B1 enthält die Zellfelder CELL0 bis CELL3 und die Leseverstärkerreihen SA00 bis SA4. Die Bank B2 enthält zwei Felder CELL4 bis CELL7 und Leseverstärkerreihen SA5 bis SA9. Die Bank B3 enthält die Zellenfelder CELL4 bis CELL7 und Leseverstärkerreihen SA5 bis SA9. Die Bank B3 enthält die Zellenfelder CELL8 bis CELL11 und Leseverstärkerreihen SA10 bis SA14. Die Bank B4 enthält Zellenfelder CELL12 bis CELL15 und Leseverstärkerreihen SA15 bis SA19.
  • Wenn ein hohes Unterwortauswahlsignal RA0 bis RA42 und eine hochpeglige Hauptwortleitung MWL empfangen werden, wählt ein Unterworttreiber SWD1 bis SWD20 eine Unterwortleitung (nicht gezeigt) in einem benachbarten Zellenfeld derart aus, dass ein Zellenfeld in jeder Bank eine aktive Unterwortleitung während eines Aktivierungszyklus hat.
  • Die Unterworttreiber SWD5 bis SWD16 wählen eine Unterwortleitung in zwei benachbarten Zellenfeldern aus. Z. B. wählt der Unterworttreiber SWD5 eine Unterwortleitung in beiden Zellenfeldern CELL0 und CELL4 aus, wenn eine der Hauptwortleitungen MWL00 bis MWL0i auf hoch (aktiviert) ist und wenn eines der RA-Signale RA11 und RA13 hoch (aktiviert) ist.
  • Die Unterworttreiber SWD1 bis SWD20 enthalten Ende-Unterworttreiber SWD1 bis SWD4 und SWD17 bis SWD20, die eine Unterwortleitung in einem benachbarten Endzellenfeld auswählen. Z. B. wählt der Unterworttreiber SWD1 eine Unterwortleitung in dem Zellenfeld CELL0 aus, wenn eine der Hauptwortleitung MWL00 bis MWL0i hoch (aktiviert) ist und wenn eines der RA-Signale RA00 und RA02 hoch (aktiviert) ist.
  • Wenn die Reihenadressen (X1, X0) den Wert {niedrig, niedrig} haben, nehmen die RA-Signale RA00, RA20 und RA40 ein hohes Niveau an, während die anderen RA-Signale auf einem niedrigen Niveau verbleiben. Unter der Annahme, dass der Hauptwortdecodierer XDEC1 eine Reihenadresse X2 bis Xj empfangen hat, die eine der Hauptwortleitungen MWL00 bis MWL0i aktiviert, wird eine Unterwortleitung im Zellenfeld CELL0 durch den Unterwortdecodierer SWD1 aktiviert, wird eine Unterwortleitung in den Zellenfeldern CELL4 und CELL8 durch den Unterwortdecodierer SWD9 aktiviert und wird eine Unterwortleitung im Zellenfeld CELL12 durch den Unterwortdecodierer SWD17 aktiviert.
  • Wenn die Reihenadressen (X1, X0) den Wert {niedrig, hoch} haben, werden die RA-Signale RA11 und RA31 hoch, während die anderen RA-Signale auf niedrigem Niveau verbleiben. Unter der Annahme, dass der Hauptwortdecodierer XDEC1 eine Reihenadresse X2 bis Xj empfängt, die eine der Hauptwortleitungen MWL00 bis MWL0i aktiviert, wird die Hauptwortleitung in den Zellenfeldern CELL0 und CELL4 durch den Unterwortdecodierer SWD5 aktiviert und wird die Unterwortleitung in den Zellenfeldern CELL8 und CELL12 durch den Unterwortdecodierer SWD13 aktiviert.
  • Wenn die Reihenadressen (X1, X0) den Wert {hoch, niedrig} haben, werden die RA-Signale RA02, RA22 und RA42 hoch, während die anderen RA-Signale niedrig bleiben. Unter der Annahme, dass der Hauptwortdecodierer XDEC1 eine Reihenadresse X2 bis Xj empfangen hat, die eine der Hauptwortleitungen MWL00 bis MWL0i aktiviert, wird eine Unterwortleitung in dem Zellenfeld CELL0 durch den Unterwortdecodierer SWD1 aktiviert, wird eine Unterwortleitung in den Zellenfeldern CELL4 und CELL8 durch den Unterwortdecodierer SWD9 aktiviert und wird eine Unterwortleitung in dem Zellenfeld CELL12 durch den Unterwortdecodierer SWD17 aktiviert.
  • Wenn die Reihenadressen (X1, X0) den Wert {hoch, hoch} haben, werden die RA-Signale RA13 und RA33 hoch, während die anderen RA-Signale auf niedrig bleiben. Unter der Annahme, dass der Hauptwortdecodierer XDEC1 eine Reihenadresse X2 bis Xj empfangen hat, die eine der Hauptwortleitungen MWL00 bis MWL0i aktiviert, wird eine Unterwortleitung in den Zellenfeldern CELL0 und CELL4 durch den Unterwortdecodierer SWD5 aktiviert und wird eine Unterwortleitung in den Zellenfeldern CELL8 und CELL12 durch den Unterwortdecodierer SWD13 aktiviert.
  • Auf diese Art und Weise wird ein Zellenfeld CELL0 bis CELL15 in jeder Bank B1 bis B4 ausgewählt. Die Leseverstärkerreihen SA0 bis SA19, die zu den ausgewählten Bänken benachbart sind, detektieren Datenwerte, die in Speicherzellen gespeichert sind, die mit ausgewählten Unterwortleitungen verbunden sind. Z. B., wenn die Zellenfelder CELL0, CELL4, CELL8 und CELL12 ausgewählt werden, werden entsprechende, benachbarte Leseverstärkerreihen die Datenwerte in den ausgewählten Speicherzellen erfassen bzw. lesen. Die Leseverstärkerreihen SA0 und SA1 lesen Daten aus dem Zellenfeld CELL0. Die Leseverstärkerreihen SA5 und SA6 lesen Daten aus dem Zellenfeld CELL4. Die Leseverstärkerreihen SA0 und SA11 lesen Daten aus dem Zellenfeld CELL8. Die Leseverstärkerreihen SA15 und SA16 lesen Daten aus dem Zellenfeld CELL12.
  • Obwohl in 1 nur die RA-Treiber RAD1 bis RAD5 für die Ausgabe von RA-Signalen RA00 bis RA42 gezeigt sind, werden auch komplementäre RA-Signale RAB00 bis RAB42 erzeugt, die jedoch nicht gezeigt werden, um eine ungute Verkomplizierung der Figuren zu vermeiden.
  • In 2 wird ein schematisches Blockdiagramm eines Abschnitts des herkömmlichen DRAM 10 erläutert.
  • Der Abschnitt des herkömmlichen DRAM 10 enthält einen Abschnitt eines Zellenfeldes CELL0, Unterwortdecodierer SWD1 bis SWD5 und Leseverstärkerreihen SA0 und SA1.
  • Jeder Unterwortdecodierer SWD1 und SWD5 enthält eine Vielzahl von Unterdecodierblöcken SB. Z. B. enthält der Unterwortdecodierer SWD1 die Unterdecodiererblöcke SB0000 bis SB0i02. Die RA-Treiber RAD1 und RAD2 erzeugen RA-Signale RA00 bis RA03, die vorgegebene Unterdecodiererblöcke SB auswählen.
  • Das Zellenfeld CELL0 enthält eine Vielzahl von Speicherzellen, die in Reihen und Spalten angeordnet sind. Jede Speicherzelle ist für den Empfang einer Unterwortleitung SWL verbunden. Jede Speicherzelle ist mit einer Bitleitung BT verbunden. Zwei Beispiele der Speicherzel len sind als Speicherzellen M1 und M2 dargestellt, die mit der Unterwortleitung SWL0000 verbunden sind. Die Speicherzellen M1 und M2 enthalten einen Speicherzellentransistor und einen Speicherzellenkondensator. Der Speicherzellentransistor ist ein n-Typ Feideffekttransistor mit einem isolierten Gate (= IGFET). Jeder Speicherzellenkondensator hat einen Anschluss, der mit einem vorgegebenen Potential bzw. einer vorgegebenen Spannung, z. B. Erde oder 1/2 Vcc, um nur zwei Beispiele anzugeben, verbunden ist, und einen weiteren Anschluss, der mit einer Source des Speicherzellentransistors verbunden ist. Jeder Speicherzellentransistor hat ein Gate, das mit einer Unterwortleitung SWL verbunden ist, und ein Drain, das mit einer Bitleitung BT verbunden ist.
  • Die Ladungsmenge, die in dem Speicherzellenkondensator gespeichert ist, bestimmt das logische Niveau der gespeicherten Daten. Die Daten werden in eine Speicherzelle eingeschrieben oder aus dieser ausgelesen, indem der Speicherzellentransistor eingeschaltet wird und eine Bitleitung BT mit einem Speicherzellenkondensator elektrisch verbunden wird, um Ladung auf den Speicherzellenkondensator oder von dem Speicherzellenkondensator zu übertragen.
  • Bitleitungspaare sind mit einem Leseverstärker verbunden. Z. B. sind die Bitleitungen BT1 und BT2 von einem Bitleitungspaar mit dem Leseverstärker SA1 verbunden.
  • Jede Hauptwortleitung MWL00 bis MWL0i ist mit zwei Unterdecodierblöcken SB in jeder Reihe aus Unterwortdecodierern SWD1, SWD5, ... verbunden. Jeder Unterdecodiererblock SB ist für das Antreiben bzw. Ansteuern einer Unterwortleitung SWL in jedem benachbarten Zellenfeld CELL verbunden. Z. B. ist der Unterdecodierer SB0000 für das Treiben der Unterwortleitung SWL0000 innerhalb des Zellenfeldes CELL0 verbunden. Der Unterdecodiererblock SB0001 ist jedoch für das Treiben der Unterwortleitung SWL0001 innerhalb des Zellenfeldes CELL0 und auch für das Treiben einer Unterwortleitung im Zellenfeld CELL4 verbunden.
  • Die Unterdecodiererblöcke SB0000 bis SB0003 sind alle für den Empfang einer Hauptwortleitung MWL00 verbunden. Die RA-Treiber RAD1 und RAD2 wählen zusammen nur einen der Unterdecodierblöcke SB0000 bis SB0003 aus. Wenn die Hauptwortleitung MWL00 aktiviert wird bzw. ist, wird deshalb eine der Unterwortleitungen SWL0000 bis SWL0003 in Abhängigkeit davon ausgewählt, welches der RA-Signale RA00 bis RA03 aktiviert ist. Auf diese Art und Weise wird jede Hauptwortleitung MWL selektiv für das Treiben einer der vier Unterwortleitungen SWL in jedem Zellenfeld CELL verbunden. Es gibt deshalb viermal so viele Unterwortleitungen SWL innerhalb eines Zellenfeldes CELL als es Hauptwortleitungen MWL gibt, die mit den Unterworttreibern SWD benachbart zu einem Zellenfeld CELL verbunden sind.
  • Es ist ersichtlich, dass nur einige Hauptwortleitungen MWL, Unterwortleitungen SWL, Speicherzellen M1 und M2, Bitleitungen BT, Unterdecodiererblöcke SB und Leseverstärker SA in 2 dargestellt sind, um eine Verkomplizierung der Figur zu vermeiden.
  • Weitere Zellenfelder CELL und Unterwortdecodierer SWD, die in 1 dargestellt sind, sind im allgemeinen in der gleichen Art und Weise, wie in 2 gezeigt ist, aufgebaut.
  • Eine y-Auswählerschaltung (nicht gezeigt) kann verwendet werden, um einen Leseverstärker SA auszuwählen, um einen Datenweg zwischen einem Zellenfeld CELL und einem externen Datenanschluss (nicht gezeigt) bereitstellen zu können. Ein y-Auswähler empfängt eine Spaltenadresse und wählt einen Leseverstärker SA auf der Basis des Spaltenadresswertes aus.
  • In 3 wird ein schematisches Schaltungsdiagramm eines Unterdecodiererblocks erläutert, dem das allgemeine Bezugszeichen SB verliehen ist.
  • Der Unterdecodiererblock SB enthält Transistoren T1 bis T4. Die Transistoren T1 bis T4 sind n-Typ-IGFETs. Der Unterdecodiererblock SB kann als Unterdecodiererblock SB0000 in 2 verwendet werden.
  • Der Transistor T1 hat eine Source, die für den Empfang einer Hauptwortleitung MWL00 verbunden ist, ein Drain, das mit einem Gate des Transistors T2 an einem Knoten A verbunden ist, und ein Gate, das mit dem Spannungsversorgungspotential bzw. der Versorgungsspannung verbunden ist. Der Transistor T2 hat ein Drain, das mit einem RA-Signal RA00 verbunden ist, und eine Source, die mit der Unterwortleitung SWL0000 am Knoten B verbunden ist. Der Transistor T3 hat eine Source, die für den Empfang einer Hauptwortleitung MWL00 verbunden ist, ein Drain, das mit der Unterwortleitung SWL0000 verbunden ist, und ein Gate, das für den Empfang eines RA-Signals RA00 verbunden ist. Der Transistor T4 hat ein Drain, das mit einer Unterwortleitung SWL0000 verbunden ist, eine Source, die mit Erde verbunden ist, und ein Gate, das für den Empfang eines komplementären RA-Signals RAB00 verbunden ist.
  • Wenn sie auf hohem Logikniveau sind, sind die Spannungsniveaus bzw. Potentialniveaus des RA-Signals RA00, des komplementären RA-Signals RAB00 und der Hauptwortleitung MWL00 erhöhte Versorgungspotentiale. Ähnlich ist das Spannungsversorgungspotential, das mit dem Gate des Transistors T1 verbunden ist, ein erhöhtes Spannungsversorgungspotential.
  • Die Unterdecodiererblöcke SB innerhalb der Unterwortdecodierer SWD1 bis SWD5, die in 5 gezeigt sind, haben im allgemeinen den gleichen Aufbau wie der Unterdecodiererblock SB, der in 3 gezeigt ist.
  • In 4 wird ein Timingdiagramm erläutert, das den Betrieb des Unterdecodiererblocks SB darstellt.
  • Das Timingdiagramm von 4 erläutert den Betrieb des Unterdecodiererblocks SB0000, wenn auf die Speicherzelle M1 von 2 zugegriffen wird. Das Zeitdiagramm enthält eine Rei henadresse XADD, eine Hauptwortleitung MWL00, ein Steuersignal RAE, ein RA-Signal RA00, ein komplementäres RA-Signal RAB00, die Spannung am Knoten A und die Unterwortleitung SWL0000.
  • Anfangs sind die Hauptwortleitung MWL00, das Steuersignal RAE und das RA-Signal RA00 auf dem niedrigen Niveau. Das komplementäre RA-Signal RAB00 ist auf hohem Niveau. Bei einem hohem komplementären RA-Signal RAB00 ist der Transistor T4 eingeschaltet und die Unterwortleitung SWL0000 wird auf dem niedrigen Potential gehalten.
  • Zum Zeitpunkt t100 kann die Reihenadresse XADD auf einen Wert übergehen, der verursacht, dass der Reihendecodierer XDCE1 die Hauptwortleitung MWL00 aktiviert. Zum Zeitpunkt t101 aktiviert der Reihendecodierer XDEC1 die Hauptwortleitung MWL00 und die Hauptwortleitung MWL00 geht auf hohes Niveau über.
  • Da der Transistor T1 eingeschaltet ist, folgt die Spannung am Knoten A der Spannung auf der Hauptwortleitung MWL00.
  • Zum Zeitpunkt t103 geht das Steuersignal RAE auf ein hohes Niveau über. Dies ermöglicht dem RA-Treiber RAD1, das RA-Signal RA00 auf ein hohes Niveau zu treiben und das komplementäre RA-Signal RAB00 auf ein niedriges Niveau zu treiben. Die Zustände des RA-Signals RA00 und das komplementäre RA-Signal RAB00 werden durch Werte der Reihenadressen X0 und X1 bestimmt.
  • Der Transistor T1 arbeitet derart, dass es dem Transistor T2 ermöglicht wird, das er selbst hochfährt. Der Transistor T1 ermöglicht, dass das Gate des Transistors T2 ein hohes Potential erhält, bevor das RA-Signal RA00 auf hoch übergeht. Zum Zeitpunkt t103, wenn das RA-Signal RA00 auf ein hohes Niveau übergeht, koppelt deshalb die Gatekapazität des Transistors T2 das ansteigende Potential des RA-Signals RA00 mit dem Knoten A. Das Potential des Knotens A steigt somit zusammen mit dem RA-Signal RA00 an. Wenn das Potential am Knoten A innerhalb eines Bereichs der Schwellenspannung des Gatepotentials des Transistors T1 ansteigt, wird der Transistor T1 ausgeschaltet und der Knoten A bleibt auf einem hohen Potential angehoben. Dies ermöglicht, dass der Transistor T2 das vollständige Potential des RA-Signals RA00 an die Unterwortleitung SWL0000 weiterleitet.
  • Da das komplementäre RA-Signal RAB00 zu diesem Zeitpunkt niedrig ist, wird der Transistor T4 ausgeschaltet. Bezüglich der anderen Unterdecodiererblöcke SB innerhalb bzw. aus den Unterwortdecodierern SWD1 bis SWD4, die das RA-Signal RA00 und das komplementäre RA-Signal RAB00 empfangen, ist es erforderlich, einen leitenden Weg von den unausgewählten Unterwortleitungen SWL nach Erde vorzusehen. Der Transistor T3 hat diese Funktion. Wenn das RA-Signal RAB00 auf ein hohes Niveau übergeht, stellt der Transistor T3 einen Weg nach Erde bereit, wenn die entsprechende Hauptwortleitung MWL auf niedrigem Niveau ist. Dies verhindert, dass die unausgewählten Unterwortleitungen SWL auf einem schwimmenden Potential bzw. Floating-Potential sind.
  • Nachdem Daten in die adressierte Speicherzelle M1 eingeschrieben oder aus dieser ausgelesen wurden, kehrt das Steuersignal RAE wieder auf niedriges Niveau zurück. Das Steuersignal RAE oder das Reihenadressefreigabesteuersignal (RAE = Row Address Enable) hat eine vorgegebene Impulsweite in Abhängigkeit von der Zeit, die für das Lesen oder Schreiben von Daten von der ausgewählten Speicherzelle bzw. in die ausgewählte Speicherzelle erforderlich sind. Dies ist durch den Zeitpunkt t104 in 4 erläutert.
  • Der RA-Treiber RAD1 empfängt das niedrige Steuersignal RAE, das verursacht, dass das RA-Signal RA00 auf niedriges Niveau zurückkehrt und dass das komplementäre RA-Signal RAB00 auf hohes Niveau zurückkehrt. Wenn das RAB00 auf hohem Niveau ist, wird der Transistor T4 eingeschaltet und die Unterwortleitung SWL0000 wird auf Erde entladen. Gleichzeitig fällt das Potential am Knoten A zusammen mit dem Potential des RA-Signals RA00 ab. Dies ist zu dem Zeitpunkt t104 in 4 erläutert. Es wird darauf hingewiesen, dass der Transistor T2 eingeschaltet ist, wenn das RA-Signal RA00 auf ein niedriges Niveau übergeht. Die Unterwortleitung wird somit auch durch den Transistor T2 mittels des RA-Signals RA00 entladen.
  • Nachfolgend, zum Zeitpunkt t106, kann sich die Reihenadresse XADD ändern und die Hauptwortleitung MWL00 kann auf niedriges Niveau übergehen. Da der Transistor T1 eingeschaltet ist, folgt das Potential am Knoten A der Hauptwortleitung MWL00 auf ein niedriges Niveau, z. B. auf Erde bzw. Masse.
  • Die Stromwege zum Entladen einer Unterwortleitung SWL, wenn von dem ausgewählten Zustand in den unausgewählten Zustand übergegangen wird, werden nachfolgend erläutert.
  • In 5 wird ein schematisches Schaltungsdiagramms eines Unterdecodiererblocks SB erläutert. Der Unterdecodiererblock SB zeigt drei Stromwege, durch die Ladung von der Unterwortleitung SWL0000 entfernt werden kann.
  • Der Stromweg 1 verdeutlicht das Fließen von Strom von der Unterwortleitung SWL0000 durch den Transistor T4 nach Erde. Der Stromweg 2 verdeutlicht einen Stromfluss von der Unterwortleitung SWL0000 durch den Transistor T2 zu dem RA-Signal RA00. Der Stromweg 3 verdeutlicht einen Stromfluss von der Unterwortleitung SWL0000 durch den Transistor T3 zur Hauptwortleitung MWL00.
  • In 6 wird ein Zeitdiagramm zum Erläutern von Signalen für den Unterdecodiererblock SB gezeigt, wenn die Unterwortleitung SWL in einem unausgewählten Zustand ist.
  • Das Zeitdiagramm von 6 enthält eine Hauptwortleitung MWL00, ein RA-Signal RA00, ein komplementäres RA-Signal RAB00, ein Potential am Knoten A und eine Unterwortleitung SWL0000.
  • In den unausgewählten Zustand sind die Hauptwortleitung MWL00 und das RA-Signal RA00 beide auf dem niedrigen Niveau. Das komplementäre RA-Signal RAB00 ist auf dem hohen Niveau.
  • Wenn die Hauptwortleitung MWL00 auf niedrigem Niveau ist, ist das Potential am Knoten auch niedrig. Wenn das Potential am Knoten A niedrig ist, ist der Transistor T2 ausgeschaltet. Wenn das RA-Signal RA00 niedrig ist, ist der Transistor T3 ausgeschaltet. Die Stromwege 2 und 3 von 5 sind deshalb gesperrt.
  • Wenn das komplementäre RA-Signal RAB00 hoch ist, ist jedoch der Transistor T4 eingeschaltet und der leitende Weg nach Erde durch den Transistor T4 ist ausgebildet. Der Stromweg 1 von 5 ist somit freigeben. Die gesamte Ladung, die von der Unterwortleitung SWL0000 entfernt wird, geht durch den Stromweg 1.
  • In diesem Fall kann der Transistor T4 nur dazu verwendet werden, die Unterwortleitung SWL0000 auf einem Erdeniveau zu halten. Unter diesen Bedingungen muss der Transistor T4 keinen großen Strombetrag aufnehmen und kann deshalb eine relativ kleine Vorrichtung sein.
  • In 7 ist ein Zeitdiagramm zum Erläutern von Signalen für den Unterdecodiererblock SB angegeben, wenn die Unterwortleitung in einem unausgewählten Zustand ist.
  • Das Zeitdiagramm von 7 enthält eine Hauptwortleitung MWL00, ein RA-Signal RA00, ein komplementäres RA-Signal RAB00, ein Potential am Knoten A und eine Unterwortleitung SWL0000.
  • In dem unausgewählten Zustand ist das RA-Signal RA00 niedrig. Das komplementäre RA-Signal RAB00 ist hoch. Die Hauptwortleitung MWL00 geht jedoch von niedrig nach hoch zum Zeitpunkt t200 über und kehrt zum Zeitpunkt t201 auf niedriges Niveau zurück. Wenn der Transistor T1 eingeschaltet ist, folgt das Potential am Knoten A im allgemeinen der Hauptwortleitung MWL00.
  • Vor dem Zeitpunkt t200 geht jede Ladung, die von der Unterwortleitung SWL0000 entfernt wird, durch den Stromweg 1, wie in 5 dargestellt ist. Zwischen den Zeitpunkten t200 und t201 wird jedoch der Transistor T2 eingeschaltet. Von der Zeit t200 bis zur Zeit t201 geht somit Ladung, die von der Unterwortleitung SWL0000 entfernt wird, durch die Stromwege 1 und 2, wie in 5 gezeigt ist.
  • In 8 wird ein Zeitdiagramm zum erläutern der Signale für den Unterdecodiererblock SB gezeigt, wenn die Unterwortleitung in einem unausgewählten Zustand ist.
  • Das Zeitdiagramm in 8 enthält eine Hauptwortleitung MWL00, ein RA-Signal RA00, ein komplementäres RA-Signal RAB00, ein Potential am Knoten A und eine Unterwortleitung SWL0000.
  • In dem unausgewählten Zustand ist die Hauptwortleitung MWL00 auf niedrigem Niveau. Da die Hauptwortleitung MWL00 auf niedrigem Niveau ist, bleibt das Potential am Knoten niedrig und der Transistor T2 bleibt gesperrt bzw. ausgeschaltet. Das RA-Signal RA00 geht jedoch von niedrig nach hoch zum Zeitpunkt t202 und kehrt zum Zeitpunkt t203 auf niedrig zurück. Das komplementäre RA-Signal RAB00 geht von hoch nach niedrig zum Zeitpunkt t202 und geht auf hoch zum Zeitpunkt t203 zurück.
  • Vor dem Zeitpunkt t202 geht jede Ladung, die von der Unterwortleitung SWL0000 entfernt wird, durch den Stromweg 1, wie in 5 gezeigt ist.
  • Wenn das komplementäre RA-Signal RAB00 zwischen den Zeitpunkten t202 und t203 auf niedrig ist, ist jedoch der Transistor T4 ausgeschaltet, was den Stromweg 1 sperrt, wie in 5 gezeigt ist. Wenn das RA-Signal RA00 zwischen den Zeitpunkten t202 und t203 hoch ist, ist der Transistor T3 eingeschaltet. Da die Hauptwortleitung MWL00 während dieser Zeit niedrig ist, geht jede Ladung, die von der Unterwortleitung SWL0000 entfernt wird, durch den Stromweg 3, wie in 5 gezeigt ist.
  • Zum Zeitpunkt t203 kehrt das komplementäre RA-Signal RAB00 auf hoch zurück und das RA-Signal RA00 geht auf niedrig zurück. Nach einer Zeit t203 geht somit jede Ladung, die von der Unterwortleitung SWL0000 entfernt wird, durch den Stromweg 1, wie in 5 gezeigt ist.
  • In 9 wird ein schematisches Schaltungsdiagramm gezeigt, das Abschnitte von Schaltungen erläutert, die für die Aktivierung von Unterwortleitungen SWL verwendet werden.
  • Es ist ersichtlich, dass ein Puffer BF0 für das Ansteuern bzw. Treiben der Hauptwortleitung MWL00 verwendet wird. Der Puffer BF0 besteht aus zwei Invertern, die komplementäre IGFETs (n-Typ und p-Typ) aufweisen. Der Puffer BF0 enthält einen Transistor TB0, um die Hauptwortleitung MWL00 auf niedriges Niveau zu ziehen. Der Transistor TB0 ist ein n-Typ-IGFET. Während der Zeit zwischen den Zeiten t202 und t203, die in 8 gezeigt sind, geht deshalb jede Ladung, die von der Unterwortleitung SWL0000 entfernt wird, durch den Stromweg 3, wie in 5 gezeigt ist, und auch durch den Transistor TB0 im Puffer BF0.
  • Es wird in 9 darauf hingewiesen, dass in der herkömmlichen Schaltungslösung die Puffer BF0, BF1 ..., die RA-Treiber RAD und die Unterdecodiererblöcke SB das Wortleitungserdepotential GNDXDEC empfangen, um ein niedriges Potential für die unausgewählten Unterwortleitungen SWL bereitstellen zu können.
  • In 10 wird ein schematisches Schaltungsdiagramm eines RA-Treibers erläutert.
  • Der RA-Treiber in 10 ist der RA-Treiber RAD1A, der das RA-Signal RA00 und das komplementäre RA-Signal RAB00 erzeugt. Auch ist der RA-Treiber RAD1B gezeigt, der das RA-Signal RA02 und das komplementäre RA-Signal RAB02 erzeugt. Die Bezugszeichen für den RA-Treiber RAD1B sind in Klammern angegeben. Die RA-Treiber RAD1A und RAD1B bilden zusammen den RA-Treiber RAD1, der in 1 und 2 gezeigt ist.
  • Der RA-Treiber RAD1A umfasst einen Decodierer 100, ein UND-Gatter 101, Inverter 102, 103 und Transistoren 104 und 105. Der Decodierer 100 empfängt Reihenadressen X0 und X1 als Eingangssignale und erzeugt eine Ausgabe, die an einem Eingang des UND-Gatters 101 empfangen wird. Das UND-Gatter 101 empfängt das Steuersignal RA1 an einem weiteren Eingang und stellt eine Ausgabe für die Eingänge der Inverter 102 und 103 bereit. Der Inverter 103 stellt ein komplementäres RA-Signal RAB00 als eine Ausgabe bereit. Der Inverter 102 erzeugt eine Ausgabe für die Gates der Transistoren 104 und 105. Der Transistor 104 hat eine Source, die mit einem erhöhten Spannungsversorgungspotential verbunden ist, und ein Drain, das mit dem RA-Signal RA00 verbunden ist. Der Transistor 105 hat eine Source, die mit einem Wortleitungserdepotential GNDXDEC verbunden ist, und ein Drain, das mit dem RA-Signal RA00 verbunden ist. Der Transistor 104 ist ein p-Typ-IGFET. Der Transistor 105 ist ein n-Typ-IGFET.
  • Ein peripheres Erdepotential GND ist als Erde für den Decodierer 100, das UND-Gatter 101 und die Inverter 102 und 103 verbunden.
  • Wenn das Steuersignal RAE niedrig ist, ist der Ausgang des UND-Gatters 101 niedrig. Wenn der Ausgang des UND-Gatters 101 niedrig ist, ist das RA-Signal RA00 niedrig und das komplementäre RA-Signal RAB00 ist hoch.
  • Wenn das Steuersignal RAE hoch ist und die Reihenadressen (X1, X0) in einem ausgewählten Zustand sind, der für den Decodierer 100 des RA-Treibers RAD1A gleich {niedrig, niedrig} ist, wird der Ausgang des Decodierers 100 hoch. Wenn die Ausgabe des Decodierers 100 hoch ist und das Steuersignal RAE hoch ist, wird der Ausgang des UND-Gatters 101 hoch. Wenn der Ausgang des UND-Gatters 101 hoch ist, ist das RA-Signal RA00 hoch und das komplementäre RA-Signal RAB00 ist niedrig. Wenn der Decodierer 100 des RA-Treibers RAD1 A die Reihenadressen (X1, X0) empfängt, die einen anderen Wert als {niedrig, niedrig} haben, ist die Aus gabe des Decodierers 100 niedrig, ist das RA-Signal RA00 niedrig und das komplementäre RA-Signal RAB00 ist hoch.
  • Um genügend Strom für die Entladung des RA-Signals RA00 aufnehmen zu können, benötigt der Transistor 105 relativ große Abmessungen, wenn mit den anderen Transistoren verglichen wird.
  • Der RA-Treiber RAD1B arbeitet auf der gleichen allgemeinen Art und Weise wie der RA-Treiber RAD1A, mit der Ausnahme, dass der Decodierer 100' freigegeben ist und ein hohes Logikniveau ausgibt, wenn die Reihenadressen (X1, X0) den gleichen Wert von {niedrig, hoch} haben.
  • Die anderen Decodierer RAD2, RAD3, RAD4 und RAD5 haben einen ähnlichen Schaltungsaufbau wie der RA-Treiber RAD1.
  • Die periphere Erde GND und die Wortleitungserde GNDXDEC sind mit dem gleichen Erdeweg durch unterschiedliche Verdrahtungen verbunden. Änderungen des Potentials an den getrennten Erden werden mit Hilfe des Verdrahtungswiderstands R1 und des Verdrahtungswiderstands R2 der jeweiligen Verdrahtungen isoliert. Dies kann verhindern, dass Rauschen auf den jeweiligen Verdrahtungen zwischen den getrennten Erden übertragen wird.
  • Die Stromwege und Erderauschen während des Schaltens der Unterwortleitung werden nachfolgend mit Bezug auf 11 in Verbindung mit 9 erläutert.
  • In 11 ist ein Zeitdiagramm der Erdewege zum Übertragen von Ladung zu einer Unterwortleitung und von einer Unterwortleitung erläutert.
  • Das Zeitdiagramm von 11 erläutert Stromwege von Unterwortleitungen SWL, wenn sie ausgewählt oder unausgewählt sind.
  • Das Zeitdiagramm von 11 enthält eine Reihenadresse XADD, eine Hauptwortleitung MWL00, ein Steuersignal RAE, ein RA-Signal RA00, ein komplementäres RA-Signal RAB00, eine Unterwortleitung SWL0000, eine Unterwortleitung SWL0002, eine Unterwortleitung SWL0100 und eine Unterwortleitung SWL0102. Es ist auch ein vergrößerter Abschnitt um den Zeitpunkt t304 herum gezeigt, der eine ausgewählte Unterwortleitung SWL0000 und ein Wortleitungserdepotential GNDXDEC erläutert.
  • Das Zeitdiagramm von 11 erläutert ausgewählte Signale in dem schematischen Schaltungsdiagramm von 9.
  • In dem Zeitdiagramm von 11 ändert sich die Unterwortleitung SWL0000 von dem unausgewählten Zustand (niedrig) zu dem ausgewählten Zustand (hoch) und wieder zurück zu dem unausgewählten Zustand, während die anderen dargestellten Unterwortleitungen SWL0002, SWL0100 und SWL0102 in dem unausgewählten Zustand verbleiben.
  • Anfangs sind die Hauptwortleitungen MWL00 und MWL01 auf niedrigem Niveau. Die RA-Signale RA00 und RA02 sind auch niedrig. Die komplementären RA-Signale RAB00 und RAB02 sind hoch. Wie in 11 gezeigt ist, ist vor dem Zeitpunkt t300 jede Unterwortleitung SWL0000, SWL0002, SWL0100 und SWL0102 auf einem niedrigen Niveau mittels jeweiliger Stromwege 1 (5) innerhalb der jeweiligen Unterdecodiererblöcke SB gehalten.
  • Zum Zeitpunkt t300 ändert sich die Reihenadresse XADD auf einen Wert für die Auswahl der Unterwortleitung SWL0000. In 9 wird ein hohes Potential auf einem erhöhten Spannungsniveau von dem Reihendecodierer XDEC1 zu dem Eingang des Puffers BF0 eingegeben. Nach einer Leitungsverzögerung geht die Hauptwortleitung MWL00 auf ein hohes Niveau zum Zeitpunkt t301 über. Das hohe Niveau ist ein erhöhtes Spannungsniveau.
  • Zum Zeitpunkt t301 wird das Potential am Knoten A der Unterdecodiererblöcke SB0000 und SB0002 hoch, da die Hauptwortleitung MWL00 hoch wird. Wenn die RA-Signale RA00 und RA02 niedrig sind, werden die Stromwege 2 innerhalb der Subdecodiererblöcke SB0000 und SB0002 dafür freigegeben, die jeweiligen Unterwortleitungen SWL0000 bzw. SWL0002 auf niedrig zu halten. Beide Stromwege 1 und 2 werden deshalb in den Unterdecodiererblöcken SB0000 und SB0002 zum Zeitpunkt t301 freigegeben. Für die Unterdecodiererblöcke SB0100 und SB0102 wird jedoch nur der Stromweg 1 freigegeben.
  • Zum Zeitpunkt t302 versetzt die Steuerschaltung (nicht gezeigt) das Steuersignal RAE in einen Freigabezustand (Übergänge von niedrig nach hoch). Die Zeit t302 kann durch eine vorgegebene Verzögerung von der Änderung der Reihenadresse XADD aus bestimmt werden. Der RA-Treiber RAD1 bringt das RA-Signal RA00 auf ein hohes Niveau und das komplementäre RA-Signal RAB00 auf ein niedriges Niveau.
  • Im Ergebnis wird zum Zeitpunkt t303 die Unterwortleitung SWL0000 durch den Unterdecodiererblock SB0000 aktiviert. Wenn sie aktiviert wird, steigt die Unterwortleitung SWL0000 auf ein erhöhtes Potential an. Die Unterwortleitung SWL0000 schaltet den Speicherzellentransistor der Speicherzelle M1 ein und Daten, die in dem Speicherzellenkondensator gespeichert sind, werden zu der Bitleitung BT2 übertragen.
  • Da das RA-Signal RA02 auf niedrig bleibt, bleiben die Stromwege 1 und 2 innerhalb des Unterdecodiererblocks S8000 freigegeben.
  • Wenn das RA-Signal RA00 hoch wird, wird jedoch der Transistor T3 innerhalb des Unterdecodiererblocks SB0100 eingeschaltet und der Stromweg 3 wird freigegeben. Die Unterwortleitung SWL0100 wird deshalb durch den Stromweg 3 durch den Transistor T3 innerhalb des Unterdecodiererblocks SB0100 und den Transistor TB0 innerhalb des Puffers BF1 auf niedrig gehalten.
  • Zum Zeitpunkt t304 versetzt eine Steuerschaltung (nicht gezeigt) das Steuersignal RAE in einen Sperrzustand (Übergänge von hoch nach niedrig). Die Zeit zwischen dem Zeitpunkt t302 und t304 kann durch eine vorgegebene Verzögerung bestimmt werden, die eine maximale Zeit angibt, die für den Zugriff auf Daten in der Speicherzelle erforderlich ist. Der RA-Treiber RAD1 bringt das RA-Signal RA00 auf ein niedriges Niveau und das komplementäre RA-Signal RAB00 auf ein hohes Niveau.
  • Die Ladung wird deshalb von der Unterwortleitung SWL0000 abgezogen, um das Potential der Unterwortleitung SWL0000 von einem hohen, erhöhten Potential auf Erde oder ein niedriges Niveau zu bringen. Da die Hauptwortleitung MWL00 zu einem Zeitpunkt t304 hoch ist und das RA-Signal RA00 niedrig wird, wird der Stromweg 2 innerhalb des Unterdecodiererblocks SB0000 freigegeben. Da das komplementäre RA-Signal RA00 zum Zeitpunkt T304 hoch wird, wird auch der Stromweg 1 innerhalb des Unterdecodiererblocks SB0000 freigegeben. Die Unterwortleitung SWL0000 wird deshalb über die Stromwege 1 und 2 innerhalb des Unterdecodiererblocks SB0000 zum Zeitpunkt t304 entladen.
  • Zum Zeitpunkt t304 verbleibt der Zustand der Unterdecodiererblöcke SB0002 und SB0102 unverändert. Die Stromwege 1 und 2 innerhalb des Unterdecodiererblocks SB0002 und der Stromweg 1 innerhalb des Unterdecodiererblocks SB0102 bleiben freigegeben. Wenn das RA-Signal RA00 jedoch auf niedrig übergeht, wird der Stromweg 3 innerhalb des Unterdecodiererblocks SB0100 gesperrt. Wenn das komplementäre RA-Signal RAB00 auf hoch übergeht, wird der Stromweg 1 innerhalb des Unterdecodiererblocks SB0100 freigegeben. Die Unterwortleitung SWL0100 wird deshalb durch den Stromweg 1 innerhalb des Unterdecodiererblocks SB0100 zum Zeitpunkt t304 auf niedrigem Niveau gehalten.
  • Um die Zykluszeit für den Zugriff auf eine Speicherzelle zu verbessern, werden die Transistoren in dem Entladeweg der Unterwortleitung SWL relativ groß gemacht. Eine Unterwortleitung ist mit dem Steuergate einer sehr großen Anzahl von Speicherzellentransistoren verbunden, wodurch sie eine große Kapazität erhält. Wenn die Unterwortleitung SWL0000 von dem ausgewählten Zustand in den unausgewählten Zustand zum Zeitpunkt t304 übergeht, fließt ein großer Strom durch die Stromwege 1 und 2 nach dem Wortleitungserdepotential GNDXDEC. Die RA-Signale RA00 und RA02 werden auch entlang der Länge des Zellenfelds CELL geleitet und werden mit Diffusionsgebieten (Source/Drain-Verbindungen) des Transistors T2 und mit dem Gate des Transistors T3 innerhalb einer großen Anzahl von Unterwortdecodierern SB ver bunden. Die Kapazität der RA-Signale RA00 und RA02 ist deshalb sehr groß. Dies erhöht weiterhin den momentanen Strom, der zu dem Wortleitungserdepotential GNDXDEC fließt.
  • In 11 ist ein vergrößerter Abschnitt gezeigt, der die Unterwortleitung SWL0000, das RA-Signal RA00, das Wortleitungserdepotential GNDXDEC und die unausgewählten Unterwortleitungen SWL0001, SWL0002 und SWL0003 zeigt. Wenn ein großer Strom zu dem Wortleitungserdepotential GNDXDEC fließt, kann ein Rauschstoß bzw. Rauschimpuls aufgrund des Widerstands des signaltreibenden Leiters induziert werden. In diesem Fall kann, da das Wortleitungserdepotential GNDXDEC die unausgewählten Unterwortleitungen auf niedrigem Niveau (durch den Stromweg 1 oder die Stromwege 1 und 2) hält, der Rauschstoß auf unausgewählten Unterwortleitung (z. B. SWL0001, SWL0002 und SWL0003) übertragen werden. Dies kann einen ungewollten Verlust von den Speicherzellen verursachen, die mit diesen unausgewählten Wortleitungen verbunden sind, und kann gespeicherte Daten beeinträchtigen. Obwohl nur die Unterwortleitungen SWL0001, SWL0002 und SWL0003 gezeigt sind, können weitere Unterwortleitungen ein ungewolltes Rauschen aufweisen, da sie auf einem niedrigen Niveau durch einen Strom gehalten werden können, der zu dem Wortleitungserdepotential GNDXDEC fließt.
  • Der Zweck für das Vorhandensein eines getrennten Wortleitungserdepotentials GNDXDEC gegenüber einem peripheren Erdepotential besteht darin, ein ungewolltes Rauschen auf unausgewählten Wortleitungen zu eliminieren. In diesem Fall kann dieser Zweck nicht erreicht werden.
  • Ein Verfahren zum Lösen dieses Problems besteht in der Erhöhung der Weite bzw. der Abmessung der Verdrahtung, die das Wortleitungserdepotential GNDXDEC trägt. Dies kann den Widerstand reduzieren und das Stromfördervermögen heraufsetzen. Dies muss jedoch zu jedem Speicherblock auf dem Chip ausgeführt werden und kann in einer Erhöhung der Chipabmessung bzw. Größe resultieren, wodurch die Herstellungskosten heraufgesetzt werden.
  • Eine weitere Annäherung zum Lösen des Problems besteht in der Verwendung eines Materials mit einem verminderten Flächenwiderstand für die Verdrahtung, die das Wortleitungserdepotential GNDXDEC trägt. Dies kann jedoch eine Änderung des Herstellungsverfahrens erfordern, was Prozessentwicklungskosten und Kosten zum Testen der Auslegung erfordert. Dies erhöht die Gesamtherstellungskosten, wodurch wiederum die Herstellungskosten pro Chip erhöht werden.
  • Daher liegt der vorliegenden Erfindung die Aufgabe zugrunde, eine Halbleiterspeichervorrichtung bereitzustellen, die ein Entladen einer Unterwortleitung mit einer hohen Geschwindigkeit ausführen kann, wobei nachteilige Effekte, wie z. B. einen Speicherzellenverlust, der durch das Entladen einer Unterwortleitung verursacht wird, reduziert werden, und wobei die Chipgröße im Vergleich zu den herkömmlichen Lösungen nicht erhöht wird.
  • Überblick über die Erfindung
  • Gemäß den vorliegenden Ausführungsformen der Erfindung wird eine Halbleiterspeichervorrichtung mit einer peripheren Erdeleitung bereitgestellt, die Ladung empfängt, wenn eine Unterwortleitung entladen wird. Die Halbleiterspeichervorrichtung der Erfindung kann einen Reihendecodierer, einen RA-Treiber und Unterdecodiererblöcke aufweisen. Der Reihendecodierer kann eine Hauptwortleitung auf der Basis eines empfangenen Adresswertes aktivieren. Der RA-Treiber kann einen Unterdecodiererblock aus einer Gruppe von Unterdecodiererblöcken, die mit der aktivierten Hauptwortleitung gekoppelt sind, aktivieren. Der RA-Treiber kann einen Stromweg zu einer peripheren Erde bereitstellen, wenn die Unterwortleitung von einem aktivierten Zustand in einen inaktivierten Zustand übergeht. Die unausgewählten Unterwortleitungen können einen Stromweg zu einer Wortleitungserde zum Halten der anderen Wortleitungen auf einem ”ruhigen” Erdepotential haben. Rauschen, das durch das Entladen einer Unterwortleitung erzeugt wird, kann nur noch eine reduzierte Beeinträchtigung auf unausgewählte Unterwortleitungen ausüben.
  • Gemäß einem Aspekt der Ausführungsformen der Erfindung kann eine Halbleiterspeichervorrichtung eine Vielzahl von Wortleitungen aufweisen. Jede Wortleitung ist über eine entsprechende Auswahlschaltung mit einer Vielzahl von Speicherzellen verbunden. Eine Decodiererschaltung ist über die Auswahlschaltung mit einer vorgegebenen Wortleitung gekoppelt. Die Decodiererschaltung kann eine elektrische Verbindung zwischen einer ersten Erdeleitung und der vorgegebenen Wortleitung bereitstellen, wenn die vorgegebene Wortleitung inaktiv gehalten wird. Die Decodiererschaltung kann eine elektrische Verbindung zwischen einer zweiten Erdeleitung und der vorgegebenen Wortleitung bereitstellen, wenn die vorgegebene Wortleitung durch Bereitstellung eines Entaldestromweges deaktiviert wird.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann die Decodiererschaltung einen ersten Transistor, der eine elektrische Verbindung zwischen einer vorgegebenen Wortleitung und der ersten Erdeleitung bereitstellt, und einen zweiten Transistor aufweisen, der eine elektrische Verbindung zwischen der vorgegebenen Wortleitung und der zweiten Erdeleitung bereitstellt.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann die Stromkapazität des zweiten Transistors größer als die Stromkapazität des ersten Transistors sein.
  • Gemäß einem weiteren Aspekt der Ausführungsformen kann der zweite Transistor ein Feldeffekttransistor mit einem isolierten Gate (IGFET) sein.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann, wenn die vorgegebene Wortleitung deaktiviert wird, der zweite Transistor durch ein erhöhtes Potential gesteuert werden.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann die Vielzahl der Wortleitungen eine Vielzahl von Hauptwortleitungen aufweisen. Jede Hauptwortleitung kann in eine Vielzahl von Unterwortleitungen unterteilt sein. Die Decodiererschaltung kann die elektrische Verbindung zwischen der ersten Erdeleitung und der zweiten Erdeleitung und einer vorgegebenen Unterwortleitung bereitstellen.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann ein Wert einer internen Reihenadresse die vorgegebene Wortleitung aktivieren. Die vorgegebene Wortleitung kann deaktiviert werden, bevor eine nachfolgende Änderung des Wertes der internen Reihenadresse vorliegt.
  • Gemäß einem weiteren Aspekt der Ausführungsform der Erfindung kann eine Halbleiterspeichervorrichtung eine erste Wortleitung aufweisen, die einen aktivierten Zustand und einen inaktiven Zustand hat. Eine zweite Wortleitung kann einen aktivierten Zustand und einen inaktiven Zustand haben. Eine Decodiererschaltung kann einen Entladestromweg zu einer ersten Erdeleitung bereitstellen, wenn die erste Wortleitung von dem aktivierten Zustand in den inaktiven Zustand übergeht. Die Decodiererschaltung kann einen Haltestromweg zu einer zweiten Erdeleitung bereitstellen, um die erste Wortleitung inaktiv halten zu können, wobei die zweite Wortleitung in einem aktivierten Zustand ist.
  • Gemäß einem weiteren Aspekt der Ausführungsformen kann die Decodiererschaltung ein Steuersignal empfangen, das einen Entladestromweg-Freigabezustand und einen Entladestromweg-Sperrzustand hat. Wenn die erste Wortleitung in dem aktivierten Zustand ist, kann das Steuersignal in dem Entladestromweg-Sperrzustand sein.
  • Gemäß einem weiteren Aspekt der Ausführungsform der Erfindung kann der Haltestromweg gesperrt sein, wenn das Steuersignal in dem Entladestromweg-Freigabezustand ist.
  • Gemäß einem weiteren Aspekt der Ausführungsformen kann das erste Steuersignal einen Freigabezustand und einen Sperrzustand haben. Die Decodiererschaltung kann einen Adressdecodierabschnitt haben. Der Adressdecodierabschnitt kann ein Decodiersignal bereitstellen, das einen Decodierauswahlzustand hat, wenn eine empfangene Adresse einen vorgegebenen Wert hat, und einen Decodierunauswahlzustand haben, wenn die empfangene Adresse nicht den vorgegebenen Wert hat. Der Haltestromweg kann gesperrt werden, wenn das erste Steuersignal den Freigabezustand hat und das Decodiersignal den ersten Decodierzustand hat.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann der Entladestromweg gesperrt werden, wenn das Decodiersignal den Decodierunauswahlzustand hat.
  • Gemäß einem weiteren Aspekt der Ausführungsform der Erfindung kann ein zweites Steuersignal einen zweiten Steuerfreigabezustand und einen zweiten Steuersperrzustand haben. Der Entladestromweg kann freigegeben werden, wenn das zweite Steuersignal den zweiten Steuersignal-Freigabezustand und das Decodiersignal den Decodierfreigabezustand hat.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung wird ein Verfahren für den Zugriff auf eine Speicherzelle einer Halbleiterspeichervorrichtung bereitgestellt, das die folgenden Schritte aufweist: Aktivieren einer ersten Wortleitung, die elektrisch mit einem Gate eines Zugriffstransistors einer Speicherzelle verbunden ist; inaktiv Halten einer zweiten Wortleitung durch Bereitstellen eines ersten Haltestromweges zu einer ersten Erdeleitung und Deaktivieren der ersten Wortleitung durch Bereitstellen eines ersten Entladestromweges zu einer zweiten Erdeleitung.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann der erste Haltestromweg eine kleinere Stromkapazität als der erste Entladestromweg haben.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann die erste Wortleitung einen zweiten Haltestromweg haben, wenn sie inaktiv ist. Wenn der erste Entladestromweg freigegeben ist, kann der zweite Haltestromweg gesperrt sein.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann der erste Entladestromweg einen Feldeffekttransistor mit isoliertem Gate (IGFET) aufweisen. Der IGFET kann einen Impedanzweg haben, der zwischen der ersten Wortleitung und der zweiten Erdeleitung gekoppelt ist.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann das Deaktivieren der ersten Wortleitung das Anlegen einer erhöhten Spannung an das Gate des IGFET aufweisen.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann der Schritt des Aktivierens einer ersten Wortleitungen das Aktivieren einer ersten Hauptwortleitung, die mit einer ersten Gruppe von Wortleitungen gekoppelt ist, und das Aktivieren der ersten Wortleitung aus der ersten Gruppe von Wortleitungen aufweisen.
  • Gemäß einem weiteren Aspekt der Ausführungsformen der Erfindung kann der Schritt des Aktivierens der ersten Wortleitung das interne Empfangen einer Reihenadresse aufweisen. Der Schritt des inaktiv Haltens der ersten Wortleitung findet vor dem internen Empfangen einer nachfolgenden Reihenadresse statt.
  • Kurzbeschreibung der Zeichnungen
  • 1 ist ein schematisches Blockdiagramm eines DRAM;
  • 2 ist ein schematisches Blockdiagramm eines Abschnittes eines herkömmlichen DRAM;
  • 3 ist ein schematisches Diagramm eines herkömmlichen Unterdecodiererblocks;
  • 4 ist ein Zeitdiagramm, das den Betrieb eines herkömmlichen Unterdecodiererblocks zeigt;
  • 5 ist ein schematisches Schaltungsdiagramm, das die Stromwege in einem Unterdecodiererblock zeigt;
  • 6 ist ein Schaltungsdiagramm zum Erläutern von Signalen für einen Unterdecodiererblock, wenn eine Unterwortleitung in einem unausgewählten Zustand ist;
  • 7 ist ein Zeitdiagramm zum Erläutern von Signalen für einen Unterdecodiererblock, wenn eine Unterwortleitung in einem unausgewählten Zustand ist;
  • 8 ist ein Zeitdiagramm zum Erläutern von Signalen für einen Unterdecodiererblock, wenn eine Unterwortleitung in einem unausgewählten Zustand ist;
  • 9 ist ein schematisches Schaltungsdiagramm, das Abschnitte von Schaltungen zeigt, die für die Aktivierung von Unterwortleitungen verwendet werden;
  • 10 ist ein schematisches Schaltungsdiagramm eines herkömmlichen RA-Treibers;
  • 11 ist ein Zeitdiagramm, das Stromwege zum Übertragen von Ladung zu und von einer Unterwortleitung erläutert;
  • 12 ist ein schematisches Schaltungsdiagramm, von Abschnitten von Schaltungen, die für die Aktivierung von Unterwortleitungen gemäß einer Ausführungsform der Erfindung verwendet werden;
  • 13 ist ein schematisches Schaltungsdiagramm eines RA-Treibers gemäß einer Ausführungsform der Erfindung;
  • 14 ist ein Zeitdiagramm, das Stromwege zu Unterwortleitungen und von Unterwortleitungen weg während eines Zugriffszyklus gemäß einer Ausführungsform der vorliegenden Erfindung erläutert;
  • 15 ist ein schematisches Schaltungsdiagramm eines RA-Treibers gemäß einer Ausführungsform der Erfindung;
  • 16 ist ein Zeitdiagramm, das Stromwege zu Unterwortleitungen und von Unterwortleitungen weg während eines Zugriffzyklus gemäß einer Ausführungsform der Erfindung erläutert;
  • 17 ist ein schematisches Schaltungsdiagramm eines RA-Treibers gemäß einer Ausführungsform der Erfindung; und
  • 18 ist ein Zeitdiagramm, das Stromwege zu Unterwortleitungen und von Unterwortleitungen weg während eines Zugriffszyklus gemäß einer Ausführungsform der Erfindung erläutert.
  • Detaillierte Beschreibung der Ausführungsformen
  • Verschiedene Ausführungsformen der vorliegenden Erfindung werden nachfolgend im Detail mit Bezug auf die beiliegenden Zeichnungen erläutert.
  • Eine bevorzugte Ausführungsform der vorliegenden Erfindung wird in 12, 13 und 14 gezeigt.
  • Der Aufbau des Halbleiterspeichers kann ähnlich zu dem Halbleiterspeicher sein, der in 1, 2 und 3 gezeigt ist.
  • In 12 ist ein schematisches Schaltungsdiagramm von Schaltungsabschnitten gezeigt, die für die Aktivierung von Unterwortleitungen SWL gemäß einer bevorzugten Ausführungsform der Erfindung verwendet werden.
  • 12 kann ähnlich zu der 9 sein, mit der Ausnahme, dass der RA-Treiber RAD11 einen herkömmlichen RA-Treiber RAD ersetzt.
  • In 13 ist ein schematisches Schaltungsdiagramm eines RA-Treibers RAD11 gemäß einer Ausführungsform der Erfindung erläutert.
  • 13 erläutert einen RA-Treiber RAD11A, der ein RA-Signal RA00 und ein komplementäres RA-Signal RAB00 erzeugen kann. Es ist auch ein RA-Treiber RAD11B gezeigt, der ein RA-Signal RA02 und ein komplementäres RA-Signal RAB2 erzeugen kann. Bezugszeichen für den RA-Treiber RAD11B sind in Klammern gezeigt. Zusammen bilden die RA-Treiber RAD11A und RAD11B den RA-Treiber RAD11 der 12.
  • Der RA-Treiber RAD11A kann einen Decodierer 100, ein UND-Gatter 101, Inverter 102, 103 und 107 und Transistoren 104, 105, 106, 108 aufweisen. Der Decodierer 100 kann die Reihenadressen X0 und X1 als Eingänge empfangen, und kann eine Ausgabe erzeugen, die von einem Eingang des UND-Gatters 101 empfangen wird. Das UND-Gatter 101 kann ein Steuersignal RAE als einen weiteren Eingang empfangen und kann eine Ausgabe zu den Eingängen der Inverter 102 und 103 ausgeben. Der Inverter 103 kann ein komplementäres RA-Signal RAB00 als eine Ausgabe erzeugen. Der Inverter 102 kann eine Ausgabe für die Gates der Transistoren 104 und 105 erzeugen. Der Transistor 104 kann eine Source, die mit einem erhöhten Spannungsversorgungspotential verbunden ist, und ein Drain haben, das mit dem RA-Signal RA00 verbunden ist. Der Transistor 105 kann ein Drain, das mit dem RA-Signal RA00 verbunden ist, und eine Source haben, die mit einem Drain des Transistors 106 verbunden ist. Der Transistor 106 kann eine Source, die mit einem Wortleitungserdepotential GNDXDEC verbunden ist, und ein Gate haben, das ein Steuersignal RAE empfangen kann. Der Inverter 107 kann ein Steuersignal RAE als einen Eingang empfangen und kann einen Ausgang für ein Gate des Transistors 108 erzeugen. Der Transistor 108 kann eine Source, die mit einer peripheren Erde GND verbunden ist, und ein Drain haben, das mit einem RA-Signal RA00 verbunden ist. Der Transistor 104 kann ein p-Typ-IGFET sein. Die Transistoren 105, 106 und 108 können n-Typ-IGFETs sein.
  • Ein peripheres Erdepotential kann als eine Erde für den Decodierer 100, das UND-Gatter 101 und die Inverter 102, 103 und 107 verbunden sein.
  • Wenn das Steuersignal RAE niedrig ist, kann die Ausgabe des UND-Gatters 101 niedrig sein. Wenn der Ausgang bzw. die Ausgabe des UND-Gatters 101 niedrig ist, kann der Inverter 103 eine hohe Ausgabe an das komplementäre RA-Signal RAB00 anlegen. Der Inverter 102 kann ein hohes Niveau den Gates der Transistoren 104 und 105 zuführen, wodurch der Transistor 104 ausgeschaltet wird und der Transistor 105 eingeschaltet wird. Wenn das Steuersignal RAE niedrig ist, ist der Transistor 106 ausgeschaltet. Der Inverter 107 kann ein hohes Ausgangssignal dem Gate des Transistors 108 zuführen. Der Transistor 108 kann eingeschaltet sein, wodurch ein Weg mit niedriger Impedanz von einem RA-Signal RA00 zu einer peripheren Erde GND bereitgestellt wird. Auf diese Art und Weise kann das RA-Signal RA00 auf einem niedrigen Niveau sein, während das komplementäre RA-Signal auf einem hohen Niveau ist.
  • Wenn das Steuersignal RAE hoch ist und die Reihenadressen (X1, X0) in einem ausgewählten Zustand sind, der für den Decodierer 100 des RA-Treibers RAD11A {niedrig, niedrig} sein kann, ist die Ausgabe des Decodierers 100 dann auf einem hohen Niveau. Wenn der Ausgang des Decodierers 100 hoch ist und das Steuersignal RAE hoch ist, kann der Ausgang des UND-Gatters 101 hoch werden. Wenn der Ausgang des UND-Gatters 101 hoch ist, kann der Inverter 103 ein niedriges komplementäres RA-Signal RAB00 erzeugen. Wenn das RAE-Signal hoch ist, ist der Transistor 106 eingeschaltet. Der Inverter 107 kann ein niedriges Niveau an das Gate des Transistors 108 anlegen, was den Transistor 108 ausschaltet. Wenn der Ausgang des UND-Gatters 101 hoch ist, kann der Inverter 102 ein niedriges Niveau an die Gates der Transistoren 104 und 105 anlegen. Der Transistor 104 kann eingeschaltet werden und der Transistor 105 kann somit ausgeschaltet werden. Wenn der Transistor 104 eingeschaltet ist, kann ein erhöhtes Potential an dem RA-Signal RA00 anliegen. Das RA-Signal RA00 kann somit hoch sein und das komplementäre RA-Signal RAB00 kann niedrig sein.
  • Der Ausgang des Decodierers 100 kann als ein Decodiersignal ausgelegt sein. Das Decodiersignal kann auf hohem Niveau in Abhängigkeit von dem vorgegebenen Wert der Reihenadressen (X0, X1) sein. Ansonsten kann das Decodiersignal auf niedrigem Niveau sein.
  • Wenn das Steuersignal RAE hoch ist und der RAE-Treiber RAD11A Reihenadressen (X1, X0) empfängt, die einen anderen Wert als {niedrig, niedrig} haben, kann der Ausgang des Decodierers 100 auf niedrigem Niveau sein. Wenn der Ausgang des Decodierers 100 niedrig ist, kann der Ausgang des UND-Gatters 101 niedrig sein. Der Inverter 103 kann somit ein erhöhtes Potential dem komplementären RA-Signal RAB00 zuführen und das komplementäre RA-Signal RAB00 ist somit auf hohem Niveau. Der Inverter 102 kann ein erhöhtes Potential (hohes Niveau) den Gates der Transistoren 104 und 105 zuführen. Der Transistor 104 kann somit ausgeschaltet und der Transistor kann somit eingeschaltet werden. Wenn RA hoch ist, kann der Transistor 106 eingeschaltet sein und der Transistor 108 kann ausgeschaltet sein. Wenn die Transistoren 105 und 106 eingeschaltet sind, kann ein Weg mit niedriger Impedanz durch die Transistoren 105 und 106 von dem RA-Signal RA00 zum Wortleitungserdepotential GNDXDEC bereitstehen. Auf diese Art und Weise kann das RA-Signal RA00 auf niedrigem Niveau sein, während das komplementäre RA-Signal auf hohem Niveau ist.
  • Um ausreichend Strom für die Entladung des RA-Signals RA00 aufnehmen zu können, kann der Transistor 108 relativ groß im Vergleich zu den anderen Transistoren, z. B. den Transistoren 105 und 106, sein. Der Transistor 108 kann auch relativ groß verglichen mit dem Transistor T4 sein, der in dem Unterdecodiererblock SB0000 gezeigt ist, der in 12 dargestellt ist.
  • Der Transistor 108 kann als Entladevorrichtung ausgelegt sein, in der ein Entladestromweg 4 vorgesehen ist. Auf diese Art und Weise kann der Transistor 108 Strom aufnehmen, der für das Schalten einer Unterwortleitung SWL von hoch nach niedrig verwendet wird. Auf diese Art und Weise kann der Transistor 108 eine Gateweite haben, die ein ausreichendes Stromaufnahmevermögen für das Schalten einer Unterwortleitung SWL von hoch nach niedrig in der erforderlichen minimalen Zeit hat. Dies ermöglicht einer Unterwortleitung, dass sie von einem erhöhten Potentialniveau auf ein niedriges Niveau (Erde) mit einer hohen Geschwindigkeit am Ende eines Speicherzellenzugriffszyklus übergehen kann.
  • Der Transistor 108 kann ein erhöhtes Potential für ein Steuergate empfangen, wenn er freigegeben ist, was einen Weg mit niedrigerer Impedanz bereitstellt und das Stromvermögen erhöht, wenn man mit einem nicht erhöhten Potential vergleicht, das an einem Steuergate empfangen wird.
  • Die Transistoren T4, 105 und 106 können als Haltevorrichtungen ausgelegt sein, in denen ein Stromweg 2 bereitgestellt ist, der unausgewählte Unterwortleitungen SWL auf ein Erdeniveau festgeklemmt halten kann. Die Transistoren T4, 105 und 106 benötigen deshalb keine großen Stromaufnahmeeigenschaften. Bei kleineren Bauelementegrößen können die Transistoren T4, 105 und 106 ein ausreichendes Stromaufnahmevermögen für das Halten der unausgewählten Unterwortleitungen SWL auf Erdeniveau geklemmt bereitstellen, während ein Rauschen unterdrückt wird, das innerhalb des peripheren Erdepotentials GND erzeugt wird. Die Transistoren T4, 105 und 106 können insbesondere ein Rauschen unterdrücken, das durch Stromspitzen erzeugt wird. In diesem Fall kann das Erdeniveau das Wortleitungserdepotential GNDXDEC sein.
  • Nimmt man wiederum auf 12 in Verbindung mit 13 Bezug, kann der Transistor 108 eingeschaltet sein und das RA-Signal RA00 kann elektrisch mit einer peripheren Erde GND verbunden sein, wenn der Transistor T2 innerhalb des Unterdecodiererblocks SB0000 eingeschaltet ist (Hauptwortleitung MWL00 ist auf hoch) und das Steuersignal RAE niedrig. In diesem Fall kann der Stromweg 4 für das Entfernen der Ladung von der Unterwortleitung SWL0000 verwendet werden.
  • Wenn das Steuersignal RAE hoch ist und die Reihenadressen (X1, X0) einen Wert {niedrig, niedrig} haben, kann der RA-Treiber RAD11A ein RA-Signal RA00, das ein hohes Niveau hat, und ein komplementäre RA-Signal RAB00 ausgeben, das ein niedriges Niveau hat.
  • Wenn das Steuersignal RAE hoch ist und die Reihenadressen (X1, X0) einen Wert {niedrig, niedrig} nicht haben, kann der RA-Treiber RAD11A ein RA-Signal RA00 mit einem niedrigen Niveau und ein komplementäres RA-Signal RAB00 mit einem hohen Niveau ausgeben.
  • 13 zeigt ein schematisches Schaltungsdiagramm eines RA-Treibers RAD11B. Die allgemeinen Bezugszeichen für den RA-Treiber RAD11B sind in Klammern angegeben. Der RA-Treiber RAD11B kann in der gleichen Art und Weise wie der RA-Treiber RAD11A aufgebaut sein. Der RA-Treiber RAD11B kann in der gleichen allgemeinen Weise wie der RA-Treiber RAD11A arbeiten, mit der Ausnahme, dass der Decodierer 100' freigegeben werden kann, um ein logisch hohes Niveau auszugeben, wenn die Reihenadressen (X1, X0) einen Wert {niedrig, hoch} haben.
  • Wie vorher erwähnt wurde, können die RA-Treiber RAD11A und RAD11B zusammen den RA-Treiber RAD11 der 12 bilden.
  • In 1 sind RA-Treiber RAD11, RAD12, RAD13 und RAD14 und RAD15, die in Klammern angegeben sind, gemäß der Ausführungsform von 13 in einer Halbleiterspeichervorrichtung, z. B. einem DRAM 10, gezeigt.
  • Die RA-Treiber RAD12, RAD13, RAD14 und RAD15 haben einen ähnlichen Schaltungsaufbau wie der RA-Treiber RAD11.
  • Gemäß 12 ist ersichtlich, dass die Verdrahtung, die das periphere Erdepotential GND bereitstellt, und die Verdrahtung, die das Wortleitungserdepotential GNCXDEC bereitstellt, elektrisch durch getrennte Verdrahtungen mit dem gleichen Erdeabschnitt GND PAD verbunden sein können. Die Verdrahtung, die das Wortleitungserdepotential GNCXDEC bereitstellt, kann einen Verdrahtungswiderstand R1 haben. Die Verdrahtung, die die periphere Erde GND bereitstellt, kann einen Verdrahtungswiderstand R2 haben. Potentialänderungen innerhalb der jeweiligen Verdrahtungen können aufgrund des Verdrahtungswiderstands R1 und des Verdrahtungswiderstands R2 getrennt werden.
  • Ein Entladestrom kann primär durch die periphere Erde GND durch den Stromweg 4 fließen. Dieser Entladestrom kann das Entladen der Kapazität der Unterwortleitung SWL0000, der Diffusionskapazität der Transistoren T2 und T4, der Gatekapazität des Transistors T3, der Kapazität des RA-Signals RA00 usw. umfassen. Durch Bereitstellen der getrennten Verdrahtungen kann ein Rauschen, das durch Entladen einer Unterwortleitung SWL0000 nach peripherer Erde GND verursacht wird, gegenüber der Wortleitungserde GNDXDEC isoliert werden. Dies kann das Rauschen auf den unausgewählten Unterwortleitungen SWL reduzieren. Obwohl das vorliegende Beispiel das Entladen der Unterwortleitung SWL0000 diskutiert, trifft das Gleiche auch auf das Entladen der Unterwortleitung SWL zu.
  • Auf diese Art und Weise kann verhindert werden, dass das Potential der Wortleitungserde GNDXDEC ansteigt, wenn die Unterwortleitung SWL0000 entladen wird, und das Potential der unausgewählten Unterwortleitungen, die elektrisch mit der Wortleitungserde GNDXDEC verbunden sind, kann auf niedrigem Niveau bleiben. Die Daten in den Speicherzellen, die mit den unausgewählten Unterwortleitungen verbunden sind, werden somit nicht durch einen Verlust gestört, der durch die Erhöhung des Potentials der unausgewählten Unterwortleitungen induziert wird.
  • Der Betrieb der Ausführungsform, die in 12 und 13 gezeigt ist, wird nachfolgend beschrieben.
  • In 14 ist ein Zeitdiagramm erläutert, das Stromwege zu und weg von Unterwortleitungen während eines Zugriffszyklus gemäß einer Ausführungsform der Erfindung zeigt.
  • Das Zeitdiagramm von 14 enthält eine Reihenadresse XADD, eine Hauptwortleitung MWL00, ein Steuersignal RAE, ein RA-Signal RA00, ein komplementäres RA-Signal RAB00, eine Unterwortleitung SWL0000, eine Unterwortleitung SWL0002, eine Unterwortleitung SWL0100 und eine Unterwortleitung SWL0102. Es wird auch ein vergrößerter Abschnitt um den Zeitpunkt t5 herum gezeigt, der eine Unterwortleitung SWL0000, ein RA-Signal RA00, die periphere Erde GND und die Wortleitungserde XDECGND zeigt. Die Reihenadressen XADD kann einer Vielzahl von Reihenadressen {Xj, ..., X2, X1, X0} entsprechen, die für die Auswahl einer Unterwortleitung SWL verwendet werden kann.
  • Vor dem Zeitpunkt t1 kann die Reihenadresse XADD einen Wert haben, der nicht die Unterwortleitung SWL0000 auswählt. Die Hauptwortleitung MWL00 kann auf einem niedrigen Niveau sein. Das Steuersignal RAE kann auf niedrigem Niveau sein. Das RA-Signal RA00 kann auf niedrigem Niveau sein. Das komplementäre RA-Signal RAB00 kann auf hohem Niveau sein. Die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können in dem unausgewählten Zustand (niedrig) sein und können auf Erdepotential liegen.
  • Zu dieser Zeit kann, da die komplementären RA-Signale RAB00 und RAB02 auf hohem Niveau sind, der Transistor T4 (12) innerhalb der Unterdecodiererblocks SB eingeschaltet sein und die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können auf niedrigem Niveau durch den Stromweg 1 festgehalten sein.
  • Zum Zeitpunkt t1 kann sich die Reihenadresse XADD auf einen Wert ändern, der der Auswahl der Unterwortleitung SWL0000 entspricht. Nach einer Leitungsverzögerung kann beim Zeitpunkt t2 der Reihendecodierer XDEC1 die Hauptwortleitung MWL00 aktivieren. Beim Zeitpunkt t2 kann die Hauptwortleitung MWL00 somit auf ein hohes Potential übergehen. Das hohe Potential kann ein erhöhtes hohes Potential sein.
  • Zu dieser Zeit kann, da die komplementären RA-Signale RAB00 und RAB02 hoch sind, der Transistor T4 (12) innerhalb der Unterdecodiererblöcke SB eingeschaltet werden und die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können durch den Stromweg 1 auf niedrigem Niveau festgehalten sein. Da die Hauptwortleitung MWL00 hoch ist und die RA-Signale RA00 und RA02 auf niedrigem Niveau sind, kann jedoch der Transistor innerhalb der Unterdecodiererblöcke SB0000 und SB0002 eingeschaltet sein und die Unterwortleitungen SWL0000 und SWL0002 können auch über den Stromweg 4 auf niedrigem Niveau festgehalten sein.
  • Nach einer vorgegebenen Verzögerungszeit nach der Änderung der Reihenadresse XADD kann eine Steuerschaltung (nicht gezeigt) das Steuersignal RAE von einem niedrigen Niveau auf ein hohes Niveau bringen. Dies wird bei der Zeit t3 gezeigt.
  • Wenn das Steuersignal RAE hoch wird, kann der RA-Treiber RAD11 ein hohes RA-Signal RA00 und ein niedriges, komplementäres RA-Signal RAB00 treiben. Das RA-Signal RA00 kann auf einem erhöhten Potential sein. Wenn das RA-Signal RA00 auf einem hohen Niveau ist, kann die Unterwortleitung SWL0000 auf ein hohes Niveau (auf ein erhöhtes Potential) durch den Transistor T2 innerhalb des Unterdecodiererblocks SB0000 getrieben werden. Dies wird bei der Zeit t4 gezeigt.
  • Wenn die Unterwortleitung SWL0000 auf einem hohen Niveau ist, kann auf die Speicherzelle M1 zugegriffen werden und die Daten, die gespeichert sind, können auf die Bitleitung BT2 ausgegeben werden.
  • Wenn das Steuersignal RAE auf ein hohes Niveau übergeht, schaltet der Transistor 108' innerhalb des RA-Treibers RAD11B (13) aus und der Transistor 106' schaltet ein. Der Stromweg 4 kann somit gesperrt werden und der Stromweg 2 kann somit freigegeben werden. Auf diese Art und Weise kann der Stromweg 2 innerhalb des RA-Treibers RAD11 B für das Festklemmen der Unterwortleitung SWL0002 auf einem niedrigen Niveau verwendet werden. Da das komplementäre RA-Signal RAB02 auf einem hohen Niveau verbleibt, bleibt der Transistor T4 innerhalb des Unterdecodiererblocks SB0002 eingeschaltet und der Stromweg 1 kann auch für das Festklemmen der Unterwortleitung SWL0002 auf einem niedrigen Niveau verwendet werden.
  • Da die Hauptwortleitung MWL01 auf niedrigem Niveau ist, das RAE-Signal RA00 auf einem hohen Niveau ist und das komplementäre RA-Signal RAB00 auf einem niedrigen Niveau ist, sind die Transistoren T2 und T4 innerhalb des Unterwortblocks SB0100 ausgeschaltet und der Transistor T3 ist eingeschaltet. Auf diese Art und Weise wird der Stromweg dafür freigegeben, die Unterwortleitung SWL0100 auf einem niedrigen Niveau festzuklemmen.
  • Nach einer vorgegebenen Zeit (Figur t5), die auf einer maximalen Zeit beruht, die für den Zugriff auf eine Speicherzelle erforderlich ist, kann die Steuerschaltung (nicht gezeigt) das Steuersignal RAE auf ein niedriges Niveau treiben.
  • Zum Zeitpunkt t5 kann der Transistor 106 innerhalb des RA-Treibers RAD11A auch ausgeschaltet sein und der Transistor 108 kann eingeschaltet sein. Innerhalb des RA-Treibers RAD11A kann der Stromweg 2 ausgeschaltet sein und der Stromweg 4 kann eingeschaltet sein. Der RA-Treiber RAD11A kann ein RA-Signal RA00 auf das niedrige Niveau und das komplementäre RA-Signal RAB00 auf das hohe Niveau treiben. Das RA-Signal RA00 entlädt beim Übergang auf das niedrige Niveau die Unterwortleitung SWL0000. Da das komplementäre RA-Signal RAB00 auf hohem Niveau ist, kann der Stromweg 1 innerhalb des Unterwortblocks SB0000 auch eingeschaltet sein. Der Stromweg 1 innerhalb des Unterblocks SB0000 kann jedoch durch den Transistor T4 hindurch gehen. Der Transistor T4 kann eine wesentlich kleinere Stromaufnahmekapazität als der Transistor 108 innerhalb des RA-Treibers RAD11A haben. Ein größerer Wert des Entladestroms kann deshalb durch den Stromweg 4 anstelle durch den Stromweg 1 fließen. Auf diese Art und Weise kann ein Schaltrauschen an der peripheren Erde GND auftreten, während es auf der Wortleitungserde GNDXDEC minimiert ist.
  • Innerhalb des RA-Treibers RAD11B kann der Transistor 106' ausgeschaltet und der Transistor 108' eingeschaltet sein. Der Stromweg 2 kann ausgeschaltet sein und der Stromweg 4 kann deshalb eingeschaltet sein. Die Unterwortleitung SWL0002 kann deshalb auf niedrigem Niveau durch die Stromwege 1 und 4 festgelegt sein.
  • Da das RA-Signal RA00 auf niedrigem Niveau ist, kann der Transistor T3 innerhalb des Unterblockdecodierers SB0100 ausgeschaltet sein und der Stromweg 3 kann gesperrt sein. Da das komplementäre RA-Signal RAB00 auf hohem Niveau ist, kann der Transistor T4 jedoch innerhalb des Unterblockdecodierers SB0100 eingeschaltet sein und der Stromweg 1 kann freigegeben sein. Auf diese Art und Weise kann die Unterwortleitung SWL0100 auf einem niedrigen Potential durch den Stromweg 1 zum Zeitpunkt t5 gehalten werden.
  • Die Unterwortleitung SWL0102 kann auf niedrigem Potential durch den Stromweg 1 durch den Unterblockdecodierer SB0102 gehalten werden.
  • Zum Zeitpunkt t6 kann die Reihenadresse einen Zustand annehmen, der einer Adresse entspricht, bei der weder die Hauptwortleitung MWL00 noch die Hauptwortleitung MWL01 aktiv ist. Die Hauptwortleitung MWL00 kann deshalb auf ein niedriges Niveau übergehen.
  • Wenn die Hauptwortleitung MWL00 auf einem niedrigen Niveau ist, kann der Transistor T2 innerhalb der Unterdecodiererblöcke SB0000 und SB0002 ausgeschaltet sein. Dies kann die Stromwege 4 sperren und die Unterwortleitung SWL0000 und SWL0002 können auf einem nie drigen Niveau durch die Stromwege 1 der Unterdecodiererblöcke SB0000 bzw. SB0002 gehalten werden.
  • Innerhalb jedes Unterdecodiererblocks SB kann der Transistor T2 eine große Stromkapazität (verglichen z. B. mit dem Transistor T4) haben, um zu ermöglichen, dass die entsprechende Unterwortleitung SWL schnell ansteigt. Der Transistor T2 kann auch in dem Entladestromweg verwendet werden, um einen schnellen Abfall von SWL zu ermöglichen. Auf diese Art und Weise kann eine Zugriffszeit mit einer hohen Geschwindigkeit erreicht werden.
  • In 14 ist auch ein vergrößerter Abschnitt der Unterwortleitung SWL0000, des RA-Signals RA00, der peripheren Erde GND und der Wortleitungserde GNDXDEC gezeigt. Der vergrößerte Abschnitt erläutert die Zeit, wenn die Unterwortleitung SWL0000 zum Zeitpunkt t5 entladen wird. Durch Bereitstellen des Transistors T108 innerhalb des RA-Treibers RAD11A mit einem wesentlich höheren Stromaufnahmevermögen als der Transistor T4 innerhalb des Unterblocks SB0000 kann ein großer Teil des Entladestroms, wenn die Unterwortleitung SWL0000 von dem erhöhten hohen Potential auf ein niedriges Potential geschaltet wird, zur peripheren Erde GND durch den Stromweg 4 fließen. Ein kleinerer Teil des Entladestroms kann zu der Wortleitungserde GNDXDEC durch den Stromweg 1 fließen. Auf diese Art und Weise erhält die periphere Erde GND einen Rauschstoß, wie gezeigt ist, aber der Rauschstoß oder der Rauschimpuls wird nicht der Wortleitungserde GNDXDEC auferlegt. Die unausgewählten Unterwortleitungen SWL0002, SWL0100 und SWL0102 werden deshalb nicht nachteilig beeinflusst.
  • Unter Verwendung der Ausführungsform die in 12, 13 und 14 gezeigt ist, können Rauschspitzen bzw. Rauschimpulse auf den Erdeleitungen, die durch das Entladen ausgewählter Wortleitungen erzeugt werden, derart reduziert werden, das unausgewählte Wortleitungen nicht negativ beeinflusst werden. Dies reduziert nachteilige Einflüsse auf die Datenunversehrtheit.
  • Eine weitere Ausführungsform der vorliegenden Erfindung wird nachfolgend in 12, 15 und 16 erläutert.
  • Der Aufbau des Halbleiterspeichers kann der gleiche wie der des Halbleiterspeichers sein, der in 1 gezeigt ist, mit der Ausnahme, dass RA-Treiber RAD21, RAD22, RAD23, RAD24 und RAD25 verwendet werden können.
  • Gemäß 12 kann der RA-Treiber RAD21 in der Ausführungsform von 15 und 16 verwendet werden.
  • In 15 wird ein schematisches Schaltungsdiagramm eines RA-Treibers RAD21 gemäß einer Ausführungsform der Erfindung gezeigt.
  • 15 zeigt einen RA-Treiber RAD21A, der ein RA-Signal RA00 und ein komplementäres RA-Signal RAB00 erzeugt. Es ist auch ein RA-Treiber RAD21B gezeigt, der ein RA-Signal RA02 und ein komplementäres RA-Signal RAB02 erzeugen kann. Die Bezugszeichen für einen RA-Treiber RAD21B sind in Klammern gezeigt. Die RA-Treiber RAD21A und RAD21B bilden zusammen den RA-Treiber RAD21 in 1 und 2.
  • Der RA-Treiber RAD21 kann ähnliche Elemente wie der RA-Treiber RAD11 haben, und diese Elemente werden hier mit den gleichen Bezugszeichen verwendet.
  • Der RA-Treiber RAD21A kann einen Decodierer 100, ein UND-Gatter 101, Inverter 102 und 103, ein NOR-Gatter 109 und Transistoren 104, 105 und 108 aufweisen. Der Decodierer 100 empfängt Reihenadressen X0 und X1 als Eingangssignale und erzeugt ein Ausgangssignal, das an einem Eingang des UND-Gatters 101 empfangen wird. Das UND-Gatter 101 kann ein Steuersignal RAE an einem weiteren Eingang empfangen und kann ein Ausgangssignal den Eingängen der Inverter 102 und 103 und dem NOR-Gatter 109 zuführen. Der Inverter 103 kann ein komplementäres RA-Signal RAB00 als ein Ausgangssignal erzeugen. Der Inverter 102 kann ein Ausgangssignal an ein Gate des Transistors 104 ausgeben. Der Transistor 104 kann eine Source, die mit einem erhöhten Spannungsversorgungspotential verbunden ist, und ein Drain haben, das mit dem RA-Signal RA00 verbunden ist. Das Steuersignal RANE kann mit einem Eingang des NOR-Gatters 109 und einem Gate des Transistors 108 verbunden sein. Das NOR-Gatter 109 kann einen Ausgang haben, der mit einem Gate des Transistors 105 verbunden ist. Der Transistor 105 hat ein Drain, das mit einem RA-Signal RA00 verbunden ist, und eine Source, die mit einem Wortleitungserdepotential GNDXDEC verbunden ist. Der Transistor 108 hat eine Source, die mit einer peripheren Erde GND verbunden ist, und ein Drain, das mit dem RA-Signal RA00 verbunden ist. Der Transistor 104 kann ein p-Typ-IGFET sein. Die Transistoren 105 und 108 können n-Typ-IGFET sein.
  • Ein peripheres Erdepotential GND kann als eine Erde für den Decodierer 100, das UND-Gatter 101, das NOR-Gatter 109 und den Inverter 102 und 103 verbunden sein.
  • Die Funktionalität des RA-Treibers RAD21A wird nachfolgend beschrieben.
  • Wenn das Steuersignal RAE auf niedrigem Niveau ist, kann der Ausgang des UND-Gatters 101 auf einem niedrigen Niveau sein. Wenn der Ausgang des UND-Gatters 101 auf niedrigem Niveau ist, kann der Inverter 103 einen hohen Ausgang an das komplementäre RA-Signal RAB00 anlegen. Der Inverter 102 kann ein hohes Niveau an das Gate des Transistors 104 anlegen, wodurch der Transistor 104 ausgeschaltet wird. Wenn das Steuersignal RANE hoch ist, kann der Transistor 108 eingeschaltet werden und zieht das RA-Signal RA00 auf niedriges Niveau durch den Stromweg 4. Das NOR-Gatter 101 kann ein niedriges Niveau an das Gate des Transistors 105 anlegen und der Transistor 105 wird dadurch ausgeschaltet. Wenn das Steuersignal RANE auf niedrig ist, wird der Transistor 108 ausgeschaltet. Das NOR-Gatter 109 kann ein hohes Niveau an das Gate des Transistors 105 anlegen und der Transistor 105 wird dann eingeschaltet. Das RA-Signal RA00 kann dann auf ein niedriges Niveau durch den Stromweg 2 gezogen werden.
  • Wenn das Steuersignal RAE hoch ist, und die Reihenadressen (X1, X0) in einem Auswahlzustand sind, der für den Decodierer 100 des RA-Treibers RAD21A {niedrig, niedrig} sein kann, kann der Ausgang des Decodierers 100 hoch werden. Wenn der Ausgang des Decodierers 100 hoch ist und das Steuersignal RAE hoch ist, kann das Ausgangssignal des UND-Gatters 101 hoch werden. Wenn der Ausgang des UND-Gatters 101 hoch ist, kann der Inverter 103 ein niedriges komplementäres RA-Signal RAB00 erzeugen. Wenn das Steuersignal RAE hoch ist, kann das Steuersignal RANE niedrig sein. Auf diese Art und Weise kann das NOR-Gatter 109 als ein Inverter bezüglich des Ausgangssignals bzw. Ausgangs des UND-Gatters 101 wirken. Wenn das Steuersignal RANE niedrig ist, ist der Transistor 108 ausgeschaltet. Wenn der Ausgang des UND-Gatters 101 hoch ist, kann der Inverter 102 ein niedriges Signal an das Gate des Transistors 104 anlegen, wodurch der Transistor 104 eingeschaltet wird. Das NOR-Gatter 109 kann ein niedriges Signal an das Gate des Transistors 105 anlegen, wodurch der Transistor 105 ausgeschaltet wird. Wenn der Transistor 104 eingeschaltet ist und die Transistoren 105 und 108 ausgeschaltet sind, kann das RA-Signal RA00 auf ein erhöhtes (Boosted) hohes Potential gezogen werden. Das RA-Signal RA00 kann somit auf hohem Niveau sein und das komplementäre RA-Signal RAB00 ist damit auf niedrigem Niveau.
  • Wenn das Steuersignal RAE hoch ist und der RA-Treiber RAD11A Reihenadressen (X1, X0) mit einem anderen Wert als {niedrig, niedrig} empfängt, ist der Ausgang des Decodierers 100 auf niedrigem Niveau. Wenn der Ausgang des Decodierers 100 niedrig ist, kann der Ausgang des UND-Gatters 101 niedrig sein. Der Inverter 103 kann somit ein erhöhtes Potential an das komplementäre RA-Signal RAB00 anlegen und das komplementäre RA-Signal RAB00 kann hoch sein. Der Inverter 102 kann ein erhöhtes Potential (hohes Niveau) an das Gate des Transistors 104 anlegen. Der Transistor 104 kann somit ausgeschaltet werden. Wenn das Steuersignal RANE hoch ist, kann der Transistor 108 eingeschaltet werden und kann das RA-Signal RA00 auf niedriges Niveau durch den Stromweg 4 herunterziehen. Das NOR-Gatter kann auch ein niedriges Niveau an das Gate des Transistors 105 anlegen und der Transistor 105 wird dann ausgeschaltet. Wenn das Steuersignal RANE niedrig ist, wird der Transistor 108 ausgeschaltet. Das NOR-Gatter 109 kann auch ein hohes Niveau an das Gate des Transistors 105 anlegen und der Transistor 105 wird dann eingeschaltet. Das RA-Signal RA00 kann durch den Stromweg 2 auf niedriges Niveau heruntergezogen werden.
  • Um ausreichend Strom für die Entladung des RA-Signals RA00 aufnehmen zu können, kann der Transistor 108 relativ groß im Vergleich mit den anderen Transistoren z. B. dem Transistor 105, sein. Der Transistor 108 kann auch relativ groß im Vergleich mit dem Transistor T4 sein, der in dem Unterdecodiererblock SB0000, der in 12 gezeigt ist, erläutert ist.
  • Der Transistor 108 kann als Entladevorrichtung verwendet werden bzw. ausgelegt sein, in der ein Entladestromweg 4 vorgesehen ist. Auf diese Art und Weise kann der Transistor 108 einen Strom aufnehmen, der für das Schalten einer Unterwortleitung SWL von hoch nach niedrig verwendet wird. Der Transistor 108 kann eine Gateweite haben, die eine ausreichende Stromaufnahmefähigkeit für das Schalten einer Unterwortleitung SWL von einem hohen Niveau auf ein niedriges Niveau in der erforderlichen Minimalzeit bereitstellt. Dies ermöglicht, dass sich eine Unterwortleitung SWL von einem erhöhten (Boosted) Potentialniveau auf ein niedriges Niveau (Erde) mit einer hohen Geschwindigkeit am Ende eines Speicherzellenzugriffzyklus ändern kann.
  • Eine Steuerschaltung (nicht gezeigt) kann Steuersignale (RAE und RANE) erzeugen. Das Steuersignal RANE kann von einem hohen Niveau auf ein niedriges Niveau nach einer vorgegebenen Zeitdauer übergehen, nachdem eine Reihenadresse XADD empfangen worden ist. Das Steuersignal RAE kann von einem niedrigen Niveau auf ein hohes Niveau nach einer vorgegebenen Zeitdauer übergehen, nachdem das Steuersignal RANE auf ein niedriges Niveau übergegangen ist. Das Steuersignal RAE kann wieder auf ein niedriges Niveau zurückgehen und das Steuersignal RANE kann auf ein hohes Niveau zurückgehen am Ende eines Zugriffszyklus.
  • Das Steuersignal RANE kann ein erhöhtes Potential haben, wenn es hoch ist. Auf diese Art und Weise kann der Transistor 108 ein erhöhtes Potential an einem Steuergate empfangen, wenn er bzw. es freigegeben ist, was einen Weg mit niedriger Impedanz bereitstellt und eine Erhöhung des Stromvermögens im Vergleich zu einem nicht erhöhten Potential bereitstellt, das an einem Steuergate empfangen wird.
  • Die Transistoren T5 und 105 können als Haltevorrichtungen ausgelegt sein, in denen ein Stromweg 2 bereitgestellt ist, der die unausgewählten Unterwortleitungen SWL auf einem Erdeniveau festhalten kann. Die Transistoren T4 und 105 benötigen somit kein großes Stromaufnahmevermögen. Bei kleineren Bauelementegrößen können die Transistoren T4 und 105 ein ausreichendes Stromvermögen bereitstellen, um unausgewählte Unterwortleitungen SWL auf Erdeniveau festzuhalten, während ein Rauschen unterdrückt wird, das innerhalb des peripheren Erdepotentials GND erzeugt wird. Insbesondere können die Transistoren T4 und 105 ein Rauschen unterdrücken, das durch Stromspitzen erzeugt wird. In diesem Fall kann das Erdeniveau das Wortleitungserdepotential GNDXDEC sein.
  • Unter Bezugnahme auf 12 in Verbindung mit 15 kann, wenn der Transistor T2 innerhalb des Unterdecodiererblocks SB0000 eingeschaltet ist (die Hauptwortleitung MWL00 ist auf hohem Niveau) und das Steuersignal RANE hoch ist, der Transistor 108 eingeschaltet werden und das RA-Signal RA00 kann elektrisch mit der peripheren Erde GND verbunden werden. In diesem Fall kann der Stromweg 4 zum Entfernen der Ladung der Unterwortleitung SWL0000 verwendet werden.
  • Wenn das Steuersignal RAE hoch ist, ist das Steuersignal RANE niedrig, und wenn die Reihenadressen (X1, X0) einen Wert {niedrig, niedrig} haben, kann der RA-Treiber RAD21A ein RA-Signal RA00 mit einem hohen Niveau und ein komplementäres RA-Signal RAB00 mit einem niedrigen Niveau ausgeben.
  • Wenn das Steuersignal RAE hoch ist, das Steuersignal RANE niedrig ist und die Reihenadressen (X1, X0) nicht einen Wert {niedrig, niedrig} haben, kann der RA-Treiber RAD21A ein RA-Signal RA00 mit einem niedrigen Niveau und ein komplementäres RA-Signal RAB00 mit hohem Niveau ausgeben.
  • 15 erläutert ein schematisches Schaltungsdiagramm des RA-Treibers RAD21B. Die allgemeinen Bezugszeichen für den RA-Treiber RAD21B sind in Klammern gezeigt. Der RA-Treiber RAD21B kann in der gleichen Art und Weise wie der RA-Treiber RAD21A aufgebaut sein. Der RA-Treiber RAD21B kann in der gleichen Art und Weise wie der RA-Treiber RAD21A arbeiten, mit der Ausnahme, dass der Decodierer 100' dafür freigegeben wird, ein hohes Logikniveau auszugeben, wenn die Reihenadressen (X1, X0) einen Wert {niedrig, hoch} haben.
  • Wie zuvor erwähnt wurde, können die RA-Treiber RAD21A und RAD21B zusammen den RA-Treiber RAD21 in 12 bilden.
  • In 1 sind in Klammern die RA-Treiber RAD21, RAD22, RAD23, RAD24 und RAD25 gemäß der Ausführungsform der Erfindung von 15 in einer Halbleiterspeichervorrichtung, z. B. einem DRAM 10 dargestellt.
  • Die RA-Treiber RAD22, RAD23, RAD24 und RAD25 haben einen ähnlichen Schaltungsaufbau wie der RA-Treiber RAD21.
  • Unter Bezugnahme auf 12 wird darauf hingewiesen, dass die Verdrahtung, die das periphere Erdepotential GND bereitstellt, und die Verdrahtung, die das Wortleitungserdepotential GNCXDEC bereitstellt, durch getrennte Verdrahtungen mit dem selben Erdeabschnitt GND PAD elektrisch verbunden sein können. Die Verdrahtung, die das Wortleitungserdepotential GNCXDEC bereitstellt, kann einen Verdrahtungswiderstand R1 haben. Die Verdrahtung, die eine periphere Erde GND bereitstellt, kann einen Verdrahtungswiderstand R2 haben. Potential änderungen innerhalb der einzelnen Verdrahtungen können aufgrund des Verdrahtungswiderstands R1 und des Verdrahtungswiderstands R2 voneinander getrennt sein.
  • Ein Entladestrom kann primär durch die periphere Erde GND durch den Stromweg 4 fließen. Dieser Entladestrom kann das Entladen der Kapazität der Unterwortleitung SWL0000, der Diffusionskapazität der Transistoren T2 und T4, der Gatekapazität des Transistors T3, der Kapazität des RA-Signals RA00 usw. umfassen. Durch Bereitstellen getrennter Verdrahtungen kann ein Rauschen, das durch das Entladen einer Unterwortleitung SWL0000 auf periphere Erde GND verursacht wird, von der Wortleitungserde GNDXDEC isoliert werden. Dies reduziert Rauschen auf unausgewählten Unterwortleitungen SWL. Obwohl die vorliegende Darstellung das Entladen der Unterwortleitung SWL0000 diskutiert, trifft das gleiche auch auf das Entladen jeder beliebigen Unterwortleitung SWL zu.
  • Auf diese Art und Weise kann verhindert werden, dass das Potential der Wortleitungserde GNDXDEC ansteigt, wenn die Unterwortleitung SWL0000 entladen wird. Das Potential der unausgewählten Unterwortleitungen, die elektrisch mit der Wortleitung GNDXDEC verbunden sind, bleibt somit auf niedrigem Niveau. Die Daten in den Speicherzellen, die mit den unausgewählten Unterwortleitungen verbunden sind, können somit nicht durch einen Verlust gestört werden, der durch eine Erhöhung des Potentials der unausgewählten Unterwortleitungen erzeugt wird.
  • Der Betrieb der Ausführungsform, die in 12 und 15 gezeigt ist, wird nachfolgend beschrieben.
  • In 16 ist ein Zeitdiagramm dargestellt, das die Stromwege zu den Unterwortleitungen und von den Unterwortleitungen während eines Zugriffszyklus gemäß einer Ausführungsform der vorliegenden Erfindung erläutert.
  • Das Zeitdiagramm in 16 umfasst eine Reihenadresse XADD, eine Hauptwortleitung MWL00, Steuersignale RAE und RANE, ein RA-Signal RA00, ein komplementäres RA-Signal RAB00, eine Unterwortleitung SWL0000, eine Unterwortleitung SWL0002, eine Unterwortleitung SWL0100 und eine Unterwortleitung SWL0102. Die Reihenadresse XADD kann einer Vielzahl von Reihenadressen {Xj, ..., X2, X1, X0} entsprechen, die für die Auswahl einer Unterwortleitung SWL verwendet werden.
  • Vor der Zeit t11 kann die Reihenadresse XADD einen Wert haben, der die Unterwortleitung SWL0000 nicht auswählt. Die Hauptwortleitung MWL00 kann auf niedrigem Niveau sein. Das Steuersignal RAE kann auf niedrigem Niveau sein. Das Steuersignal RANE kann auf hohem Niveau sein. Das RA-Signal RA00 kann auf niedrigem Niveau sein. Das komplementäre RA-Signal RAB00 kann auf hohem Niveau sein. Die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können alle den unausgewählten Zustand (niedrig) haben und können auf Erdepotential sein.
  • Zu dieser Zeit kann, da die komplementären RA-Signale RAB00 und RAB02 auf hohem Niveau sind, der Transistor T4 (12) innerhalb des Unterdecodiererblocks SB eingeschaltet sein und die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können auf niedrigem Niveau durch den Stromweg 1 festgehalten sein.
  • Zum Zeitpunkt t11 kann sich die Reihenadresse XADD auf einen Wert ändern, der der Auswahl der Unterwortleitung SWL0000 entspricht. Nach einer Laufzeit zum Zeitpunkt t12 kann der XDEC1 die Hauptwortleitung MWL00 aktivieren. Zum Zeitpunkt t12 kann somit die Hauptwortleitung MWL00 auf ein hohes Potential übergehen. Das hohe Potential kann ein erhöhtes (Boosted) hohes Potential sein. Um den Zeitpunkt t12 herum (eine vorgegebene Verzögerungszeit von der Änderung des Reihenadressignals (XADD) aus) kann eine Steuerschaltung (nicht gezeigt) das Steuersignal RANE von einem hohen Niveau auf ein niedriges Niveau bringen. Zu dieser Zeit kann, da die komplementären RA-Signale RAB00 und RAB02 auf hohem Niveau sind, der Transistor T4 (in 12) innerhalb der Unterdecodiererblöcke SB eingeschaltet werden und die Unterwortleitungen SWL0000 und SWL0002, SWL0100 und SWL0102 können auf niedrigem Niveau durch den Stromweg 1 festgehalten sein. Da die Hauptwortleitung MWL00 hoch ist und die RA-Signale RA00 und RA02 auf einem niedrigen Niveau sind, kann der Transistor T2 innerhalb der Unterdecodiererblöcke SB0000 und SB0002 eingeschaltet werden. Da die Steuersignale RANE und RAE auf einem niedrigen Niveau sind, können die Stromwege 2 innerhalb der RA-Treiber RAD21A und RAD21B eingeschaltet werden. Die Unterwortleitungen SWL0000 und SWL0002 können somit auf niedrigem Niveau durch den Stromweg 2 festgehalten werden.
  • Nach einer vorgegebenen Verzögerungszeit von dem Übergang auf das niedrige Niveau des Steuersignals RANE aus kann eine Steuerschaltung (nicht gezeigt) das Steuersignal RAE von einem niedrigen Niveau auf ein hohes Niveau bringen. Dies ist zum Zeitpunkt t13 dargestellt.
  • Wenn das Steuersignal RAE hoch wird, kann der RA-Treiber RAD21 ein hohes RA-Signal RA00 und ein niedriges komplementäres RA-Signal RAB00 bereitstellen. Das RA-Signal RA00 kann auf einem erhöhten Potential sein. Wenn das RA-Signal RA00 hoch ist, kann die Unterwortleitung SWL0000 durch den Transistor T2 innerhalb des Unterdecodiererblocks SB0000 auf ein hohes Niveau (auf ein erhöhtes Potential) getrieben werden. Dies ist beim Zeitpunkt t14 dargestellt.
  • Wenn die Unterwortleitung SWL0000 auf einem hohen Niveau ist, kann auf die Speicherzelle zugegriffen werden und Daten, die gespeichert sind, können auf die Bitleitung BT2 ausgegeben werden.
  • Da die Hauptwortleitung MWL01 auf einem niedrigen Niveau ist, das RA-Signal RA00 auf hohem Niveau ist und das komplementäre RA-Signal RAB00 auf niedrigem Niveau ist, können die Transistoren T2 und T4 innerhalb des Unterwortblocks SB0100 ausgeschaltet sein und der Transistor T3 kann eingeschaltet sein. Auf diese Art und Weise kann der Stromweg 3 freigegeben werden, um die Unterwortleitung SWL0100 auf niedrigem Niveau festzuhalten.
  • Nach einer vorgegebenen Zeit (Zeit t15), die auf der maximalen Zeit beruht, die für den Zugriff auf eine Speicherzelle erforderlich ist, kann die Steuerschaltung (nicht gezeigt) das Steuersignal RAE auf niedriges Niveau und das Steuersignal RANE auf hohes Niveau steuern.
  • Zum Zeitpunkt t15 innerhalb des RA-Treibers RAD21A kann auch der Transistor 105 ausgeschaltet und der Transistor 108 kann eingeschaltet sein. Innerhalb des RA-Treibers RAD21A kann der Stromweg 2 ausgeschaltet sein und der Stromweg 4 kann eingeschaltet sein. Der RA-Treiber RAD21A kann das RA-Signal RA00 auf ein niedriges Niveau treiben und das komplementäre RA-Signal RAB00 auf ein hohes Niveau. Das RA-Signal RA00 entlädt beim Übergang auf das niedrige Niveau die Unterwortleitung SWL0000. Da das komplementäre RA-Signal RAB00 hoch ist, kann der Stromweg 1 innerhalb des Unterwortblocks SB0000 auch eingeschaltet sein. Der Stromweg 1 innerhalb des Unterblocks SB0000 kann jedoch durch den Transistor T4 gehen. Der Transistor T4 kann eine signifikant kleinere Stromaufnahmekapazität im Vergleich zum Transistor 108 innerhalb des RA-Treibers RAD21A haben. Eine größere Menge von Entladestrom kann deshalb durch den Stromweg 4 anstelle durch den Stromweg 1 fließen. Auf diese Art und Weise kann das Schaltrauschen an der peripheren Erde GND auftreten, während es auf der Wortleitungserde GNDXDEC minimiert ist.
  • Innerhalb des RA-Treibers RAD21B kann der Transistor 105' ausgeschaltet sein und der Transistor 108' kann eingeschaltet sein. Der Stromweg 2 kann ausgeschaltet sein und der Stromweg 4 kann eingeschaltet sein. Die Unterwortleitung SWL0002 kann deshalb auf das niedrige Niveau durch die Stromwege 1 und 4 festgehalten sein.
  • Da das RA-Signal RA00 auf niedrigem Niveau ist, kann der Transistor T3 innerhalb des Unterblockdecodierers SB0100 ausgeschaltet sein und der Stromweg 3 kann gesperrt sein. Da das komplementäre RA-Signal RAB00 hoch ist, kann jedoch der Transistor T4 innerhalb des Unterblockdecodierers SB0100 eingeschaltet sein und der Stromweg 1 kann freigegeben sein. Auf diese Art und Weise kann die Unterwortleitung SWL0100 auf einem niedrigen Potential durch den Stromweg 1 bei einer Zeit t15 festgehalten sein.
  • Die Unterwortleitung SWL0102 kann noch auf einem niedrigen Potential durch den Stromweg 1 durch den Unterblockdecodierer SB0102 festgehalten sein.
  • Zu dem Zeitpunkt t16 kann sich die Reihenadresse auf einen Zustand entsprechend einer Adresse ändern, wo weder die Wortleitung MWL00 noch die Hauptwortleitung MWL01 aktiv ist. Die Hauptwortleitung MWL00 kann somit auf ein niedriges Niveau übergehen.
  • Wenn die Hauptwortleitung MWL00 auf einem niedrigen Niveau ist, dann ist der Transistor T2 innerhalb der Unterblöcke SB0000 und SB0002 ausgeschaltet. Dies kann die Stromwege 4 (innerhalb der RA-Treiber RAD21A und RAD21B) sperren und die Unterwortleitungen SWL0000 und SWL0002 können auf einem niedrigen Niveau durch die Stromwege 1 der Unterdecodiererblöcke SB0000 bzw. SB0002 festgehalten werden.
  • Innerhalb jedes Unterdecodiererblocks SB kann der Transistor T2 ein großes Stromvermögen (im Vergleich z. B. zu dem Transistor T4) haben, um zu ermöglichen, dass die zugehörige Unterwortleitung SWL schnell ansteigen kann. Der Transistor T2 kann in dem Entladestromweg verwendet werden, um ein schnelles Abfallen von SWL zu ermöglichen. Auf diese Art und Weise kann eine Zugriffszeit mit einer hohen Geschwindigkeit erreicht werden.
  • Durch Bereitstellen des Transistors 108 innerhalb des RA-Treibers RAD21A mit einem wesentlich höheren Stromaufnahmevermögen als der Transistor T4 innerhalb des Unterblocks SB0000 kann ein großer Teil des Entladestroms, wenn die Unterwortleitung SWL0000 von dem erhöhten hohen Potential auf ein niedriges Potential geschaltet wird, auf die periphere Erde GND durch den Stromweg 4 fließen. Ein kleinerer Teil des Entladestroms kann zu der Wortleitungserde GNDXDEC durch den Stromweg 1 fließen. Auf diese Art und Weise kann die periphere Erde GND einen Strom aufnehmen, während die Wortleitungserde GNDXDEC ”ruhig” verbleibt. Die unausgewählten Unterwortleitungen SWL0002, SWL0100 und SWL0102 werden somit nicht nachteilig beeinflusst.
  • Unter Verwendung der Ausführungsform der Erfindung, die in 12, 15 und 16 dargestellt ist, können Rauschspitzen auf den Erdeleitungen, die durch ein Entladen ausgewählter Wortleitungen verursacht werden, derart reduziert werden, dass unausgewählte Wortleitungen nicht beeinträchtigt werden. Dies kann nachteilige Einflüsse auf die Datenunversehrtheit reduzieren.
  • Eine weitere Ausführungsform der vorliegenden Erfindung wird nachfolgend gemäß 12, 17 und 18 erläutert.
  • Der Aufbau der Halbleitervorrichtung kann ähnlich zu dem Aufbau sein, der in 1 dargestellt ist, mit der Ausnahme, dass die RA-Treiber RAD31, RAD32, RAD33, RAD34 und RAD35 verwendet werden.
  • Unter Bezugnahme auf 12 kann in der Ausführungsform der Erfindung gemäß 17 und 18 der RA-Treiber RAD31 verwendet werden.
  • Unter Bezugnahme auf 17 wird nachfolgend ein schematisches Schaltungsdiagramm des RA-Treibers RAD31 gemäß einer Ausführungsform der Erfindung erläutert.
  • 17 zeigt einen RA-Treiber RAD31A, der ein RA-Signal RA00 und komplementäres RA-Signal RAB00 erzeugen kann. Es ist auch der RA-Treiber RAD31B dargestellt, der ein RA-Signal RA02 und ein komplementäres RA-Signal RAB02 erzeugen kann. Die Bezugszeichen für den RA-Treiber RAD31B sind in Klammern dargestellt. Die RA-Treiber RAD31A und RAD31B bilden zusammen den RA-Treiber RAD21 der 1 und 12.
  • Der RA-Treiber RAD31 kann ähnliche Bestandteile wie die RA-Treiber RAD11 und RAD21 haben, wobei diese Bestandteile mit den gleichen Bezugszeichen bezeichnet sind.
  • Der RA-Treiber RAD31A kann einen Decodierer 100, UND-Gatter 101 und 112, einen Inverter 103, ein NOR-Gatter 111, ein Logikgatter 110 und Transistoren 104, 105 und 108 aufweisen. Der Decodierer 100 kann Reihenadressen X0 und X1 als Eingänge empfangen und einen Ausgang erzeugen, der von einem Eingang der UND-Gatter 101 und 112 empfangen wird. Das UND-Gatter 101 kann ein Steuersignal RAE als einen weiteren Eingang empfangen und einen Ausgang RAE1 den Eingängen des Inverters 103, des Logikgatters 110 und des NOR-Gatters 111 eingeben. Der Inverter 103 kann ein komplementäres RA-Signal RAB00 als einen Eingang bereitstellen. Das UND-Gatter 112 kann ein Steuersignal RANE als einen Eingang empfangen und kann einen Ausgang RANE1, der mit einem Eingang des Logikgatters 110, einem Eingang des NOR-Gatters 111 und mit einem Steuergate des Transistors 108 verbunden ist, bereitstellen. Das Logikgatter 110 kann einen Ausgang Q1 haben, der mit einem Gate des Transistors 104 verbunden ist. Der Transistor 104 kann eine Source, die mit einem Spannungspotential verbunden ist, und ein Drain haben, das mit dem RA-Signal RA00 verbunden ist. Das NOR-Gatter 111 kann einen Ausgang Q2 haben, der mit einem Gate des Transistors 105 verbunden ist. Der Transistor 105 kann ein Drain, das mit einem RA-Signal RA00 verbunden ist, und eine Source haben, die mit dem Wortleitungserdepotential GNDXDEC verbunden ist. Der Transistor 108 kann eine Source, die mit der peripheren Erde GND verbunden ist, und ein Drain haben, das mit dem RA-Signal RA00 verbunden ist. Der Transistor 104 kann ein p-Typ-IGFET sein. Die Transistoren 104 und 108 können n-Typ-IGFETs sein.
  • Ein peripheres Erdepotential GND kann als Erde für den Decodierer 100, die UND-Gatter 101 und 102, das Logikgatter 110, das NOR-Gatter 111 und den Inverter 103 verbunden sein.
  • Die Funktion des RA-Treibers RAD31A wird nachfolgend beschrieben.
  • Wenn das Steuersignal RAE auf niedrigem Niveau ist, kann der Ausgang RAE1 des UND-Gatters 101 auf niedrigem Niveau sein. Wenn der Ausgang des UND-Gatters 101 auf niedrigem Niveau ist, kann der Inverter 103 einen hohen Ausgang an das komplementäre RA-Signal RAB00 anlegen. Das Logikgatter 110 kann ein hohes Niveau an das Gate des Transistors 104 anlegen, wodurch der Transistor 104 ausgeschaltet wird. Wenn das Steuersignal RANE auf niedrigem Niveau ist, kann der Ausgang RAE1 des UND-Gatters 112 niedrig sein und der Transistor 108 kann ausgeschaltet sein. Das NOR-Gatter 111 kann auch ein hohes Niveau an das Gate des Transistors 105 anlegen und der Transistor 105 wird eingeschaltet. Das RA-Signal RA00 kann durch den Stromweg 2 auf niedriges Niveau gezogen werden. Wenn das Steuersignal RANE hoch ist und der Ausgang des Decodierers 100 niedrig ist, kann das UND-Gatter 112 einen Ausgang RANE1 mit einem niedrigen Logikniveau bereitstellen. In diesem Fall kann der Transistor 108 ausgeschaltet werden und der Transistor 105 kann eingeschaltet werden und das RA-Signal RA00 kann auf niedriges Niveau durch den Stromweg 2 gezogen werden. Wenn das Steuersignal RANE hoch ist und der Ausgang des Decodierers 100 hoch ist, kann jedoch der Transistor 108 eingeschaltet werden und er kann das RA-Signal RA00 durch den Stromweg 4 auf niedriges Niveau herunterziehen. Das NOR-Gatter 111 kann ein niedriges Niveau an das Gate des Transistors 105 anlegen und der Transistor 105 kann somit ausgeschaltet werden.
  • Wenn das Steuersignal RAE hoch ist, und die Reihenadressen (X1, X0) in dem Auswählzustand sind, der für den Decodierer 100 des RA-Treibers RAD31A {niedrig, niedrig} sein kann, wird der Ausgang des Decodierers 100 hoch. Wenn der Ausgang des Decodierers 100 hoch ist und das Steuersignal RAE hoch ist, kann der Ausgang RAE1 des UND-Gatters 101 hoch werden. Wenn der Ausgang RAE1 des UND-Gatters 101 hoch ist, kann der Inverter 103 ein niedriges komplementäres RA-Signal RAB00 erzeugen. Wenn das Steuersignal RAE hoch ist, kann das Steuersignal RANE niedrig sein. Auf diese Art und Weise kann der Ausgang RANE1 des UND-Gatters 112 niedrig sein und das NOR-Gatter 111 kann als ein Inverter bezüglich des Ausgangs des UND-Gatters 101 arbeiten. Wenn der Ausgang RANE1 des UND-Gatters 112 niedrig ist, kann der Transistor 108 ausgeschaltet werden. Wenn der Ausgang des UND-Gatters 101 hoch ist und der Ausgang RANE1 des UND-Gatters 112 niedrig ist, kann das Logikgatter 110 ein niedriges Signal an das Gate des Transistors 104 anlegen, wodurch der Transistor 104 eingeschaltet werden kann. Das NOR-Gatter 111 kann ein niedriges Signal an das Gate des Transistors 105 anlegen, wodurch der Transistor 105 ausgeschaltet wird. Wenn der Transistor 104 eingeschaltet wird und die Transistoren 105 und 108 ausgeschaltet sind, kann das RA-Signal RA00 auf ein erhöhtes Hochpotential hochgezogen werden. Das RA-Signal RA00 kann somit hoch sein und das komplementäre RA-Signal kann somit niedrig sein.
  • Wenn das Steuersignal RAE hoch ist und der RA-Treiber RAD11A die Reihenadressen (X1, X2) mit einem Wert empfängt, der nicht {niedrig, niedrig} ist, ist der Ausgang des Decodierers 100 auf niedrigem Niveau. Wenn der Ausgang des Decodierers 100 auf niedrigem Niveau ist, kann der Ausgang des UND-Gatters 101 auf niedrigem Niveau sein. Der Inverter 103 kann somit ein erhöhtes Potential an das komplementäre RA-Signal RAB00 anlegen und das komplementäre RA-Signal RAB00 kann auf hohem Niveau sein. Das Logikgatter 110 kann ein erhöhtes Potential (hohes Niveau) an das Gate des Transistors 104 anlegen. Der Transistor 104 ist deshalb ausgeschaltet. Wenn das Steuersignal RANE hoch ist, und der Ausgang des Decodierers 100 hoch ist, kann der Ausgang RANE1 des UND-Gatters 112 hoch sein. Der Transistor 108 kann somit eingeschaltet sein und kann das RA-Signal RA00 auf niedriges Niveau durch den Stromweg 4 herunterziehen. Das NOR-Gatter 111 kann ein niedriges Niveau an das Gate des Transistors 105 (Q2) anlegen und der Transistor 105 wird ausgeschaltet. Wenn das Steuersignal RANE hoch und der Ausgang des Decodierers 100 niedrig ist, ist der Ausgang RANE1 des UND-Gatters 112 niedrig sein. Der Transistor 108 kann somit ausgeschaltet sein. Der Ausgang (Q2) des NOR-Gatters 111 kann hoch sein. Der Transistor 105 ist somit eingeschaltet und kann das RA-Signal RA00 auf ein niedriges Potential über den Stromweg 2 herunterziehen. Wenn das Steuersignal RANE niedrig ist, kann der Ausgang RANE1 des UND-Gatters 112 auf niedrigem Niveau sein und der Transistor 108 kann ausgeschaltet sein. Das NOR-Gatter 111 kann auch ein hohes Niveau an das Gate Q2 des Transistors 105 anlegen und der Transistor 105 schaltet ein. Das RA-Signal RA00 kann über den Stromweg 2 auf niedriges Niveau heruntergezogen werden.
  • Um einen ausreichenden Strom für Entladung des RA-Signal RA00 aufnehmen zu können, kann der Transistor 108 relativ groß im Vergleich mit anderen Transistoren, z. B. dem Transistor 105 sein. Der Transistor 108 kann auch relativ groß im Vergleich zu den Transistoren T4 sein, der in dem Unterdecodiererblock SB0000 gezeigt ist, der in 12 dargestellt ist.
  • Der Transistor 108 kann als Entladevorrichtung ausgelegt sein, in der ein Entladestromweg 4 vorgesehen ist. Auf diese Art und Weise kann der Transistor 108 einen Strom aufnehmen, der für das Schalten einer Unterwortleitung SWL von hoch nach niedrig verwendet wird. Der Transistor 108 kann eine Gateweite haben, die ein ausreichendes Stromaufnahmevermögen für das Schalten der Unterwortleitung SWL von hoch nach niedrig in der erforderlichen Minimalzeit bereitstellt. Dies ermöglicht, dass sich eine Unterwortleitung von einem erhöhten Potentialniveau auf ein niedriges Niveau (Erde) mit einer hohen Geschwindigkeit am Ende eines Speicherzellenzugriffszyklus ändern kann.
  • Eine Steuerschaltung (nicht gezeigt) kann Steuersignale RAE und RANE erzeugen. Das Steuersignal RANE kann von einem hohen Niveau auf ein niedriges Niveau zu einer vorgegebenen Zeitdauer übergehen, nachdem ein Reihenadresse XADD empfangen worden ist. Das Steuersignal RAE kann von niedrig nach hoch in einer vorgegebenen Zeitdauer übergehen, nachdem ein Steuersignal RANE auf niedriges Niveau übergegangen ist. Das Steuersignal RAE kann auf ein niedriges Niveau wieder zurückkehren und das Steuersignal RANE kann auf ein hohes Niveau an dem Ende eines Zugriffszyklus zurückkehren.
  • Der Ausgang RANE1 des UND-Gatters 112 kann ein erhöhtes Potential haben, wenn er auf hohem Niveau ist. Auf diese Art und Weise kann der Transistor 108 ein erhöhtes Potential an einem Steuergate empfangen, wenn er freigegeben ist, was einen Weg mit niedriger Impedanz bereitstellt und das Stromvermögen im Vergleich zu einem nicht erhöhten Potential erhöht, das an dem Steuergate empfangen wird.
  • Die Transistoren T4 und 105 können als Haltevorrichtungen ausgelegt sein, in denen ein Stromweg 2 bereitgestellt wird, der die unausgewählten Unterwortleitungen SWL auf Erdeniveau festhält. Die Transistoren T4 und 105 brauchen somit kein großes Stromaufnahmevermögen haben. Bei kleineren Vorrichtungsgrößen können die Transistoren T4 und 105 ein ausreichendes Stromvermögen bereitstellen, um unausgewählte Unterwortleitungen SWL auf Erdeniveau festhalten zu können, während ein Rauschen, das innerhalb des peripheren Erdepotentials GND erzeugt wird, unterdrückt wird. Insbesondere können die Transistoren T4 und 105 ein Rauschen unterdrücken, das durch Stromspitzen erzeugt wird, in diesem Fall kann das Erdeniveau das Wortleitungserdepotential GNDXDEC sein.
  • Gemäß 12 in Verbindung mit 17 kann der Transistor 108, wenn der Transistor T2 innerhalb des Unterdecodiererblocks SB0000 eingeschaltet ist (die Hauptwortleitung MWL00 ist hoch) und das Steuersignal RANE und der Ausgang des Decodierers 100 beide auf hohem Niveau sind, eingeschaltet werden und das RA-Signal RA00 kann elektrisch mit der peripheren Erde GND verbunden werden. In diesem Fall kann der Stromweg 4 dafür verwendet werden, Ladung von der Unterwortleitung SWL0000 zu entfernen.
  • Wenn das Steuersignal RAE hoch ist, das Steuersignal RANE auf niedrigem Niveau ist und die Reihenadressen (X1, X0) einen Wert {niedrig, niedrig} haben, kann der RA-Treiber RAD31A ein RA-Signal RA00 mit einem hohen Niveau und ein komplementäres RA-Signal RAB00 mit einem niedrigen Niveau ausgeben.
  • Wenn das Steuersignal RAE hoch ist, das Steuersignal RANE niedrig ist und die Reihenadressen (X1, X0) keinen Wert {niedrig, niedrig} haben, kann der RA-Treiber RAD31A ein RA-Signal RA00 mit einem niedrigen Niveau und ein komplementäres RA-Signal RAB00 mit einem hohen Niveau ausgeben.
  • 17 zeigt auch ein schematisches Schaltungsdiagramm des RA-Treibers RAD31B. Die allgemeinen Bezugszeichen für den RA-Treiber RAD31B sind in Klammern gezeigt. Der RA-Treiber RAD31B kann in der gleichen allgemeinen Art und Weise wie der RA-Treiber RAD31A aufgebaut sein. Der RA-Treiber RAD31B kann in der gleichen allgemeinen Art und Weise wie der RA-Treiber RAD31A arbeiten, mit der Ausnahme, dass der Codierer 100' freigegeben werden kann, um ein logisches Hoch auszugeben, wenn die Reihenadressen (X1, X0) den Wert {niedrig, hoch} haben.
  • Wie zuvor erwähnt wurde, können die RA-Treiber RAD31A und RAD31B zusammen den RA-Treiber RAD31 in 12 bilden.
  • In 1 sind in Klammern die RA-Treiber RAD31, RAD32, RAD33, RAD34 und RAD35 gemäß der Ausführungsform der Erfindung von 17 in einer Halbleiterspeichervorrichtung, z. B. einem DRAM 10, gezeigt.
  • Die RA-Treiber RAD32, RAD33, RAD34 und RAD35 haben einen ähnlichen bzw. identischen Schaltungsaufbau wie der RA-Treiber RAD31.
  • Unter Bezugnahme auf 12 wird darauf hingewiesen, dass die Verdrahtung, die das periphere Erdepotential GND bereitstellt, und die Verdrahtung, die das Wortleitungserdepotential GNCXDEC bereitstellt, durch getrennte Verdrahtungen mit dem gleichen Erdeabschnitt GND PAD elektrisch verbunden sein können. Die Verdrahtung, die das Wortleitungserdepotential GNCXDEC bereitstellt, kann einen Verdrahtungswiderstand R1 haben. Die Verdrahtung, die die periphere Erde GND bereitstellt, kann einen Verdrahtungswiderstand R2 haben. Potentialänderungen innerhalb der jeweiligen Verdrahtungen können aufgrund des Verdrahtungswiderstands R1 und des Verdrahtungswiderstands R2 voneinander getrennt werden.
  • Der Entladestrom kann primär durch die periphere Erde GND durch den Stromweg 4 fließen. Dieser Entladestrom kann das Entladen der Kapazität der Unterwortleitung SWL0000, der Diffusionskapazität der Transistoren T2 und T4, der Gatekapazität des Transistors T3, der Kapazität des RA-Signals RA00 usw. aufweisen. Durch Bereitstellen der getrennten Verdrahtungen kann ein Rauschen, das durch das Entladen einer Unterwortleitung SWL0000 auf peripherer Erde GND verursacht wird, von der Wortleitungserde GNDXDEC isoliert werden. Dies kann ein Rauschen auf unausgewählten Unterwortleitungen SWL reduzieren. Obwohl die Erläuterung das Entladen der Unterwortleitung SWL0000 diskutiert, ist das gleiche auch auf das Entladen jeder der Unterwortleitungen SWL zutreffend.
  • Auf diese Art und Weise kann verhindert werden, dass das Potential der Wortleitungserde GNDXDEC ansteigt, wenn die Unterwortleitung SWL0000 entladen wird. Das Potential der unausgewählten Unterwortleitungen, die elektrisch mit der Wortleitungserde GNDXDEC verbunden sind, kann deshalb auf niedrigem Niveau verbleiben. Die Daten in den Speicherzellen, die mit unausgewählten Unterwortleitungen verbunden sind, werden deshalb nicht durch einen Verlust gestört, der durch die Erhöhung des Potentials der unausgewählten Unterwortleitungen induziert wird.
  • Der Betrieb der Ausführungsform, die in 12 und 17 gezeigt ist, wird nachfolgend beschrieben.
  • In 18 ist ein Zeitdiagramm gezeigt, das Stromwege zu Wortleitungen und Stromwege von Wortleitungen weg während eines Zugriffszyklus gemäß einer Ausführungsform der Erfindung zeigt.
  • Das Zeitdiagramm von 18 umfasst eine Reihenadresse XADD, eine Hauptwortleitung MWL00, Steuersignale RAE und RANE, Ausgänge bzw. Ausgaben RAE1 und RAE1' der UND-Gatter 101 und 101', Ausgaben bzw. Ausgänge RANE1 und RANE1' der UND-Gatter 112 und 112', Ausgänge Q2 und Q2' der NOR-Gatter 111 und 111', RA-Signale RA00 und RA02, komplementäre RA-Signale RAB00 und RAB02, die Unterwortleitung SWL0000, die Unterwortleitung SWL0002, die Unterwortleitung SWL0100 und die Unterwortleitung SWL0102. Die Reihenadresse XADD kann einer Vielzahl von Reihenadressen {Xj, ..., X2, X1, X0} entsprechen, die für die Auswahl einer Unterwortleitung SWL verwendet werden können.
  • Vor dem Zeitpunkt t21 kann die Reihenadresse XADD einen Wert haben, der die Unterwortleitung SWL0000 nicht auswählt. Die Hauptwortleitung MWL00 kann auf niedrigem Niveau sein. Das Steuersignal RAE kann auf einem niedrigen Niveau sein. Das Steuersignal RANE kann auf einem hohen Niveau sein. Das RA-Signal RA00 kann niedrig sein. Das komplementäre RA-Signal RAB00 kann hoch sein. Die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können alle in dem unausgewählten Zustand (niedrig) und auf einem Erdepotential sein.
  • Zu dieser Zeit kann, da die komplementären RA-Signal RAB00 und RAB02 hoch sind, der Transistor T4 (12) innerhalb der Unterdecodiererblöcke SB eingeschaltet sein und die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können durch den Stromweg 1 auf niedrigem Niveau festgehalten sein.
  • Zum Zeitpunkt t21 kann sich die Reihenadresse XADD auf einen Wert ändern, der der Auswahl der Unterwortleitung SWL0000 entspricht. Nach einer Verzögerungszeit bzw. Laufzeit kann der Reihendecodierer XDEC1 eine Hauptwortleitung MWL00 zum Zeitpunkt t22 aktivieren. Zum Zeitpunkt t22 kann die Hauptwortleitung MWL00 somit auf ein hohes Potential übergehen. Das hohe Potential kann ein erhöhtes hohes Potential sein. Um den Zeitpunkt t22 herum (eine vorgegebene Verzögerungszeit von der Änderung des Reihenadresssignals XADD aus) kann auch eine Steuerschaltung (nicht gezeigt) das Steuersignal RANE von einem hohen Niveau auf ein niedriges Niveau bringen.
  • Zu dieser Zeit kann der Transistor, da die komplementären RA-Signale RAB00 und RAB02 hoch sind, innerhalb des Unterdecodiererblöcke SB (12) eingeschaltet werden und die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 können auf einem niedrigen Niveau durch den Stromweg 1 festgehalten sein. Da die Hauptwortleitung MWL00 hoch ist und die RA-Signale RA00 und RA02 auf einem niedrigem Niveau sind, ist jedoch der Transistor T2 innerhalb der Unterdecodiererblöcke SB0000 und SB0002 eingeschaltet. Da die Steuersignale RANE und RAE auf niedrigem Niveau sind, sind auch die Stromwege 2 innerhalb der RA-Treiber RAD31A und RAD31B eingeschaltet. Die Unterwortleitungen SWL0000 und SWL0002 können somit auf niedrigem Niveau durch den Stromweg 2 festgehalten sein.
  • Nach einer vorgegebenen Verzögerungszeit von dem Übergang des Steuersignals RANE auf niedriges Niveau aus, kann eine Steuerschaltung (nicht gezeigt) das Steuersignal RAE von niedrigem Niveau auf ein hohes Niveau bringen. Das ist beim Zeitpunkt t23 gezeigt.
  • Wenn das Steuersignal RAE hoch wird, kann der RA-Treiber RAD31 ein hohes RA-Signal RA00 und ein niedriges komplementäres RA-Signal RAB00 bereitstellen. Das RA-Signal RA00 kann auf einem erhöhten Potential sein. Wenn das RA-Signal RA00 hoch ist, kann die Unterwortleitung SWL0000 auf ein hohes Niveau (auf ein erhöhtes Potential) durch den Transistor T2 innerhalb des Unterdecodiererblocks SB0000 getrieben werden. Das ist beim Zeitpunkt t24 gezeigt.
  • Wenn die Unterwortleitung SWL0000 auf einem hohen Niveau ist, kann auf die Speicherzellen M1 zugegriffen werden und die Daten, die gespeichert sind, können auf die Bitleitung BT2 ausgegeben werden.
  • Da die Hauptwortleitung MWL01 auf niedrigen Niveau ist, das RA-Signal RA00 auf hohem Niveau und das komplementäre RA-Signal RAB00 auf niedrigen Niveau ist, können die Transistoren T2 und T4 innerhalb des Unterwortblocks SB0100 ausgeschaltet werden und der Transistor T3 kann eingeschaltet werden. Auf diese Art und Weise kann der Stromweg 3 für das Festhalten der Unterwortleitung SWL0100 auf niedrigem Niveau freigegeben sein.
  • Nach einer vorgegebenen Zeit t25, die auf der maximalen Zeit basiert, die für einen Zugriff auf eine Speicherzelle erforderlich ist, kann die Steuerschaltung (nicht gezeigt) das Steuersignal RANE auf hohes Niveau treiben. Es wird darauf hingewiesen, dass das Steuersignal RAE auf einem hohen Niveau zu dieser Zeit verbleiben kann.
  • Wenn das Steuersignal RAE auf einem hohen Niveau verbleibt, verbleibt der Ausgang RAE1 des UND-Gatters 101 auf einem hohen Niveau, wodurch das komplementäre RA-Signal RAB00 auf einem niedrigen Niveau verbleibt. Wenn das Steuersignal RANE hoch ist und der Ausgang des Decodierers 100 hoch ist, wird jedoch die Ausgabe RANE1 des UND-Gatters 112 hoch, was den Transistor 108 einschaltet. Wenn der Ausgang RANE1 des UND-Gatters 112 hoch ist, ist der Ausgang Q1 des Logikgatters 110 hoch und der Transistor 104 ist ausgeschaltet. Das RA-Signal RA00 kann deshalb niedrig sein. Innerhalb des RA-Treibers RAD31A kann somit der Stromweg 4 eingeschaltet werden.
  • Da das komplementäre RA-Signal RAB00 auf einem niedrigen Niveau bleibt, bleibt der Stromweg 1 innerhalb des Unterblocks SB0100 ausgeschaltet. Wenn das RA-Signal RA00 auf ein niedriges Niveau übergeht, kann deshalb die Unterwortleitung SWL0000 nur über den Stromweg 4 entladen werden. Der gesamte Entladestrom kann durch den Stromweg 4 fließen. Auf diese Art und Weise kann ein Schaltrauschen an der peripheren Erde GND auftreten, während es auf der Wortleitungserde GNDXDEC minimiert ist.
  • Innerhalb des RA-Treibers RAD31B kann der Transistor 106' eingeschaltet bleiben und die Unterwortleitung SWL0002 kann auf niedriges Niveau durch die Stromwege 1 und 2 festgehalten sein. Auf diese Art und Weise kann die Unterwortleitung SWL0002 gegenüber Rauschen auf der peripheren Erde GND isoliert werden.
  • Da das RA-Signal RA00 niedrig ist, kann der Transistor T3 innerhalb des Unterblockdecodierers SB0100 ausgeschaltet sein und der Stromweg 3 kann gesperrt sein. Da die Zeit zwischen der Zeit t25 und t26 sehr kurz ist, wird jedoch das Potential der Unterwortleitung SWL0100 nicht beeinflusst bzw. nicht beeinträchtigt.
  • Die Unterwortleitung SWL0102 kann immer noch auf einem niedrigen Niveau durch den Stromweg 1 durch den Unterblockdecodierer S80102 gehalten bleiben.
  • Nach einer vorgegebenen Zeitdauer (Zeit t26), nachdem das Steuersignal RANE auf hohes Niveau übergegangen ist, kann eine Steuerschaltung (nicht gezeigt) das Steuersignal RAE auf niedriges Niveau treiben. Zu dieser Zeit kann auch die Hauptwortleitung MWL00 auf niedriges Niveau zurückkehren. Wenn die Hauptwortleitung MWL00 auf niedrigem Niveau ist, ist der Transistor T2 innerhalb der Unterblockdecodierer SB0000 und SB0002 ausgeschaltet. Der Strom kann deshalb nicht von den Unterwortleitungen SWL0000 und SWL0002 durch die RA-Signale RA00 und RA02 fließen. Wenn das Steuersignal RAE niedrig ist, kann jedoch innerhalb des RA-Treibers RAD31A der Ausgang RAE1 des UND-Gatters 101 auf niedriges Niveau übergehen. Das komplementäre RA-Signal RAB00 kann somit auf hohes Niveau übergehen. Wenn die komplementären RA-Signale RAB00 und RAB02 hoch sind, können die Transistoren T4 innerhalb der Unterblockdecodierer SB0000, SB0002, SB0100 und SB0102 eingeschaltet sein. Auf diese Art und Weise können die Unterwortleitungen SWL0000, SWL0002, SWL0100 und SWL0102 durch den Stromweg 1 auf niedrigem Niveau festgehalten werden.
  • Zum Zeitpunkt t27 kann sich die Reihenadresse in einen Zustand entsprechend einer Adresse ändern, bei der weder eine Hauptwortleitung MWL00 noch eine Hauptwortleitung MWL01 aktiv sind.
  • Innerhalb jedes Unterdecodiererblocks SB kann der Transistor T2 eine größere Stromkapazität (im Vergleich zum Beispiel mit dem Transistor T4) haben, um zu ermöglichen, dass die jeweil ige Unterwortleitung SWL schnell ansteigen kann. Der Transistor T2 kann auch in dem Entladestromweg verwendet werden, um zu ermöglichen, dass SWL schnell fallen kann. Auf diese Art und Weise kann eine Zugriffszeit mit einer hohen Geschwindigkeit erhalten werden.
  • In der Ausführungsform, die in 12, 17 und 18 gezeigt ist, kann der Entladestrom zur peripheren Erde GND durch den Stromweg 4 fließen. Auf diese Art und Weise kann die periphere Erde GND Strom empfangen, während die Wortleitungserde GNDXDEC auf ”ruhig” verbleibt. Durch Festhalten der unausgewählten Wortleitungen SWL0002, SWL0100 und SWL0102 auf der Wortleitungserde GNDXDEC können deshalb unausgewählte Wortleitungen SWL0002, SWL0100 und SWL0102 nicht nachteilig beeinträchtigt werden.
  • Unter Verwendung der Ausführungsform, die in 12, 17 und 18 gezeigt ist, können Rauschspitzen auf den Erdeleitungen, die durch Entladen ausgewählter Wortleitungen verursacht werden können, derart reduziert werden, dass unausgewählte Wortleitungen nicht negativ beeinflusst werden. Dies kann nachteilige Effekte bezüglich der Datenunversehrtheit reduzieren.
  • In den offenbarten Ausführungsformen der Erfindung kann eine ausgewählte Wortleitung SWL vor einer Änderung einer Reihenadresse XADD deaktiviert werden. Um die Zykluszeit zu verbessern, kann es erforderlich sein, die internen Signalleitungen in Vorbereitung auf den nächsten aktiven Zyklus vorzuladen. Eine Unterwortleitung SWL braucht deshalb nur für eine vorgegebene Zeitdauer aktiviert sein, die für die Implementierung bzw. Durchführung der gewünschten Operation (z. B. Lesen, Schreiben oder Refresh) erforderlich ist.
  • Der Reihendecodierer XDEC kann eine Gruppe von Unterwortdecodiererblöcken SB durch Aktivieren einer Hauptwortleitung MWL auswählen, die mit der Gruppe verbunden ist. Die RA-Treiber RAD können als Decodierer ausgelegt sein, die einen Unterwortdecodiererblock SB aus der Gruppe von Unterwortdecodiererblöcken SB durch Aktivieren eines RA-Signals auswählen, das mit einem Unterwortdecodiererblock SB innerhalb der Gruppe verbunden ist.
  • Es wird darauf hingewiesen, dass die Ausführungsformen der Erfindung, die zuvor beschrieben wurden, nur exemplarisch sind und dass die vorliegende Erfindung nicht auf diese Ausführungsformen begrenzt ist. Spezielle Strukturen sind nicht auf die beschriebenen Ausführungsformen begrenzt.
  • Z. B. muss es nicht erforderlich sein, dass die Hauptwortleitungen in Unterwortleitungen unterteilt sind. Die Ausführungsformen sind auch auf den Fall anwendbar, in dem die Hauptwortleitungen direkt mit einer Reihe aus Speicherzellen verbunden sind. In diesem Fall kann die Hauptwortleitung zu einer rauschbehafteten Erde entladen werden, während die unausgewählten Wortleitungen elektrisch mit der ”ruhigen” Erde verbunden verbleiben, um nur ein Beispiel zu nennen.
  • Die periphere Erde GND und die Wortleitungserde GNDXDEC können mit unterschiedlichen Bondabschnitten verbunden sein. Die unterschiedlichen Bondabschnitte können miteinander durch eine Verdrahtung innerhalb des Anschlussrahmens verbunden sein, um nur ein Beispiel zu nennen. Auf diese Art und Weise kann die Verdrahtung innerhalb der Anschlussrahmen die Erhöhung des Widerstandes zwischen der peripheren Erde GND und der Wortleitungserde GNDXDEC bewirken und Rauschen kann dadurch reduziert werden.
  • Obwohl das erhöhte Spann ungsversorgungspotential für ausgewählte Signale verwendet wird, ist es auch möglich, eine Spannungsversorgung zu verwenden, die nicht erhöht ist. Spannungsversorgungen können intern geregelt sein oder extern bezüglich des Chips vorgesehen sein, um nur zwei Beispiele zu nennen.
  • Die n-Typ-IGFETs und die p-Typ-IGFETs können Metalloxidhalbleiter (MOSFETs) sein, um nur ein Beispiel zu nennen.

Claims (20)

  1. Halbleiterspeichervorrichtung, die aufweist: eine Vielzahl von Wortleitungen (SWLxx), wobei jede Wortleitung über eine entsprechende Auswahlschaltung mit einer Vielzahl von Speicherzellen (Mxx) gekoppelt ist; und eine Decodiererschaltung (RADxx), die über diese Auswahlschaltung mit einer vorgegebenen Wortleitung (SWLxx) gekoppelt ist und die eine elektrische Verbindung zwischen einer ersten Erdeleitung (GNDXDEC) und der vorgegebenen Wortleitung bereitstellt, wenn die vorgegebene Wortleitung inaktiv gehalten wird, und eine elektrische Verbindung zwischen einer zweiten Erdeleitung (GND) und der vorgegebenen Wortleitung bereitstellt, wenn die vorgegebene Wortleitung durch Bereitstellung eines Entladestromweges deaktiviert wird.
  2. Halbleiterspeichervorrichtung nach Anspruch 1, worin: diese Decodiererschaltung (RADxx) einen ersten Transistor, der die elektrische Verbindung zwischen der vorgegebenen Wortleitung (SWLxx) und dieser ersten Erdeleitung (GNDXDEC) bereitstellt, und einen zweiten Transistor aufweist, der die elektrische Verbin dung zwischen der vorgegebenen Wortleitung und der zweiten Erdeleitung (GND) und bereitstellt.
  3. Halbleiterspeichervorrichtung nach Anspruch 2, worin: eine Stromkapazität des zweiten Transistors größer als eine Stromkapazität des ersten Transistors ist.
  4. Halbleiterspeichervorrichtung nach Anspruch 2, worin der zweite Transistor ein Feldeffekttransistor mit einem isolierten Gate (IGFET = insulated gate field effect transistor) ist.
  5. Halbleiterspeichervorrichtung nach Anspruch 4, worin, wenn die vorgegebene Wortleitung deakiviert wird, der zweite Transistor mit einem erhöhten Potential gesteuert wird.
  6. Halbleiterspeichervorrichtung nach Anspruch 1, worin: die Vielzahl von Wortleitungen eine Vielzahl von Hauptwortleitungen aufweist, wobei jede Hauptwortleitung in eine Vielzahl von Unterwortleitungen unterteilt ist; und die Decodiererschaltung die elektrischen Verbindungen zwischen der ersten Erdeleitung und der zweiten Erdeleitung und einer vorgegebenen Unterwortleitung bereitstellt.
  7. Haibleiterspeichervorrichtung nach Anspruch 1, worin: ein Wert einer internen Reihenadresse die vorgegebene Wortleitung aktiviert und die vorgegebenen Wortleitungen vor einer nachfolgenden Änderung in dem Wert der internen Reihenadresse deaktiviert wird.
  8. Verfahren für den Zugriff auf eine Speicherzelle einer Halbleiterspeichervorrichtung, gekennzeichnet durch die folgenden Schritte: Aktivieren einer ersten Wortleitung (SWLxx), die elektrisch mit einem Gate eines Zugriffstransistors verbunden ist; inaktiv Halten einer zweiten Wortleitung (SWLxy) durch Bereitstellen eines ersten Haltestromweges zu einer ersten Erdeleitung (GNDXDEC); und Deaktivieren der ersten Wortleitung (SWLxx) durch Bereitstellen eines ersten Entladestromweges zu einer zweiten Erdeleitung (GND).
  9. Verfahren nach Anspruch 8, worin der erste Haltestromweg eine kleinere Stromkapazität als der erste Entladestromweg hat.
  10. Verfahren nach Anspruch 8, worin: die erste Wortleitung einen zweiten Haltestromweg hat, wenn sie inaktiv ist; und der zweite Haltestromweg gesperrt ist, wenn der erste Entladestromweg freigegeben ist.
  11. Verfahren nach Anspruch 8, worin der erste Entladestromweg einen Feldeffekttransistor mit einem isolierten Gate (IGFET) aufweist, der einen Impedanzweg hat, der zwischen der ersten Wortleitung und der zweiten Erdeleitung gekoppelt ist.
  12. Verfahren nach Anspruch 11, worin: das Deaktivieren der ersten Wortleitung das Anlegen einer erhöhten Spannung an das Gate des IGFET aufweist.
  13. Verfahren nach Anspruch 8, worin der Schritt des Aktivierens einer ersten Wortleitung aufweist: das Aktivieren einer ersten Hauptwortleitung, die mit einer ersten Gruppe von Wortleitungen gekoppelt ist, und das Aktivieren einer ersten Wortleitung aus der ersten Gruppe von Wortleitungen.
  14. Verfahren nach Anspruch 8, worin: der Schritt des Aktivierens der ersten Wortleitung das interne Empfangen einer Reihenadresse aufweist; und der Schritt des Deaktivierens der ersten Wortleitung vor dem internen Empfangen einer nachfolgenden Reihenadresse vorhanden ist.
  15. Halbleiterspeichervorrichtung, die aufweist: eine erste Wortleitung (SWLxx), die einen aktivierten Zustand und einen inaktiven Zustand hat; eine zweite Wortleitung (SWLxy), die einen aktivierten Zustand und einen inaktiven Zustand hat; und eine Decodiererschaltung, die einen Entladestromweg zu einer ersten Erdeleitung (GND) bereitstellt, wenn die erste Wortleitung (SWLxx) von dem aktivierten Zustand in den inaktiven Zustand übergeht, und einen Haltestromweg zu einer zweiten Erdeleitung (GNDXDEC) bereitstellt, um die erste Wortleitung inaktiv halten zu können und die zweite Wortleitung in dem aktivierten Zustand ist.
  16. Halbleiterspeichervorrichtung nach Anspruch 15, worin: die Decodiererschaltung ein Steuersignal empfängt, das einen Entladestromweg-Freigabezustand und einen Entladestromweg-Sperrzustand hat; und das Steuersignal in dem Entladestromweg-Sperrzustand ist, wenn die erste Wortleitung in dem aktivierten Zustand ist.
  17. Halbleiterspeichervorrichtung nach Anspruch 16, worin der Haltestromweg gesperrt ist, wenn das Steuersignal in dem Entladestromweg-Freigabezustand ist.
  18. Halbleiterspeichervorrichtung nach Anspruch 15, die weiterhin aufweist: ein erstes Steuersignal, das einen Freigabezustand und einen Sperrzustand hat; wobei die Decodiererschaltung einen Adressdecodierabschnitt, der ein Decodiersignal mit einem Decodierauswahlzustand, wenn eine empfangene Adresse einen vorgegebenen Wert hat, und mit einem Decodierunauswahlzustand bereitstellt, wenn die empfangene Adresse nicht den vorgegebenen Wert hat; und wobei der Haltestromweg gesperrt ist, wenn das erste Steuersignal den Freigabezustand hat und das Decodiersignal den ersten Decodierzustand hat.
  19. Halbleiterspeichervorrichtung nach Anspruch 18, worin: der Entladestromweg gesperrt ist, wenn das Decodiersignal den Decodierunauswahlzustand hat.
  20. Halbleiterspeichervorrichtung nach Anspruch 19, die weiterhin aufweist: ein zweites Steuersignal mit einem zweiten Steuerfreigabezustand und einen zweiten Steuersperrzustand; und wobei der Entladestromweg freigegeben ist, wenn das zweite Steuersignal den zweiten Steuersignal-Freigabezustand hat und das Decodiersignal den Decodierfreigabezustand hat.
DE10135065A 2000-07-24 2001-07-18 Halbleiterspeichervorrichtung und Verfahren für den Zugriff auf eine Speicherzelle Expired - Lifetime DE10135065B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000222979A JP4757373B2 (ja) 2000-07-24 2000-07-24 半導体記憶装置及びそのメモリセルアクセス方法
JP2000-222979 2000-07-24

Publications (2)

Publication Number Publication Date
DE10135065A1 DE10135065A1 (de) 2002-05-02
DE10135065B4 true DE10135065B4 (de) 2010-01-28

Family

ID=18717147

Family Applications (1)

Application Number Title Priority Date Filing Date
DE10135065A Expired - Lifetime DE10135065B4 (de) 2000-07-24 2001-07-18 Halbleiterspeichervorrichtung und Verfahren für den Zugriff auf eine Speicherzelle

Country Status (5)

Country Link
US (1) US6424589B2 (de)
JP (1) JP4757373B2 (de)
KR (1) KR100420691B1 (de)
DE (1) DE10135065B4 (de)
TW (1) TW516033B (de)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6795367B1 (en) * 2000-05-16 2004-09-21 Micron Technology, Inc. Layout technique for address signal lines in decoders including stitched blocks
KR100395876B1 (ko) * 2000-10-18 2003-08-25 삼성전자주식회사 디램 장치의 접지 전압 공급 라인 구조
JP4007823B2 (ja) * 2002-02-21 2007-11-14 株式会社ルネサステクノロジ 半導体記憶装置
US6795365B2 (en) * 2002-08-23 2004-09-21 Micron Technology, Inc. DRAM power bus control
KR100700147B1 (ko) * 2005-12-13 2007-03-28 삼성전자주식회사 반도체 메모리 장치의 서브 워드라인 구동회로 및 서브워드라인 구동 방법
KR100818712B1 (ko) * 2006-12-29 2008-04-01 주식회사 하이닉스반도체 워드라인 구동회로 및 이를 이용한 반도체 장치
US7639545B2 (en) * 2007-10-01 2009-12-29 Advanced Micro Devices, Inc. Memory word line driver featuring reduced power consumption
KR101096225B1 (ko) * 2008-08-21 2011-12-22 주식회사 하이닉스반도체 반도체 메모리 장치 및 그 구동방법
DE102008054991A1 (de) * 2008-12-19 2010-06-24 Endress + Hauser Gmbh + Co. Kg Differenzdruckmessumformer
KR101157023B1 (ko) * 2010-07-29 2012-06-21 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그 워드라인 디스차지방법
US8547777B2 (en) * 2010-12-22 2013-10-01 Intel Corporation Nor logic word line selection
FR3089678B1 (fr) * 2018-12-11 2021-09-17 Commissariat Energie Atomique Memoire ram realisee sous la forme d’un circuit integre 3d
US10854274B1 (en) * 2019-09-26 2020-12-01 Micron Technology, Inc. Apparatuses and methods for dynamic timing of row pull down operations
JP2023140166A (ja) * 2022-03-22 2023-10-04 キオクシア株式会社 半導体記憶装置
US11990175B2 (en) 2022-04-01 2024-05-21 Micron Technology, Inc. Apparatuses and methods for controlling word line discharge

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19724276A1 (de) * 1996-09-23 1998-04-02 Samsung Electronics Co Ltd Wafer-Einbrenntestschaltung für Halbleiterspeichergerät

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2812099B2 (ja) * 1992-10-06 1998-10-15 日本電気株式会社 半導体メモリ
JP3889848B2 (ja) * 1997-03-26 2007-03-07 株式会社ルネサステクノロジ 半導体記憶装置
JP3908338B2 (ja) * 1997-06-30 2007-04-25 富士通株式会社 半導体記憶装置
KR100496786B1 (ko) * 1997-07-31 2005-09-14 삼성전자주식회사 서브워드라인구동회로를갖는반도체메모리장치
JPH11144458A (ja) * 1997-11-04 1999-05-28 Hitachi Ltd 半導体集積回路装置
JP4086368B2 (ja) * 1998-07-16 2008-05-14 富士通株式会社 半導体装置
JP2001126473A (ja) * 1999-10-29 2001-05-11 Oki Electric Ind Co Ltd ワード線リセット回路を含むメモリ回路及びワード線のリセット方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19724276A1 (de) * 1996-09-23 1998-04-02 Samsung Electronics Co Ltd Wafer-Einbrenntestschaltung für Halbleiterspeichergerät

Also Published As

Publication number Publication date
KR20020009493A (ko) 2002-02-01
US20020012284A1 (en) 2002-01-31
TW516033B (en) 2003-01-01
KR100420691B1 (ko) 2004-03-02
US6424589B2 (en) 2002-07-23
DE10135065A1 (de) 2002-05-02
JP4757373B2 (ja) 2011-08-24
JP2002042470A (ja) 2002-02-08

Similar Documents

Publication Publication Date Title
DE60215576T2 (de) Wortleitungstreiber für eine Halbleiterspeicheranordnung
DE4003824C2 (de)
DE3827287C2 (de)
DE10135065B4 (de) Halbleiterspeichervorrichtung und Verfahren für den Zugriff auf eine Speicherzelle
DE102012104648B4 (de) Techniken zur Verifikation einer Verlässlichkeit eines Speichers
DE102006005374A1 (de) Halbleiterspeicherbauelement und Treiberverfahren
DE3347306C2 (de)
DE10350865A1 (de) Speicherbaustein mit variabel verzögerter Spaltenauswahl
DE19983711B3 (de) Wortleitungstreiber für Halbleiterspeicher
DE102016209540A1 (de) Boost-steuerung zur verbesserung eines sram-schreibvorgangs
DE102005003903B4 (de) System und Verfahren zumn Auffrischen einer dynamischen Speichervorrichtung
DE19909092A1 (de) Halbleiterspeicher
DE10323052B4 (de) Ferroelektrisches Speicherbauelement
DE102012217578B4 (de) Feingranulares Power-Gating
DE102007008179A1 (de) Halbleiterspeicherbauelement, Halbleiterbauelement und Verfahren zum Betreiben eines Halbleiterspeicherbauelements
DE10053700B4 (de) Halbleiterspeicherbauelement mit Datenleitungspaaren
DE4205578C2 (de) Adressübergangsdetektorschaltkreis zur Verwendung in einer Halbleiterspeichervorrichtung
DE19629735A1 (de) Halbleiterspeichereinrichtung
DE102005054432B4 (de) Direktzugriffsspeicher mit schnellem Spaltenzugriff
DE102008022218B4 (de) Verfahren und Schaltung zum Belasten von Zwischenverbindungen auf oberer Ebene bei Halbleiterbauelementen
DE10154613B4 (de) Verfahren zum Vorladen von Speicherzellen eines dynamischen Halbleiterspeichers beim Power Up sowie Halbleiterspeicher
DE102016125404A1 (de) Dual-rail-speicher, speichermakro und zugehöriges hybrides stromversorgungsverfahren
DE19915075A1 (de) Nichtflüchtiger ferroelektrischer Speicher
DE102004061299B4 (de) Direktzugriffsspeicher und Eingangspuffer mit Differenzverstärker
EP1176604A2 (de) Verfahren zum Testen einer Vielzahl von Wortleitungen einer Halbleiterspeicheranordnung

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8127 New person/name/address of the applicant

Owner name: NEC ELECTRONICS CORP., KAWASAKI, KANAGAWA, JP

Owner name: NEC CORP., TOKIO/TOKYO, JP

8127 New person/name/address of the applicant

Owner name: ELPIDA MEMORY, INC., TOKIO/TOKYO, JP

8364 No opposition during term of opposition
R082 Change of representative

Representative=s name: TBK, DE

Representative=s name: SPLANEMANN BARONETZKY KNITTER PATENTANWAELTE R, DE

R082 Change of representative

Representative=s name: TBK, DE

R081 Change of applicant/patentee

Owner name: LONGITUDE SEMICONDUCTOR S.A.R.L., LU

Free format text: FORMER OWNER: PS4 LUXCO S.A.R.L., LUXEMBOURG, LU

Effective date: 20140825

Owner name: LONGITUDE SEMICONDUCTOR S.A.R.L., LU

Free format text: FORMER OWNER: ELPIDA MEMORY, INC., TOKYO, JP

Effective date: 20140819

Owner name: PS4 LUXCO S.A.R.L., LU

Free format text: FORMER OWNER: ELPIDA MEMORY, INC., TOKYO, JP

Effective date: 20140819

Owner name: PS4 LUXCO S.A.R.L., LU

Free format text: FORMER OWNER: PS4 LUXCO S.A.R.L., LUXEMBOURG, LU

Effective date: 20140825

R082 Change of representative

Representative=s name: TBK, DE

Effective date: 20140825

Representative=s name: TBK, DE

Effective date: 20140819

R081 Change of applicant/patentee

Owner name: LONGITUDE LICENSING LTD., IE

Free format text: FORMER OWNER: PS4 LUXCO S.A.R.L., LUXEMBOURG, LU

Owner name: LONGITUDE SEMICONDUCTOR S.A.R.L., LU

Free format text: FORMER OWNER: PS4 LUXCO S.A.R.L., LUXEMBOURG, LU

R082 Change of representative

Representative=s name: TBK, DE

R081 Change of applicant/patentee

Owner name: LONGITUDE LICENSING LTD., IE

Free format text: FORMER OWNER: PS5 LUXCO S.A.R.L., LUXEMBURG, LU

Owner name: LONGITUDE SEMICONDUCTOR S.A.R.L., LU

Free format text: FORMER OWNER: PS5 LUXCO S.A.R.L., LUXEMBURG, LU

R082 Change of representative

Representative=s name: TBK, DE

R081 Change of applicant/patentee

Owner name: LONGITUDE LICENSING LTD., IE

Free format text: FORMER OWNER: LONGITUDE SEMICONDUCTOR S.A.R.L., LUXEMBOURG, LU

R082 Change of representative

Representative=s name: TBK, DE

R071 Expiry of right