DE10031577A1 - Kondensator für ein Halbleiterpeicherbauelement und Verfahren zu dessen Herstellung - Google Patents
Kondensator für ein Halbleiterpeicherbauelement und Verfahren zu dessen HerstellungInfo
- Publication number
- DE10031577A1 DE10031577A1 DE10031577A DE10031577A DE10031577A1 DE 10031577 A1 DE10031577 A1 DE 10031577A1 DE 10031577 A DE10031577 A DE 10031577A DE 10031577 A DE10031577 A DE 10031577A DE 10031577 A1 DE10031577 A1 DE 10031577A1
- Authority
- DE
- Germany
- Prior art keywords
- layer
- lower electrode
- gas
- capacitor
- temperature
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
- 238000000034 method Methods 0.000 title claims abstract description 45
- 239000004065 semiconductor Substances 0.000 title claims abstract description 27
- 239000003990 capacitor Substances 0.000 title claims abstract description 26
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 13
- 239000007789 gas Substances 0.000 claims description 21
- 239000000758 substrate Substances 0.000 claims description 17
- 238000006243 chemical reaction Methods 0.000 claims description 13
- 239000000126 substance Substances 0.000 claims description 12
- 239000012298 atmosphere Substances 0.000 claims description 8
- 238000004140 cleaning Methods 0.000 claims description 7
- 238000002425 crystallisation Methods 0.000 claims description 7
- 230000008025 crystallization Effects 0.000 claims description 7
- 239000002243 precursor Substances 0.000 claims description 7
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 6
- 230000015572 biosynthetic process Effects 0.000 claims description 6
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 6
- 229910052760 oxygen Inorganic materials 0.000 claims description 6
- 238000004381 surface treatment Methods 0.000 claims description 6
- 238000000151 deposition Methods 0.000 claims description 4
- VHUUQVKOLVNVRT-UHFFFAOYSA-N Ammonium hydroxide Chemical compound [NH4+].[OH-] VHUUQVKOLVNVRT-UHFFFAOYSA-N 0.000 claims description 3
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 claims description 3
- 235000011114 ammonium hydroxide Nutrition 0.000 claims description 3
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 3
- 230000008021 deposition Effects 0.000 claims description 3
- 229910052757 nitrogen Inorganic materials 0.000 claims description 3
- 239000001301 oxygen Substances 0.000 claims description 3
- 235000011149 sulphuric acid Nutrition 0.000 claims description 3
- 150000001875 compounds Chemical class 0.000 claims description 2
- 238000006557 surface reaction Methods 0.000 claims description 2
- 230000008020 evaporation Effects 0.000 claims 1
- 238000001704 evaporation Methods 0.000 claims 1
- 238000003860 storage Methods 0.000 abstract description 5
- 239000010410 layer Substances 0.000 description 109
- PBCFLUZVCVVTBY-UHFFFAOYSA-N tantalum pentoxide Inorganic materials O=[Ta](=O)O[Ta](=O)=O PBCFLUZVCVVTBY-UHFFFAOYSA-N 0.000 description 29
- 239000012535 impurity Substances 0.000 description 10
- 238000009413 insulation Methods 0.000 description 8
- 125000004429 atom Chemical group 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- 230000007704 transition Effects 0.000 description 6
- 238000011066 ex-situ storage Methods 0.000 description 5
- 229910052715 tantalum Inorganic materials 0.000 description 4
- 238000000137 annealing Methods 0.000 description 3
- 238000011065 in-situ storage Methods 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 238000006467 substitution reaction Methods 0.000 description 3
- 238000005496 tempering Methods 0.000 description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 239000007788 liquid Substances 0.000 description 2
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 2
- 239000006200 vaporizer Substances 0.000 description 2
- QTBSBXVTEAMEQO-UHFFFAOYSA-N Acetic acid Chemical compound CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 125000004432 carbon atom Chemical group C* 0.000 description 1
- 150000001722 carbon compounds Chemical class 0.000 description 1
- 238000009833 condensation Methods 0.000 description 1
- 230000005494 condensation Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000010574 gas phase reaction Methods 0.000 description 1
- 239000008187 granular material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 230000015654 memory Effects 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 238000005121 nitriding Methods 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 239000012495 reaction gas Substances 0.000 description 1
- 230000009257 reactivity Effects 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02172—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
- H01L21/02175—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
- H01L21/02183—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing tantalum, e.g. Ta2O5
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/308—Oxynitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02205—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02337—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02318—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
- H01L21/02356—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment to change the morphology of the insulating layer, e.g. transformation of an amorphous layer into a crystalline layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/314—Inorganic layers
- H01L21/3143—Inorganic layers composed of alternated layers or of mixtures of nitrides and oxides or of oxinitrides, e.g. formation of oxinitride by oxidation of nitride layers
- H01L21/3145—Inorganic layers composed of alternated layers or of mixtures of nitrides and oxides or of oxinitrides, e.g. formation of oxinitride by oxidation of nitride layers formed by deposition from a gas or vapour
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/0228—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/84—Electrodes with an enlarged surface, e.g. formed by texturisation being a rough surface, e.g. using hemispherical grains
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/90—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Crystallography & Structural Chemistry (AREA)
- Semiconductor Memories (AREA)
- Formation Of Insulating Films (AREA)
Abstract
Die Erfindung betrifft einen Kondensator für ein Halbleiterspeicherbauelement sowie ein Verfahren zu dessen Herstellung. Der Kondensator weist eine höhere Speicherkapazität auf und verhindert einen Leckstrom. Der Kondensator für Halbleiterspeicherbauelemente gemäß der Erfindung umfasst: eine untere Elektrode; eine dielektrische Schicht, die auf der unteren Elektrode ausgebildet ist; und eine obere Elektrode, die auf dem oberen Abschnitt bzw. der Oberseite der dielektrischen Schicht ausgebildet ist, wobei die dielektrische Schicht eine kristalline Ta¶x¶O¶y¶N¶z¶-Schicht ist und die Summe von x, y und z in der kristallinen Ta¶x¶O¶y¶N¶z¶-Schicht 1 beträgt, wobei y zwischen 0,3 und 0,5 liegt und z zwischen 0,1 und 0,3.
Description
Die vorliegende Erfindung betrifft einen Kondensator bzw. eine Kapazität nach Anspruch 1
für ein Halbleiterspeicherbauelement sowie ein Verfahren nach Anspruch 3 bzw. 15 zu des
sen Herstellung und betrifft insbesondere einen Kondensator für einen Halbleiterspeicher,
der eine größere Speicherkapazität aufweist und bei dem das Auftreten eines Leckstroms
(leakage current) verhindert werden kann, sowie ein Verfahren zu dessen Herstellung.
Einhergehend mit dem augenblicklichen Fortschritt in der Technologie zur Herstellung von
Halbleitern hat sich der Bedarf an Speichern bzw. Speicherbauelementen dramatisch erhöht.
Folglich wird ein Speicherbauelement mit größerer Kapazität pro (kleiner) Abmessung bzw.
Flächeneinheit benötigt. Die Kapazität des Kondensators wird dadurch erhöht, dass man
einen Isolator verwendet, der eine größere Dielektrizitätskonstante aufweist, oder dass man
die Oberfläche einer unteren Elektrode vergrößert. Diese herkömmlichen Kondensatoren
sind mit einer Schicht aus Tantal(V)-oxid (Ta2O5) hergestellt worden, mit einer Dielektri
zitätskonstante, die größer ist als die einer Schicht aus Nitridoxid (NO), so dass auf diese
Weise die untere Elektrode mit einer dreidimensionalen Struktur ausgebildet worden ist.
Fig. 1 ist eine Querschnittsansicht eines Kondensators bzw. einer Kapazität in einem her
kömmlichen Halbleiterspeicherbauelement. Wie in Fig. 1 gezeigt ist, ist auch eine
Feldoxidschicht 11 (field oxid) bei einem vorbestimmten Abschnitt des Substrats 10 ausgebildet. Ei
ne Gateelektrode 13, die an ihrer Unterseite eine Gateisolationsschicht 12 umfasst, ist mit
Hilfe eines bekannten Verfahrens an einem vorbestimmten Abschnitt des Halbleitersubstrats
10 ausgebildet. Eine Übergangszone 14 ist auf dem Halbleitersubstrat 10 an jedem Ende der
Gateelektrode 13 ausgebildet, so dass auf diese Weise ein MOS-Transistor ausgebildet ist.
Eine erste Zwischenisolationsschicht (interlevel insulating layer) 16 und eine zweite Zwi
schenisolationsschicht 18 sind auf dem Halbleitersubstrat 10 ausgebildet. Ein Speicherkno
ten-Kontaktloch h ist in der ersten und zweiten Zwischenisolationsschicht 16, 18 ausgebil
det, so dass die Übergangszone 14 freigelegt ist. Eine zylinderförmige untere Elektrode 20
ist mit Hilfe eine bekannten Verfahrens innerhalb des Speicherknoten-Kontaktloches h aus
gebildet, um die freigelegte Übergangszone 14 zu kontaktieren. Eine HSG-Schicht 21
(Schicht mit hemisphärischem Korn bzw. hemi-spherical grain) ist auf einer Oberfläche der
unteren Elektrode 20 ausgebildet, um die Fläche bzw. den Flächeninhalt des unteren Sub
strats 20 zu erhöhen. Eine Ta2O5-Schicht 23 ist auf der Oberfläche der HSG-Schicht 21
ausgebildet. In diesem Stadium wird die Ta2O5-Schicht 23 wie folgt ausgebildet. Zunächst
wird die Oberfläche der HSG-Schicht 21 gereinigt, bevor die Ta2O5-Schicht 23 ausgebildet
wird, und dann wird außerhalb der Reaktionskammer (ex-situ) ein RTN-Verfahren (rasche
thermische Nitridatium; rapid thermal nitridation) ausgeführt, um auf diese Weise eine Sili
ziumnitridschicht 22 auf der HSG-Schicht 21 auszubilden. Als nächstes wird eine erste
Ta2O5-Schicht bei einer Temperatur von etwa 400 bis 450°C mit einer Stärke von 53 bis
57 Angström ausgebildet. Anschließend wird ein Temperverfahren (annealing) bei niedriger
Temperatur ausgeführt und dann wird eine zweite Ta2O5-Schicht mit der selben Dicke und
mit Hilfe des selben Verfahrens wie bei der ersten Ta2O5-Schicht ausgebildet. Das Tem
perverfahren bei niedriger Temperatur und bei hoher Temperatur wird der Reihe nach fort
geführt, um auf diese Weise eine einzelne Ta2O5-Schicht 23 auszubilden. Eine obere Elekt
rode 24 wird auf oberen Abschnitten der Ta2O5-Schicht 23 und der zweiten Zwischenisola
tionsschicht 18 abgeschieden, so dass dann die Herstellung des Kondensators beendet ist.
Der nach dem vorgenannten Verfahren hergestellte herkömmliche Kondensator, bei dem
eine Ta2O5-Schicht als dielektrische Schicht verwendet wird, hat jedoch die folgenden
Nachteile:
Zunächst resultiert eine Variation im Mischverhältnis von Ta und O, weil Ta2O5 für ge wöhnlich eine instabile Stöchiometrie aufweist. Als Folge davon werden Ta-Substitutionsatome, d. h. Gitterfehlstellenatome, in der Ta2O5-Schicht erzeugt. Weil diese Fehlstellenatome Sauerstoff-Gitterfehlstellen sind, resultiert ein Leckstrom (leakage cur rent). Die Menge an Fehlstellenatomen in der dielektrischen Schicht kann kontrolliert wer den, was von der Menge und der Bindungsstärke der Komponenten in der Ta2O5-Schicht abhängt; es ist jedoch schwierig, diese vollständig zu eliminieren.
Zunächst resultiert eine Variation im Mischverhältnis von Ta und O, weil Ta2O5 für ge wöhnlich eine instabile Stöchiometrie aufweist. Als Folge davon werden Ta-Substitutionsatome, d. h. Gitterfehlstellenatome, in der Ta2O5-Schicht erzeugt. Weil diese Fehlstellenatome Sauerstoff-Gitterfehlstellen sind, resultiert ein Leckstrom (leakage cur rent). Die Menge an Fehlstellenatomen in der dielektrischen Schicht kann kontrolliert wer den, was von der Menge und der Bindungsstärke der Komponenten in der Ta2O5-Schicht abhängt; es ist jedoch schwierig, diese vollständig zu eliminieren.
Um die instabile Stöchiometrie von Ta2O5 zu stabilisieren, wird die Ta2O5-Schicht oxi
diert, um so die Ta-Substitutionsatome in der Ta2O5-Schicht zu entfernen. Wenn jedoch die
Schicht oxidiert wird, wird eine Oxidschicht mit einer kleinen Dielektrizitätskonstante an
der Grenzschicht zwischen der Ta2O5-Schicht und der unteren Elektrode oder zwischen der
Ta2O5-Schicht und der oberen Elektrode ausgebildet, weil Ta2O5 leicht oxidiert, wenn die
untere und obere Elektrode aus Poly-Silizium oder TiN hergestellt ist, so dass deshalb die
Homogenität der Grenzschicht schlechter wird.
Wegen der Reaktion zwischen einer organischen Substanz, wie beispielsweise Ta (OC2H5)5,
die als Vorprodukt verwendet wird, und O2-(oder N2O-)Gas als Reaktionsgas resultieren
außerdem Störstellen bzw. Verunreinigungen, wie beispielsweise Kohlenstoffatome C,
Kohlenstoffverbindungen (CH4, C2H4) und H2O, in der Ta2O5-Schicht. Diese Störstellen
bzw. Verunreinigungen erhöhen den Leckstrom in dem Kondensator und verschlechtern die
dielektrischen Eigenschafen der Ta2O5-Schicht. Folglich ist es schwierig, einen Kondensa
tor herzustellen, der eine große Kapazität aufweist.
Außerdem erfordert die Verwendung der Ta2O5-Schicht als dielektrische Schicht Verfah
rensschritte ex-situ bzw. außerhalb der Reaktionskammer, und zwar ein Schritt vor der
Ausbildung der Ta2O5-Schicht und ein Schritt im Anschluss an den Reinigungsschritt. Auch
werden vorzugsweise zwei thermische Verfahrensschritte, und zwar bei niedriger und hoher
Temperatur, ausgeführt, nachdem die Ta2O5-Schicht ausgebildet worden ist. Deshalb ist die
Ausbildung einer dielektrischen Schicht mit Ta2O5 mittels des herkömmlichen Verfahrens
umständlich und mühsam.
Aufgabe der vorliegenden Erfindung ist es deshalb, einen Kondensator für ein Halbleiter
bauelement bereitzustellen, mit dem es möglich ist, eine große Kapazität zu erzielen. Au
ßerdem ist es die Aufgabe der vorliegenden Erfindung, ein einfacheres Verfahren zu Her
stellung eines solchen Kondensators zu schaffen.
Diese Aufgabe wird durch einen Kondensator bzw. eine Kapazität mit den Merkmalen nach
Anspruch 1 sowie durch ein Verfahren mit den Merkmalen nach Anspruch 3 bzw. 15 ge
löst. Vorteilhafte Weiterbildung der Erfindung sind Gegenstand der rückbezogenen Unter
ansprüche.
Die vorgenannte Aufgabe wird insbesondere dadurch gelöst, dass man erfindungsgemäß
eine dielektrische Schicht mit einem geringen Leckstrom und einer großen Dielektrizi
tätskonstante bereitstellt.
Gemäß einem ersten Gesichtspunkt der vorliegenden Erfindung umfasst ein Kondensator für
ein Halbleiterspeicherbauelement eine untere Elektrode, eine dielektrische Schicht, die auf
der unteren Elektrode ausgebildet ist, und eine obere Elektrode, die auf der Oberseite bzw.
dem oberen Abschnitt der dielektrischen Schicht ausgebildet ist, wobei die dielektrische
Schicht eine kristalline TaxOyNz-Schicht ist und die Summe von x, y und z in der kristallinen
TaxOyNz-Schicht 1 beträgt und y etwa zwischen 0,3 und 0,5 liegt und z etwa zwischen 0,1
und 0,3.
Gemäß einem weiteren Gesichtspunkt der vorliegenden Erfindung umfasst ein Verfahren
zur Herstellung eines Kondensators auf einem Halbleitersubstrat die folgenden Schritte:
Es wird eine untere Elektrode auf dem Halbleitersubstrat ausgebildet; eine amorphe TaxOyNz-Schicht wird als dielektrische Schicht auf der unteren Elektrode abgeschieden; die amorphe TaxOyNz-Schicht wird kristallisiert; und auf der kristallinen TaxOyNz-Schicht wird eine obere Elektrode ausgebildet, wobei die Summe von x, y und z in der TaxOyNz-Schicht 1 beträgt und y etwa zwischen 0,3 und 0,5 liegt und z etwa zwischen 0,1 und 0,3.
Es wird eine untere Elektrode auf dem Halbleitersubstrat ausgebildet; eine amorphe TaxOyNz-Schicht wird als dielektrische Schicht auf der unteren Elektrode abgeschieden; die amorphe TaxOyNz-Schicht wird kristallisiert; und auf der kristallinen TaxOyNz-Schicht wird eine obere Elektrode ausgebildet, wobei die Summe von x, y und z in der TaxOyNz-Schicht 1 beträgt und y etwa zwischen 0,3 und 0,5 liegt und z etwa zwischen 0,1 und 0,3.
Gemäß einem weiteren Gesichtspunkt der vorliegenden Erfindung umfasst ein Verfahren
zur Herstellung eines Kondensators auf einem Halbleitersubstrat die folgenden Schritte: eine
untere Elektrode wird auf einem Halbleitersubstrat ausgebildet; eine Oberflächenbehandlung
wird ausgeführt, um die Entstehung einer natürlichen Oxidschicht auf der Oberfläche der
unteren Elektrode zu verhindern; als dielektrische Schicht wird auf der unteren Elektrode
eine amorphe TaxOyNz-Schicht abgeschieden; die amorphe TaxOyNz-Schicht wird kristalli
siert; auf der kristallinen TaxOyNz-Schicht wird eine obere Elektrode ausgebildet, wobei die
Summe von x, y und z in der TaxOyNz-Schicht 1 beträgt, y etwa zwischen 0,3 und 0,5 liegt
und z zwischen 0,1 und 0,3 und wobei man die amorphe TaxOyNz-Schicht dadurch erhält,
dass man einen chemischen Ta-Dampf, der von einem Vorprodukt (precursor) abgeleitet
wird, O2-Gas und NH3-Gas mit einem Druck von etwa 0,1 bis 100 Torr bei einer Tempe
ratur von etwa 300 bis 600°C einer LPCVD-Reaktionskammer zuführt und mittels einer
chemischen Oberflächenreaktion.
Hierbei wird das O2-Gas mit etwa 50 bis 150 cm3/s zugeführt und NH3 mit etwa 30 bis
70 cm3/s.
Nachfolgend wird eine bevorzugte Ausführungsform der Erfindung unter Bezugnahme auf
die beigefügten Zeichnungen beschrieben werden. Es zeigen:
Fig. 1 eine Querschnittsansicht eines herkömmlichen Kondensators auf einem
Halbleiterbauelement;
Fig. 2A bis 2C Querschnittsansichten eines Kondensators für ein Halbleiterbauelement
gemäß der bevorzugten Ausführungsform der vorliegenden Erfindung.
In den Figuren bezeichnen gleiche Bezugszeichen identische bzw. gleichwirkende Elemente
bzw. Schichten.
Wie in Fig. 2A gezeigt ist, ist eine Feldoxidschicht 31 (field oxid) auf einem ausgewählten
Abschnitt eines Halbleitersubstrats 30 ausgebildet, das eine bestimmte Leitfähigkeit auf
weist; hierzu wird ein bekanntes Verfahren angewendet. Eine Gateelektrode 33 mit einer
Gateisolationsschicht 32 auf deren Unterseite wird auf einem ausgewählten Abschnitt des
Halbleitersubstrats 30 ausgebildet und eine Abstandsschicht 34 wird mittels eines bekannten
Verfahren an beiden Seitenwänden der Gateelektrode 33 ausgebildet. Eine Übergangszone
35 wird auf dem Halbleitersubstrat 30 auf beiden Seiten der Gateelektrode ausgebildet, so
dass auf diese Weise ein MOS-Transistor ausgebildet wird. Eine erste Zwischenisolations
schicht 36 (interlevel insulating layer) und eine zweite Zwischenisolationsschicht 38 werden
auf dem Halbleitersubstrat 30, auf dem der MOS-Transistor ausgebildet ist, ausgebildet.
Anschließend wird die zweite und erste Zwischenisolationsschicht 38, 36 bemustert bzw.
mit Mustern versehen, um einen vorausgewählten Abschnitt der Übergangszone 35 freizule
gen, um auf diese Weise ein Speicherknoten-Kontaktloch H auszubilden. Eine untere Elekt
rode 40 wird so ausgebildet, dass diese in Kontakt zu der freigelegten Übergangszone 35
steht. In diesem Stadium wird die untere Elektrode der vorliegenden Ausführungsform aus
gebildet, wozu verschiedene geometrische Formen möglich sind, wie beispielsweise eine
rechteckförmige oder zylindrische Säule. Eine HSG-Schicht 41 wird mit Hilfe eines be
kannten Verfahrens auf der unteren Elektrode ausgebildet, so dass die Oberfläche bzw. der.
Flächeninhalt der Oberfläche der unteren Elektrode 40 vergrößert wird. Anschließend wird
die untere Elektrode 40 und die zweite Zwischenisolationsschicht 38 mit Hilfe von
HF-Dampf, einer HF-Lösung oder einer Verbindung, die HF enthält, gereinigt, um die Erzeu
gung bzw. Entstehung einer natürlichen Oxidschicht mit einer kleinen Dielektrizi
tätskonstante auf der Oberfläche der HSG-Schicht 41 zu verhindern, d. h. den der Grenz
schicht zwischen der unteren Elektrode 40 einschließlich der HSG-Schicht 41 und einer
dielektrischen Schicht (nicht dargestellt), die später ausgebildet wird. Der Reinigungsschritt
kann in in-situ (in der Reaktionskammer) oder ex-situ (außerhalb der Reaktionskammer)
ausgeführt werden. Außerdem kann die Oberfläche der HSG-Schicht mit Hilfe einer
NH4OH-Lösung oder einer H2SO4-Lösung grenzflächenbehandelt (interface-treated) wer
den, um die Homogenität der Grenzschicht weiter zu verbessern, und zwar vor oder im
Anschluss an die Reinigung der natürlichen Oxidschicht mit geringer Dielektrizi
tätskonstante.
Wie in Fig. 2B gezeigt ist, wird als Dielektrikum eine amorphe TaxOyNz-Schicht 43 in-situ
oder ex-situ bei einem oberen Abschnitt der oberflächenbehandelten unteren Elektrode 40
ausgebildet, und zwar mit einer Dicke von etwa 50 bis 150 Angström. Hierbei beträgt die
Summe von x, y und z in der amorphen TaxOyNz-Schicht 43 1, wobei y etwa zwischen 0,3
und 0,5 liegt und vorzugsweise 0,4 beträgt und z zwischen etwa 0,1 und 0,3 liegt und vor
zugsweise 0,2 beträgt. Die amorphe TaxOyNz-Schicht 43 wird mit Hilfe einer chemischen
Reaktion eines chemischen Ta-Dampfes, den man von einem Vorprodukt ableitet, eines
O2-Gases und eines NH3-Gases in einer LPCVD-Reaktionskammer (Kammer zur Abscheidung
aus der chemischen Dampfphase bei niedrigem Druck). Wenn die TaxOyNz-Schicht abge
schieden wird, tritt hierbei eine chemische Reaktion nur auf der Waferoberfläche unter der
Bedingung auf, dass eine Gasphasenreaktion innerhalb der Reaktionskammer extrem einge
schränkt wird, um die Teilchen- bzw. die Körnchenerzeugung innerhalb der Kammer zu
minimieren. In diesem Stadium wird es bevorzugt, dass die Temperatur in der
LPCVD-Kammer etwa 300 bis 600°C beträgt und der Druck etwa zwischen 0,1 und 10 Torr liegt.
Als Vorprodukt wird eine organisches Metall verwendet, dass Tantal enthält, beispielsweise
Ta(OC2H5)5 (Tantal-Ethylat) und Ta(N(CH3)2)5 (Penta-Dimethyl-Amino-Tantal). Hierbei
befindet sich das Vorprodukt, wie beispielsweise Ta(OC2H5)5 und Ta(N(CH3)2)5, im flüssi
gen Zustand, was aus dem Stand der Technik bekannt ist, so dass das Vorprodukt der
LPCVD-Kammer vorzugsweise zugeführt wird, nachdem dieses in den gasförmigen bzw.
dampfförmigen Zustand überführt worden ist. Eine bestimmte Menge des Vorproduktes im
Flüssigzustand strömt unter Verwendung eines Steuergerätes, wie beispielsweise eines
MFCs (Massenfluss-Controler), ein und wird dann in einem Verdampfer oder in einer
Verdampferröhre, die eine Öffnung oder Düse umfasst, verdampft, um auf diese Weise einen
chemischen Ta-Dampf zu erzeugen. In diesem Stadium wird das Vorprodukt vorzugsweise
dem Verdampfer oder der Verdampferröhre mit einer Rate von etwa 100 bis 200 mg/min
zugeführt. Die Temperatur des Verdampfers und eines Rohrs, das mit der Kammer verbun
den ist, sowie der Strömungsstrecke des Ta-Dampfes wird vorzugsweise auf einer Tempe
ratur von etwa 150 bis 200°C gehalten, um eine Kondensation des chemischen Ta-Dampfes
zu verhindern. Außerdem wird ein O2-Gas mit einer Rate von etwa 50 bis 150 cm3/s (sccm)
zugeführt, um sicherzustellen, dass y etwa im Bereich zwischen 0,3 bis 0,5 liegt und wird
NH3-Gas mit einer Rate von etwa 30 bis 70 cm3/s (sccm) zugeführt, um sicherzustellen,
dass z etwa zwischen 0,1 bis 0,3 liegt.
Wie in Fig. 2C gezeigt ist, wird anschließend die amorphe TaxOyNz-Schicht 43 mit Hilfe
eines Temperschrittes kristallisiert, um einen weiteren stabilen Zustand zu erzielen. In die
sem Stadium wird der Kristallisationsschritt als ein RTP-Verfahren (rasche thermische
Nitridation) in-situ oder ex-situ in einer Kammer mit einer Atmosphäre mit N2O oder O2
und bei einer Temperatur von etwa 600 bis 950°C während einer Zeitdauer von etwa 30
Sekunden bis 10 Minuten ausgeführt. Entsprechend diesem Kristallisationsschritt wird die
amorphe TaxOyNz-Schicht 43 zu einer kristallinen TaxOyNz-Schicht 43a und dann werden die
Verunreinigungen bzw. Störstellen darin entfernt, um auf diese Weise die Dielektrizi
tätskonstante der TaxOyNz-Schicht 43a zu verbessern. Die amorphe TaxOyNz-Schicht 43 kann
in einem Ofen kristallisiert werden, der eine Atmosphäre mit N2O-, O2- oder N2-Gas auf
weist und bei einer Temperatur von etwa 600 bis 950°C gehalten wird. Außerdem kann der
Kristallisationsschritt mit Hilfe des RTP-Verfahrens oder in einem Ofen unter einer Gasat
mosphäre, die Stickstoff enthält, beispielsweise einer Atmosphäre mit NH3, N2 oder einem
Gemisch aus N2/H2, und bei einer Temperatur von etwa 600 bis 950°C ausgeführt wer
den. In diesem Stadium, wenn der Temperschritt unter der Stickstoffatmosphäre ausgeführt
wird, kristallisiert die amorphe TaxOyNz-Schicht 43 und werden die darin enthaltenen Ver
unreinigungen bzw. Störstellen sämtliche zerstreut. Als Folge wird aufgrund der Oberflä
chennitrierung eine Reaktion zwischen der oberen Elektrode und der TaxOyNz-Schicht 43a
unterbunden. Anschließend wird eine Leitungssperrschicht 44 (conduction barrier) auf
einem oberen Abschnitt der kristallisierten TaxOyNz-Schicht 43a ausgebildet und wird eine
TiN-Schicht ausgebildet. Die obere Elektrode 45 wird aus einer dotierten Poly-
Siliziumschicht ausgebildet und wird auf einem oberen Abschnitt bzw. der Oberseite der
Leitungssperrschicht 44 ausgebildet.
Außerdem kann die Oberflächenbehandlung der unteren Elektrode vor dem Abscheiden der
amorphen TaxOyNz-Schicht ersetzt werden durch ein Temperverfahren mit einem Plasma aus
NH3-Gas oder das vorgenannte RTN-Verfahren.
Wie vorstehend beschrieben wurde, bestehen die folgenden Vorteile, wenn als Dielektrikum
eine TaxOyNz-Schicht verwendet wird mit x + y + z = 1, 0,3 ≦ y ≦ 0,5 und 0,1 ≦ z ≦ 0,3.
Weil die TaxOyNz-Schicht eine große Dielektrizitätskonstante von etwa 25 bis 30 aufweist
und eine stabile Ta-O-N-Struktur, sind auch die dielektrischen Eigenschaften dieser Schicht
den Eigenschaften einer NO-Schicht überlegen. Außerdem besitzt die TaxOyNz-Schicht eine
stabilere Stöchiometrie als eine Ta2O5-Schicht. Deshalb hat die TaxOyNz-Schicht 43 eine
größere Toleranz gegen externe elektrische Durchschläge und eine größere Durchbruch
spannung und einen sehr geringen Leckstrom.
Weil die Ta-Substitutionsatome, wie sie in der Ta2O5-Schicht vorliegen, nicht innerhalb der
TaxOyNz-Schicht vorkommen, kann außerdem ein gesonderter Oxidations-Verfahrensschritt
vermieden werden. Weil die TaxOyNz-Schicht eine sehr geringe Oxidations-Reaktivität zeigt,
tritt außerdem kaum eine Oxidation der unteren Elektroden 40, 41 und der oberen Elektrode
44 auf. Deshalb kann die Dicke der äquivalenten dielektrischen Schicht auf weniger als 40
Angström genau kontrolliert werden.
Verunreinigungen bzw. Störstellen in der TaxOyNz-Schicht werden entfernt und kristallisiert,
indem ein thermischer Verfahrensschritt im Anschluss an die Ausbildung der
TaxOyNz-Schicht ausgeführt wird. Deshalb ist die Dielektrizitätskonstante der
TaxOyNz-Schicht größer und deren Leckstrom kleiner.
Bei dem Herstellungsverfahren gemäß der vorliegenden Erfindung wird die TaxOyNz-Schicht
in einer einzelnen Schicht ausgebildet und dann wird auf einmal ein Temperschritt zum
Ausdiffundieren von Verunreinigungen bzw. Störstellen ausgeführt, nachdem die
TaxOyNz-Schicht abgeschieden worden ist. Folglich ist das Herstellungsverfahren dieser
Ausführungsform einfacher als das der herkömmlichen Tantal(V)-Oxidschicht.
Zahlreiche weitere Modifikationen werden dem Fachmann auf diesem Gebiet beim Studium
der vorstehenden Beschreibung ersichtlich werden, ohne vom Schutzbereich und dem Lö
sungsgedanken der vorliegenden Erfindung abzuweichen.
Claims (24)
1. Kondensator für Halbleiterspeicherbauelemente, umfassend:
eine untere Elektrode (40);
eine dielektrische Schicht (43), die auf der unteren Elektrode (40) ausgebildet ist; und
eine obere Elektrode (45), die auf dem oberen Abschnitt bzw. der Oberseite der dielektrischen Schicht (43) ausgebildet ist, wobei
die dielektrische Schicht (43) eine kristalline TaxOyNz-Schicht ist, und die Summe von x, y und z in der kristallinen TaxOyNz-Schicht eins beträgt und y etwa zwischen 0,3 und 0,5 und z etwa zwischen 0,1 und 0,3 liegt.
eine untere Elektrode (40);
eine dielektrische Schicht (43), die auf der unteren Elektrode (40) ausgebildet ist; und
eine obere Elektrode (45), die auf dem oberen Abschnitt bzw. der Oberseite der dielektrischen Schicht (43) ausgebildet ist, wobei
die dielektrische Schicht (43) eine kristalline TaxOyNz-Schicht ist, und die Summe von x, y und z in der kristallinen TaxOyNz-Schicht eins beträgt und y etwa zwischen 0,3 und 0,5 und z etwa zwischen 0,1 und 0,3 liegt.
2. Kondensator nach Anspruch 1, bei dem die Dicke der TaxOyNz-Schicht etwa 50 bis
150 Angström beträgt.
3. Verfahren zur Herstellung eines Kondensators auf einem Halbleitersubstrat (10), mit
den folgenden Schritten:
auf dem Halbleitersubstrat (10) wird eine untere Elektrode (40) ausgebildet;
auf der unteren Elektrode (40) wird als dielektrische Schicht eine amorphe TaxOyNz-Schicht (43) abgeschieden;
die amorphe TaxOyNz-Schicht wird kristallisiert; und
auf der kristallinen TaxOyNz-Schicht (43a) wird eine obere Elektrode (45) ausgebil det, wobei
die Summe von x, y und z in der TaxOyNz-Schicht (43) 1 beträgt und y etwa zwi schen 0,3 und 0,5 und z etwa zwischen 0,1 und 0,3 liegt.
auf dem Halbleitersubstrat (10) wird eine untere Elektrode (40) ausgebildet;
auf der unteren Elektrode (40) wird als dielektrische Schicht eine amorphe TaxOyNz-Schicht (43) abgeschieden;
die amorphe TaxOyNz-Schicht wird kristallisiert; und
auf der kristallinen TaxOyNz-Schicht (43a) wird eine obere Elektrode (45) ausgebil det, wobei
die Summe von x, y und z in der TaxOyNz-Schicht (43) 1 beträgt und y etwa zwi schen 0,3 und 0,5 und z etwa zwischen 0,1 und 0,3 liegt.
4. Verfahren nach Anspruch 3, bei dem zum Abscheiden der amorphen TaxOyNz-Schicht
(43) diese Schicht durch Zuführen eines chemischen Ta-Dampfes, den man
aus einem Vorprodukt erhält, eines O2-Gases und eines NH3-Gases mit einem
Druck von etwa 0,1 bis 100 Torr bei einer Temperatur von etwa 300 bis 600°C in
eine LPCVD-Reaktionskammer erhält und mittels einer chemischen Oberflächenre
aktion derselben.
5. Verfahren nach Anspruch 4, bei dem das O2-Gas mit etwa 50 bis 150 cm3/s und
NH3 mit etwa 30 bis 70 cm3/s zugeführt wird.
6. Verfahren nach Anspruch 4 oder 5, bei dem man den chemischen Ta-Dampf durch
Einstellen der Dosierung bzw. Reinheit des Vorprodukts auf mehr als etwa 99,999%
entsprechend einem Strömungs-Controler erzielt und diesen dann in einem Ver
dampfer oder einem Verdampfungsröhre verdampfen lässt.
7. Verfahren nach Anspruch 6, bei dem das Vorprodukt der Verdampferröhre mit etwa
50 bis 500 mg/min zugeführt wird.
8. Verfahren nach Anspruch 6 oder 7, bei dem die Temperatur des Verdampfers oder
der Verdampferröhre auf etwa 150 bis 200°C gehalten wird.
9. Verfahren nach Anspruch 7 oder 8, bei dem das Vorprodukt Ta(OC2H5)5 oder
Ta(N(CH3)2)5 ist.
10. Verfahren nach einem der Ansprüche 3 bis 9, mit dem weiteren Schritt einer Ober
flächenbehandlung, um die Erzeugung bzw. Entstehung eines natürlichen Oxids auf
der Oberfläche der unteren Elektrode zwischen den Verfahrensschritten der Ausbil
dung der unteren Elektrode (40) und des Abscheidens der TaxOyNz-Schicht (43) zu
verhindern.
11. Verfahren nach Anspruch 10, bei dem die Oberflächenbehandlung der unteren Elekt
rode als Reinigungsschritt ausgeführt wird, wozu HF-Dampf, eine HF-Lösung und
eine Verbindung, die HF enthält, verwendet wird.
12. Verfahren nach Anspruch 11, mit dem weiteren Schritt einer Grenzflächenbehand
lung mit Hilfe einer NH4OH-Lösung oder einer H2SO4-Lösung, und zwar vor dem
oder im Anschluss an den Reinigungsschritt.
13. Verfahren nach einem der Ansprüche 3 bis 12, bei dem die Kristallisierung der
TaxOyNz-Schicht (43) so ausgeführt wird, dass eine resultierende, abgeschiedene
TaxOyNz-Schicht (43) in einer Atmosphäre mit einem Gas, das Stickstoff enthält, und
bei einer Temperatur von etwa 600 bis 950°C getempert wird.
14. Verfahren nach Anspruch 3, bei dem die Kristallisierung der TaxOyNz-Schicht (43)
so ausgeführt wird, dass eine resultierende abgeschiedene TaxOyNz-Schicht (43) in
einer Atmosphäre mit einem Gas, das Sauerstoff enthält, und bei einer Temperatur
von etwa 600 bis 950°C getempert wird.
15. Verfahren zur Herstellung eines Kondensators auf einem Halbleitersubstrat, mit den
folgenden Schritten:
auf dem Halbleitersubstrat (10) wird eine untere Elektrode (40) ausgebildet;
eine Oberflächenbehandlung wird vorgenommen, um die Bildung einer natürlichen Oxidschicht auf der Oberfläche der unteren Elektrode (40) zu verhindern;
auf der unteren Elektrode (40) wird als dielektrische Schicht eine amorphe TaxOyNz-Schicht (43) abgeschieden;
die amorphe TaxOyNz-Schicht (43) wird kristallisiert; und
auf der kristallinen TaxOyNz-Schicht (43) wird eine obere Elektrode (45) ausgebildet, wobei
die Summe von x, y und z in der TaxOyNz-Schicht (43) 1 beträgt, y etwa zwischen 0,3 und 0,5 liegt und z etwa zwischen 0,1 und 0,3 und wobei die amorphe TaxOyNz-Schicht (43) erhalten wird durch Zuführen eines chemischen Ta-Dampfes, den man aus einem Vorprodukt erhält, eines O2-Gases und eines NH3-Gases mit einem Druck von etwa 0,1 bis 100 Torr bei einer Temperatur von etwa 300 bis 600°C in eine LPCVD-Kammer und mittels einer chemischen Reaktion derselben.
auf dem Halbleitersubstrat (10) wird eine untere Elektrode (40) ausgebildet;
eine Oberflächenbehandlung wird vorgenommen, um die Bildung einer natürlichen Oxidschicht auf der Oberfläche der unteren Elektrode (40) zu verhindern;
auf der unteren Elektrode (40) wird als dielektrische Schicht eine amorphe TaxOyNz-Schicht (43) abgeschieden;
die amorphe TaxOyNz-Schicht (43) wird kristallisiert; und
auf der kristallinen TaxOyNz-Schicht (43) wird eine obere Elektrode (45) ausgebildet, wobei
die Summe von x, y und z in der TaxOyNz-Schicht (43) 1 beträgt, y etwa zwischen 0,3 und 0,5 liegt und z etwa zwischen 0,1 und 0,3 und wobei die amorphe TaxOyNz-Schicht (43) erhalten wird durch Zuführen eines chemischen Ta-Dampfes, den man aus einem Vorprodukt erhält, eines O2-Gases und eines NH3-Gases mit einem Druck von etwa 0,1 bis 100 Torr bei einer Temperatur von etwa 300 bis 600°C in eine LPCVD-Kammer und mittels einer chemischen Reaktion derselben.
16. Verfahren nach Anspruch 15, bei dem das O2-Gas mit etwa 50 bis 150 cm3/s und
NH3 mit etwa 30 bis 70 cm3/s zugeführt wird.
17. Verfahren nach Anspruch 16, bei dem man den chemischen Ta-Dampf erhält, indem
man die Dosierung bzw. Reinheit des Vorprodukts auf mehr als 99,999% einstellt,
und zwar entsprechend einem Strömungs-Controler, und dann diesen in einem Ver
dampfer oder einer Verdampferröhre verdampfen lässt.
18. Verfahren nach Anspruch 17, bei dem das Vorprodukt der Verdampferröhre mit
etwa 50 bis 500 mg/min zugeführt wird.
19. Verfahren nach Anspruch 18, bei dem die Temperatur des Verdampfers oder der
Verdampferröhre auf etwa 150 bis 200°C gehalten wird.
20. Verfahren nach Anspruch 18, bei dem das Vorprodukt Ta(OC2H5)5 oder
Ta(N(CH3)2)5 ist.
21. Verfahren nach Anspruch 15, bei dem die Oberflächenbehandlung der unteren Elekt
rode (40) als Reinigungsschritt ausgeführt wird, wozu HF-Dampf, eine HF-Lösung
und eine Verbindung, die HF enthält, verwendet wird.
22. Verfahren nach Anspruch 21, mit dem weiteren Schritt einer Grenzflächenbehand
lung mit Hilfe einer NH4OH-Lösung oder einer H2SO4-Lösung, und zwar vor dem
oder nach dem Reinigungsschritt.
23. Verfahren nach einem der Ansprüche 15 bis 27, bei dem die Kristallisierung der
TaxOyNz-Schicht (43) so ausgeführt wird, dass eine resultierende abgeschiedene
TaxOyNz-Schicht (43) in einer Atmosphäre mit einem Gas, das Stickstoff enthält, und
bei einer Temperatur von etwa 600 bis 950°C getempert wird.
24. Verfahren nach einem der Ansprüche 15 bis 22, bei dem die Kristallisierung der
TaxOyNz-Schicht (43) so ausgeführt wird, dass eine resultierende abgeschiedene
TaxOyNz-Schicht (43) in einer Atmosphäre mit einem Gas, das Sauerstoff enthält, und
bei einer Temperatur von etwa 600 bis 950°C getempert wird.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990025465A KR100328454B1 (ko) | 1999-06-29 | 1999-06-29 | 반도체 소자의 캐패시터 제조 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
DE10031577A1 true DE10031577A1 (de) | 2002-01-10 |
Family
ID=19597221
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE10031577A Ceased DE10031577A1 (de) | 1999-06-29 | 2000-06-29 | Kondensator für ein Halbleiterpeicherbauelement und Verfahren zu dessen Herstellung |
Country Status (7)
Country | Link |
---|---|
US (2) | US6576528B1 (de) |
JP (1) | JP2001036046A (de) |
KR (1) | KR100328454B1 (de) |
CN (1) | CN1181550C (de) |
DE (1) | DE10031577A1 (de) |
GB (1) | GB2358282B (de) |
TW (1) | TW473901B (de) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100331271B1 (ko) * | 1999-07-01 | 2002-04-06 | 박종섭 | TaON박막을 갖는 커패시터 제조방법 |
KR100328454B1 (ko) * | 1999-06-29 | 2002-03-16 | 박종섭 | 반도체 소자의 캐패시터 제조 방법 |
KR100373159B1 (ko) * | 1999-11-09 | 2003-02-25 | 주식회사 하이닉스반도체 | 반도체 소자의 캐패시터 제조방법 |
KR100363081B1 (ko) * | 1999-09-16 | 2002-11-30 | 삼성전자 주식회사 | 박막 형성장치 |
KR100587047B1 (ko) * | 2000-06-01 | 2006-06-07 | 주식회사 하이닉스반도체 | 반도체 메모리 소자의 캐패시터 제조방법 |
KR100422565B1 (ko) * | 2001-06-12 | 2004-03-12 | 주식회사 하이닉스반도체 | 반도체 소자의 캐패시터 제조방법 |
KR100411302B1 (ko) * | 2001-06-30 | 2003-12-18 | 주식회사 하이닉스반도체 | 반도체소자의 캐패시터 제조방법 |
KR100536807B1 (ko) * | 2004-06-24 | 2005-12-14 | 동부아남반도체 주식회사 | 반도체 장치의 캐패시터 및 그의 제조 방법 |
KR100956161B1 (ko) * | 2007-11-27 | 2010-05-06 | 주식회사 그린환경 | 황산을 공정수로 사용한 저속습식마쇄장치를 사용한 고품질순환골재 제조방법 |
JP5683388B2 (ja) | 2010-08-19 | 2015-03-11 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理方法及び基板処理装置 |
Family Cites Families (38)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4130694A (en) | 1977-08-15 | 1978-12-19 | Bell Telephone Laboratories, Incorporated | Amorphous metal oxide material between electrodes of a cell |
JPS62136035A (ja) | 1985-12-10 | 1987-06-19 | Fujitsu Ltd | 半導体装置の製造方法 |
JPS6338248A (ja) | 1986-08-04 | 1988-02-18 | Hitachi Ltd | 半導体装置およびその製造方法 |
JPH01173622A (ja) | 1987-12-26 | 1989-07-10 | Fujitsu Ltd | 窒化膜の形成方法 |
JP2829023B2 (ja) | 1989-02-28 | 1998-11-25 | 株式会社東芝 | 半導体集積回路用キャパシタ |
JP2518406B2 (ja) * | 1989-06-23 | 1996-07-24 | 日本電気株式会社 | 容量絶縁膜の形成方法 |
JPH0521744A (ja) * | 1991-07-10 | 1993-01-29 | Sony Corp | 半導体記憶装置のキヤパシタおよびその製造方法 |
JPH05167008A (ja) | 1991-12-12 | 1993-07-02 | Oki Electric Ind Co Ltd | 半導体素子の製造方法 |
JPH05335483A (ja) | 1992-05-29 | 1993-12-17 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
JPH06163819A (ja) | 1992-11-18 | 1994-06-10 | Oki Electric Ind Co Ltd | 半導体装置のキャパシタ構造 |
JP2786071B2 (ja) * | 1993-02-17 | 1998-08-13 | 日本電気株式会社 | 半導体装置の製造方法 |
JPH0714993A (ja) | 1993-06-18 | 1995-01-17 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP3230901B2 (ja) * | 1993-06-22 | 2001-11-19 | 株式会社東芝 | 半導体装置の製造方法及びその製造装置 |
JPH0745467A (ja) | 1993-07-26 | 1995-02-14 | Alps Electric Co Ltd | 誘電体およびこの誘電体を有するキャパシタ |
US5330931A (en) | 1993-09-22 | 1994-07-19 | Northern Telecom Limited | Method of making a capacitor for an integrated circuit |
US5508881A (en) | 1994-02-01 | 1996-04-16 | Quality Microcircuits Corporation | Capacitors and interconnect lines for use with integrated circuits |
JP3319138B2 (ja) * | 1994-03-17 | 2002-08-26 | ソニー株式会社 | タンタルを含む高誘電体膜の形成方法 |
KR950034588A (ko) * | 1994-03-17 | 1995-12-28 | 오가 노리오 | 탄탈계 고유전체재료 및 고유전체막의 형성방법 및 반도체장치 |
JP3334323B2 (ja) * | 1994-03-17 | 2002-10-15 | ソニー株式会社 | 高誘電体膜の形成方法 |
WO1996029725A1 (en) * | 1995-03-21 | 1996-09-26 | Northern Telecom Limited | Ferroelectric dielectric for integrated circuit applications at microwave frequencies |
US5753945A (en) | 1995-06-29 | 1998-05-19 | Northern Telecom Limited | Integrated circuit structure comprising a zirconium titanium oxide barrier layer and method of forming a zirconium titanium oxide barrier layer |
KR0155879B1 (ko) | 1995-09-13 | 1998-12-01 | 김광호 | 오산화 이탄탈륨 유전막 커패시터 제조방법 |
US5631188A (en) | 1995-12-27 | 1997-05-20 | Taiwan Semiconductor Manufacturing Company Ltd. | Low voltage coefficient polysilicon capacitor |
KR100235938B1 (ko) * | 1996-06-24 | 1999-12-15 | 김영환 | 반구형 실리콘 제조방법 |
US5872415A (en) | 1996-08-16 | 1999-02-16 | Kobe Steel Usa Inc. | Microelectronic structures including semiconductor islands |
US5776660A (en) | 1996-09-16 | 1998-07-07 | International Business Machines Corporation | Fabrication method for high-capacitance storage node structures |
US5980977A (en) | 1996-12-09 | 1999-11-09 | Pinnacle Research Institute, Inc. | Method of producing high surface area metal oxynitrides as substrates in electrical energy storage |
JPH10247723A (ja) * | 1997-03-04 | 1998-09-14 | Oki Electric Ind Co Ltd | 半導体装置のキャパシタの製造方法 |
US5936831A (en) | 1997-03-06 | 1999-08-10 | Lucent Technologies Inc. | Thin film tantalum oxide capacitors and resulting product |
US5977582A (en) | 1997-05-23 | 1999-11-02 | Lucent Technologies Inc. | Capacitor comprising improved TaOx -based dielectric |
GB2326279B (en) * | 1997-06-11 | 2002-07-31 | Hyundai Electronics Ind | Method of forming a capacitor of a semiconductor device |
US5910880A (en) | 1997-08-20 | 1999-06-08 | Micron Technology, Inc. | Semiconductor circuit components and capacitors |
US5837576A (en) | 1997-10-31 | 1998-11-17 | Vanguard International Semiconductor Corporation | Method for forming a capacitor using a silicon oxynitride etching stop layer |
TW357430B (en) | 1997-12-22 | 1999-05-01 | United Microelectronics Corp | Manufacturing method of capacitors |
JPH11233723A (ja) | 1998-02-13 | 1999-08-27 | Sony Corp | 電子素子およびその製造方法ならびに誘電体キャパシタおよびその製造方法ならびに光学素子およびその製造方法 |
KR100286011B1 (ko) * | 1998-08-04 | 2001-04-16 | 황철주 | 반도체소자의캐퍼시터및그제조방법 |
KR100297628B1 (ko) * | 1998-10-09 | 2001-08-07 | 황 철 주 | 반도체소자제조방법 |
KR100328454B1 (ko) * | 1999-06-29 | 2002-03-16 | 박종섭 | 반도체 소자의 캐패시터 제조 방법 |
-
1999
- 1999-06-29 KR KR1019990025465A patent/KR100328454B1/ko not_active IP Right Cessation
-
2000
- 2000-06-27 TW TW089112573A patent/TW473901B/zh not_active IP Right Cessation
- 2000-06-28 GB GB0015878A patent/GB2358282B/en not_active Expired - Fee Related
- 2000-06-28 US US09/607,130 patent/US6576528B1/en not_active Expired - Fee Related
- 2000-06-29 CN CNB001240269A patent/CN1181550C/zh not_active Expired - Fee Related
- 2000-06-29 DE DE10031577A patent/DE10031577A1/de not_active Ceased
- 2000-06-29 JP JP2000197174A patent/JP2001036046A/ja active Pending
-
2003
- 2003-04-28 US US10/423,873 patent/US6746931B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR100328454B1 (ko) | 2002-03-16 |
JP2001036046A (ja) | 2001-02-09 |
CN1181550C (zh) | 2004-12-22 |
US6576528B1 (en) | 2003-06-10 |
GB0015878D0 (en) | 2000-08-23 |
GB2358282B (en) | 2004-04-07 |
US20030190783A1 (en) | 2003-10-09 |
KR20010004751A (ko) | 2001-01-15 |
CN1280390A (zh) | 2001-01-17 |
TW473901B (en) | 2002-01-21 |
GB2358282A (en) | 2001-07-18 |
US6746931B2 (en) | 2004-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE10055431B4 (de) | Verfahren zum Herstellen von Kondensatoren eines Halbleiterbauelements | |
DE69125323T2 (de) | Verfahren zum Herstellen isolierender Filme, Kapazitäten und Halbleiteranordnungen | |
DE10163345B4 (de) | Verfahren zur Herstellung eines Kondensators in einem Halbleiterbauelement | |
DE10000005C1 (de) | Verfahren zur Herstellung eines ferroelektrischen Halbleiterspeichers | |
DE10123858B4 (de) | Atomschicht-Abscheidungsverfahren zur Bildung einer Siliciumnitrid-haltigen Dünnschicht | |
DE60023573T2 (de) | Verfahren zur Herstellung eines Kondensators mit Tantalpentoxid in einem integrierten Schaltkreis | |
DE10046021B4 (de) | Verfahren zur Herstellung von Kondensatoren auf Halbleitersubstraten in einer Einrichtung zur Bildung von Dünnfilmen | |
DE102004020157A1 (de) | Kondensator mit legierter dielektrischer Hafnium-Oxid und Aluminium-Oxid-Schicht und Verfahren zur Herstellung desselben | |
DE102006030707B4 (de) | Verfahren zur Herstellung eines Kondensators in einem Halbleiterbauelement | |
DE10064067B4 (de) | Verfahren zur Herstellung eines Kondensators einer Halbleitereinrichtung | |
DE10032213B4 (de) | Verfahren zur Herstellung eines Kondensators für ein Halbleiterspeicherbauelement | |
DE19534082A1 (de) | Verfahren zur Herstellung einer Halbleitereinrichtung | |
DE60301834T2 (de) | Vorläuferverbindung enthaltend eine an HfCl4 gebundene Stickstoffverbindung für die Ausbildung einer Hafniumoxidschicht und Verfahren zur Bildung der Hafniumoxidschicht unter Verwendung der Vorläuferverbindung | |
DE10031056B4 (de) | Verfahren zur Herstellung eines Kondensators für eine Halbleiterspeichervorrichtung | |
DE10031577A1 (de) | Kondensator für ein Halbleiterpeicherbauelement und Verfahren zu dessen Herstellung | |
GB2365213A (en) | DRAM capacitor having a multi-layer TaON dielectric | |
DE10032209B4 (de) | Verfahren zur Herstellung eines Kondensators für ein Halbleiterspeicherbauelement | |
DE10055450A1 (de) | Verfahren zum Herstellen eines Ta205-Kondensators unter Verwendung einer Ta205-Dünnschicht als dielektrische Schicht | |
DE10032210B4 (de) | Kondensator für Halbleiterspeicherbauelement und Verfahren zu dessen Herstellung | |
DE19712540C1 (de) | Herstellverfahren für eine Kondensatorelektrode aus einem Platinmetall | |
DE10064068B4 (de) | Verfahren zur Herstellung von Kondensatoren von Halbleitereinrichtungen | |
DE19963500C2 (de) | Verfahren zum Herstellen einer strukturierten metalloxidhaltigen Schicht, insbesondere einer ferroelektrischen oder paraelektrischen Schicht | |
EP0865074B1 (de) | Verfahren zur Herstellung einer dotierten Polysiliciumschicht | |
DE19620833C2 (de) | Verfahren zum Herstellen eines Kondensators einer Halbleitereinrichtung | |
DE10032215A1 (de) | Verfahren zum Herstellen eines Kondensators für ein Halbleiterspeicherbauelement |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8110 | Request for examination paragraph 44 | ||
8131 | Rejection |