CN107950081A - 印刷电路板的制造方法 - Google Patents

印刷电路板的制造方法 Download PDF

Info

Publication number
CN107950081A
CN107950081A CN201680052091.0A CN201680052091A CN107950081A CN 107950081 A CN107950081 A CN 107950081A CN 201680052091 A CN201680052091 A CN 201680052091A CN 107950081 A CN107950081 A CN 107950081A
Authority
CN
China
Prior art keywords
thickness
layer
insulating substrate
resin film
pcb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201680052091.0A
Other languages
English (en)
Other versions
CN107950081B (zh
Inventor
原田敏
原田敏一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Publication of CN107950081A publication Critical patent/CN107950081A/zh
Application granted granted Critical
Publication of CN107950081B publication Critical patent/CN107950081B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • H05K3/4655Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern by using a laminate characterized by the insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/024Dielectric details, e.g. changing the dielectric material around a transmission line
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/0278Rigid circuit boards or rigid supports of circuit boards locally made bendable, e.g. by removal or replacement of material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/4617Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties
    • H05K3/4691Rigid-flexible multilayer circuits comprising rigid and flexible layers, e.g. having in the bending regions only flexible layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0104Properties and characteristics in general
    • H05K2201/0129Thermoplastic polymer, e.g. auto-adhesive layer; Shaping of thermoplastic polymer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0141Liquid crystal polymer [LCP]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0145Polyester, e.g. polyethylene terephthalate [PET], polyethylene naphthalate [PEN]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0154Polyimide
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0191Dielectric layers wherein the thickness of the dielectric plays an important role
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/068Features of the lamination press or of the lamination process, e.g. using special separator sheets

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)
  • Laminated Bodies (AREA)

Abstract

层叠全部由相同的树脂材料构成的树脂薄膜10而形成层叠体20。在对该层叠体20进行加热加压并使多张树脂薄膜10一体化后,释放施加于层叠体20的压力,并且使层叠体20冷却。在层叠体20中的成为弯曲部的规定区域R3,在相对于一层的导体图案11的树脂薄膜10的层叠方向的一侧与另一侧的双方分别配置有一层以上的树脂薄膜10,并且配置于一侧的一层以上的树脂薄膜10的总厚度大于配置于另一侧的一层以上的树脂薄膜10的总厚度。其结果,利用在加热加压后的冷却时配置于一侧的一层以上的树脂薄膜10产生的收缩力与在配置于另一侧的一层以上的树脂薄膜10产生的收缩力的差,能够使规定区域R3弯曲。

Description

印刷电路板的制造方法
技术领域
本发明涉及印刷电路板的制造方法。
背景技术
专利文献1公开了具有被施加了弯曲倾向的弯曲部的印刷电路板的制造方法。在该制造方法中,如接下来那样形成弯曲部。层叠由不同的种类的树脂材料构成的多个绝缘层,而形成平板形状的印刷电路板。之后,对成为印刷电路板的弯曲部的部位进行加热。在加热后的冷却时,绝缘层收缩。此时,不同种类材料的热收缩率不同,因此印刷电路板弯折。
专利文献1:日本特开平9-23052号公报
通过上述的现有技术而被制造的印刷电路板使用由不同种类的树脂材料构成的绝缘层,因此如下所述,产生可靠性降低的问题。
即,不同的树脂材料的热膨胀系数不同。因此,若将印刷电路板暴露于冷热循环中,则在接合由不同种类的树脂材料构成的绝缘层彼此而出现的接合部位产生热应力。因该热应力而容易在该接合部位产生剥离。
发明内容
本发明鉴于上述点,目的在于提供一种具有弯曲部且可靠性较高的印刷电路板的制造方法。
本公开涉及具有弯曲部(4)的印刷电路板(1)的制造方法,其中,具备:准备工序,准备多张至少由树脂材料构成并在表面形成有导体图案(11)的薄片状的绝缘基材(10);层叠工序,层叠多张上述绝缘基材而形成层叠体(20);以及加热加压工序,对上述层叠体进行加热加压使多张上述绝缘基材一体化,然后释放施加于上述层叠体的压力并且使上述层叠体冷却,在上述准备工序中所准备的多张上述绝缘基材全部由相同的树脂材料构成,在上述层叠工序中,以下述方式形成上述层叠体,即:在上述层叠体中的成为上述弯曲部的规定区域(R3),相对于一层或者多层上述导体图案,在上述绝缘基材的层叠方向的一侧与另一侧双方分别配置一层以上上述绝缘基材,并且配置于上述一侧的一层以上上述绝缘基材的总厚度大于配置于上述另一侧的一层以上上述绝缘基材的总厚度,在上述加热加压工序中,利用当上述冷却时在上述一侧的一层以上上述绝缘基材产生的收缩力大于在上述另一侧的一层以上上述绝缘基材产生的收缩力的现象,使上述规定区域弯曲。
即便为由同一种树脂材料构成的绝缘基材,绝缘基材的总厚度较大的一方与厚度较小的一方相比,加热后的冷却时产生的收缩力也较大。因此,利用该收缩力的差,能够使规定区域弯曲。因此,根据该印刷电路板的制造方法,能够制造具有弯曲部的印刷电路板。
在该印刷电路板的制造方法中,使用由同一种树脂材料构成的绝缘基材。其结果,能够抑制绝缘基材彼此接合的部位因热应力而剥离。因此,与现有技术相比,能够提高所获得的印刷电路板的可靠性。
此外,该栏所记载的各机构的括弧内的附图标记表示与后述的实施方式所记载的具体的机构的对应关系。
附图说明
图1是第一实施方式的印刷电路板的剖视图。
图2是表示第一实施方式的印刷电路板的制造工序的流程图。
图3A是表示第一实施方式的印刷电路板的制造工序的一部分的剖视图。
图3B是表示第一实施方式的印刷电路板的制造工序的一部分的剖视图。
图3C是表示第一实施方式的印刷电路板的制造工序的一部分的剖视图。
图3D是表示第一实施方式的印刷电路板的制造工序的一部分的剖视图。
图3E是表示第一实施方式的印刷电路板的制造工序的一部分的剖视图。
图4A是表示第二实施方式的印刷电路板的制造工序的一部分的剖视图。
图4B是表示第二实施方式的印刷电路板的制造工序的一部分的剖视图。
图4C是表示第二实施方式的印刷电路板的制造工序的一部分的剖视图。
图5A是表示第三实施方式的印刷电路板的制造工序的一部分的剖视图。
图5B是表示第三实施方式的印刷电路板的制造工序的一部分的剖视图。
图5C是表示第三实施方式的印刷电路板的制造工序的一部分的剖视图。
图6A是表示第四实施方式的印刷电路板的制造工序的一部分的剖视图。
图6B是表示第四实施方式的印刷电路板的制造工序的一部分的剖视图。
图6C是表示第四实施方式的印刷电路板的制造工序的一部分的剖视图。
图7A是表示第五实施方式的印刷电路板的制造工序的一部分的剖视图。
图7B是表示第五实施方式的印刷电路板的制造工序的一部分的剖视图。
图7C是表示第五实施方式的印刷电路板的制造工序的一部分的剖视图。
图8A是表示第六实施方式的印刷电路板的制造工序的一部分的剖视图。
图8B是表示第六实施方式的印刷电路板的制造工序的一部分的剖视图。
图8C是表示第六实施方式的印刷电路板的制造工序的一部分的剖视图。
具体实施方式
以下,基于附图对本发明的实施方式进行说明。此外,在以下的各实施方式中,对相同或等同的部分标注相同附图标记来进行说明。
(第一实施方式)
如图1所示,本实施方式的印刷电路板1具有第一基板部2、第二基板部3以及弯曲部4。
弯曲部4位于第一基板部2与第二基板部3之间。弯曲部4连接第一基板部2与第二基板部3。弯曲部4具有柔软性。弯曲部4具有弯曲倾向。弯曲部4具有电连接第一基板部2的布线与第二基板部3的布线的作为布线的导体图案11。
第一基板部2厚于弯曲部4,且硬于弯曲部4。第二基板部3也厚于弯曲部4,且硬于弯曲部4。第一基板部2与第二基板部3各自具有作为布线的多个导体图案11以及多个导通孔12。多个导体图案11以及多个导通孔12交替连接。
接下来,对本实施方式的印刷电路板1的制造方法进行说明。如图2所示,在该制造方法中,主要按顺序进行准备工序、层叠工序、加热加压工序。
在准备工序中,如图3A所示,准备多张在表面形成有导体图案11等的树脂薄膜10。树脂薄膜10为由树脂材料构成的薄片状的绝缘基材。该树脂材料为热塑性树脂。作为热塑性树脂,例如能够列举液晶聚合物(简称:LCP)、聚醚醚酮(简称:PEEK)、热塑性的聚酰亚胺(简称:PI)、聚醚酰亚胺(简称:PEI)。
在准备工序中,通过蚀刻图案形成设置于树脂薄膜10的单面的导体箔。由此,仅在树脂薄膜10的单面形成导体图案11。作为导体箔,例如能够使用铜箔、银箔、锡箔等。之后,通过激光加工、钻头加工,在各树脂薄膜10形成导通孔13。之后,向导通孔13埋入用于形成导通孔12的导通孔形成用材料14。作为导通孔形成用材料14,使用铜粉、锡粉、银粉等糊状的金属粉。金属粉在后述的加热加压工序被加热而进行烧结,从而成为导通孔12。
在本实施方式中,作为多张树脂薄膜10,准备全部由相同的热塑性树脂构成的树脂薄膜。所准备的多张树脂薄膜10全部为相同的厚度。
在层叠工序中,如图3B所示,层叠多张树脂薄膜10而形成层叠体20。此时,使第一区域R1与第二区域R2的各自中的树脂薄膜10的层叠数多于第三区域R3中的树脂薄膜10的层叠数。第一区域R1为用于形成层叠体20中的第一基板部2的区域。第二区域R2为用于形成层叠体20中的第二基板部3的区域。第三区域R3为用于形成层叠体20中的弯曲部4的区域。因此,第三区域R3是层叠体20中的成为弯曲部4的规定区域。
具体而言,层叠多张具有第一区域R1、第二区域R2以及第三区域R3的树脂薄膜103。仅相对于树脂薄膜103的第一区域R1层叠多张树脂薄膜101。仅相对于树脂薄膜103的第二区域R2层叠多张树脂薄膜102。
如上所述,构成层叠体20的多张树脂薄膜10全部为相同的厚度。因此,多张树脂薄膜10中的、仅配置于第一区域R1的树脂薄膜101、仅配置于第二区域R2的树脂薄膜102、具有第一区域R1、第二区域R2以及第三区域R3的树脂薄膜103具有相同的规定厚度L1。规定厚度L1例如为25μm。另外,导体图案11的厚度全部相同,例如为9μm。此外,可以使位于层叠方向上的端部的导体图案11的厚度大于其他的导体图案11的厚度,例如,也可以形成12μm。
另外,层叠体20的第三区域R3层叠有三层树脂薄膜103与一层导体图案11。该导体图案11在从第一区域R1经由第三区域R3到第二区域R2的范围配置。
层叠体20的第三区域R3具有以下结构,即:相对于一层导体图案11,在树脂薄膜10的层叠方向上的一侧(即,图3B中的上下方向上的上侧)配置有两层树脂薄膜103,在树脂薄膜10的层叠方向上的另一侧(即,图3B中的上下方向上的下侧)配置有一层树脂薄膜103。如上,在层叠体20的第三区域R3,相对于导体图案11配置于层叠方向上的一侧的树脂薄膜10的层叠数多于配置于层叠方向上的另一侧的树脂薄膜10的层叠数。由此,成为相对于导体图案11配置于层叠方向上的一侧的树脂薄膜10的总厚度大于配置于层叠方向上的另一侧的树脂薄膜10的总厚度的状态。
在加热加压工序中,对层叠体20进行加热加压,使多张树脂薄膜10一体化。具体而言,如图3C所示,在层叠体20的层叠方向的两侧分别配置脱模片30、缓冲辅助部件31。接着,如图3D所示,通过冲压板32,从层叠体20的层叠方向的两侧经由脱模片30、缓冲辅助部件31边对层叠体20进行加热边进行加压。此外,在图3D中,省略脱模片30的图示。
脱模片30为由聚酰亚胺(简称:PI)、4氟化乙烯(简称:PTFE)等树脂材料构成的片材。脱模片30的厚度为12μm~75μm。作为缓冲辅助部件31,使用将不锈钢纤维加工为板状的部件、将石棉与芳纶纤维加工为板状的部件、延伸多孔质PTFE。缓冲辅助部件31的厚度为3mm~10mm。冲压板32由不锈钢等金属构成。冲压板32的厚度为3mm~5mm。
此时的加热温度为使构成树脂薄膜10的热塑性树脂软化并流动的温度,例如为200℃~350℃。在该工序中,热塑性树脂流动而埋入层叠体20的内部的间隙22。而且,各树脂薄膜10相互粘合而成为一体。另外,通过此时的加热,导通孔形成用材料14烧结而形成导通孔12。
在加热加压工序中,在进行了加热加压后,除去冲压板32、缓冲辅助部件31等。由此,释放施加于层叠体20的压力,并且对层叠体20进行冷却。在该冷却时,在构成层叠体20的树脂薄膜10产生收缩力。此时,树脂薄膜10的总厚度较大的一方与较小的一方相比,在冷却时产生的收缩力较大。因此,如图3E所示,就第三区域R3中产生于树脂薄膜10的收缩力而言,位于导体图案11的上侧的两层树脂薄膜10的收缩力大于位于导体图案11的下侧的一层树脂薄膜10的收缩力。因此,第三区域R3以树脂薄膜10的总厚度较大的一方、即两层树脂薄膜10的一方为弯曲的内侧而弯曲。
这样,制造图1所示的印刷电路板1。
如以上的说明的那样,本实施方式的印刷电路板1具有被施加了弯曲倾向的弯曲部4。此处,具备具有柔性的挠性部的印刷电路板多数情况下以弯曲的状态被插入壳体等。然而,施加力使挠性部边弯曲边插入,因此相对于狭窄的位置,存在难以插入印刷电路板的问题。
与此相对,本实施方式的印刷电路板1被施加弯曲倾向,因此向狭窄的位置的插入变得容易。另外,即使将印刷电路板1在弯曲的状态下插入,与不被施加弯曲倾向的情况相比,作用于弯曲的内侧部分的压缩应力较小,因此印刷电路板1难以被破坏。
另外,在本实施方式的印刷电路板1的制造方法中,作为构成层叠体20的多张树脂薄膜10,使用全部由相同种类的树脂材料构成的树脂薄膜。其结果,能够抑制树脂薄膜10彼此接合的部位因热应力而剥离。因此,与使用由不同种类的树脂材料构成的绝缘层的现有技术相比,能够提高所获得的印刷电路板1的可靠性。
另外,在本实施方式的印刷电路板1的制造方法中,利用在加热加压工序中的冷却过程产生的树脂薄膜10的收缩力。因此,能够在加热加压工序结束的时刻、即印刷电路板1的形成时刻弯曲出弯曲部4。因此,不需要在加热加压工序后,另行进行弯曲加工的工序。因此,根据本实施方式的印刷电路板1的制造方法,与在印刷电路板1的形成后进行弯曲加工的工序的情况相比,能够简化印刷电路板1的制造工序。
(第二实施方式)
本实施方式的印刷电路板1的制造方法相对于第一实施方式的印刷电路板1的制造方法变更了使用的树脂薄膜10的厚度。
在本实施方式中,在准备工序中,如图4A所示,作为构成层叠体20的多张树脂薄膜10,准备具有第一厚度L1的树脂薄膜与具有大于第一厚度L1的第二厚度L2的树脂薄膜。第一厚度L1例如为25μm。第二厚度L2例如为50μm。
然后,在层叠工序中,形成图4A所示的构成的层叠体20。该层叠体20中,仅配置于第一区域R1与第三区域R3中的第一区域R1的树脂薄膜101的厚度为第一厚度L1。该层叠体20中,仅配置于第二区域R2与第三区域R3中的第二区域R2的树脂薄膜102的厚度为第一厚度L1。该层叠体20中,在第三区域R3中比导体图案11靠层叠方向上的一侧(即,图4A中的上侧)配置的一层树脂薄膜103的厚度为第二厚度L2。该层叠体20中,比导体图案11靠层叠方向上的另一侧(即,图4A中的下侧)配置的一层树脂薄膜103的厚度为第一厚度L1。
由此,层叠体20的第三区域R3成为相对于导体图案11配置于层叠方向上的一侧的树脂薄膜10的厚度大于相对于导体图案11配置于层叠方向上的另一侧的树脂薄膜10的厚度的状态。
因此,即使在本实施方式中,也如图4B所示,在加热加压工序的冷却过程中,对于在第三区域R3的树脂薄膜10产生的收缩力而言,树脂薄膜10的厚度较大的一方大于较小的一方。因此,如图4C所示,第三区域R3以树脂薄膜10的厚度较大的一方为内侧而弯曲。
(第三实施方式)
本实施方式的印刷电路板1的制造方法相对于第一、第二实施方式的印刷电路板1的制造方法,变更了使用的树脂薄膜10的厚度。
在本实施方式中,在准备工序中,如图5A所示,作为构成层叠体20的多张树脂薄膜10,准备具有第一厚度L1的树脂薄膜与具有小于第一厚度L1的第二厚度L3的树脂薄膜。第一厚度L1例如为25μm。第二厚度L3例如为12.5μm。
然后,在层叠工序中,形成图5A所示的构成的层叠体20。该层叠体20中,仅配置于第一区域R1与第三区域R3中的第一区域R1的树脂薄膜101的厚度为第一厚度L1。该层叠体20中,仅配置于第二区域R2与第三区域R3中的第二区域R2的树脂薄膜102的厚度为第一厚度L1。该层叠体20中,在第三区域R3比导体图案11靠层叠方向上的一侧(即,图5A中的上侧)配置的一层树脂薄膜103的厚度为第一厚度L1。该层叠体20中,比导体图案11靠层叠方向上的另一侧(即,图5A中的下侧)配置的一层树脂薄膜103的厚度为第二厚度L3。
由此,层叠体20的第三区域R3成为相对于导体图案11配置于层叠方向的一侧的树脂薄膜10的厚度大于相对于导体图案11配置于层叠方向的另一侧的树脂薄膜10的厚度的状态。
因此,即使在本实施方式中,也如图5B所示,在加热加压工序的冷却过程中,就在第三区域R3的树脂薄膜10产生的收缩力而言,树脂薄膜10的厚度较大的一方的收缩力大于厚度较小的一方的收缩力。因此,如图5C所示,第三区域R3以树脂薄膜10的厚度较大的一方为内侧而弯曲。
(第四实施方式)
本实施方式的印刷电路板的制造方法为印刷电路板的整体成为弯曲部的印刷电路板的制造方法。所制造的印刷电路板为整体具有柔软性的软性基板。本实施方式的印刷电路板的制造方法相对于第一实施方式的印刷电路板的制造方法,不形成第一基板部2、第二基板部3这点不同,但除此之外基本相同。
在本实施方式中,在准备工序中,如图6A所示,准备相同厚度L1的树脂薄膜10。厚度L1例如为25μm。
在层叠工序中,形成图6A所示的构成的层叠体20。该层叠体20在两层的导体图案11之间配置有一层的树脂薄膜10。具有以下结构,即:相对于两层的导体图案11在树脂薄膜10的层叠方向的一侧(即,图6A中的上下方向上的上侧)配置有三层树脂薄膜10,在层叠方向的另一侧(即,图6A中的上下方向上的下侧)配置有一层树脂薄膜10。
如上,层叠体20中,相对于两层导体图案11配置于层叠方向的一侧的树脂薄膜10的层叠数多于配置于层叠方向的另一侧的树脂薄膜10的层叠数。由此,成为相对于两层导体图案11配置于层叠方向的一侧的树脂薄膜10的总厚度大于配置于层叠方向的另一侧的树脂薄膜10的厚度的状态。
因此,即使在本实施方式中,也如图6B所示,在加热加压工序的冷却过程中,就树脂薄膜10中产生的收缩力而言,树脂薄膜10的总厚度较大的一方的收缩力大于厚度较小的一方的收缩力。因此,如图6C所示,印刷电路板1以树脂薄膜10的总厚度较大的一方为内侧而弯曲。
(第五实施方式)
本实施方式的印刷电路板1的制造方法相对于第四实施方式的印刷电路板1的制造方法变更了使用的树脂薄膜10的厚度。
在本实施方式中,在准备工序中,如图7A所示,作为构成层叠体20的多张树脂薄膜10,准备具有第一厚度L1的树脂薄膜与具有大于第一厚度L1的第二厚度L2的树脂薄膜。第一厚度L1例如为25μm。第二厚度L2例如为75μm。
而且,在层叠工序中,形成图7A所示的构成的层叠体20。该层叠体20中,配置于两层导体图案11之间的一层树脂薄膜10的厚度为第一厚度L1。层叠体20中,相对于两层导体图案11配置于树脂薄膜10的层叠方向的一侧(即,图7A中的上下方向上的上侧)的一层树脂薄膜10的厚度为第二厚度L2。层叠体20中,相对于两层导体图案11配置于层叠方向的另一侧(即,图7A中的上下方向上的下侧)的一层树脂薄膜10的厚度为第一厚度L1。
如上,层叠体20成为相对于两层导体图案11配置于层叠方向的一侧的树脂薄膜10的厚度大于配置于层叠方向的另一侧的树脂薄膜10的厚度的状态。
因此,即使在本实施方式中,也如图7B所示,在加热加压工序的冷却过程中,就树脂薄膜10中产生的收缩力而言,树脂薄膜10的厚度较大的一方的收缩力大于厚度较小的一方的收缩力。因此,如图7C所示,印刷电路板1以树脂薄膜10的厚度较大的一方为内侧而弯曲。
(第六实施方式)
本实施方式的印刷电路板1的制造方法相对于第四实施方式的印刷电路板1的制造方法变更了使用的树脂薄膜10的厚度。
在本实施方式中,在准备工序中,如图8A所示,作为构成层叠体20的多张树脂薄膜10,准备具有第一厚度L1的树脂薄膜与小于第一厚度L1的第二厚度L3的树脂薄膜。第一厚度L1例如为25μm。第二厚度L3例如为12.5μm。
而且,在层叠工序中,形成图8A所示的构成的层叠体20。该层叠体20中,配置于两层导体图案11之间的一层树脂薄膜10的厚度为第一厚度L1。层叠体20中,相对于两层的导体图案11配置于树脂薄膜10的层叠方向的一侧(即,图8A中的上下方向上的上侧)的一层树脂薄膜10的厚度为第一厚度L1。层叠体20中,相对于两层导体图案11配置于层叠方向的另一侧(即,图8A中的上下方向上的下侧)的一层树脂薄膜10的厚度为第二厚度L3。
如上,层叠体20成为配置于两层的导体图案11的上侧的树脂薄膜10的厚度大于配置于两层的导体图案11的下侧的树脂薄膜10的厚度的状态。
因此,即使在本实施方式中,也如图8B所示,在加热加压工序的冷却过程中,就树脂薄膜10中产生的收缩力而言,树脂薄膜10的厚度较大的一方的收缩力大于厚度较小的一方的收缩力。因此,如图8C所示,印刷电路板1以树脂薄膜10的厚度较大的一方为内侧而弯曲。
(其他实施方式)
本发明不限定于上述的实施方式,如下述那样,能够在不脱离本发明的主旨的范围内适当地变更。
(1)在第一实施方式中,层叠体20的第三区域R3构成为:相对于一层导体图案11,在树脂薄膜10的层叠方向的一侧配置两层树脂薄膜10,在层叠方向的另一侧配置一层树脂薄膜10,但也可以变更配置于一层导体图案11的两侧的树脂薄膜10的层数。即,层叠体20的第三区域R3是如下构成即可,即:相对于一层导体图案11在树脂薄膜10的层叠方向上的一侧与另一侧这两侧分别配置有一层以上树脂薄膜10,并且,相对于导体图案11配置于层叠方向的一侧的一层以上树脂薄膜10的层叠数,多于配置于层叠方向的另一侧的一层以上树脂薄膜10的层叠数。相同地,即使在第四实施方式中,也可以变更两层导体图案11的两侧的树脂薄膜10的层数。
(2)在第一实施方式中,在层叠体20的第三区域R3中,层叠的多个树脂薄膜10全部为相同的厚度,但厚度也可以不同。例如,层叠体20的第三区域R3可以构成为:相对于一层导体图案11,在树脂薄膜10的层叠方向的一侧配置两层树脂薄膜10,在层叠方向的另一侧配置一层树脂薄膜10,并且,这三层树脂薄膜10全部成为不同的厚度。相同地,即使在第四实施方式中,两层的导体图案11的两侧的树脂薄膜10也可以全部成为不同的厚度。
(3)在第二实施方式中,在层叠体20的第三区域R3中,相对于导体图案11在层叠方向上的一侧配置一层第二厚度L2的树脂薄膜10,相对于导体图案11在层叠方向上的另一侧配置一层第一厚度L1的树脂薄膜10,但也可以将配置于导体图案11的两侧的树脂薄膜10的层叠数变更为两层以上。例如,可以构成为:在层叠体20的第三区域R3,相对于导体图案11在层叠方向上的一侧配置两层以上第二厚度L2的树脂薄膜10,相对于导体图案11在层叠方向上的另一侧配置与第二厚度L2的树脂薄膜10相同层数的第一厚度L1的树脂薄膜10。相同地,即使在第五实施方式中,也可以将两层导体图案11的两侧的树脂薄膜10的层叠数变更为两层以上。
(4)在第三实施方式中,在层叠体20的第三区域R3,相对于导体图案11在层叠方向上的一侧配置一层第一厚度L1的树脂薄膜10,相对于导体图案11在层叠方向上的另一侧配置一层第二厚度L3的树脂薄膜10,但也可以将配置于导体图案11的两侧的树脂薄膜10的层叠数变更为两层以上。例如,可以构成为:在层叠体20的第三区域R3,相对于导体图案11在层叠方向上的一侧配置两层以上第一厚度L1的树脂薄膜10,相对于导体图案11在层叠方向上的另一侧配置与第一厚度L1的树脂薄膜10相同层数的第二厚度L3的树脂薄膜10。相同地,即使在第六实施方式中,也可以将两层导体图案11的两侧的树脂薄膜10的层叠数变更为两层以上。
(5)在第一~第三实施方式中,在层叠体20的第三区域R3配置一层导体图案11,但也可以与第四~第六实施方式相同地,在层叠体20的第三区域R3配置两层以上的多个导体图案11。在该情况下,层叠体20的第三区域R3只要是以下构成即可,即:相对于多层的导体图案11在树脂薄膜10的层叠方向上的一侧与另一侧这两侧分别配置一层以上树脂薄膜10,并且配置于层叠方向上的一侧的树脂薄膜10的总厚度大于配置于层叠方向上的另一侧的树脂薄膜10的总厚度。
(6)在上述各实施方式中,作为构成树脂薄膜10的树脂材料,使用了热塑性树脂,但也可以使用热固化性树脂。作为热固化性树脂,能够列举环氧树脂。另外,作为树脂薄膜10,不限定于仅由树脂材料构成,能够使用由树脂材料与其他材料、例如加强材料构成的树脂薄膜。例如,作为树脂薄膜10,也可以使用由带玻璃砂布的环氧树脂构成的树脂薄膜。
(7)上述各实施方式并非相互无关系,除了明确不可组合的情况之外,能够适当地组合。另外,在上述各实施方式中,构成实施方式的要素除了特别明示为是必须的情况以及考虑为原理上显然是必须的情况等之外,当然不必是必须的。
附图标记的说明
1…印刷电路板;2…第一基板部;3…第二基板部;4…弯曲部;10…树脂薄膜;11…导体图案;20…层叠体;R1…用于形成第一基板部的第一区域;R2…用于形成第二基板部的第二区域;R3…用于形成弯曲部的第三区域。

Claims (7)

1.一种印刷电路板的制造方法,制造具有弯曲部(4)的印刷电路板(1),其中,具备:
准备工序,在该准备工序中,准备多张至少由树脂材料构成并在表面形成有导体图案(11)的薄片状的绝缘基材(10);
层叠工序,在该层叠工序中,层叠多张所述绝缘基材而形成层叠体(20);以及
加热加压工序,在该加热加压工序中,对所述层叠体进行加热加压使多张所述绝缘基材一体化,然后释放施加于所述层叠体的压力并且使所述层叠体冷却,
在所述准备工序中所准备的多张所述绝缘基材全部由相同的树脂材料构成,
在所述层叠工序中,以下述方式形成所述层叠体,即:在所述层叠体中的成为所述弯曲部的规定区域(R3),相对于一层或者多层所述导体图案,在所述绝缘基材的层叠方向的一侧与另一侧双方分别配置一层以上的所述绝缘基材,并且配置于所述一侧的一层以上所述绝缘基材的总厚度大于配置于所述另一侧的一层以上所述绝缘基材的总厚度,
在所述加热加压工序中,利用当所述冷却时在所述一侧的一层以上所述绝缘基材产生的收缩力大于在所述另一侧的一层以上所述绝缘基材产生的收缩力的现象,使所述规定区域弯曲。
2.根据权利要求1所述的印刷电路板的制造方法,其中,
在所述层叠工序中,以配置于所述一侧的一层以上所述绝缘基材的层叠数多于配置于所述另一侧的一层以上所述绝缘基材的层叠数的方式,形成所述层叠体。
3.根据权利要求2所述的印刷电路板的制造方法,其中,
在所述准备工序中所准备的多张所述绝缘基材全部具有相同的厚度。
4.根据权利要求1所述的印刷电路板的制造方法,其中,
在所述层叠工序中,以位于与所述规定区域不同的位置的其他区域(R1、R2)中的所述绝缘基材的层叠数多于所述规定区域中的所述绝缘基材的层叠数的方式,形成所述层叠体。
5.根据权利要求4所述的印刷电路板的制造方法,其中,
在所述准备工序中所准备的多张所述绝缘基材具有规定厚度(L1),
在所述层叠工序中,以下述方式形成所述层叠体,即:仅在所述其他区域配置的所述绝缘基材具有所述规定厚度,配置于所述规定区域中的所述一侧的一层以上所述绝缘基材具有所述规定厚度,配置于所述规定区域中的所述另一侧的一层以上所述绝缘基材具有所述规定厚度,配置于所述规定区域中的所述一侧的一层以上所述绝缘基材的层叠数多于配置于所述另一侧的一层以上所述绝缘基材的层叠数。
6.根据权利要求4所述的印刷电路板的制造方法,其中,
在所述准备工序中所准备的多张所述绝缘基材中,一部分所述绝缘基材具有第一厚度(L1),其他所述绝缘基材具有大于第一厚度的第二厚度(L2),
在所述层叠工序中,以下述方式形成所述层叠体,即:仅在所述其他区域配置的所述绝缘基材具有所述第一厚度,配置于所述规定区域中的所述一侧的一层以上所述绝缘基材具有所述第二厚度,配置于所述规定区域中的所述另一侧的一层以上所述绝缘基材具有所述第一厚度。
7.根据权利要求4所述的印刷电路板的制造方法,其中,
在所述准备工序中所准备的多张所述绝缘基材中,一部分所述绝缘基材具有第一厚度(L1),其他所述绝缘基材具有小于第一厚度的第二厚度(L3),
在所述层叠工序中,仅在所述其他区域配置的所述绝缘基材具有所述第一厚度,配置于所述规定区域中的所述一侧的一层以上所述绝缘基材具有所述第一厚度,配置于所述规定区域中的所述另一侧的一层以上所述绝缘基材具有所述第二厚度。
CN201680052091.0A 2015-09-10 2016-08-22 印刷电路板的制造方法 Active CN107950081B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2015-178512 2015-09-10
JP2015178512A JP6439636B2 (ja) 2015-09-10 2015-09-10 プリント基板の製造方法
PCT/JP2016/074415 WO2017043299A1 (ja) 2015-09-10 2016-08-22 プリント基板の製造方法

Publications (2)

Publication Number Publication Date
CN107950081A true CN107950081A (zh) 2018-04-20
CN107950081B CN107950081B (zh) 2020-06-19

Family

ID=58240735

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201680052091.0A Active CN107950081B (zh) 2015-09-10 2016-08-22 印刷电路板的制造方法

Country Status (6)

Country Link
US (2) US11212913B2 (zh)
JP (1) JP6439636B2 (zh)
KR (1) KR102047416B1 (zh)
CN (1) CN107950081B (zh)
TW (1) TWI633815B (zh)
WO (1) WO2017043299A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI815963B (zh) * 2018-09-12 2023-09-21 韓商Lg伊諾特股份有限公司 可撓性電路板、包括該可撓性電路板之晶片封裝及包括該晶片封裝之電子裝置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6439636B2 (ja) * 2015-09-10 2018-12-19 株式会社デンソー プリント基板の製造方法
CN209376018U (zh) 2018-11-14 2019-09-10 奥特斯(中国)有限公司 具有改进的弯曲性能的部件承载件
JP7216139B2 (ja) * 2021-04-20 2023-01-31 Fict株式会社 回路基板の製造方法
EP4376559A1 (en) * 2022-11-28 2024-05-29 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Printed circuit board and method for producing the same

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0923052A (ja) * 1995-07-07 1997-01-21 Fujikura Ltd 折り曲げフレキシブルプリント配線板の製造方法
JPH11121881A (ja) * 1997-10-14 1999-04-30 Sumitomo Electric Ind Ltd フレキシブルプリント配線板
US5925298A (en) * 1995-06-26 1999-07-20 Ford Motor Company Method for reworking a multi-layer circuit board using a shape memory alloy material
US20060148116A1 (en) * 2004-11-22 2006-07-06 Stephane Richard Method of making a support for light emitting diodes which are interconnected in a three-dimensional environment
JP2007036057A (ja) * 2005-07-28 2007-02-08 Sanyo Electric Co Ltd 積層セラミック基板
CN1947476A (zh) * 2004-03-09 2007-04-11 新日铁化学株式会社 软性印刷线路板及其制造方法
WO2009013694A2 (en) * 2007-07-23 2009-01-29 Koninklijke Philips Electronics N.V. Electronic apparatus comprising a bent pcb
CN101547551A (zh) * 2008-03-28 2009-09-30 欧陆汽车有限责任公司 印刷电路板和制造印刷电路板的方法
JP2010087402A (ja) * 2008-10-02 2010-04-15 Hitachi Chem Co Ltd プリント配線板用多層基板の製造方法
CN102573278A (zh) * 2010-11-04 2012-07-11 日本特殊陶业株式会社 多层布线基板
CN103327745A (zh) * 2013-04-01 2013-09-25 广州兴森快捷电路科技有限公司 不对称印制电路板抑制翘曲的方法
CN103460823A (zh) * 2011-04-13 2013-12-18 株式会社村田制作所 柔性多层基板
JP5684958B1 (ja) * 2014-01-14 2015-03-18 株式会社メイコー プリント配線基板

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5028473A (en) * 1989-10-02 1991-07-02 Hughes Aircraft Company Three dimensional microcircuit structure and process for fabricating the same from ceramic tape
US5655291A (en) * 1995-06-26 1997-08-12 Ford Motor Company Forming rigid circuit board
US5903440A (en) * 1998-01-30 1999-05-11 Delco Electronics Corporaiton Method of forming assemblies of circuit boards in different planes
US6099745A (en) * 1998-06-05 2000-08-08 Parlex Corporation Rigid/flex printed circuit board and manufacturing method therefor
JP4276740B2 (ja) * 1999-07-22 2009-06-10 日東電工株式会社 多層配線基板
JP2002305382A (ja) 2001-02-05 2002-10-18 Denso Corp プリント基板およびその製造方法
US6841739B2 (en) * 2002-07-31 2005-01-11 Motorola, Inc. Flexible circuit board having electrical resistance heater trace
US20070013041A1 (en) * 2003-06-02 2007-01-18 Satoru Ishigaki Flexible wiring board and flex-rigid wiring board
US6927344B1 (en) * 2004-02-27 2005-08-09 Motorola, Inc. Flexible circuit board assembly
JP2006202921A (ja) * 2005-01-19 2006-08-03 Sharp Corp 半導体装置及びそれを用いた表示用モジュール
DE102005012404B4 (de) * 2005-03-17 2007-05-03 Siemens Ag Leiterplatte
WO2006114974A1 (ja) * 2005-04-21 2006-11-02 Murata Manufacturing Co., Ltd. セラミック基板の製造方法およびセラミック基板
US7812258B2 (en) * 2008-04-23 2010-10-12 Hitachi Global Storage Technologies Netherlands, B.V. Flex cable with biased neutral axis
JP2009302343A (ja) * 2008-06-13 2009-12-24 Denso Corp 多層基板及びその製造方法
JP2009302342A (ja) * 2008-06-13 2009-12-24 Denso Corp 多層基板及びその設計方法
DE102009006757B3 (de) * 2009-01-30 2010-08-19 Continental Automotive Gmbh Lötstopplack-Beschichtung für starrbiegsame Leiterplatten
WO2011043318A1 (ja) * 2009-10-05 2011-04-14 株式会社村田製作所 回路基板
JP5715237B2 (ja) 2011-03-14 2015-05-07 株式会社村田製作所 フレキシブル多層基板
CN102982744B (zh) * 2012-12-17 2014-09-24 广东威创视讯科技股份有限公司 一种发光二极管led显示模组
JP6488069B2 (ja) * 2013-10-30 2019-03-20 太陽インキ製造株式会社 感光性熱硬化性樹脂組成物およびフレキシブルプリント配線板
US9769920B2 (en) * 2014-03-26 2017-09-19 Apple Inc. Flexible printed circuits with bend retention structures
DE102015216417B4 (de) * 2015-08-27 2019-05-23 Continental Automotive Gmbh Leiterplatte und Verfahren zur Herstellung solch einer Leiterplatte
JP6439636B2 (ja) * 2015-09-10 2018-12-19 株式会社デンソー プリント基板の製造方法
US10026719B2 (en) * 2015-12-04 2018-07-17 Teledyne Reynolds, Inc. Electronic assemblies including electronic devices mounted on non-planar subrates
KR102327991B1 (ko) * 2016-12-16 2021-11-18 삼성디스플레이 주식회사 디스플레이 장치의 제조방법
JP6365808B1 (ja) * 2017-01-05 2018-08-01 株式会社村田製作所 多層基板

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5925298A (en) * 1995-06-26 1999-07-20 Ford Motor Company Method for reworking a multi-layer circuit board using a shape memory alloy material
JPH0923052A (ja) * 1995-07-07 1997-01-21 Fujikura Ltd 折り曲げフレキシブルプリント配線板の製造方法
JPH11121881A (ja) * 1997-10-14 1999-04-30 Sumitomo Electric Ind Ltd フレキシブルプリント配線板
CN1947476A (zh) * 2004-03-09 2007-04-11 新日铁化学株式会社 软性印刷线路板及其制造方法
US20060148116A1 (en) * 2004-11-22 2006-07-06 Stephane Richard Method of making a support for light emitting diodes which are interconnected in a three-dimensional environment
JP2007036057A (ja) * 2005-07-28 2007-02-08 Sanyo Electric Co Ltd 積層セラミック基板
WO2009013694A2 (en) * 2007-07-23 2009-01-29 Koninklijke Philips Electronics N.V. Electronic apparatus comprising a bent pcb
CN101547551A (zh) * 2008-03-28 2009-09-30 欧陆汽车有限责任公司 印刷电路板和制造印刷电路板的方法
JP2010087402A (ja) * 2008-10-02 2010-04-15 Hitachi Chem Co Ltd プリント配線板用多層基板の製造方法
CN102573278A (zh) * 2010-11-04 2012-07-11 日本特殊陶业株式会社 多层布线基板
CN103460823A (zh) * 2011-04-13 2013-12-18 株式会社村田制作所 柔性多层基板
CN103327745A (zh) * 2013-04-01 2013-09-25 广州兴森快捷电路科技有限公司 不对称印制电路板抑制翘曲的方法
JP5684958B1 (ja) * 2014-01-14 2015-03-18 株式会社メイコー プリント配線基板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI815963B (zh) * 2018-09-12 2023-09-21 韓商Lg伊諾特股份有限公司 可撓性電路板、包括該可撓性電路板之晶片封裝及包括該晶片封裝之電子裝置

Also Published As

Publication number Publication date
US20220087011A1 (en) 2022-03-17
WO2017043299A1 (ja) 2017-03-16
KR102047416B1 (ko) 2019-11-21
KR20180032608A (ko) 2018-03-30
US20190053369A1 (en) 2019-02-14
CN107950081B (zh) 2020-06-19
JP2017054964A (ja) 2017-03-16
TW201724927A (zh) 2017-07-01
US11212913B2 (en) 2021-12-28
TWI633815B (zh) 2018-08-21
JP6439636B2 (ja) 2018-12-19

Similar Documents

Publication Publication Date Title
CN107950081A (zh) 印刷电路板的制造方法
CN101827494B (zh) 线路板及其制造方法
US10098238B2 (en) Method of manufacturing resin multilayer substrate
US9967972B2 (en) Circuit board having an asymmetric layer structure
JP2006073763A (ja) 多層基板の製造方法
US10306750B2 (en) Circuit board and method for manufacturing a circuit board
JP6996595B2 (ja) 多層配線基板
JP2014502792A (ja) 液晶高分子はんだマスクとアウタシール層とを有する電子デバイス及びその関連方法
JP2008124370A (ja) 多層プリント配線板の製造方法
US20210267051A1 (en) Resin multilayer substrate and electronic apparatus
US20140318834A1 (en) Wiring board and method for manufacturing the same
CN109792846A (zh) 多层印刷布线板、多层印刷布线板的制造方法
EP2664222B1 (en) Method of making an electronic device having a liquid crystal polymer solder mask
JP2005072187A (ja) 多層回路基板およびその製造方法
CN106465546A (zh) 用于生产嵌入了传感器晶片的印刷电路板的方法,以及印刷电路板
CN103687333B (zh) 电路元器件内置基板的制造方法
JP4973202B2 (ja) 多層回路基板の製造方法
US20160270232A1 (en) Printed circuit board and method of manufacturing the same
JP6032839B2 (ja) フレックスリジッドプリント配線板の製造方法
JPH03242992A (ja) 曲面形状を有するプリント配線板の製法
CN104244563A (zh) 电路板结构及其制作方法
JP5359939B2 (ja) 樹脂フィルムおよびそれを用いた多層回路基板とその製造方法
KR102008380B1 (ko) 다이얼 스위치용 인쇄회로기판의 제조방법
JP4470452B2 (ja) 配線基板の製造方法
WO2021108775A1 (en) Pcb fabrication with dielectric powder or suspension

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20210730

Address after: Kyoto Japan

Patentee after: Murata Manufacturing Co.,Ltd.

Address before: Aichi

Patentee before: Club Electrical Apparel

TR01 Transfer of patent right