CN100454118C - 具有减小尺寸带基薄膜的带型电路衬底 - Google Patents

具有减小尺寸带基薄膜的带型电路衬底 Download PDF

Info

Publication number
CN100454118C
CN100454118C CNB2004100980129A CN200410098012A CN100454118C CN 100454118 C CN100454118 C CN 100454118C CN B2004100980129 A CNB2004100980129 A CN B2004100980129A CN 200410098012 A CN200410098012 A CN 200410098012A CN 100454118 C CN100454118 C CN 100454118C
Authority
CN
China
Prior art keywords
mounting portion
wiring
chip mounting
chip
basal film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2004100980129A
Other languages
English (en)
Other versions
CN1638103A (zh
Inventor
朴相镐
姜思尹
李始勋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1638103A publication Critical patent/CN1638103A/zh
Application granted granted Critical
Publication of CN100454118C publication Critical patent/CN100454118C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/147Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/142Arrangements of planar printed circuit boards in the same plane, e.g. auxiliary printed circuit insert mounted in a main printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10681Tape Carrier Package [TCP]; Flexible sheet connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Wire Bonding (AREA)
  • Liquid Crystal (AREA)

Abstract

一种带型电路衬底,包括:带基薄膜;设置在所述带基薄膜上的第一布线和第二布线。该第一布线经由第一侧延伸至芯片安装部分中,并在芯片安装部分内朝第二侧弯曲。该第二布线经由第三侧延伸至芯片安装部分中,并在芯片安装部分内朝第二侧弯曲。所述第一、第二和第三侧是芯片安装部分中的不同侧。因此,通过在芯片安装部分内设置布线减小带基薄膜的尺寸,进而降低带基薄膜的成本,以进一步最小化使用带型电路衬底的电子装置,例如显示板装置。

Description

具有减小尺寸带基薄膜的带型电路衬底
技术领域
本发明涉及一种带型电路衬底,并更特别地涉及一种作为用于显示板装置的实例的带型电路衬底,其具有通过最小化芯片安装部分外侧设置的布线而获得减小尺寸的带基薄膜(base film)。
本申请要求享有申请号为No.10-2003-0087297,于2003年11月3日在韩国知识产权局递交的韩国专利申请的优先权,其公开的内容在此全部引作参考。
背景技术
电子产品,如移动电话、个人数字助理(PDA)、液晶显示板和笔记本电脑,渐渐被制造得更小、更短、更薄和更轻。因此,需要这些电子产品中包含半导体芯片安装的电子产品部件变得更小、更轻、高效以及更高密度。
正在研究按照没有形成门PCB(gate PCB,印刷电路板)的单芯片IC实现液晶显示装置。可是,门驱动器芯片封装通常地不适合这种半导体芯片构造。
因此,已经开发了几种新的门驱动器带状载体封装(TCP)结构,其中门驱动PCB未被设置在液晶显示装置中,包括申请号为No.2000-66493,标题为“带状载体封装,及包含该封装的液晶显示板装置,使用该封装的液晶显示装置及其组装方法”的韩国专利申请,申请号为No.2001-91646,标题为“定时判断模块的驱动和应用,使用该模块的液晶显示板装置,及用于测试该液晶显示板装置的驱动信号的方法”的韩国专利申请,以及申请号为No.2001-9044,标题为“用于液晶显示装置的信号连接元件及安装在其上的驱动IC”的韩国专利申请。
参照图1,其公开了一种门驱动器TCP 120,其包括门驱动信号输出布线123,输入焊点142a,和输出焊点143。此外,门驱动器TCP120设置有输入布线122,旁路布线(bypass wiring)125,和围绕半导体芯片140边缘的输出布线124。所述布线122、125和124沿带基薄膜121的左、上和右侧延伸,不期望地导致半导体芯片140外部带基薄膜121的面积的增加。
进而参照图1,带基薄膜121的长度L1随着上述布线122、125和124而增加,使得带基薄膜121的面积以及由此引起的门驱动器TCP的整体尺寸更大。由于这种较大的面积,使得液晶显示装置的小型化更难。另外,增加了用于带基薄膜121的昂贵材料使用量,这是没有效益的。
发明内容
因此,使用通过在芯片安装部分内设置布线而具有最小化区域的带基薄膜形成带型电路衬底。
在本发明的一个实施例中,带型电路衬底包括具有设置在带基薄膜上的第一布线和第二布线的带基薄膜。所述第一布线经由第一侧延伸至芯片安装部分中,并在芯片安装部分内朝第二侧弯曲。所述第二布线经由第三侧延伸至芯片安装部分中,并在芯片安装部分内朝第二侧弯曲。所述第一、第二和第三侧是芯片安装部分中的不同侧。
在本发明的一个示例性实施例中,所述带基薄膜由绝缘材料制成。
在本发明的另一个示例性实施例中,所述第二侧垂直于第一侧。进一步,所述第三侧平行于第一侧。
在本发明的另一实施例中,所述带型电路衬底进一步包括设置在带基薄膜上的第三布线,其经由不同于第一、第二和第三侧的第四侧延伸至芯片安装部分内。在一个示例性实施例中,所述第四侧垂直于第一侧。
仍在本发明的另一实施例中,所述带型电路衬底进一步包括设置在带基薄膜上的旁路布线。所述旁路布线平行于第二侧延伸,并且所述旁路布线设置在芯片安装部分外侧或其内部。
在本发明的再一实施例中,所述带型电路衬底为具有安装在芯片安装部分上的半导体芯片的半导体芯片封装的一部分,半导体芯片的电极焊点与第一和第二布线连接。
当上述半导体芯片封装为具有半导体芯片的显示板装置的一部分时,本发明具有特定的优势,其中所述半导体芯片为显示板驱动芯片。在此情况中,带型电路衬底的第一和第二布线将显示板驱动芯片与显示板的电极末端相连。
附图说明
本发明的上述特征和优势,在参照图详细说明时,将变得更加显而易见,其中:
图1为常规显示板装置的门驱动器TCP的透视图;
图2A为根据本发明第一实施例的半导体芯片封装的透视图;
图2B为沿图2A中I-I′线所取的截面图;
图2C为沿图2A中II-II′线所取的截面图;
图3为根据本发明一个实施例,使用图2A中半导体芯片封装的显示板装置的透视图;
图4为图3中部分B的放大透视图;
图5A为根据本发明第二实施例的半导体芯片封装的透视图;
图5B为沿图5A中III-III′线所取的截面图;以及
图5C为沿图5A中IV-IV′线所取的截面图。
具体实施方式
现在参照附图说明本发明的示例性实施例。可是,本发明可以以许多不同形式予以实现,而不应认为限制于在此所阐述的实施例。在图中,不同图中的相同参考数字指代具有相似结构和功能的元件。
适用于本发明实施例的示例性显示板装置包括,但不限于薄膜晶体管液晶显示器(TFT-LCD),等离子显示板(PDP)和有机电致发光显示装置。
适用于本发明实施例的示例性带型电路衬底包括但不限于,其中在带基薄膜上形成布线图案的柔性印刷电路板(FPCB),如带状载体封装(TCP)或薄膜上芯片(COF)。上述带型电路衬底配有布线图案层以及与此相连的内引线,所述引线形成在由绝缘材料(如聚酰亚胺树脂)制成的薄膜上。所述带型电路衬底包括预制凸起和适用于带型电路衬底与半导体芯片的内引线TAB(带型自动焊接(Tape Automated Bonding))的布线衬底。上述参考带型电路衬底仅用作示例性实施例。
在本发明下面的实施例中,为说明方便起见,按照显示板装置描述TFT-LCD,按照其上安装有板驱动半导体芯片的半导体芯片封装描述门驱动器半导体芯片封装,以及按照带型电路衬底描述COF。可是,本发明也可按照其他类型的显示板装置、半导体芯片封装和带型电路衬底予以实现。
现在参照图2A、2B、2C、3和4描述本发明的第一实施例。
图2A为根据本发明第一实施例的门控半导体芯片封装(gatesemiconductor chip package)220的透视图。图2A说明了门驱动器半导体芯片240的输入焊点242a和242b、输出焊点243以及形成在带基薄膜221上的信号传输布线的连接状态。
所述门半导体芯片封装220包括由柔性材料制成的带基薄膜221和门驱动器半导体芯片240。另外,输入布线222、第一输出布线223、第二输出布线224和旁路布线225被形成在带基薄膜221的顶面上。所述门驱动器半导体芯片240与输入布线222、第一输出布线223和第二输出布线224电连接,但与旁路布线225不连接。通过本发明一个实施例中的倒装芯片焊接,将门驱动器半导体芯片240安装带基薄膜221上。
参照图2A,带基薄膜221、输入布线222、第一输出布线223、第二输出布线224和旁路布线225构成“门带型电路衬底”。其上安装有门驱动器半导体芯片240的带基薄膜221的部分,称作“芯片安装部分”226。
在所述芯片安装部分226中,输入布线222、第一输出布线223和第二输出布线224的前边缘222b、223a和224a分别形成在带基薄膜221上。为了保护布线222、223和224不受不利环境条件的影响,芯片安装部分226外部的带型电路衬底220的区域由保护材料(例如抗焊剂)层覆盖。
在本发明的一个实施例中,所述带基薄膜221由厚度大约为20至100μm的绝缘材料(例如聚酰亚胺树脂或聚脂树脂)构成。所述输入布线222、第一输出布线223、第二输出布线224和旁路布线225由厚度大约为5至20μm的布线层形成。在一个示例性实施例中,这样的布线层为铜(Cu)金属箔,其被镀有锡、金、镍或焊料。
用于形成上述铜箔层的示例性方法包括铸造、层压、电镀等。在铸造过程中,将液基薄膜用于形成滚压的铜箔,其通过随后的热固化工序。在层压过程中,将滚压的铜箔设置在带基薄膜上,其通过随后的热压工序。在电镀过程中,铜种层(copper seed layer)被沉积在带基薄膜上,其随后浸入到含铜的电解液中,进而在施加电流时形成铜箔。
随后,由铜箔构图形成布线。例如对铜箔实行光刻/蚀刻处理,以选择性地蚀刻铜箔而构图所述布线。
参照图2A,沿芯片安装部分226右侧处的带基薄膜221的右边缘设置输入布线222。彼此平行地设置输入布线222,并且其经由芯片安装部分226的右侧(即第一侧)延伸至芯片安装部分226内,以便随后被设置在芯片安装部分226内。
在芯片安装部分226内部(即半导体芯片240的下面),输入布线222朝芯片安装部分226的后侧(即第二侧)弯曲延伸。芯片安装部分226的后侧为朝向图2A中“b”方向的一侧,并因此使得后侧与芯片安装部分226的右侧相垂直。
输入布线222的一个端部222a与显示板的门驱动信号传输线(图4的101a)电连接,而芯片安装部分226内部的另一端部222b与设置在门驱动器半导体芯片240的输入焊点242a电连接。沿接近芯片安装部分226后侧的半导体芯片的一侧设置输入焊点242a。
沿芯片安装部分226左侧处的带基薄膜221的左边缘设置第二输出布线224。所述第二输出布线224彼此平行设置,并经由芯片安装部分26的左侧(即第三侧)延伸至芯片安装部分226中,以便随后被设置在芯片安装部分226内部。
在所述芯片安装部分226内部(即半导体芯片240的下面),第二输出布线224朝芯片安装部分226的后侧(即,第二侧)弯曲延伸。芯片安装部分226的右侧和左侧彼此平行并分别与后侧相垂直。
第二输出布线224的一个端部224a与门驱动器半导体芯片240的输入焊点242b电连接,而第二输出布线224的另一端部224b与显示板的门驱动信号传输线(图4的101b)电连接。所述输入焊点242b沿接近芯片安装部分226后侧的半导体芯片一侧设置。
在图2A的实施例中,设置在半导体芯片240右半部中的三个输入焊点242a与输入布线222电连接。另一方面,设置在半导体芯片240左半部中的三个输入焊点242b与第二输出布线224电连接。
进一步参看图2A,旁路布线225被设置在绕着芯片安装部分226的右侧、后侧和左侧的带基薄膜221上。所述旁路布线225沿着上述侧相互平行。旁路布线225的一个端部225a和另一端部225b都与门驱动信号传输线(图4的101a和101b)电连接。在图2A的实施例中,与芯片安装部分226后侧平行设置的旁路布线225的部分,被设置在芯片安装部分226的外部。
相应地,参照图2A,第一输出布线223被设置在带基薄膜221上,以从带基薄膜221的前侧(即图2A中朝向“f”方向的一侧)延伸。所述第一输出布线223经由芯片安装部分226的前侧(即第四侧)延伸至芯片安装部分226中,以便随后被设置在芯片安装部分226内部。
在图2A的实施例中,第一输出布线223的一个端部223a与门驱动器半导体芯片240的输出焊点243电连接,而第一布线223的另一个端部223b与显示板的门控线(图4的126)电连接。所述输出焊点243朝向图2中半导体芯片240的前侧设置。
连接单元(未示出)通常地用于将布线222、223和224的端部与半导体芯片240相连。这样的连接单元可以是使布线222、223和224与半导体芯片240电连接的凸起。在本发明的一个示例性实施例中,这样的连接单元可以具有大约10μm至18μm的厚度并由电导材料,如金(Au)、铜(Cu)或焊料构成。连接单元和布线222、223和224之间的粘接可通过热压予以实现。
图2B为沿图2A中I-I′线所取的截面图,而图2C为沿图2AII-II′线所取的截面图。参照图2B和2C,所述输入布线222和第二输出布线224形成在芯片安装部分226的内部,其中在所述芯片安装部分上安装门驱动器半导体芯片240。
为了保持布线222、223和224的完整性,芯片安装部分226外部的带基薄膜221的区域覆盖有例如由焊料保护层构成的保护材料层250。因此,设置在芯片安装部分226外部的带基薄膜221上的布线222、223、224和225部分由保护材料层250保护性地覆盖。进一步参照图2B和2C,形成在芯片安装部分226内部的输入布线222和第二输出布线224由绝缘封装树脂251所封装,所述绝缘封装树脂例如由环氧树脂和硅树脂构成。
参照图2A,门驱动器半导体芯片240包括具有内置电路的主体241,输入焊点242a和242b,以及输出焊点243。所述输入焊点242a和24b在图2A中被分成两组,使第一输入焊点242a与输入布线222电连接以及使第二输出焊点242b与第二输出布线224电连接的两组。相反,输出焊点243未被分开并与第一输出布线223电连接。
在一个示例性实施例中,第一输入焊点242a和第二输入焊点242b具有一对一的电连接关系。因此,第一输入焊点242a和第二输入焊点242b形成所谓的镜面结构。在这样的镜面结构中,一对单独的输入焊点242a和242b通过门驱动器半导体芯片240的电路相互连接,并输出相同类型的信号。
这样,输入布线222和第二输出布线224被形成以经由芯片安装部分226的右侧和左侧进入并设置在芯片安装部分226的内部,以便与半导体装置240的输入焊点242a和242b电连接。因此,所述输入布线222和第二输出布线224未朝向带基薄膜221的后侧,被设置在芯片安装部分226的外部。
因此,参照图2,带基薄膜221的长度L2被最小化,使得门半导体芯片封装220和图3中纳入半导体芯片封装220的显示板装置200被小型化。另外,包括带基薄膜221的昂贵薄膜的使用量,以及制造成本,被有利地降低。
在图2A的实施例中,假定输入布线222或第二输出布线224的数量处于10至20的范围内,如15,并且输入布线222或第二输出布线224的间距处于30至100μm的范围内,如40μm。在此情况中,由于输入布线222和第二处处布线224未朝向带基薄膜221的后侧,而设置在芯片安装部分226的外部,所以带基薄膜221的长度L2被减少大约600μm。
当图1中常规带基薄膜121的长度L1为大约5000至15000μm,如6000μm时,图2A的带基薄膜221的长度L2大约为5400μm。这样,带基薄膜221的长度被减少了大约10%。
图3为使用半导体芯片封装220的显示板装置200的透视图。参照图3,显示板装置200包括显示板110、门半导体芯片封装220、源极半导体芯片封装(source semiconductor chip package)132和133以及集成PCB(印刷电路板)130。
所述显示板110包括下衬底111,其具有门控线(gate line)、数据线、TFT(薄膜晶体管)和像素电极。所述显示板也包括上衬底112,其比下衬底111小并层叠在其上而与下衬底111相对。所述上衬底112具有黑色矩阵、彩色像素和公共电极。液晶(未示出)被插入在上衬底112和下衬底111之间。
所述门半导体芯片封装220与下衬底11的门控线126相连,而源极半导体芯片封装132和133与下衬底111的数据线134相连。所述集成PCB 130包括多个驱动元件131,其是根据上述单芯片技术设计的半导体芯片。门控驱动和数据驱动信号被分别输入到门半导体芯片封装220和源极半导体芯片封装132、133中。
参照图3,所述门控线126在显示板110显示图像的有效显示区域中彼此等距分隔。可是,为了实现与下衬底111外围部分中门半导体芯片封装220的连接,所述门控线126形成一系列的组,在所述组中门控线126彼此精细分隔。
类似地,数据线134在显示板110显示图像的有效显示区域中彼此等距分开。可是,为了与源极半导体芯片封装132和133相连,数据线134在下衬底111的外围部分中彼此精细分开。例如,图3示出了五组这样的数据线。
此外,在所述显示板装置200,第一门驱动信号传输线101a被设置在门半导体芯片封装220和邻近的源极半导体芯片封装132之间的下衬底11的边缘处。所述门驱动信号传输线101a的一个端部朝数据线134延伸而另一端部朝门控线126延伸。
第二、第三和第四门驱动信号传输线101b、101c和101d,也分别形成在门控线126之间。沿下衬底111的外围部分形成多个半导体芯片封装。所述第二、第三和第四门驱动信号传输线101b、101c和101d,被各个设置在两个相邻半导体芯片封装之间而延伸。
与门控驱动和数据驱动信号兼容(compatible)的源极半导体芯片封装132,与用于数据驱动信号的源极半导体芯片封装133分开设置。所述源极半导体芯片封装132包括多个驱动信号传输布线135以及与驱动信号传输线135电连接的数据驱动半导体芯片136。所述数据驱动半导体芯片136通过倒装芯片焊接安装在带基薄膜139上。
一些驱动信号传输布线135没有与数据驱动半导体芯片136相连,但与下衬底111的第一门驱动信号传输线101a相连。所述与第一门驱动信号传输信号线101a相连的驱动信号传输布线135用于将门驱动信号从集成PCB传输至门半导体芯片封装220。其他的驱动信号传输布线135与数据驱动半导体芯片136和下衬底111的数据线134相连,以便将驱动信号从集成PCB130传输至显示板110的TFT。
用于数据驱动信号的每个半导体芯片封装133包括多个驱动信号传输布线137和与所述驱动信号传输布线137相连的数据驱动半导体芯片138。通过倒装芯片焊接将数据驱动半导体芯片138安装带基薄膜139上。
图4为图3中部分“B”的放大透视图。图4说明了安装显示板下衬底111上的门半导体驱动封装220。另外,图4说明了形成在门驱动器半导体芯片封装220的带基薄膜221上的信号传输布线如何与形成在显示板110下衬底111上的信号传输布线相连的。
按照以下的方法,从集成PCB 130至门半导体芯片封装220产生信号。当图像信号从外部信息处理器输入至集成PCB 130时,所述集成PCB 130产生对应输入图像信号的门控驱动和数据驱动信号。从集成PCB 130产生的数据驱动信号经由半导体芯片封装132和133的驱动信号传输布线135和137被传输至数据驱动半导体芯片136和138,以随后被处理。此后,处理后的数据驱动信号再次通过驱动信号传输布线135和157传输,以随后将其传输至下衬底111的数据线134。
同时,从集成PCB产生的门驱动信号经由半导体芯片封装132的驱动信号传输布线135被传输至下衬底111的第一门驱动信号传输线101a。在旁路布线225中传输的门驱动信号沿第一门驱动信号传输线101a,而没有通过门驱动器半导体芯片240,被传输至下衬底111的第二门驱动信号传输线101b。
经由输入布线222沿第一门驱动信号传输线101a输入至第一输入焊点242a的门驱动信号,被传输至门驱动器半导体芯片240。所述门驱动信号可由门驱动器半导体芯片240进一步处理成输出信号。随后,经由第一输出布线223,沿所述输出焊点243将上述输出信号传输至下衬底111的门控线126。
此外,经由第二输出布线224将第二输入焊点242b中的门驱动信号输出至第二门驱动信号传输线101b,以便驱动相邻的半导体芯片封装。这样,沿着跟随第二、第三和第四门驱动信号传输线101b、101c和101d顺序设置的门半导体芯片封装,顺序处理输出至门驱动信号传输线101b的门驱动信号。
从集成PCB 130中产生的门驱动信号被连续地施加至门半导体芯片封装220的半导体芯片240,以便在显示板110上产生图像。当在门控线126上施加栅输出信号时,相应列的TFT被开启,使得数据驱动半导体芯片136、138的驱动电压被迅速地输出至像素电极。因此,在每个像素电极和公共电极之间形成单独的电场,其确定插入在上衬底112和下衬底111之间的液晶排列,进而显示图像信息。
现在参照图5A、5B和5C描述根据本发明第二实施例的半导体芯片封装320。图5A为根据本发明第二实施例的半导体(门)芯片封装320的透视图,图5B为沿图5A中III-III′线所取的截面图,以及图5C为沿图5A中IV-IV′线所取的截面图。
图5A、5B和5C中所示的半导体芯片封装320以及使用该封装的显示板装置的构造,与图2A、2B、2C、3和4中的相似。可是,图2A的门驱动器芯片封装220和图5A的门驱动器芯片封装320区别在于图5A的门半导体芯片封装320的旁路布线325通过芯片安装部分326。因此,门半导体芯片封装320的带基薄膜321具有图5A中的长度L3,该长度小于图2A中的长度L2。
详细地,参照图5A,半导体芯片封装320包括由柔性材料制成的带基薄膜321。所述半导体芯片封装320也包括形成在带基薄膜321一个表面上的输入布线322、第一输出布线323、第二输出布线324和旁路布线325。门驱动器半导体芯片340与输入布线322以及第一和第二输出布线323和324电连接。
另外,在图5A的一个示例性实施例中,门驱动器半导体芯片340通过倒装芯片焊接安装在带基薄膜321上。所述带基薄膜321、输入布线322、第一输出布线323、第二输出布线324以及旁路布线325形成“带型电路衬底”。其上安装有门驱动器半导体芯片340的带基薄膜321的部分称作“芯片安装部分”326。
输入布线322、第一输出布线323、第二输出布线324和旁路布线325由厚度大约为5μm至20μm的布线层形成。这样的布线层由金属材料(例如铜(Cu)箔)制成。另外,在本发明的一个实施例中,锡、金、镍和焊料被镀在铜箔的表面上。
参照图5A,沿芯片安装部分326的右侧处带基薄膜321的右边缘设置输入布线322。输入布线322彼此平行设置,并通过芯片安装部分326的右侧(即第一侧)延伸至芯片安装部分326中,以便随后被设置在芯片安装部分326内部。
在芯片安装部分326内(即半导体芯片340的下面),输入布线322朝芯片安装部分326的后侧(即第二侧)弯曲延伸。所述芯片安装部分326的后侧为朝向图5A中“b”方向的一侧,进而该后侧与芯片安装部分326的右侧相垂直。
输入布线322的一个端部322a与显示板的门驱动信号传输线(图4的101a)电连接,而芯片安装部分326内部的另一端部322b与设置在门驱动器半导体芯片340上设置的输入焊点342a电连接。沿接近芯片安装部分326的后侧的半导体芯片340一侧设置输入焊点342a。
沿芯片安装部分326左侧上的带基薄膜321的左边缘设置第二输出布线324。所述第二输出布线324彼此平行设置并通过芯片安装部分326的左侧(即第三侧)延伸至芯片安装部分326,并随后被设置在芯片安装部分326内部。
在芯片安装部分326内部(即半导体芯片340下面),所述第二输出布线324朝芯片安装部分326的后侧(即,第二侧)弯曲延伸。芯片安装部分326的右侧和左侧彼此平行并都与后侧垂直。
第二输出布线324的一个端部324a与门驱动器半导体芯片340的输入焊点324b电连接,而第二输出布线324的另一端部324b与显示板的门驱动信号传输线(图4的101b)电连接。沿接近芯片安装部分326后侧的半导体芯片340的一侧设置输入焊点342b。
进一步参照图5A,所述旁路布线325沿芯片安装部分326的右侧和左侧的外部设置在带基薄膜321上。所述旁路布线325沿着上述侧彼此平行。旁路布线225的一端部325a和另一端部325b都与门驱动信号传输线(图4的101a和101b)相连。
再次参照图5A,旁路布线325通过芯片安装部分326的右侧和左侧延伸至芯片安装部分326中,并随后被设置在芯片安装部分326内部。在本发明的一个实施例中,旁路布线325通过芯片安装部分326从芯片安装部分326的右侧径直延伸至其左侧。这样,旁路布线325没有与门驱动器半导体芯片340电连接。在图5A的实施例中,与芯片安装部分326的后侧平行设置的旁路布线325的部分被设置在芯片安装部分326的内部。
再次参照图5A,第一输出布线323被设置在带基薄膜321上,使其从带基薄膜321的前侧(即图5A中朝向“f”方向的一侧)延伸。所述第一输出布线323通过芯片安装部分326的前侧(即,第四侧)延伸至芯片安装部分326的内部,以便随后被设置在芯片安装部分326内部。
在图5A的实施例中,第一输出布线323的一个端部323a与门驱动器半导体芯片340的输出焊点343电连接,而第一输出布线323的另一端部323b与显示板的门控线(图4的126)电连接。所述输出焊点343朝向图5A中半导体芯片340的前侧设置。
连接单元(未示出)通常地用于将布线322、323和324的端部与半导体芯片340连接。这样的连接单元,可以是将布线322、323和324与半导体芯片340电连接的金属凸起。在本发明的一个示例性实施例中,这样的连接单元具有大约10μm至18μm的厚度并由电导材料,如金(Au)、铜(Cu)和焊料构成。连接单元和布线322、323和324之间的粘接可通过热压予以实现。
图5B为沿图5A中III-III′线所取的截面图,图5C为沿图5AIV-IV′线所取的截面图。参照图5B和5C,布线322、324和325被形成在其上安装有门驱动器半导体芯片340的芯片安装部分326内部。
这样,输入布线322、第二输出布线324和旁路布线325被形成得通过芯片安装部分326的右侧和左侧进入并被设置在芯片安装部分326内部。因此,所述的布线322、324和325未朝向带基薄膜321的后侧设置在芯片安装部分326的外部。
因此,参照图5A,带基薄膜321的长度L3被最小化,使得门半导体芯片封装320和图3中纳入所述门半导体芯片封装320的显示板装置200被小型化。另外,包括所述带基薄膜321的昂贵薄膜的使用量,及由此引起的制造成本,被有利地降低。
在图5A的实施例中,例如假定输入布线322、第二输出布线324和旁路布线325的数量处于10至20的范围内,而所述布线322、324和325的间距处于30至100μm范围内,如40μm。在此情况中,由于输入布线322、第二输出布线324和旁路布线325未朝向带基薄膜321的后侧设置在芯片安装部分326的外部,所以带基薄膜321的长度L3被减少大约1200μm。
当图1中常规带基薄膜121的长度L1为大约5000至15000μm,如6000μm时,图5A的带基薄膜321的长度L3大约为4800μm。这样,带基薄膜221的长度被减少了大约20%。
虽然已经参照本发明说明性实施例特定地示出和描述了本发明,但本领域技术人员应当理解,可在不脱离仅由所附权利要求范围限定的本发明的精神和范围的情况下,可进行形式上和细节的前述的和其他改变。例如,在此说明和描述的数量仅仅是示例性的。因此,本发明以上公开的优选实施例仅仅是一般性和描述性的,而不是限定目的的。

Claims (23)

1.一种带型电路衬底,包括:
一带基薄膜;
设置在所述带基薄膜上的一第一布线,其经由一第一侧延伸至一芯片安装部分中,并在所述芯片安装部分内朝一第二侧弯曲;和
设置在所述带基薄膜上的一第二布线,其经由一第三侧延伸至所述芯片安装部分中,并在所述芯片安装部分内朝所述第二侧弯曲,其中所述第一、第二和第三侧是所述芯片安装部分中的不同侧。
2.根据权利要求1所述的带型电路衬底,其中所述带基薄膜由绝缘材料制成。
3.根据权利要求1所述的带型电路衬底,其中所述第二侧垂直于所述第一侧。
4.根据权利要求1所述的带型电路衬底,其中所述第三侧平行于所述第一侧。
5.根据权利要求1所述的带型电路衬底,其中进一步包括:
设置在所述带基薄膜上的一第三布线,其经由不同于所述第一、第二和第三侧的一第四侧延伸至所述芯片安装部分内。
6.根据权利要求5所述的带型电路衬底,其中所述第四侧垂直于所述第一侧。
7.根据权利要求1所述的带型电路衬底,其中进一步包括设置在所述带基薄膜上的旁路布线,其平行于所述第二侧延伸。
8.根据权利要求7所述的带型电路衬底,其中所述旁路布线在所述芯片安装部分外侧平行于所述第二侧延伸。
9.根据权利要求7所述的带型电路衬底,其中所述旁路布线在所述芯片安装部分内平行于所述第二侧延伸。
10.根据权利要求1所述的带型电路衬底,其中所述带型电路衬底具有安装在所述芯片安装部分上的显示板驱动芯片,并且其中所述第一和第二布线将所述显示板驱动芯片与显示板的电极末端连接。
11.一种半导体芯片封装,包括:
一带型电路衬底,其包括:
带基薄膜;
设置在所述带基薄膜上的第一布线,其经由一第一侧延伸至一芯片安装部分中,并在所述芯片安装部分内朝一第二侧弯曲;和
设置在所述带基薄膜上的第二布线,其经由一第三侧延伸至所述芯片安装部分中,并在所述芯片安装部分内朝所述第二侧弯曲,其中所述第一、第二和第三侧是所述芯片安装部分中的不同侧;和
安装在所述芯片安装部分上并且具有与第一和第二布线连接的电极焊点的半导体芯片。
12.根据权利要求11所述的半导体芯片封装,其中所述带基薄膜由绝缘材料制成。
13.根据权利要求11所述的半导体芯片封装,其中所述第二侧垂直于所述第一侧,所述第三侧平行于所述第一侧。
14.根据权利要求11所述的半导体芯片封装,其中进一步包括:
设置在所述带基薄膜上的一第三布线,其经由垂直于所述第一侧的一第四侧延伸至所述芯片安装部分内。
15.根据权利要求11所述的半导体芯片封装,其中进一步包括设置在所述带基薄膜上的旁路布线,当所述旁路布线被设置在所述芯片安装部分外侧或内部之一时,所述旁路布线平行于所述第二侧延伸。
16.根据权利要求15所述的半导体芯片封装,其中所述旁路布线与所述半导体芯片不连接。
17.根据权利要求11所述的半导体芯片封装,其中所述半导体芯片是显示板驱动芯片,并且其中所述第一和第二布线将显示板驱动芯片与显示板的电极末端连接。
18.一种显示板装置,包括:
一显示板,其具有沿着边缘的电极末端,并通过经由电极末端接收的驱动信号而显示信息;和一半导体芯片封装,包括:
一带型电路衬底,其包括:
一带基薄膜;
设置在所述带基薄膜上的一第一布线,其经由一第一侧延伸至一芯片安装部分中,并在所述芯片安装部分内朝一第二侧弯曲;和
设置在所述带基薄膜上的一第二布线,其经由一第三侧延伸至所述芯片安装部分中,并在所述芯片安装部分内朝所述第二侧弯曲,其中所述第一、第二和第三侧是所述芯片安装部分中的不同侧;和
安装在所述芯片安装部分上并用于产生驱动信号的一显示板驱动芯片,其中所述第一和第二布线将所述显示板驱动芯片的电极焊点与所述显示板的电极末端相连接。
19.根据权利要求18所述的显示板装置,其中所述带基薄膜由绝缘材料制成。
20.根据权利要求18所述的显示板装置,其中所述第二侧垂直于所述第一侧,所述第三侧平行于所述第一侧。
21.根据权利要求18所述的显示板装置,其中进一步包括:
设置在所述带基薄膜上的第三布线,其经由垂直于所述第一侧的一第四侧延伸至所述芯片安装部分内。
22.根据权利要求18所述的显示板装置,其中进一步包括设置在所述带基薄膜上的旁路布线,当旁路布线被设置在所述芯片安装部分外侧或内部之一时,旁路布线平行于所述第二侧延伸。
23.根据权利要求22所述的显示板装置,其中所述旁路布线与所述显示板驱动芯片不连接。
CNB2004100980129A 2003-12-03 2004-12-01 具有减小尺寸带基薄膜的带型电路衬底 Active CN100454118C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020030087297A KR100598032B1 (ko) 2003-12-03 2003-12-03 테이프 배선 기판, 그를 이용한 반도체 칩 패키지 및 그를이용한 디스플레이패널 어셈블리
KR0087297/03 2003-12-03
KR0087297/2003 2003-12-03

Publications (2)

Publication Number Publication Date
CN1638103A CN1638103A (zh) 2005-07-13
CN100454118C true CN100454118C (zh) 2009-01-21

Family

ID=34632064

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100980129A Active CN100454118C (zh) 2003-12-03 2004-12-01 具有减小尺寸带基薄膜的带型电路衬底

Country Status (4)

Country Link
US (2) US7599193B2 (zh)
JP (1) JP4708770B2 (zh)
KR (1) KR100598032B1 (zh)
CN (1) CN100454118C (zh)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060094575A (ko) * 2005-02-25 2006-08-30 신코엠 주식회사 칩 온 필름 패키지
JP4071782B2 (ja) * 2005-05-30 2008-04-02 松下電器産業株式会社 半導体装置
JP4920204B2 (ja) * 2005-06-24 2012-04-18 富士電機株式会社 半導体装置
US7429529B2 (en) 2005-08-05 2008-09-30 Farnworth Warren M Methods of forming through-wafer interconnects and structures resulting therefrom
JP2007067272A (ja) * 2005-09-01 2007-03-15 Nitto Denko Corp Tab用テープキャリアおよびその製造方法
TWI322318B (en) * 2005-12-12 2010-03-21 Au Optronics Corp Active matrix substrate
US20090066679A1 (en) * 2006-07-04 2009-03-12 Yoshikazu Kanazawa Plasma display device
KR100869795B1 (ko) * 2006-11-02 2008-11-21 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR101348756B1 (ko) * 2007-03-28 2014-01-07 삼성디스플레이 주식회사 필름-칩 복합체와 이를 포함하는 표시장치
KR101457335B1 (ko) * 2008-01-21 2014-11-04 삼성전자주식회사 배선기판, 이를 갖는 테이프 패키지 및 표시장치
JP4980960B2 (ja) * 2008-03-14 2012-07-18 ラピスセミコンダクタ株式会社 テープ配線基板及び半導体チップパッケージ
KR101535223B1 (ko) * 2008-08-18 2015-07-09 삼성전자주식회사 테이프 배선 기판, 칩-온-필름 패키지 및 장치 어셈블리
WO2011070709A1 (ja) * 2009-12-10 2011-06-16 パナソニック株式会社 表示パネルモジュールおよび表示装置
JP5452290B2 (ja) * 2010-03-05 2014-03-26 ラピスセミコンダクタ株式会社 表示パネル
TWI429000B (zh) * 2010-07-08 2014-03-01 Novatek Microelectronics Corp 晶片線路扇出方法及薄膜晶片裝置
US8665407B2 (en) 2011-11-16 2014-03-04 Shenzhen China Star Optoelectronics Technology Co., Ltd. Chip-on-film structure for liquid crystal panel
CN102508369B (zh) * 2011-11-16 2014-06-25 深圳市华星光电技术有限公司 用于液晶面板的软板上芯片构造
WO2014057650A1 (ja) 2012-10-09 2014-04-17 パナソニック株式会社 画像表示装置
JP6248941B2 (ja) * 2012-10-17 2017-12-20 株式会社Joled El表示装置
JP6248268B2 (ja) 2012-10-17 2017-12-20 株式会社Joled 画像表示装置
KR102041241B1 (ko) * 2013-04-05 2019-11-06 삼성전자주식회사 칩 온 필름 패키지 및 이를 포함하는 장치 어셈블리
KR101476687B1 (ko) * 2013-10-24 2014-12-26 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치
KR102252380B1 (ko) 2014-04-24 2021-05-14 삼성전자주식회사 테이프 배선 기판, 반도체 패키지 및 상기 반도체 패키지를 포함한 디스플레이 장치
CN104157257A (zh) * 2014-08-27 2014-11-19 南京中电熊猫液晶显示科技有限公司 显示控制器、显示控制方法及显示装置
KR102251684B1 (ko) * 2014-09-03 2021-05-14 삼성디스플레이 주식회사 칩 온 필름 패키지 및 이를 포함하는 표시 장치
KR102391249B1 (ko) * 2015-05-28 2022-04-28 삼성디스플레이 주식회사 표시 장치
US9978663B2 (en) * 2015-12-09 2018-05-22 Samsung Display Co., Ltd. Integrated circuit assembly with heat spreader and method of making the same
US10527487B2 (en) 2016-05-31 2020-01-07 Future Technologies In Sport, Inc. System and method for sensing high-frequency vibrations on sporting equipment
JP2018128487A (ja) * 2017-02-06 2018-08-16 セイコーエプソン株式会社 電気光学パネル、電気光学装置および電子機器
US10910285B2 (en) * 2017-05-05 2021-02-02 Innolux Corporation Package structure with TFTS and die covered RDL
WO2019103132A1 (ja) * 2017-11-27 2019-05-31 住友電工プリントサーキット株式会社 フレキシブルプリント配線板及びフレキシブルプリント配線板の製造方法
KR102379779B1 (ko) * 2017-11-30 2022-03-28 엘지디스플레이 주식회사 칩 온 필름 및 그를 포함하는 디스플레이 장치
KR102433358B1 (ko) * 2017-12-05 2022-08-16 엘지디스플레이 주식회사 표시 장치
KR20200002194A (ko) * 2018-06-29 2020-01-08 엘지디스플레이 주식회사 집적회로, 집적회로를 갖는 회로보드 및 이를 이용한 표시장치
DE102018119538A1 (de) * 2018-08-10 2020-02-13 Osram Opto Semiconductors Gmbh Optoelektronisches halbleiterbauteil und herstellungsverfahren für optoelektronische halbleiterbauteile
US20200119476A1 (en) * 2018-10-16 2020-04-16 HKC Corporation Limited Display assembly and display device
TWI682224B (zh) * 2018-12-04 2020-01-11 友達光電股份有限公司 發光模組、驅動晶片以及驅動方法
US11711892B2 (en) * 2019-07-15 2023-07-25 Velvetwire Llc Method of manufacture and use of a flexible computerized sensing device
CN210489211U (zh) * 2019-11-29 2020-05-08 北京京东方显示技术有限公司 一种驱动电路板以及显示装置
KR20210073805A (ko) * 2019-12-11 2021-06-21 삼성전기주식회사 인쇄회로기판, 이를 포함하는 디스플레이 장치, 및 인쇄회로기판의 제조방법
KR20210112432A (ko) * 2020-03-04 2021-09-15 삼성디스플레이 주식회사 표시 장치
CN111524450B (zh) * 2020-04-29 2022-03-08 昆山国显光电有限公司 显示装置、及其绑定阻抗检测方法和屏体裂纹检测方法
US11823635B2 (en) 2020-10-15 2023-11-21 Novatek Microelectronics Corp. LED backlight driver and LED driver of display pixels

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1266200A (zh) * 1999-03-04 2000-09-13 卡西欧计算机株式会社 显示装置
JP2001056481A (ja) * 1999-06-10 2001-02-27 Sharp Corp 液晶表示装置
CN1314671A (zh) * 2000-03-17 2001-09-26 三星电子株式会社 液晶显示板的驱动模块和具有该驱动模块的液晶显示装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6071980A (ja) * 1983-09-28 1985-04-23 Seiko Epson Corp 回路実装構造
JPS60238817A (ja) * 1984-05-12 1985-11-27 Citizen Watch Co Ltd 液晶表示装置
EP0337775B1 (en) * 1988-04-12 1996-06-19 Sharp Kabushiki Kaisha Electronic apparatus
JPH07333636A (ja) * 1994-06-07 1995-12-22 Hitachi Ltd 液晶表示装置
JP3556315B2 (ja) * 1995-03-20 2004-08-18 株式会社東芝 表示装置及び半導体素子
JP3405657B2 (ja) * 1996-11-29 2003-05-12 シャープ株式会社 テープキャリアパッケージ及びそれを使った表示装置
JP3570165B2 (ja) * 1997-07-11 2004-09-29 カシオ計算機株式会社 表示装置
KR100293982B1 (ko) * 1998-08-03 2001-07-12 윤종용 액정패널
US6664942B1 (en) * 2000-04-17 2003-12-16 Samsung Electronics Co., Ltd. Signal transmission film and a liquid crystal display panel having the same
US6456353B1 (en) * 1999-11-04 2002-09-24 Chi Mei Opto Electronics Corp. Display driver integrated circuit module
JP3798220B2 (ja) * 2000-04-07 2006-07-19 シャープ株式会社 半導体装置およびそれを用いる液晶モジュール
JP2002164629A (ja) * 2000-09-13 2002-06-07 Seiko Epson Corp 配線基板、その製造方法、表示装置および電子機器
JP2002131774A (ja) * 2000-10-27 2002-05-09 Kyocera Corp 液晶表示装置
KR100391843B1 (ko) * 2001-03-26 2003-07-16 엘지.필립스 엘시디 주식회사 액정 표시 장치의 실장 방법 및 그 구조
JP3923271B2 (ja) * 2001-03-26 2007-05-30 シャープ株式会社 表示装置およびパネル駆動回路
JP2002311849A (ja) * 2001-04-19 2002-10-25 Seiko Epson Corp 電極駆動装置及び電子機器
JP2002368045A (ja) * 2001-06-08 2002-12-20 Hitachi Ltd 半導体装置およびその製造方法
KR100859804B1 (ko) * 2001-11-02 2008-09-23 엘지디스플레이 주식회사 실장 구조 및 이를 이용한 액정 표시 장치
JP2002236458A (ja) * 2001-11-20 2002-08-23 Sharp Corp 表示装置の実装構造
JP2003255386A (ja) * 2002-03-01 2003-09-10 Matsushita Electric Ind Co Ltd 液晶表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1266200A (zh) * 1999-03-04 2000-09-13 卡西欧计算机株式会社 显示装置
JP2001056481A (ja) * 1999-06-10 2001-02-27 Sharp Corp 液晶表示装置
CN1314671A (zh) * 2000-03-17 2001-09-26 三星电子株式会社 液晶显示板的驱动模块和具有该驱动模块的液晶显示装置

Also Published As

Publication number Publication date
US20100149775A1 (en) 2010-06-17
JP2005167238A (ja) 2005-06-23
CN1638103A (zh) 2005-07-13
US7948768B2 (en) 2011-05-24
JP4708770B2 (ja) 2011-06-22
KR100598032B1 (ko) 2006-07-07
US20050121796A1 (en) 2005-06-09
US7599193B2 (en) 2009-10-06
KR20050054022A (ko) 2005-06-10

Similar Documents

Publication Publication Date Title
CN100454118C (zh) 具有减小尺寸带基薄膜的带型电路衬底
US7902647B2 (en) TAB package connecting host device element
US20080055291A1 (en) Chip film package and display panel assembly having the same
EP0680082B1 (en) Structure for mounting semiconductor device and liquid crystal display device
TW473950B (en) Semiconductor device and its manufacturing method, manufacturing apparatus, circuit base board and electronic machine
JP3780996B2 (ja) 回路基板、バンプ付き半導体素子の実装構造、バンプ付き半導体素子の実装方法、電気光学装置、並びに電子機器
US10903127B2 (en) Film for a package substrate
US7109575B2 (en) Low-cost flexible film package module and method of manufacturing the same
EP0795772B1 (en) Drive circuit connection structure and display apparatus including the connection structure
KR102475251B1 (ko) 연성 회로기판 및 이를 포함하는 칩 패키지, 및 이를 포함하는 전자 디바이스
US7193157B2 (en) Flexible circuit board mounted with semiconductor chip and method for mounting semiconductor chip
KR20050078646A (ko) 필름기판 및 그 제조방법과 화상표시용 기판
JPH03125443A (ja) 実装基板の電極及び該実装基板の電極を有する液晶表示装置
KR100632472B1 (ko) 측벽이 비도전성인 미세 피치 범프 구조를 가지는미세전자소자칩, 이의 패키지, 이를 포함하는액정디스플레이장치 및 이의 제조방법
JPH05173166A (ja) 液晶表示装置
JP4270210B2 (ja) 回路基板、バンプ付き半導体素子の実装構造、及び電気光学装置、並びに電子機器
JP3601455B2 (ja) 液晶表示装置
JP4973513B2 (ja) 半導体装置用テープキャリア、半導体装置用テープキャリアの製造方法及び半導体装置
JP3987288B2 (ja) 半導体素子の実装構造及び液晶表示装置
JP2004177578A (ja) 電子モジュール
JP3608514B2 (ja) 半導体素子の実装構造及び電子装置
JP2003091015A (ja) 液晶表示装置及びその製造方法
KR20180125350A (ko) 올인원 칩 온 필름용 연성 회로기판 및 이를 포함하는 칩 패키지, 및 이를 포함하는 전자 디바이스
JPH09162246A (ja) Tabテープの接続構造及び接続方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant