WO2008007730A1 - Mémoire à semiconducteur non volatile et procédé d'entraînement associé - Google Patents

Mémoire à semiconducteur non volatile et procédé d'entraînement associé Download PDF

Info

Publication number
WO2008007730A1
WO2008007730A1 PCT/JP2007/063888 JP2007063888W WO2008007730A1 WO 2008007730 A1 WO2008007730 A1 WO 2008007730A1 JP 2007063888 W JP2007063888 W JP 2007063888W WO 2008007730 A1 WO2008007730 A1 WO 2008007730A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
positive
source
line
lines
Prior art date
Application number
PCT/JP2007/063888
Other languages
English (en)
French (fr)
Inventor
Fujio Masuoka
Hiroki Nakamura
Original Assignee
Unisantis Electronics (Japan) Ltd.
Tohoku University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to TW096125163A priority Critical patent/TWI420656B/zh
Application filed by Unisantis Electronics (Japan) Ltd., Tohoku University filed Critical Unisantis Electronics (Japan) Ltd.
Priority to EP07790682.4A priority patent/EP2040292B1/en
Priority to CN2007800262591A priority patent/CN101490838B/zh
Publication of WO2008007730A1 publication Critical patent/WO2008007730A1/ja
Priority to US12/319,770 priority patent/US7940573B2/en

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0416Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and no select transistor, e.g. UV EPROM
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • H01L29/7926Vertical transistors, i.e. transistors having source and drain not in the same horizontal plane
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region

Definitions

  • Nonvolatile semiconductor memory and driving method thereof are nonvolatile semiconductor memory and driving method thereof.
  • the present invention relates to a nonvolatile semiconductor memory and a driving method thereof.
  • NOR type flash memory memory cell having a control gate and a charge storage layer
  • a MOS transistor structure in which charges are injected into the charge storage layer using hot electrons is known.
  • the difference in threshold voltage due to the difference in charge accumulation state of the charge accumulation layer is stored as data “0” and “1”.
  • a high voltage is applied to the control gate and the drain diffusion layer, and the source diffusion layer and the semiconductor substrate And ground.
  • the energy of the electrons of the semiconductor substrate is increased by the voltage between the source and the drain, and the energy barrier of the tunnel oxide film is overcome and injected into the charge storage layer.
  • the threshold voltage of the memory cell moves in the positive direction.
  • the ratio injected into the charge storage layer is small. For this reason, the current required for programming is on the order of 100 A per cell, which is not suitable for high-speed programming.
  • FIG. 1 and FIG. 2 are an equivalent circuit and a layout of the memory cell array of the conventional NOR type flash memory shown in the above document, respectively.
  • Memory cells are arranged in a matrix.
  • ⁇ Bit lines (BL1, BL2, ⁇ ⁇ ⁇ are wired in the column direction (vertical direction in Fig. 1 and Fig. 2), and control gate lines (WL1, WL2, ⁇ ⁇ ⁇ in the row direction (lateral direction in Fig. 1 and Fig. 2)) Arrange the source lines in the row direction and connect the source lines (SL) to all the source diffusion layers of the memory cells connected to the control gate lines.
  • a MOS transistor that injects a charge into the charge storage layer using a FN (Fowler-Nordheim) tunnel current Structures are known (for example, see Patent Document 1).
  • FN Lowler-Nordheim tunnel current Structures
  • the same positive voltage is applied to the source and drain of the memory cell that does not inject electrons into the floating gate, and writing to the memory cell is prevented.
  • this NAND flash memory it is not necessary to apply a voltage between the source and drain of the memory cell.
  • a flash memory that injects charges into the charge storage layer using FN tunnel currents has a higher memory cell capacity than a flash memory that uses hot electrons to inject charges into the charge storage layer. Easy to reduce gate length.
  • flash memory that injects charges into the charge storage layer using FN tunnel current can perform bidirectional write / erase operations on the entire channel surface, enabling high-speed write operation and high reliability at the same time. (For example, refer nonpatent literature 2).
  • Non-Patent Document 1 T. Tanzawa, Y. Takano, T. Taura, and S. Atsumi, IEEE J. Solid-State Circuits, Vol. 35, no. 10, p. 1415-1421, 2000.
  • Non-Patent Document 2 T. Endoh, R. bhirota, S. Aritome, and F. Masuoka, IEICE Transactions on Electron, Vol.E75— C, no.ll, pp.1351— 1357, Nov. 1992.
  • the present invention provides a NOR type nonvolatile semiconductor memory capable of injecting charges into the charge storage layer using the FN tunnel current without impairing the high integration density of the memory cells. With the goal.
  • a source region, a channel region, and a drain region are formed in this order from the substrate side, and further, a charge storage layer formed outside the channel region via a gate insulating film And memory cells having control gates formed so as to cover the charge storage layer through an insulating layer outside the charge storage layer are arranged in a matrix of n rows and m columns on the substrate.
  • a plurality of source lines wired in the column direction so as to interconnect the source regions of the memory cells aligned in the column direction of the matrix;
  • a plurality of gate lines wired in the row direction so as to interconnect the control gates of the memory cells aligned in the row direction substantially perpendicular to the column direction;
  • the source region, the channel region, and the drain region are formed in this order on the substrate side, and further, formed outside the channel region via a gate insulating film.
  • Memory cells having a charge storage layer and a control gate formed outside the charge storage layer so as to cover the charge storage layer through an insulating layer in a matrix of n rows and m columns on the substrate.
  • a non-volatile semiconductor memory arranged, A plurality of source lines wired in the column direction so as to interconnect the source regions of the memory cells aligned in the column direction of the matrix;
  • a plurality of gate lines wired in the row direction so as to interconnect the control gates of the memory cells aligned in the row direction substantially perpendicular to the column direction;
  • the transistor is formed in every one row every p rows (P n) of the matrix, the source region, the channel region, and the drain region are formed in this order from the substrate side, and each source region belongs to itself.
  • P n p rows
  • each of the source region, the channel region, and the drain region of each transistor is formed at the same time as each of the source region, the channel region, and the drain region of each memory cell. It is comprised including.
  • a method of the present invention is a method for writing to a non-volatile semiconductor memory according to the second aspect of the present invention, in which an OV or positive first voltage is applied to a selected bit line and a source line to select a non-selected bit. Apply a positive first voltage to the line and source line, apply a positive second voltage to the selected control gate line, apply OV to the unselected control gate line, apply OV to the lead wire, A positive third voltage, which is half the positive first voltage, is applied to the common source line, and charges are injected into the charge storage layer of the selected memory cell using the FN tunnel current.
  • the method of the present invention is a method for reading a nonvolatile semiconductor memory according to the second invention, wherein a positive first voltage is applied to a selected control gate line, and OV is applied to a non-selected control gate. , OV is applied to the source line, a positive second voltage is applied to the selected bit line, OV is applied to the unselected bit line and the common bit line, and a positive third voltage is applied to the lead line.
  • This is a method for reading a non-volatile semiconductor memory, in which the selected memory cell force data is read by applying.
  • the method of the present invention is a method for erasing a nonvolatile semiconductor memory according to the second aspect of the present invention, in which a positive first voltage is applied to all the bit lines and all the source lines to perform all the control.
  • This is a non-volatile semiconductor memory erasing method in which 0V is applied to a gate line and a positive first voltage is applied to all common source lines and lead lines to erase data in all memory cells at once.
  • the method of the present invention is the non-volatile semiconductor memory erasing method according to the second invention, wherein a positive first voltage is applied to all the bit lines and source lines, and the selected control is performed. 0V is applied to the gate line, a positive second voltage is applied to the non-selected control gate lines, and a positive first voltage is applied to all the common source lines and lead lines to select the selected control gate.
  • This is a method for erasing a nonvolatile semiconductor memory in which data in memory cells connected to a line is erased at once.
  • the method of the present invention is the non-volatile semiconductor memory erasing method according to the second invention, wherein a positive first voltage is applied to a selected bit line and a source line, and a non-selected bit line is applied.
  • a positive second voltage is applied to the source lines, 0 V is applied to all control gate lines, a positive second voltage is applied to all lead lines, and a positive first voltage is applied to all common source lines.
  • This is a non-volatile semiconductor memory erasing method in which the data of the memory cells connected to the selected bit line is erased at once by applying a positive third voltage that is half the sum of the positive second voltages.
  • the method of the present invention is a method for erasing a nonvolatile semiconductor memory according to the second aspect of the present invention, in which a positive first voltage is applied to a selected bit line and a source line, and a non-selected bit line is applied. Apply a positive second voltage to the source line, apply 0 V to the selected control gate line, apply a positive second voltage to the unselected control gate line, and apply a positive second voltage to the lead wire And applying a positive third voltage that is half of the sum of the positive first voltage and the positive second voltage to the common source line to erase the data in the selected memory cell. It is an erasing method.
  • the invention's effect is applied to a selected bit line and a source line, and a non-selected bit line is applied.
  • the bit line and the source line can be arranged so as to overlap when the nonvolatile semiconductor memory cell is viewed from above, the bit line and the source line are parallel without increasing the area of the memory cell. Can be formed.
  • the control gate line When a high voltage is applied to the control gate line, all the memory cells connected to the control gate line become conductive.
  • the source line is formed in parallel to the bit line, the same voltage can be applied to the bit line and the source line.
  • the FN tunnel current is used to inject charge into the charge storage layer for one selected memory cell. Can be done. Since the source line is formed of a diffusion layer, the resistance becomes high.
  • one transistor is arranged for each predetermined number (for example, 64) of memory cells connected to the bit line and the source line, and the source line is connected to the common source line via the transistor, thereby allowing the source line to be connected.
  • the low diffusion resistance of the source diffusion layer is possible, and high-speed reading is possible.
  • a nonvolatile semiconductor memory includes a large number of island-shaped semiconductor layers formed on a semiconductor substrate.
  • the island-like semiconductor layer includes a drain diffusion layer formed thereon, a source diffusion layer formed therebelow, and a channel region on a sidewall sandwiched between the drain diffusion layer and the source diffusion layer via a gate insulating film.
  • the nonvolatile semiconductor memory cells are arranged in a matrix, bit lines connected to the drain diffusion layer are wired in the column direction, control gate lines are wired in the row direction, and the source diffusion layer The source line connected to is wired in the column direction.
  • one transistor is arranged for every predetermined number (for example, 64) of memory cells connected to the bit line and the source line, and connected to the gate of the transistor.
  • the lead wire is wired in the row direction
  • the source line is connected to the source of the transistor
  • the common source line connected to the drain of the transistor is wired in the row direction. Therefore, when this nonvolatile semiconductor memory is considered as a matrix of n rows and m columns, the transistor is formed, for example, every 64 rows, and its source region is connected to the source line of its own column.
  • the gates of the transistors aligned in the same row of the transistors are connected to each other by lead wires, and the drain regions of the transistors aligned in the same row are connected to each other by a common source line.
  • the selected bit line and the source line are applied with an OV or positive first voltage
  • the unselected bit line and the source line are applied with a positive first voltage.
  • a positive first voltage is applied to the selected control gate line, 0V is applied to the non-selected control gate, 0V is applied to the source line, and the selected bit line is applied.
  • the selected memory cell can be read out.
  • each of one or more memory cells connected to the bit line and the source line By connecting the source line to the common source line via a transistor disposed in the source line, the resistance of the source diffusion layer can be reduced and high-speed reading can be performed.
  • a positive first voltage is applied to the bit line and the source line, 0 V is applied to the control gate line, and a positive first voltage is applied to the common source line and the lead line.
  • a positive first voltage is applied to the bit line and the source line, 0 V is applied to the selected control gate line, and a positive second voltage is applied to the non-selected control gate line.
  • a positive first voltage is applied to the selected bit line and the source line
  • a positive second voltage is applied to the non-selected bit line and the source line
  • 0 V is applied to the control gate line.
  • a positive second voltage is applied to the lead line
  • a positive third voltage that is half the sum of the positive first voltage and the positive second voltage is applied to the common source line. Charge can be discharged from the charge storage layer of the memory cell connected to the selected bit line using the tunnel current.
  • a positive first voltage is applied to the selected bit line and the source line
  • a positive second voltage is applied to the non-selected bit line and the source line
  • the selected control gate line is selected.
  • 0V is applied to the non-selected control gate line
  • a positive third voltage is applied to the lead wire
  • a positive first voltage and a positive second voltage are applied to the common source line.
  • FIGS. 5, 6, 7, and 8 The layout and cross-sectional structure of the nonvolatile semiconductor memory according to the present invention are shown in FIGS. 5, 6, 7, and 8, respectively.
  • a source line 2 and a source diffusion layer 3 are formed on a silicon oxide film 1, an island-like semiconductor layer 4 is formed thereon, and a drain diffusion layer is formed above the corresponding island-like semiconductor layer 4.
  • 5 is formed, and a charge storage layer 6 formed through a gate insulating film is formed on the channel region of the sidewall sandwiched between the drain diffusion layer 5 and the source diffusion layer 3, and the control gate 7 is formed on the charge storage layer 6.
  • the control gate 7 is formed on the charge storage layer 6.
  • an island-like semiconductor layer 9 is formed on the source line 2 and the source diffusion layer 8 for every predetermined number of memory cells (here, every 64), and the drain diffusion layer 10 is formed on the island-like semiconductor layer.
  • the lead wire 11 formed through the gate insulating film is formed on the channel region of the sidewall sandwiched between the drain diffusion layer 10 and the source diffusion layer 8, and the common source line 12 is formed on the drain diffusion layer 10.
  • a transistor is formed, and the source line 2 and the common source line 12 are connected.
  • a transistor arranged for each of a plurality of memory cells may be replaced with a memory cell.
  • the bit line 13 is formed on the drain diffusion layer 5
  • the via 14 is formed on the bit line 13
  • the bit line 15 is formed on the via 14.
  • FIG. 9 is an XX cross-sectional view of an SOI substrate in which P-type silicon 100 is formed on the silicon oxide film 1.
  • FIG. 10 is a Y-Y ′ cross-sectional view, and FIG. 10 is a Y-Y ′ cross-sectional view.
  • X-X 'cross-section corresponds to Fig. 6.
  • the Y-Y ′ section corresponds to FIG. 7, and the Y-Y ′ section corresponds to FIG.
  • P-type silicon 100 is etched by reactive ion etching to form source line 2 (Fig. 12 (XX,), Fig. 13 (Y-Y,)), and Fig. 14 ( ⁇ - ⁇ ,)).
  • An oxide film is deposited, flattened by CMP, and etched back using reactive ion etching (Fig. 15 ( ⁇ - ⁇ ,), Fig. 16 ( ⁇ - ⁇ ,)), Fig. 17 ( ⁇ - ⁇ ,)).
  • the silicon wafer is etched by reactive ion etching to form the island-shaped semiconductor layer 101 (FIG. 18 ( ⁇ - ⁇ ′), FIG. 19 ( ⁇ - ⁇ ′)).
  • the lower part of the island-shaped semiconductor layer 101 becomes the source line 2.
  • FIG. 21 (X-X,), FIG. 22 (Y- ⁇
  • FIG. 24 ( ⁇ - ⁇ ′), FIG. 25 ( ⁇ - ⁇ ′), FIG. 26 (
  • the polycrystalline silicon film is etched by reactive ion etching, and left on the island-shaped semiconductor sidewalls in the form of sidewall spacers to form the charge storage layer 6 (FIG. 27 ( ⁇ - ⁇ '), Fig. 28 ( ⁇ - ⁇ '), Fig. 29 ( ⁇ - ⁇ ')).
  • An insulating film may be deposited by CVD.
  • FIG. 33 ( ⁇ - ⁇ ,), FIG. 34 ( ⁇ - ⁇ ,)), and FIG. 35 (
  • the polycrystalline silicon film is flattened by CMP and then etched back (FIG. 36 (X- ⁇ '), Fig. 37 ( ⁇ - ⁇ '), Fig. 38 ( ⁇ - ⁇ ')) .
  • a patterned resist 106 is formed by a known photolithography technique. (Fig. 39 ( ⁇ - ⁇ '), Fig. 40 ( ⁇ - ⁇ '), Fig. 41 ( ⁇ - ⁇ '))
  • the polycrystalline silicon film 105 is etched by reactive ion etching, and left on the side wall of the charge storage layer in the form of a sidewall spacer, and the control gate 7 and the lead wire 11 (Fig. 42 ( ⁇ - ⁇ '), Fig. 43 ( ⁇ - ⁇ '), Fig. 44 (
  • the source line 2, the source diffusion layer 3, and the drain diffusion layers 5 and 10 are formed by ion implantation or the like (FIG. 45 (45- ⁇ ′), FIG. 46 ( ⁇ - ⁇ ′), FIG. 47). ( ⁇ - ⁇ ,)).
  • an interlayer insulating film 107 such as a silicon oxide film is deposited, and the drain diffusion layer is exposed using CMP or the like (FIGS. 48 ( ⁇ - ⁇ ') and 49 ( ⁇ - ⁇ ')). Figure 50 ( ⁇ - ⁇ ')).
  • metal is deposited by sputtering or the like, and the metal is etched using a resist as a mask to form the bit line 13 and the common bit line 12.
  • an interlayer insulating film 108 is deposited (FIG. 51 ( ⁇ - ⁇ ′), FIG. 52 ( ⁇ - ⁇ ′), and FIG. 53 ( ⁇ - ⁇ ′)).
  • the interlayer insulating film is etched to form a via 14. (Fig. 54 (X-X '), Fig. 55 (Y-Y'), Fig. 56 ( ⁇ - ⁇ ')).
  • the metal is deposited by sputtering or the like, and the metal is etched using the resist as a mask to form the bit line 15. Thereafter, an interlayer insulating film 109 is deposited (FIG. 57 ( ⁇ - ⁇ ), FIG. 58 ( ⁇ - ⁇ ′), FIG. 59 ( ⁇ - ⁇ ′)).
  • an interlayer insulating film 109 is deposited (FIG. 57 ( ⁇ - ⁇ ), FIG. 58 ( ⁇ - ⁇ ′), FIG. 59 ( ⁇ - ⁇ ′)).
  • a re-cell array structure is formed, and control gate lines are wired in rows, bit lines are wired in columns, source lines are wired in columns, and common source lines are wired in rows.
  • the operation of injecting (writing) charges into the charge storage layer of the selected memory cell Ml by the FN tunnel current is performed as shown in FIG. Apply a voltage (9V) that can block OV or writing to the selected bit line 200 and source line 201, and apply a voltage (9V) that can block writing to the unselected bit line 202 and source line 203. Then, a high voltage (18V) is applied to the selected control gate line 204, and OV is applied to the non-selected control gate line 205. With the above operation, charges can be injected into the charge storage layer using the FN tunnel current. At this time, by applying OV to the lead wire 206 (corresponding to the lead wire 11 in FIGS. 5 to 7), the source line and the common source line are electrically insulated.
  • the data read operation of the selected memory cell Ml is performed as shown in FIG. Apply a voltage (3V) to the selected control gate line 204, mark OV on the unselected control gate line 205, mark OV on the source lines 201 and 203, and apply it to the selected bit line 200.
  • a voltage 0.5V
  • the selected memory cell can be read.
  • OV OV
  • one or more memories connected to the bit line and the source line are provided.
  • the resistance of the source diffusion layer can be reduced, and high-speed reading can be performed.
  • Charge is discharged from the charge storage layer of all memory cells of the memory cell array by the FN tunnel current.
  • the issuing (erasing) operation is performed as shown in FIG.
  • an erase voltage (18V) to all bit lines and all source lines, applying OV to all control gate lines, and applying the same voltage (18V) as the erase voltage to all common source lines and lead lines, Charge can be released from the charge storage layer of the Mori cell using the FN tunnel current.
  • FIG. 63 shows the operation of discharging (erasing) charges from the charge storage layer of the memory cell connected to the selected control gate line of the memory cell array by the FN tunnel current.
  • Erase voltage (18V) is applied to all bit lines and source lines
  • OV is applied to the selected control gate line 204
  • voltage (9V) is applied to the unselected control gate line 205 to prevent erasure.
  • the charge storage layer of the memory cell connected to the control gate line selected using the FN tunnel current is used. It is possible to release electric charge.
  • FIG. 64 shows the operation of discharging (erasing) charges from the charge storage layer of the memory cell connected to the selected bit line of the memory cell array by the FN tunnel current.
  • An erase voltage (18V) is applied to the selected bit line 200 and the source line 201, and a voltage (9V) is applied to the unselected bit line 202 and the source line 203 so that erasure can be prevented.
  • Apply OV apply voltage (9V) to the lead wire 206, and apply a voltage (13.5V) half of the sum of the erase voltage (18V) and the voltage that can prevent erasure (9V) to the common source line 207
  • the charge can be discharged from the charge storage layer of the memory cell connected to the selected bit line using the FN tunnel current.
  • the operation of discharging (erasing) the charge from the charge storage layer of the selected memory cell Ml of the memory cell array by the FN tunnel current is performed as shown in FIG.
  • An erase voltage (18V) is applied to the selected bit line 200 and the source line 201, and a voltage (9V) is applied to the non-selected bit line 202 and the source line 203 so that erasure can be prevented.
  • OV is applied to 204, a voltage (9V) that can prevent erasure is applied to the non-selected control gate line 205, a voltage (9V) is applied to the lead wire 206, and an erase voltage (9V) is applied to the common source line 207.
  • 18V) and a voltage (13.5V) that is half the sum of the voltage (9V) that can prevent erasure, and applying charge from the charge storage layer of the selected memory cell using the FN tunnel current Can be released.
  • the sidewall sandwiched between the drain diffusion layer and the source diffusion layer of the island-shaped semiconductor layer The force charge storage layer does not necessarily have to be a single charge storage layer.
  • the memory cell is not necessarily a single charge storage layer.
  • one or more charge storage layers 208 may surround a part of the channel region of the island-shaped semiconductor side wall.
  • a nonvolatile semiconductor memo having a structure capable of writing and erasing by an FN tunnel current having one or more particulate charge storage layers 209 or charge storage regions between the control gate and the island-shaped semiconductor layer.
  • a resell ( Figure 67) may be used ( Figure 68).
  • FIG. 1 is an equivalent circuit of a memory cell array of a conventional NOR type flash memory.
  • FIG. 2 is a layout of a memory cell array of a conventional NOR type flash memory.
  • FIG. 3 An equivalent circuit of a memory cell array of a NOR type flash memory when a conventional planar memory cell is used and a source line connected to the source of the memory cell is formed in parallel to the bit line.
  • FIG. 4 A layout of a memory cell array of a NOR type flash memory when a conventional planar memory cell is used and a source line connected to the source of the memory cell is formed in parallel to the bit line.
  • FIG. 5 is a layout of a nonvolatile semiconductor memory according to the present invention.
  • FIG. 6 is a cross-sectional structure of a nonvolatile semiconductor memory according to the present invention.
  • FIG. 7 is a cross-sectional structure of a nonvolatile semiconductor memory according to the present invention.
  • FIG. 8 is a cross-sectional structure of a nonvolatile semiconductor memory according to the present invention.
  • FIG. 9 is a sectional view taken along line X-X showing an example of manufacturing a memory cell array according to the present invention.
  • FIG. 10 is a YY, cross-sectional process diagram showing the manufacture example of the memory cell array according to the present invention.
  • FIG. 11 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 12 is a sectional view taken along line X-X showing an example of manufacturing a memory cell array according to the present invention.
  • FIG. 13 is a YY, cross-sectional process diagram showing a manufacturing example of a memory cell array according to the present invention.
  • FIG. 14 is a YY, cross-sectional process diagram showing a manufacturing example of a memory cell array according to the present invention.
  • FIG. 15 is a sectional view taken along line X-X showing an example of manufacturing the memory cell array according to the present invention.
  • FIG. 16 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention
  • FIG. 17 is a sectional view taken along the line Y- ⁇ showing the manufacturing example of the memory cell array according to the present invention.
  • FIG. 18 is a sectional process diagram showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 19 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 20 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 21 is a sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 22 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 23 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 24 is a sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 25 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 26 is a cross-sectional process drawing showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 27 is a sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 28 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 29 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 30 is a sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 31 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 32 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 33 is a cross-sectional process drawing showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 34 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 35 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 36 is a sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 37 is a cross-sectional process drawing showing the manufacture example of the memory cell array according to the present invention.
  • FIG. 38 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 39 is a sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 40 is a cross-sectional process drawing showing the manufacture example of the memory cell array according to the present invention.
  • FIG. 41 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 42 is a sectional view taken along the line IV-III showing an example of manufacturing the memory cell array according to the present invention.
  • FIG. 43 is a cross sectional process view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 44 is a cross-sectional process drawing showing the manufacture example of the memory cell array according to the present invention.
  • FIG. 45 is a sectional process diagram XX showing a manufacturing example of a memory cell array according to the present invention.
  • FIG. 46 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 47 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 48 is a sectional view taken along the line X-X showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 49 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 50 is a YY cross-sectional process drawing showing the manufacture example of the memory cell array according to the present invention.
  • FIG. 51 is a sectional view taken along the line X-X showing the manufacturing example of the memory cell array according to the present invention.
  • FIG. 52 is a YY cross-sectional process drawing showing the manufacture example of the memory cell array according to the present invention.
  • FIG. 53 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 54 is a cross-sectional process diagram along XX showing an example of manufacturing the memory cell array according to the present invention.
  • FIG. 55 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 56 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 57 is a sectional view taken along the line XX, showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 58 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 59 is a YY sectional view showing a manufacturing example of the memory cell array according to the present invention.
  • FIG. 60 is a diagram showing a potential relationship at the time of data writing.
  • FIG. 61 is a diagram showing a potential relationship during data reading.
  • FIG. 62 is a diagram showing a potential relationship at the time of erasing a Mori cell.
  • FIG. 63 is a diagram showing a potential relationship when erasing a memory cell connected to a selected control gate line.
  • FIG. 64 is a diagram showing a potential relationship when erasing a memory cell connected to a selected bit line.
  • FIG. 65 is a diagram showing a potential relationship when erasing a selected memory cell.
  • FIG. 66 is a bird's eye view showing another embodiment according to the present invention.
  • FIG. 67 is a bird's eye view showing another embodiment according to the present invention.
  • FIG. 68 is a sectional view showing another embodiment according to the present invention.
  • Control gate Source diffusion layer Island-like semiconductor layer Drain diffusion layer Lead wire (R) Common source line (CSL) Bit line (BL) Via
  • Interlayer insulation film Interlayer insulation film Interlayer insulation film Selected bit line 1 Selected source line Unselected bit line Unselected source line 204 Selected control gate line

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Description

不揮発性半導体メモリ及びその駆動方法
技術分野
[0001] この発明は、不揮発性半導体メモリ及びその駆動方法に関するものである。
背景技術
[0002] 制御ゲートと電荷蓄積層を有する NOR型フラッシュメモリのメモリセルにおいて、ホ ット.エレクトロンを利用して電荷蓄積層への電荷の注入を行う MOSトランジスタ構造 のものが公知となっている (例えば、非特許文献 1参照)。この電荷蓄積層の電荷蓄 積状態の相違によるしきい値電圧の相違をデータ" 0"、 "1"として記憶する。例えば、 電荷蓄積層に浮遊ゲートを用いた Nチャネルのメモリセルの場合、浮遊ゲートに電荷 を注入するには、制御ゲートとドレイン拡散層に高電圧を与え、ソース拡散層と、半導 体基板とを接地する。このとき、ソース'ドレイン間の電圧によって、半導体基板の電 子のエネルギーを高め、トンネル酸ィ匕膜のエネルギー障壁を乗り越えさせて電荷蓄 積層に注入する。この電荷注入によりメモリセルのしき ヽ値電圧は正方向に移動する 。ソース'ドレイン間を流れる電流のうち、電荷蓄積層に注入される比率は小さい。そ のため、書き込みに必要な電流がセル当たり 100 Aオーダーとなり、書き込みの高 速化に向かない。
[0003] 図 1、図 2は、それぞれ、上記文献に示されている従来の NOR型フラッシュメモリの メモリセルアレイの等価回路とレイアウトである。メモリセルは、行列状に配列される。 ビット線 (BL1、 BL2、 · · を列方向(図 1、図 2の縦方向)に配線し、制御ゲート線( WL1、 WL2、 · · を行方向(図 1、図 2の横方向)に配列し、ソース線を行方向に配 列し、制御ゲート線に接続するメモリセルの全てのソース拡散層にソース線 (SL)を接 続する。
[0004] 近年の半導体技術の進歩、特に微細加工技術の進歩により、フラッシュメモリのメ モリセルの小型化と大容量ィ匕が急速に進んで 、る。 NOR型のフラッシュメモリでは、 上記の書き込み方式を採用するために、短チャネル効果によるリーク電流が増大し、 正常にデータを読み書きできなくなり、メモリセルのゲート長を縮小することが難しくな つてきた。
[0005] これに対し、制御ゲートと電荷蓄積層を有する NAND型のフラッシュメモリのメモリ セルにおいて、 FN (Fowler- Nordheim)トンネル電流を利用して電荷蓄積層への電 荷の注入を行う MOSトランジスタ構造のものが公知となっている(例えば、特許文献 1参照)。電荷蓄積層に浮遊ゲートを用いた Nチャネルのメモリセルの場合、浮遊ゲ ートに電荷を注入するには、制御ゲートにメモリセルに垂直な方向の電圧を印加する ことで電子を浮遊ゲートに注入できる。このとき、浮遊ゲートに電子を注入するメモリ セルのソース'ドレインは接地される。一方、浮遊ゲートに電子を注入しないメモリセ ルのソース'ドレインは同じ正電圧が印加され、メモリセルに対する書き込みは阻止さ れる。この NAND型のフラッシュメモリでは、メモリセルのソース'ドレイン間に電圧を 印加する必要がない。このため、 FNトンネル電流を利用して電荷蓄積層への電荷の 注入を行うフラッシュメモリは、ホット'エレクトロンを利用して電荷蓄積層への電荷の 注入を行うフラッシュメモリに比べると、メモリセルのゲート長を縮小しやすい。さらに、 FNトンネル電流を用いて電荷蓄積層への電荷の注入を行うフラッシュメモリは、チヤ ネル全面での両方向書き込み ·消去動作が可能であるため、高速な書き込み動作、 高信頼性を同時に実現できる (例えば、非特許文献 2参照)。
[0006] そこで、 NOR型フラッシュメモリで、 FNトンネル電流を利用して電荷蓄積層への電 荷の注入を行うことが必要となる。
[0007] し力しながら、図 1に示す従来の NOR型フラッシュメモリの等価回路を用いて、 FN トンネル電流を利用して電荷蓄積層への電荷の注入を、選択した 1つのメモリセルに 対して行うことは困難である。制御ゲート線に高電圧が印加されると、制御ゲート線に 接続された全てのメモリセルが導通し、ソース線は制御ゲート線に接続するメモリセル 全てに接続しているため、全てのビット線が短絡するからである。そこで、従来の平面 型メモリセルを用い、メモリセルのソースに接続するソース線を列方向に配線する。こ のときの NOR型フラッシュメモリのメモリセルアレイの等価回路とレイアウトを、それぞ れ図 3、図 4に示す。この図 4に示すように、ソース線、ビット線が同じ配線層に配置さ れるため、メモリセル面積は、ホット'エレクトロンを利用する場合と比べて二倍以上と なる。 [0008] 特許文献 1 :特開平 1 173652号公報
非特許文献 1 :T. Tanzawa, Y. Takano, T. Taura, and S. Atsumi, IEEE J.Solid- State Circuits, Vol.35, no.10, p.1415-1421, 2000.
非特許文献 2 : T. Endoh, R. bhirota, S. Aritome, and F. Masuoka, IEICE Transactio ns on Electron, Vol.E75— C, no.ll, pp.1351— 1357, Nov. 1992.
発明の開示
発明が解決しょうとする課題
[0009] そこで、この発明は、メモリセルの高集積ィ匕を損なわず、 FNトンネル電流を利用し て電荷蓄積層への電荷の注入を行うことができる NOR型不揮発性半導体メモリを提 供することを目的とする。
課題を解決するための手段
[0010] 本発明の不揮発性半導体メモリは、ソース領域、チャネル領域及びドレイン領域が 基板側からこの順に形成され、さらに、前記チャネル領域の外側にゲート絶縁膜を介 して形成された電荷蓄積層と、当該電荷蓄積層の外側に絶縁層を介して当該電荷 蓄積層を覆うように形成された制御ゲートとを有するメモリセルが、前記基板上に n行 m列の行列状に配置された不揮発性半導体メモリであって、
前記行列の列方向に整列したメモリセルのソース領域を相互に接続するよう列方向 に配線された複数のソース線と、
前記列方向に整列したメモリセルのドレイン領域を相互に接続するよう、前記ソース 線とは異なる層にお 、て列方向に配線された複数の平行なビット線と、
前記列方向に実質的に直交する行方向に整列したメモリセルの制御ゲートを相互 に接続するよう行方向に配線された複数のゲート線と、
を含んで構成されたものである。
[0011] また、本発明の不揮発性半導体メモリは、ソース領域、チャネル領域及びドレイン領 域が基板側力 この順に形成され、さら〖こ、前記チャネル領域の外側にゲート絶縁膜 を介して形成された電荷蓄積層と、当該電荷蓄積層の外側に絶縁層を介して当該 電荷蓄積層を覆うように形成された制御ゲートとを有するメモリセルが、前記基板上 に n行 m列の行列状に配置された不揮発性半導体メモリであって、 前記行列の列方向に整列したメモリセルのソース領域を相互に接続するよう列方向 に配線された複数のソース線と、
前記列方向に整列したメモリセルのドレイン領域を相互に接続するよう、前記ソース 線とは異なる層にお 、て列方向に配線された複数の平行なビット線と、
前記列方向に実質的に直交する行方向に整列したメモリセルの制御ゲートを相互 に接続するよう行方向に配線された複数のゲート線と、
前記行列の p行 (Pく n)置きに 1行ずつ形成されたトランジスタであって、ソース領域 、チャネル領域及びドレイン領域が基板側カゝらこの順に形成され、それぞれのソース 領域が自己の属する列の前記ソース線と接続された複数のトランジスタと、
同じ行に整列した前記トランジスタのゲートを相互に接続するよう行方向に配線され たリード線と、
同じ行に整列した前記トランジスタのドレイン領域を相互に接続する共通ソース線と 、 を含んで構成されたものである。
[0012] また、本発明の不揮発性メモリは、前記各トランジスタのソース領域、チャネル領域 及びドレイン領域のそれぞれは、前記各メモリセルのソース領域、チャネル領域及び ドレイン領域のそれぞれと同時に形成されたものを含んで構成されたものである。
[0013] 本発明の方法は、第 2の発明である不揮発性半導体メモリの書き込み方法であつ て、選択したビット線及びソース線に OVまたは正の第一電圧を印加し、非選択のビッ ト線及びソース線に正の第一電圧を印加し、選択した制御ゲート線に正の第二電圧 を印加し、非選択の制御ゲート線に OVを印加し、前記リード線に OVを印加し、共通 ソース線に正の第一電圧の半分の正の第三電圧を印加して、選択したメモリセルの 電荷蓄積層に FNトンネル電流を利用して電荷の注入を行うものである。
[0014] また、本発明の方法は、第 2の発明である不揮発性半導体メモリの読み出し方法で あって、選択した制御ゲート線に正の第一電圧を印加し、非選択の制御ゲートに OV を印加し、ソース線に OVを印加し、選択したビット線に正の第二電圧を印加し、非選 択のビット線、共通ビット線に OVを印加し、リード線に正の第三電圧を印加して、選 択したメモリセル力 データを読み出す、不揮発性半導体メモリの読み出し方法であ る。 [0015] また、本発明の方法は、第 2の発明である不揮発性半導体メモリの消去方法であつ て、全てのビット線及び全てのソース線に正の第一電圧を印加し、全ての制御ゲート 線に 0Vを印加し、全ての共通ソース線及びリード線に正の第一電圧を印加して、全 てのメモリセルのデータを一括消去する、不揮発性半導体メモリの消去方法である。
[0016] また、本発明の方法は、第 2の発明である記載の不揮発性半導体メモリの消去方法 であって、全てのビット線及びソース線に正の第一電圧を印加し、選択した制御ゲー ト線に 0Vを印加し、非選択の制御ゲート線に正の第二電圧を印加し、全ての共通ソ ース線及びリード線に正の第一電圧を印加して、選択した制御ゲート線に接続され たメモリセルのデータを一括消去する、不揮発性半導体メモリの消去方法である。
[0017] また、本発明の方法は、第 2の発明である不揮発性半導体メモリの消去方法であつ て、選択したビット線及びソース線に正の第一電圧を印加し、非選択のビット線及び ソース線に正の第二電圧を印加し、全ての制御ゲート線に 0Vを印加し、全てのリード 線に正の第二電圧を印加し、全ての共通ソース線に正の第一電圧と正の第二電圧 の和の半分の正の第三電圧を印加して、選択したビット線に接続されたメモリセルの データを一括消去する、不揮発性半導体メモリの消去方法である。
[0018] また、本発明の方法は、第 2の発明である不揮発性半導体メモリの消去方法であつ て、選択したビット線及びソース線に正の第一電圧を印加し、非選択のビット線及び ソース線に正の第二電圧を印加し、選択した制御ゲート線に 0Vを印加し、非選択の 制御ゲート線に正の第二電圧を印加し、リード線に正の第二電圧を印加し、共通ソ ース線に正の第一電圧と正の第二電圧の和の半分の正の第三電圧を印加して、選 択したメモリセルのデータを消去する、不揮発性半導体メモリの消去方法である。 発明の効果
[0019] この発明によれば、ビット線とソース線は、不揮発性半導体メモリセルを上から見た ときに重なるように配置することができるため、メモリセルの面積を増カロさせずに平行 に形成することができる。制御ゲート線に高電圧が印加されると、制御ゲート線に接 続された全てのメモリセルが導通する。ビット線に対してソース線が平行に形成されて いるため、ビット線とソース線に同電圧を印加することができる。すなわち、 FNトンネ ル電流を利用して電荷蓄積層への電荷の注入を、選択した 1つのメモリセルに対して 行うことが可能となる。ソース線は拡散層で形成されるため高抵抗となる。そこで、ビッ ト線とソース線に接続された所定数 (例えば 64個)のメモリセル毎に 1個のトランジスタ を配置し、そのトランジスタを介してソース線を共通ソース線に接続することにより、ソ ース拡散層の低抵抗ィ匕が可能となり、高速読み出しが可能となる。
発明を実施するための最良の形態
[0020] この発明に係る不揮発性半導体メモリは、半導体基板上に形成された多数の島状 半導体層を含む。島状半導体層は、その上部に形成されたドレイン拡散層と、その 下部に形成されたソース拡散層と、ドレイン拡散層とソース拡散層に挟まれた側壁の チャネル領域上にゲート絶縁膜を介して形成された電荷蓄積層と、電荷蓄積層上に 形成された制御ゲートを有する不揮発性半導体メモリセルからなる。そして、全体とし て、この不揮発性半導体メモリセルを行列状に配列するとともに、ドレイン拡散層に接 続されたビット線を列方向に配線し、制御ゲート線を行方向に配線し、ソース拡散層 に接続されたソース線を列方向に配線した構造である。
[0021] また、この発明の不揮発性半導体メモリにおいて、ビット線とソース線に接続された 所定数 (例えば 64個)のメモリセル毎に 1個のトランジスタを配置し、そのトランジスタ のゲートに接続されたリード線を行方向に配線し、そのトランジスタのソースにソース 線を接続し、そのトランジスタのドレインに接続された共通ソース線を行方向に配線 する。したがって、この不揮発性半導体メモリを n行 m列の行列と考えたときに、前記ト ランジスタは例えば 64行置きに 1行ずつ形成され、そのソース領域は自己の属する 列のソース線と接続される。さらに、このトランジスタの同じ行に整列した前記トランジ スタのゲートはリード線によって相互に接続され、同じ行に整列した前記トランジスタ のドレイン領域は、共通ソース線によって相互に接続される。
[0022] この発明の駆動方法は、選択したビット線とソース線に OVまたは正の第一電圧を印 加し、非選択のビット線とソース線に正の第一電圧を印加し、選択した制御ゲート線 に正の第二電圧を印加し、非選択の制御ゲート線に OVを印加することで、選択した メモリセルに FNトンネル電流を利用して電荷蓄積層へ電荷の注入を行うことができる 。このとき、リード線に OVを印加することで共通ソース線とソース線を電気的に絶縁す る。また、共通ソース線に正の第一電圧の半分の電圧を印加することで、共通ソース 線とソース線を接続するトランジスタのソース'ドレイン間の耐圧を、正の第一電圧の 半分にすることができる。
[0023] この発明の駆動方法は、選択した制御ゲート線に正の第一電圧を印加し、非選択 の制御ゲートに、 0Vを印加し、ソース線に 0Vを印加し、選択したビット線に正の第二 電圧を印加することで、選択したメモリセルを読み出すことができる。このとき、非選択 のビット線、共通ビット線に 0Vを印加し、リード線に正の第三電圧を印加することで、 ビット線とソース線に接続された一個以上の複数個のメモリセル毎に配置されたトラン ジスタを介してソース線が共通ソース線に接続することにより、ソース拡散層の低抵抗 化が可能となり、高速読み出しが可能となる。
[0024] この発明の駆動方法は、ビット線とソース線に正の第一電圧を印加し、制御ゲート 線に 0Vを印加し、共通ソース線とリード線に正の第一電圧を印加することで、 FNトン ネル電流を利用して^モリセルの電荷蓄積層から電荷を放出することができる。
[0025] この発明の駆動方法は、ビット線とソース線に正の第一電圧を印加し、選択した制 御ゲート線に 0Vを印加し、非選択の制御ゲート線に正の第二電圧を印加し、共通ソ ース線とリード線に正の第一電圧を印加することで、 FNトンネル電流を利用して選択 した制御ゲート線に接続されたメモリセルの電荷蓄積層から電荷を放出することがで きる。
[0026] この発明の駆動方法は、選択したビット線とソース線に正の第一電圧を印加し、非 選択のビット線とソース線に正の第二電圧を印加し、制御ゲート線に 0Vを印加し、リ ード線に正の第二電圧を印加し、共通ソース線に正の第一電圧と正の第二電圧の 和の半分の正の第三電圧を印加することで、 FNトンネル電流を利用して選択したビ ット線に接続されたメモリセルの電荷蓄積層から電荷を放出することができる。
[0027] この発明の駆動方法は、選択したビット線とソース線に正の第一電圧を印加し、非 選択のビット線とソース線に正の第二電圧を印加し、選択した制御ゲート線に 0Vを 印加し、非選択の制御ゲート線に正の第三電圧を印加し、リード線に正の第三電圧 を印加し、共通ソース線に正の第一電圧と正の第二電圧の和の半分の正の第三電 圧を印加することで、 FNトンネル電流を利用して選択したメモリセルの電荷蓄積層か ら電荷を放出することがでさる。 実施例
[0028] 以下、図面に示す実施形態に基づいてこの発明を記述する。なお、この発明は、こ れによって限定されるものではな 、。
[0029] この発明に係る不揮発性半導体メモリのレイアウトと断面構造を、それぞれ図 5、図 6、図 7、図 8に示す。この実施例では、シリコン酸ィ匕膜 1上に、ソース線 2とソース拡散 層 3が形成され、その上に島状半導体層 4が形成され、該当島状半導体層 4の上部 にドレイン拡散層 5が形成され、ドレイン拡散層 5とソース拡散層 3に挟まれた側壁の チャネル領域上にゲート絶縁膜を介して形成された電荷蓄積層 6が形成され、電荷 蓄積層 6上に制御ゲート 7が形成され、メモリセルを形成する。また、所定数のメモリ セル毎 (ここでは 64個毎)に、ソース線 2とソース拡散層 8上に、島状半導体層 9が形 成され、当該島状半導体層上にドレイン拡散層 10が形成され、ドレイン拡散層 10と ソース拡散層 8に挟まれた側壁のチャネル領域上にゲート絶縁膜を介して形成され たリード線 11が形成され、ドレイン拡散層 10上に共通ソース線 12が形成され、トラン ジスタが形成され、ソース線 2と共通ソース線 12は接続される。複数個のメモリセル毎 に配置されるトランジスタはメモリセルで代用してもよい。さらに、ドレイン拡散層 5上 にビット線 13が形成され、ビット線 13上にビア 14が形成され、ビア 14上にビット線 15 が形成される。
[0030] 以下に、この発明に係る不揮発性半導体メモリが備えるメモリセルアレイの構造を 形成するための製造工程の一例を図 9〜図 59を参照して説明する。図 9は、シリコン 酸化膜 1上に、 P型シリコン 100が形成されている SOI基板の X-X,断面図である。ま た、図 10は、 Y -Y '断面図、図 10は、 Y -Y '断面図である。 X-X'断面は図 6に対
1 1 2 2
応し、 Y -Y '断面は図 7に対応し、 Y -Y '断面は図 8に対応する断面である。
1 1 2 2
[0031] レジストをマスクとして、反応性イオンエッチングにより P型シリコン 100をエッチング して、ソース線 2を形成する(図 12 (X-X,)、図 13 (Y - Y,)、図 14 (Υ - Υ,))。
1 1 2 2
[0032] 酸化膜を堆積し、 CMPにより平坦ィ匕を行 、、反応性イオンエッチングを用いてエツ チバックを行う(図 15 (Χ- Χ,)、図 16 (Υ - Υ,)、図 17 (Υ - Υ,))。
1 1 2 2
[0033] レジストをマスクとして用いて、反応性イオンエッチングにより Ρ型シリコンをエツチン グして、島状半導体層 101を形成する(図 18 (Χ-Χ' )、図 19 (Υ -Υ ' )、図 20 (Υ -Υ '))。島状半導体層 101の下部は、ソース線 2となる。
2
[0034] 続いて、酸化を行い、トンネル絶縁膜 102を形成する(図 21 (X- X,)、図 22(Y - Υ
1 1
')、図 23(Υ- Υ,))。
2 2
[0035] 続いて、多結晶シリコン膜 103を堆積する(図 24 (Χ-Χ')、図 25(Υ- Υ ')、図 26(
1 1
Figure imgf000011_0001
[0036] 続いて、多結晶シリコン膜を、反応性イオンエッチングによりエッチングし、島状半 導体側壁に、サイドウォールスぺーサ状に残存させ、電荷蓄積層 6を形成する(図 27 (Χ-Χ')、図 28(Υ-Υ ')、図 29(Υ-Υ '))。
1 1 2 2
[0037] 続いて、酸化を行い、インターポリ絶縁膜 104を形成する(図 30 (Χ-Χ,)、図 31(Υ
1
- Υ ')、図 32(Υ- Υ '))。 CVDにより絶縁膜を堆積させてもよい。
1 2 2
[0038] 続いて、多結晶シリコン膜 105を堆積する(図 33 (Χ-Χ,)、図 34(Υ- Υ,)、図 35(
1 1
Figure imgf000011_0002
[0039] 続いて、多結晶シリコン膜を CMPにより平坦ィ匕した後、エッチバックする(図 36 (X- Χ')、図 37(Υ— Υ ')、図 38(Υ— Υ '))。
1 1 2 2
[0040] 続いて、公知のフォトリソグラフィ技術によりパターユングされたレジスト 106を形成 する。(図 39(Χ- Χ')、図 40(Υ- Υ ')、図 41(Υ- Υ '))
1 1 2 2
[0041] 続いて、レジスト 106をマスクとして用いて、多結晶シリコン膜 105を反応性イオンェ ツチングによりエッチングし、電荷蓄積層側壁にサイドウォールスぺーサ状に残存さ せ、制御ゲート 7及びリード線 11を形成する(図 42 (Χ-Χ')、図 43(Υ-Υ ')、図 44(
1 1
Figure imgf000011_0003
[0042] 続いて、イオン注入法などによりソース線 2及びソース拡散層 3及びドレイン拡散層 5、 10を形成する(図 45(Χ-Χ')、図 46(Υ- Υ ')、図 47(Υ- Υ,))。
1 1 2 2
[0043] 続いて、シリコン酸ィ匕膜といった層間絶縁膜 107を堆積し、 CMPなどを用いてドレ イン拡散層を露出させる(図 48(Χ-Χ')、図 49(Υ-Υ ')、図 50(Υ-Υ '))。
1 1 2 2
[0044] 続!、て、メタルをスパッタなどにより堆積し、レジストをマスクとして用いてメタルをェ ツチングし、ビット線 13と共通ビット線 12を形成する。その後、層間絶縁膜 108を堆 積する(図 51(Χ- Χ')、図 52(Υ- Υ ')、図 53(Υ- Υ '))。
1 1 2 2
[0045] 続いて、レジストをマスクとして用いて、層間絶縁膜をエッチングし、ビア 14を形成 する(図 54 (X- X' )、図 55 (Y - Y ' )、図 56 (Υ - Υ ' ) )。
1 1 2 2
[0046] 続!、て、メタルをスパッタなどにより堆積し、レジストをマスクとして用いてメタルをェ ツチングし、ビット線 15を形成する。その後、層間絶縁膜 109を堆積する(図 57 (Χ-Χ ,)、図 58 (Υ -Υ ' )、図 59 (Υ -Υ ' ) )。以上により、この発明の不揮発性半導体メモ
1 1 2 2
リセルアレイの構造を形成し、制御ゲート線を行に配線し、ビット線を列に配線し、ソ 一ス線を列に配線し、共通ソース線を行に配線する構造を実現する。
[0047] 以下に、この発明の不揮発性半導体メモリセルアレイの駆動方法を図 60〜図 65を 参照して説明する。
[0048] 選択したメモリセル Mlの電荷蓄積層へ、 FNトンネル電流により電荷を注入する( 書き込む)動作は、図 60に示すように行う。選択したビット線 200とソース線 201に OV もしくは書き込みを阻止できる程度の電圧 (9V)を印加し、非選択のビット線 202及び ソース線 203に、書き込みを阻止できる程度の電圧(9V)を印加し、選択した制御ゲ ート線 204に、高電圧(18V)を印加し、非選択の制御ゲート線 205に、 OVを印加す る。以上の動作で、 FNトンネル電流を用いて電荷を電荷蓄積層に注入することがで きる。このとき、リード線 206 (図 5〜図 7のリード線 11に対応する)に OVを印加するこ とで、ソース線と共通ソース線を電気的に絶縁する。また、共通ソース線 207には、書 き込みを阻止できる程度の電圧(9V)の半分 (4. 5V)を印加することで、共通ソース 線とソース線を接続するトランジスタのソース'ドレイン間の耐圧を、書き込みを阻止で きる程度の電圧 (9V)の半分 (4. 5V)にすることができる。
[0049] 選択したメモリセル Mlのデータの読み出し動作は、図 61に示すように行う。選択し た制御ゲート線 204に電圧(3V)を印加し、非選択の制御ゲート線 205に、 OVを印 カロし、ソース線 201、 203に OVを印カロし、選択したビッ卜線 200に電圧(0. 5V)を印 加することで、選択したメモリセルを読み出すことができる。このとき、非選択のビット 線 202、共通ビット線 207に OVを印加し、リード線 206に電圧(3V)を印加することで 、ビット線とソース線に接続された一個以上の複数個のメモリセル毎に配置されたトラ ンジスタを介してソース線が共通ソース線に接続することにより、ソース拡散層の低抵 抗ィ匕が可能となり、高速読み出しが可能となる。
[0050] メモリセルアレイの全メモリセルの電荷蓄積層から、 FNトンネル電流により電荷を放 出する(消去)動作は、図 62に示すように行う。全ビット線と全ソース線に消去電圧 (1 8V)を印加し、全制御ゲート線に OVを印加し、全共通ソース線とリード線に消去電圧 と同じ電圧 (18V)を印加することで、 FNトンネル電流を利用して^モリセルの電荷 蓄積層から電荷を放出することができる。
[0051] メモリセルアレイの選択した制御ゲート線に接続されたメモリセルの電荷蓄積層から 、 FNトンネル電流により電荷を放出する(消去)動作は、図 63に示すように行う。全ビ ット線とソース線に消去電圧 (18V)を印加し、選択した制御ゲート線 204に OVを印加 し、非選択の制御ゲート線 205に消去を阻止できる程度の電圧(9V)を印加し、共通 ソース線 207とリード線 206に消去電圧と同じ電圧 (18V)を印加することで、 FNトン ネル電流を利用して選択した制御ゲート線に接続されたメモリセルの電荷蓄積層か ら電荷を放出することがでさる。
[0052] メモリセルアレイの選択したビット線に接続されたメモリセルの電荷蓄積層から、 FN トンネル電流により電荷を放出する(消去)動作は、図 64に示すように行う。選択した ビット線 200とソース線 201に消去電圧 (18V)を印加し、非選択のビット線 202とソー ス線 203に消去を阻止できる程度の電圧 (9V)を印加し、全制御ゲート線に OVを印 加し、リード線 206に電圧 (9V)を印加し、共通ソース線 207に消去電圧 (18V)と消去 を阻止できる程度の電圧(9V)の和の半分の電圧 (13. 5V)を印加することで、 FNト ンネル電流を利用して選択したビット線に接続されたメモリセルの電荷蓄積層から電 荷を放出することができる。
[0053] メモリセルアレイの選択したメモリセル Mlの電荷蓄積層から、 FNトンネル電流によ り電荷を放出する(消去)動作は、図 65に示すように行う。選択したビット線 200とソー ス線 201に消去電圧 (18V)を印加し、非選択のビット線 202とソース線 203に消去を 阻止できる程度の電圧(9V)を印加し、選択した制御ゲート線 204に OVを印加し、非 選択の制御ゲート線 205に消去を阻止できる程度の電圧 (9V)を印加し、リード線 20 6に電圧(9V)を印加し、共通ソース線 207に消去電圧 (18V)と消去を阻止できる程 度の電圧(9V)の和の半分の電圧 (13. 5V)を印加することで、 FNトンネル電流を利 用して選択したメモリセルの電荷蓄積層から電荷を放出することができる。
[0054] また、実施例では、島状半導体層のドレイン拡散層とソース拡散層に挟まれた側壁 のチャネル領域上にゲート絶縁膜を介して、島状半導体を取り囲む単一の電荷蓄積 層の構造のメモリセルを用いた力 電荷蓄積層は必ずしも単一の電荷蓄積層である 必要はなぐ図 66に示すように、島状半導体の側壁のチャネル領域上の一部を一つ 以上の複数の電荷蓄積層 208が取り囲んでいてもよい。また、制御ゲートと島状半導 体層の間に、一つ以上の複数の粒子状の電荷蓄積層 209あるいは電荷蓄積可能な 領域を持つ FNトンネル電流により書き込み消去可能な構造の不揮発性半導体メモ リセル(図 67)を用いてもよい(図 68)。
図面の簡単な説明
[図 1]従来の NOR型フラッシュメモリのメモリセルアレイの等価回路である。
[図 2]従来の NOR型フラッシュメモリのメモリセルアレイのレイアウトである。
[図 3]従来の平面型メモリセルを用い、メモリセルのソースに接続するソース線をビット 線に平行に形成したときの NOR型フラッシュメモリのメモリセルアレイの等価回路で ある。
[図 4]従来の平面型メモリセルを用い、メモリセルのソースに接続するソース線をビット 線に平行に形成したときの NOR型フラッシュメモリのメモリセルアレイのレイアウトであ る。
[図 5]この発明に係る不揮発性半導体メモリのレイアウトである。
[図 6]この発明に係る不揮発性半導体メモリの断面構造である。
[図 7]この発明に係る不揮発性半導体メモリの断面構造である。
[図 8]この発明に係る不揮発性半導体メモリの断面構造である。
[図 9]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 10]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
1 1
[図 11]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
2 2
[図 12]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 13]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
1 1
[図 14]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
2 2
[図 15]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 16]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。 [図 17]この発明に係るメモリセルアレイの製造例を示す Y -Υ,断面工程図である。
2 2
[図 18]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 19]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 20]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 21]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 22]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 23]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 24]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 25]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 26]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 27]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 28]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 29]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 30]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 31]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 32]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 33]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 34]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 35]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 36]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 37]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 38]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 39]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 40]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 41]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
2 2
[図 42]この発明に係るメモリセルアレイの製造例を示す Χ-Χ,断面工程図である。
[図 43]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。
1 1
[図 44]この発明に係るメモリセルアレイの製造例を示す Υ -Υ,断面工程図である。 [図 45]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 46]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
1 1
[図 47]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
2 2
[図 48]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 49]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
1 1
[図 50]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
2 2
[図 51]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 52]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
1 1
[図 53]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
2 2
[図 54]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 55]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
1 1
[図 56]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
2 2
[図 57]この発明に係るメモリセルアレイの製造例を示す X-X,断面工程図である。
[図 58]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
1 1
[図 59]この発明に係るメモリセルアレイの製造例を示す Y -Y,断面工程図である。
2 2
[図 60]データ書き込み時の電位関係を示す図である。
[図 61]データ読み出し時の電位関係を示す図である。
[図 62] モリセル消去時の電位関係を示す図である。
[図 63]選択された制御ゲート線に接続されたメモリセル消去時の電位関係を示す図 である。
[図 64]選択されたビット線に接続されたメモリセル消去時の電位関係を示す図である
[図 65]選択されたメモリセル消去時の電位関係を示す図である。
[図 66]この発明に係る他の実施例を示す鳥瞰図である。
[図 67]この発明に係る他の実施例を示す鳥瞰図である。
[図 68]この発明に係る他の実施例を示す断面図である。
符号の説明
1 シリコン酸ィ匕膜 ソース線(SL) ソース拡散層 島状半導体層 ドレイン拡散層 電荷蓄積層
制御ゲート(WL) ソース拡散層 島状半導体層 ドレイン拡散層 リード線 (R) 共通ソース線(CSL) ビット線 (BL) ビア
ビット線 (BL) P型シリコン
1 島状半導体層2 トンネル絶縁膜3 多結晶シリコン膜 インターポリ絶縁膜 多結晶シリコン膜 レジスト
層間絶縁膜 層間絶縁膜 層間絶縁膜 選択したビット線1 選択したソース線 非選択のビット線 非選択のソース線 204 選択した制御ゲート線
205 非選択の制御ゲート線
206 リード線
207 共通ソース線
208 電荷蓄積層
209 粒子状電荷蓄積層

Claims

請求の範囲
[1] ソース領域、チャネル領域及びドレイン領域が基板側カゝらこの順に形成され、さらに
、前記チャネル領域の外側にゲート絶縁膜を介して形成された電荷蓄積層と、当該 電荷蓄積層の外側に絶縁層を介して当該電荷蓄積層を覆うように形成された制御ゲ 一トとを有するメモリセルが、前記基板上に n行 m列の行列状に配置された不揮発性 半導体メモリであって、
前記行列の列方向に整列したメモリセルのソース領域を相互に接続するよう列方向 に配線された複数のソース線と、
前記列方向に整列したメモリセルのドレイン領域を相互に接続するよう、前記ソース 線とは異なる層にお 、て列方向に配線された複数の平行なビット線と、
前記列方向に実質的に直交する行方向に整列したメモリセルの制御ゲートを相互 に接続するよう行方向に配線された複数のゲート線と、
を含んで構成された不揮発性半導体メモリ。
[2] ソース領域、チャネル領域及びドレイン領域が基板側カゝらこの順に形成され、さらに 、前記チャネル領域の外側にゲート絶縁膜を介して形成された電荷蓄積層と、当該 電荷蓄積層の外側に絶縁層を介して当該電荷蓄積層を覆うように形成された制御ゲ 一トとを有するメモリセルが、前記基板上に n行 m列の行列状に配置された不揮発性 半導体メモリであって、
前記行列の列方向に整列したメモリセルのソース領域を相互に接続するよう列方向 に配線された複数のソース線と、
前記列方向に整列したメモリセルのドレイン領域を相互に接続するよう、前記ソース 線とは異なる層にお 、て列方向に配線された複数の平行なビット線と、
前記列方向に実質的に直交する行方向に整列したメモリセルの制御ゲートを相互 に接続するよう行方向に配線された複数のゲート線と、
前記行列の p行 (Pく n)置きに 1行ずつ形成されたトランジスタであって、ソース領域 、チャネル領域及びドレイン領域が基板側カゝらこの順に形成され、それぞれのソース 領域が自己の属する列の前記ソース線と接続された複数のトランジスタと、
同じ行に整列した前記トランジスタのゲートを相互に接続するよう行方向に配線され たリード線と、
同じ行に整列した前記トランジスタのドレイン領域を相互に接続する共通ソース線と 、 を含んでいる不揮発性半導体メモリ。
[3] 前記各トランジスタのソース領域、チャネル領域及びドレイン領域のそれぞれは、前 記各メモリセルのソース領域、チャネル領域及びドレイン領域のそれぞれと同時に形 成されたものである、請求項 2に記載の不揮発性半導体メモリ。
[4] 請求項 2又は 3に記載した不揮発性半導体メモリの書き込み方法であって、
選択したビット線及びソース線に OVまたは正の第一電圧を印加し、非選択のビット 線及びソース線に正の第一電圧を印加し、選択した制御ゲート線に正の第二電圧を 印加し、非選択の制御ゲート線に 0Vを印加し、前記リード線に 0Vを印加し、共通ソ ース線に正の第一電圧の半分の正の第三電圧を印加して、選択したメモリセルの電 荷蓄積層に FNトンネル電流を利用して電荷の注入を行う、不揮発性半導体メモリの 書き込み方法。
[5] 請求項 2又は 3に記載した不揮発性半導体メモリの読み出し方法であって、
選択した制御ゲート線に正の第一電圧を印加し、非選択の制御ゲートに 0Vを印加 し、ソース線に 0Vを印加し、選択したビット線に正の第二電圧を印加し、非選択のビ ット線、共通ビット線に 0Vを印加し、リード線に正の第三電圧を印加して、選択したメ モリセル力 データを読み出す、不揮発性半導体メモリの読み出し方法。
[6] 請求項 2又は 3に記載の不揮発性半導体メモリの消去方法であって、
全てのビット線及び全てのソース線に正の第一電圧を印加し、全ての制御ゲート線 に 0Vを印加し、全ての共通ソース線及びリード線に正の第一電圧を印加して、全て のメモリセルのデータを一括消去する、不揮発性半導体メモリの消去方法。
[7] 請求項 2又は 3に記載の不揮発性半導体メモリの消去方法であって、
全てのビット線及びソース線に正の第一電圧を印加し、選択した制御ゲート線に 0 Vを印加し、非選択の制御ゲート線に正の第二電圧を印加し、全ての共通ソース線 及びリード線に正の第一電圧を印カロして、選択した制御ゲート線に接続されたメモリ セルのデータを一括消去する、不揮発性半導体メモリの消去方法。
[8] 請求項 2又は 3に記載の不揮発性半導体メモリの消去方法であって、 選択したビット線及びソース線に正の第一電圧を印加し、非選択のビット線及びソ ース線に正の第二電圧を印加し、全ての制御ゲート線に 0Vを印加し、全てのリード 線に正の第二電圧を印加し、全ての共通ソース線に正の第一電圧と正の第二電圧 の和の半分の正の第三電圧を印加して、選択したビット線に接続されたメモリセルの データを一括消去する、不揮発性半導体メモリの消去方法。
請求項 2又は 3に記載の不揮発性半導体メモリの消去方法であって、
選択したビット線及びソース線に正の第一電圧を印加し、非選択のビット線及びソ ース線に正の第二電圧を印加し、選択した制御ゲート線に 0Vを印加し、非選択の制 御ゲート線に正の第二電圧を印加し、リード線に正の第二電圧を印加し、共通ソース 線に正の第一電圧と正の第二電圧の和の半分の正の第三電圧を印加して、選択し たメモリセルのデータを消去する、不揮発性半導体メモリの消去方法。
PCT/JP2007/063888 2006-07-12 2007-07-12 Mémoire à semiconducteur non volatile et procédé d'entraînement associé WO2008007730A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW096125163A TWI420656B (zh) 2006-07-12 2007-07-11 非揮發性半導體記憶體及其驅動方法
EP07790682.4A EP2040292B1 (en) 2006-07-12 2007-07-12 Nonvolatile semiconductor memory and its drive method
CN2007800262591A CN101490838B (zh) 2006-07-12 2007-07-12 非易失性半导体存储器及其驱动方法
US12/319,770 US7940573B2 (en) 2006-07-12 2009-01-12 Nonvolatile semiconductor memory and method for driving the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-191469 2006-07-12
JP2006191469A JP5051342B2 (ja) 2006-07-12 2006-07-12 不揮発性半導体メモリ及びその駆動方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/319,770 Continuation US7940573B2 (en) 2006-07-12 2009-01-12 Nonvolatile semiconductor memory and method for driving the same

Publications (1)

Publication Number Publication Date
WO2008007730A1 true WO2008007730A1 (fr) 2008-01-17

Family

ID=38923286

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/063888 WO2008007730A1 (fr) 2006-07-12 2007-07-12 Mémoire à semiconducteur non volatile et procédé d'entraînement associé

Country Status (7)

Country Link
US (1) US7940573B2 (ja)
EP (4) EP2040292B1 (ja)
JP (1) JP5051342B2 (ja)
KR (1) KR101020845B1 (ja)
CN (1) CN101490838B (ja)
TW (1) TWI420656B (ja)
WO (1) WO2008007730A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015070275A (ja) * 2014-11-27 2015-04-13 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置
JP2015073117A (ja) * 2014-11-27 2015-04-16 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置
JP2015095660A (ja) * 2014-12-22 2015-05-18 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置
JP5867951B2 (ja) * 2014-02-14 2016-02-24 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置、及び半導体装置の製造方法
JP5885050B2 (ja) * 2014-02-12 2016-03-15 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置、及び半導体装置の製造方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5085688B2 (ja) 2010-06-10 2012-11-28 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 不揮発性半導体メモリトランジスタ、不揮発性半導体メモリ、および、不揮発性半導体メモリの製造方法
JP5209677B2 (ja) * 2010-07-29 2013-06-12 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 不揮発性半導体メモリトランジスタ、および、不揮発性半導体メモリの製造方法
US9559216B2 (en) * 2011-06-06 2017-01-31 Micron Technology, Inc. Semiconductor memory device and method for biasing same
WO2015045054A1 (ja) 2013-09-26 2015-04-02 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド 半導体装置、及び半導体装置の製造方法
JP5658426B1 (ja) 2013-10-03 2015-01-28 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置、及び、半導体装置の製造方法
JP5675003B1 (ja) 2013-11-13 2015-02-25 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置、及び半導体装置の製造方法
US9490331B2 (en) * 2014-06-30 2016-11-08 Taiwan Semiconductor Manufacturing Company Limited Formation of semiconductor arrangement comprising buffer layer and semiconductor column overlying buffer layer
JP5864713B2 (ja) * 2014-12-17 2016-02-17 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置
JP7248966B2 (ja) * 2016-07-06 2023-03-30 国立研究開発法人産業技術総合研究所 半導体記憶素子、電気配線、光配線、強誘電体ゲートトランジスタ及び電子回路の製造方法並びにメモリセルアレイ及びその製造方法
US9929165B1 (en) * 2016-09-28 2018-03-27 Globalfoundries Singapore Pte. Ltd. Method for producing integrated circuit memory cells with less dedicated lithographic steps
JP6563988B2 (ja) * 2017-08-24 2019-08-21 ウィンボンド エレクトロニクス コーポレーション 不揮発性半導体記憶装置
CN111684525B (zh) 2017-11-17 2024-04-16 日升存储公司 浮动源极存储器架构中的感测
JP6623247B2 (ja) * 2018-04-09 2019-12-18 ウィンボンド エレクトロニクス コーポレーション フラッシュメモリおよびその製造方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6473652A (en) 1987-09-14 1989-03-17 Nitto Denko Corp Semiconductor device
JPH04302477A (ja) * 1991-03-29 1992-10-26 Toshiba Corp 不揮発性半導体メモリ装置
JPH06296025A (ja) * 1993-04-08 1994-10-21 Nippon Steel Corp 不揮発性半導体メモリ装置
JPH09259591A (ja) * 1996-03-21 1997-10-03 Ricoh Co Ltd 不揮発性半導体記憶装置
JPH10209407A (ja) * 1997-01-22 1998-08-07 Internatl Business Mach Corp <Ibm> 垂直なフローティングゲート・トランジスタを有するメモリ
US6144584A (en) 1998-05-12 2000-11-07 Mitsubishi Denki Kabushiki Kaisha Non-volatile semiconductor memory device and method of manufacturing the same
US6377070B1 (en) 2001-02-09 2002-04-23 Micron Technology, Inc. In-service programmable logic arrays with ultra thin vertical body transistors
JP2003086714A (ja) * 2001-06-23 2003-03-20 Fujio Masuoka 半導体記憶装置及びその製造方法
US20040026748A1 (en) 2002-06-06 2004-02-12 Akira Goda Semiconductor device with source line and fabrication method thereof
US20040164343A1 (en) 2003-02-04 2004-08-26 Kei Tokui Semiconductor storage device
JP2005012137A (ja) * 2003-06-23 2005-01-13 National Institute Of Advanced Industrial & Technology 二重ゲート型不揮発性メモリ素子
JP2005268418A (ja) * 2004-03-17 2005-09-29 Fujio Masuoka 半導体記憶装置及びその製造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2573271B2 (ja) 1987-12-28 1997-01-22 株式会社東芝 不揮発性半導体メモリ装置
US5386132A (en) * 1992-11-02 1995-01-31 Wong; Chun C. D. Multimedia storage system with highly compact memory device
JP3743453B2 (ja) * 1993-01-27 2006-02-08 セイコーエプソン株式会社 不揮発性半導体記憶装置
JPH1173652A (ja) 1997-08-29 1999-03-16 Matsushita Electric Ind Co Ltd 光ディスク装置
US6314026B1 (en) * 1999-02-08 2001-11-06 Kabushiki Kaisha Toshiba Nonvolatile semiconductor device using local self boost technique
US6240016B1 (en) * 1999-12-17 2001-05-29 Advanced Micro Devices, Inc. Method to reduce read gate disturb for flash EEPROM application
US6778441B2 (en) * 2001-08-30 2004-08-17 Micron Technology, Inc. Integrated circuit memory device and method
JP2005038909A (ja) * 2003-07-15 2005-02-10 Fujio Masuoka 不揮発性メモリ素子の駆動方法、半導体記憶装置及びそれを備えてなる液晶表示装置
JP4302477B2 (ja) * 2003-10-10 2009-07-29 株式会社パブコ ドア枠材およびドア
US7241654B2 (en) * 2003-12-17 2007-07-10 Micron Technology, Inc. Vertical NROM NAND flash memory array
JP4331053B2 (ja) * 2004-05-27 2009-09-16 株式会社東芝 半導体記憶装置
KR100801078B1 (ko) 2006-06-29 2008-02-11 삼성전자주식회사 수직 채널을 갖는 비휘발성 메모리 집적 회로 장치 및 그제조 방법

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6473652A (en) 1987-09-14 1989-03-17 Nitto Denko Corp Semiconductor device
JPH04302477A (ja) * 1991-03-29 1992-10-26 Toshiba Corp 不揮発性半導体メモリ装置
JPH06296025A (ja) * 1993-04-08 1994-10-21 Nippon Steel Corp 不揮発性半導体メモリ装置
JPH09259591A (ja) * 1996-03-21 1997-10-03 Ricoh Co Ltd 不揮発性半導体記憶装置
JPH10209407A (ja) * 1997-01-22 1998-08-07 Internatl Business Mach Corp <Ibm> 垂直なフローティングゲート・トランジスタを有するメモリ
US6144584A (en) 1998-05-12 2000-11-07 Mitsubishi Denki Kabushiki Kaisha Non-volatile semiconductor memory device and method of manufacturing the same
US6377070B1 (en) 2001-02-09 2002-04-23 Micron Technology, Inc. In-service programmable logic arrays with ultra thin vertical body transistors
JP2003086714A (ja) * 2001-06-23 2003-03-20 Fujio Masuoka 半導体記憶装置及びその製造方法
US20040026748A1 (en) 2002-06-06 2004-02-12 Akira Goda Semiconductor device with source line and fabrication method thereof
US20040164343A1 (en) 2003-02-04 2004-08-26 Kei Tokui Semiconductor storage device
JP2005012137A (ja) * 2003-06-23 2005-01-13 National Institute Of Advanced Industrial & Technology 二重ゲート型不揮発性メモリ素子
JP2005268418A (ja) * 2004-03-17 2005-09-29 Fujio Masuoka 半導体記憶装置及びその製造方法

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
OHBA T. ET AL.: "A novel tri-control gate surrounding gate transistor (TCG-SGT) nonvolatile memory cell for flash memory", SOLID STATE ELECTRONICS, vol. 50, no. 6, 2006, pages 924 - 928, XP005537076 *
See also references of EP2040292A4
T. ENDOH, R. SHIROTA, S. ARITOME, F. MASUOKA, IEICE TRANSACTIONS ON ELECTRON, vol. E75-C
T. TANZAWA, Y. TAKANO, T. TAURA, S. ATSUMI, IEEE J. SOLID-STATE CIRCUITS, vol. 35, no. 10, 2000, pages 1415 - 1421

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5885050B2 (ja) * 2014-02-12 2016-03-15 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置、及び半導体装置の製造方法
JP5867951B2 (ja) * 2014-02-14 2016-02-24 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置、及び半導体装置の製造方法
JP2015070275A (ja) * 2014-11-27 2015-04-13 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置
JP2015073117A (ja) * 2014-11-27 2015-04-16 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置
JP2015095660A (ja) * 2014-12-22 2015-05-18 ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. 半導体装置

Also Published As

Publication number Publication date
TW200810095A (en) 2008-02-16
JP2008021781A (ja) 2008-01-31
CN101490838A (zh) 2009-07-22
EP2463898B1 (en) 2013-09-18
TWI420656B (zh) 2013-12-21
EP2690659A1 (en) 2014-01-29
KR101020845B1 (ko) 2011-03-09
JP5051342B2 (ja) 2012-10-17
US20090161441A1 (en) 2009-06-25
EP2463898A1 (en) 2012-06-13
EP2947688A2 (en) 2015-11-25
US7940573B2 (en) 2011-05-10
EP2040292A4 (en) 2011-03-02
EP2690659B1 (en) 2015-05-27
KR20090027244A (ko) 2009-03-16
CN101490838B (zh) 2010-08-18
EP2040292B1 (en) 2013-12-11
EP2040292A1 (en) 2009-03-25

Similar Documents

Publication Publication Date Title
JP5051342B2 (ja) 不揮発性半導体メモリ及びその駆動方法
JP5317742B2 (ja) 半導体装置
JP3884397B2 (ja) 不揮発性半導体記憶装置
JP2008140912A (ja) 不揮発性半導体記憶装置
JP5088465B2 (ja) 不揮発性半導体メモリ
JP2008021782A5 (ja)
US7486533B2 (en) Nonvolatile semiconductor memory
US8897079B2 (en) Non-volatile semiconductor memory with bit line hierarchy
US6934191B2 (en) Nonvolatile semiconductor memory device
JP3985689B2 (ja) 不揮発性半導体記憶装置
JP4034594B2 (ja) 不揮発性半導体メモリ
JP7520928B2 (ja) フラッシュメモリ
KR100886859B1 (ko) 비휘발성 반도체 기억 장치
US20080316831A1 (en) Nonvolatile semiconductor device, system including the same, and associated methods
JP2023172565A (ja) フラッシュメモリ
JP5250182B2 (ja) 不揮発性メモリ装置およびその駆動方法
JPH02112286A (ja) 不揮発性半導体メモリ

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780026259.1

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07790682

Country of ref document: EP

Kind code of ref document: A1

DPE1 Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101)
WWE Wipo information: entry into national phase

Ref document number: 109/DELNP/2009

Country of ref document: IN

WWE Wipo information: entry into national phase

Ref document number: 1020097000623

Country of ref document: KR

Ref document number: 2007790682

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: RU

DPE1 Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101)