WO2007086196A1 - 炭化珪素半導体装置の製造方法 - Google Patents

炭化珪素半導体装置の製造方法 Download PDF

Info

Publication number
WO2007086196A1
WO2007086196A1 PCT/JP2006/324347 JP2006324347W WO2007086196A1 WO 2007086196 A1 WO2007086196 A1 WO 2007086196A1 JP 2006324347 W JP2006324347 W JP 2006324347W WO 2007086196 A1 WO2007086196 A1 WO 2007086196A1
Authority
WO
WIPO (PCT)
Prior art keywords
silicon carbide
semiconductor device
manufacturing
oxide film
carbide semiconductor
Prior art date
Application number
PCT/JP2006/324347
Other languages
English (en)
French (fr)
Inventor
Takeyoshi Masuda
Original Assignee
Sumitomo Electric Industries, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries, Ltd. filed Critical Sumitomo Electric Industries, Ltd.
Priority to CA002636776A priority Critical patent/CA2636776A1/en
Priority to KR1020087020559A priority patent/KR101245899B1/ko
Priority to US12/161,832 priority patent/US20100221917A1/en
Priority to EP06834102A priority patent/EP1981076B1/en
Priority to JP2007555863A priority patent/JPWO2007086196A1/ja
Publication of WO2007086196A1 publication Critical patent/WO2007086196A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • H01L21/02236Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02255Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • H01L21/0234Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3147Epitaxial deposition of insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3148Silicon Carbide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/3165Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation
    • H01L21/31654Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation of semiconductor materials, e.g. the body itself
    • H01L21/31658Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation of semiconductor materials, e.g. the body itself by thermal oxidation, e.g. of SiGe
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • H01L21/02236Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor
    • H01L21/02238Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor silicon in uncombined form, i.e. pure silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide

Definitions

  • the present invention relates to a method for manufacturing a silicon carbide semiconductor device such as a MOSFET having a gate insulating film having a low interface state density.
  • silicon carbide substrate Silicon carbide substrate
  • SiC substrate silicon carbide substrate
  • Si silicon carbide substrate
  • C carbon
  • the silicon carbide substrate includes all silicon carbide crystal layers obtained by epitaxially growing a silicon carbide crystal layer on a substrate having a material force different from that of silicon carbide crystal or silicon carbide.
  • MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • a silicon carbide substrate has a gate insulating film compared to a MOSFET using a silicon substrate.
  • the characteristics of the silicon oxide film are good.
  • a large amount of carbon remains in the thermal oxide film on the silicon carbide substrate, and as a result of the presence of CC bonds and dangling bonds, the interface region between the silicon carbide layer and the thermal oxide film This is because the interface state density at is high.
  • Patent Document 1 a silicon carbide layer is oxidized in mono-acid-dinitrogen (NO), and the silicon carbide layer in an NO atmosphere.
  • the interface state density in the interface region between the oxide layer and the silicon carbide layer is reduced.
  • Patent Literature 1 Japanese Translation of Special Publication 2004-511101
  • Patent Document 1 nitric acid-nitrogen monoxide generated by thermal decomposition by annealing in N 2 O (
  • Patent Document 1 uses N 2 O and SiC at 1100 ° C or higher.
  • An object of the present invention is to provide a method for manufacturing a silicon carbide semiconductor device having a low interface state density with high throughput.
  • This method produces inactive bonds such as dangling bonds due to N atoms and splitting of CC bonds due to O atoms.
  • the interface state density in the interface region between the silicon carbide layer can be reduced.
  • the uniformity of the plasma processing in the wafer is higher in the plasma exposure process than in the annealing process, the variation in interface state density is also reduced. Therefore, in addition to improving the channel mobility of MOSFETs and reducing leakage current, variations in threshold voltages of MOSFETs are also reduced.
  • the plasma exposure process can be performed at a relatively low temperature, the throughput is also increased.
  • nitrogen molecules (N) are contained as a gas containing at least one of nitrogen element and oxygen element.
  • the silicon carbide layer in the oxide film forming step, is heated in an atmosphere containing at least an oxygen element to thereby form a silicon oxide film as an oxide film. It is preferable to form a capsule.
  • the silicon carbide layer is thermally oxidized by heating to a high temperature in an atmosphere containing at least an oxygen element to form a silicon oxide film, thereby forming a crystalline state of the underlying silicon carbide layer. Since the information on the silicon oxide film is carried over, a gate insulating film that is compatible with the substrate can be obtained.
  • the temperature of the thermal oxidation treatment is preferably 1250 ° C or higher and 1400 ° C or lower.
  • the oxide film forming step it is preferable to form an oxide film by chemical vapor deposition (CVD).
  • CVD chemical vapor deposition
  • an oxide film is formed by a CVD method, whereby the gate insulating film can be obtained with a relatively low interface state density in the interface region with the underlying silicon carbide layer.
  • the method further includes a step of polishing the silicon carbide layer by a chemical mechanical polishing (CMP) method before the oxide film forming step.
  • CMP chemical mechanical polishing
  • FIG. 1 is a cross-sectional view showing a manufacturing process of a MOSFET in an embodiment.
  • FIG. 2 is a cross-sectional view showing a manufacturing process of the MOSFET in the embodiment.
  • FIG. 3 is a sectional view showing a MOSFET manufacturing process in the embodiment.
  • FIG. 4 is a cross-sectional view showing a manufacturing step of the MOSFET in the embodiment.
  • FIG. 5 is a cross-sectional view showing a manufacturing step of the MOSFET in the embodiment.
  • FIG. 6 is a cross-sectional view showing a manufacturing step of the MOSFET in the embodiment.
  • FIG. 7 is a perspective view schematically showing the structure of the plasma device used in the embodiment.
  • FIG. 8 Data showing the difference in channel voltage dependence of channel mobility with and without plasma treatment.
  • FIGS. 1 to 6 are cross-sectional views showing steps of manufacturing a MOSFET which is a silicon carbide semiconductor device in the embodiment. Although only two transistor cells, which are part of the vertical MOSFET, are shown in FIGS. 1 to 6, a large number of transistor cells are gathered to form a single vertical MOSFET!
  • the principal surface is the (0001) plane that is turned off by about 8 ° in the [11 20] direction with a resistivity of 0.02 Q cm and a thickness force of 00 / ⁇ ⁇ .
  • ⁇ -type 4 ⁇ (Hexagonal) —SiC (4 is the number of layers in one cycle) substrate 10 is prepared. Then, using a CVD epitaxial growth method with in-situ doping, the n-type dopant having a concentration of about 5 ⁇ 10 15 c ⁇ 3 is included on the 4H—SiC substrate 10, for example, An epitaxial growth layer 11 having a thickness of about 10 ⁇ m is grown.
  • the average surface roughness Ra of the outermost surface of the epitaxially grown layer 11 immediately after the epitaxial growth is, for example, about 0.2 nm to 0.3 nm.
  • the individual orientation is indicated by [] and the individual plane is indicated by 0.
  • the surface of the epitaxially grown layer 11 is formed using an ion implantation method.
  • O / zm is formed in a part of the portion.
  • each part of the surface portion of the p-well region 12 contains an n-type dopant having a concentration of, for example, 1 ⁇ 10 19 cm 3 and has a thickness (depth) of about 0.3.
  • a source region 13 of m and a ⁇ + contact region 15 including a p-type dopant having a concentration of 5 ⁇ 10 19 cm ⁇ 3 and having a thickness (depth) of about 0.3 ⁇ m are formed.
  • the temperatures of the 4H—SiC substrate 10 and the epitaxial growth layer 11 at the time of ion implantation are all 500 ° C., for example.
  • CMP chemical mechanical polishing
  • polishing liquid containing colloidal silica as a main component is performed using a polishing liquid containing colloidal silica as a main component, and the surface portion of the substrate is removed, for example, by about 1 nm to 5 nm.
  • the average surface roughness Ra of the outermost surface of the epitaxially grown layer 11 immediately after CMP is, for example, about 0.1 nm to 0.5 nm.
  • a sacrificial oxide film is formed on the substrate by a thermal oxidation method, and then the sacrificial oxide film is removed before proceeding to the next step.
  • the gate insulating film 20 made of a silicon oxide film having a thickness of about 50 nm is formed on the 4H—SiC substrate 10 by, eg, thermal oxidation.
  • O oxygen element
  • O 2, O 2, N 2 O or the like is used as a gas containing oxygen element
  • thermal oxidation is performed in an atmosphere containing oxygen and nitrogen elements, so that the gate insulating film 20 and each layer in the epitaxial growth layer 11 (especially the p-well region 12) are also affected.
  • the interface state density at the interface can be reduced. In this way, by using a gas containing nitrogen and oxygen (for example, N 2 O, NO, etc.)
  • a CVD method (Chemical Vapor Deposition) may be used.
  • the CVD method since the underlying silicon carbide layer is hardly changed, the gate insulating film 20 having a relatively small interface state density in the interface region with the underlying silicon carbide layer can be obtained. Therefore, it is preferable to use the CVD method in terms of the effect of reducing the interface state density.
  • plasma is generated using a gas containing at least one of nitrogen element and oxygen element, and plasma of the gate insulating film 20 is generated.
  • Processing is performed (plasma exposure process).
  • N is contained as a gas containing at least one of nitrogen and oxygen.
  • the gas containing at least one of nitrogen element and oxygen element for example, a gas containing nitrogen element and oxygen element is used. According to this, similarly, carbon remaining at the interface between each layer in the epitaxial growth layer 11 and the oxide film can be passivated or removed (desorbed). Further, as a gas containing nitrogen element and oxygen element, for example, N
  • Gas containing O and gas power containing NOx Use at least one selected gas. Also by this, the carbon remaining at the interface between each layer in the epitaxial growth layer 11 and the oxide film can be passivated or removed (desorbed).
  • the partial pressure (ratio) of nitrogen and oxygen can be set to 1: 1.
  • the plasma exposure step is not particularly limited as long as plasma is generated using a gas containing at least one of a nitrogen element and an oxygen element.
  • the gas containing at least one of nitrogen element and oxygen element may further contain, for example, hydrogen.
  • FIG. 7 is a perspective view schematically showing the structure of the plasma apparatus 50 used in the embodiment.
  • the plasma device 50 is composed of a chamber 51 having a force such as a quartz tube, and a chamber 51
  • the upper electrode 53 is connected to a high-frequency power source through a matching unit 55, and the lower electrode 54 is connected to the ground.
  • a plurality of wafers 61 standing on a wafer table 62 are arranged.
  • N 2 O is introduced into the chamber 51 by nitrogen gas.
  • Plasma is generated under the conditions of power 300W and frequency 13.56MHz while flowing gas diluted to a concentration of about 10% by volume.
  • the temperature in the chamber 51 is about 100 ° C.
  • the exposure time to the plasma is about 60 minutes.
  • gate insulation is performed using, for example, a lift-off method.
  • a source electrode 21 made of a nickel (Ni) film having a thickness of about 0.1 ⁇ m is formed on a region where the film 20 is opened.
  • Ni constituting the source electrode 21 and the drain electrode 23 and the underlying layer change the Schottky contact force to ohmic contact.
  • a gate electrode 22 having A1 force is formed on the gate insulating film 20 at a position separated from the source electrode 21.
  • an n-channel vertical MOSF ET that functions as a power device is formed.
  • a region located at the uppermost part of the p-well region 12 and below the gate electrode 22 with the gate insulating film 20 interposed therebetween functions as a channel region 12a.
  • the current force supplied from the drain electrode 23 flows from the 4H-SiC substrate 10 to the uppermost portion of the epitaxial growth layer 11 in the vertical direction, and then passes through the uppermost channel region 12a of the p-well region 12.
  • Source region 13 will be reached.
  • electrons as carriers travel from the source region 13 toward the uppermost portion of the epitaxial growth layer 11.
  • the electron mobility in this channel region 12a is the channel mobility.
  • CO or CO is volatilized by the combination of C atoms in the epitaxial growth layer 1 l (SiC layer) with O atoms. , S
  • SiO 2 silicon oxide film
  • FIG. 8 is data showing the difference in gate voltage dependence of channel mobility depending on the presence or absence of plasma treatment.
  • the data curves LI and L2 in Fig. 8 show the MOS after plasma processing (in this case, N plasma processing) after forming the gate insulating film.
  • FET sample gate insulating film thickness 60nm
  • gate by performing thermal oxidation in O atmosphere
  • the channel mobility is shown for a MOSFET sample (gate insulating film thickness 60nm) with only an insulating film formed.
  • the manufacture of the MOSFET sample was performed under the conditions described in the steps shown in FIGS.
  • the average surface roughness Ra of the epitaxial growth layer 11 is 10 nm
  • the average surface roughness Ra of the outermost surface of the epitaxial growth layer 11 immediately after CMP is 0.5 nm
  • the gate insulating film 20 is formed by oxygen element.
  • oxygen element As a gas containing O
  • a gas diluted to 10% by volume was used. As shown in the figure, to perform plasma treatment Thus, it can be seen that the channel mobility is remarkably improved.
  • the processing temperature is about 100 ° C., and high temperature processing of about 1100 ° C. is not required as in the technique of Patent Document 1. Can be maintained high.
  • the atmosphere at the time of performing the plasma treatment is a gas containing N 2 O, but at least one of nitrogen element and oxygen element is used.
  • the interface state density existing in the interface region between the gate insulating film 20 and the epitaxial growth layer 11 can be reduced, and the effects of the present invention can be achieved.
  • the gas containing at least one of nitrogen element and oxygen element specifically, for example, a gas containing N, a gas containing O or O, a gas containing NOx, a nitrogen
  • Examples include gases containing elemental elements and oxygen elements. By using these gases, plasma containing at least one of oxygen element and nitrogen element can be generated.
  • a barrel type plasma generator is more advantageous than a parallel plate type plasma generator in that it causes less damage to a gate insulating film or the like. Also, damage can be suppressed by using ICP (Inductively Coupled Plasma).
  • ICP Inductively Coupled Plasma
  • the atmosphere includes an atmosphere containing O, an atmosphere containing NO, and an atmosphere containing NO. Ambient etc. can be selected and used.
  • the silicon carbide semiconductor device of the present invention is also applied to VMOS FET, UMOSFET, IGBT, etc. Can do.
  • the present invention can also be applied to a storage MOSFET.
  • the present invention can be applied to a lateral MOSFET. In that case, a drain region facing the source region across the channel region is formed on the surface portion of the epitaxial growth layer.
  • the substrate in the present invention is not limited to a 4H-SiC substrate.
  • a SiC substrate of a polytype different from the 4H polytype such as (the number of laminated layers per cycle is 6)
  • a Si substrate for example, by applying the present invention to a silicon carbide semiconductor device using a 3C-SiC epitaxial growth layer heteroepitaxially grown on a Si substrate, by applying the present invention, a MOSFET having a small variation in threshold voltage or a high breakdown voltage Schottky can be obtained. A diode can be obtained.
  • the silicon carbide semiconductor device of the present invention can be used for MOSFETs, IGBTs and the like used as power devices and high-frequency devices.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Analytical Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

 ゲート絶縁膜(20)と炭化珪素層(11)との界面領域における界面準位密度の小さい炭化珪素半導体装置の製造方法を提供する。4H-SiC基板(10)の上にエピタキシャル成長層(11)を成長させた後、イオン注入を行なって、イオン注入層であるpウェル領域(12),ソース領域(13),p+コンタクト領域(15)を形成する。その後、熱酸化またはCVDにより、pウェル領域(12),ソース領域(13),p+コンタクト領域(15)の上に、シリコン酸化膜からなるゲート絶縁膜(20)を形成する。そして、酸素および窒素の少なくともいずれか一方を含むガスである,N2Oを含むガスを用いてプラズマを発生させて、ゲート絶縁膜(20)をプラズマに曝す。

Description

明 細 書
炭化珪素半導体装置の製造方法
技術分野
[0001] 本発明は、界面準位密度の低いゲート絶縁膜を有する MOSFETなどの炭化珪素 半導体装置の製造方法に関する。
背景技術
[0002] 珪素(Si)と炭素 (C)とが 1: 1の成分比で結合してなる炭化珪素基板 (SiC基板)を 用いて形成されるトランジスタ,ダイオードなどの半導体装置は、パワーデバイスとし ての実用化が期待されている。炭化珪素はワイドバンドギャップ半導体であることから 、絶縁破壊電界がシリコンよりも 1桁高いので、 pn接合部やショットキー接合部におけ る空乏層を薄くしても高い逆耐圧を維持することができる。そこで、炭化珪素基板を 用いると、デバイスの厚さを薄ぐドーピング濃度を高めることができるため、オン抵抗 が低ぐ高耐圧,低損失のパワーデバイスの実現が期待されている。ここで、炭化珪 素基板には、炭化珪素結晶又は炭化珪素とは異なる材料力もなる基板上に、炭化珪 素結晶層をェピタキシャル成長させたものすベてを含むものとする。
[0003] ところで、炭化珪素基板を用 、た MOSFET (Metal Oxide Semiconductor Field Eff ect Transistor:金属—酸ィ匕物—半導体電界効果トランジスタ)は、シリコン基板を用 V、た MOSFETに比べ、ゲート絶縁膜であるシリコン酸ィ匕膜の特性がよくな 、と 、う短 所がある。本来的に、炭化珪素基板上の熱酸ィ匕膜には炭素が多く残留するため、 C C結合や未結合手 (ダングリングボンド)が存在する結果、炭化珪素層の熱酸化膜 との界面領域における界面準位密度が高いからである。
[0004] 上記の点に関し、たとえば特表 2004— 511101号公報 (特許文献 1)では、一酸ィ匕 二窒素 (N O)中で炭化珪素層を酸化すること、 N O雰囲気中で当該炭化珪素層上
2 2
の酸化物層をアニーリングすることにより、酸化物層と炭化珪素層との間の界面領域 における界面準位密度の低減を図って 、る。
特許文献 1:特表 2004 - 511101号公報
発明の開示 発明が解決しょうとする課題
[0005] 特許文献 1によると、 N O中でのァニールにより熱分解して発生する一酸ィ匕窒素(
2
NO)力 酸化膜 (酸化物層)と半導体層との界面領域に存在する Si, Cの未結合手 を不活性ィ匕するので、電子のトラップとなる界面準位が低減され、キャリア移動度が 向上すること〖こなる。しかしながら、特許文献 1の技術は、 N Oと SiCとを 1100°C以
2
上の温度で反応させる必要があるため、ァニール炉の昇温,降温に時間を要しスル 一プットがよくないこと、ウェハ内温度の均一性を維持することが困難である、などの 不具合がある。
[0006] 本発明の目的は、高いスループットにより界面準位密度の小さい炭化珪素半導体 装置の製造方法を提供することにある。
課題を解決するための手段
[0007] 本発明の炭化珪素半導体装置の製造方法は、基板上に形成された炭化珪素層の 上に、ゲート絶縁膜となる酸化膜を形成する酸化膜形成工程と、酸化膜形成工程の 後で、前記酸化膜を、窒素元素 (N)および酸素元素 (O)の少なくともいずれか一方 を含むガスを用いて発生させたプラズマに暴露するプラズマ曝露工程とを備えて!/ヽる
[0008] この方法により、 N原子による未結合手 (ダングリングボンド)の不活性ィ匕や、 O原子 による C C結合の分断などの作用が生じるので、比較的低温の処理によって酸ィ匕 膜と炭化珪素層との間の界面領域の界面準位密度を低減することができる。しかも、 ァニール処理に比べてプラズマ曝露工程ではウェハ内のプラズマ処理の均一性が 高いので、界面準位密度のばらつきも小さくなる。従って、 MOSFETなどのチャネル 移動度の向上やリーク電流の低減に加えて、 MOSFETなどの閾値電圧のばらつき も小さくなる。さらに、プラズマ曝露工程は比較的低温で行なうことができるので、スル 一プットも高くなる。
[0009] 上記炭化珪素半導体装置の製造方法において、プラズマ曝露工程では、窒素元 素および酸素元素の少なくともいずれか一方を含むガスとして、窒素分子 (N )を含
2 むガス,酸素分子 (o 2 )を含むガス,およびオゾン (o 3 )を含むガスカゝら選ばれる少な くとも 1つのガスを用いることが好ましい。また、窒素元素および酸素元素の少なくとも ヽずれか一方を含むガスとして、窒素元素および酸素元素を含むガスを用いることが 好ましい。また、窒素元素および酸素元素を含むガスとして、一酸化二窒素 (N O)を
2 含むガス,および窒素酸化物 (NOx)を含むガスカゝら選ばれる少なくとも 1つのガスを 用いることが好ましい。
[0010] 上記炭化珪素半導体装置の製造方法にお!、て、酸化膜形成工程では、炭化珪素 層を、少なくとも酸素元素を含む雰囲気中で加熱することにより、酸ィ匕膜としてシリコ ン酸ィ匕膜を形成することが好ましい。ゲート絶縁膜を形成する際には、炭化珪素層を 、少なくとも酸素元素を含む雰囲気中で高温に加熱する熱酸化を行なって、シリコン 酸化膜を形成することにより、下地の炭化珪素層の結晶状態に関する情報がシリコン 酸ィ匕膜に引き継がれるので、下地とのなじみのよいゲート絶縁膜が得られる。その場 合、熱酸化処理の温度は、 1250°C以上で 1400°C以下であることが好ましい。
[0011] 酸化膜形成工程では、化学気相成長法(CVD: Chemical Vapor Deposition)により 、酸ィ匕膜を形成することが好ましい。ゲート絶縁膜を形成する際には、 CVD法により 酸化膜を形成することにより、下地の炭化珪素層との間の界面領域における界面準 位密度が比較的小さ 、ゲート絶縁膜が得られる。
[0012] 酸化膜形成工程の前に、炭化珪素層を化学機械研磨(Chemical Mechanical Plana rization: CMP)法により研磨する工程をさらに備えて 、ることが好ま 、。ゲート絶縁 膜を形成する前に、炭化珪素層を CMP法により研磨することにより、界面準位密度 の分布が均一化されて、閾値電圧のばらつきの小さい炭化珪素半導体装置が得ら れる。
発明の効果
[0013] 本発明の炭化珪素半導体装置の製造方法により、ゲート絶縁膜と炭化珪素層との 界面領域における界面準位密度の小さ!/、、炭化珪素半導体装置を得ることができる 図面の簡単な説明
[0014] [図 1]実施の形態における MOSFETの製造工程を示す断面図である。
[図 2]実施の形態における MOSFETの製造工程を示す断面図である。
[図 3]実施の形態における MOSFETの製造工程を示す断面図である。 [図 4]実施の形態における MOSFETの製造工程を示す断面図である。
[図 5]実施の形態における MOSFETの製造工程を示す断面図である。
[図 6]実施の形態における MOSFETの製造工程を示す断面図である。
[図 7]実施の形態において用いたプラズマ装置の構造を概略的に示す斜視図である
[図 8]プラズマ処理の有無によるチャネル移動度のゲート電圧依存性の相違を示す データである。
符号の説明
[0015] 10 4H— SiC基板、 11 ェピタキシャル成長層、 12 pゥエル領域、 12a チャネル 領域、 13 ソース領域、 15 p+コンタクト領域、 17 カーボンキャップ、 18 犠牲酸化 膜、 20 ゲート絶縁膜、 21 ソース電極、 22 ゲート電極、 23 ドレイン電極、 50 プ ラズマ装置、 51 チャンバ一、 52 トンネノレ、 53 上部電極、 54 下部電極、 61 ゥ エノ、、 62 ウエノヽ 。
発明を実施するための最良の形態
[0016] (実施の形態)
図 1〜図 6は、実施の形態における炭化珪素半導体装置である MOSFETの製造 工程を示す断面図である。図 1〜図 6には、縦型 MOSFETの一部である 2つのトラン ジスタセルしか表示されていないが、多数のトランジスタセルが集合して 1つの縦型 MOSFETが構成されて!、る。
[0017] 図 1に示す工程で、たとえば、抵抗率が 0. 02 Q cm,厚み力 00 /ζ πιで、 [11 20 ]方向に約 8° オフさせた(0001)面を主面とする η型の 4Η (Hexagonal)— SiC (4は 1周期の積層数)基板 10を準備する。そして、 in- situ (その場)ドープを伴う CVDェピ タキシャル成長法を用いて、 4H— SiC基板 10の上に、たとえば、濃度が約 5 X 1015c π 3の n型ドーパントを含み、厚みが約 10 μ mのェピタキシャル成長層 11を成長させ る。ェピタキシャル成長直後におけるェピタキシャル成長層 11の最表面の平均表面 粗さ Raは、たとえば約 0. 2nm〜0. 3nmである。なお、本明細書中においては、個 別方位を []、個別面を 0でそれぞれ示している。
[0018] 次に、図 2に示す工程で、イオン注入法を用いて、ェピタキシャル成長層 11の表面 部の一部に、たとえば、濃度約 1 X 1017cm 3の p型ドーパントを含み、厚み (深さ)が 約 1. O /z mの pゥェル領域 12を形成する。さらに、イオン注入法を用いて、 pゥエル領 域 12の表面部の各一部に、たとえば濃度が 1 X 1019cm 3の n型ドーパントを含み、厚 み (深さ)が約 0. 3 mのソース領域 13と、たとえば濃度が 5 X 1019cm— 3の p型ドーパ ントを含み、厚み (深さ)が約 0. 3 μ mの ρ+コンタクト領域 15とを形成する。なお、ィォ ン注入時の 4H— SiC基板 10およびェピタキシャル成長層 11の温度は、たとえば、 すべて 500°Cである。その後、コロイダルシリカを主成分として含む研磨液を用いて、 CMP (化学機械研磨)を行ない、基板の表面部を、たとえば lnm〜5nm程度除去 する。 CMP直後におけるェピタキシャル成長層 11の最表面の平均表面粗さ Raは、 たとえば約 0. lnm〜0. 5nmである。なお、図示しないが、この工程の後、熱酸化法 によって基板上に犠牲酸化膜を形成した後、犠牲酸化膜を除去してから、次の工程 に進む手順を踏むのが一般的である。
次に、図 3に示す工程で、たとえば、熱酸化法により、 4H— SiC基板 10上に、厚み が約 50nmのシリコン酸ィ匕膜からなるゲート絶縁膜 20を形成する。このとき、少なくと も酸素元素 (O)を含む雰囲気中で高温に加熱することにより、ゲート絶縁膜 20を形 成することが好ましい。酸素元素を含むガスとして、たとえば O , O , N Oなどを用い
2 3 2
ることができる。酸素元素を含む雰囲気中で加熱することによって、スパッタリング法 や CVD法で成膜したものより高品質な酸ィ匕膜を得ることができる。また、高温として、 1250°C以上 1400°C以下の高温で行なうことが好ましい。 1250°C以上の高温で行 なうことにより、ゲート絶縁膜 20とェピタキシャル成長層 11内の各層(特に pゥエル領 域 12)との間の界面における界面準位密度を低減することができる。 1400°C以下の 高温で行なうことによって、ェピタキシャル成長層 11内の各層の表面のラフネスを抑 制することができる。また、酸素元素および窒素元素を含む雰囲気中で熱酸化を行 なうことによつても、ゲート絶縁膜 20とェピタキシャル成長層 11内の各層(特に pゥェ ル領域 12)との間の界面における界面準位密度を低減することができる。このように、 窒素元素および酸素元素を含むガス (たとえば N O, NOなど)を用いることにより、
2
酸素元素のみの酸ィ匕に比べて、以下の作用効果が得られる。すなわち、界面準位の 起源である残留カーボンが窒化されて、ノッシベーシヨン機能が生じるので、より低い 界面準位密度を達成することができる。
[0020] なお、熱酸化法に代えて、たとえば CVD法(Chemical Vapor Deposition)を用いて もよい。 CVD法では、下地の炭化珪素層をほとんど変化させないので、下地の炭化 珪素層との間の界面領域における界面準位密度が比較的小さいゲート絶縁膜 20が 得られる。したがって、界面準位密度の低減効果という点に限ると、 CVD法を用いる 方が好ましい。
[0021] 次に、図 4に示す工程で、バレル型のプラズマ装置を用い、窒素元素および酸素 元素の少なくともいずれか一方を含むガスを用いてプラズマを発生させて、ゲート絶 縁膜 20のプラズマ処理を行なう(プラズマ曝露工程)。プラズマ曝露工程では、窒素 元素および酸素元素の少なくともいずれか一方を含むガスとして、たとえば、 Nを含
2 むガス, Oを含むガス,および Oを含むガスから選ばれる少なくとも 1つのガスを用
2 3
いる。これにより、ェピタキシャル成長層 11内の各層と酸ィ匕膜との界面に残留する力 一ボンをパッシベーシヨンもしくは除去 (脱離)させることができる。また、窒素元素お よび酸素元素の少なくともいずれか一方を含むガスとして、たとえば、窒素元素およ び酸素元素を含むガスを用いる。これによつても、同様にェピタキシャル成長層 11内 の各層と酸ィ匕膜との界面に残留するカーボンをパッシベーシヨンもしくは除去 (脱離) させることができる。また、窒素元素および酸素元素を含むガスとして、たとえば、 N
2
Oを含むガス,および NOxを含むガス力 選ばれる少なくとも 1つのガスを用いる。こ れによっても、同様にェピタキシャル成長層 11内の各層と酸ィ匕膜との界面に残留す るカーボンをパッシベーシヨンもしくは除去 (脱離)させることができる。また、窒素元 素および酸素元素を含むガスを用いる場合には、たとえば、窒素元素および酸素元 素の分圧 (比率)を 1: 1とすることができる。
[0022] なお、プラズマ曝露工程では、窒素元素および酸素元素の少なくともいずれか一 方を含むガスを用いてプラズマを発生すれば、特に限定されない。窒素元素および 酸素元素の少なくともいずれか一方を含むガスに、たとえば、水素などをさらに含ん でいてもよい。
[0023] 図 7は、実施の形態において用いたプラズマ装置 50の構造を概略的に示す斜視 図である。プラズマ装置 50は、石英管など力もなるチャンバ一 51と、チャンバ一 51内 に設置されたアルミメッシュ管など力もなるトンネル 52と、チャンバ一 51の天井部に 取り付けられた上部電極 53と、チャンバ一 51の底部に取り付けられた下部電極 54と を備えている。上部電極 53は、マッチングユニット 55を介在させて高周波電源に接 続されており、下部電極 54は接地に接続されている。また、トンネル 52内には、ゥェ ハ台 62上に立てられた複数枚のウェハ 61が配置される。
[0024] 本実施の形態においては、たとえば、チャンバ一 51内に、窒素ガスによって N Oを
2 濃度 10体積%程度に希釈したガスを流しながら、電力 300W,周波数 13. 56MHz の条件で、プラズマを発生させる。たとえば、チャンバ一 51内の温度は約 100°Cで、 プラズマに曝す時間は、約 60分である。
[0025] 次に、図 5に示す工程で、ゲート絶縁膜 20のうちソース領域 13及び p+コンタクト領 域 15の上方に位置する部分を開口した後、たとえばリフトオフ法などを用いて、ゲー ト絶縁膜 20を開口した領域の上に、厚みが約 0. 1 μ mのニッケル (Ni)膜からなるソ ース電極 21を形成する。
次に、図 6に示す工程で、たとえば、アルゴン (Ar)雰囲気中, 975°C, 2分間の条 件で熱処理を行なうことにより、ソース電極 21及びドレイン電極 23を構成する Niと下 地層(ソース領域 13, p+コンタクト領域 15及び 4H— SiC基板 10)を構成する炭化珪 素との接触状態を、ショットキー接触力もォーミック接触へと変化させる。その後、ゲ ート絶縁膜 20の上にソース電極 21とは離間した位置に、 A1力もなるゲート電極 22を 形成する。
[0026] 以上の製造工程により、パワーデバイスとして機能する nチャネル型の縦型 MOSF ETが形成される。この縦型 MOSFETにおいて、 pゥエル領域 12の最上部であって 、ゲート絶縁膜 20を挟んでゲート電極 22の下方に位置する領域がチャネル領域 12 aとして機能する。そして、オン時には、ドレイン電極 23から供給される電流力 4H- SiC基板 10からェピタキシャル成長層 11の最上部まで縦方向に流れた後、 pゥエル 領域 12の最上部のチャネル領域 12aを経て、ソース領域 13に達することになる。そ のとき、チャネル領域 12aにおいては、キャリアである電子がソース領域 13からェピタ キシャル成長層 11の最上部に向かって走行する。このチャネル領域 12aにおける電 子の移動度が、チャネル移動度である。 [0027] 本実施の形態の図 3に示すゲート酸ィ匕膜の形成工程では、ェピタキシャル成長層 1 l (SiC層)中の C原子が O原子との結合によって COもしくは COが揮発する一方、 S
2
i原子が O原子と結合してシリコン酸ィ匕膜 (SiO )が形成される。その際、 Si層表面に
2
おける熱酸化とは異なり、 SiC層表面の熱酸ィ匕処理では、多くの C原子が残留してい る。そのため、ゲート酸ィ匕膜と炭化珪素層との間の界面領域には、 Si, Cの未結合手 (ダングリングボンド)や C原子同士の結合である C C結合が多く存在する。その結 果、ゲート酸ィ匕膜と炭化珪素層との間の界面付近の領域に多くの界面準位密度が存 在すること〖こなる。
[0028] ここで、酸素元素を含むガスを用いて発生させたプラズマにゲート絶縁膜 20を曝す ことにより、 O原子による C— C結合の分断作用が生じる。また、窒素を含むガスを用 いて発生させたプラズマにゲート絶縁膜 20を曝すことにより、 Si, Cの未結合手の不 活性ィ匕作用(終端作用)が生じる。上記いずれかの作用により、ゲート絶縁膜 20とチ ャネル領域 12aとの間の界面領域における界面準位密度が低減する。その結果、 M OSFETのチャネル移動度が向上し、リーク電流も低減する。特に、本実施の形態で は、酸素および窒素を含むガスである, N 0を含むガスを用いて発生させたプラズマ
2
にゲート絶縁膜を曝しているので、 C— C結合の分断作用と未結合手の不活性ィ匕作 用との双方が生じ、界面密度の低減作用がより顕著に生じることになる。
[0029] 図 8は、プラズマ処理の有無によるチャネル移動度のゲート電圧依存性の相違を示 すデータである。図 8におけるデータ曲線 LI, L2は、それぞれ順に、ゲート絶縁膜 形成後にプラズマ処理(このサンプルの場合には Nプラズマ処理)を行なった MOS
2
FETサンプル(ゲート絶縁膜の厚み 60nm)と、 O雰囲気で熱酸化を行なってゲート
2
絶縁膜を形成しただけの MOSFETサンプル (ゲート絶縁膜の厚み 60nm)とにおけ る、チャネル移動度を示している。ここで、 MOSFETサンプルの製造は、前述の図 1 〜図 6に示す工程で記載した条件で行なった。但し、ェピタキシャル成長層 11の平 均表面粗さ Raは 10nm、 CMP直後におけるェピタキシャル成長層 11の最表面の平 均表面粗さ Raは 0. 5nm、ゲート絶縁膜 20の形成は酸素元素を含むガスとして Oを
2 用いて 1300°Cでの熱酸化法、プラズマ曝露工程では窒素ガスによって N Oを濃度
2
10体積%に希釈したガスを用いた。同図に示すように、プラズマ処理を行なうことに より、チャネル移動度が顕著に向上していることがわかる。
[0030] し力も、図 4に示すプラズマ処理工程においては、処理温度は 100°C程度であって 、特許文献 1の技術のごとぐ 1100°C程度の高温処理は不要であるので、スループ ットも高く維持できる。
[0031] また、特許文献 1の技術では、 1100°C程度の高温で処理することから、ウェハ内の 温度分布を均一に維持することが困難であるので、界面準位密度のウェハ内におけ るばらつきが大きくなる。それに対し、本発明では、ウェハ内のプラズマによる処理の 均一化を図ることが比較的容易であるので、ウェハ内における界面準位密度の均一 性も高くなるので、 MOSFETの閾値電圧のばらつきを小さくすることができる。
[0032] なお、図 8に示すデータ曲線 LI, L2については、ドレイン電圧 0. IV印加時のゲ ート電圧とドレイン電流との特性から、相互コンダクタンスを計算し、さらに電界効果 移動度を求めて、グラフ化した。
[0033] 本実施の形態の MOSFETの製造工程においては、プラズマ処理を行なう際の雰 囲気を N Oを含むガスとしたが、窒素元素および酸素元素の少なくともいずれか
2 一 方を含むガスを用いることにより、ゲート絶縁膜 20とェピタキシャル成長層 11との間 の界面領域に存在する界面準位密度を低減することができ、本発明の効果を奏する ことができる。窒素元素および酸素元素の少なくともいずれか一方を含むガスとして、 具体的には、たとえば、 Nを含むガス、 O又は Oを含むガス、 NOxを含むガス、窒
2 2 3
素元素および酸素元素を含むガスなどがある。これらのガスを用いることにより、酸素 元素および窒素元素の少なくともいずれか一方を含むプラズマを発生させることがで きる。
[0034] また、プラズマ発生装置としては、平行平板型のプラズマ発生装置に比べると、バ レル型のプラズマ発生装置の方がゲート絶縁膜などに与えるダメージが少ない点で 、有利である。また、 ICP (Inductively Coupled Plasma:誘導結合プラズマ)を用い ても、ダメージを抑制することができる。
[0035] また、図 2に示す工程においては、 1250°C以上 1400°C以下の温度で熱酸ィ匕を行 なうことが好ましい。高温であるほど、界面準位密度を低減する効果が大きいからで ある。その際、雰囲気としては、 Oを含む雰囲気、 NOを含む雰囲気、 N Oを含む雰 囲気などを選択して用いることができる。
[0036] (他の実施の形態)
上記開示された本発明の実施の形態の構造は、あくまで例示であって、本発明の 範囲はこれらの記載の範囲に限定されるものではない。本発明の範囲は、特許請求 の範囲の記載によって示され、さらに特許請求の範囲の記載と均等の意味及び範囲 内でのすべての変更を含むものである。
[0037] 上記実施の形態では、本発明の炭化珪素半導体装置を MOSFET(DMOSFET )に適用した例について説明した力 本発明の炭化珪素半導体装置は、 VMOSFE T, UMOSFET, IGBTなどにも適用することができる。
[0038] また、上記実施の形態では、本発明を反転型 MOSFETに適用した例について説 明したが、本発明は蓄積型 MOSFETにも適用することができる。また、上記実施の 形態では、本発明を縦型 MOSFETに適用した例について説明した力 本発明は横 型 MOSFETにも適用することができる。その場合、ェピタキシャル成長層の表面部 にお 、て、チャネル領域を挟んでソース領域に対向するドレイン領域が形成されるこ とになる。
[0039] 本発明における基板は、 4H— SiC基板に限定されるものではなぐ 6H— SiC基板
(1周期の積層数が 6)等、 4Hポリタイプとは異なるポリタイプの SiC基板や、 Si基板な ど、 SiC基板とは異なる材質の基板であってもよい。たとえば、 Si基板上にヘテロェピ タキシャル成長された 3C— SiCェピタキシャル成長層を用いた炭化珪素半導体装置 においても、本発明を適用することにより、閾値電圧のばらつきの小さい MOSFET や、高耐圧のショットキーダイオードを得ることができる。
産業上の利用可能性
[0040] 本発明の炭化珪素半導体装置は、パワーデバイスや高周波デバイスとして用いら れる MOSFET, IGBTなどに利用することができる。

Claims

請求の範囲
[1] 基板上に形成された炭化珪素層(11)の上に、ゲート絶縁膜となる酸ィ匕膜 (20)を 形成する酸化膜形成工程と、
前記酸化膜形成工程の後で、前記酸化膜 (20)を、窒素元素および酸素元素の少 なくとも 、ずれか一方を含むガスを用いて発生させたプラズマに暴露するプラズマ曝 露工程と
を備える、炭化珪素半導体装置の製造方法。
[2] 請求項 1記載の炭化珪素半導体装置の製造方法にお!、て、
前記プラズマ曝露工程では、前記窒素元素および酸素元素の少なくとも 、ずれか 一方を含むガスとして、窒素分子を含むガス,酸素分子を含むガス,およびオゾンを 含むガス力 選ばれる少なくとも 1つのガスを用いる、炭化珪素半導体装置の製造方 法。
[3] 請求項 1記載の炭化珪素半導体装置の製造方法にお!、て、
前記プラズマ曝露工程では、前記窒素元素および酸素元素の少なくとも 、ずれか 一方を含むガスとして、窒素元素および酸素元素を含むガスを用いる、炭化珪素半 導体装置の製造方法。
[4] 請求項 3記載の炭化珪素半導体装置の製造方法にお 、て、
前記プラズマ曝露工程では、前記窒素元素および酸素元素を含むガスとして、一 酸ィ匕ニ窒素を含むガス,および窒素酸ィ匕物を含むガスカゝら選ばれる少なくとも 1つの ガスを用いる、炭化珪素半導体装置の製造方法。
[5] 請求項 1に記載の炭化珪素半導体装置の製造方法であって、
前記酸ィ匕膜形成工程では、前記炭化珪素層を、少なくとも酸素元素を含む雰囲気 中で加熱することにより、前記酸化膜 (20)としてシリコン酸化膜を形成する、炭化珪 素半導体装置の製造方法。
[6] 請求項 5に記載の炭化珪素半導体装置の製造方法において、
前記酸ィ匕膜形成工程では、 1250°C以上で 1400°C以下の温度で熱酸ィ匕を行なう 、炭化珪素半導体装置の製造方法。
[7] 請求項 1に記載の炭化珪素半導体装置の製造方法であって、 前記酸ィ匕膜形成工程では、化学気相成長法により、前記酸化膜 (20)を形成する、 炭化珪素半導体装置の製造方法。
請求項 1に記載の炭化珪素半導体装置の製造方法であって、
前記酸ィ匕膜形成工程の前に、前記炭化珪素層(12)をィ匕学機械研磨法により研磨 する工程をさらに備える、炭化珪素半導体装置の製造方法。
PCT/JP2006/324347 2006-01-30 2006-12-06 炭化珪素半導体装置の製造方法 WO2007086196A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CA002636776A CA2636776A1 (en) 2006-01-30 2006-12-06 Method of manufacturing silicon carbide semiconductor device
KR1020087020559A KR101245899B1 (ko) 2006-01-30 2006-12-06 탄화규소 반도체 장치의 제조 방법
US12/161,832 US20100221917A1 (en) 2006-01-30 2006-12-06 Method of manufacturing silicon carbide semiconductor device
EP06834102A EP1981076B1 (en) 2006-01-30 2006-12-06 Method for manufacturing silicon carbide semiconductor device
JP2007555863A JPWO2007086196A1 (ja) 2006-01-30 2006-12-06 炭化珪素半導体装置の製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006020060 2006-01-30
JP2006-020060 2006-01-30

Publications (1)

Publication Number Publication Date
WO2007086196A1 true WO2007086196A1 (ja) 2007-08-02

Family

ID=38309002

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/324347 WO2007086196A1 (ja) 2006-01-30 2006-12-06 炭化珪素半導体装置の製造方法

Country Status (8)

Country Link
US (1) US20100221917A1 (ja)
EP (1) EP1981076B1 (ja)
JP (1) JPWO2007086196A1 (ja)
KR (1) KR101245899B1 (ja)
CN (1) CN101336473A (ja)
CA (1) CA2636776A1 (ja)
TW (1) TW200733234A (ja)
WO (1) WO2007086196A1 (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008243919A (ja) * 2007-03-26 2008-10-09 Mitsubishi Electric Corp 半導体装置の製造方法
US20110291104A1 (en) * 2010-05-27 2011-12-01 Cree, Inc. Smoothing method for semiconductor material and wafers produced by same
US8222107B2 (en) 2009-07-28 2012-07-17 Panasonic Corporation Method for producing semiconductor element
WO2013084620A1 (ja) * 2011-12-07 2013-06-13 住友電気工業株式会社 半導体装置の製造方法
JP2013183064A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置の製造方法
JP5681835B1 (ja) * 2013-10-08 2015-03-11 新電元工業株式会社 炭化珪素半導体装置の製造方法
JP2016178336A (ja) * 2016-06-10 2016-10-06 住友電気工業株式会社 半導体装置の製造方法
JP2018056352A (ja) * 2016-09-29 2018-04-05 国立研究開発法人産業技術総合研究所 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
JP2018101796A (ja) * 2013-11-08 2018-06-28 住友電気工業株式会社 炭化珪素半導体装置
US10340344B2 (en) 2013-11-08 2019-07-02 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method for manufacturing the same

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5157843B2 (ja) * 2007-12-04 2013-03-06 住友電気工業株式会社 炭化ケイ素半導体装置およびその製造方法
CN102597337A (zh) * 2009-08-27 2012-07-18 住友金属工业株式会社 SiC 单晶晶片及其制造方法
CA2740244A1 (en) * 2010-01-27 2011-07-27 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method of manufacturing thereof
CN102263021B (zh) * 2010-05-28 2013-06-19 中芯国际集成电路制造(上海)有限公司 一种低电压栅氧化层制备方法
JP5699628B2 (ja) * 2010-07-26 2015-04-15 住友電気工業株式会社 半導体装置
DE112012003035B4 (de) * 2011-07-20 2024-01-18 Sumitomo Electric Industries, Ltd. Siliziumkarbidsubstrat und Verfahren zur Herstellung einer Halbleitervorrichtung
JP5803786B2 (ja) 2012-04-02 2015-11-04 住友電気工業株式会社 炭化珪素基板、半導体装置およびこれらの製造方法
JP6068042B2 (ja) 2012-08-07 2017-01-25 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
US10062759B2 (en) * 2013-03-29 2018-08-28 Hitachi, Ltd. Silicon carbide semiconductor device and method for manufacturing same
JP2014207403A (ja) 2013-04-16 2014-10-30 住友電気工業株式会社 炭化珪素半導体装置の製造方法
US9570570B2 (en) * 2013-07-17 2017-02-14 Cree, Inc. Enhanced gate dielectric for a field effect device with a trenched gate
US20150263145A1 (en) * 2014-03-14 2015-09-17 Cree, Inc. Igbt structure for wide band-gap semiconductor materials
CN103928345B (zh) * 2014-04-21 2016-09-07 西安电子科技大学 离子注入形成n型重掺杂漂移层台面的umosfet制备方法
CN103928524B (zh) * 2014-04-21 2017-12-22 西安电子科技大学 带有n型漂移层台面的碳化硅umosfet器件及制作方法
CN106611696B (zh) * 2015-10-21 2019-07-12 国网智能电网研究院 一种碳化硅表面氧化膜的制备方法
JP6602263B2 (ja) * 2016-05-30 2019-11-06 株式会社東芝 半導体装置、半導体装置の製造方法、インバータ回路、駆動装置、車両、及び、昇降機
US10774419B2 (en) * 2016-06-21 2020-09-15 Axcelis Technologies, Inc Implantation using solid aluminum iodide (ALI3) for producing atomic aluminum ions and in situ cleaning of aluminum iodide and associated by-products
US10676370B2 (en) 2017-06-05 2020-06-09 Axcelis Technologies, Inc. Hydrogen co-gas when using aluminum iodide as an ion source material
CN111697071B (zh) * 2019-03-11 2023-11-24 比亚迪半导体股份有限公司 Mos场效应晶体管及制备的方法、电子设备
CN113394102A (zh) * 2021-05-25 2021-09-14 上海华力集成电路制造有限公司 Nmos器件制造方法和nmos器件
CN117116747A (zh) * 2023-10-17 2023-11-24 深圳基本半导体有限公司 一种碳化硅晶片的预处理方法及碳化硅晶片
CN117438317A (zh) * 2023-12-18 2024-01-23 芯联越州集成电路制造(绍兴)有限公司 一种SiC MOSFET器件的制造方法
CN117766586A (zh) * 2023-12-25 2024-03-26 上海陆芯电子科技有限公司 一种应变碳化硅场效应晶体管

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11274487A (ja) * 1998-03-25 1999-10-08 Denso Corp 炭化珪素半導体装置の製造方法
JP2001345320A (ja) * 2000-06-02 2001-12-14 Natl Inst Of Advanced Industrial Science & Technology Meti 半導体装置の製造方法
JP2002280381A (ja) * 2001-03-22 2002-09-27 Fuji Electric Co Ltd 炭化けい素半導体素子の製造方法
JP2003124208A (ja) * 2001-10-15 2003-04-25 Denso Corp SiC半導体装置の製造方法
JP2003243653A (ja) * 2002-02-19 2003-08-29 Nissan Motor Co Ltd 炭化珪素半導体装置の製造方法
JP2005019951A (ja) * 2003-06-06 2005-01-20 Japan Science & Technology Agency SiC半導体装置の製造方法及びSiC半導体装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6997985B1 (en) * 1993-02-15 2006-02-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor, semiconductor device, and method for fabricating the same
JP3874814B2 (ja) * 1994-08-31 2007-01-31 株式会社半導体エネルギー研究所 半導体装置の作製方法
US5840600A (en) * 1994-08-31 1998-11-24 Semiconductor Energy Laboratory Co., Ltd. Method for producing semiconductor device and apparatus for treating semiconductor device
US6936849B1 (en) * 1997-07-29 2005-08-30 Micron Technology, Inc. Silicon carbide gate transistor
US6107649A (en) * 1998-06-10 2000-08-22 Rutgers, The State University Field-controlled high-power semiconductor devices
EP1463121B1 (en) * 2001-11-30 2011-04-20 Panasonic Corporation Semiconductor device and production method therefor
US6730566B2 (en) * 2002-10-04 2004-05-04 Texas Instruments Incorporated Method for non-thermally nitrided gate formation for high voltage devices
US7183165B2 (en) * 2002-11-25 2007-02-27 Texas Instruments Incorporated Reliable high voltage gate dielectric layers using a dual nitridation process
US6921703B2 (en) * 2003-05-13 2005-07-26 Texas Instruments Incorporated System and method for mitigating oxide growth in a gate dielectric
JP2005136386A (ja) * 2003-10-09 2005-05-26 Matsushita Electric Ind Co Ltd 炭化珪素−酸化物積層体,その製造方法及び半導体装置
WO2005053034A1 (ja) * 2003-11-25 2005-06-09 Matsushita Electric Industrial Co., Ltd. 半導体素子
TWI311781B (en) * 2004-02-16 2009-07-01 Sharp Kabushiki Kaish Thin film transistor and method for manufacturing same, display device, method for modifying oxidized film, method for forming oxidized film, semiconductor device and method for manufacturing same, and apparatus for manufacturing semiconductor device
DE102005017814B4 (de) * 2004-04-19 2016-08-11 Denso Corporation Siliziumkarbid-Halbleiterbauelement und Verfahren zu dessen Herstellung
JP5017823B2 (ja) * 2005-09-12 2012-09-05 富士電機株式会社 半導体素子の製造方法
US7572741B2 (en) * 2005-09-16 2009-08-11 Cree, Inc. Methods of fabricating oxide layers on silicon carbide layers utilizing atomic oxygen

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11274487A (ja) * 1998-03-25 1999-10-08 Denso Corp 炭化珪素半導体装置の製造方法
JP2001345320A (ja) * 2000-06-02 2001-12-14 Natl Inst Of Advanced Industrial Science & Technology Meti 半導体装置の製造方法
JP2002280381A (ja) * 2001-03-22 2002-09-27 Fuji Electric Co Ltd 炭化けい素半導体素子の製造方法
JP2003124208A (ja) * 2001-10-15 2003-04-25 Denso Corp SiC半導体装置の製造方法
JP2003243653A (ja) * 2002-02-19 2003-08-29 Nissan Motor Co Ltd 炭化珪素半導体装置の製造方法
JP2005019951A (ja) * 2003-06-06 2005-01-20 Japan Science & Technology Agency SiC半導体装置の製造方法及びSiC半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1981076A4 *

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008243919A (ja) * 2007-03-26 2008-10-09 Mitsubishi Electric Corp 半導体装置の製造方法
US8222107B2 (en) 2009-07-28 2012-07-17 Panasonic Corporation Method for producing semiconductor element
US9070654B2 (en) 2010-05-27 2015-06-30 Cree, Inc. Smoothing method for semiconductor material and wafers produced by same
US20110291104A1 (en) * 2010-05-27 2011-12-01 Cree, Inc. Smoothing method for semiconductor material and wafers produced by same
US8445386B2 (en) * 2010-05-27 2013-05-21 Cree, Inc. Smoothing method for semiconductor material and wafers produced by same
WO2013084620A1 (ja) * 2011-12-07 2013-06-13 住友電気工業株式会社 半導体装置の製造方法
JP2013120822A (ja) * 2011-12-07 2013-06-17 Sumitomo Electric Ind Ltd 半導体装置の製造方法
US8765523B2 (en) 2011-12-07 2014-07-01 Sumitomo Electric Industries, Ltd. Method for manufacturing semiconductor device including Schottky electrode
JP2013183064A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置の製造方法
WO2015052782A1 (ja) * 2013-10-08 2015-04-16 新電元工業株式会社 炭化珪素半導体装置の製造方法
JP5681835B1 (ja) * 2013-10-08 2015-03-11 新電元工業株式会社 炭化珪素半導体装置の製造方法
JP2018101796A (ja) * 2013-11-08 2018-06-28 住友電気工業株式会社 炭化珪素半導体装置
US10340344B2 (en) 2013-11-08 2019-07-02 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method for manufacturing the same
JP2016178336A (ja) * 2016-06-10 2016-10-06 住友電気工業株式会社 半導体装置の製造方法
JP2018056352A (ja) * 2016-09-29 2018-04-05 国立研究開発法人産業技術総合研究所 炭化珪素半導体装置および炭化珪素半導体装置の製造方法

Also Published As

Publication number Publication date
US20100221917A1 (en) 2010-09-02
JPWO2007086196A1 (ja) 2009-06-18
EP1981076A4 (en) 2009-01-14
EP1981076B1 (en) 2012-05-23
TW200733234A (en) 2007-09-01
KR101245899B1 (ko) 2013-03-20
CN101336473A (zh) 2008-12-31
CA2636776A1 (en) 2007-08-02
EP1981076A1 (en) 2008-10-15
KR20080097432A (ko) 2008-11-05

Similar Documents

Publication Publication Date Title
WO2007086196A1 (ja) 炭化珪素半導体装置の製造方法
JP5603008B2 (ja) 大きな反転層移動度を有するSiCMOSFETの形成方法
JP5306193B2 (ja) p型チャネルを含む炭化シリコンスイッチングデバイスおよびその形成方法
US8138504B2 (en) Silicon carbide semiconductor device and method of manufacturing the same
JP5141227B2 (ja) 半導体装置の製造方法
JP6052911B2 (ja) セシウムイオンで酸化物界面を処理することによって高チャネル移動度を有するSiC MOSFETの形成
JP2003234301A (ja) 半導体基板、半導体素子及びその製造方法
JP2007242744A (ja) 炭化ケイ素半導体装置の製造方法および炭化ケイ素半導体装置
CA2738385A1 (en) Mosfet and method for manufacturing mosfet
JP2011091186A (ja) 炭化珪素半導体装置の製造方法
US6559068B2 (en) Method for improving inversion layer mobility in a silicon carbide metal-oxide semiconductor field-effect transistor
TW201251039A (en) Silicon carbide semiconductor device and method for manufacturing same
JPH11297712A (ja) 化合物膜の形成方法及び半導体素子の製造方法
JP2008205296A (ja) 炭化珪素半導体素子及びその製造方法
US8536583B2 (en) MOSFET and method for manufacturing MOSFET
WO2016204112A1 (ja) 炭化珪素半導体装置およびその製造方法
JPWO2009104299A1 (ja) 半導体装置および半導体装置の製造方法
JP6162388B2 (ja) 炭化珪素半導体装置の製造方法
US8728877B2 (en) Method for manufacturing silicon carbide semiconductor device with a single crystal substrate
JP2013247141A (ja) 炭化珪素半導体装置の製造方法
EP1908118A2 (en) Method for producing semiconductor device
JP7304577B2 (ja) 絶縁ゲート型半導体装置及び絶縁ゲート型半導体装置の製造方法
WO2021210547A1 (ja) 半導体装置
JP6765651B2 (ja) ダイヤモンド電子素子
JP2004253427A (ja) 炭化珪素半導体素子

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
ENP Entry into the national phase

Ref document number: 2007555863

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2636776

Country of ref document: CA

Ref document number: 2006834102

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 12161832

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 200680052066.9

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020087020559

Country of ref document: KR