TWI329291B - Shift register circuit and drive control apparatus - Google Patents

Shift register circuit and drive control apparatus Download PDF

Info

Publication number
TWI329291B
TWI329291B TW095108496A TW95108496A TWI329291B TW I329291 B TWI329291 B TW I329291B TW 095108496 A TW095108496 A TW 095108496A TW 95108496 A TW95108496 A TW 95108496A TW I329291 B TWI329291 B TW I329291B
Authority
TW
Taiwan
Prior art keywords
signal
control
circuit
clock signal
control clock
Prior art date
Application number
TW095108496A
Other languages
English (en)
Other versions
TW200703176A (en
Inventor
Ikuhiro Yamaguchi
Katsuhiko Morosawa
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Publication of TW200703176A publication Critical patent/TW200703176A/zh
Application granted granted Critical
Publication of TWI329291B publication Critical patent/TWI329291B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60RVEHICLES, VEHICLE FITTINGS, OR VEHICLE PARTS, NOT OTHERWISE PROVIDED FOR
    • B60R7/00Stowing or holding appliances inside vehicle primarily intended for personal property smaller than suit-cases, e.g. travelling articles, or maps
    • B60R7/04Stowing or holding appliances inside vehicle primarily intended for personal property smaller than suit-cases, e.g. travelling articles, or maps in driver or passenger space, e.g. using racks
    • B60R7/043Stowing or holding appliances inside vehicle primarily intended for personal property smaller than suit-cases, e.g. travelling articles, or maps in driver or passenger space, e.g. using racks mounted on or under a seat
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60RVEHICLES, VEHICLE FITTINGS, OR VEHICLE PARTS, NOT OTHERWISE PROVIDED FOR
    • B60R7/00Stowing or holding appliances inside vehicle primarily intended for personal property smaller than suit-cases, e.g. travelling articles, or maps
    • B60R7/08Disposition of racks, clips, holders, containers or the like for supporting specific articles
    • B60R7/10Disposition of racks, clips, holders, containers or the like for supporting specific articles for supporting hats, clothes or clothes hangers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60RVEHICLES, VEHICLE FITTINGS, OR VEHICLE PARTS, NOT OTHERWISE PROVIDED FOR
    • B60R11/00Arrangements for holding or mounting articles, not otherwise provided for
    • B60R2011/0001Arrangements for holding or mounting articles, not otherwise provided for characterised by position
    • B60R2011/0003Arrangements for holding or mounting articles, not otherwise provided for characterised by position inside the vehicle
    • B60R2011/0012Seats or parts thereof
    • B60R2011/0017Head-rests

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

1329291 九、發明說明: 【發明所屬之技術領域】 本發明係關於移位暫存器電路以及驅動控制裝置,特 別是關於應用在畫像顯示裝置或畫像讀取裝置等等的掃描 驅動器且良好的移位暫存器電路以及具備該移位暫存器電 路的驅動控制裝置》 【先前技術】 近幾年,電腦或手機、攜帶式資訊終端設備等等的資 訊機器或數位攝影機或數位相機、掃描器等等的攝影機器 係顯著地普及化。在像這樣的機器中,液晶顯示面板等等 的畫像顯示電路或光感測器陣列等等的畫像讀取電路被廣 泛地使用。 例如,主動矩陣驅動方式的液晶顯示裝置係構成爲: 具備由薄膜電晶體所組成之像素電晶體的顯示像素(液晶 像素)被排列成矩陣狀,具備與顯示像素以列方向連接之掃 描線和以行方向連接之資料線的顯示面板,對其藉由掃描 驅動器(閘極驅動器)來逐次對各掃描線設定選擇狀態,藉 由資料驅動器來對資料線施加顯示資料所對應之信號電 壓,藉此,控制被設爲選擇狀態之各顯示像素的液晶之配 向狀態並顯示所要的畫像資訊。 在此,在掃描驅動器係作爲產生、輸出用於逐次將各 掃描線設爲選擇狀態之掃描信號的構成,一般設有移位暫 存器電路。 另外,即使在具備將光感測器(讀取像素)排列成矩陣 狀而構成的光感測器陣列的畫像讀取裝置中,也具備有掃 1329291 描驅動器,其在該光感測器陣列的畫像讀取動作時,用以 將各列的光感測器逐次設定爲驅動狀態(選擇狀態),而該 畫像讀取裝置係構成爲:讀出以讀出驅動器設定爲驅動狀 態之各光感測器中所檢測出的受光量所對應的檢測資料 (明暗資料)並取得被拍攝物的畫像資訊。即使在這種畫像 讀取裝置中,亦和上述液晶顯示裝置相同,於掃描驅動器 係設有移位暫存器電路,其產生、輸出用於逐次將各列的 光感測器設定爲驅動狀態的掃描信號。 在此’簡單地說明被應用於如同上述之畫像顯示裝置 或畫像讀取裝置的掃描驅動器。 第1 3圖係表示被應用於習知技術之液晶顯示裝置的 掃描驅動器(移位暫存器電路部)之一例的主要部分構成 圖。 應用於畫像顯示裝置(液晶顯示裝置)的掃描驅動器係 有具備移位暫存器電路部的構成,而該移位暫存器電路部 係具有,例如,如第13圖所示,將多數層級(移位區 塊)SRC(q-I)、SRC(q)、SRC(q + l)、...(q 爲 2 以上的整數) 縱列連接的構成’並根據時脈信號CKV、CKVB,將各層級 SRC(q)的輸出信號逐次輸入(轉送)至次段的層級Src (q+1)。在此’各層級SRC(q)的輸出信號係根據上述轉送動 作’(變換至既定的信號位準)作爲掃描信號GOUT(k)而被逐 次輸出至對應之各列的掃描線,同時作爲重置信號而被輸 入至前段的層級SRC(q-I)。 此外,在第13圖所示的掃描驅動器(移位暫存器電路) 中’ CKV、CKVB係具有相互反轉關係的時脈信號,STV係 1329291 被輸入至最初段之層級SRC (1)(省略圖示)的移位開始信 號,END係被輸入至最終段之層級的重置信號。 然後,在具備這種掃描驅動器的畫像顯示裝置中,藉 由習知的顯示驅動控制方法,一般而言,因爲掃描驅動器 的動作頻率係可設定爲比資料驅動器還要低,所以作爲構 成掃描驅動器(移位暫存器電路部)的開關元件,即使是使 用非晶矽或氧化鋅(ZnO)等等電子移動度較低之半導體材 料的電晶體元件也能適用。 這情況下,在將使用非晶矽等等之元件構造(薄膜電晶 體構造)應用於排列在顯示面板之顯示像素的情況下,這些 顯示像素(顯示面板)、和作爲周邊電路之掃描驅動器或資 料驅動器等等的顯示驅動裝置係在單一面板基板(玻璃基 板等等)上,採用同一製造過程並形成爲一體。藉此,正在 開發•硏究能將裝置規模小型薄型化的同時,簡化製造過 程並謀求成本降低等等的技術。 如上述,在由非晶矽或氧化鋅等等的半導體材料所組 成的薄膜電晶體元件中,與由單晶矽或多晶矽等等的半導 體材料所組成的薄膜電晶體元件相比,電子移動度低且動 作特性差,但是在應用於上述的畫像顯示裝置或畫像讀取 裝置的情況下,也能應用於,例如,即使動作頻率比資料 驅動器低也不會有動作上'之問題的掃描驅動器。 不過,在採用非晶矽電晶體等等的掃描驅動器中,因 爲本質上動作頻率低’所以會有不易應用在掃描線數多且 動作頻率高的面板(例如·’高精細或者大畫面的顯示面板或 感測器陣列)的問題。 1329291 具體而Η,掃描驅動器的動作頻率(亦即,動作速度) 係已知爲,一般而言,根據掃描信號的輸出部(亦即,構成 移位暫存器電路之各移位區塊(層級)的輸出部)的阻抗成分 (輸出阻抗)和其負載電容的積(時間常數)而被決定。在此, 負載電容係寄生於各掃描線的配線電容或次段移位區塊之 輸入電容的和,阻抗成分係構成移位區塊之輸出部的開關 元件的ON阻抗等等。 同如上述,在採用非晶矽電晶體之薄膜電晶體於掃描 驅動器的情況下,就元件特性上,因爲成爲負載電容的電 容成分大,而且ON阻抗低,所以和採用單晶矽電晶體等 等的掃描驅動器相比,則無法避免上述動作頻率明顯低落 的情形。 另外,用於非晶矽電晶體等等,不但製造過程簡易, 而且有製造時能獲得均勻且良好之元件特性的特徵,但是 和上述單晶矽電晶體或多晶矽的電晶體相比,因爲該元件 特性容易隨時間劣化,所以也有不易長期間良好地進行顯 示驅動和讀取驅動的問題。具體而言,根據發明者們的驗 證,在8(TC左右的溫度環境下進行數百小時的加速實驗的 時候,也得到了動作頻率會劣化到初期狀態之約略一半左 右的實驗結果,所以會有無法長期間保證在實產品之良好 顯示驅動和讀取驅動的問題。 【發明內容】 本發明係具有以下優點:在逐次轉送輸入信號 '逐次 輸出輸出信號的移位暫存器電路以及具備該移位暫存器電 路的驅動控制裝置中,即使在移位暫存器電路採用具有較 1329291 低電子移動度之元件特性的開關元件的情況下,也能抑制 動作時的特性劣化,能在比較長的期間中良好地以既定的 時序來輸出輸出信號。 爲了獲得上述優點,本發明之移位暫存器電路係具備 縱續連接的多數信號保持電路,該各信號保持電路係具 * 備:輸入控制電路,被施加有輸入信號,取入該輸入信號 . 並保持之;輸出控制電路,被施加有第1控制時脈信號, 輸出被保持的該輸入信號以及該第1控制時脈信號之時序 t 所對應的輸出信號;以及重置控制電路,被施加有重置信 號,並初始化被該輸入控制電路所保持之該輸入信號的信 號位準;而該輸出信號結束的時序係被設定在該重置信號 的施加開始時序之前。 該各信號保持電路係更具備有轉送控制電路,其被施 加有第2控制時脈信號,將被該輸入控制電路所保持的該 輸入信號以及該第2控制時脈信號之時序所對應的移位信 號進行輸出,並將之作爲該輸入信號而供給至次段的該信 號保持電路。另外,藉由次段的該信號保持電路之該轉送 • 控制電路而產生的該移位信號係作爲該重置控制電路之該 重置信號而被輸入,該重置信號係以成爲該第2控制時脈 信號之反轉相位的時序而被輸入。 該第1控制時脈信號以及第2控制時脈信號係具有第 1信號位準和第2信號位準,該輸出控制電路之該輸出信 號係根據該第1控制時脈信號被設定爲該第1信號位準的 時序而被輸出,該第1控制時脈信號的信號位準係藉由該 重置控制電路而被設定成:在將該輸入控制電路所保持的 1329291 該輸入信號之信號位準進行初始化之動作的開始時序之 前,先變化成該第2信號位準。 例如,該第1控制時脈信號成爲該第1信號位準的信 號寬度以及該第2控制時脈信號成爲該第1信號位準的信 號寬度係相同,且被設定爲:在該第2控制時脈信號從該 第1信號位準變化成該第2信號位準的時序之前,該第1 控制時脈信號先從該第1信號位準變化成該第2信號位 準。或者,該第1控制時脈信號成爲該第1信號位準的信 號寬度係被設定成比該第2控制時脈信號成爲該第1信號 位準的信號寬度還要短,且被設定爲:在該第2控制時脈 信號從該第1信號位準變化成該第2信號位準的時序之 前,該第1控制時脈信號先從該第1信號位準變化成該第 2信號位準。 該複數段的信號保持電路之中,該第1控制時脈信號 以及該第2控制時脈信號係被供給至第奇數段的該信號保 持電路,第3控制時脈信號以及第4控制時脈信號係被供 給至第偶數段的該信號保持電路,其中該第3控制時脈信 號以及第4控制時脈信號係分別爲該第1控制時脈信號以 及該第2控制時脈信號的反轉相位》 該輸入控制電路係至少具備第1開關電路,供給該輸 入信號至電流路的一端側以及控制端子的同時,第1接點 連接至另一端側;該輸出控制電路係至少具備:第2開關 電路,供給該第1控制時脈信號至電流路的一端側的同 時,輸出該輸出信號的第2接點連接至另一端側,該第1 接點被連接至控制端子:以及第3開關電路,該電源電壓 -10- 1329291 連接至電流路的一端側的同時,該第2接點連接至另一端 側’該第1接點的電位之反轉電位被施加至控制端子;該 重置控制電路係至少具備第4開關電路,該第1接點連接 至電流路的一端側的同時,該電源電壓連接至另—端側, 該重置信號被供給至控制端子;該轉送控制電路係至少具 備:第5開關電路’供給該第2控制時脈信號至電流路的 一端側的同時,輸出有該移位信號的第3接點連接至另一 端側’該第1接點被連接至控制端子;以及第6開關電路, 既定的電源電壓連接至電流路的一端側的同時,該第3接 點連接至另一端側,該第1接點的電位之反轉電位被施加 至控制端子。 該輸出控制電路係至少只在該輸出信號的輸出期間, 使該第2開關電路ON動作,介由該第2接點而輸出該輸 出信號,在該輸出信號的非輸出期間,使該第3開關電路 ON動作’介由該第2接點而輸出該輸出信號。 該各信號保持電路係構成爲包含由具有單一通道極性 的場效電晶體所組成的多數開關電路,該電場效果電晶 體’例如,係使用由非晶矽所組成之半導體材料的薄膜電 晶體或使用由氧化鋅所組成之半導體材料的薄膜電晶體。 爲了獲得上述優點,在本發明之驅動控制裝置係一種 逐次輸出將多數像素以2維排列的像素陣列之各列的像素 設定爲選擇狀態的掃描信號的驅動控制裝置,其具備由縱 續連接的多數信號保持電路所組成的移位暫存器電路,而 該各信號保持電路係具備:輸入控制電路,被施加有輸入 信號,取入該輸入信號並保持之;輸出控制電路,被施加 -11 - 1329291 有第1控制時脈信號,輸出成爲被保持的該輸入信號以及 該第1控制時脈信號之時序所對應之該掃描信號的輸出信 號;以及重置控制電路,被施加有重置信號,並初始化被 該輸入控制電路所保持之該輸入信號的信號位準;而該輸 出信號結束的時序係被設定在該重置信號的施加開始時序 之前。 該驅動控制裝置係具備:第1驅動控制部,逐次輸出 該掃描信號至該像素陣列之第奇數列的該像素;以及第2 驅動控制部,逐次輸出該掃描信號至該像素陣列之第偶數 列的該像素。 該各信號保持電路係更具備有轉送控制電路,其被施 加有第2控制時脈信號,將被該輸入控制電路所保持的該 輸入信號以及該第2控制時脈信號之時序所對應的移位信 號進行輸出,並將之作爲該輸入信號而供給至次段的該信 號保持電路。另外,藉由次段的該信號保持電路之該轉送 控制電路而產生的該移位信號係作爲該重置控制電路之該 重置信號而被輸入》 該第1控制時脈信號以及該第2控制時脈信號係具有 第1信號位準和第2信號位準,該輸出控制電路之該輸出 信號係根據該第1控制時脈信號被設定爲該第1信號位準 的時序而被輸出,該第1控制時脈信號的信號位準係藉由 該重置控制電路而被設定成:在將該輸入控制電路所保持 的該輸入信號之信號位準進行初始化之動作的開始時序之 前,先變化成該第2信號位準。 例如,該第1控制時脈信號成爲該第1信號位準的信 -12- 1329291 號寬度以及該第2控制時脈信號成爲該第1信號位準的信 號寬度係相同,且被設定爲:在該第2控制時脈信號從該 第1信號位準變化成該第2信號位準的時序之前,該第1 控制時脈信號先從該第1信號位準變化成該第2信號位 準。或者,該第1控制時脈信號成爲該第1信號位準的信 號寬度係被設定成比該第2控制時脈信號成爲該第1信號 位準的信號寬度還要短,且被設定爲:在該第2控制時脈 信號從該第1信號位準變化成該第2信號位準的時序之 前,該第1控制時脈信號先從該第1信號位準變化成該第 2信號位準。 該複數段的信號保持電路之中,該第1控制時脈信號 以及該第2控制時脈信號係被供給至第奇數段的該信號保 持電路,第3控制時脈信號以及第4控制時脈信號係被供 給至第偶數段的該信號保持電路,其中該第3控制時脈信 號以及第4控制時脈信號係分別爲該第1控制時脈信號以 及該第2控制時脈信號的反轉相位。 該各信號保持電路係構成爲包含由具有單一通道極性 的場效電晶體所組成的多數開關電路,該多數像素的各個 係具有包含開關電路的構成,而該開關電路係由具有單一 通道極性的至少一個場效電晶體所組成,該驅動控制裝置 係在形成有該像素陣列的基板上被設置爲一體。 構成該像素陣列以及該驅動控制裝置的該場效電晶 體,例如,係使用由非晶矽所組成之半導體材料的薄膜電 晶體或使用由氧化鋅所組成之半導體材料的薄膜電晶體。 該像素陣列係多數顯示像素排列成2維狀的顯示像素 -13- 1329291 陣列,或者是多數讀取像素排列成2維狀的讀取像素陣列 【實施方式】 以下,關於本發明之移位暫存器電路、以及其驅動控 制方法以及具備該移位暫存器電路的驅動控制裝置,根據 圖面所示的實施形態來進行說明。 <移位暫存器電路> 首先,關於本發明之移位暫存器電路的全體構成,參 照圖面來進行說明》 第1圖係表示本發明之移位暫存器電路之實施形態的 槪略構成圖。 在此,爲了方便說明,構成移位暫存器電路的多數段 (η段;η爲4以上的整數)的移位區塊之中,權宜上僅表示 第<k>段〜第<k+3>段(lCHk、k + 3L]n)的4段,以第<k>段的 移位區塊爲中心來說明構成》 如第1圖所示,本實施形態之移位暫存器電路係具備 多數段的移位區塊(信號保持電路)SBA(l)〜SBA(n),從前段 之移位區塊SBA(k-l)之輸出端子OUTS輸出的輸出信號係 作爲移位信號(輸入信號)SF(k-l)而被輸入至各段的移位區 塊SBA(k)的輸入端子IN。此外,在移位區塊SBA(k)爲初段 之移位區塊SBA(l)的情況下,從外部供給開始信號(輸入信 號)ST。 從該輸出端子OUTS輸出的輸出信號係作爲移位信號 SF(k)而逐次被輸入至次段的輸入端子IN。 另外,從輸出端子OUTG輸出的輸出信號係被取出作 爲外部輸出信號(輸出信號)GS(k)。 -14- 1329291 另外,各移位區塊SBA(k)係具備重置端子RST,其中, 從次段的移位區塊SBA(k+l)之輸出端子OUTS所輸出的移 位信號SF(k+l)係作爲重置信號而被輸入至該重置端子RST (在移位區塊 SBA(k)爲最終段的移位區塊 SBA(n)的情況 下,則從外部供給重置信號RED)。 另外,各移位區塊 SBA(l)〜SBA(n)係具備時脈端子 TCA、TCB,其根據該移位區塊SBA(k)的段數(第幾段),而 各自被供給了相位不同的2種(2相)控制時脈信號CKA以 及CKB,或者是CKC以及CKD。 具體而言,例如,在第奇數段的移位區塊SBA(k),供 給控制時脈信號CKA至時脈端子TCA的同時,供給控制時 脈信號CKB至時脈端子TCB。另一方面,在第偶數段的移 位區塊SBA(k+l),供給控制時脈信號CKC至時脈端子TCA 的同時,供給控制時脈信號CKD至時脈端子TCB。 在此,控制時脈信號CKA和CKC係被設定爲相位相互 具有反轉關係,控制時脈信號CKB和CKD係被設定爲相位 相互具有反轉關係。此外,關於控制時脈信號相互的相位 差或上升、下降時序,將在後述的驅動控制方法中詳細地 說明。 (移位區塊的電路構成) 接著,關於本實施形態之移位暫存器電路所採用的各 移位區塊之具體電路構成,則參照圖面來進行說明。 第2圖係表示被應用於本實施形態之移位暫存器電路 的移位區塊之一例的功能區塊圖。 -15- 1329291 第3圖係表示被應用於本實施形態之移位暫存器電路 的移位區塊之具體電路構成圖。 此外,第奇數段的移位區塊和第偶數段的移位區塊係 如同上述,因爲僅是被設定爲所供給的控制時脈信號之相 位爲反轉的關係,而被設定爲電路構成相同,所以在此’ 作爲依照控制時脈信號CKA以及CKB而動作的第奇數段之 移位區塊之例,僅表示第<k>段的移位區塊來進行說明。因 此,在第偶數段的移位區塊中,如第2圖中所示,將控制 時脈信號CKA以及CKB分別與控制時脈信號CKC以及CKD 進行讀取替換。 如第2圖所示,本實施形態的移位區塊SBA(k)係槪略 具有一種構成,該構成係具備:信號保持•消去部(輸入控 制電路 '重置控制電路)10,根據從前段移位區塊SBA(k-l) (省略圖示)輸入至輸入端子IN的移位信號SF(k-l),取入該 移位信號SF(k-l)並進行保持的同時,根據從次段移位區塊 SBA(k+l)(省略圖示)輸入至重置端子 RST的移位信號 SF(k+l),消去上述已保持的移位信號SF(k_l)(重置信號位 準);位準反轉部20,將基於該信號保持·消去部1〇所保 持之移位信號SF(k-l)的信號位準進行反轉處理;輸出側推 挽電路部(輸出控制電路)30,根據上述移位信號SF(k-l)之 非反轉信號位準、以及反轉信號位準、控制時脈信號(第1 控制時脈信號)CKB,來產生外部輸出信號GS(k),並介由 輸出端子OUTG來進行輸出;以及轉送側推挽電路部(轉送 控制電路)40,根據信號保持·消去部1〇所保持之移位信 號SF(k-l)的信號位準(非反轉信號位準)、以及由位準反轉 •16- 1329291 部20進行反轉處理的信號位準(反轉信號位準)、控制時脈 信號(第2控制時脈信號)CKA,來產生移位信號SF(k),並 介由輸出端子OUTS而輸出至次段的移位區塊SB A (k+Ι)。 具體而言,移位區塊SBA(k)係,例如,如第3圖所示, 可構成爲使用8個薄膜電晶體(場效電晶體)Tr 1 1〜Tr 1 8。亦 即,上述信號保持·消去部10係構成爲具有:薄膜電晶體 (第1開關電路)Trl 1,閘極端子以及汲極端子連接至輸入端 子IN,源極端子係連接至接點N 1 1 (第1接點);以及薄膜 電晶體(第4開關電路)Tr 12,閘極端子係連接至重置端子 RST’源極端子連接至接點Nil,汲極端子則連接至低電位 電壓(電源電壓)Vss。 另外,位準反轉部20係構成爲具有:薄膜電晶體 Trl3,閘極端子以及汲極端子係連接至高電位電壓vdd, 源極端子係連接至接點N 1 2 ;以及薄膜電晶體Tr 1 4,閘極 端子係連接至接點Nil,汲極端子以及源極端子係各自連 接至接點N12以及低電位電壓Vss。 輸出側推挽電路部30係構成爲具有:薄膜電晶體(第2 開關電路)Trl7’閘極端子係連接至接點Nil,汲極端子以 及源極端子係各自連接至時脈端子TCB以及接點N14(輻|出 端子0UTG;第2接點);以及薄膜電晶體(第3開關電 路)Tr 1 8,閘極端子係連接至接點N 1 2、汲極端子以及源極 端子係各自連接至接點N14以及低電位電壓Vss。 轉送側推挽電路部40係構成爲具有:薄膜電晶體彳第5 開關電路)Tr 15,閘極端子係連接至接點Nil,汲極端子以 及源極端子係各自連接至時脈端子TCA以及接點N13(輸出 -17- 1329291 端子OUTS ;第3接點);以及薄膜電晶體(第6開關電 路)Trl6,閘極端子係連接至接點N12、汲極端子以及源極 端子係各自連接至接點N13以及低電位電壓Vss。 亦即,在本實施形態的移位區塊SBA(k)中,係具有一 種構成,其在輸出部係具備:掃描用(掃描信號輸出用)的 輸出側推挽電路部30,以基於控制時脈信號CKB的時序來 輸出外部輸出信號GS(k);以及轉送用(轉送信號輸出用)的 轉送側推挽電路部40,以基於控制時脈信號CKA的時序來 輸出移位信號SF(k)至次段的移位區塊SBA(k+l)。 在此,作爲構成上述移位區塊SB A(k)的薄膜電晶體 Trl 1〜Trl8,可採用絕緣性基板上所形成之同一通道型(在 此爲η通道型)的薄膜電晶體,作爲此薄膜電晶體,例如, 採用由非晶矽或氧化鋅等等的半導體材料所形成的薄膜電 晶體。藉此,因爲採用已確立製造技術的製程並形成元件 特性均勻的薄膜電晶體,所以能實現成本較低且動作特性 優良的移位暫存器電路。 (移位暫存器電路的驅動控制方法) 接著’說明具有上述構成之移位暫存器電路的驅動控 制動作(驅動控制方法)。 第4圖係表示被應用於本實施形態之移位暫存器電路 的移位區塊之驅動控制動作的時序圖。 如第4圖所示,本實施形態之各移位區塊SBA(k)的驅 動控制動作係構成爲大致區分爲以下動作,並逐次實行 之:信號取入·保持動作(取入·保持動作期間<S〇>〜 1329291 <S1>),將從前段移位區塊 SBA(k-l)輸出的移位信號 SF(k-l)(或者是開始信號ST)取入並保持;信號輸出動作(輸 出動作期間<S1>〜<S2>),根據該移位信號 SF(k-l)來產生 具有既定之信號位準的移位信號SF(k)並輸出至次段的移 位區塊SBA(k+l);以及信號重置動作(重置動作期間<S2> 〜<S3>),根據從次段移位區塊SBA(k+l)輸出的移位信號 SF(k+l)來將上述已取入保持的信號位準進行重置(初始化 至低位準狀態)》 在此,外部輸出信號GS(k)的生成、輸出動作係如同後 述而被設定爲:至少在上述移位信號SF(k)的輸出動作期 間,該動作期間的一部分係在時間上重疊(重複)。 以下,如第4圖所示,說明以具有既定之信號寬度Tw 以及信號週期Fa( = 2xTw)的控制時脈信號CKA作爲基準之 各移位區塊SB A (k)的具體驅動控制動作。 a)信號取入•保持動作(取入•保持動作期間<S0>〜 <S1>) 在信號取入•保持動作中,首先,第3圖所示的電路 構成係作爲處於既定之初期狀態者。此初期狀態係至少接 點Nil的電位V (Nil)被設定爲低位準(L)的同時,從次段的 移位區塊SBA(k+l)所輸出的移位信號SF(k+l)被設定爲低 位準且被施加至重置端子RST的狀態^ 此狀態下,從前段的移位區塊SBA(k-l)輸出的高位準 (H)之移位信號SF(k-l)(或是,開始信號ST)被施加至輸入 端子IN,藉以使構成保持信號•消去部10的薄膜電晶體 T r 1 1進行〇 N動作。 在此,在上述初期狀態中,藉由將移位信號SF(k + l) -19- 1329291 設定在低位準,薄膜電晶體Tr〗2爲OFF動作,另一方面, 因爲藉由將接點Nil的電位V(N11)設定爲低位準,薄膜電 晶體Trl4、Trl5、Trl7爲OFF動作,並且薄膜電晶體Trl3、 Trl6、Trl8爲ON動作,所以不論控制時脈信號CKA、CKB 的信號位準爲何’移位信號SF(l〇以及外部輸出信號GS(k) 係被設定爲低位準。 藉此,移位信號SF(k-l)係介由薄膜電晶體Trll而被 取入至接點Nil’該接點Nil的電位V(N11)係變化成對應 移位信號SF(k-l)之信號位準的高位準狀態。另外,構成位 準反轉部20的薄膜電晶體Tr 14爲ON動作,藉此,接點 N12的電位V(N12)係變化成對應低電位電壓Vss的低位準 狀態。 因此,因爲構成轉送側推挽電路部40的薄膜電晶體 Trl5以及構成輸出側推挽電路部30的薄膜電晶體Tr 17爲 ON動作’構成轉送側推挽電路部40的薄膜電晶體Trl6以 及構成輸出側推挽電路部30的薄膜電晶體Tr 1 8爲OFF動 作’所以依照控制時脈信號CKA以及CKB之信號位準而設 定接點N13以及接點N14的電位V(N13)、V(N14)。 在此,在取入•保持動作期間的初期階段(<S0>〜 <Slb>) 中,控制時脈信號CKA以及CKB係因爲都被設定爲低位 準,所以低位準的移位信號SF(k)介由輸出端子OUTS而被 輸出至次段的移位區塊SBA(k+l),並且低位準的外部輸出 信號GS(k)介由輸出端子0UTG而被輸出》 然後,在本實施形態之移位區塊的驅動控制動作中, 上述控制時脈信號CKA以及CKB係被設定爲具有同一信號 -20- 1329291 寬度Tw以及信號週期Fa,並且在此取入.保持動作期間 <S0>〜 <S1>的終盤階段中,控制時脈信號CKB係比控制時 脈信號CKA還要早在時序<$11)>就上升至高位準,藉此, 介由構成輸出側推挽電路部30的薄膜電晶體Trl7以及輸 出端子OUTG ’被轉移至輸出高位準之外部輸出信號GS(k) 的信號輸出狀態。 亦即’在取入·保持動作期間<30>〜<31>中,時序<S0> 〜 <〗1>的期間中,從輸出端子〇UTS僅輸出低位準的移位 信號SF(k),並且僅在時序的期間,從輸出端 子0UTG輸出低位準的外部輸出信號GS(k),在時序<Slb> 〜<S 1>的期間係輸出高位準的外部輸出信號GS(k)。 b)信號輸出動作(輸出動作期間<31>〜<32>) 接著,在信號輸出動作中,控制時脈信號CKA係同步 於變化成高位準的時序<3 1>,被施加至輸入端子IN的移位 信號SF(k-l)係被設定爲低位準(切斷供給),薄膜電晶體 Trl 1爲OFF動作,藉此,接點Nl 1的電位V(N1 1)被保持在 高位準側的同時,接點N12的電位V(N12)被保持在低位準 側。藉此’和上述的取入•保持動作期間相同,薄膜電晶 體Trl5以及Trl7係保持ON狀態、薄膜電晶體Trl6以及 Trl8係保持OFF狀態。 在此,在輸出動作期間的初期階段(<Sl>〜<S2b>)中, 因爲控制時脈信號CKA以及CKB皆被設定爲高位準,所以 介由構成轉送側推挽電路部40的薄膜電晶體Tr 15以及輸 出端子OUTS,輸出高位準的移位信號SF(k),並且介由構 -21 - 1329291 成輸出側推挽電路部30的薄膜電晶體Tr 1 7以及輸出端子 OUTG,輸出高位準的外部輸出信號GS(k)。 藉此,施加高位準的移位信號SF(k)至省略圖示的次段 移位區塊SBA(k+l)的輸入端子IN,與上述的信號取入•保 持動作(取入•保持動作期間)相同,在次段的移位區塊 SBA(k+l)中,取入該信號位準並保持之,於該移位區塊 SBA(k+l)的輸出動作期間(相當於後述之移位區塊SBA(k) 的重置動作期間),將控制時脈信號(第3控制時脈信號) CKC設定爲高位準,藉此,產生高位準的移位信號SF(k+l) 並輸出之。此移位信號 SF(k+l)係在後述的重置動作期間 中,作爲重置信號而被施加至移位區塊SB A(k)的重置端子 RST ° 然後,在本實施形態之移位區塊的驅動控制動作中, 特別是此輸出動作期間<51>〜<32>中,控制時脈信號CKB 係比控制時脈信號CKA還要早在時序<S2b>下降爲低位準 (第2信號位準),藉此,外部輸出信號GS(k)係在時序<S2b> 成爲低位準。 亦即,在輸出動作期間中,時序<S1>〜 <S2>的期間中, 從輸出端子OUTS僅輸出高位準的移位信號SF(k),並且從 輸出端子0UTG僅在時序<$1>〜<521)>的期間輸出高位準 (第1信號位準)的外部輸出信號GS(k),在時序<S2b>〜<S2> 的期間,輸出低位準的外部輸出信號GS(k)。換句話說,移 位信號 SF(k)係於時序<〗1>〜<52>的期間中實行輸出動 作’外部輸出信號GS(k)係於時序<Slb>〜<S2b>的期間中實 行輸出動作》 -22- 1329291 c)信號重置動作(重置動作期間<S2>〜 <S3>) 接著,在信號重置動作中,控制時脈信號CKA係同步 於下降至低位準的時序<S2>,被供給至次段移位區塊 SBA(k+l)之時脈端子TCA的控制時脈信號CKC係上升至高 位準,藉此,從移位區塊SBA(k+l)之輸出端子OUTS輸出 高位準的移位信號SF(k+l),且作爲重置信號而被施加至移 位區塊SBA(k)的重置端子RST。 藉此,藉由薄膜電晶體Trl 1保持爲OFF狀態,並且薄 膜電晶體T r 1 2爲0 N動作,接點N 1 1的電位V (N 1 1)係變化 成對應低電位電壓V s s的低位準狀態。另外,藉由構成位 準反轉部20的薄膜電晶體Trl4爲OFF動作,接點N12的 電位V(N 12)係變化成對應高電位電壓Vdd的高位準狀態。 因此,因爲構成轉送側推挽電路部40的薄膜電晶體 Trl5以及構成輸出側推挽電路部30的薄膜電晶體Trl7爲 OFF動作,構成轉送側推挽電路部40的薄膜電晶體Trl 6 以及構成輸出側推挽電路部30的薄膜電晶體Trl 8爲ON動 作,所以接點N13以及接點N14的電位V(N13)、V(N14)係 被設定爲對應低電位電壓Vss的低位準狀態,低位準的移 位信號SF(k)係介由輸出端子OUTS而被輸出的同時,低位 準的外部輸出信號GS(k)係介由輸出端子0UTG而被輸出。 亦即,從輸出端子OUTS輸出的移位信號SF(k)係在時 序<S2>以後被設定爲低位準,從輸出端子0UTG輸出的外 部輸出信號GS(k)係在上述輸出動作期間<51>〜<5 2>中的 時序<S2b>W後被設定爲低位準。 -23- 1329291 如這般,在作爲重置信號,次段的移位區塊SBA(k+l) 之移位信號SF(k+l)上升至高位準的時序(亦即,同步於控 制時脈信號CK A之下降而實行的重置動作期間之開始時序 <S2>)之前,使控制時脈信號CKB下降至低位準,介由構 成輸出側推挽電路部30的薄膜電晶體Tr 17使外部輸出信 號GS(k)降低至低位準,藉以抑制外部輸出信號GS(k)之下 降時的信號特性(下降特性)受到構成輸出側推挽電路部30 的薄膜電晶體Trl8之元件特性的劣化影響的情況。 更具體地說明時,控制時脈信號CKA和CKB(或是, 係控制時脈信號CKC、CKD(第4控制時脈信號))之下降時 序被設定爲相同(或者,由單一的控制時脈信號所形成), 驗證同時輸出移位信號SF(k)和外部輸出信號GS(k)之構成 的情況下,外部輸出信號GS (k)的下降動作係被構成輸出側 推挽電路部30的薄膜電晶體Trl8的ON、OFF動作所控制》 在此,薄膜電晶體Tr 1 8的動作狀態係僅在輸出高位準 之外部輸出信號GS(k)的短期間爲OFF狀態,在這以外的 期間’因爲爲了輸出低位準的外部輸出信號GS(k)(或者 是,不輸出外部輸出信號GS(k)),長時間保持ON狀態(ON 動作期間非常長),所以該薄膜電晶體Tr 1 8係容易產生隨 時間引起的元件特性之劣化。 因此,因元件特性的劣化造成薄膜電晶體Tr 18的ON 阻抗變高時,將外部輸出信號GS(k)從高位準變化成低位準 (下降的)時候,變得無法對接點N14(輸出端子0UTG)迅速 地施加低電位電壓Vss,於外部輸出信號GS(k)之下降時的 信號波形產生鈍化,發生信號位準無法充分地下降至低電 -24- 1329291 位電壓Vss(低位準)的現像或信號延遲的現像,會有所謂的 串音、或因寫入鄰接之列的色調信號(顯示資料)的一部分 而從本來的顯示色調產生偏差之顯示干涉的問題。 相對於此,在本發明的構成係構成爲:各自供給個別 的控制時脈信號CKB以及CKA(或者是,CKD以及CKC)至 產生、輸出外部輸出信號GS(k)的輸出側推挽電路部30, 以及產生、輸出掃描信號SF(k)的轉送側推挽電路部40, 並且將控制外部輸出信號GS (k)之信號位準的控制時脈信 號CKB(或者是,控制時脈信號CKD)之下降時序設定爲在 信號重置動作之開始時序<S2>之前(時序<S2b>)。在此,信 號重置動作的開始時序<S2>係如第4圖所示,成爲重置信 號的移位信號SF(k+l)之上升時序的同時,也是控制時脈信 號CKC之上升時序,或者是和控制時脈信號CKC處於反轉 關係的控制時脈信號C K A之下降時序。 藉此,外部輸出信號GS(k)之下降動作並非被構成輸出 側推挽電路部30的薄膜電晶體Trl 8,而是被供給有控制時 脈信號CKB的薄膜電晶體Trl7所控制,此外,該薄膜電晶 體Trl7係僅在輸出高位準之外部輸出信號GS(k)的短期間 成爲ON狀態,在這以外的期間中,因爲長時間保持在OFF 狀態(ON動作期間非常短),所以相較於上述的薄膜電晶體 Tr 1 8,不容易產生隨時間引起的元件特性之劣化。 因此,因爲在長時間驅動移位暫存器電路之後,薄膜 電晶體Trl7的ON阻抗被保持在比較低的狀態,所以隨著 控制時脈信號CKB (或者是,控制時脈信號CKD)的下降, 外部輸出信號GS(k)能迅速地下降至低位準,能抑制信號特 -25- 1329291 性的劣化。藉此,即使是電子移動度低、元件特性隨時間 變化較顯著的非晶矽電晶體等等,也能良好地應用於上述 移位區塊SBA(k)的各薄膜電晶體Trll〜Trl8。 然後,以輸出動作期間與取入·保持動作期間同步的 方式,在鄰接的移位區塊相互實行上述各移位區塊SB A(k) 的一連串驅動控制動作,藉此,能夠實現一種移位暫存器 電路,其依據控制時脈信號CKA以及CKB、以及控制時脈 信號CKC以及CKD的信號週期,在各移位區塊SBA(k)之 間逐次轉送(移位)移位信號SF(k),並逐次輸出良好的外部 輸出信號GS(k)。 此外,在本實施形態中,雖說明了將控制時脈信號CKA 以及CKB (或者是,CKC以及CKD)作爲同一信號寬度Tw的 脈波信號,將控制時脈信號CKB (或者是,控制時脈信號 CKD)的上升以及下降時序設在控制時脈信號CKA (或者 是,控制時脈信號CKC)的上升以及下降時序(亦即,高位 準的重置信號之輸入時序)之前,而將相位設定成錯開的情 況,但本發明並非被限定於此,即使將控制時脈信號CKA 和CKB (或者是,控制時脈信號CKC與CKD)的信號寬度設 定爲不同亦可。 總而言之,本發明的技術思想係以抑制外部輸出信號 之下降特性的劣化爲目標,至少將控制時脈信號CKB (或者 是,控制時脈信號CKD)的下降時序設定爲比信號重置動作 之開始時序(亦即,來自次段之移位區塊SBA(k+1)的移位信 號SF(k+l)之輸出時序;控制時脈信號CKC的上升時序)還 要早亦可,所以例如,相較於控制時脈信號CKA(或者是, -26- 1329291 控制時脈信號CKC)之信號寬度,將控制時脈信號CKB(或 者是,控制時脈信號CKD)的信號寬度設定爲狹窄(縮短高 位準期間)亦可,藉此,可縮短外部輸出信號GS(k)的輸出 期間並削減移位暫存器電路的消耗電力。 另外,在本實施形態中,雖說明了作爲構成移位暫存 器電路之各移位區塊的薄膜電晶體,採用η通道型的薄膜 電晶體的情況,但本發明並非被限定於此,即使有採用全 部Ρ通道型的薄膜電晶體的構成亦可。在這情況下,供給 於移位暫存器電路之各移位區塊的控制時脈信號 CKA〜 CKD、以及開始信號ST、移位信號SF(k)、外部輸出信號 GS(k)係皆設定爲高位準與低位準反轉的信號位準。 接著,參照圖面詳細地說明關於本實施形態之移位暫 存器電路的應用例。在此,說明關於可適用具有上述構成 之移位暫存器電路的畫像顯示裝置的構成例。 <第1實施例> 第5圖係表示將本發明之移位暫存器電路應用於掃描 驅動器(驅動控制裝置)的畫像顯示裝置之全體構成的槪略 構成圖。 第6圖A、B係表示第1實施例之畫像顯示裝置之構成 顯示面板的顯示像素之構成例的槪略電路圖。 •如第5圖所示,本實施例的畫像顯示裝置1 〇〇係具有 —種具備以下的構成,大致區分爲:顯示面板(顯示像素陣 列)1 1 0,以2維排列有顯示像素EM,並對應主動矩陣驅動 方式;奇數線用掃描驅動器(第1驅動控制部)120L ’在使 排列在顯示面板1 1 〇之顯示像素EM在列方向(圖面的左右 -27-
1329291 方向)上連接並延伸的掃描線中,僅連接至第奇數號 線(以下,方便起見記爲「奇數側線」)S Lo,將該奇 各顯示像素EM逐次設定(掃描)爲選擇狀態:偶數線 驅動器(第2驅動控制部)120R,在配設於顯示面板 掃描線中,僅連接至第偶數號的掃描線(以下,方便 爲「偶數側線」)SLe,將該偶數列的各顯示像素EM 定(掃描)爲選擇狀態;資料驅動器130,對列之顯 EM施加對應於顯示資料的色調信號,而該列之顯 Ε Μ係連接至使排列在上述顯示面板1 1 〇之顯示像舅 行方向(圖面的上下方向)上連接並延伸的各資料線 藉由上述奇數線用掃描驅動器120L或者偶數線用 動器120R而被設定爲選擇狀態;系統控制器140, 奇數線用掃描驅動器120L以及偶數線用掃描 120R、資料驅動器130,依照系統時脈信號等等的 序信號,產生掃描控制信號以及資料控制信號並輸 藉以控制各驅動器的動作狀態;以及顯示信號生 150’依照從畫像顯示裝置外部供給的映像信號,將 料供給至資料驅動器130,並且將上述各種時序信號 系統控制器140。 在此,顯示面板1 1 0係採用,例如眾所周之的 或反射型的液晶顯示面板、或者是將具備有機電致 件(有機EL元件)或發光二極體(LED)等等之自發光 顯示像素排列成2維狀的發光型顯示面板。 例如,在液晶顯示面板的情況下,各顯示像素 素)EM係如第6圖A所示,係具有一種具備以下的 的掃描 數列的 用掃描 1 10的 起見記 逐次設 示像素 示像素 I EM在 DL,並 掃描驅 對上述 驅動器 各種時 出之’ 成電路 顯示資 :供給至 I穿透型 :發光元 ;元件的 (液晶像 丨構成: -28- 1329291 像素電晶體(開關電路)TFT,其閘極端子(G)連接至掃描線 SL(奇數側線SLo或者是偶數側線SLe),源極端子(S)連接 至資料線DL ;液晶電容cic,像素電極連接至該像素電晶 體TFT的汲極端子(D),共通電極連接至共同信號電壓 Vcom ;以及蓄積電容cs,電容電極連接至像素電晶體TFT 的汲極端子(D),對向電極連接至共通電壓Vcs (例如,共同 信號電壓Vcon〇e 具有這種構成的顯示像素(液晶像素)EM之驅動控制方 法’如眾所周之一般,藉由將掃描信號Vsel施加至各行的 掃描線SL而使像素電晶體TFT爲ON動作並設定爲選擇狀 態、’與此時序同步而施加與顯示資料對應的色調信號電壓 Vpix至資料線DL,藉此,介由上述像素電晶體TFT,施加 _電壓至像素電極,被塡充至液晶電容Clc的液晶係被控 制1爲與上述顯示資料對應之配向狀態,各顯示像素EM被 顯示驅動。 另一方面,發光型顯示面板之各顯示像素EM,係例如 胃6圖b所示,具有一種具備以下的構成:薄膜電晶體(開 _電路)Tr21,其閘極端子連接至掃描線SL(奇數側線SLo 或者是偶數側線SLe),源極端子以及汲極端子則各自連接 至與掃描線SL並行配設的電源線VL(電源電壓Vsc)以及接 點N21;薄膜電晶體(開關電路)Tr22,其閘極端子連接至掃 描線SL ’源極端子以及汲極端子各自連接至資料線DL以 及接點N22 ;薄膜電晶體(開關電路)Tr23,其閘極端子連接 至接點N2 1,源極端子以及汲極端子各自連接至電源線VL 以及接點N22;電容器Ce,連接於接點N21和接點N22之 -29- 1329291 間;以及發光元件(例如,有機EL元件)〇EL,其陽極端子 連接至接點N22,陰極端子連接至接地電位。 具有這種構成的顯示像素之驅動控制方法(發光驅動 控制),首先,係藉由施加(高位準的)掃描信號至掃描線SL 而使薄膜電晶體Tr21'Tr 22爲ON動作並設定爲選擇狀態, 並且施加低位準的電源電壓Vsc至並行配設的電源線VL, 與此時序同步,藉由供給與顯示資料對應的色調信號(負極 性的色調信號電流)至資料線DL,使薄膜電晶體Tr23爲ON 動作’從電源線VL介由薄膜電晶體Tr23、接點N22、薄膜 電晶體Tr22,與色調信號對應的寫入電流(指定電流;參照 第6圖B中,實線箭頭)流至資料線DL方向上。這時候, 在電容器Ce係蓄積有接點N21以及N22之間(薄膜電晶體 之Tr23的閘極-源極之間)產生的電位差所對應之電荷, 作爲電壓成分而被保持(充電)》 接著’藉由斷開對掃描線SL的掃描信號(施加低位準 的掃描信號)’使薄膜電晶體Tr21、Tr22爲OFF動作並設 定爲非選擇狀態’並且施加高位準的電源電壓Vsc至電源 線VL’藉此’依照電容器Ce所保持的電壓成分,薄膜電 晶體Tr23維持爲ON狀態,所以既定的發光驅動電流(輸出 電流;參照第6圖B中,虛線箭頭)從電源線VL介由薄膜 電晶體Tr23、接點N22 ’流至有機EL元件OEL,有機EL 元件OEL發光。 在此,電容器Ce所保持的電壓成分(充電電壓),係相 當於在薄膜電晶體Tr23中流過與上述色調信號(色調信號 電流)對應的寫入電流之情況下的電位差,所以供給至有機 -30- 1329291 EL元件OEL的發光驅動電流係變得具有和該寫入電流相同 的電流値,有機EL元件OEL係以顯示資料(色調信號電流) 所對應的亮度色調來進行發光。 此外,在以下說明採用第6圖A所示之液晶像素排列 成矩陣狀之顯示面板(液晶顯示面板)的情況。 另外,奇數線用掃描驅動器12 0L以及偶數線用掃描驅 動器12 OR如第5圖所示,各自具有:移位暫存器電路121 L、 121R,其具備複數段的移位區塊,該移位區塊係對應於顯 示面板1 1 0的奇數側線SLo以及偶數側線SLe,和做成上 述的實施形態相同,由信號保持•消去部、位準反轉部、 輸出側推挽電路部以及轉送側推挽電路部所組成;以及緩 衝器電路122L、122R,將從各段之移位區塊輸出的外部輸 出信號增幅至既定的信號位準,並作爲奇數側掃描信號 V s 1 〇以及偶數側掃描信號V s 1 e,而各自逐次供給至奇數側 線SLo以及偶數側線SLe。 第7圖係表示第1實施例之畫像顯示裝置之奇數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 第8圖係表示第1實施例之畫像顯示裝置之偶數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 在此,關於和上述實施形態(參照第1圖)相同的構成’ 則賦予同一或者同等的符號來簡化其說明。此外’在此, 方便起見則說明顯示面板110之一畫面份量的掃描線數爲 242條的情況。 應用於奇數線用掃描驅動器120L的移位暫存器電路 121L’具體而言,如第7圖所示’與顯示面板之—畫 1329291 面份量的奇數側線SLo的條數(121條)對應,具備多數段 (121段)直行連接的移位區塊SBL(l)、SBL(3)、SBL(5)、. ·. SBL(k).....從系統控制器140作爲掃描控制信號而 被供給的4相時脈脈波CK1〜CK4之中,時脈脈波CK1以 及CK4係作爲控制時脈信號CKA以及CKB而被輸入至該 奇數線用掃描驅動器 120L的第奇數號之移位區塊 SBL(1)、SBL(5)、SBL(9)、· ·.,另一方面,上述 4 相時 脈脈波CK1〜CK4之中,時脈脈波CK3以及CK2係作爲控 制時脈信號CKC以及CKD而被輸入至該奇數線用掃描驅動 器 120L 的第偶數號之移位區塊 SBL(3)、SBL(7)、 SBL(1 1)、. · ·。 在此,從系統控制器1 40供給的4相時脈脈波CK 1〜 CK4,如同後述,時脈脈波CK1及CK3被設定爲反轉關係 的同時,時脈脈波CK2及CK4被設定爲反轉關係,此外, 在上述時脈脈波CK1和CK4之組合中,至少被設定爲:時 脈脈波CK4之下降時序比時脈脈波CK1之下降時序還要 早;此外,在時脈脈波CK3和CK2之組合中,至少被設定 爲:時脈脈波CK2之下降時序比時脈脈波CK3之下降時序 還要早。 另外,和上述實施形態所示之移位暫存器電路的構成 相同,從系統控制器1 40將作爲掃描控制信號而供給的掃 描開始信號STL(相當於上述的開始信號ST)以及重置信號 REL(相當於上述的重置信號RED)輸入至初段的移位區塊 SBL(l)以及最終段的移位區塊SBL(241)。 各段的移位區塊 SBL(l) ' SBL(3)、SBL(5)、· · · -32- 1329291 SBL(k)、· · ·係將從上述之轉送側推挽電路部輸出的移 位信號SFL(k)逐次轉送至次段的移位區塊,並且介由省略 圖示的緩衝器電路,將從輸出側推挽電路部輸出的外部輸 出信號GSL(k)作爲奇數側掃描信號Vslo而逐次施加至奇數 側線SLo的各個。 另外,應用於偶數線用掃描驅動器120R的移位暫存器 電路121R,具體而言,如第8圖所示,與顯示面板110之 一畫面份量的偶數側線SLe的條數(121條)對應,具備多數 段(121段)直行連接的移位區塊 SBR(2)、SBR(4)、 SBR(6)、· · · SBR(k+l)、· · ·,從系統控制器 140 作 爲掃描控制信號而被供給的4相時脈脈波CK1〜CK4之 中,時脈脈波CK1以及CK2係作爲控制時脈信號CKA以及 CKB而被輸入至該偶數線用掃描驅動器120R的第奇數號之 移位區塊 SBR(2)、SBL(6)、SBL(10)、· · ·,另一方面, 上述4相時脈脈波CK1〜CK4之中,時脈脈波CK3以及CK4 係作爲控制時脈信號CKC以及CKD而被輸入至該偶數線用 掃描驅動器120R的第偶數號之移位區塊SBR(4)、SBL(8)、 SBL(12)、· · ·。 在此,從系統控制器140供給的4相時脈脈波CK1〜 CK4,如同後述,在上述時脈脈波CK1和CK2之組合中, 至少被設定爲:時脈脈波CK1之下降時序比時脈脈波CK2 之下降時序還要早:此外,在時脈脈波CK3和CK4之組合 中,至少被設定爲:時脈脈波CK3之下降時序比時脈脈波 CK4之下降時序還要早。 另外,和上述奇數側的移位暫存器電路121L相同,從 -33- 1329291 系統控制器1 40將作爲掃描控制信號而供給的掃描開始信 號STR (相當於上述的開始信號ST)以及重置信號RER (相當 於上述的重置信號RED)輸入至初段的移位區塊SBR(2)以 及最終段的移位區塊SBR(242)。 各段的移位區塊 SBL(2) ' SBL(4)、SBL(6)、· · · SBR(k+l)、· · ·係將從上述之轉送側推挽電路部輸出的 移位信號SFR(k+l)逐次轉送至次段的移位區塊,並且介由 省略圖示的緩衝器電路,將從輸出側推挽電路部輸出的外 部輸出信號GSR(k+l)作爲偶數側掃描信號Vsle而逐次施加 至偶數側線SLe的各個❶ 資料驅動器1 30係被控制爲:依照從系統控制器1 40 供給的資料控制信號,將從顯示信號生成電路15〇所供給 之顯示面板110的每1行份量之顯示資料讀入並保持之, 並產生該顯示資料所對應的色調信號(在本實施例中,色調 信號電壓Vpix),介由各資料線DL而將該色調信號供給至 被上述奇數線用掃描驅動器12〇L以及偶數線用掃描驅動 器120R設定成選擇狀態的各顯示像素em,並寫入該色調 信號。 顯示信號生成電路1 50係例如,從由畫像顯示裝置1 00 外部供給的映像信號抽出亮度色調信號成分以及時序信號 成分’並以顯示面板110的每〗行份量,將該亮度色調信 號成分作爲顯示資料而供給至資料驅動器13〇,並且將時序 信號成分供給至系統控制器1 4 〇。 系統控制器140係依照從顯示信號生成電路15〇供給 的時序信號’至少進行以下控制:產生如同上述的掃描控 -34- 1329291 制信號並輸出至奇數線用掃描驅動器12 0L以及偶數線用 掃描驅動器12 OR的同時,產生資料控制信號並輸出至資料 驅動器130,藉此,使各驅動器以既定的時序來進行動作, 而使奇數側掃描信號Vslo以及偶數側掃描信號Vsle、色調 信號(色調信號電壓Vpix)輸出至顯示面板1 1〇,連續地實行 在各顯示像素EM之顯示驅動動作,使顯示面板11〇顯示 基於映像信號的既定之畫像資訊。 在具有這種構成的畫像顯示裝置中,採用相同通道型 的薄膜電晶體來形成構成顯示面板上排列的顯示像素(具 備上述液晶像素和自發光元件的顯示像素)的開關元件、以 及構成作爲周邊電路的掃描驅動器(特別是上述的移位暫 存器電路部)或資料驅動器的開關元件,藉此,能在單一面 板基板上將顯示面板部以及周邊電路部構成爲一體。藉 此,能實現裝置規模小型薄型化的同時,能將製造過程共 同化、簡單化並實現低成本的畫像顯示裝置。特別是,作 爲上述開關元件,藉由採用由非晶矽或氧化鋅等等的半導 體材料所組成的薄膜電晶體等等,能以簡易的製程來製造 元件特性均一的薄膜電晶體(開關元件)。 另外,在本實施例的畫像顯示裝置中,如第7圖、第 8圖所示,爲了奇數線用掃描驅動器120L以及偶數線用掃 描驅動器120R的驅動控制(詳細情況將於後述),有必要供 給各自4相的時脈脈波CK1〜CK4,但在奇數線用掃描驅動 器120L和偶數線用掃描驅動器120R,因爲能共同使用上 述4相的時脈脈波CK1〜CK4,所以從系統控制器140,作 爲掃描控制信號而被供給至奇數線用掃描驅動器120L以 -35- 1329291 及偶數線用掃描驅動器120R的時脈脈波,係全體只有4相 (4種)亦可。 此外,在本實施形態之畫像顯示裝置中,係表示了隔 著顯示面板110,將奇數線側掃描驅動器12 0L以及偶數線 側掃描驅動器120R配置成相對向(第5圖爲左右配置)的構 成,但本發明並非被限定於此,例如,亦可配置成在顯示 面板1 1 0之一邊側(例如,左右任一邊側)排列。 接著,關於具有上述構成的畫像顯示裝置之驅動控制 方法(畫像顯示動作),參照圖面並說明之。 第9圖係表示第1實施例之畫像顯示裝置的驅動控制 方法(畫像顯示動作)之一例的時序圖。 在此,適當參照並說明上述實施形態所示的移位暫存 器電路之電路構成以及驅動控制方法。 首先,第7圖、第8圖所示,4種時脈脈波CK1〜CK4 係作爲控制時脈信號CKA以及CKB及能作爲控制時脈信號 CKC以及CKD,而被供'給至奇數線用掃描驅動器120L以及 偶數線用掃描驅動器120R的各移位暫存器電路(移位區塊 SBL(k)、SBR(k+l)),而該4種時脈脈波CK1〜CK4,例如, 如第9圖所示,係被設定爲高位準的信號寬度Tp相同,並 且該高位準的信號期間係相互被設定爲在時間上以該信號 寬度Tp的1/2期間(Τρ/2)重疊》 亦即,相對於時脈脈波CK1,時脈脈波CK2係被設定 爲僅延遲時間Τρ/2份量而上升至高位準,以下相同,時脈 脈波CK3係相對於時脈脈波CK2僅延遲時間Τρ/2份量, 另外,時脈脈波CK4係相對於時脈脈波CK3僅延遲時間 -36· 1329291 Τρ/2份量,此外,時脈脈波CK1係相對於時脈脈波CK4僅 延遲時間Tp/2份量,而各自上升至高位準。 換句話說,時脈脈波CK1係被設定爲僅比時脈脈波 CK2還要早時間Τρ/2份量就下降至低位準,以下相同,時 脈脈波CK2係被設定爲僅比時脈脈波CK3還要早時間Τρ/2 份量,另外,時脈脈波CK3係被設定爲僅比時脈脈波CK4 還要早時間Τρ/2份量,此外,時脈脈波CK4係被設定爲僅 比時脈脈波CK1還要早時間Τρ/2份量,而各自下降至低位 準。 另外,來自構成奇數線用掃描驅動器120L以及偶數線 用掃描驅動器120R的各移位暫存器電路之各段的移位區 塊SBL(k) ' SBR(k+l)的移位信號SF(k)、SF(k+l)以及外部 輸出信號GSL(k)、GSR(k+l)係被設定爲在初期狀態中,全 都成爲低位準。 在被設定爲這種初期狀態的奇數線用掃描驅動器120L 以及偶數線用掃描驅動器1 20R中,與上述實施形態所示的 移位暫存器電路之驅動控制方法(信號取入•保持動作)相 同,從系統控制器1 40作爲掃描控制信號而被供給的移位 開始信號STL係在時脈脈波CK1上升至高位準的時序<tl> 之前,被輸入至奇數線用掃描驅動器120L的移位暫存器電 路之初段的移位區塊SBL(l)(<ts>〜<tl>),另外,同樣地, 作爲掃描控制信號而被供給的移位開始信號S TR係在時脈 脈波CK2上升至高位準的時序<t2>之前,被輸入至偶數線 用掃描驅動器120R的移位暫存器電路之初段的移位區塊 SBR(2)(<tO> 〜<t2>)。 -37- 1329291 藉此,在奇數線用掃描驅動器120L中,在作爲控制時 脈信號CKA而被供給至初段(第1段)的移位區塊SBL(l)的 時脈脈波CK1爲高位準的期間(時序<tl>〜<t3>),移位信號 SF(1)被輸出至次段的移位區塊SBL(3),另外,在作爲控制 時脈信號CKB而被供給的時脈脈波CK4爲高位準的期間 (時序<tO>~ <t2>),輸出成爲被施加至第1列的掃描線SLo 的掃描信號Vslo的外部輸出信號GSL(l)。此信號輸出動作 係與上述實施形態所示的移位暫存器電路之驅動控制方法 (信號重置動作)相同,一直持續到:移位信號SF(1)被取入 至次段的移位區塊SBL(3),高位準的時脈脈波CK3作爲控 制時脈信號 CKC而被供給至該移位區塊SBL(3)(時序 <t3>)。 接著,在偶數線用掃描驅動器12 0R亦相同,在作爲控 制時脈信號 CKA而被供給至初段(第1段)的移位區塊 SBR(2)的時脈脈波 CK2爲高位準的期間(時序<t2>〜 <t4>),移位信號SF(2)被輸出至次段的移位區塊SBR(4), 另外,在作爲控制時脈信號CKB而被供給的時脈脈波CK1 爲高位準的期間(時序<tl>〜 <t3>),輸出成爲被施加至第2 列的掃描線SLe的掃描信號Vsle的外部輸出信號GSR(2)。 此信號輸出動作係一直持續到:移位信號SF(2)被取入至次 段的移位區塊SB R(4),高位準的時脈脈波CK4作爲控制時 脈信號CKC而被供給至該移位區塊SBR(4)(時序<t4>)。 接著,在奇數線用掃描驅動器120L中,在作爲控制時 脈信號CKC而被供給至第2段的移位區塊SBL(3)的時脈脈 波CK3爲高位準的期間(時序<t3>〜 <t5>),根據從前段的移 -38- 1329291 位區塊SBL(l)輸出的移位信號SF(1),移位信號SF(3)被輸 出至次段的移位區塊SBL(5),另外,在作爲控制時脈信號 CKD而被供給的時脈脈波CK2爲高位準的期間(時序<t2> 〜<t4>),輸出成爲被施加至第3列的掃描線SLo的掃描信 號Vslo的外部輸出信號GSL(3)。此信號輸出動作係一直持 續到:移位信號SF(3)被取入至次段的移位區塊SBL(5),高 位準的時脈脈波CK1作爲控制時脈信號CKA而被供給至該 移位區塊S.BL(5)(時序<t5>)。 接著,在偶數線用掃描驅動器120R中,在作爲控制時 脈信號CKC而被供給至第2段的移位區塊SBR(4)的時脈脈 波CK4爲高位準的期間(時序<t4>〜 <t6>),根據從前段的移 位區塊SBR(2)輸出的移位信號SF(2),移位信號SF(4)被輸 出至次段的移位區塊SBR(6),另外,在作爲控制時脈信號 CKD而被供給的時脈脈波CK3爲高位準的期間(時序<t3> 〜<t5>),輸出成爲被施加至第4列的掃描線SLe的掃描信 號Vsle的外部輸出信號GSR(4)。此信號輸出動作係一直持 續到:移位信號SF(4)被取入至次段的移位區塊SBR(6),高 位準的時脈脈波CK2作爲控制時脈信號CKA而被供給至該 移位區塊SBR(6)(時序<t6>)。 以下,如第9圖所示,在奇數線用掃描驅動器1 20L以 及偶數線用掃描驅動器120R中,互相重複實行同樣的動 作,在各移位暫存器電路之各段移位區塊SBL(k)、SBR(k+l) 之間轉送移位信號SF(k)、SF(k+l),並輸出外部輸出信號 GSL(k)、GSR(k+l),藉此,因爲與被配設在顯示面板1 10 的各列之掃描線 SL(SLo ' SLe)所對應的掃描信號 -39- 1329291
Vsel(Vslo、Vsle)被逐次輸出,所以能在每列以既定的週期 將被排列在顯示面板110的各顯示像素EM設定爲選擇狀 態》 然後,與被設定爲選擇狀態的各行的顯示像素EM之 時序同步,從資料驅動器130介由各行的資料線DL來供給 顯示資料所對應的色調信號(色調信號電壓Vpix,或是,色 調信號電流Ipix),藉此,顯示資料被寫入至各顯示像素 EM,例如,液晶的配向狀態變化。因此,在被設定爲選擇 狀態的各列,藉由進行同樣的顯示資料之寫入動作,在顯 示面板110顯示基於映像信號的既定之畫像資訊。 如這般,爲了將被配設在顯示面板110的全部掃描線 SL逐次設定爲選擇狀態(掃描),因爲從奇數線用掃描驅動 器120L以及偶數線用掃描驅動器120R,相互逐次輸出掃 描信號至奇數側線SLo以及偶數側線SLe亦可,所以1掃 描期間(1幀期間)的奇數線用掃描驅動器1 2 0 L以及偶數線 用掃描驅動器120R之各動作頻率,係與僅採用單—掃描驅 動器的習知構成相比,實質上爲1/2的動作頻率而爲優良。 因此,以動作頻率低的掃描驅動器來良好地顯示驅動 掃描線(掃描線)數量比較多且動作頻率高的顯示面板,並 且在構成奇數線用掃描驅動器以及偶數線用掃描驅動器的 移位暫存器電路上’採用電子移動度比較低的薄膜電晶 體’所以例如’能採用製程簡易的非晶矽電晶體等等,能 實現成本低的畫像顯示裝置。 特別是在本實施例中’係被設定爲:藉由採用具備上 述實施形態之移位暫存器電路的掃描驅動器(奇數線用掃 -40- 1329291 描驅動器以及偶數線用掃描驅動器),在重置動作的開始時 序(相當於轉送用的控制時脈信號CKA或CKC下降,移位 區塊之間的各移位信號的轉送動作結束之時序)之前,掃描 用的控制時脈信號CKB或CKD下降,成爲掃描信號的外部 輸出信號之輸出動作結束(低位準的外部輸出信號被輸 出)。 藉此,即使在採用電子移動度低、元件特性隨時間劣 化顯著的非晶矽電晶體等等而構成移位暫存器電路的情況 下,構成各移位區塊之輸出部的開關元件中,藉由特性劣 化小的開關元件(亦即,相當於構成上述輸出側推挽電路部 30的薄膜電晶體Trl7),因爲能控制外部輸出信號的信號 特性(特別是,下降動作),所以即使是長期間驅動掃描驅 動器的情況下,也能使外部輸出信號的信號位準迅速地變 化(下降至低位準),能實現畫像顯示特性穩定的畫像顯示 裝置。 另外’在具備由本實施例所示的液晶顯示像素所組成 之顯示面板的畫像顯示裝置中,一般知道在被設置在各顯 示像素EM的像素電晶體TFT爲OFF動作的時候,會發生 像素寫入電壓的變動(偏差)Δν,特別是知道由於掃描信號 (外部輸出信號)的下降特性之鈍化或延遲,而該電壓變動 △ V的値會變化(變小)。 因此’在畫像顯示裝置的出貨階段和開啓電源時等 等,對應於上述電壓變動△ V的値,即使將被施加至液晶 電容之共同電極的共同信號電壓V com的中心電壓修正到 最適當値的情況下,因長時間驅動畫像顯示裝置(掃描驅動 -41 - 1329291 器),掃描信號的下降特性劣化時,電壓變動Δν的値就變 化。因此,會有共同信號電壓Vcom的中心電壓係從最適 當値脫離,在顯示畫像上發生閃爍,或產生液晶烙印的問 題。 藉由本實施例的畫像顯示裝置,如同上述,在長時間 驅動掃描驅動器之後,因爲可抑制掃描信號(外部輸出信號) 之信號特性(下降特性)的劣化,所以能抑制上述電壓變動 △ V的變化。藉此,能實現畫像資訊之顯示特性或顯示面 板之耐久性優良的畫像顯示裝置。 此外,在本實施例中,作爲控制時脈信號CKA以及CKB 或者CKC以及CKD而被選擇的時脈脈波CK1〜CK4,係被 設定爲在時間上相互以每信號寬度Tp的1 /2期間而重疊, 所以從奇數線用掃描驅動器1 20L以及偶數線用掃描驅動 器120R被交互輸出的掃描信號Vslo、Vsle係在相鄰的掃描 線(奇數側線SLo或偶數側線SLe)之間,高位準的期間(亦 即,顯示像素EM的選擇期間)一部分重疊,但在此情況下, 因爲藉由各掃描信號Vslo、Vsle即將下降至低位準的時序 (即,成爲非選擇狀態的時序)之前的信號位準,來決定被 寫入至顯示像素EM的色調信號(色調信號電壓Vpix),所以 上述選擇期間(掃描信號Vslo、Vsle成爲高位準的期間)在 相鄰的掃描線之間重複(顯示資料寫入動作),藉此,不會 發生顯示動作上的故障。 另外,在本實施例的畫像顯示裝置中,在各掃描驅動 器的移位暫存器電路上轉送用的控制時脈信號CKA、CKC 以及掃描用的控制時脈信號CKB、CKD係從4相的時脈脈 -42- 1329291 波CK1〜CK4而被選擇,轉送用的控制時脈信號和掃描用 的控制時脈信號係因爲被設定爲只有偏移(移位)時脈脈波 之信號寬度Tp的1 /2的關係,所以例如,藉由適當地使單 —時脈脈波的上升(或者下降)時序(相位)偏移’產生上述4 相的時脈並供給至各掃描驅動器亦可。 <第2實施例> 接著,參照圖面說明關於本實施形態之移位暫存器電 路的第2實施例。 第10圖係表示第2實施例之畫像顯示裝置之奇數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 第11圖係表示第2實施例之畫像顯示裝置之偶數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 在此,關於與上述第1實施例相同的構成,附加相同 或者同等的符號來簡化其說明。此外,本實施例的畫像顯 示裝置之全體構成係與上述第1實施例(參照第5圖)相 同,所以省略其說明》 首先,在本實施例中,控制時脈信號CKA以及CKC係 作爲掃描控制信號而從系統控制器140被供給至奇數線用 掃描驅動器120L以及偶數線用掃描驅動器120R之各移位 暫存器電路(移位區塊SBL(k)、SBR(k+l)),而該控制時脈 信號CKA以及CKC係被設定爲上述第1實施例所示的4 種(4相)時脈脈波CK1〜CK4的任一個,另一方面,控制時 脈信號CKB以及CKD係被設定爲具有各時脈脈波CK1〜 CK4之信號寬度(高位準時間寬度)Tp的1/2信號寬度(Tp/2) 之4種時脈脈波CK11〜CK14的任一個。 -43- 1329291 被應用於奇數線用掃描驅動器120L的移位暫存器電 路121L係具體而言,如第10圖所示,與上述第1實施例 相同,與配設於顯示面板1 1 0之奇數側線SLo的條數(例 如,1 2 1條)對應,具備多數段(1 2 1段)連接的移位區塊 SBL(l)、SBL(3)、SBL(5)、· · · SBL(k)、· · ·,對於第 奇數號之移位區塊 SBL(l)、SBL(5)、SBL(9)、· · ·,在 輸入有作爲控制時脈信號CKA的時脈脈波CK1的同時,輸 入有作爲控制時脈信號CKB的時脈脈波CK11。另一方面, 對於第偶數號之移位區塊SBL(3)、SBL(7)、SBL(11)..... 在輸入有作爲控制時脈信號CKC的時脈脈波CK3的同時, 輸入有作爲控制時脈信號CKD的時脈脈波CK13。 另外,被應用於偶數線用掃描驅動器12 0R的移位暫存 器電路121R係具體而言,如第11圖所示,與配設於顯示 面板1 1 0之偶數側線SLe的條數(例如,1 2 1條)對應,具備 多數段(121段)連接的移位區塊 SBR(2)、SBR(4)、 SBR(6) ' · · · SBR(k+l).....對於第奇數號之移位 區塊SBR(2)、SBR(6)、SBR(10)、. · ·,在輸入有作爲控 制時脈信號CKA的時脈脈波CK2的同時,輸入有作爲控制 時脈信號CKB的時脈脈波CK12。另一方面,對於第偶數 號之移位區塊SBR(4)、SBR(8)、SBR(12)' ·..,在輸入 有作爲控制時脈信號CKC的時脈脈波CK4的同時,輸入有 作爲控制時脈信號CKD的時脈脈波CK14。 在此,從系統控制器140而被供給至奇數線用掃描驅 動器120L以及偶數線用掃描驅動器120R的時脈脈波CK1 〜CK4以及CK1 1〜CK14的關係,係如同後述,時脈脈波 -44- 1329291 CK11係被設定爲與時脈脈波CK1同步上升至高位準,並且 僅提早時間Tp/2下降至低位準,以下相同,時脈脈波CK 12 係被設定爲與時脈脈波CK2同步上升至高位準,並且僅提 早時間Tp/2下降至低位準,另外,時脈脈波CK13係被設 定爲與時脈脈波CK3同步上升至高位準,並且僅提早時間 Tp/2下降至低位準,此外,時脈脈波CK14係被設定爲與 時脈脈波CK4同步上升至高位準,並且僅提早時間Tp/2下 降至低位準。 接著,參照圖面並說明關於本實施例之畫像顯示裝置 的驅動控制方法(畫像顯示動作)。 第12圖係表示第2實施例之畫像顯示裝置的驅動控制 方法(畫像顯示動作,)之一例的時序圖。 在此,關於與上述第1實施例相同的控制動作,簡化 其說明。 本實施例的畫像顯示裝置的驅動控制方法係具體而 言,首先,在被設定爲初期狀態(各移位暫存器電路之移位 區塊SBL(k)的移位信號SF(k)以及外部輸出信號GSL(k)係 被設定爲低位準的狀態)的奇數線用掃描驅動器120L中, 在時脈脈波CK1上升至高位準的時序<tl>之前(時序<ts>〜 <tl>,移位開始信號STL係被輸入至初段(第1段)的移位 區塊SBL(l),另外,在被設定爲初期狀態(各移位暫存器電 路之移位區塊SBR(k+l)的移位信號SF(k+l)以及外部輸出 信號GSL(k+l)係被設定爲低位準的狀態)的偶數線用掃描 驅動器120R中,在時脈脈波CK2上升至高位準的時序<t2> 之前(時序<t〇>〜<t2>)’移位開始信號STR係被輸入至初段 -45- 1329291 (第1段)的移位區塊SBR(2)。 藉此,在奇數線用掃描驅動器12 0L中,在高位準的時 脈脈波CK1被供給至初段的移位區塊SBL(l)的期間(時序 <tl>〜<t3>),移位信號 SF(1)被輸出至次段的移位區塊 SBL(3),另外,供給高位準的時脈脈波CK11(控制時脈信號 CKB)的期間(時序<tl>〜<t2>),輸出成爲被施加至第1列之 掃描線SLo的掃描信號Vslo的外部輸出信號GSL(l)。在 此,移位信號SF(1)的信號輸出動作係一直持續到從次段的 移位區塊SBL(3)輸出作爲重置信號的移位信號SF(3)爲止 (亦即,供給高位準的時脈脈波CK3至移位區塊SBL(3)爲 止)(時序<t3>)。 接著,在偶數線用掃描驅動器120R中也同樣地,在高 位準的時脈脈波CK2被供給至初段的移位區塊SBR(2)的期 間(時序<t2>〜 <t4>),移位信號SF(2)被輸出至次段的移位 區塊SBR(4),另外,供給高位準的時脈脈波CK12(控制時 脈信號CKB)的期間(時序<t2>〜 <t3>),輸出成爲被施加至 第2列之掃描線SLe的掃描信號Vsle的外部輸出信號 GSR(2)。在此,移位信號SF(2)的信號輸出動作係一直持續 到從次段的移位區塊SBR(4)輸出作爲重置信號的移位信號 SF(4)爲止(亦即,供給高位準的時脈脈波CK4至移位區塊 SBL(4)爲止)(時序 <t4>)。 接著,在奇數線用掃描驅動器120L中,在時脈脈波 CK3(控制時脈信號CKC)被供給至第2段的移位區塊SBL(3) 的期間(時序<t3>〜<t5>),根據上述移位信號SF(1),移位 信號SF(3)被輸出至次段的移位區塊SBL(5),另外,供給時 -46 - 1329291 脈脈波 CK13(控制時脈信號 CKD)的期間(時序<t3>〜 <t4>),輸出成爲被施加至第3列之掃描線SLo的掃描信號 Vslo的外部輸出信號GSL(3)。在此,移位信號SF(3)的信 號輸出動作係一直持續到從次段的移位區塊SBL(5)輸出移 位信號SF(5)爲止(供給時脈脈波CK1至移位區塊SBL(5)爲 止)(時序<t5>)。 接著,在偶數線用掃描驅動器120R中,在時脈脈波 CK4(控制時脈信號CKC)被供給至第2段的移位區塊SBR(4) 的期間(時序<M>〜<t6>),根據上述移位信號SF(2),移位 信號SF(4)被輸出至次段的移位區塊SBR(6),另外,供給時 脈脈波 CK14(控制時脈信號 CKD)的期間(時序<t4>〜 <t5>),輸出成爲被施加至第4列之掃描線SLe的掃描信號 Vsle的外部輸出信號GSR(4)。在此,移位信號SF(4)的信 號輸出動作係一直持續到從次段的移位區塊SBR(6)輸出移 位信號SF(6)爲止(供給時脈脈波CK2至移位區塊SBL(6)爲 止)(時序<t6>)。 以下,如第12圖所示,在奇數線用掃描驅動器120L 以及偶數線用掃描驅動器120R中,互相重複實行同樣的動 作,在各移位暫存器電路之各段的SBL(k)、SBR(k+l)之間 轉送移位信號 SF(k)、SF(k+l),並輸出外部輸出信號 GSL(k)、GSR(k+l),藉此,因爲與被配設在顯示面板11〇 的各列之掃描線 SL(SLo、SLe)所對應的掃描信號 Vsel(Vslo ' Vsle)被逐次輸出,所以能在每列以既定的週期 將被排列在顯示面板1 1 0的各顯示像素EM設定爲選擇狀 態。 -47- 1329291 因此,在本實施例中’爲了將被配設在顯示面板no 的全部掃描線SL(SLo、SLe)逐次設定爲選擇狀態(掃描), 因爲從奇數線用掃描驅動器120L以及偶數線用掃描驅動 器120R相互逐次輸出掃描信號Vsel(Vsl〇、Vsle),所以1 掃描期間(1幀期間)的奇數線用掃描驅動器120L以及偶數 線用掃描驅動器120R之各動作頻率,係與僅採用單一掃描 驅動器的習知構成相比,爲1/2的動作頻率而爲優良^ 藉此,以動作頻率低的掃描驅動器來良好地顯示驅動 掃描線(掃描線)數量比較多且動作頻率高的顯示面板,並 且在構成奇數線用掃描驅動器以及偶數線用掃描驅動器的 移位暫存器電路上,採用電子移動度比較低的薄膜電晶 體’所以例如,能採用製程簡易的非晶矽電晶體等等,能 實現成本低的畫像顯示裝置。 特別是在本實施例的驅動控制方法中,相較於轉送用 的控制時脈信號CKA、CKC,掃描用的控制時脈信號CKB、 CKD係被設定爲信號寬度較短,且被設定爲與轉送用的控 制時脈信號CK A、CKC同步上升,並且在轉送用的控制時 脈信號CKA、CKC下降(或者是,重置信號的上升)之前下 降。 藉此,即使在各移位區塊之輸出部採用元件特性隨時 間劣化顯著的非晶矽電晶體等等的情況下,進一步將控制 掃描信號(外部輸出信號)之信號位準的開關元件(亦即,相 當於構成上述輸出側推挽電路部30的薄膜電晶體Tr 17)的 ON動作期間縮短,能抑制隨著元件特性劣化的掃描信號 (外部輸出信號)之下降特性劣化,並且減少鄰接的列之間 -48- 1329291 掃描信號在時間上相互重疊而造成浪費的信號輸出動作, 能減低該掃描信號之產生所消費的電力。 此外,在上述的各實施例中,雖然僅說明了將本發明 的移位暫存器電路以及此驅動控制方法應用於畫像顯示裝 置(液晶顯示裝置或EL顯示裝置等等)的掃描驅動器的情 況’但本發明並非被限定於此。總而言之,因爲本發明的 移位暫存器電路以及驅動控制裝置係以既定的時序(週期) 來逐次輸出信號,所以以既定的時序逐次選擇如上述排列 成矩陣狀的功能要素(顯示像素等等的負載)並設定(掃描) 爲驅動狀態亦可,例如,作爲具備由具有薄膜電晶體構造 的多數光感測器(讀取像素)所組成的感測器陣列(讀取像素 陣列)的畫像讀取裝置之掃描驅動器也能良好地適用。 【圖式簡單說明】 第1圖係表示本發明之移位暫存器電路之實施形態的 槪略構成圖。 第2圖係表示被應用於本實施形態之移位暫存器電路 的移位區塊之一例的功能區塊圖。 第3圖係表示被應用於本實施形態之移位暫存器電路 的移位區塊之具體電路構成圖。 第4圖係表示被應用於本實施形態之移位暫存器電路 的移位區塊之驅動控制動作的時序圖。 第5圖係表示將本發明之移位暫存器電路應用於掃描 驅動器的畫像顯示裝置之全體構成的槪略構成圖。 第6圖A、B係表示第1實施例之畫像顯示裝置之搆成 顯示面板的顯示像素之構成例的槪略電路圖。 -49- 1329291 第7圖係表示第1實施例之畫像顯示裝置之奇數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 第8圖係表示第1實施例之畫像顯示裝置之偶數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 第9圖係表示第1實施例之畫像顯示裝置的驅動控制 方法(畫像顯示動作)之一例的時序圖。 第10圖係表示第2實施例之畫像顯示裝置之奇數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 第11圖係表示第2實施例之畫像顯示裝置之偶數線用 掃描驅動器的移位暫存器電路之一例的槪略構成圖。 第12圖係表示第2實施例之畫像顯示裝置的驅動控制 方法(畫像顯示動作)之一例的時序圖。 第13圖係表示被應用於習知技術之液晶顯示裝置的 掃描驅動器(移位暫存器電路部)之一例的主要部分構成 圖。 【主要元件符號說明】 CKV、 CKVB 時 脈 信 號 GOUT 掃 描 信 Qt^ SBA 移 位 區 塊 OUTS 輸 出 端 子 SF 移 位 信 號 OUTG 輸 出 端 子 GS 外 部 輸 出 信 號 RST 重 置 端 子 RED 重 置 信 號 TCA、 TCB 時 脈 端 子 CKA〜 CKD 控 制 時 脈 信 Otfe -50- 1329291
10 信號保持·消去部 20 位準反轉部 30 輸出側推挽電路部 40 轉送側推挽電路部 Tr 1 1〜Tr18 薄膜電晶體 IN 輸入端子 N 1 1 〜N 1 4 接點 Vdd 高電位電壓 Vss 低電位電壓 100 畫像顯示裝置 1 10 顯示面板 EM 顯示像素 120L 奇數線用掃描驅動器 SLo 奇數側線 120R 偶數線用掃描驅動器 SLe 偶數側線 130 資料驅動器 DL 資料線 140 系統控制器 150 顯示信號生成電路 TFT 像素電晶體 Clc 液晶電容 Cs 蓄積電容 Vcs 共通電壓 V c o m 共同信號電壓 Vpix 色調信號電壓 SL 掃描線 VL 電源線 V s c 電源電壓 -51 - 1329291
Tr21〜Tr23 N21〜N22 OEL Ce 122L 、 122R SBL、SBR CK1 〜CK4 CK1 1 〜CK14 薄膜電晶體 接點 有機EL元件 電容器 緩衝器電路 移位區塊 時脈脈波 時脈脈波
-52-

Claims (1)

1329291 正替換買 第95 1 08496號「移位暫存器電路及驅動控;裝置丨惫利案· (2010年2月8日修正) 十、申請專利範圍: 1.—種移位暫存器電路,其具備以下: 縱續連接的複數段信號保持電路; 該各信號保持電路,係具備: 輸入控制電路,其被施加輸入信號,並取入保持該 輸入信號; 輸出控制電路,其被施加第1控制時脈信號,並輸 出和被保持的該輸入信號以及該第1控制時脈信號之時 序相應的輸出信號; 轉送控制電路,其被施加和第1控制時脈信號爲不 同之第2控制時脈信號,輸出和被保持於輸入控制電路 的該輸入信號以及該第2控制時脈信號之時序相應的移 位信號,並作爲該輸入信號而僅供給至次段的該信號保 持電路;以及 重置控制電路,其被施加重置信號,並將被該輸入 控制電路所保持之該輸入信號的信號位準初始化: 其中,該第1控制時脈信號及該第2控制時脈信號 具有彼此不同之第1信號位準與第2信號位準, 該第1控制時脈信號從該第1信號位準變化爲該第 2信號位準之時間點,係被設定爲比該第2控制時脈信 號從該第1信號位準變化爲該第2信號位準之時間點還 前面, 該輸出信號結束的時間點係被設定爲比該重置信號 1329291 的施加開始時間點還前面。 2.如申請專利範圍第1項之移位暫存器電路,其中,該輸 出控制電路中之該輸出信號係被和該第1控制時脈信號 被設定爲該第1信號位準的時序相應地輸出, 該第1控制時脈信號的信號位準係被設定成:比該 重置控制電路將被該輸入控制電路所保持的該輸入信號 之信號位準初始化之動作的開始時間點還先變化成該第 2信號位準。 3·如申請專利範圍第1項之移位暫存器電路,其中,該第 1控制時脈信號成爲該第1信號位準的信號寬度和該第 2控制時脈信號成爲該第1信號位準的信號寬度係相 同, 且被設定爲:該第1控制時脈信號比該第2控制時 脈信號從該第1信號位準變化成該第2信號位準的時間 點還要先從該第1信號位準變化成該第2信號位準。 4·如申請專利範圍第1項之移位暫存器電路,其中,該第 1控制時脈信號成爲該第1信號位準的信號寬度係被設 定成比該第2控制時脈信號成爲該第1信號位準的信號 寬度還要短, 且被設定爲:該第1控制時脈信號比該第2控制時 脈信號從該第1信號位準變化成該第2信號位準的時間 點還要先從該第1信號位準變化成該第2信號位準。 5.如申請專利範圍第1項之移位暫存器電路,其中,該複 數段的信號保持電路之中,該第1控制時脈信號以及該 第2控制時脈信號係被供給至第奇數段的該信號保持電 -2- 1329291 路, 分別爲該第1控制時脈信號以及該第2控制時脈信 號的反轉相位之第3控制時脈信號以及第4控制時脈信 號係被供給至第偶數段的該信號保持電路。 6. 如申請專利範圍第1項之移位暫存器電路,其中,次段 的該信號保持電路之該轉送控制電路產生的該移位信號 係作爲該重置控制電路之該重置信號而被輸入。 7. 如申請專利範圍第6項之移位暫存器電路,其中,該重 置信號係以成爲該第2控制時脈信號之反轉相位的時序 而被輸入。 8. 如申請專利範圍第1項之移位暫存器電路,其中,該輸 入控制電路係至少具備第1開關電路,其係該輸入信號 被供給至電流路的一端側以及控制端子,並且第1接點 被連接至另一端側; 該輸出控制電路係至少具備:第2開關電路,其係 該第1控制時脈信號被供給至電流路的一端側,並且輸 出該輸出信號的第2接點被連接至另一端側,該第1接 點被連接至控制端子:以及第3開關電路,其係該電源 電壓被連接至電流路的一端側,並且該第2接點被連接 至另一端側,該第1接點的電位之反轉電位被施加至控 制端子; 該重置控制電路係至少具備第4開關電路,其係該 第1接點被連接至電流路的一端側,並且該電源電壓被 連接至另一端側,該重置信號被供給至控制端子; 該轉送控制電路係至少具備··第5開關電路,其係 1329291 劃線本 該第2控制時脈信號被供給至電流路的一端側,並且輸 出有該移位信號的第3接點被連接至另一端側,該第1 接點被連接至控制端子;以及第6開關電路,其係既定 的電源電壓被連接至電流路的一端側,並且該第3接點 被連接至另一端側’該第1接點的電位之反轉電位被施 ' 加至控制端子。 • 9.如申請專利範圍第8項之移位暫存器電路,其中,該輸 出控制電路係至少只在該輸出信號的輸出期間,使該第 φ 2開關電路ON動作,並介由該第2接點而輸出該輸出 信號, 在該輸出信號的非輸出期間,使該第3開關電路 ON動作,並介由該第2接點而輸出該輸出信號。 10. 如申請專利範圍第1項之移位暫存器電路,其中,該各 信號保持電路係被構成爲包含由具有單一通道極性的場 效電晶體所組成的複數開關電路。 11. 如申請專利範圍第10項之移位暫存器電路,其中,該 0 電場效果電晶體係使用由非晶砂所組成之半導體材料的 薄膜電晶體。 ·· 12.如申請專利範圍第10項之移位暫存器電路,其中,該 . 電場效果電晶體係使用由氧化辞所組成之半導體材料的 薄膜電晶體。 13·—種驅動控制裝置,係逐次輸出將複數像素被2維排列 的像素陣列之各列的像素設定爲選擇狀態的掃描信號, 該驅動控制裝置係具備以下: 移位暫存器電路’其由縱續連接的複數段信號保持 1329291 電路所組成: 該各信號保持電路,係具備: 輸入控制電路,其被施加輸入信號,並取入保持該 輸入信號; 輸出控制電路,其被施加第1控制時脈信號,並輸 出和被保持的該輸入信號以及該第1控制時脈信號之時 序相應之成爲該掃描信號的輸出信號; 轉送控制電路,其被施加和第1控制時脈信號爲不 同之第2控制時脈信號,輸出和被保持於輸入控制電路 的該輸入信號以及該第2控制時脈信號之時序相應的移 位信號,並作爲該輸入信號而僅供給至次段的該信號保 持電路;以及 重置控制電路,其被施加重置信號,並將被該輸入 控制電路所保持之該輸入信號的信號位準初始化; 其中,該第1控制時脈信號及該第2控制時脈信號 具有彼此不同之第1信號位準與第2信號位準, 該第1控制時脈信號從該第1信號位準變化爲該第 2信號位準之時間點,係被設定爲比該第2控制時脈信 號從該第1信號位準變化爲該第2信號位準之時間點還 刖面, 該輸出信號結束的時間點係被設定爲比該重置信號 的施加開始時間點還前面。 14.如申請專利範圍第13項之驅動控制裝置,其中,該驅 動控制裝置係具備: 第1驅動控制部,其係將該掃描信號逐次輸出至該 1329291 像素陣列之第奇數列的該像素;以及 第2驅動控制部,其係將該掃描信號逐次輸出至該 像素陣列之第偶數列的該像素。 15.如申請專利範圍第13項之驅動控制裝置,其中,該輸 出控制電路中之該輸出信號係被和該第1控制時脈信號 被設定爲該第1信號位準的時序相應地被輸出, 該第1控制時脈信號的信號位準係藉被設定成:比 該重置控制電路將該輸入控制電路所保持的該輸入信號 之信號位準初始化之動作的開始時間點還先變化成該第 2信號位準。 1 6 .如申請專利範圍第1 3項之驅動控制裝置,其中,該第1 控制時脈信號成爲該第1信號位準的信號寬度和該第2 控制時脈信號成爲該第1信號位準的信號寬度係相同, 且被設定爲:該第1控制時脈信號比該第2控制時 脈信號從該第1信號位準變化成該第2信號位準的時間 點還要先從該第1信號位準變化成該第2信號位準。 17.如申請專利範圍第13項之驅動控制裝置,其中,該第1 控制時脈信號成爲該第1信號位準的信號寬度係被設定 成比該第2控制時脈信號成爲該第1信號位準的信號寬 度還要短, 且被設定爲:該第1控制時脈信號比該第2控制時 脈信號從該第1信號位準變化成該第2信號位準的時間 點還要先從該第1信號位準變化成該第2信號位準。 1 8 .如申請專利範圍第1 3項之驅動控制裝置,其中,該複 數段的信號保持電路之中,該第1控制時脈信號以及該 -6- 1329291 第2控制時脈信號係被供給至第奇數段的該信號保持電 路, 分別爲該第1控制時脈信號以及該第2控制時脈信 號的反轉相位之第3控制時脈信號以及第4控制時脈信 號係被供給至第偶數段的該信號保持電路。 ' 19.如申請專利範圍第13項之驅動控制裝置,其中,次段 * 的該信號保持電路之該轉送控制電路產生的該移位信號 係作爲該重置控制電路之該重置信號而被輸入。 φ 20.如申請專利範圍第13項之驅動控制裝置,其中,該各 信號保持電路係被構成爲包含由具有單一通道極性的場 效電晶體所組成的複數開關電路。 21.如申請專利範圍第20項之驅動控制裝置,其中,該複 數像素的各個係具有包含由具有單一通道極性的至少一 個場效電晶體所組成之開關電路的構成, 該驅動控制裝置係被一體地設置在形成有該像素陣 列的基板上。 φ 22.如申請專利範圍第20項之驅動控制裝置,其中,構成 該像素陣列以及該驅動控制裝置的該場效電晶體係使用 由非晶矽所組成之半導體材料的薄膜電晶體。 23·如申請專利範圍第 20項之驅動控制裝置,其中,構成 該像素陣列以及該驅動控制裝置的該場效電晶體係使用 由氧化鋅所組成之半導體材料的薄膜電晶體。 24 ·如申請專利範圍第1 3項之驅動控制裝置,其中,該像 素陣列係複數顯示像素被排列成2維狀的顯示像素陣 列。 1329291 2 5 .如申請專利範圍第1 3項之驅動控制裝置,其中,該像 素陣列係複數讀取像素被排列成 2維狀的讀取像素陣 歹!J °
TW095108496A 2005-03-15 2006-03-14 Shift register circuit and drive control apparatus TWI329291B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005072710A JP4899327B2 (ja) 2005-03-15 2005-03-15 シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置

Publications (2)

Publication Number Publication Date
TW200703176A TW200703176A (en) 2007-01-16
TWI329291B true TWI329291B (en) 2010-08-21

Family

ID=37002780

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095108496A TWI329291B (en) 2005-03-15 2006-03-14 Shift register circuit and drive control apparatus

Country Status (6)

Country Link
US (1) US7733320B2 (zh)
JP (1) JP4899327B2 (zh)
KR (1) KR100770119B1 (zh)
CN (1) CN1835063B (zh)
HK (1) HK1095192A1 (zh)
TW (1) TWI329291B (zh)

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4654923B2 (ja) * 2006-01-26 2011-03-23 カシオ計算機株式会社 シフトレジスタ回路、及び表示駆動装置
JP4990034B2 (ja) * 2006-10-03 2012-08-01 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP5299730B2 (ja) * 2006-10-13 2013-09-25 Nltテクノロジー株式会社 表示装置
CN100583295C (zh) * 2007-02-09 2010-01-20 群康科技(深圳)有限公司 移位寄存器及液晶显示装置
KR101393635B1 (ko) * 2007-06-04 2014-05-09 삼성디스플레이 주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
JP5312758B2 (ja) * 2007-06-13 2013-10-09 株式会社ジャパンディスプレイ 表示装置
GB2452278A (en) * 2007-08-30 2009-03-04 Sharp Kk A scan pulse shift register for an active matrix LCD display
GB2452279A (en) * 2007-08-30 2009-03-04 Sharp Kk An LCD scan pulse shift register stage with a gate line driver and a separate logic output buffer
FR2920907B1 (fr) * 2007-09-07 2010-04-09 Thales Sa Circuit de commande des lignes d'un ecran plat a matrice active.
EP2189988B1 (en) * 2007-09-12 2012-12-12 Sharp Kabushiki Kaisha Shift register
JP5241724B2 (ja) * 2007-09-12 2013-07-17 シャープ株式会社 シフトレジスタ
TWI376658B (en) * 2007-10-29 2012-11-11 Novatek Microelectronics Corp Shift register circuit
JP5190281B2 (ja) * 2008-03-04 2013-04-24 株式会社ジャパンディスプレイイースト 表示装置
TWI392908B (zh) * 2008-05-16 2013-04-11 Au Optronics Corp 顯示裝置
JP4816686B2 (ja) * 2008-06-06 2011-11-16 ソニー株式会社 走査駆動回路
JP5472781B2 (ja) * 2008-10-08 2014-04-16 Nltテクノロジー株式会社 シフトレジスタ及び表示装置並びにシフトレジスタの駆動方法
JP5248395B2 (ja) * 2009-04-01 2013-07-31 浜松ホトニクス株式会社 固体撮像素子及びその製造方法、放射線撮像装置及びその製造方法、並びに固体撮像素子の検査方法
JP2010281914A (ja) * 2009-06-03 2010-12-16 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP2010281993A (ja) * 2009-06-04 2010-12-16 Sony Corp 表示装置、表示装置の駆動方法および電子機器
TWI381640B (zh) * 2009-07-14 2013-01-01 Au Optronics Corp 具雙向傳輸機制之移位暫存器電路
JP5208277B2 (ja) * 2009-07-15 2013-06-12 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置
CN101644867B (zh) * 2009-09-03 2011-05-18 上海广电光电子有限公司 液晶显示器的栅极线驱动装置
US20110151677A1 (en) 2009-12-21 2011-06-23 Applied Materials, Inc. Wet oxidation process performed on a dielectric material formed from a flowable cvd process
JP5436324B2 (ja) 2010-05-10 2014-03-05 三菱電機株式会社 シフトレジスタ回路
TWI427587B (zh) * 2010-05-11 2014-02-21 Innolux Corp 顯示器
KR101992889B1 (ko) * 2012-08-08 2019-06-25 엘지디스플레이 주식회사 쉬프트 레지스터
KR101419248B1 (ko) * 2012-09-28 2014-07-15 엘지디스플레이 주식회사 쉬프트 레지스터
KR101407315B1 (ko) * 2013-02-28 2014-06-13 엘지디스플레이 주식회사 쉬프트 레지스터
KR102028992B1 (ko) * 2013-06-27 2019-10-07 엘지디스플레이 주식회사 쉬프트 레지스터
KR102072678B1 (ko) * 2013-07-09 2020-02-04 삼성디스플레이 주식회사 유기 발광 표시 장치
WO2015033838A1 (ja) * 2013-09-04 2015-03-12 シャープ株式会社 アクティブマトリクス基板、表示パネル及びそれを備えた表示装置
TWI502578B (zh) 2013-12-05 2015-10-01 Au Optronics Corp 閘極驅動器
KR20150120620A (ko) * 2014-04-18 2015-10-28 삼성전자주식회사 디스플레이 드라이버 ic와 이를 포함하는 디스플레이 시스템
TWI486959B (zh) * 2014-05-05 2015-06-01 Au Optronics Corp 移位暫存器電路
CN104021764B (zh) * 2014-06-18 2016-06-29 上海和辉光电有限公司 一种发光信号控制电路
TWI541814B (zh) * 2014-10-03 2016-07-11 友達光電股份有限公司 移位暫存裝置
CN105989794B (zh) * 2015-01-29 2018-10-02 上海和辉光电有限公司 Oled显示装置
TWI563514B (en) * 2015-06-05 2016-12-21 Au Optronics Corp Shift register circuit
WO2017006815A1 (ja) * 2015-07-09 2017-01-12 シャープ株式会社 シフトレジスタ、それを備えた表示装置、およびシフトレジスタの駆動方法
US9824658B2 (en) * 2015-09-22 2017-11-21 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuit and liquid crystal display device
KR102427396B1 (ko) * 2015-10-30 2022-08-02 엘지디스플레이 주식회사 표시장치
TWI571848B (zh) * 2015-11-06 2017-02-21 友達光電股份有限公司 閘極驅動電路
CN205282054U (zh) 2016-01-05 2016-06-01 北京京东方显示技术有限公司 一种移位寄存器单元、栅极驱动电路及显示面板
KR102385833B1 (ko) * 2017-11-27 2022-04-12 엘지디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
CN110085160B (zh) * 2019-04-04 2020-09-01 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
US11830437B2 (en) * 2020-07-17 2023-11-28 Sharp Kabushiki Kaisha Display device
CN114038434B (zh) * 2021-11-09 2023-03-07 深圳创维-Rgb电子有限公司 液晶面板上电时序控制电路、方法、液晶面板及显示装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4109237A1 (de) 1991-03-11 1992-11-26 Paul Merkle Dividierschaltung
US5949398A (en) * 1996-04-12 1999-09-07 Thomson Multimedia S.A. Select line driver for a display matrix with toggling backplane
JP3202655B2 (ja) 1997-05-29 2001-08-27 日本電気株式会社 シフトレジスタ装置、その駆動方法
KR100430099B1 (ko) * 1999-03-02 2004-05-03 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
JP3911923B2 (ja) * 1999-09-27 2007-05-09 カシオ計算機株式会社 シフトレジスタ及び電子装置
JP3997674B2 (ja) * 1999-12-09 2007-10-24 カシオ計算機株式会社 シフトレジスタ及び電子装置
JP3535067B2 (ja) 2000-03-16 2004-06-07 シャープ株式会社 液晶表示装置
US6611248B2 (en) 2000-05-31 2003-08-26 Casio Computer Co., Ltd. Shift register and electronic apparatus
JP3873165B2 (ja) * 2000-06-06 2007-01-24 カシオ計算機株式会社 シフトレジスタ及び電子装置
KR100666320B1 (ko) 2000-07-18 2007-01-09 삼성전자주식회사 시프트 레지스터 및 그를 채용한 액정표시장치의 구동 회로
JP4310939B2 (ja) 2001-06-29 2009-08-12 カシオ計算機株式会社 シフトレジスタ及び電子装置
JP4593071B2 (ja) * 2002-03-26 2010-12-08 シャープ株式会社 シフトレジスタおよびそれを備えた表示装置
JP4391128B2 (ja) * 2002-05-30 2009-12-24 シャープ株式会社 表示装置のドライバ回路およびシフトレジスタならびに表示装置
US6845140B2 (en) * 2002-06-15 2005-01-18 Samsung Electronics Co., Ltd. Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
GB2397710A (en) 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
KR100913303B1 (ko) * 2003-05-06 2009-08-26 삼성전자주식회사 액정표시장치
TWI263191B (en) * 2003-11-18 2006-10-01 Ind Tech Res Inst Shift-register circuit
US7298084B2 (en) * 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes

Also Published As

Publication number Publication date
TW200703176A (en) 2007-01-16
JP2006260621A (ja) 2006-09-28
CN1835063A (zh) 2006-09-20
US7733320B2 (en) 2010-06-08
US20060210012A1 (en) 2006-09-21
KR100770119B1 (ko) 2007-10-24
HK1095192A1 (en) 2007-04-27
KR20060100243A (ko) 2006-09-20
CN1835063B (zh) 2010-09-15
JP4899327B2 (ja) 2012-03-21

Similar Documents

Publication Publication Date Title
TWI329291B (en) Shift register circuit and drive control apparatus
JP7315469B2 (ja) シフトレジスタユニットおよびその駆動方法、ゲート駆動回路および表示装置
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
TWI331339B (en) Shift register circuit and display drive device
US9123310B2 (en) Liquid crystal display device for improving the characteristics of gate drive voltage
JP4713246B2 (ja) 液晶表示素子
US7499518B2 (en) Shift register and image display apparatus containing the same
TWI422156B (zh) 具低功率損耗之移位暫存器
JP5568510B2 (ja) 半導体装置及びアクティブマトリクス型表示装置
TWI412231B (zh) 顯示面板上之移位暫存器結構
JP5230853B2 (ja) 走査信号線駆動回路およびそれを備えた表示装置
WO2021223579A1 (zh) 像素驱动电路及驱动方法、移位寄存器电路、显示装置
US8456408B2 (en) Shift register
US20180053471A1 (en) Shift register module and display driving circuit thereof
CN110503927B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US20090278785A1 (en) Displays
JP3809750B2 (ja) シフトレジスタ及び電子装置
JP2005251348A (ja) シフトレジスタ回路及びその駆動制御方法
JP2014035543A (ja) 走査駆動装置およびその駆動方法
JP2024016236A (ja) シフトレジスタユニット、ゲート駆動回路、表示装置及び駆動方法
CN110114817B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
JP2005251335A (ja) シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置
JP2009229683A (ja) 表示装置
CN113971936A (zh) 显示面板及其驱动方法
KR102029749B1 (ko) 게이트 구동부 및 이를 포함하는 평판표시장치