TWI241689B - Semiconductor device including insulated-gate field-effect transistor, and method for manufacturing the same - Google Patents

Semiconductor device including insulated-gate field-effect transistor, and method for manufacturing the same Download PDF

Info

Publication number
TWI241689B
TWI241689B TW092130921A TW92130921A TWI241689B TW I241689 B TWI241689 B TW I241689B TW 092130921 A TW092130921 A TW 092130921A TW 92130921 A TW92130921 A TW 92130921A TW I241689 B TWI241689 B TW I241689B
Authority
TW
Taiwan
Prior art keywords
film
metal
effect transistor
region
gate
Prior art date
Application number
TW092130921A
Other languages
English (en)
Other versions
TW200416960A (en
Inventor
Koji Matsuo
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of TW200416960A publication Critical patent/TW200416960A/zh
Application granted granted Critical
Publication of TWI241689B publication Critical patent/TWI241689B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28097Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being a metallic silicide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/823842Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different gate conductor materials or different gate conductor implants, e.g. dual gate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823864Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Description

1241689 為此’在藉由姓刻來使第一閘極材料剝離之工序中,p V 通道MISFE丁之閘極絕緣膜一定會暴露於氣體或藥液等之 姓刻藥劑’而在表面產生化學反應。此外,在隨後的洗淨 工序等中’藉由化學反應之金屬污染等去除用藥液也會導 致同樣的反應現象。 閘極絕緣膜方面,特別在近來微細化大幅進展的過程中 ’已經薄膜化至能以原子層計算之程度。因此,在如上述 般地使閘極絕緣膜暴露於氣體或藥液的情況中,即使選擇 在巨觀上不會對閘極絕緣膜造成蝕刻的蝕刻藥劑,然而在籲 微觀上仍會發生閘極絕緣膜均勻性劣化的問題。 積體電路方面,乃以如何使製造階段的閘極絕緣膜電氣 絕緣特性能夠在長時間的產品使用中避免經時劣化以確保 可罪性為重。由於,上述不均勻性為其可靠性受到不良影 響及發生偏差的原因,因此為非常重大的問題。 本發明便係有鏗於此而發明,其目的在於提供一種臨界 值電壓易於控制且包含絕緣閘極型場效電晶體(其具有閘 極絕緣膜可靠性優良之閘極構造)之半導體裝置及其製造% 方法。. 【發明内容】 為了解決上述課題,依本發明之包含有絕緣閘極型場效 電晶體之半導體裝置方面,其特徵為包含:半導體基體; 疋件分離區域,其係設置於上述半導體基體上,包圍第一 · 及第二疋件區域;Ν通道場效電晶體,其係形成於上述第一 · 元件區域,並且至少閘極膜接觸到閘極絕緣膜的區域係由ν 89085 1241689 上述t屬硬化物所構成;及?通道場效電晶體’其係形成於 “一兀件區域’並且閘極膜係由與上述第一金屬矽化 =包含之金屬相異金屬所形成之第二金屬發化物、由上 迷第-金屬石夕化物所含材料之金屬、及具有上述第一金属 夕化物相同組成材料且矽含量少於上述第一金屬矽化物之 第二金屬々化物中之至少—者所構成;且,上述N通道場效 電晶體之與上述閘極絕緣膜接觸之上述間極膜的功函數係 小於上述Pit道場效電晶趙之與上㈣極絕㈣接觸之上 述閘極膜的功函數。 曰依本發明,#由N通道場效電晶冑之間極及?通道場效電 晶體之閘極採用互異之金屬矽化物,可得到臨限值電壓易 於控制且具有在閘極構造中閘極絕緣膜可靠性優良之絕緣 閘極型場效電晶體的半導體裝置。 此外,本發明之包含絕緣閘極型場效電晶體之半導體裝 置的製造方法方面,其特徵為包含:在半導體基體上形成 疋件分離區域後,形成由上述元件分離區域所包圍通道 場效電晶體區域及由上述元件分離區域所包圍之p通道場 效電晶體區域的工序;在上述半導體基體上形成絕緣膜之 工序;在上述絕緣膜上形成導電膜之工序;對應於圖案化 之上述導電膜’自我整合地在上述N通道場效電晶體區域及 上述P通道場效電晶體區域上形成源極及沒極區域之工序 ,在上述導電膜周圍形成側壁絕緣膜之工序·,去除上述閘 極區域之上述導電膜及上述絕緣膜後,形成由上述側壁絕 緣膜所包圍之空間區域之工序; 89085 1241689
在又上述空間區域所包圍之上述N通道場效電晶體區域v 及上述P通道場效電晶體區域上形成閘極絕緣膜之工序;在 上述空間區域内之上述閘極絕緣膜上形成第一金屬矽化物 膜之工序;在上述P通道場效電晶體區域上,形成與上述第 一金屬矽化物膜所含金屬相異之金屬膜之工序;及將上述p 通道場效電晶體區域之第一金屬矽化物膜轉換成包含上述 第一金屬矽化物所包含之金屬相異之金屬所形成之第二金 屬矽化物、上述第一金屬矽化物所含材料之金屬、及具有 上述第一金屬矽化物相同組成材料且矽含量少於上述第一 H 金屬矽化物之第三金屬矽化物中至少一種之膜的熱處理工 序。 # 依本發明,當P通道場效電晶體區域之閘極以第一金屬矽 化物膜形成後,無需使該膜剝離,便可將與上述第一金屬 石夕化物所含之金屬相異之金屬所形成之第二金屬石夕化物組 成材料之金屬膜形成於上述第一金屬矽化物上,藉由施以
熱處理而產生兩者間的固相反應,轉換成由上述第二金屬 石夕化物、及上述第一金屬矽化物所含材料之金屬與具有上 述第一金屬矽化物相同組成材料且矽含量少於上述第一金 屬石夕化物之第三金屬矽化物中至少一種所構成之層。因此 ’可在不導致P通道場效電阻之閘極絕緣膜劣化的情況下, 形成具有之功函數比N通道場效電晶體之閘極為大之P通 道場效電晶體之閘極。 【實施方式】 以下’ 一面參照圖式,一面說明本發明之實施方式。 89085 -9- 1241689 (第一實施方式) 圖1 (a)至圖4(j)係依工序順序以本發明之包含、絕緣閘極 型場效電晶體之半導體裝置用之製造方法的第一實施方式 為示之剖面圖。此外,圖4(j)所示的為本發明之包含絕緣閘 極型場效電晶體之半導體裝置的第一實施方式。本實施方 式中,雖然形成有N通道MISFET及P通道MISFET雙方,然 而在圖1(a)至圖2(f)的工序中,則僅顯示N通道MISFET之區 域做為代表。圖3(g)之後,則顯示有N通道MISFET及P通道 MISFET雙方。 首先’如圖1(a)所示,在P型矽基板1〇1之表面區域上, 藉由STI法(淺槽分離法)或]:0(:03法(區域氧化法),選擇性 地形成氧化膜,做為元件分離區域1 〇2。接著,以離子植入 法植入摻雜量釣為1E12 cm·2〜1E14 cm·2左右之硼離子,隨 後’施以例如1 〇秒鐘的急速加熱,使導入之雜質活性化, 形成P型井區域l〇la。元件分離區域1〇2所圍之p型井區域 1〇la則成為n通道MISFET區域。 接者’形成會在隨後的工序中加以去除之虛設構造。亦 即’藉由熱氧化法成長出約例如6 nm之石夕氧化膜。接下來 ,為了控制N通道MISFET之臨限值電壓,以離子植入法來 導入P型雜質。接下來,以CVD法成長出多晶矽膜約例如1〇〇 nm ’並且成長出石夕氮化膜約20 nm。接著,以光姓刻法、 及乾式蝕刻法等來對上述膜進行圖案化,形成用以構成虛 设構造之第一封蓋膜、導電膜104、及絕緣膜1〇3。接下 來’以完成圖案化之第一封蓋膜1〇5、導電膜1〇4、及絕緣 89085 1241689 膜103做為光罩,藉由離子植入法形成擴張區域1〇6及1〇7 , 。亦即’植入砷離子或燐離子約1E13 cm·12至5E15 cm·2左 右後,例如施以數秒的急速加熱,使得導入之雜質活性化 。此外,也可不對絕緣膜i 03施以圖案化,而在藉由離子注 入法形成擴張區域106及107後,再對絕緣膜1〇3圖案化。 接下來,如圖1(b)所示,藉由CVD法在矽基板1〇1的整面 上形成矽氮化膜20至40 nm後,藉由RIE法進行異向性钱刻 ,使側壁絕緣膜108連接於虛設構造,選擇性地殘留於其周 圍。接著,植入摻雜量約為1E15 cnT12至1E16 cm·2左右之_ 砷離子或燐離子後,例如施以950°C 10秒的急速加熱,形成 擴張區域109及110。 尚且,雖然未圖示,在以濺鍍法在石^基板1 〇 1整面上形成 鈷膜後,施以熱處理,使其僅與源極及汲極區域109及110 的矽層進行反應,轉換成鈷矽化物層,在源極及汲極區域 109及11〇上選擇性地形成第一金屬矽化物電極層m及112 。接著,藉由蝕刻處理選擇性地去除殘餘之鈷膜。
接下來,如圖1(c)所示,以CVD法在矽基板101整面上形 成矽氧化膜後,以CMP法對上述絕緣膜進行研磨直至第一 封蓋膜105及側壁絕緣膜108上面露出為止,使表面平坦化 ’選擇性地使層間絕緣膜113殘留。 接下來,如圊2(d)所示,例如利用燐酸,對應於矽氧化 膜形成之層間絕緣膜113,選擇性地去除由矽氮化膜形成之 第一封蓋膜105。更進一步地’例如以氟等之鹵原子自由基、 為用之餘刻技術,對應於石夕氧化膜113及石夕氣化膜所形成之* 89085 -11- 1241689 側壁絕緣膜118,選擇性地去除由多晶矽膜所形成之導電膜, 1 04。此外,藉由以稀氟酸去除絕緣膜丨〇3,形成後述之埋 有閘極絕緣膜及閘極之空間區域1 〇8a。 接下來,如圖2(e)所示,將高介電體絕緣膜之铪氧化膜 113a以CVD法或濺鍍法來疊層於石夕基板ιοί的整面上。接著 ’將鎢矽化物膜113b以CVD法或濺鍍法來疊層。再進一步 ’如圖2(f)所示,利用CMP法對矽基板1〇1表面整體進行研 磨而加以平整化,使鎢矽化物膜113b及給氧化膜113a掩埋 於空間區域108a而殘留,而成為做為N通道MISFET之閘極籲 之用的第一金屬矽化物膜11 5及閘極絕緣膜114。 藉由上述,可形成出N通道MISFET。P頻道MISFET方面 ,有關井區域、擴張區域、及源極與汲極區域之製造工序 ’能以與N通道MISFET相同之製造工序,選擇適當的條件 下來形成。亦即,所導入之雜質的導電型係採異於N通道 MISFET者,在導入雜質之際,係將光罩被覆於n通道 MISFET側。圖3及圖4所示的隨後工序中,乃一併圖示有n 通道MISFET及P通道MISFET,顯示了用以形成p通道® MISFET之電極的工序。 首先,如圖3(g)所示,為了防止N通道MISFET之閘極所 包含之第一金屬矽化物膜115及閘極絕緣膜114的反應,乃 將鈦氮化膜以濺鍍法等疊層於矽基板1 〇 1整面上後,利用光 蝕刻技術及蝕刻技術進行選擇性加工,使得鈦氮化膜僅殘 , 留於N通道MISFET形成區域,成為阻障金屬膜116。 · 接下來,如圖3(h)所示,將白金膜以例如濺鍍法等來疊· 89085 -12· 1241689 層於矽基板101上,成為p通道MISFET之閘極之組成材料為, 用之第一金屬膜117。再者,將鈦氮化膜以濺鍍法等疊層成 為第二均蓋膜118。接著,實施熱處理時,p通道misfet之 第一金屬矽化物膜115上所形成之第一金屬膜117會與第一 金屬矽化物膜115產生固相反應。 亦即,基本的反應中,鎢矽化物會分解成鎢及矽,鎢會 析出,而矽會與白金結合而形成白金矽化物。亦即,如圖 3(1)所示,白金矽化物會做為第二金屬矽化物膜119而成為p 通道MISFET之閘極。然而,第二金屬矽化物膜j 19也含有_ 鎢,而該固相反應中之鎢的作用方面,會依鎢矽化物中之 石夕組成比或熱處理條件等而有所變化,而鎢之存在形態也 會依此而有所變化。有關此一内容將後述。 另一方面,N通道MISFET之閘極中,為抑制第一金屬膜 117下方所形成之阻障金屬膜116因為第一金屬膜117之構 成原子而擴散至第一金屬矽化物膜114及與其產生反應,第 一金屬矽化物膜115係保留成原狀。 接著’如圖4(j)所示,藉由CMP技術及蝕刻技術等去除第® 二封蓋膜118、未反應之第一金屬膜117、及阻障金屬膜u 6 ,實施表面之平整化。 隨後’將未圖示之Si02等之層間絕緣膜疊層於矽基板101 整面。在該層間絕緣膜上形成接觸孔,於成為N通道MISFET 閘極之第一金屬矽化物膜丨15、成為p通道mISFet閘極之第 , 二金屬石夕化物膜119、成為源極與汲極之電極層的第一金屬. 石夕化物電極層111及112上形成A1及Cu等之金屬配線。更進· 89085 -13- 1241689 一步地,視必要重覆實施層間絕緣膜之疊層及金屬配線之, 形成而形成多層配線構造後,在矽基板1〇1整面上被覆表面 保護膜’在研磨墊(pad)部上開口,形成依本發明之具有 MISFET半導體裝置之第一實施方式。 接著’對於先前所述之成為P通道MISFET閘極之第二金 屬矽化物膜119的構造,依圖5做如下之說明。第二金屬石夕 化物膜11 9之構造係以白金矽化物為主,而鎢的存在形態係 依鎢石夕化物膜及白金膜兩者之厚度、鎢矽化物膜中之石夕與 鎢之組成比、及反應時之熱處理條件等而有所差異。 _ 首先’以圖5(a)繪示第一構造例。在此構造例中,第二金 屬矽化物膜119中,在與閘極絕緣膜丨14相接觸之部份形成 有鎢析出層121,此外,白金矽化物層12〇中存在有鎢粒子 U2。再者,鎢析出層121及鎢粒子122有時會有含有矽的情 況發生,此外,有時也會做為其結晶構造而含有鎢矽化物 的情況發生。然而,由於該鎢矽化物係構成N通道misfet 閘極用之由成為第一金屬矽化物之鎢矽化物析出矽後而成 者’因此,矽含量比第一金屬矽化物為低。亦即,做為鎢鲁 矽化物,具有矽含量異於第一金屬矽化物之第三金屬矽化 物的形態。再者’在以下之第二構造例至第四構造例中, 也同樣會有含有上述第三金屬矽化物的情況發生。 、接著,圖5(b)所繪示的為第二金屬矽化物膜119之第二構 k例。鎢析出層121並未被覆於閘極絕緣膜114整 一 份右占 叫 一邵 · 白金石夕化物層12〇連接於閘極絕緣膜η4。接著,圖· 所、會不的為第二金屬矽化物膜丨19之第三構造例。閘極絕緣、 89085 1241689 。此外,為P通道MISFET閘極之第三金屬矽化物膜所具之, 矽組成比,係以小於鎢組成比為佳。更進一步地,第一金 屬矽化物所含之金屬除了鎢之外,尚有鉬、鈦、鍅 '铪、 妲、及鈮等。另一方面,第二金屬所含之金屬方面,除了 白金以外’尚有把及錢。 依本實施方式,P通道MISFET中,能夠在閘極絕緣膜表 面不暴露於蝕刻氣體或藥液等的情況下,形成具有與N通道 MISFET閘極相異材料之閘極。為此,可得到]^通道1^18叩丁 閘極及P通道MISFET閘極均具有適當的功函數,易於控制籲 臨限值電壓,且包含絕緣閘極型場效電晶體(其具有閘極絕 緣膜可靠性優良之閘極構造)之半導體裝置及其製造方法。 (第二實施方式) 對於依本發明之具有絕緣型場效電晶體之半導體裝置的 製造方法之第二實施方式,依圖6進行說明。由工序開始乃 至於將第一金屬矽化物掩埋於虛設構造之空間部為止,係 同圖1 (a)至圖2(f)所示之第一實施方式的工序。因此,將以 圖6(a)至(c)所繪示之剖面圖來依序說明圖2(f)以後之工序% 。此外,圖6(c)繪示有依本發明之具有絕緣型場效電晶體 之半導體裝置的第二實施方式。 圖6中,左側所繪示的為n通道MISFET區域,右側所搶示 的為P通道MISFET區域。為防止N通道MISFET閘極所包含 之第一金屬矽化物膜115及閘極絕緣膜114發生反應,如圖 6(a)所示,以CVD法或濺鍍法等在矽基板ι〇1整面上疊層出· 石夕氮化膜後,以光蝕刻技術及蝕刻技術等施以選擇性的圖 89085 -16· 1241689 案化’而使第一阻障絕緣膜123僅殘留於N通道MISFET區域> 。雖然第一實施方式採用了鈦氮化膜,然而本實施方式中 ’做為在氧環境中進行熱處理也不會氧化的材料,採用了 例如矽氮化膜。 接著’以濺鍍法等疊層出白金膜,成為p通道MISFET閘 極所含材料的第一金屬膜117。更進一步地,以濺鍍法等疊. 層出鈦氮化膜,成為第二封蓋膜丨丨8。隨後,施以熱處理時 ’如圖6(b)所示,P通道MISFEt閘極上形成之第一金屬膜117 會與其下之第一金屬矽化物膜115起固相反應,p通道_ MISFET電極會成為第二金屬矽化物膜丨19。 接著’以藥液選擇性地去除第二封蓋膜丨丨8。然後,以5〇〇 °c進行氧環境之熱處理時,未反應白金之第一金屬膜117 不會氧化’其下之白金石夕化物中之石夕原子會移動至表面而 優先氧化,進而在P通道MISFET閘極上面形成矽氧化膜。 該石夕氧化膜係做為第二阻障絕緣膜丨24。接著,如圖6(c)所 示,以第二阻障絕緣膜124為光罩,以王水等來選擇性地去 除未反應之第一金屬膜117。更進一步地,也以燐搜等來去I 除第一阻障層123。 之後,將未圖示之Si〇2等層間絕緣膜疊層於矽基板整面 。在該層間絕緣膜上開出接觸孔,於成為N通道MISFET閘 極之第一金屬矽化物膜115、成為p通道MISFET閘極之第二 金屬矽化物膜119、成為源極與汲極之電極層的第一金屬矽 化物電極層111及112上形成A1及Cii等之金屬配線。更進一 · 步地,視必要重覆實施層間絕緣膜之疊層及金屬配線之形 89085 -17- 1241689 成而形成多層配線構造後,在矽基板整面上被覆表面保護· 膜,在研磨塾(pad)部上開口,形成依本發明之具有misfET 半導體裝置之第二實施方式。 依本實施方式,P通道MISFET中,能夠在閘極絕緣膜表 面不暴露於蝕刻氣體或藥液等的情況下,形成具有與1^通道 MISFET閘極相異材料之閘極。為此,可得到n通道MISFET 閘極及P通道MISFET閘極均具有適當的功函數,易於控制 臨限值電壓,且包含絕緣閘極型場效電晶體(其具有閘極絕 緣膜可靠性優良之閘極構造)之半導體裝置及其製造方法。籲 此外’由於能夠以成為阻障絕緣膜之石夕氧化膜做為光罩 ,去除未反應白金及阻障絕緣膜。因此,能夠在未損傷P 型MISFET閘極的情況下,形成MISFET。 (第三實施方式) 圖7(a)至圖10(k)係以工序順序繪示本發明之具有絕緣型 場效電晶體之半導體裝置的製造方法相關之第三實施方式 的剖面圖。此外,圖l〇(k)為本發明之包含絕緣閘極型場效 電阻之半導體裝置的第三實施方式。本發明中,雖然會形® 成N通道MISFET及P通道MISFET雙方,然而在圖7(a)至圖 8(e)的工序中,則僅繪示n通道MISFET區域為代表。圖9(f) 以後,則繪示有N通道MISFET及P通道MISFET雙方。本實 施方式之製造方法特徵為:在實施閘極絕緣膜與閘極的成 膜後,於源極與汲極區域上面形成金屬矽化物電極層。 首先’如圖7(a)所示,做為半導體基體在P型矽基板2〇1 、 之表面區域上,藉由STI法(淺槽分離法)或LOCOS法(區域 89085 -18 - 1241689 氧:法),選擇性地形成氧化膜,做為元件分離區域2〇2。, 接著以離子植入法植入摻雜量約為1E12 cnT2〜1E14 cm-2 左右之侧離子’ 後,施以例如j 〇秒鐘的急速加熱,使導 入之雜質活性化,形成p型井區域2〇1&。元件分離區域2〇2 所圍之P型井區域2〇la則成為n通道MIS FET區域。 接著,形成在隨後的工序中會加以去除之虛設構造。亦 即藉由熱氧化法成長出約例如8 nm之石夕氧化膜^接下來 ,為了控制N通道MISFET之臨限值電壓,以離子植入法來 導入P型雜質。接下來,以CVD法成長出多晶矽膜約例如2〇〇籲 nm ’且進一步以光蝕刻法、及乾式蝕刻法等來對上述膜進 行圖案化,形成導電膜204及絕緣膜203做為虛設構造。接 下來’以完成圖案化之導電膜204及絕緣膜203做為光罩, 藉由離子植入法導入雜質,形成擴張區域2〇5及2〇6。亦即 ’植入砷離子或燐離子約1E13 cm-2至5E15 cnT2左右後,例 如施以900°C 5秒的急速加熱,使得導入之雜質活性化。 接下來,如圖7(b)所示,藉由CVD法在矽基板201的整面 上形成矽氮化膜約30 nm後,藉由RIE法進行異向性蝕刻,” 使側壁絕緣膜207連接於虛設構造,選擇性地殘留於其周圍 。接著’再植入摻雜量約為1E15 cnT2至1E16 cnT2左右之石申 離子或燐離子後,例如施以9001 1 0秒的急速加熱,形成源 極及沒極區域208及209。接著,如圖7(c)所示,將矽氮化 膜例如約10 nm疊層於矽基板表面201整面,做為第三封蓋 膜 210 〇 接著,如圖8(d)所示,例如將矽氧化膜以CVD法進行疊 89085 -19- 1241689 層,且更進一步地以CMP技術進行平整化直至第三封蓋膜, 2 1 0的上面露出為止,做成掩埋絕緣膜2丨丨。接著,選擇性 地去除在導電膜204上之為第三封蓋膜21〇之一部份的矽氮 化膜。 接著,如圖8(e)所示,例如以氟等之鹵原子自由基為用之 蝕刻技術,對應於掩埋絕緣膜2 1丨及側壁絕緣膜2〇7,選擇 性地去除導電膜204。然後,藉由以稀氟酸去除絕緣膜1〇3 ,形成後述之埋有閘極絕緣膜及閘極之空間區域2丨2。 藉由上述,可形成出尚不具有閘極絕緣膜及閘極之N通道籲 MISFET。P頻道MISFET方面,有關井區域、擴張區域、及 源極與汲極區域之製造工序,也能以與N通道MISFET相同 之製造工序,以選擇適當的條件下來形成。亦即,所導入 之雜質的導電型係採異於N通道MISFET者,在導入雜質之 際’係將光罩被覆於N通道MISFET側。 圖9及圖1〇所緣示的為如上述般形成之n通道及p通道 MISFET區域:左側所繪示的為通道MISFE丁區域,右側所 繪示的為P通道MISFET區域。首先,如圖9(f)所示,將做為® 高介電體絕緣膜之铪氧化膜以CVD法或濺鍍法而疊層於矽 基板201整面,且更進一步地,藉由以cmp法對矽基板表面 整體進行研磨加以平整化而使掩埋絕緣膜2丨丨露出,做為閘 極絕緣膜213及成為N通道MISFET閘極之第一金屬矽化物 膜 214 〇 接著’如圖9(g)所示,為防止第一金屬矽化物膜214及閘 極絕緣臈213的反應,在將鈦氮化膜以濺鍍法等成膜於矽基 89085 -20- 1241689 板20 1整面後,以光蝕刻技術及蝕刻技術施以選擇性圖案化, 而使其僅存於N通道MISFET區域,成為阻障金屬膜215。接 著’以濺鍍法等疊層出白金膜,成為P通道MISFET閘極所 含材料之第一金屬膜216。再者,以濺鍍法疊層出鈦氮化膜 ’使其成為第二封蓋膜2 1 7。 隨後,施以熱處理時,如圖9(c)所示,會產生p通道misfet 閘極區域之第一金屬矽化物膜214與其上形成之第一金屬 膜216的固相反應。結果,第二金屬矽化物膜218會形成為p 通道MISFET之閘極。接著,藉由CMP技術及蝕刻技術等去_ 除第二封蓋膜217、為未反應白金之第一金屬膜216、及阻 障金屬膜215,並且實施表面的平整化。 接著,如圖10(i)所示,以氟酸等之藥液或乾式蝕刻處理 ’選擇性地去除掩埋絕緣膜211。更進一步地,以RIE等之 乾式餘刻技術,對矽氮化膜之第三封蓋膜210施以異向性蝕 刻’使其殘留於側壁絕緣膜207之側壁,由源極及汲極區域 208及209的上面露出。 更進一步地,以濺鍍法等將鎳疊層於矽基板2〇1整面,形® 成第二金屬膜219後,如圖l〇(j)所示,施以5〇〇。〇左右之熱 處理,使得僅在源極及汲極區域208及209上有鎳石夕化物成 長’成為第'一金屬碎化物電極層220及221。接著,藉由藥 液去除未反應之第二金屬膜219。 隨後’將未圖示之Si〇2等層間絕緣膜疊層於石夕基板2〇1整 面。在該層間絕緣膜上開出接觸孔,於成為N通道MISFET . 閘極之第一金屬矽化物膜214、成為p通道MISFET閘極之第 89085 -21 - 1241689 二金屬矽化物膜2 1 8、成為源極與汲極區域之電極層的第二 . 金屬矽化物電極層220及221上形成A1及Cu等之金屬配線。 更進一步地,視必要重覆實施層間絕緣膜之疊層及金屬配 線之形成而形成多層配線構造後,在矽基板201整面上被覆 表面保護膜,在研磨墊部上開口,形成依本發明之具有 MISFET半導體裝置之第三實施方式。 依本實施方式,P通道MISFET中,能夠在閘極絕緣膜表 面不暴露於钱刻氣體或藥液等的情況下,形成具有與N通道 MISFET閘極相異材料之閘極。為此,可得到n通道MISFET _ 閘極及P通道MISFET閘極均具有適當的功函數,易於控制 臨限值電壓,且包含絕緣閘極型場效電晶體(其具有閘極絕 緣膜可靠性優良之閘極構造)之半導體裝置及其製造方法。 此外’可在具有閘極絕緣膜及閘極膜之閘極構造形成用 之較南溫的熱處理工序後,於源極及没極區域上形成石夕化 物電極層。相較於鈷及鈦等,由於鎳能夠更低溫來與石夕產 生反應而形成矽化物,因此比較適用於本實施方式。此外 ’由於鎳石夕化物具有較低的電阻,因此,對於元件的高速t 動作而言,其為優良的材料。 (第四實施方式) 圖11(a)至圖13(i)係依工序順序繪示有與本發明之具有 絕緣型場效電晶體之半導體裝置的製造方法相關之第四實 施方式的剖面圖。此外,圖13(i)為本發明之包含絕緣閘極 型場效電阻之半導體裝置的第四實施方式。本發明中,雖 然會形成N通道MISFET及P通道MISFET雙方,然而在圖 89085 -22- 1241689 11(a)至圖11(c)的工序中,則僅繪示N通道MISFET區域為代 , 表。圖12(a)以後,則繪示有n通道MISFET及P通道MISFET 雙方。本實施方式中,做為源極及汲極區域,乃使矽膜在 石夕基板表面做選擇性的成長,形成有高架源極(Elevated
Source)及咼架没極(Elevated Drain)區域。 首先,如圖11(a)所示,做為半導體基體在p型矽基板3(H 之表面區域上’藉由STI法(淺槽分離法)4L〇c〇s法(區域 氧化法)’選擇性地形成氧化膜,做為元件分離區域3〇2。 接著’以離子植入法植入摻雜量約為1E12 cm-2〜1E14 cnT2 · 左右之硼離子,隨後,施以例如1 〇秒鐘的急速加熱,使導 入之雜質活性化,形成P型井區域3〇la。元件分離區域3〇2 所圍之P型井區域3〇1&則成為?^通道^113?丑丁區域。 接著’形成在隨後的工序中會加以去除之虛設構造。亦 即藉由熱氧化法成長出約例如6 nm之石夕氧化膜。接下來 為了控制N通道MISFET之臨限值電壓,以離子植入法來 導入P型雜質。接著,以CVD法成長出多晶矽膜約例如1〇〇 nm,並且成長出矽氮化膜約20 nm。接著,以光蝕刻法、 及乾式蝕刻法等來對上述膜進行圖案化,形成虛設構造所 包含之第一封蓋膜305、導電膜304、及絕緣膜303。接下來 以το成圖案化之第一封蓋膜3〇5、導電膜3〇4、及絕緣膜 3〇3做為光罩,藉由離子植入法形成擴張區域306及307。亦 P植入石申離子或燐離子約1E13 cnT12至5E15 cnT2左右後 J如施以數秒的急速加熱,使得導入之雜質活性化。 接下來,如圖U(b)所示,藉由CVD法在矽基板3〇1的整面 89085 -23- 1241689 上形成矽氮化膜20至40 nm後,藉由RIE法進行異向性蝕刻 , ,使由矽氮化膜形成之側壁絕緣膜308連接於虛設構造,殘 留於其周圍。更進一步地,在擴張區域3〇6及307上選擇性 地成長出約50 nm的矽,成為高架源極及高架汲極區域3〇9 及 310。 接著’植入摻雜量約為1E15 cnT12至1E16 cm·2左右之神 離子或燐離子後,例如施以950。(: 10秒的急速加熱,將雜質 導入尚架源極及高架沒極區域。此外,在本工序之高架源 極及南架汲極區域309及3 10形成時,藉由雜質之固相擴散籲 來同時形成擴張區域也沒有任何問題。再者,將石夕氧化膜 以CVD法疊層於矽基板3〇1前面,且更進一步地藉由CMp技 術施以平整化直至封蓋膜3 〇 5上面露出為止,成為層間絕緣 膜31卜 接下來,如圖11 (c)所示,例如利用燐酸,對應於層間絕 緣膜311,藉由蝕刻來選擇性地去除第一封蓋膜3〇5。更進 一步地,例如以氟等之鹵原子自由基為用之蝕刻技術,對 應於均為矽氮化膜之矽氧化膜311及側壁絕緣膜3〇8,選擇 性地去除導電膜304。接著,藉由稀氟酸等之藥液去除絕緣 膜303,形成後述之埋有閘極絕緣膜及閘極之空間區域3〇仏。 藉由上述,可形成出尚不具有閘極絕緣膜及閘極之n通道 MISFEhP頻道廳而方面,有關井區域、擴張區域及 源極與沒極區域之製造工序,也能以與N通道MISFET相同. 之製造工序,選擇適當的條件下來形成。亦即,所導入之· 雜質的導電型係採異於N通道MISFET者,在導入雜質之際· 89085 -24 - 1241689 ,係將光罩被覆於N通道MISFET側。 圖12及圖13所繪示的為如上述般形成之n通道及p通道 MISFE丁區域:左側所繪示的為通道MISFET區域,右側所 繪示的為P通道MISFET區域。首先,如圖12(d)所示,將做 為高介電體絕緣膜之铪氧化膜以CVD法或濺鍍法而疊層於 矽基板3 0 1整面。 接者’以C V D法或錢鍵法來使鶴碎化物成長,且更進一 步地以CMP法進行研磨直至層間絕緣膜3 11、高架源極及高 架汲極區域309及3 10由矽膜上面露出。 接著’如圖12(e)所示’以賤鍵法等叠層出白金膜,且更 進一步地以濺鍍法等疊層出鈦氮化膜後,以光蝕刻技術及 钱刻技術,選擇性地使P通道MISFET閘極之所含材料之第 一金屬膜314及第四封蓋膜315僅殘留於p通道MISFET區域 上。 隨後,施以500°C左右之熱處理,如圖12(f)所示,p通道 MISFET之第一金屬矽化物膜313與在其上形成之第一金屬 膜314會起固相反應’形成第一金屬碎化物膜316而成為P 通道MISFET之閘極。此外,P通道MISFET區域之高架源極 及南架沒極區域3 09及310中’則有使白金膜成長,形成第 三金屬矽化物電極層317及318。接著,將第四封蓋膜315 以硫酸與過氧化氫水的混合液等進行選擇性去除後,以王 水等來選擇性地去除未反應之第一金屬膜314。 接著,如圖13(g)所示,在矽基板整面上以濺鍍法等來疊 層出鈦後,以光蝕刻技術及乾式蝕刻技術等進行選擇性加 89085 -25- 1241689 工,使欽僅存於N通道MISFET區域而成為第三金屬膜319 。更進一步地,施以500°C左右之熱處理。藉此,如圖13(e) 所示’N通道MISFET區域中之高架源極及高架沒極區域309 及310上的欽會碎化物化,形成第四金属碎化物電極層320 及 321 〇 接著’藉由藥液來選擇性地去除未反應之第三金屬膜319 。藉由以上,N通道MISFET的源極及汲極區域上形成有鈦 矽化物,P通道MISFET之源極及汲極區域上形成有白金石夕 化物。 隨後,將未圖示之Si02等之層間絕緣膜疊層於矽基板301 整面。在該層間絕緣膜上形成接觸孔,於成為N通道MISFET 閘極之第一金屬矽化物膜313、成為P通道MISFET閘極之第 二金屬矽化物膜3 16、成為高架源極及高架汲極區域309及 310之電極的第三金屬矽化物電極層3 17及318、及第四金屬
矽化層320及321上分別形成A1及Cii等之金屬配線。更進一 步地,視必要重覆實施層間絕緣膜之疊層及金屬配線之形 成而形成多層配線構造後,在矽基板301整面上被覆表面保 護膜’在研座墊部土開口,形成依本發明之具有MISFET半 導體裝置之第四實施方式。 依本實施方、式,P通道MISFET中,能夠在閘極絕緣膜表 面不暴露於蝕刻氣體或藥液等的情況下,形成具有與N通道 MISFET閘極相異材料之閘極。為此,可得到n通道MISFET 閘極及P通道MISFET閘極均具有適當的功函數,易於控制-臨限值電壓’且包含絕緣閘極型場效電晶體(其具有閘極絕, 89085 -26- 1241689 緣膜可靠性優良之閘極構造)之半導體裝置及其製造方法。、 此外,藉由在N通道MISFET及P通道MISFET之高架源極 及高架沒極區域上形成金属石夕化物電極,可形成能夠更進 一步因應微細化之MISFET構造。 此外,本實施方式中,在高架源極區域及高架汲極區域 上形成金屬矽化物時,雖然N通道MISFET區域及P通道 MISFET區域係分開來實施,然而,也可利用如下方法來同 時實施。亦即,第一金屬膜314及第四封蓋膜315在形成於p 型MISFET區域後,不施以熱處理,形成第三金屬膜319。· 藉由隨後施以熱處理,可在N型MISFET區域及P型MISFET 區域上同時形成所需的金屬矽化物。 此外,P通道MISFET區域之高架源極及高架汲極區域上 形成白金矽化膜後,實施在氧化環境中的熱處理,於金屬 矽化物膜及矽膜表面上形成矽氧化膜,可使金屬矽化物難 以與其他金屬或金屬矽化物間產生反應。
此外,本發明並不侷限於上述各實施方式,基板材料可 為其他半導體或具有SOI構造之基板,此外,閘極絕緣膜除 了铪氧化膜以外,也可為Si〇2、SiOxNy、SiNx、金屬氧化 物、金屬矽化物、及上述之組合。更進一步地,也可改變 其他的絕緣膜、金屬矽化物、及導入之雜質等,可在不脫 離本發明主旨範圍内,實施種種的變更。 如上述詳細内容,依本發明可得到臨界值電壓易於控制 且包含MISFET(其具有閘極絕緣膜可靠性優良之閘極構造). 之半導體裝置及其製造方法。 89085 -27- 1241689 【圖式簡單說明】 •圖(a)至(c)係依工序順序繪示有本發明之半導體裝置之 製造方法的第一實施方式之剖面圖。 ,圖2(d)至(f)係依工序順序繪示有本發明之半導體裝置之 製造方法的第一實施方式之剖面圖。 •圖3(g)至(i)係依工序順序繪示有本發明之半導體裝置之 製造方法的第一實施方式之剖面圖。 圖4(j)係依工序順序繪示有本發明之半導體裝置之製造 方法的第一實施方式之剖面圖。 圖5(a)至(d)係繪示有本發明之半導體裝置之製造方法的 第實施方式中之P通道MISFET之種種閘極構造之刮面圓。 圖6(a).至(c)係依工序順序繪示有本發明之半導體裝置之 製造方法的第二實施方式之剖面圖。 圖7(a)至(c)係依工序順序繪示有本發明之半導體裝置之 製造方法的第三實施方式之剖面圖。 圖8(d)至(e)係依工序順序緣示有本發明之 製造方法的第三實施方式之剖面圖。 ^ - 圖(f)至(h)係依工序順序繪示有本發明之半導體裝置之 製造方法的第三實施方式之剖面圖。 圖l〇(i)至(k)係依工序順序繪示有本發明之半導體裝置 之製造方法的第三實施方式之剖面圖。 圖11 (a)至(c)係依工序順序繪示有本發明之半導艘裝置 之製造方法的第四·實施方式之剖面圖。 圖12(d)至(f)係依工序順序繪示有本發明之半導體裝置 89085 -28- 1241689 之製造方法的第四實施方式之剖面圖。 圖13(g)至(h)係依工序順j 之製造方法的第四實施方式 【圖式代表符號說明】 101 、 201 、 301 101a、201a、301a 101b 、 201b 、 301b 102 、 202 ' 302 103 > 203 - 303 104 > 204 > 304 105 - 305 106 、 107 、 205 、 206 、 306 、 108 ' 207 、 308 109 、 110 > 208 > 209 111 、 112 113-311 108a、212、308a 113a 113b 114 、 213 、 312 115 、 214 、 313 116 、 215 117 、 216 、 314 118 、 217 f繪示有本發明之半導體裝置 之剖面圖。 矽基板 p型井區域 N型井區域 元件分離區域 絕緣膜 導電膜 第一封蓋膜 307擴張區域 側壁絕緣膜 源極及没極區域 第一金屬矽化物電極層 層間絕緣膜 空間區域 铪氧化膜 鎢石夕化物膜 閘極絕緣膜 第一金屬矽化物膜 阻障金屬膜 第一金屬膜 第二封蓋膜 -29· 89085 1241689 119、 218 、 316 第二金屬矽化物膜 120 白金矽化物層. 121 嫣析出層 122 鎢顆粒 123 第一阻障絕緣膜 124 第二阻障絕緣膜 210 第三封蓋膜 211 掩埋絕緣膜 219 第二金屬膜 220、 221 第二金屬矽化物電極層 309、 310 高架源極及高架汲極區域 315 第四封蓋膜 317、 318 第三金屬矽化物電極層 319 第三金屬膜 320、 321 第四金屬矽化物電極層 89085 30-

Claims (1)

124職
弟奶2130921號專利申請案 f- 中文申請專利範圍替換本(94年6月)年/月,^日修(豹 拾、申請專利範圍·· 種包合絕緣閘極型場效電晶體之半導體裝置,其特徵 為具有: 半導體基體,· 兀件分離區域,其係設置於上述半導體基體上,包圍 弟一及第二元件區域; 、N通道場效電晶體,其係形成於上述第一元件區域, 並且至少閘極膜之接觸閘極絕緣膜的區域係由第一金 屬石夕化物所構成;及 P通道場效電晶體,其係形成於上述第二元件區域, 並且閘極膜包含選自第二金屬矽化物、金屬及第三金屬 矽化物之至少一方,該第二金屬矽化物係包含與構成上 述第一金屬矽化物之金屬相異之金屬;該金屬係上述第 :金屬矽化物之構成材料;該第三金屬矽化物係和上述 第i屬矽化物相同之構成材料且矽含量比上述第一 金屬矽化物少; 、通道場效電晶體之閘極膜的功函數比上述p通 道場效電晶體之閘極膜的功函數小。 如申請專利範圍第1項之包含絕緣間極型場效電晶體之 半‘體#置’其中上述P通道場效電晶體之閘極膜之與 2. 間極絕緣膜相接之區域包含選自第二金屬石夕化物、金屬 及第三金屬石夕化物之至少—方,該第二金屬石夕化物係包 含與構成上述第-金屬石夕化物之金屬相異之金屬;該金 屬係上述第-金屬石夕化物之構成材料;該第三金屬石夕化 O:\89\89085-940614.doc 物係和上诚楚尺^ --一一^1 比上、十、产一金屬石夕化物相同之構成材料且石夕含量 上述弟一金屬矽化物少。 半2 ί心圍第1項之包含絕緣閘極型場效電晶體之 Μ , ^ ,、中則述Ρ通道場效電晶體之閘極膜之與 閉極絕緣膜相接之F β β\ 物之至小一 2之£域包含選自金屬及第三金屬矽化 料:方’5亥金屬係上述第-金屬矽化物之構成材 構:: 物係和上述第-金屬石夕化物相同之 構成材料且石夕含量比上述第一金屬石夕化物少。 # ^圍第1項之包含絕緣閉極型場效電晶體之 t體裝置’其中作為構成上述第一金屬概之碎與 、,屬的組成比’每單位體積之上述石夕原子數為每單位體 積之上述金屬原子數的2·5倍以上。 5.如申請專利範圍第i項之包含絕緣閉極型場效電晶體之 +導體裝置’其中作為構成上述第三金屬料物之石夕盘 金屬的組成比’每單位體積之上切原子數為每單位體 積之上述金屬原子數以下。 6. 如申請專利範圍第】項之包含絕緣間極型場效電晶體之 半導體裝置,其中上述第一金屬石夕化物為石夕化鶴。 7. 如申請專利範圍第i項之包含絕緣閘極型場效電晶體之 半導體裝置,其中上述第二金屬矽化物包含選自白金、 把、及錄之金屬石夕化物之至少—種金屬矽化物。 8·如申請專利範圍第1項之包含絕緣閘極型場效電晶體之 半導體裝置’其中於上述N通道場效電晶體與上述1>通 這場效電晶體之源極及沒極區域上形成有金屬膜或金 O:\89\89085-940614.doc 1241689 &私月/说j修(勤)详換頁 屬矽化物膜。 t--—一 、 9.如申請專利範圍第8項之包含絕緣閘極型場效電晶體之 半導體裝置’其中形成於上述N通道場效電晶體之源極 及汲極區域上之上述金屬膜或金屬矽化物膜包含選自 欽、錯、給、鈕及鈮之至少一種金屬膜或金屬矽化物 膜。 10·如申請專利範圍第8項之包含絕緣閘極型場效電晶體之 半體裝置’其中形成於上述p通道場效電晶體之源極 及沒極區域上之上述金屬膜或金屬矽化物膜包含選自 白金、把及姥之至少一種金屬膜或金屬矽化物膜。 11·如申請專利範圍第丨至1〇項中任一項之包含絕緣閘極型 場效電晶體之半導體裝置,其中於上述N通道場效電晶 體與上述P通道場效電晶體之延伸區域上形成有半導體 膜作為高架源極區域及高架汲極區域。 12· —種包含絕緣閘極型場效電晶體之半導體裝置之製造 方法,其特徵為具有: 在半導體基體上形成元件分離區域後,形成由上述元 件分離區域所包圍之N通道場效電晶體區域及由上述 儿件分離區域所包圍之p通道場效電晶體區域的工序; 在上述半導體基體上形成絕緣膜之工序; 在上述絕緣臈上形成導電膜之工序; 將上述ν電膜選擇地形成圖帛而形&閉極區域之工 序; …、;^成有圖案之上述導電膜,自行對準地在上述Ν O:\89\89085-940614.doc 1241689 ρ—----——~ 私牛έ月i ν曰修(更)」下替換頁 通道場效電晶體區域及上述p通道場效電晶體區域上形 成源極及汲極區域之工序; 在上述導電膜周圍形成側壁絕緣膜之工序; 去除上述閉極區域之上述導電膜及上述絕緣膜,形成 由上述側壁絕緣膜所包圍之空間區域之工序; 在由上述空間區域所包圍之上述1^通道場效電晶體 區域及上述P通道場效電晶體區域上形成閘極絕緣膜之 工序; 屬矽化物膜之工序; 在上述P通通場效電晶體區域上形成與構成上述 一金屬矽化物膜之金屬相異之金屬膜之工序;及 將上述P通道場效電晶體區域之第一金屬矽化物 轉換成包含選自包含與構成上述第_金屬梦化物之 屬相異之i屬之第二金屬矽化物、係上一 物之構成材料之金屬及係和上述第一金屬二二 之構成材枓且矽含量比上述第一金屬矽化物少之第: 金屬矽化物之至少一種之膜的熱處理工序。 1 3 ·如申請專利範圍第i2項之 3、、、巴緣閘極型場效電晶覺 之+ V體焱置之製造方法,其中 物,# & I如 為上述第一金屬矽W 物幵/成母早位體積之矽原 于數為母早位體積之金屬肩 子數的2.5倍以上之膜。 14·如申請專利範圍第12項之包 之本道娜壯亜 3、、巴、毒間極型場效電晶體 之體裝置之製造方法,其中 Τ彳下為上述第三金屬矽化 O:\89\890S5-940614.doc ⑽年(札闷修(更)正替換页 1241689 物,形成每單位體積之矽原子數為每單位體積之金屬原 子數以下之膜。 15.如申清專利範圍第12項之包含絕緣閘極型場效電晶體 之半導體炎置之製造方法,其中作為上述第一金属石夕化 物’形成矽化鎢膜。 6.如申明專利範圍第12項之包含絕緣閘極型場效電晶體 之半‘體裝置之製造方法,其中作為上㉛第二金屬石夕化 物,藉由形成與構成上述第一金屬矽化物膜之金屬相異 孟屬膜之工序及上述熱處理工序形成選自白金、乾及 鍺之金屬矽化物之至少一種金屬矽化物膜。 17·如申清專利乾圍第12項之包含絕緣閘極型場效電晶體 之半導體裝置之製造方法,其中形成上述側壁絕緣膜之 工序與形成上述空間區域之工序間具有在上述N通道 場效電晶體與P通道場效電晶體之源極及汲極區域上形 成金屬膜或金屬矽化物膜之工序。 1 8 ·如申請專利範圍第! 2項之包含絕緣閑極型場效電晶體 之半導體裝置之製造方法’其中於上述N通道場效電晶 體與P通道場效電晶體之源極及汲極區域上形成金屬膜 或金屬矽化物膜之工序,係於上述熱處理工序後實施。 ”·如申請專利範圍第12項之包含絕緣閘極型場效電晶體 之半導體裝置之製造方法’其中於上述p通道場效電晶 體之源極及汲極區域上形成金屬膜或金屬石夕化物膜之 工序係和形成與構成上述第一金屬石夕化物膜之金屬相 異之金屬膜之工序及上述熱處理工序共同實施。 O:\89\89085-9406 !4.d〇( 1241689 /;? 2〇·如申請專利範圍第17項之包含絕緣閘極型場效電晶體 之半導體裝置之製造方法,其中於上述Ν通道場效電晶 體之源極Α汲極區域上藉由形成上㉛金屬貞或金屬石夕 化物膜之工序形成選自鈦、錯、給、组及銳之至少一種 金屬膜。 21.如申睛專利範圍第17項< 包含絕緣閘極型場效電晶體 之半‘體裝置之製造方法,其中於上述p通道場效電晶 體之源極及汲極區域上形成選自白金、鈀及铑之至少一 種金屬膜或金屬矽化物膜。 22·如申請專利範圍第12項之包含絕緣閘極型場效電晶體 之半V體虞置之製造方法,其中形成上述N通道場效電 晶體區域與P通道場效電晶體之源極及汲極區域之工序 係於上述N通道場效電晶體區域與上述p通道場效電晶 體,域上使半導體膜選擇性地成長,形《高架源極區域 及局架 >及極區域之工序。 23·如申請專利範圍第12項之包含絕緣閘極型場效電晶體 之半‘脰破置之製造方法,其中在將上述導電膜選擇地 形成圖案而形成閘極區域後,於上述^^通道場效電晶體 區域及上述P通道場效電晶體區域上形成源極與汲極區 域之前,具有以已形成圖案之上述導電膜作為遮罩,將 形成於上述半導體基體上之上述絕緣膜更進一步形成 圖案之工序。 24.如申請專利範圍第12至23項中任一項之包含絕緣閘極 型場效電晶體之半導體裝置之製造方法,其中於上述導 O:\89\89085-940614.doc
1241689 電膜周圍形成側壁絕緣膜後,在去除上述閘極區域之上 述導電膜與上述絕緣膜,形成由上述側壁絕緣膜所包圍 之空間區域之前,具有形成層間絕緣膜之工序。
O:\89\89085-940614.doc
TW092130921A 2002-11-06 2003-11-05 Semiconductor device including insulated-gate field-effect transistor, and method for manufacturing the same TWI241689B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002322094A JP4197607B2 (ja) 2002-11-06 2002-11-06 絶縁ゲート型電界効果トランジスタを含む半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200416960A TW200416960A (en) 2004-09-01
TWI241689B true TWI241689B (en) 2005-10-11

Family

ID=32171327

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092130921A TWI241689B (en) 2002-11-06 2003-11-05 Semiconductor device including insulated-gate field-effect transistor, and method for manufacturing the same

Country Status (4)

Country Link
US (2) US6967379B2 (zh)
JP (1) JP4197607B2 (zh)
CN (1) CN1260817C (zh)
TW (1) TWI241689B (zh)

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3974507B2 (ja) * 2001-12-27 2007-09-12 株式会社東芝 半導体装置の製造方法
US6849509B2 (en) * 2002-12-09 2005-02-01 Intel Corporation Methods of forming a multilayer stack alloy for work function engineering
DE10335101B4 (de) * 2003-07-31 2010-02-04 Advanced Micro Devices, Inc., Sunnyvale Verfahren zur Herstellung einer Polysiliziumleitung mit einem Metallsilizidgebiet, das eine Linienbreitenreduzierung ermöglicht
KR100597462B1 (ko) * 2003-12-31 2006-07-05 동부일렉트로닉스 주식회사 반도체 소자의 트랜지스터 제조방법
US7528024B2 (en) * 2004-05-24 2009-05-05 Texas Instruments Incorporated Dual work function metal gate integration in semiconductor devices
US20050272191A1 (en) * 2004-06-03 2005-12-08 Uday Shah Replacement gate process for making a semiconductor device that includes a metal gate electrode
JP4623006B2 (ja) 2004-06-23 2011-02-02 日本電気株式会社 半導体装置及びその製造方法
JP2006013270A (ja) * 2004-06-29 2006-01-12 Renesas Technology Corp 半導体装置およびその製造方法
US7179700B2 (en) * 2004-07-21 2007-02-20 Freescale Semiconductor, Inc. Semiconductor device with low resistance contacts
US7138323B2 (en) * 2004-07-28 2006-11-21 Intel Corporation Planarizing a semiconductor structure to form replacement metal gates
JP4163164B2 (ja) 2004-09-07 2008-10-08 株式会社ルネサステクノロジ 半導体装置およびその製造方法
JP2006108602A (ja) * 2004-09-10 2006-04-20 Toshiba Corp 半導体装置及びその製造方法
KR100568451B1 (ko) * 2004-09-14 2006-04-07 삼성전자주식회사 듀얼 게이트를 갖는 시모스 반도체소자의 제조방법
US7126199B2 (en) * 2004-09-27 2006-10-24 Intel Corporation Multilayer metal gate electrode
US7122472B2 (en) * 2004-12-02 2006-10-17 International Business Machines Corporation Method for forming self-aligned dual fully silicided gates in CMOS devices
JP2006165068A (ja) * 2004-12-02 2006-06-22 Sony Corp 半導体装置およびその製造方法
US7064025B1 (en) * 2004-12-02 2006-06-20 International Business Machines Corporation Method for forming self-aligned dual salicide in CMOS technologies
US7381608B2 (en) * 2004-12-07 2008-06-03 Intel Corporation Method for making a semiconductor device with a high-k gate dielectric and a metal gate electrode
US20060163670A1 (en) * 2005-01-27 2006-07-27 International Business Machines Corporation Dual silicide process to improve device performance
KR100719342B1 (ko) 2005-02-01 2007-05-17 삼성전자주식회사 듀얼 게이트 전극을 갖는 반도체 소자 및 그 형성 방법
JP2006245417A (ja) * 2005-03-04 2006-09-14 Toshiba Corp 半導体装置およびその製造方法
JP2006245461A (ja) * 2005-03-07 2006-09-14 Sony Corp 半導体装置およびその製造方法
US7176537B2 (en) * 2005-05-23 2007-02-13 Taiwan Semiconductor Manufacturing Company, Ltd. High performance CMOS with metal-gate and Schottky source/drain
JP2006344836A (ja) * 2005-06-09 2006-12-21 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP2007005721A (ja) * 2005-06-27 2007-01-11 Toshiba Corp 半導体装置およびその製造方法
CN100446184C (zh) * 2005-06-30 2008-12-24 中芯国际集成电路制造(上海)有限公司 多晶硅栅极掺杂方法
JP2007048926A (ja) * 2005-08-10 2007-02-22 Tokyo Electron Ltd W系膜の成膜方法、ゲート電極の形成方法、半導体装置の製造方法およびコンピュータ読取可能な記憶媒体
JP4784734B2 (ja) * 2005-09-12 2011-10-05 日本電気株式会社 半導体装置及びその製造方法
JP2007123527A (ja) * 2005-10-27 2007-05-17 Toshiba Corp 半導体装置の製造方法
JP2007157744A (ja) * 2005-11-30 2007-06-21 Toshiba Corp 半導体装置および半導体装置の製造方法
JP4557879B2 (ja) * 2005-12-09 2010-10-06 株式会社東芝 半導体装置及びその製造方法
JP2007251030A (ja) * 2006-03-17 2007-09-27 Renesas Technology Corp 半導体装置の製造方法および半導体装置
WO2007138692A1 (ja) * 2006-05-31 2007-12-06 Fujitsu Limited 半導体装置及びその製造方法
JP2008060538A (ja) * 2006-07-31 2008-03-13 Toshiba Corp 半導体装置およびその製造方法
JP2008066562A (ja) * 2006-09-08 2008-03-21 Toshiba Corp 半導体装置およびその製造方法
JP5086665B2 (ja) * 2007-03-02 2012-11-28 株式会社東芝 半導体装置およびその製造方法
JP4458129B2 (ja) * 2007-08-09 2010-04-28 ソニー株式会社 半導体装置およびその製造方法
JP5280670B2 (ja) * 2007-12-07 2013-09-04 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP2009152394A (ja) * 2007-12-20 2009-07-09 Toshiba Corp 半導体装置及びその製造方法
JP5410059B2 (ja) * 2008-10-02 2014-02-05 ルネサスエレクトロニクス株式会社 半導体装置ならびに半導体装置の製造方法
US8283734B2 (en) * 2010-04-09 2012-10-09 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-threshold voltage device and method of making same
CN101937918A (zh) * 2010-07-08 2011-01-05 芯巧科技股份有限公司 半导体结构及其制作方法
US8669155B2 (en) * 2010-09-03 2014-03-11 Institute of Microelectronics, Chinese Academy of Sciences Hybrid channel semiconductor device and method for forming the same
US8610280B2 (en) * 2011-09-16 2013-12-17 Micron Technology, Inc. Platinum-containing constructions, and methods of forming platinum-containing constructions
JP6169222B2 (ja) * 2012-01-23 2017-07-26 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US9105497B2 (en) 2013-09-04 2015-08-11 Globalfoundries Inc. Methods of forming gate structures for transistor devices for CMOS applications
KR20160108835A (ko) * 2014-01-27 2016-09-21 르네사스 일렉트로닉스 가부시키가이샤 반도체 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3285934B2 (ja) * 1991-07-16 2002-05-27 株式会社東芝 半導体装置の製造方法
JPH08153804A (ja) 1994-09-28 1996-06-11 Sony Corp ゲート電極の形成方法
JPH08130216A (ja) 1994-10-31 1996-05-21 Sony Corp 半導体装置およびその製造方法
US6261887B1 (en) 1997-08-28 2001-07-17 Texas Instruments Incorporated Transistors with independently formed gate structures and method
US6130123A (en) * 1998-06-30 2000-10-10 Intel Corporation Method for making a complementary metal gate electrode technology
US6737716B1 (en) 1999-01-29 2004-05-18 Kabushiki Kaisha Toshiba Semiconductor device and method of manufacturing the same
JP3264264B2 (ja) 1999-03-01 2002-03-11 日本電気株式会社 相補型集積回路とその製造方法
JP4237332B2 (ja) 1999-04-30 2009-03-11 株式会社東芝 半導体装置の製造方法
JP3613113B2 (ja) 2000-01-21 2005-01-26 日本電気株式会社 半導体装置およびその製造方法
JP3906020B2 (ja) 2000-09-27 2007-04-18 株式会社東芝 半導体装置及びその製造方法
US6475908B1 (en) * 2001-10-18 2002-11-05 Chartered Semiconductor Manufacturing Ltd. Dual metal gate process: metals and their silicides
JP3974507B2 (ja) 2001-12-27 2007-09-12 株式会社東芝 半導体装置の製造方法
JP2003282875A (ja) 2002-03-27 2003-10-03 Toshiba Corp 半導体装置及び半導体装置の製造方法

Also Published As

Publication number Publication date
CN1499635A (zh) 2004-05-26
TW200416960A (en) 2004-09-01
US20060011989A1 (en) 2006-01-19
US20040084734A1 (en) 2004-05-06
JP2004158593A (ja) 2004-06-03
CN1260817C (zh) 2006-06-21
JP4197607B2 (ja) 2008-12-17
US6967379B2 (en) 2005-11-22
US7179702B2 (en) 2007-02-20

Similar Documents

Publication Publication Date Title
TWI241689B (en) Semiconductor device including insulated-gate field-effect transistor, and method for manufacturing the same
TWI242263B (en) Method for fabricating semiconductor devices having silicided electrodes
KR101027107B1 (ko) 완전 변환된 반도체 금속 합금에 의한 금속 게이트mosfet
US6905922B2 (en) Dual fully-silicided gate MOSFETs
US9917014B2 (en) Vertical air gap subtractive etch back end metal
JP4144884B2 (ja) Cmosトランジスタの製造方法
JP2007081249A (ja) 半導体装置及びその製造方法
US20050156208A1 (en) Device having multiple silicide types and a method for its fabrication
JP2003017710A (ja) 2重ゲート/2重チャネルmosfet
TWI235495B (en) Semiconductor device and its manufacturing method
US20060170047A1 (en) Semiconductor device and method of manufacturing the same
TW201019419A (en) Method for fabricating semiconductor device
KR20070029799A (ko) 완전 실리사이드화 금속 게이트의 형성 방법
JP2007251030A (ja) 半導体装置の製造方法および半導体装置
US6074938A (en) Method of forming a semiconductor device comprising a dummy polysilicon gate electrode short-circuited to a dummy element region in a substrate
CN106486547B (zh) 半导体装置结构及其制造方法
JP2008034413A (ja) 半導体装置及びその製造方法
JP4086099B2 (ja) 半導体素子の形成方法
JP2001102443A (ja) 半導体装置およびその製造方法
JP2006013270A (ja) 半導体装置およびその製造方法
EP1772899A1 (en) Method for forming a silicide gate
JP2002237602A (ja) 半導体装置及びその製造方法
JP2008117842A (ja) 半導体装置、およびその製造方法
KR20010006796A (ko) 반도체 장치 및 그의 제조방법
JP2006352127A (ja) 複数の熱処理によって自己整列されたシリサイド膜を形成する方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees