TWI236134B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TWI236134B
TWI236134B TW090108084A TW90108084A TWI236134B TW I236134 B TWI236134 B TW I236134B TW 090108084 A TW090108084 A TW 090108084A TW 90108084 A TW90108084 A TW 90108084A TW I236134 B TWI236134 B TW I236134B
Authority
TW
Taiwan
Prior art keywords
base region
region
main
main surface
drain layer
Prior art date
Application number
TW090108084A
Other languages
English (en)
Inventor
Kazunari Hatade
Yoshiaki Hisamoto
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of TWI236134B publication Critical patent/TWI236134B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7804Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a pn-junction diode
    • H01L29/7805Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a pn-junction diode in antiparallel, e.g. freewheel diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7808Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a breakdown diode, e.g. Zener diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0626Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a localised breakdown region, e.g. built-in avalanching region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0873Drain regions
    • H01L29/0878Impurity concentration or distribution
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Wire Bonding (AREA)
  • Thyristors (AREA)

Description

1236134
五、發明說明(1) 技術領$ 本發明是關於半導體裝置。 技術背i 近年來,開關元件、或者作為反相器控制用元件,最引 人注目的是MOSFET和IGBT。圖25是表示作為M0SFET結構 傳統的有代表性的半導體裝置的俯視圖。該半導體裳置 151 ’在半導體基板71的上主面上形成絕緣層,在其上面 形成與外部可進行電氣連接的閘極墊86以及源極襯墊99。 圖26是表示對圖25的閘極墊82附近進行放大的局部放大 視圖。在閘極墊82的周圍,配設有連接於源極襯墊99的 極電極81 ^源極電極81通過貫穿絕緣層的栓塞“,盥、 體基板71連接。 ,、卞等 圖27疋表不沿著圖26的C-C剖面線的半導體裝置151的 面圖。如圖27所示,半導體裝置151具有半導體基抓、° 絕緣層77、閘極79、導電層80、源極電極81、閘極墊82、 以及汲極電極84。半導體基板71具有N+型高濃度汲極層 72、N-型的汲極層73、P型的主基極區74、p型的襯墊下 基極區75、以及N+型的源極區76。半導體基板71是帶 主面及下主面的石夕基板。 汲極層73形成於半導體基板71的上主面。主基極區“比 汲極層73淺-些,選擇性地形成於汲極層73中,並曝露於 上主面。襯墊下基極區75比汲極層73淺一些, 成於没極㈣中’並曝露於上主面。襯墊下基極區75,: 與主基極區74連接,冑開主基極區以呈孤立狀態。
1236134 五、發明說明(2) 在主基極區74内選擇 極區76,並曝露於上主 區,同樣,源極區7 6也 74分隔的區呈對應配置 源極區7 6。因此,在襯 而》辰度的沒極層7 2連接 導體基板71的下主面。 源極電極81是由金屬 76連接的同時,通過貫 基極區7 5。閘極7 9是由 隔開絕緣層7 7的一部分 極區76之間的區域即通 層77中。 閘極塾8 2是由金屬形 中,隔開絕緣層7 7與襯 配設於絕緣層7 7上。閘 83連接於導電層8〇。導 於閘極7 9。導電層8 〇是 靠近於半導體基板71的 態埋設於絕緣層7 7。汲 半導體基板71的下主面 圖28是半導體基板71 阻率的曲線圖。如圖2 8 7 2的連接部位的電阻率 性地形成比主基極區7 4淺一些的源 面。主基極區7 4被分隔成許多個 被分隔成許多個區,並與主基極區 。在襯墊下的基極區75中,不形成 墊下的基極區75内不存在通道區。 於汲極層7 3的下主面側,曝露於半 形成的,在與主基極區74和源極區 穿絕緣層7 7的检塞9 2連接於槪塾下 多晶矽形成的,在主基極區7 4中, 的閘極絕緣膜7 8與,,汲極層7 3和源 道區”呈對置狀態,被埋設於絕緣 成的’在半導體基板71的上主面 塾下基極區7 5的曝露面呈對置狀態 極墊82通過埋設於絕緣層77的栓塞 電層80通過圖中未示出的通路連接 由多晶矽形成的,在比閘極墊8 2更 上主面的部位,與上主面呈對置狀 極電極84是由金屬形成的,連接於 〇 的 >及極層7 3和南濃度沒極層7 2的電 所不’於汲極層7 3和高濃度汲極層 务生階梯型變化,而在汲極層7 3和
90108084.ptd 第6頁 1236134
鬲濃度汲極層7 2各自的内部的電阻率基本上保 =_ 。該特性曲線是沿著圖29和圖30所示的步驟圖形=勻狀態 基板71後獲得的。即,在半導體基板71的形成步驟=導體 先準備好相當於高濃度汲極層72的基板,然=田,百 大法形成汲極層73。 更運用延伸長 、由於半導體裝置151具有上述的結構,因此能夠 述動作。對源極電極8 1施加接地電位、而對汲極 加正電位元的狀態下,如果對閘極79施加臨限電=4 = 閘極電壓時,則於主基極區74的通道區形成反轉層。其結 果,通過通道區會有電流通過,因此M〇SFET的半 裝、= 1變成導通狀態。如果將閘極電壓返回到臨限值以下、的 電,%,則反轉層被消除,因此半導體裝置丨5 j移向截止 狀態。 、在半導體裝置151中,主基極區74和襯墊下基極區75由 源極電極81進行電氣連接。因此,借助於主基極區以和汲 極層73之間的PN接面、以及襯墊下基極區75和汲極層73之 間的PN接面,形成裝設於m〇sfet 裝置⑸處於截止狀態時,對其裝設於内部?二極= ,偏壓。當半導體裝置丨5 i處於截止狀態時,借助於從内 液一 f體的PN接面向汲極層73的内部擴展的過渡層,可以 保持施加於源極電極8丨和汲極電極84之的電壓即汲極電 壓。 、在源極電極8 1和閘極7 9處於短路狀態下,以沒極電極8 4 的電位為基準向源極電極8 1施加正電壓時,將會從連接於
1236134
源極電極8 1的主基極區7 4以及襯墊下基極區7 5向汲極層7 3 注入電洞。同時,從連接於汲極電極84的高濃度汲極層72 向汲極層73注入電子。其結果,電流會從源極電極81流向 汲極電極84。即,内部裝設的二極體成為導通狀能。 其次,以汲極電極84的電位為基準,向源極電和;81施加 負電壓時,殘留於汲極層72内的電洞向源極電極81移動, 同時殘留電子向汲極電極84移動。其結果,導致從汲極電 極84向源極電極81通過過渡電流。電洞的遷移率大約是電 子的遷移率的1/2,因此過渡電流值變成"零"的時間,相 當於直到殘留於汲極層73内的電洞消亡為止的時間。流過 半導體裝置151的過渡電流直到衰減到零為止的動作,相 當於内部裝設的二極體的反向回復動作(即,恢復動作 )° 使内 和襯塾 〇為了 有的襯 區域的 區75附 要多一 進行反 洞,在 部位’ 區7 6、 邵裝設 下基極 實現與 墊下基 各區面 近的電 些。所 向回復 主基極 並通過 主基極 的二極 區7 5的 外部電 極區75 積當然 洞數量 以,當 動作時 區74中 該特定 區7 4、 體導通 面積、 氣連接 的面積 要大得 比發生 以較高 ,殘留 集中流 部位進 以及汲 日守發生的電洞,與主基 以及它們的摻雜物濃度 而設置的閘極墊82的正 ’比主基極區7 4所分隔 多。因此,發生於襯墊 於主基極區74附近的電 的di/dt使内部裝設的二 於襯墊下基極區75附近 入罪近槪塾下基極區7 5 入源極電極8 1。此時, 極層73形成的寄生雙載 有關 下方 的數 下基 洞數 二極ί 的電 的特 由源 子電
90108084.ptd 第8頁 !236134 l、發明說明(5) g =時導通。即,在傳統的半導體裝置151,對反向回復 旦乍過程的電流變化率di/dt的容量較低,即出現心/(1定 1較低的問題。 區此外’在半導體裝置151中,對構成内部二極體的基極 =4二75以及汲極層73之間的PN接面,施加較高的dv/dt 電壓對時間的變化率)時,例如在源極電極8 1和閘極7 9 之f的短路狀態下,對於汲極電極84和源極電極8丨之間施 :向達約lkv/ # s以上的dV/dt時,在基極區74、75以及汲 1層73之間的PN接面,其過渡層在瞬間會擴大。此時,所 發生的電洞與PN接面的面積和過渡層的擴展速度有依存關 係’因此’在佔有較寬面積的襯墊下基極區75的周圍會發 生更多的電洞。所發生的電洞導致的電流,在主基極區74 中’集中流入襯墊下基極區75附近的特定部分。其結果, 有時會使寄生雙載子電晶體導通。即,對於傳統的半導體 ^置151,不僅存在di/dt的容量較低的問題,也存在對電 壓的變化率dV/dt的容量即dV/dt容量較低的問題。 、在圖27所示的半導體裝置κι中,通過在主基極區74和 概^下基極區7 5之間形成在其内部沒有源極區7 6的第3基 ,區^可以想像’能夠抑制寄生雙載子電晶體的導通。但 是’伴隨di/dt的升高,殘留於襯墊下基極區75附近的電 洞’不僅流入第3基極區,而且集中流入主基極區74中第3 基極區附近的特定部位,通過該特定部位流入源極電極8 i 二由此,能夠發生寄生雙載子電晶體導通的現象。同理, 伴隨dV/dt的升高,也會發生寄生雙載子電晶體導通的現 第9頁 \\312\2d-code\90-06\90108084.ptd 1236134 五、發明說明(6) 象0 為了獲得較高的di/dt容量或者較高的dV/dt容量,如果 形成許多第3基極區,當半導體裝置151處於導通狀態時, 通過電流的主基極區7 4的面積就會減小。即,半導體裝置 151的整個通道變窄。其結果,又會發生導通電阻升高的 其他問題。 發明之褐示 本發明的目的是在於為了解決上述問題、使導通電阻不
致增大、獲得使其di/dt容量或者dV/dt容量能夠升高的半 導體裝置。
為了實現這一目的,本發明的實施形態1是帶有上主面 和下主面的半導體基板的半導體裝置。上述半導體基板具 有:形成於上述上主面的第1導電型的汲極層、在上述汲 極層中選擇性地形成比上述汲極層淺的並曝露於上述上主 面的第2導電型的主基極區、在上述汲極層中選擇性地形 成比上述汲極層淺的、曝露於上述上主面的且不與上述主 基極區連接的比上述主基極區深的第2導電型的襯墊下基 極區、以及在上述主基極區中選擇性地形成比上述主基^極 區淺的並曝露於上述上主面的第!導電型的源極區。上述 半導體裝置還具有連接於上述主基極區和上述源極區的但 不與上述襯塾下基極區連接的第丨主電極、在上述主基極 區中隔開閘極絕緣膜與上述汲極層和上述源極區之間的通 道區相對置的閘極、在上述上主面中隔開絕緣膜與上述 墊下基極區的曝露面相對置並連接於上述閘極的導電性的
1236134 五、發明說明(7) 閘極墊、以及連接於上述下主面的第2主電極。 的實施形態2的半導體裝置,是在實施形態1 塾U5:,上述主基極區的摻雜物濃度低於上述襯 墊下基極區的摻雜物濃度。 關於本發明的實施形態3的半導體裝置, 下=板的半導體裝置。上述半導體基板具有 層中選擇性地形成比上述沒極層淺的並曝露於在上上述之上及二 的、面向上述下主面於底部具有選擇性地 電型的主基極區、在上述汲極層中選擇m =的、曝露於上述上主面的且不與上述基 地形成比上述主基極區淺的並曝露於上述上主面的 電型的源極區。上述丰壤駚驻罢、署g 士 守 “mr A (牛導體裝置還具有連接上述主基極區 和上述源極區的但不與上述襯墊下基極區連接的第丨主 極、、、在t述主基極區中隔開閘極絕緣膜與上述沒極層和電上 述源極區之間的區域即通道區相對置的閉極、在上^ 面中隔開絕緣膜與上述襯墊下基極區的曝露面相對 極的導電性的間極塾、以及連接於上述下主面 關於本發明的實施形態4的半導體裝置,是在 〜實施形態3的任何一個實施形態的半導體裝置且 述半導體基板還設有在上述汲極層令比上 沒極層淺的、曝露於上述上主面的且位於上述== 90108084.ptd 第π頁 1236134 五、發明說明(8) 上述襯墊下基極 的半導體區的、 電型的週邊基極 連接。 關於本發明的 和下主面的半導 有:形成於上述 極層中選擇性地 面的並被分隔成 述汲極層中選擇 上主面的但不與 基極區、在上述 淺的並曝露於上 數個區域而被分 極層中選擇性地 面的、且具有位 的部位以及與上 相連接的部位的 且不與上述襯墊 ’上述半導體裝 以及上述週邊基 主電極、在上述 和上述源極區之 上述上主面中隔 實施形態 體基板的 上主面的 形成比上 數個區域 性地形成 上述主基 主基極區 述上主面 隔配置的 形成比上 於上述主 述主基極 、其内部 下基極區 置還具有 極區但不 主基極區 間的區域 開絕緣層 區之間部位的、其内部不設置第i導電型 而且不與上述襯墊下基極區連接的第2導 區,上述第1主電極也與上述週邊基極區 5的半導體裝置,是帶有上主面 半導體裝置。上述半導體基板具 第1導電型的汲極層、在上述汲 述汲極層淺的並曝露於上述上主 的第2導電型的主基極區、在上 比上述汲極層淺的並曝露於上述 極區連接的第2導電型的襯墊下 中選擇性地形成比上述主基極區 的、且對應上述主基極區的上述 第1導電型的源極區、在上述汲 述汲極層淺的並曝露於上述上主 基極區和上述襯墊下基極區之間 £的上述數個區域的各區的一端 不設置第1導電型的半導體區並 連接的第2導電型的週邊基極區 連接上述主基極區和上述源極區 連接於上述襯墊下基極區的第1 中隔開閘極絕緣膜與上述汲極層 即通道區相對置配置的閘極、在 與上述襯墊下基極區的曝露面相
90108084.ptd 第12頁 1236134 五 發明說明(9) ΐ i ϊ Κ ϊ連接於上述閘極的導電性的問極墊、以及連 接於上这下主面的第2主電極。 關於本發明的實施形態6的半導體裝置,是在f浐# ς =半導體裝置中,其上料邊基極區比悲5 度深一些。 4巷極&的深 的πίπ:實;形態7的半導體裝置’是在實施形態6 m ^ ^^ 上述主基極區的摻雜物的濃度比上述 週邊基極區的濃度低一些。 上江 關於本發明的實施形態8的半導體裝置,是帶上 :下主面的半導體基板的半導體裝置。 有:形成於上述上主面的$1導電 千'體基板具 選導擇J生地形成比上述汲極層淺的並二 m導電型的主基極區、在上述没極層中選擇性地形 置第1 m 層淺的並曝露於上述上主面的但其内部不設 述主其朽「\的+導體區的第2導電型的週邊基極區、在上 二=極區中選擇性地形成比上述基極區淺 ===1導電型的源極區,上述半導體裝置還具有 1主雷搞达卢基區和上述源極區以及上述週邊基極區的第 厚4 /+、在上述主基極區中隔開閘極絕緣膜與上述汲極 述源極區之間的區域即通道區相對置配置的間極、 上、f其?主面中於上述汲極層曝露出的區域隔開絕緣層與 ^基極區共同隔開的上述週邊基極區的 配置的並連接於上述下主面的第2主電極。 關於本發明的實施形態9的半導體裝置,是在實施形態8 五、發明說明(10) 的半導體裝置中’上述主基極區被分隔成數個區域,上述 源極區對應上述主基極區的數個區域而分隔配置,上述週 邊基極區具有位於上述主基極區和上述襯墊下基極區之間 的部位以及與上述主基極區的上述數個區域的各區 相連接的部位。 關於本發明的實施形態1 〇的半導體裝置,是在實施形態 4〜9的任何一個半導體裝置中,上述週邊基極區包括上= 主面中沿著相當於上述閘極墊下基極區正下方的區域週邊 相連接而形成的環形部分。 關於本發明的實施形態丨丨的半導體裝置,是在實施形態 1〜1 0的任何一個半導體裝置中,上述汲極層的電阻率具 有隨著離開上述上主面距離越遠其電阻率越低的斜率/、 關於本發明的實施形態丨2的半導體裝置,是帶有上主面 和下主面的半導體基板的半導體裝置。上述半導體基板具 有·形成=上述上主面的其電阻率具有隨著離開上述上主 面距離越遠其電阻率越低的斜率的第1導電型的汲極層、 在上述汲極層中選擇性地形成比上述汲極層淺的並曝露於 主面的第2導電型的主基極區、在上述汲極層中選 丨、形成比上述汲極層淺的並曝露於上述上主面的但不 主基極區連接的第2導電型的襯墊下基極區、在上 二:極區中選擇性地形成比上述主基極區淺的並曝露於 主2f的源極區,上述半導體裝置還具有連接於上述 1主土雷搞:上述源極區但不連接於上述襯墊下基極區的第 ' 上述主基極區中隔開閘極絕緣膜與上述汲極 90108084.ptd 第14頁 1236134 五、發明說明(11) 2和上述源極區之間的區域即通道區相對置配置的閘極、 上述上主面中隔開絕緣層與上述襯墊下基極區的 才目對置配置的並連接於上述閘極的導電性的閘極墊1、 連接於上述下主面的第2主電極。 及 關於本發明的實施形態丨3的半導體裝置,是 體基板的半導體裝置。上述半導體基= 有·形成於上述上主面的其電阻率具有隨著離開上述= 在阻率越低的斜率的第1導電型的汲極層、 極層中選擇性地形成比上述 第2導電型的主基極區、在上述主基極區中 &擇性地形成比上述主基極區淺的並 第1導電型的源極區,上述半導體穿置、/上述上主面的 基極區和上述源極區的第主 開閘極絕緣膜與上述汲極層和源極返主基極區中隔 相對置配置的閘極、在上述的上主3:=::道區 汲極層曝露的區域即襯墊下基極區相對置^上述 閘極相連接的導電性的閘極墊、-、、〜、上述 第2主電極。 以及連接於上述下主面的 關於本發明的實施形態14的半導體 a ^ 和下主面的半導體基板的半導體裝置:辻主2 有:形&於上述上主面的其電阻率 ^ +導體基板具 面距離越遠其電阻率越低的斜率的第思耆離開上述上主 在上述沒極層中選擇性地形成比=導電娜極層、 上述上主面的第2導電型的主美極f及極層淺的並曝露於 土 ασ、在上述汲極層中選 90108084.ptd 第15頁 1236134 五、發明說明(12) 3 = 及極層淺的並曝露於上述上主面的、與 上述主目連接的第2導電型的襯墊下基極區、在、 述上主面的第i導二=成„比上述主基極淺的並曝露於上 上述汲極層淺的並曝露於上述上主面的位 =區和上述襯塾下基極區之間的、其内部不設置述 電型且不連接於上述襯墊下基極區的第2導 2的週邊基極區,上述半導體裝置還具有 區以及上述週邊基極區但不連接上述‘ :==主電極、在上述主面中隔開絕緣膜與上述 性的間極墊、以及連接於上述下主面的第2主電=的導電 :於本發明的實施形態15的半導體裝置,是在 i〜4的任何一種半導體裝置中,在比上述閉極墊更靠近 面的上述絕緣層部位,埋設與上述上主面相對置的 關於本發明的實施形態16的半導體裝置,是在實施形離 4〜9和實施形態10以及14的任何一種半導體裝置中,在^ 上述閘極墊更靠近上述主面的上述絕緣層部位,埋設盥上 述上主面相對置的導電層,上述導電層延伸到能到達上述 週邊基極區的上方部位。 關於本發明的實施形態17的半導體裝置,是在實施形態 15或實施形態16的半導體裝置中,上述導電層連接於上述 閘極塾。 90108084.ptd 第16頁 1236134 五、發明說明(13) ::本發明的實施形態18的半 和下主面的半導體基板的 疋贡有上主面 有:形成於上導裝置。上述半導體基板具 .^ 、 过上主面的第1導電型的汲極声、A h、芬 極層t選擇性地形成比上 胃在上述汲 面的第2導電型的主基極層m露於上述上主 述主基極區連;:以電=露於/述上主面的但不與上 基極區中選擇;:Γ成比上Lr严 上主面的第i導電型的、原托厂述基極區淺的並曝露於上述 接上述主a柽π $ p + 上述半導體裝置還具有連
^ F ϊ f £和上述源極區的第1主電極、在上述主A 極區中隔開閘極絕緣膜盥上隹上這主基 區域即通道區相斜罢献= 層和上述源極區之間的 緣層盥上述、及;&声的蔽心的閘極、在上述上主面中隔開絕 極的導電性的閘極墊、在比: = 的f連接於上述閘 上述絕緣層部位,埋設===更靠近上述主面的 :閑極塾的導電層、以及連接於上述下主面的第2主電 1〜關9 ΐ ί Γ明的實ΐ形態19的半導體裝置,是在實施形態 9的任何一種半導體裝置中,J:遠桩於μ、+、、店& +上 曝露於上述上連接於上述源極電極並 上述開朽電型的半導體區只形成於偏離 $閘極墊正下方的部位。 既ΐΐΓ月的實施形態1的半導體裝置中,襯墊下基極區 主美梅ΐ於第1主電極,也不連接於與第1主電極相連接的 土區。即,襯墊下基極區成為浮動狀態。因此,半導 90108084.ptd 第17頁 1236134 五、發明說明(14) 體裝置内裝设的二極體(稱為”内裝二極體”)僅成為主某 極區和汲極層之間的PN接面。當該内裝二極體被施加正^ 壓時,即該内裝二極體在導通狀態時,從主基極區向沒極 層注入載流子,而不會從處於浮動狀態的襯墊下基極區注 入載流子。因此,内裝二極體進行反回復動作時,即内裝 二極體被施加反電壓(即反偏壓)時,可以抑制殘留的載 流子向主基極區中靠近襯墊下基極區的特定部位集中流入 的現象。其結果,即使以較高的di /dt使内裝二極體進1 于 反回復動作時,由於源極區、主基極區、以及汲極層形成 的寄生雙載子電晶體也很難導通,因此半導體裝置的 di/dt容量升高。 由於襯墊下基極區處於浮動狀態,因此對内裝二極體施 加反偏壓時其過渡層從連接於第1主基極的主基極區向沒 極層内部擴展。擴展的過渡層在到達襯墊下基極區以後, 開始從襯墊下基極區向汲極層内部擴展。如果反偏壓達不 到一定程度以上的值,則過渡層不會從主基極區一直連接 到襯塾下基極區。因此,過渡層的擴展速度變得比較遲緩 。即使以較尚的d i / d t使内裝二極體進行反回復動作時,、 由於在襯墊下基極區和汲極層之間的㈣接面附近處的'過渡 層的擴展速度比較遲緩,因此殘留於汲極層内的載流子2 主基極區中並不集中流入襯墊下基極區附近的特定部位, 而是比較緩慢而均勻地流入主基極區。因此,可以抑制寄 生雙載子電晶體的導通,提高半導體裝置的di/dt容量 此外’當對構成内裝二極體的主基極區和汲極層3之門
90108084.ptd 1236134 ----- 五、發明說明(15) ΓΝϊ :=t高的di/dt(電麼對時間的變化率)時,例 極與第i主電、^ : f :間的短路狀態下如果向第2主電 時,則於主^vtm約1kv/心以上的較高州他 只j &王暴極區和沒極層之問 在瞬間擴展並發生與PN接面的面 声2 ^層部位會 的载流子。對此,襯墊下基極區和=層3展速度相關 由於襯塾下基極區處於浮動狀能# ^極層之間的⑼接面, 比較遲緩’故發生的載流子的;、量η::擴展速度 制起因於發生載流子的電流 /、、、,=果,可以抑 極區附近的特定部位的現象集中=下基 區以及汲極層構成的寄生雙載子電曰體布^ 土5 導體裝置的di/dt容量升高。或者部電,二體生很難導通,故半 流子的電流通過位於襯墊下基卩彳起因於發生載 流入閘極的現象,所以襯墊^近的閘極絕緣膜集中 受電流的影響,γ以提高^^近的閘極絕緣膜不 在主基極區的通道區不容量。 截止狀態時,可以通過從主基θ、、才即半導體裝置在 向汲極層擴展的上述過渡声:二σ汲極層之間的μ接面 主電極之間的電壓(即主;極们主電極和第2 的最高電壓值,標誌著半導於裝rj=電壓)值。所能保持 形態1的半導體裝置,由於 Ί的耐壓能力。對於實施 極區淺一些,因此過渡層從主美極區基極區比襯墊下基 層的内部擴展時的時;距:增J極J 體裝置的耐壓能力。 曰反 故徒间了半導 90108084.ptd 第19頁 1236134 五、發明說明(16) 對於本發明的實施形態2的半導體裝置,由於 物濃度低於襯墊下基極區的摻雜物濃度,:此在; ,4 i為截oh狀悲時保.寺主電㈣電壓 =向主基,部擴展。其結果,過渡層的;= 二j戍和,特別疋在主基極區的彎曲部位的電場強卢 緩和,所以耐壓能力提高。 又于到 關於本發明的實施形態3的半導體裝i,概塾下 ^連接於第1主電極,也不連接於與第丨主電極相土連接 基極區。即,襯墊下基極區處於連: =1的半導體^樣,可以實現較高的di dt容= 通,則於主雷炻夕門奋山 員載的丰導體裝置導 ,則半導體衝電壓。如果超過脈衝電壓 導體基板會通過突崩電流。突崩電流可以 二Α Γ、主基極區、以及汲極層形成的寄生雙載子ί曰# 突崩雷對於傳統的半導體裝置,由於 但是,採用實施形態3的半導體/载子電:體發生導通。 φ ψ ^ .门· 旧干导體裝置,在主基極區設置了 升高:所以”突:的電場在突出部位會選擇性地 果,W _ ΐ Ϊ電 的基極電流的成分降低。苴杜 fj::寄士雙載子電晶體的導通。 — 、;X明的實施形態4的半導體穿詈,於主其&广 襯塾下基極區之間今番m广體農置力主基極區和 下基極區連接,而盘主土區。週邊基極區不與襯墊 /、弟1主電極連接,這一點與主基極區 90108084.ptd 第20頁 1236134 五、發明說明(17) 相同。因此,内裝二極體是由主基極區和汲極層之間的" 接面、以及週邊基極區和汲極層之間的pN接面所構成。 當内裝二極體在導通時,即使從襯墊下基極區向汲極層 注入載流子,内裝二極體在進行反回復動作時這些殘留= 載流子主要地不是流入主基極區,而是通過週邊基極區流 入第1主電極。並且,在主電極中,於靠近週邊基極區發 生的殘留載流子不僅流入主基極區,而且通過週邊基極又區 :匕第1主電極。這樣一來’當内裝二極體進行反回復動 作時,可以進一步抑制殘留的載流子向主基極區
基極區附近的特定部分集中流入的現象, 率I 除殘留載流子。 j门欢早地4 週邊基極區與主基極區不同,在其内部不形 型的半導體區,因此不會構成寄生雙載子電晶 導電 邊基極區流動的殘留載流子不會對 早 “使内裝二極體進行反回5動二果2使以較高的 ^體的…因此能夠提高半導體裝置的di/dt容载 當對構成内裝二極體的主美搞 施加較高的dv/dt時,例如,土在ασ π /亟區之間的PN接面 路狀態下向第2主電極和第i主電?極σ 1主電極之間的短 以上的高dV/dt時,由於襯墊下基極//也加大約uv/ 因此不僅產生的載流子較少,土 η 疋處於沣動狀態, 流通過位於襯墊下基極區 t,生載流子所?丨起的電 附近的週邊基極區而流入第丨主 \\312\2d-code\90-06\90108084.ptd 1236134 五、發明說明(18) 電極。 八、、、口果,可以進一步抑制殘留的、、六 墊下基極區附近的特定部位集中流入主J極區中襯 極區和主基極區以及汲極層構成的寄生雙此,由源 «導通,所以能提高半導體裝置的di二載/旦電晶體變得 況,可以抑制由於載流子的發生所引 谷古里或者 塾下基極區附近的閑極絕緣膜而集中流入=過位於襯 此,襯墊下基極區附近的閑極絕緣膜不:==,因 響,半導體裝置的dV/dt容量可進一步提言易。又到電〜的影 關於本發明的實施形態5 回迦 既不連接於第!主電極,也不襯塾下基極區 主基極區。即,概塾下基極區連處接於V二t = ^ 及較高的容量並;在量以 間設置週邊基極區,因此盥ι 土二σ襯墊下基極區之 ,可以進一牛L w 實形態4的半導體裝置一樣 進 Υ k T^di/dt容量以及dV/dt容量。 沒:==極層之間的PN接面、以及週邊基極區和 極區和週邊基極區向&極層注入載流由=邊 , == 的Λ個使區域的各區的-端相連接,因此即二; 游©都、六工L 集中爪主基極區特疋部位的現象,使 殘=子比較均勾地流入整個的主基極區和週邊 。其結果’可以提高di/dt容量。 90108084.ptd 第22頁 1236134 五、發明說明(19) 關於本發明的實施形態6的半導體裝置,主基極區可以 2得比襯墊下基極區淺一些,因此與實施形態i 體凌置一樣,可以提高半導體裝置的耐壓能力。 關於本發明的實施形態7的半導體裝置,主基極區的 雜物f度比襯墊下基極區的摻雜物濃度低一些,因此鱼眚 :::態2的半導體裝置一樣’可以提高半導體裝置的耐壓 :於本發明的實施形態8的半導體裝置, 襯墊下汲極區之間設置週邊基㈣。㉟邊基㈣連接[於和 1主電極,這-點與主基極區相同。因此,内裝二、曰第 由主基極區和汲極層之間的pN接面、 _疋 極層之間的PN接面構成的。當内裝二極體導ί;極= 進行反回復動作時不僅流入主基:η,在内裝二極體 極區流入第丨主電極。 基極&,而且還通過週邊基 這樣-來,當二極體進行反回復動作時,可 的載流子向主基極區中週邊基極區附 6 Ρ制殘留 入的現象。週邊基極區與主基極區不、特定部位集中流 第1導電型的半導體區,因此不構成δ ’在其内部不形成 所以,通過週邊基極區流動的殘留°、、☆生雙載子電晶體。 電晶體的基極電流沒有貢獻。其結果/;,L子’對寄生雙载子 d t使内裝二極體進行反回復動作時, 「使以較高的d i / 子電晶體的導通,因此能夠進_步提^可以抑制寄生雙載 dt容量。並且,閘極墊與汲極層=回半導體裝置的di/ 曰對置配置,這意味著有 圓 90108084.ptd 第23頁 1236134
利於提i^di/dt容量。 關於本發明的實施形態9的半導體裝置,週邊基極區與 ,基極區的數個區内的各區的一端相連接,因此與實施形 恶5的半導體裝置一樣,可以進一步提高di/dts dV/dt容量。 關於本發明的實施形態1 0的半導體裝置,其週邊基極區 包括沿著相當於閘極墊正下方的區域的週邊的環形$分: 因此當内裝二極體進行反回復動作時,於内裝二極體導通 時從主基極區發生的載流子能高效率地流向週邊基極區。 所以’當以較高的di/dt使内裝二極體進行反回復動作時 ’可以抑制殘留載流子集中流入主基極區中相當於閘極墊 正下方區域附近的特定部位的現象,故可以進一步提高 關於本發明的實施形態丨丨的半導體裝置,其汲極層的電 阻率具有一定斜率,離開上主面的距離越遠則電阻^越 低。因此,當使内裝二極體進行反回復動作時,伴隨過渡 層的擴展,其過渡層的擴展速度減慢。因此,當内裝二極 體進行反回復動作時,電壓變化率dV/dt降低。即,施加 於主電極之間的電壓變化變得平緩。所以,即使在閘極墊 的=下方區域殘留有載流子時,也可以抑制殘留載流子集 中流入主基極區中閘極墊正下方區域附近的特定部位的現 象。其結果,過一段時間,載流子便會比較均勻地流入整 個主基極區。因此,即使以較高的di/dt使内裝二極體進 行反回復動作時,寄生雙載子電晶體也很難導通,故可以
90108084.ptd 第24頁
1236134 五、發明說明(21) 提尚半導體裝置的di/dt容量。 ,:二!:兩的dl/dt使内裝二極體進行反回復動作時,過 渡擴展速度減慢,所以電壓變化率dv/dt變 此 ,主電極之間的電壓變化趨於平缥 ,卜:因此 軟回復狀態,可以緩和或抑制:==動作趨向於 壓。 1利主電極之間發生的脈衝電 此外,汲極層的電阻率隨著遠離上 降低,’能夠獲得降低匕= 關於本發明的實施形態12的半導體裝置,襯塾下基極 既:連接於第1主電極,也不連接於與第i主電極相連 主基極區。即,襯墊下基極區處於浮動狀態。因此,盥 施形態1的半導體裝置一樣,可以實現較高的di/dt容量= 及較高的dV/dt容量。並且,汲極層的電阻率具有一 斜率,伴隨離開半導體基板的上主面的距離的增加而 ,因此與實施形態11的半導體裝置一樣,可以實現進一步 提高di/dt、緩和脈衝電壓的發生、以及降低導通電阻/ 關於本發明的實施形態13的半導體裝置,由於汲極層的 電阻率具有一定的斜率,伴隨離開半導體基板的上主面的 距離的增加而降低,因此與實施形態丨丨的半導體裝置一樣 ,具有di/dt容量的進一步提高、對脈衝電壓的緩<和、以 及降低導通電阻等優點。並且,閘極墊與汲極層相對置配 置,所以dV/dt容量提高。 關於本發明的實施形態14的半導體裝置,襯墊下基極區
90108084.ptd 第25頁 1236134
既不連接於第1主電極,也不連接於與第1主電極相連接的 主基極區。即,襯墊下基極區處於浮動狀態。因此,與實 施形,1的半導體裝置一樣,可以實現較高的di/dt容量以 及較咼的dV/dt谷5。並且,在主基極區和襯墊下基極區 之間設置有週邊基極區,因此與實施形態4的半導體裝置 一樣’可以進一步提高仏/(11;容量和dv/d1:容量。並且,汲 極層的電阻率具有一定的斜率,伴隨離開半導體基板的上 主面的距離的增加而降低,因此,與實施形態丨丨的半導體 裝置樣 了以實現進一步提局d i / d ΐ、緩和脈衝電壓的_ 發生、以及降低導通電阻。 關於本發明的實施形態1 5的 層的絕緣層中,埋設與半導體 層。因此,當對内裝二極體施 方的區域内,保持與上主面近 在閘極墊正下方的區域内過渡 乎是均勻的。因此,不容易出 位’因此可提高半導體裝置的 關於本發明的實施形態1 6的 層的絕緣層中,埋設與半導體 層’並且,導電層延伸到週邊 裝二極體施加反偏壓時,當擴 達週邊基極區的一個端部以後 即’包括週邊基極區的周圍在 上主面的形態下進行擴展。因 半導體裝置,在閘極墊的下 基板的上主面相對置的導電 加反偏壓時,在閘極塾正下 於平行的形態而擴展。即, 層向汲極層内部的擴展,幾 現達到臨界電場強度的部 耐壓能力。 半導體裝置,在閘極墊的下 基板的上主面相對置的導電 基極區的上方。因此,對内 展到汲極層内部的過渡層到 ’也能迅速到達其他端部。 内,過渡層在保持近於平行 此,過渡層的擴展的效果好
90108084.ptd 第26頁 1236134 五、發明說明(23)
且趨於均勻,故可以有效抑制到達臨 生。其結果,能夠有效地提高半導體 關於本發明的實施形態1 7的半導體 於閘極墊,因此在對二極體施加反偏 擴展的過渡層,於閘極墊的正下方的 平行的形態而擴展的效果還可以進一 一步提高半導體裝置的耐壓能力。 ^電場強度部位的發 裝置的耐壓能力。 襄置,其導電層連接 壓時,向汲極層内部 區域,保持與上主面 步提高。其結果,進 關於 於閘極 效提高 對置配 關於 電極並 區只形 的正下 留載流 定部位 復動作 地提高 本發 說明和 發明所 本發明 墊,因 半導體 置,因 本發明 曝露出 成於偏 方的區 子集中 。其結 時,寄 半導體 明的目 附圖, 的實施形態18的半導體裝置,盆 此與實施形態17的半導體裝置二·, 裝置的财壓能力。並且,閘極墊血二f 此dV/dt容量提高。 ” /極層相 的實施形態19的半導體裝置,連接於第 半導體基板的上主面的第2導電型的半 離閘極塾的正下方的區域。因此,春門極 域殘留有載流子時,可以有效地抑^些 流入主基極區中閘極墊正下方區域附近的特 果,以較高的di/dt使内裝二極體進行反回、 生雙載子電晶體很難導通,因此可 裝置的di/dt容量。 更有效 的、特徵、方案、以及優點通過以 將更加清楚。 卜的砰細 產佳形熊 實施形jy 圖1是表示作為M〇SFET結構的本發明實施形態1的半導體
1236134 五、發明說明(24) f置的-部分的局部俯視圖。例如,該半導體裝置! 〜體俯視圖是與圖25同樣描繪的圖。如圖1所示,在閘極 電極11。圖2是沿著圖1的A-A剖面線的 牛導體衣置101的^彳面圖。如圖2所示,半導體裝置〗〇1具 有半導體基板1、絕緣層7、閘極9、導電層u、源極電^ 」、閘極墊1 2、以及汲極電極〗4。半導體基板!具有妒型 高濃度汲極層2、N-型汲極層3、P型主基極區4、p型襯墊 下基極區5、以及N+型源極區6。半導體基板〗是具有上主 面和下主面的矽基板。 汲極層3形成於半導體基板丨的上主面。主基極區4是 汲極層3中選擇性地形成的,主基極區4比汲極層3淺一些 ,並曝路於上主面。襯墊下基極區5是在汲極層3中選擇性 地形成的,襯墊下基極區5比汲極層3淺一些,並曝露於上 主面。襯墊下基極區5不連接於主基極區4,離開主基極區 4此成為孤立狀態。主基極區4形成得比襯墊下基極區5淺一 源極區6選擇性地形成於主基極區4中並比主基極區彳淺 一些,而且曝露於上主面。主基極區4被分隔成數個區域 ,同樣地,所配置的源極區6對應主基極區4的數個區域也 被分隔成數個區域。在襯墊下基極區5中,不形成源極區 6。因此,襯墊下基極區5中不存在通道區。高濃度汲極層 2連接於汲極層3的下主面側,曝露於半導體基板丨的下主 面。 源極電極11是由金屬形成的,與主基極區4和源極區6相 瞧 90108084.ptd 第28頁 五、發明說明(25) 連結。但是,與傳統的半導體裝置丨5 1不同,源極電極i i 不與襯塾下基極區5連接。閘極9是由多晶矽形成的,在主 基極區4中隔開絕緣層7的一部分的閘極絕緣膜與汲極層3 和源極區6之間的區域即通道區相對置地埋設於絕緣層7 中。 ,極墊12是由金屬形成的,在半導體基板1的主面中隔 ^絕緣層7與襯墊下基極區5的曝露面相對置地配設於絕緣 二7上。閘極墊12通過埋設於絕緣層7的栓塞13連接於導電 二1^,並與連接於導電層1 〇的閘極9相連結。導電層丨〇是 夕日日矽形成的,在比閘極墊丨2更靠近半導體基板工的上 =附近部位,與上主面相對置地埋設於絕緣層7。導電 曰/〇 一直延伸到主基極區4的上方。汲極電極14是由金屬 形成的’連接於半導體基板1的下主面。 體Π二裝Φ置101具有上述的結構’其動作如下。在半導 ^101中’襯墊下基極區5不與源極電極n連接,也不 V、連接於源極電極1 1的 其 區5I 的主基極區4連接。即,襯墊下基極 。是成/Λ 因此,半導體裝置101内裝設的二極體 施加正ίπΐ極區4和汲極層3之間的PN接面。對該二極體 電壓時即在内裝二極體導 向汲坧品Q、+ Λ 守通狀悲日f,從主基極區4 内及極層3注入電洞,但不能從 4 極區5注入電洞。因此, =悲的襯墊下基 時,即斟肉& , 衷一極體進行反回復動作 子即對内装二極體實際反偏壓時,可以钿生丨热防φ Τ 主基極區4中隼中户Α细轨丁 1上 了 乂抑制殘遠電洞在 結果,即使以極區5附近的特定部位。i 果即使以幸父南的di/dt使内襄二極體進行反回復_、
90108084.ptd 第29頁 1236134 五、發明說明(26) 時’由源極區6、主基極區4、以及汲極層3形成的寄生雙 載子電晶體也很難導通,因此可以提高半導體裝置1〇1的 di /dt容量。 由於襯墊下基極區5處於浮動狀態,因此當對内裝二極 體施加反偏壓時,如圖3所示,過渡層會從連接於源極電 極11的主基極區4向沒極層3的内部擴展。在圖3中,以卢 線表示擴展過渡層的正面,以箭頭表示正面的行進方向。
擴展的過渡層到達襯墊下基極區5以後才開始從概塾下A 極區5向汲極層3的内部擴展。當反偏壓沒有提高到一定1程 度以上時’過渡層不會從主基極區4 一直擴展到^整個概"塾王 下基極區。在圖3中,於汲極層3内夾在主基極區4和襯墊 下基極區5之間的區域(點劃線的圓形χ包圍的區域)向右 =進的正面就說明了這一情況。由此層擴 速度變得比較遲緩。 領肤 即使以較高的di/dt使内裝二極體進行反回復動作 在襯塾下基極區5和汲極層4之間的PN接面附近過渡 :速度變慢’殘留於汲極層3的载流子在主基極區4; “ 中流入襯墊下基極區5附近的特定部 果 ==的主基極區4。因此,可以抑制 m構imr體裝置1〇1的_容量。 PN接面施加較高_l/dt (電壓對時間的變“)曰:間: 如,在閘極g和源極電極丨丨的短 、u 源極電極u之間施加大約lk ,極電極u和 以s μ上的高dv/d1:時,在主
90108084.ptd 第30頁 五、發明說明(27) J極區4和汲極層3之間的PN接面,由於襯墊下基極 =動狀,’因此過渡層的擴展速度減慢,故發生的電洞 ^。其結果,可以抑制在主基極區4中起因於電洞引 已、電流集中流入靠近襯墊下基極區5的特定部位的現 因此,由源極區3和主基極區4以及汲極層3所構 二二載dtii體:得:容易導通’所以提高半導體裝置 土 ' 谷里或者5兒,可以抑制起因於電洞引起的電
通過位於襯墊下基極區5附近的 U 易受電流的影響,可以提高半導體裝置⑻的‘二不量' 壓對和源極電極u之間施加的電壓即沒極電 η :亟A不形成反轉層時即半導體裝置1 〇 1在截止 2悲時’通過從主基極區4和沒極層3之間的^接 ^的内部擴展的過渡層可以保持穩m根據 值’確定半導體裝置m的耐壓能力。在半 ί ί 基極區4形成得比襯塾下基極區5淺一 些,因此如圖3所示’過渡層從主基極區4和沒極層 的ΡΝ接面向汲極層3的内部擴展 和增長。因此,半導體裝置1〇1的耐(力^線的前 在閘極墊1 2的下層的頌#屌7 士 此力徒同。 二極體施加反偏塵時向、及極H如/3所不’當對内裝 閘極墊12的正下i的擴展的過渡層,於 擴展。即,在閘極墊i 2的正下'方沾於平仃上主面的形態而 墊12的正下方的區域,過渡層向汲極層 1236134 、發明說明(28) 内,的擴展是近於均勻的。因此,不容易產生到達臨界 電%強度的部位,所以進一步提高耐壓能力。 電g 1 0 直延伸到主基極區4的上方,因此場電極效 應超過沒極層3中的主基極區4和襯墊下基極區5之間的部 位0
。最好是將主基極區4的摻雜物濃度設定得比襯墊下基極 區5的推雜物濃度低一些。這樣一來,當半導體裝置丨〇 1處 於截止狀態時’保持汲極電壓的過渡層可比較容易地向主 基極區4擴展。其結果,過渡層的電場強度得到緩和,其 中主基極區4的彎曲部位(圖3中的點劃線的圓形Z )也得 到緩和,因此耐壓能力進一步提高。 如圖4所示的半導體裝置1〇2那樣,在襯墊下基極區5和 主基極區之間保持較大的距離也可以。由此,儘管對半導 體基板1的面積的電流密度降低,但是可以進一步抑制向 主基極區4的特定部位的電流集中,提高di/dt容量。 實施形態2
、,圖5是根據本發明實施形態2的半導體裝置的剖面圖。該 半導體裝置104閘極墊12附近的俯視圖與圖1描述的相同。 圖5是相當於沿著圖】中A-a剖面線的半導體裝置丨〇4的剖面 圖。半導體裝置104,其主基極區4在底面上對著下主面選 擇性地具有突出的突起部2〇,這一點與半導體裝置1〇1、 特徵不同。 ' 半導體裝置104在與感應負載連接的狀態下導通時,沒 極電壓出現脈衝電壓。如果該脈衝電壓超過其耐壓,:
1236134 五、發明說明(29) 導體裝置1中會通過突崩電流。突 主基極區4、以及汲極層形成的寄以以=:、 電流有貢獻。因此’對於傳統的半 $广體的基, 崩電流的原因有時能使寄生雙載 ^ 51,由於犬 地楛古。张丨V 扣山Φ * 生的電场於犬起部20選擇性 =“ 突起區20為主要通路,在主基 極下方部位的突崩電流的成… 果」Τ念雙載曰曰體的基極電流的貢獻減小。其結 果’其寄生雙載子電晶體的導通受到抑制。這樣一來,即 使在連接電感較高的感應載荷的工作條件下,也能實現穩 定地工作。 一樣,可以實現 大距離的實施例 對於半導體裝置104,與半導體裝置ι〇1 保持襯墊下基極區5和主基極區4之間的較 (圖6的半導體裝置1〇5 )。 實施形熊3 圖7疋表示本發明實施形態3的半導體裝置的一部分的局 部俯視圖。該半導體裝置107的俯視圖,例如與圖25 一樣 地進行描述。如圖7所示,在閘極墊1 2的周圍配設源極電 極11。源極電極11通過貫穿絕緣層的栓塞22連接於半導體 基板。圖8是表不沿著圖7的Β-Β剖面線的半導體裝置1〇7 的剖面圖。對於半導體裝置107,在主基極區4和襯墊下基 極區5之間設置Ρ型的週邊基極區21,這一點與半導體裝置 1 〇 1的特徵不同。 週邊基極區2 1選擇性地形成於汲極層3中,週邊基極區
1236134
21比汲極層3淺一些,並曝露於半導體基板丨的上主面。週 邊基極區21位於主基極區4和襯墊下基極區5之間,而不與 襯墊下基極區5連接。源極電極n在與主基極區4連接的同 ,,通過貫穿絕緣層7的栓塞22連接於週邊基極區21。但 是,於週邊基極區21的内部不設置像源極區6那樣的N型半 導體區。因此’在週邊基極區21不存在通道區。 圖9和圖1 0分別表示放大圖7的丨3 〇和丨3 i部分的局部放 大圖。如圖9和圖1〇所示,週邊基極區21連接位於閘極墊 1 2正下方的襯墊下基極區5的周圍,形成環形區。圖8所描 繪的週邊基極區21相當於環形區,環形區位於上述的主基 極區4和襯墊下基極區5之間的部位。並且,週邊基極區 21通過圖9所示的環形區,或者通過圖1〇所示的環形區以 外的區域,與主基極區4分隔配置的數個區域的各區的一 端連接。在圖9和圖1 〇所示的例中,主基極區4被分隔成許 多平行的帶狀區域,週邊基極區21分別與各自的一端連 接0 半導體裝置107具有以上的結構,因此具有如下的動 作。週,基極區21不與襯墊下基極區5連接,與源極區u 連接’這一點與主基極區4相同。因此内裝二極體由主基 極區4和汲極層3之間的PN接面、以及週邊基極區2丨和汲極 層3之間的PN接面構成。 當内裝二極體在導通狀態,即使電洞從襯墊下基極區5 向,極層3注入時,内裝二極體進行反回復動作時,這些 殘留電洞主要是經過週邊基極區2丨從主基極區4向源極電
1236134 -丨丨·1 _ — _____…— 五、發明說明(31) 極11流動。並且,在主基極區4中於週邊基極_ 位發生的殘留電洞,不僅通過主基極區4,而且 j 基=流ΐ源Γ極11。這樣’在内裝二極體進二回 復動作時,彳以抑制殘留電洞集中流入主基極區4中口 墊下基極區5附近的特定部&,高效率地消除殘: 週邊基極區2 1與主基極區4不同,在i内不 刑°。 導體區,因此不月匕構成寄生雙載子電晶體。故,通 基極區2 1流動的殘留電洞對作為寄生雙載子電晶 f 電流沒有貢獻。其結果,即使以較高的di/ 土極 體^亍反回”作時,爾制寄生雙載子電晶體裝的-導極
’丨 w %槻墊下基極區5處於淫勤 ,因此不僅發生的電洞減少,發生 士 :動狀L 邊基極區21流入源極電極! !。 彳(的電^通過週 其結果,可以抑制在主基極區4中 塾下基極區5的特定部位的現象。因此,集二:入區 基極區4以及汲極層3所構成的^^”。时 所以提高半導體裝置107_t容量。或 可以抑制起因於電洞引起的電流美^ =閘極絕緣膜8集中流入閘極心見:襯 附近的閘極絕緣膜8不容易受電流的影響,可以提ί 90108084.ptd 第35頁 1236134 五、發明說明(32) 半^體裝置101的dv/dt容量。 、及;^ ^ 一極體導通時,從主基極區4和週邊A極£ 2 1 Θ 及極層3注入電洞。伸是, 巧遺基極區21向 極區4的數個區域的1一;的接於構成主基 使内裝二極體進行反回復動作\因;^即使以較高的di/dt 電洞向主基極區4的特定部位隼中,之可以有效地緩和殘留 洞比較均勻地流入整個+ ^ 的現象,使殘留電 果、,可以提高di/dt的容量基極區4和週邊基極區21。其結 周:Ϊ J二區21具有沿著相當於閘極墊12正下方區域的外 周的%形區,因此,内奘一 的電洞在内f二極㈣:極體導通時從主基極區4發生 i蠢其t 一才體進仃反回復動作時可高效率地流入週 回ί動I i。因此,以較高的di/dt容量使内裝二極體反 日、,可以抑制殘留電洞向主基極區4中相當於襯 Γ的I:方的特定部位集中流入的現象,步提高di/ 並且,連接於導電層的閘極9,也覆蓋汲極層3的曝露面 中主基極區4和週邊基極區2丨之間的區域,因此,場電極 效應也波及到汲極層3的曝露面中的主基極區和週邊基極 區21之間的區域。閘極墊12,也覆蓋汲極層3的曝露面中 襯墊下基極區5和週邊基極區2丨之間的區域,因此,閘極 墊1 2的場電極效應也波及到汲極層3的曝露面中的襯墊下 基極區和週邊基極區2 1之間的區域。 如圖11所示的半導體裝置1〇8,將襯墊下基極區5和主基 極區4之間的距離設定得很近,由此,將襯墊下基極區5和
1236134
主基極區4之間的週邊區2丨的寬度設定得較窄也可以。因 此’可以提南對於半導體基板1的面積的電流密度。在半 導體裝置108中’導電層1〇也覆蓋汲極層3的曝露面中襯墊 下主基極區5和週邊基極區2 1之間的區域,因此,由導電 層1〇引起的場電極效應也波及到襯墊下基極區5和週邊美 極區2 1之間的區域。 土 實施形熊4 圖12疋根據本發明的實施形態4的半導體裝置的剖面圖 。=半導體裝置110的閘極墊12附近的俯視圖有與圖7 一樣 地掐述圖1 2相當於沿著圖7 B - B剖面線的半導體裝置1 1 〇 的剖面圖。半導體裝置11〇不設置襯墊下基極區,這一點 與半導體I置107的特徵不同。即,閘極墊12在半導體灵 板1的上主面上與汲極層3曝露出的部位相對置。在土 = Π〇,與圖9和圖i。所示的以一樣,週邊基極區= 二者相*於閘極墊正下方的區域的外周連接形成的環形 [品 0 在半導體裝置110,閘極塾12與沒極層3相對置, -源極之間的容量cDS的大小與半導體裴置m不@。因此軎 ίΐΪΪ極14和源極電極"之間施加較高的dV/d"夺,於β i = f、、!7、和110之間通過的過渡電流(例如,位移電 二導:F ίι 1 η的φ大小激出現差異。由於這一差異的出現, 在問極墊12的下層的絕緣層中’埋設與半導體基板Μ
1236134
上主面相 極體施加 極墊1 2的 展。即, 下方的區 強度的部 此外, 導電層10 墊1 2的正 步趨於均 南0 反偏壓時 正下方的 過渡層向 域接近於 位,其耐 導電層10 產生的場 下方區域 勻。其結 電層1 0。為此,如圖1 3所示,對内穿一 向汲極層3的内部擴展的過渡層,在 區域内保持與上主面平行的狀態而擴甲 沒極層3内部的擴展,在閘極墊丨2的正 均勻狀態。因此’很難產生到臨界' 壓能力進一步提高。 與閘極墊1 2相連結,所以由閘極塾丨2和 電極的功能進一步增強。由此,在閑極 ’過渡層向汲極層3的内部的擴展進— 果’半導體裝置的耐壓能力進_步提 如圖12所不,導電層12延伸到週邊基極區21的上方,因 此,當對内裝二極體施加反偏壓時,向汲極層3的内邙 展^過渡層到達週邊基極區21的一個端部時會很快到1達其 他端部。即,包括週邊基極區21的周圍在内能在保持與1 主面平行的狀態下不斷擴展。因此,過渡層的擴展更趨於 均勻化,所以能夠更有效地抑制產生到達臨界電場強度的 部位。其結果,可以進一步有效地提高半導體裝置的二壓 “如圖14所示的半導體裝置ηι那樣,在更寬範圍形成導 電層1 0也可以。由此,作為場電極的半導體層丨〇的功能還 可以增強’因此耐壓能力進一步提高。如圖丨5所示的半導 體裝置112或圖16所示的半導體裝置113那樣,也可以確保 週邊基極區21的寬度的擴展。在圖15所示的半導體裝置、
1236134 五、發明說明(35) 112中,由沒被導電層1〇覆蓋的襯墊下基極區5產生的場電 極效應波及到汲極層3的曝露面内被襯塾下基極區5覆蓋的 部位。 實施形態5 在上述說明的半導體裝置1〇1〜113中,如圖17的電阻率 曲線所示那樣,希望汲極層3的電阻率最好是有一定的斜 率’使其伴隨離開半導體基板1的上主面的距離的增長而 減低。這樣一來,當内裝二極體進行反回復動作時,伴隨 著過渡層的擴展過渡層的擴展速度減慢。因此,如圖丨8的 波形圖所示,内裝二極體進行反回復動作時的電壓變化率 dV/dt降低。即,汲極電極14和源極n之間所施加的電壓 的變化變得平緩。在圖丨8中,實線是表示出汲極層3的電 阻率沒有斜率時的波形,虛線表示有斜率時的波形。 因此,即使在閘極墊1 2的正下方的區域殘留有電洞時, 也可以抑制這些殘留電洞向主基極區4的閘極墊正下方 近特定部位集中流入的現象。其結果,過一段時間殘 洞會比較均勻地流入整個主基極區。由此,即使以 $ di/dt使内裝二極體進行反回復動作時,也很使寄生 子,晶體導通,異常可以提高半導體裝置^/dt容量栽 並且’以較高的di/dt使内裝二極體進行反回復動 時,過渡層的擴展速度減慢,因此di/dt變得較低。 二=電壓的變化變得平緩,反回復動作接近於 ! 虛線所示的電流1的波形圖),主電極之門 叙生脈衝電壓的現象得到缓和乃至受到抑制。 3
90108084.ptd 第39頁 1236134 五 、發明說明(36) 此外,汲極層的電阻率,伴隨離開半導體基板的上主面 的距離的增加而降低,因此汲極層的整個電阻降低。所以 ,也具有降低半導體裝置的導通電阻的效果。 可以通過沿著圖1 9〜圖2丨所示的步驟圖形成半導體基板 1,比較容易地獲得圖1 7所示的電阻率曲線。即,在半導 體基板=形成步驟中,準備N-型半導體基板6〇 (圖19), 然後使高濃度的N型摻雜物沈澱於半導體基板6〇的兩個主 面繽紛使其擴散,形成一組N+型高濃度汲極層和由此隔開 的N-型半導體層61 (圖20)。如圖21所示,通過對半導體 層進行虛線區的加工,可以獲得具有高濃度汲極層2和汲 極層3的半導體基板1。 實施例 (1)於上述的半導體裝置1〇1〜1〇3,通過對半導體基板i 附加集極層可以獲得構成IGBT的結構。圖22所示的半導體 裝置114 ’相當於通過對半導體裝置丨附加p+型集極層3〇 而構成IGBT的實例。集極層3〇曝露於半導體基板i的下主 面,並與集極的電極14 ( MOSFET的源極電極和汲極電極在 I HBT内分別與射極電極和集極電極相對應)相連接。如圖 23所示的半導體裝置115那樣,也可以構成去除高濃度汲 極層的IGBT。在這樣結構的IGBT,於半導體基板1的上主 面側包括具有與半導體裝置1〇1〜丨13相同特徵的M〇SFET, 因此關於dV/dt容量耐壓,能得到與半導體裝置丨〜丨j 3 相同的效果。在I GBT中,通過傳導率調製效果還可以獲得 有效降低導通電阻的優點。
1236134 五、發明說明(37) 而(】)也如Π:示、:本發明不僅適於平面型半導體裝置, 的—例k ^ 1 =型半導體裝置。圖24是表示溝渠型MOSFET 區4的區域置置m〜1〇5中’也可以將存在主基極 裝置1的i主® ί ^24的結構。在圖24的例中,於半導體 的内壁由閘極:緣:溝;一直達到汲極層3。溝渠40 極9。閘極9的μ 、覆盖。在閘極絕緣膜8的内側埋設閘 電極"9的上面由絕緣層7覆蓋,其上面由覆蓋上源極 例,實際上述,的說明中,給出ΤΝ通道型的半導體裝置的實 在上述的半導髀:2同樣適於ρ通道型的半導體裝置。 電型反轉,可’通過將半導體層或半導體區的導 已經詳細說二?道型的半導體裝置。 是在所有的方 I明的半導體裝置,但上述的說明只 。因此認為,南二f 了實例’本發明不僅限於這些實例 明的範圍之内]1牛出的無數個實施例也都包括在本發
半導體基板 >及極層 主基極區 襯墊下基極區 源極區 絕緣層 閘極絕緣膜
90108084.ptd $ 41頁 1236134
90108084.ptd
第42頁 1236134 圖式簡單說明 圖1是根據實施形態1的半導體裝置的 圖2是根據實施形態1的半導體裝置7部俯視圖 圖3是根據實施形態1的半導體裝置的2向剖面圖。 圖4是根據實施形態1的第2例半導體、作說明圖。 圖。 表置的縱向剖面 圖 圖 圖 圖 圖 圖 圖5是根據實施形態2的半導體裝置的縱 圖6是根據實施形態2的第2例丰瀑辦壯σ 4面圖。 。 〗千導體裝置的縱向剖面 圖7是根據實施形態3的半導體梦署沾 闰r曰轵摅眘浐帘熊3的主憎 & S % @部俯視圖。 圖8疋根據實她升y L 3的+導體裝置的縱 圖9是根據實施形態3的半導體穿罟 口』囬圃。 圖10是根據實施形態3的半導體、f的的局/放大俯視圖· 丁!聪展置的局部放大俯視 0 圖11是根據實施形態3的第2例本邋鹏壯 w ^千導體裝置的縱向剖面 〇 圖1 2是根據實施形態4的半導體驴s τ守聪展置的縱向剖面圖。 圖1 3是根據實施形態4的半導體奘番#去 子菔褒置的動作說明圖。 圖1 4是根據實施形態4的第2例丰道辦壯m ^ w千導體裝置的縱向剖面 〇 圖1 5是根據實施形態4的第3例丰墓辦壯μ ^ w千導體裝置的縱向剖面 〇 圖1 6是根據實施形態4的第3例本道鱗壯艰 ^ W牛導體裝置的縱向剖面 〇 圖1 7是表示根據實施形態5的丰道_壯祖 〜千導體裝置的特徵的曲線
90108084.ptd 第43頁 1236134 圖式簡單說明 圖。 圖1 8是表示根據實施形態5的半導體裝置的動作的波形 圖。 圖1 9〜圖2 1是根據實施形態5的半導體裝置的製造步驟 圖。 圖2 2是根據實施例的半導體裝置的縱向剖面圖。 圖2 3是根據第2實施例的半導體裝置的縱向剖面圖。 圖24是根據第3實施例的半導體裝置的縱向剖面圖。 圖2 5是根據傳統技術的半導體裝置的俯視圖。
圖2 6是根據傳統技術的半導體裝置的局部俯視圖。 圖2 7是根據傳統技術的半導體裝置的縱向剖面圖。 圖28是表示根據傳統技術的半導體裝置的特徵的曲線 圖。 圖2 9和圖3 0是根據傳統技術的半導體裝置的製造步驟 圖0
90108084.ptd 第44頁

Claims (1)

1236134
其係具有上主面和下主面的半導體 1 · 一種半導體裝置 基板(1 ), 上述半導體基板(1)包含有: ,成於上述上主面的第】導電型之汲極層(3); 第2導電型之主基極區(4),在上述汲極層中選 地形成比上述汲極層(3)淺,並曝露於上述上主面; 第2導電型之襯墊下基極區(5),在上述汲極層(3’)中選 擇性地形成比上述汲極層(3)淺,曝露於上述上主面,= 不,上述基極區(4)連接,而比上述主基極區(4)深;以及 第1導電型之源極區(6),在上述主基極區(4)中選擇性 地形成比上述主基極區(4)淺,並曝露於上述上主面, 上述半導體裝置更包含有: 第1主電極(11),連接於上述主基極區(4)和上述源極區 (6) ’但不與上述襯墊下基極區(5)連接; 閘極(9),在上述主基極區(4)中隔開閘極絕緣膜(8)與 炎於上述汲極層(3)和上述源極區(6 )之間的通道區相對; 導電性之閘極墊(1 2 ),在上述上主面中隔開絕緣層(7) 與上述襯墊下基極區(5)的曝露面相對置並連接於上述閘 極(9 )上;以及 連接於上述下主面的第2電極(14)。 2·如申請專利範圍第1項之半導體裝置,其中上述主基 極區(4 )的摻雜物濃度低於上述襯墊下基極區(5 )。 3· —種半導體裝置,其係具有上主面和下主面的半導體 基板(1),
\\312\2d-code\90-06\90108084.ptd
1236134 六、申請專利範圍 上述半導體基板(1)包含有: 形成於上述上主面的第}導電型之汲極層(3); 第2導電型之主基極區(4),在上述汲極層(3)中選擇性 地形成比上述汲極層(3)淺,並曝露於上述上主面,且於 底面具有面向上述下主面而選擇性地突出的突起部(2〇)、; 第2導電型之襯墊下基極區(5),在上述汲極層中選 擇性地形成比上述汲極層(3)淺,並曝露於上述上主面, 且不與上述主基極區(4)連接;以及 第1導電型之源極區(6 ),在上述主基極區(4 )選擇性地 形成比上述主基極區(4)淺,並曝露於上述上主面, 上述半導體裝置更包含有: 第1主電極(11),連接上述主基極區(4)和上述源極區 (6),但不與上述襯墊下基極區(5)連接, 閘極(9 )在上述主基極區(4 )中隔開閘極絕緣膜(8)與夾 於上述汲極層(3 )和上述源極區(6 )間之區域的通道區相 對; 導電性之閘極墊(1 2 ),在上述上主面中隔開絕緣層(7) 與上述襯墊下基極區(5)的曝露面相對置並連接於上述閘 極(9 )上;以及 連接於上述下主面的第2主電極(14)。 4·如申請專利範圍第1至3項中任一項之半導體裝置,其 中上述半導體基板(1)更包含有第2導電型之週邊^極區/、 (2 1 ),該週邊基極區(21 ),係在上述汲極層中選擇性地形 成比上述汲極層淺,並曝露於上述上主面,且位於上述主 第46頁 \\312\2d-code\90-06\90108084.ptd 1236134 六、申請專利範圍 基極區(4)和上述襯墊下基極區(5)之間而其内部不設置第 1導電型之半導體區’且不與上述襯墊下基極區(5)連接, 而上述第1主電極(11)與上述週邊基極區(21)相連接。 5·種半導體裝置’其係具有上主面和下主面的半導體 基板(1), 上述半導體基板(1)包含有: 形成於上述上主面的第上導電型之汲極層(3); 第2導電型之主基極區(4),在上述汲極層(3)中選擇性
地形成比上述汲極層(3 )淺,並曝露於上述上主面,且被 分隔成數個區域; 第2導電型之襯墊下基極區(5),在上述汲極層(3)中選 擇性地形成比上述汲極層(3 )淺,並曝露於上述上主面, 但不與上述主基極區(4)連接; 第1導電型之源極區(6),在上述主基極區(4)中選擇性 地形成比上述主基極區(4)淺,並曝露於上述上主面,且 對應上述主基極區(4)的上述數個區域而被分隔配置;以 及 第2導電型之週邊基極區(21),在上述汲極層(3)中選擇 性地形成比上述汲極層(3)淺,並曝露於上述上主面,且 具有位於上述主基極區(4)和上述襯墊下基極區(5)之間的 部分及與上述主基極區(4)之上述數個區域之各區的一端 相連接的部分,其内部不設置第丨導電型之半導體區並且 不與上述襯墊下基極區(5)相連接, 上述半導體裝置更包含有:
1236134 六、申請專利範圍 (6)?ίΪ ΪΤ),連接於上述主基極區⑷、上述源極區 區⑸;述週邊基極區(21) ’但不連接於上述襯墊下基極 =極(9),在上述主基極區(4 )中隔開閘極絕 U極層(3)和上述源極區⑷以區域的通道區相對、; 性之閘極墊(丨2),在上述上主面中隔開絕緣層(7) ”上述襯墊下基極區(5)的曝露面相對配置,並 述閘極(9 );以及 安、上 連接於上述下主面的第2主電極(14)。 6·如申請專利範圍第5項之半導體裝置,其中上述週邊 土極區(2 1 )之深度係比上述主基極區(4 )深。 7·如申請專利範圍第,6項之半導體裝置,其中上述主基 極區(4 )的摻雜物的濃度比上述週邊基極區(2丨)低。 8·種半導體裝置,其係具有上主面和下主面的半導體 基板(1), 上述半導體基板包含有: 形成於上述上主面的第1導電型之汲極層(3); 第2導電型之主基極區(4),在上述汲極層(3)中選擇性 地形成比上述汲極層(3)淺,並曝露於上述上主面; 第2導電型之週邊基極區(21),在上述汲極層(3)中選擇 性地形成比上述汲極層(3)淺,並曝露於上述上主面,但 其内部不設置第1導電型的半導體區;以及 第1導電型之源極區(6),在上述主基極區(4)中選擇性 地形成比上述基極區(4)淺,並曝露於上述上主面; \\312\2d-code\90-06\90108084.ptd 第48頁 1236134 六、申請專利範圍 ^述半導體裝置更包含有: 第、1主電極(11 ),連接上述主基極區(4 )和上述源極區 (6)以及上述週邊基極區(21); 閘極(9),在上述主基極區(4)中隔開閛極絕緣膜(8)與 夾f上述汲極層(3)和上述源極區(6)之間的區域之通道區 相對配置; m導暖電Λ之間極塾(12),在上述上主面中於上述沒極層 ^之Λ Λ Υ1㈣絕緣層(7)與域基極區⑷共同隔 置甘^垃邊土極區(21)之區域的概塾下基極區相對配 置’並連接於閘極(9 );以及 連接於上述下主面之第2主電極(14)。 9如申請專利範圍第8項之半導體裝置, 極區(4)被分隔成數個區域, ,、肀上达主基 上述源極區(6)對應上述主美 配置, 基極區(4)的數個區域而分隔 上述週邊基極區(21)具有位於上 襯墊下基極區之間的部分、 这主基極區(4)和上述 述數個區域的各區之一端相 /、上述主基極區(4)之上 10·如申請專利範圍第8項之分。 基極區(21),係包括上述主面裝置,其中上述週邊 下方之區域週邊相連接而彡 、'者相¥於上述閘極塾正 η.如申請專利範圍第13成的環形部分。 中上述汲極層(3)的電阻率具5▲或8項之半導體裝置,其 其電阻率越低的斜率。^有隨著離開上述上主面越遠 \\312\2d-code\90-06\90108084.ptd 第49頁 1236134 六、申請專利範圍 12· —種半導體裝置,其係具有上主面和主 體基板⑴, 上述半導體基板(1)包含有·· 第1導電型之汲極層(3),形成於上述上主面,其電阻率 具有隨著離開上述上主面距離越遠其電阻率越低的斜率; 第2導電型之主基極區(4),在上述汲極層(3)中選擇性 地形成比上述汲極層(3 )淺,並曝露於上述上主面; 第2導電型之襯墊下基極區(5),在上述汲極層(3)中選 擇性地形成比上述汲極層(3)淺,並曝露於上述\主面, 但不與上述主基極區(4)連接;以及 第1導電型之源極區(6),在上述主基極區(4)中選擇性 地形成比上述主基極區(4)淺,並曝露於上述上主面, 上述半導體裝置更包含有: 第1主電極(n),連接上述主基極區(4)和上述源極區 C6),但不連接於上述襯墊下基極區(5); 閘極(9),在上述主基極區(4)中隔開閘極絕緣膜盥 2於上歧極層(3)和上述源極區⑷間之區域的通道區相 對配置; 導電性之閘極墊(12),在上述上主面中隔開 與上述襯墊下基極區(5 )的曝露面相對配番 ' 曰 述間極⑼;以及 對配置’並連接於上 連接於上述下主面的第2主電極(14)。 艘1 二種半導艘裝置’其係具有上主面和下主面的半導 \\312\2d-code\90-06\90108084.ptd 第50頁 1236134 六、申請專利範圍 上述半導體基板(1)具有: 第1導電型之汲極層(3),形成於上述上主面,其電阻率 具有隨著離開上述上主面距離越遠其電阻率越低的斜率; 第2V電型之主基極區(4),在上述汲極層(3)中選擇性 地形成比上述汲極層(3)淺,並曝露於上述上主面;以及 第1導電型之源極區(6),在上述主基極區(4)中選擇性 地形成比上述主基極區(4)淺,並曝露於上述上主面, 上述半導體裝置更包含有: 區(第6=電極(⑴’用以連接上述主基極區⑷和上述源極 閘極(9 ),在上述主基極區(4 )中隔開閘極絕緣膜(8 )與 夾於上述汲極層(3)和源極區(6)間之區域的通道區相對配 置; _ 導電性之間極塾(12) ’在上述的上主面中隔開絕緣膜 (7)與上述汲極層(3)曝露之區域的襯墊下基極區相對配 置’並與上述閘極(9 )相連接;以及 連接於上述下主面的第2主電極(14)。 14. 一種半導體裝置,其係具有上主面和 體基板(1), 王面的丰導 上述半導體基板(1)包含有: 第1導電型之汲極層(3),形成於上述上主面,盆電阻 具有隨著離開上述上主面距離越遠其電阻率越低的斜、 第2導電型之主基極區(4),在上述汲極層(3)中選性 地形成比上述汲極層(3)淺,並曝露於上述上主面,
第51頁 \\312\2d-code\90-06\90108084.ptd 1236134 六、申請專利範圍 第2導電型之襯墊下基極區(5),在上述汲極層(3)中選 擇性地形成比上述汲極層(3)淺,並曝露於上述上主面, 且與上述主基極區(4 )不相連接; 第1 V電型之源極區(6 ),在上述主基極中(4)選擇性地 形成比上述主基極區(4)淺,並曝露於上述上主面;以及 第2導電型之週邊基極區(21),在上述汲極層(3)中選擇 性地形成比上述汲極層(3)淺,並曝露於上述上主面,且 位於上述主基極區(4)和上述襯墊下基極區(5)之間,其内 P不汉置第1導電型的半導體區且不連接於 極區(5), ^ r * 上述半導體裝置更包含有: 第1主電極(11),連接上述主基極區⑷和上述源極區 及上述週邊基極區(21),但不連接上述襯墊下基極 閘極(9),在上述主基極(4)中隔開閘極絕緣膜(㈧盘夾 於上述沒極層3和域源極區(6)間之區域的通冑區相對A 導電性之閘極墊(12),在上主面中隔開絕緣膜 1襯墊下基極區⑸的曝露面相對,並連接於上述閑極 (9 ),以及 連接於上述下主面的第2主電極(14)。 15· —種半導體裝置,其係具有上主面 體基板(1), $卜主面的+導 上述半導體基板(1)包含有: 形成於上述上主面的第1導電型之汲極層(3);
1236134 六、申請專利範圍 地ΐ2/Λ型十之主基才虽區⑷’ *上述沒極層(3)中選擇性 /成匕上述汲極層(3)淺,並曝露於上述上主 第1導電體之源極區(6),在上述主其朽’ 亦;、, ν 0; 隹上迷主基極U)中選擇性地 乂 ^上述主基極區(4)淺,並曝露於上述上主面, 上述半導體裝置更包含有: (i j接上述主基極區(4 )和上述源極區(6 )的第1主電極 =,(9),在上述主基極區(4)中隔開閘極絕緣膜(8)盥 :配金述汲極層(3)和上述源極區(6)間之區域的通道區相 ^型之閘極墊。2),在上述上主面中隔開絕緣層⑺ '、、’上主面中曝硌上述汲·極層(3)之區域的襯塾下基極 區=對,並連接於上述閘極(9); ,電層(10),在比上述閘極墊(12)更靠近上述主面的部 立/、上述上主面相對置地埋設於上述絕緣層(7)並 上述閘極墊(12);以及 條7、 連接上述下主面的第2主電極(14)。
\\312\2d-code\90-06\90108084.ptd 第53頁
TW090108084A 2001-04-04 2001-04-04 Semiconductor device TWI236134B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2001/002933 WO2002082553A1 (fr) 2001-04-04 2001-04-04 Dispositif semi-conducteur

Publications (1)

Publication Number Publication Date
TWI236134B true TWI236134B (en) 2005-07-11

Family

ID=11737226

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090108084A TWI236134B (en) 2001-04-04 2001-04-04 Semiconductor device

Country Status (6)

Country Link
US (3) US7180106B2 (zh)
EP (6) EP2381480A1 (zh)
JP (1) JP4837236B2 (zh)
CN (3) CN101488500B (zh)
TW (1) TWI236134B (zh)
WO (1) WO2002082553A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4865166B2 (ja) * 2001-08-30 2012-02-01 新電元工業株式会社 トランジスタの製造方法、ダイオードの製造方法
US7786533B2 (en) 2001-09-07 2010-08-31 Power Integrations, Inc. High-voltage vertical transistor with edge termination structure
US7221011B2 (en) * 2001-09-07 2007-05-22 Power Integrations, Inc. High-voltage vertical transistor with a multi-gradient drain doping profile
US6635544B2 (en) 2001-09-07 2003-10-21 Power Intergrations, Inc. Method of fabricating a high-voltage transistor with a multi-layered extended drain structure
JP2011238771A (ja) * 2010-05-11 2011-11-24 Hitachi Ltd 半導体装置
JP5631752B2 (ja) * 2011-01-12 2014-11-26 株式会社 日立パワーデバイス 半導体装置および電力変換装置
JP5793995B2 (ja) * 2011-06-28 2015-10-14 トヨタ自動車株式会社 リードフレーム、及び、パワーモジュール
JP6271155B2 (ja) 2013-05-21 2018-01-31 株式会社東芝 半導体装置
JP2014112739A (ja) * 2014-03-19 2014-06-19 Toshiba Corp 半導体装置
CN104022146A (zh) * 2014-06-06 2014-09-03 西南交通大学 一种半导体功率器件的终端结构
WO2016039069A1 (ja) * 2014-09-11 2016-03-17 富士電機株式会社 半導体装置およびその製造方法
CN110337725B (zh) * 2017-02-24 2022-08-05 三菱电机株式会社 碳化硅半导体装置以及电力变换装置
WO2018155553A1 (ja) * 2017-02-24 2018-08-30 三菱電機株式会社 炭化珪素半導体装置および電力変換装置
US10601413B2 (en) 2017-09-08 2020-03-24 Cree, Inc. Power switching devices with DV/DT capability and methods of making such devices
CN109244134A (zh) * 2018-09-04 2019-01-18 深圳市南硕明泰科技有限公司 一种场效应晶体管及其制备方法

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3523838A (en) * 1967-05-09 1970-08-11 Motorola Inc Variable capacitance diode
US4789882A (en) 1983-03-21 1988-12-06 International Rectifier Corporation High power MOSFET with direct connection from connection pads to underlying silicon
JPS63173373A (ja) 1987-01-13 1988-07-16 Nec Corp 電界効果トランジスタ
JPS6422067A (en) * 1987-07-17 1989-01-25 Toshiba Corp Double diffusion type insulated-gate field effect transistor
JPS6422067U (zh) 1987-07-30 1989-02-03
JPH0828503B2 (ja) 1988-05-18 1996-03-21 富士電機株式会社 Mos型半導体装置
JPH0247874A (ja) 1988-08-10 1990-02-16 Fuji Electric Co Ltd Mos型半導体装置の製造方法
US5208471A (en) * 1989-06-12 1993-05-04 Hitachi, Ltd. Semiconductor device and manufacturing method therefor
JP2692350B2 (ja) * 1990-04-02 1997-12-17 富士電機株式会社 Mos型半導体素子
US5099296A (en) 1990-04-06 1992-03-24 Xerox Corporation Thin film transistor
JPH04363068A (ja) * 1990-09-19 1992-12-15 Nec Corp 半導体装置
US5313088A (en) 1990-09-19 1994-05-17 Nec Corporation Vertical field effect transistor with diffused protection diode
US5686750A (en) * 1991-09-27 1997-11-11 Koshiba & Partners Power semiconductor device having improved reverse recovery voltage
JP2817536B2 (ja) 1991-09-27 1998-10-30 日本電気株式会社 半導体装置
JP3185292B2 (ja) * 1991-12-12 2001-07-09 関西日本電気株式会社 半導体装置
JP3168763B2 (ja) * 1992-03-30 2001-05-21 株式会社デンソー 半導体装置及びその製造方法
JPH07211899A (ja) 1994-01-24 1995-08-11 Fuji Electric Co Ltd Mos型半導体素子
JPH08172183A (ja) * 1994-12-16 1996-07-02 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置
JP3080561B2 (ja) * 1995-03-03 2000-08-28 株式会社三社電機製作所 パワースイッチングデバイス
JPH08274321A (ja) 1995-03-31 1996-10-18 Rohm Co Ltd 半導体装置
JP3994443B2 (ja) 1995-05-18 2007-10-17 三菱電機株式会社 ダイオード及びその製造方法
JPH09252118A (ja) 1996-03-15 1997-09-22 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP2000077663A (ja) 1998-09-02 2000-03-14 Mitsubishi Electric Corp 電界効果型半導体装置
JP2000349288A (ja) 1999-06-09 2000-12-15 Fuji Electric Co Ltd 縦型mosfet
JP4122113B2 (ja) 1999-06-24 2008-07-23 新電元工業株式会社 高破壊耐量電界効果型トランジスタ
JP2001077356A (ja) * 1999-08-31 2001-03-23 Miyazaki Oki Electric Co Ltd 縦型mos半導体装置
JP2001313392A (ja) 2000-02-23 2001-11-09 Denso Corp パワーmosfet

Also Published As

Publication number Publication date
EP2383790B1 (en) 2019-07-24
EP2383788A1 (en) 2011-11-02
JP4837236B2 (ja) 2011-12-14
CN1265465C (zh) 2006-07-19
EP1291925A1 (en) 2003-03-12
US7180106B2 (en) 2007-02-20
EP2381480A1 (en) 2011-10-26
EP2387077A3 (en) 2013-08-21
EP2387077A2 (en) 2011-11-16
EP2383790A1 (en) 2011-11-02
EP1291925A4 (en) 2009-10-21
EP2387077B1 (en) 2019-07-31
EP2383788B1 (en) 2019-07-24
EP1291925B1 (en) 2019-07-31
JPWO2002082553A1 (ja) 2004-07-29
CN101488500B (zh) 2016-01-27
US8692323B2 (en) 2014-04-08
US20070096166A1 (en) 2007-05-03
CN1862833A (zh) 2006-11-15
US8183631B2 (en) 2012-05-22
CN101488500A (zh) 2009-07-22
CN100477268C (zh) 2009-04-08
US20120080744A1 (en) 2012-04-05
US20030132499A1 (en) 2003-07-17
CN1432197A (zh) 2003-07-23
EP2383789A1 (en) 2011-11-02
WO2002082553A1 (fr) 2002-10-17

Similar Documents

Publication Publication Date Title
TWI236134B (en) Semiconductor device
JP3911566B2 (ja) Mos型半導体装置
CN103703566B (zh) 半导体装置及其制造方法
CN107534061A (zh) 半导体器件
JPH0563949B2 (zh)
CN109755293A (zh) 半导体装置
CN103460390B (zh) 碳化硅纵型场效应晶体管
TW200924201A (en) Gallium nitride diodes and integrated components
JPWO2014188569A1 (ja) ダイオード内蔵igbt
JPH04767A (ja) Mos型半導体素子
CN110137240A (zh) 碳化硅半导体装置
JP2013115223A (ja) 半導体装置
CN112420694B (zh) 集成反向肖特基续流二极管的可逆导碳化硅jfet功率器件
CN108604598A (zh) 半导体装置
JPH04283968A (ja) 絶縁ゲート型バイポーラトランジスタ
JP2020013836A (ja) 半導体装置および半導体回路装置
CN109585562B (zh) 具有阴极短路结构的双向功率mosfet结构
JP4431761B2 (ja) Mos型半導体装置
JP2019087730A (ja) 半導体装置
JP3875460B2 (ja) 半導体装置
Yi et al. Simulation study of a p-GaN HEMT with an integrated Schottky barrier diode
CN213366606U (zh) 覆盖钝化层的mos控制整流器
TWI521692B (zh) 抗重複突崩崩潰之電晶體電源切換裝置
CN113054016B (zh) 一种碳化硅mosfet器件的元胞结构及功率半导体器件
JP2002026314A (ja) 半導体装置

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent