TW582037B - Semiconductor memory device - Google Patents

Semiconductor memory device Download PDF

Info

Publication number
TW582037B
TW582037B TW091137462A TW91137462A TW582037B TW 582037 B TW582037 B TW 582037B TW 091137462 A TW091137462 A TW 091137462A TW 91137462 A TW91137462 A TW 91137462A TW 582037 B TW582037 B TW 582037B
Authority
TW
Taiwan
Prior art keywords
renewal
signal
circuit
voltage
output
Prior art date
Application number
TW091137462A
Other languages
English (en)
Other versions
TW200307290A (en
Inventor
Takeo Okamoto
Tetsuichiro Ichiguchi
Hideki Yonetani
Zengcheng Tian
Tsutomu Nagasawa
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of TW200307290A publication Critical patent/TW200307290A/zh
Application granted granted Critical
Publication of TW582037B publication Critical patent/TW582037B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/04Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Description

582037 玖、發明說明 【發明所屬之技術領域】 本發明係關於半導體記憶裝置,尤其是關於有再新 (r e f r e s h )動作之必要的半導體記億裝置。 【先前技術】 近年來,伴隨著電子裝置的小型化及低消耗電力化的進 程,對搭載於此等電子裝置上的低消耗電力化的要求越來 越高。尤其是,在半導體記憶裝置之代表性裝置之一的 DRAM(Dynamic Random Access Memory)中,因爲經常需要 資料保持之目的用的再新動作,因此,藉由以適宜之週期 進行再新動作,即可大幅減低消耗電力。 在DRAM之再新動作中,在成爲再新對象之記憶單元之 各個記憶單元,週期性執行資料的讀出、放大及再寫入, 以便保持記憶資料。一般,在再新動作中,將所有與由列 位址所選擇的字線連接的記憶單元,同時執行再新。 此外,在先前之DRAM中,作爲對應電池支援期間的待 機模式,備有保持記憶資料用的所謂自我再新模式。該自 我再新模式中,在內部自動產生成爲再新對象的列位址, 字線的切換係在DRAM內部自動進行。又,響應藉由內部 的再新計時器所週期性產生的再新信號,於每一指定的再 新週期順序執行再新動作。 執行再新動作之再新週期係藉由記憶單元可保持資料 的時間所決定,該資料保持時間係依賴於記億單元的漏電 流。記憶單元的漏電流,在對溫度變化敏感的記憶單元, 7 312/發明說明書(補件)/92-03/91137462 582037 每增加1 0 0 °C的溫度將增加約3位數的漏電流。據此,再 新週期有依照溫度適宜設定的必要。 在先前之DRAM之自我再新動作中,無法於內部依照溫 度變化適宜調整再新週期,爲了在高溫下保證記憶單元之 資料保持,係對應高溫時的實際能力來設定再新週期。爲 此’在低溫時即有以不必要的頻率來執行再新動作,導致 再新動作時的消耗電力超過所需電力過多。此外,即使在 具備持有溫度相依性的電路的DRAM中,在高溫時及低溫 時兩方,要將再新週期內部調整爲所需週期具有困難。又, 在此所指「筒溫」一般爲7 0〜8 0 °C或此以上的溫度,與此 相對應,所指「低溫」一般爲室溫或此以下的溫度。 此外,如上所述,自我再新時之再新週期係有保證記億 單元之資*料保持,且、以不消耗多餘電力的方式進行適宜 設定的必要,並依半導體記憶裝置的實際能力藉由調整電 路進行調整。於是,要調整再新週期,則有測定再新週期 的必要。 但是,先前之DRAM中,於自我再新時雖具備測定再新 週期用的電路,但是,例如,有將示波器等的波形測定裝 置連接於通常未予使用的端子進行測定的必要,或是,無 適宜的波形測定裝置、或該連接需花費時間等,而無法容 易測定再新週期。 【發明內容】 在此,本發明正是用於解決上述問題而提出者,其目的 在於,提供依溫度變化以使再新週期變化,從而以適宜的 8 312/發明說明書(補件)/92·03/91137462 582037 再新週期執行再新動作的半導體記憶裝置° 此外,本發明之又一目的在於,提供可容易測定自我再 新時的再新週期的半導體記憶裝置。 根據本發明,半導體記憶裝置具備,含有行列狀排列的 多個記憶單元的記憶體陣列;及爲保持多個記憶單元內記 憶的記憶資訊而週期性執行再新動作的再新控制電路’再 新控制電路包括,可決定再新週期,於每一再新週期產生 再新信號的再新計時器;及依再新信號順序產生指定成爲 再新動作對象的記憶單元列用的再新列位址的再新位址產 生電路,再新計時器係由,響應溫度的下降,使用差動放 大電路(differential amplification circuit)調整輸出電壓 的電壓調整電路;接收電壓調整電路的輸出電壓,響應輸 出電壓之降低產生使產生週期增長的內部信號的震盪電 路;及基於內部信號產生再新信號的再新信號產生電路, 所構成。 在本發明之半導體記憶裝置中,再新計時器係基於由響 應溫度變化進行動作的差動放大電路所構成的電壓調整電 路輸出之輸出電壓,依溫度之降低而增長再新週期。 據此,根據本發明之半導體記憶裝置,從高溫時至低溫 時之期間,以適宜且穩定的再新週期執行再新動作,從而 可減低再新動作時的消耗電力。 其中’ 一理想狀態爲,電壓調整電路若在溫度低於指定 値時,將輸出電壓恆定。 此外,一理想狀態爲,電壓調整電路係由,基於具有第 9 312/發明說明書(補件)/92-03/91137462 582037 1溫度特性的第1電阻的電阻値,輸出第1電壓的第1恆 電流電路;基於較第1電阻所具之溫度梯度大之具有正之 第2溫度特性的第2電阻的電阻値,輸出第2電壓的第2 恆電流電路;將第2電壓與第1電壓比較,基於比較結果 輸出具正之溫度特性的第3電壓的溫度修正電路;及以適 合再新週期之溫度特性的方式變換第3電壓,輸出輸出電 壓的偏向電壓(bias)輸出電路,所構成。 此外,根據本發明,半導體記憶裝置具備,含有行列狀 排列的多個記憶單元的記憶體陣列;爲保持多個記憶單元 內記憶的記憶資訊而週期性執行再新動作的再新控制電 路;於再新週期測定模式時,響應該半導體記憶裝置所指 示的第1指令產生測定信號的測定電路;及將測定信號向 外部輸出的輸出電路,再新控制電路包括,決定再新週期, 於每一再新週期產生再新信號的再新計時器;及依再新信 號順序產生用以指定成爲再新動作對象的記憶單元列之再 新列位址的再新列位址產生電路,再新計時器,係於再新 週期測定模式時,響應該半導體記憶裝置所指示的第2指 令,開始進行產生再新信號用的計數,測定電路係接收基 於第2指令而於再新週期後藉由再新計時器所產生的再新 信號,於接收第1指令之前接收再新信號時,以第1邏輯 位準向輸出電路輸出測定信號,於接收第1指令之前未接 收再新信號時,以第2邏輯位準向輸出電路輸出測定信號。 在本發明之半導體記憶裝置中,測定電路,係於再新週 期測定模式時,藉由接收基於第2指令而於再新週期後所 10 312/發明說明書(補件)/92-03/91137462 582037 產生之再新信號之時間點及接收第1指令之時間點的前 後,產生邏輯位準互異的測定信號。 據此,根據本發明之半導體記憶裝置’使第2指令移位, 藉由測定在測定信號之邏輯位準變化時的第1及第2指令 間的時間點,即可容易測定再新週期。 【實施方式】 以下,參照圖式詳細說明本發明之實施形態。又,至於 圖式中之相同或相當部分則賦予相同的元件符號,並省略 重複說明。 (實施形態1) 圖1爲顯示本發明之實施形態1之半導體記憶裝置的整 體結構的方塊圖。 參照圖1,半導體記憶裝置1 〇備有控制信號端子1 2、 位址端子1 4及資料輸出入端子1 6。此外,半導體記憶裝 置1 〇具備控制信號緩衝器1 8、位址緩衝器2 0及輸出入緩 衝器22。又,半導體記億裝置1 0更具備控制電路24、列 位址解碼器2 6、行位址解碼器2 8、輸出入控制電路3 0、 感測放大器32、記憶單元陣列34及再新控制電路36。再 新控制電路3 6包括再新計時器3 8及再新位址產生電路 40 ° 記憶單元陣列3 4係爲行列狀排列記憶單元之記憶元件 群,其中各個係由可獨立動作的4個記憶庫所構成。又, 對應於記憶單元陣列3 4由4個記憶庫所構成,列位址解碼 器26、行位址解碼器28、輸出入控制電路3 0及感測放大 11 312/發明說明書(補件)/92-03/91137462 582037 器3 2也各備有4組。 控制信號端子1 2接收晶片選擇信號/C S、列位址選通信 號/RAS、行位址選通信號/CAS及允寫信號/WE的指令控 制信號。控制信號緩衝器1 8,係從控制信號端子1 2取入 晶片選擇信號/ C S、列位址選通信號/R A S、行位址選通信 號/C AS及允寫信號/WE進行閂鎖,並輸入控制電路24。 位址端子14係接收位址信號A0〜Αη(η爲自然數)及記 憶庫位址信號ΒΑ0、ΒΑ1。位址緩衝器20包括未圖示之列 緩衝器及行緩衝器。位址緩衝器20之列緩衝器係取入位址 信號Α0〜An及記億庫位址信號ΒΑ0、ΒΑ1進行閂鎖,將 列位址信號RA向對應於由記憶庫位址信號ΒΑ0、BA1所 指示的記憶庫的列位址解碼器26輸出。此外,位址緩衝器 2 0之行緩衝器係取入位址信號A0〜An及記憶庫位址信號 BAO、BA1進行閂鎖,且向對應於由記憶庫位址信號bao、 B A 1所指示的記憶庫的行位址解碼器2 8輸出行位址信號 CA 〇 資料輸出入端子1 6係爲與外部交換半導體記憶裝置J 〇 所讀寫之資料的端子’於資料寫入時接收從外部輸入的資 料D Q 0〜D Q i (i爲自然數),於資料讀出時向外部輸出資料 D Q 0〜D Q i。輸出入緩衝器2 2係於資料寫入時,取入資料 D Q 0〜D Q i予以閂鎖,且向輸出入控制電路3 〇輸出內部資 料IDQ。另一方面’輸出入緩衝器22係於資料讀出時,將 接收自輸出入控制電路3 0的內部資料I d Q輸入資料輸出 端子1 6。 乂2/發明說明書(補件)/92-03/91137462 12 582037 控制電路2 4自控制信號緩衝器1 8接收指令控制信號, 並基於該指令控制信號,控制列位址解碼器2 6、行位址解 碼器2 8及輸出入緩衝器2 2。此外,控制電路2 4係於自我 再新動作時,向再新計時器3 8輸出自我再新活化信號 SELF_〇N。 列位址解碼器2 6係基於自位址緩衝器2 0接收之列位址 信號R A ’生成選擇記憶單元陣列3 4上之字線用信號 RAD。然後,列位址解碼器26係基於信號rad進行列位 址解碼’用以選擇對應於該解碼後之列位址的記憶單元陣 列3 4的字線。於是,藉由未圖示之字驅動器將所選擇的字 線活化。 此外,行位址解碼器2 8係基於自位址緩衝器2 0接收之 行位址信號CA,進行行位址之解碼,用以選擇對應於該 解碼後之行位址的記憶單元陣列3 4的位元線對。 於資料寫入時,輸出入控制電路3 0將自輸出入緩衝器 22接收的內部資料IDQ輸入感測放大器32,感測放大器 3 2係響應內部資料ID Q的邏輯位準,將藉由行位址解碼器 28選擇的位元線對預充電至電源電壓Vcc或接地電壓 GND。藉此,於連接藉由列位址解碼器2 6所活化的字線及 藉由行位址解碼器2 8所選擇、且藉由感測放大器3 2所預 充電的位元線對的記憶單元,進行內部資料IDQ的寫入。 另一方面,於資料讀出時,將資料讀出前藉由行位址解 碼器28所選擇的位元線對預充電至電壓Vcc/2,於所選擇 的位元線對中對應於讀出資料檢出/放大產生的微小電壓 13 312/發明說明書(補件)/92-03/91137462 582037 變化,且判別讀出資料的邏輯位準,向輸出入控制電路3 〇 輸出。於是,輸出入控制電路3 0將自感測放大器3 2接收 的讀出資料向輸出入緩衝器2 2輸出。 記憶單兀陣列34,如上述,係分別由可獨立動作的4個 記憶庫所構成,記憶單元陣列3 4之各記憶庫,係介由沿列 方向排列之字線而與列位址解碼器2 6連接,此外,介由沿 行方向排列之位元線對而與感測放大器3 2連接。 再新控制電路3 6係於自我再新模式時,基於來自控制 電路24的指示,生成進行自我再新動作用的列位址(以下 稱爲自我再新列位址信號/QAD),並輸入列位址解碼器 2 6。列位址解碼器2 6係基於來自控制電路2 4的指示,於 正常動作模式時,基於自位址緩衝器2 0接收的列位址信號 R A,進行記憶單元陣列3 4之字線的選擇。另一方面,於 自我再新模式時,列位址解碼器2 6係基於由再新控制電路 3 6傳來的自我再新列位址信號/ Q a D,進行記憶單元陣列 3 4之字線的選擇。 再新計時器3 8係基於自控制電路2 4接收的自我再新活 化信號SELF —ON而被活化’內部產生依溫度而產生週期 變化的脈衝信號Ρ Η Y 0,基於脈衝信號ρ η γ 〇生成再新信號 Ρ Η Y S,並輸入再新位址產生電路4 〇。再新信號ρ η γ s,係 於考慮不致使低溫時之再新動作的頻率無謂地增多、卻於 記憶單元陣列3 4之各記憶單元中可確保資料保持之再新 間隔及記憶單元陣列3 4的字線數,而決定的指定的每一再 新週期被活化。 14 312/發明說明書(補件)/92-03/91137462 再新位址產生電路40係響應再新信號PHYS將再新列位 址再新,且順序交換成爲再新動作對象之記憶單元列。具 體而言,響應再新信號PHYS漸漸將再新列位址信號/QAD 計數完畢。 圖2爲功能性說明圖1所示再新計時器3 8用的功能方 塊圖。參照圖2,再新計時器3 8包括電壓調整電路5 1、環 形振盪器5 2及計數器5 3。 電壓調整電路5 1產生具有溫度相依性之偏向電壓 B IASS並輸入環形震盪器52。具體而言,電壓調整電路51 依溫度的下降而降低偏向電壓B IA S S,在指定溫度Ta以下 時,以一定値輸出偏向電壓BIASS。在指定溫度Ta以下 時,以一定値輸出偏向電壓BIASS之情況,將於後文詳細 說明,其是用以保證低溫時的再新。 環形震盪器52係爲週期性產生脈衝信號ΡΗΥ0的震盪電 路,其響應自電壓調整電路51接收的偏向電壓BIASS,使 脈衝信號ΡΗΥ0的產生週期變化。具體而言,環形震盪器 52係依偏向電壓BIASS之降低卻增長脈衝信號ΡΗΥ0的產 生週期。環形震盪器52係響應自控制電路24接收的自我 再新活化信號S E L F _ Ο N而被活化。 計數器5 3係以指定次數對自環形震盪器5 2接收的脈衝 信號ΡΗΥ0進行計數,當超過指定値時輸出再新信號 Ρ Η Y S。自我再新動作係響應該再新信號Ρ Η Y S而被執行。 再新計時器3 8中,電壓調整電路5 1係依溫度的下降而 將偏向電壓BIASS降低後予以輸出。於是,環形震盪器52 15 312/發明說明書(補件)/92-03/91137462 582037 係響應自電壓調整電路5 1接收的偏向電壓b IA S S,增長脈 衝信號P Η Y 0的震盪週期,藉此,自計數器5 3輸出的再新 信號PHYS的週期也相應增長。 然後,於再新計時器3 8中,爲保證低溫時的再新,在 指定溫度Ta以下時,電壓調整電路51將偏向電壓BIASS 設定爲恆定値。藉此,以決定低溫時之再新週期的最大値, 從而即使於成爲極低溫時之情況仍可保證再新之進行。 圖3爲功能性說明圖2所示電壓調整電路5 1用的功能 方塊圖。參照圖3,電壓調整電路5 1係由恆電流電路5 1 1、 5 1 2、溫度修正電路5 1 3及偏向電壓輸出電路5 1 4所構成。 恆電流電路5 1 1於其內部具有溫度相依性大的電阻,產 生溫度相依性大的電壓B IA S N並向溫度修正電路5 1 3輸 出。具體而言,恆電流電路5 1 1係依溫度的下降而增高電 壓 BIASN。 恆電流電路5 1 2於其內部具有溫度相依性小的電阻,產 生與電壓BIASN相比溫度相依性小的電壓BIASL,並向溫 度修正電路5 1 3及偏向電壓輸出電路5 1 4輸出。又,如後 續說明,電壓BIASN、BIASL係用於偏向電壓BIASS的產 生,雖然,再新週期PHYS係依偏向電壓BIASS而定,但 是,電壓BIASL的溫度相依性係小至不會影響到再新週期 PHYS的程度,因而,在以下之說明中,是作爲無電壓BIASL 的溫度相依性之情況來進行說明。 溫度修正電路5 1 3係基於分別自恆電流電路5 1 1、5 1 2 輸出的電壓BIASN、BIASL,產生具有正溫度特性之電壓 16 312/發明說明書(補件)/92-03/91137462 582037 BIAST並輸入偏向電壓輸出電路514。在此’「正溫度特性」 係指依溫度之上升電壓增高的意味。 偏向電壓輸出電路5 1 4係基於分別自溫度修正電路5 1 3 及恆電流電路5 12輸出的電壓BIAST、BIASL,產生偏向 電壓B IASS並輸入環形震盪器52。偏向電壓輸出電路514 係當溫度高於指定溫度Ta時,基於電壓BIAST、BIASL 輸出具有溫度相依性之偏向電壓ΒΙΑ SS,而當溫度低於指 定溫度Ta時,則基於無溫度相依性之電壓ΒIA S L,以一定 値輸出偏向電壓BIASS。 於偏向電壓輸出電路514中,藉由調整信號TA<1: 3 >,可自電壓BIAST調整對偏向電壓BIASS的相依性。也 就是說,藉由調整信號TA< 1: 3 >,可調整偏向電壓BIAS S 的溫度變化傾向。此外,於偏向電壓輸出電路5 1 4中,藉 由調整信號TB < 1 : 3 >,可調整基於無溫度相依性之電壓 BIASL所決定的一定値的偏向電壓BIASS。也就是說,藉 由調整信號TB < 1 : 3 >,可調整對應再新動作之最大週期 的偏向電壓Β I A S S的大小。
圖4爲顯示圖3所示恆電流電路5 1 1、5 1 2的結構的電路 圖。參照圖4,恆電流電路5 1 1係由,連接於電源節點VDD 及P通道MOS電晶體P2間的電阻R1 ;連接於電源節點 VDD及節點ND1 ’且其閘極連接於節點ND1的P通道MOS 電晶體P 1 ;連接於節點ND1及接地節點GND,且其閘極 連接於節點N D 2的N通道Μ 0 S電晶體N 1 ;連接於電阻 R1及節點ND2,且其閘極連接於節點ND1的Ρ通道MOS 17 312/發明說明書(補件)/92-03/91137462 582037 電晶體P2 ;及連接於節點nD2及接地節點GND,且其閘 極連接於節點ND2的N通道M〇S電晶體n2,所構成。 恆電流電路5 1 2係於恆電流電路5〗丨中,取代電阻R i 而使用電阻R2 ’至於其他部分的電路結構則與恆電流電路 5 1 1相同。 用於恆電流電路5 n之電阻R丨係爲具有溫度相依性之 電阻’是隨溫度增高電阻値相應增大的電阻。電阻R1如 係由N型井所構成。以下,簡單說明有關恆電流電路5 J i 的動作。若針對溫度下降的情況進行說明,當溫度下降時 電阻R 1之電阻値減小,則通過電阻R丨的電流Ia增加。 於是’節點ND2的電壓上升,N通道MOS電晶體N1的閘 極電壓也上升,因此,節點ND1的電壓下降。據此,電流 la進一步增加,節點ND2的電壓BIASN較溫度降低前有 所增高。 用於恆電流電路5 1 2之電阻R2係爲具有溫度相依性小 之電阻。電阻R2如係由多晶矽所構成。恆電流電路5 i 2 中,因爲電阻R2之電阻値幾乎不隨溫度變化而變化,因 此’輸出之電壓BIASL與溫度無關而成爲大致恆定値。 又,如以後之說明,電阻R 1之電阻値係在上述指定的 溫度Ta,以成爲電阻R2之相同電阻値的方式而預先設定。 圖5爲顯示圖3所示溫度修正電路5 1 3的結構的電路 圖。參照圖5,溫度修正電路5 1 3係由,連接於內部電源 節點VDDS及節點ND3,且其閘極連接於節點ND3的P通 道MOS電晶體P3 ;連接於節點ND3及接地節點GND,且 18 312/發明說明書(補件)/92-03/91137462 582037 其閘極接收自恆電流電路5 1 1輸出的電壓B IA S N的N通道 MOS電晶體N3 ;連接於內部電源節點VDDS及節點ND4, 且其閘極連接於節點ND3的P通道MOS電晶體P4 ;及連 接於節點ND4及接地節點GND,且其閘極接收自恆電流電 路512輸出的電壓BIASL的N通道MOS電晶體N4,所構 成。 此外’溫度修正電路5 1 3還係由,連接於內部電源節點 VDDS及節點ND4,且其閘極連接於節點ND4的P通道 M〇S電晶體P5 ;連接於內部電源節點VDDS及節點ND5, 且其閘極連接於節點ND4的P通道MOS電晶體P6 ;及連 接於節點ND5及接地節點GND,且其閘極連接於節點ND5 的N通道Μ Ο S電晶體N 5,所構成。 自內部電源節點VDDS供給的電壓,係爲藉由未圖示的 電壓下降電路而將外部電源電壓降壓的恆定電壓,是電壓 變動小的穩定電壓。 P通道MOS電晶體P3、P4及N通道MOS電晶體N3、 N 4構成電流鏡差動放大器。此外,p通道M 〇 s電晶體P 5、 P6及N通道MOS電晶體N4、N5中也構成電流鏡差動放 大器。 藉由爲如此之構成,若將N通道MOS電晶體N4、N3 之汲極電流分別設定爲10、11,則P通道Μ Ο S電晶體P 4 之汲極電流成爲Π’而Ρ通道MOS電晶體Ρ5上通過成爲 Ν通道MOS電晶體Ν4及Ρ通道MOS電晶體Ρ4之汲極電 流I 0、I ]的差値的電流10 -11。於是,Ρ通道Μ Ο S電晶體 19 312/發明說明書(補件)/92-03/91137奶2 582037 p 6上通過I 0 -11的汲極電流。 以下,簡單說明有關溫度修正電路5 1 3的動作。若針對 溫度下降的情況進行說明,當溫度下降時自恆電流電路 5U接收的電壓BIASN上升,電流II增加。於是,P通道 MOS電晶體P5之汲極電流10-11減小,相應地,P通道 MOS電晶體P6之汲極電流10-11也減小。在此,響應P 通道MOS電晶體P5之汲極電流10-11的減小,節點ND4 的電壓上升,藉此,P通道MOS電晶體P6的閘極電壓上 升。據此,節點ND5的電壓BIAST係當溫度下降時也相 應下降。也就是說,溫度修正電路5 1 3具有正溫度特性。 圖6爲顯示圖3所示偏向電壓輸出電路514的結構的電 路圖。參照圖6,偏向電壓輸出電路5 1 4係由,連接於內 部電源節點VDDS及節點ND6,且其閘極連接於節點ND6 的P通道MOS電晶體P7 ;連接內部電源節點VDDS及節 點ND7,且其閘極連接於節點ND6的P通道MOS電晶體 P8 ;連接於節點ND7及接地節點GND,且其閘極連接於 節點ND7的N通道MOS電晶體N18 ;及調整部61、62 , 所構成。 調整部61係由,連接於節點ND6及N通道MOS電晶體 N 9 ’且其閘極接收溫度修正電路5 1 3輸出的電壓B IA S T的 N通道MOS電晶體N6;連接於N通道MOS電晶體N6及 接地節點GND,且其閘極接收調整信號TA < 1 >的N通道 MOS電晶體N9 ;連接於節點ND6及N通道MOS電晶體 N10,且其閘極接收電壓BIAST的N通道MOS電晶體N7; 20 312/發明說明書(補件)/92-03/91137462 582037 連接於N通道Μ O S電晶體N 7及接地節點g N D,且其閘極 接收調整信號ΤΑ < 2 >的N通道Μ O S電晶體N 1 0 ;連接於 節點N D 6及N通道Μ O S電晶體N 1 1,且其閘極接收電壓 BIAST的N通道MOS電晶體N8;及連接N通道MOS電 晶體N8及接地節點GND,其閘極接收調整信號TA < 3 > 的N通道Μ Ο S電晶體N 1 1,所構成。 調整部6 2係由,連接於節點N D 6及Ν通道Μ Ο S電晶體 Ν 1 5,且其閘極接收恆電流電路5 1 2輸出的電壓β I A S L的 N通道MOS電晶體N12;連接於N通道MOS電晶體N12 及接地節點GND,且其閘極接收調整信號TB < 1 >的N通 道Μ Ο S電晶體Ν 1 5 ;連接於節點ND 6及N通道Μ Ο S電晶 體Ν16,且其閘極接收電壓BIASL的Ν通道MOS電晶體 Ν13 ;連接於Ν通道MOS電晶體Ν13及接地節點GND, 且其閘極接收調整信號Τ Β < 2 >的Ν通道Μ Ο S電晶體 Ν16 ;連接於節點ND6及Ν通道MOS電晶體Ν17,且其閘 極接收電壓BIASL的Ν通道MOS電晶體Ν14;及連接於 Ν通道Μ Ο S電晶體Ν 1 4及接地節點GND,且其閘極接收 調整信號ΤΒ < 3 >的Ν通道Μ Ο S電晶體Ν 1 7,所構成。 偏向電壓輸出電路5 1 4係形成爲電流鏡差動放大器的構 成,藉由通過調整部61、62的電流量,來決定1^通道]^〇|5 電晶體Ν 1 8的汲極電流12,從而決定輸出電壓之偏向電壓 BIASS。 調整部6 1係爲了調整偏向電壓β IA S S之溫度梯度而 設。調整部6 1中,當溫度下降時,則自溫度修正電路5 1 3 21 312/發明說明書(補件)/92-03/91137462 輸出的電壓BIAST下降,N通道MOS電晶體N6〜N8的閘 極電壓也下降,因而,通過調整部6 1的電流量減少。據此, 汲極電流12減少,偏向電壓BIASS下降。 在此,調整部61中,設置調整通過調整部61的電流量 用的N通道MOS電晶體N9〜N1 1,藉由調整信號TA < 1 : 3 >來調整該電流量。也就是說,在調整信號TA < 1 : 3 > 中,邏輯位準爲L (低邏輯)位準之信號數量越多,則通過 調整部61的電流量越減小,因此,偏向電壓BIASS對電 壓BIAST之變化的影響相對減小。據此,在調整信號TA <1:3>中,隨L位準之信號數量之增多,偏向電壓BIASS 的溫度梯度減小。 此外,調整部62係爲設定對應再新週期之最大値的偏 向電壓BIASS用而設者。僅在調整部61中,隨溫度的過 度下降,通過調整部6 1的電流量則顯著減小,相應地偏向 電壓BIASS也隨之減爲非常小。於是,響應偏向電壓BIASS 而藉由環形振盪器52所產生的脈衝信號PHY0的週期增 長,相應地,藉由再新信號PHYS的週期成爲大於必要週 期以上之長度的事項產生再新週期過長。 在此,即使通過調整部6 1的電流量成爲〇(在上述指定 溫度Ta以下,電壓BIAST成爲0,通過調整部61的電流 也成爲〇),仍可藉由調整部62來確保產生保證再新動作 之最大週期之最低限的偏向電壓BIASS用的電流。 也就是說,調整部62之N通道MOS電晶體N12〜N14 之閘極電壓之電壓B IA S L對溫度相依性小,通過調整部 22 312/發明說明書(補件)/92-03/91137462 582037 6 2的電流量大致爲恆定値。於是,該恆定電流量係以對應 保證再新動作之最大週期之最低限的偏向電壓BIASS的方 式,藉由調整信號TB < 1 : 3 >所調整。 藉由如此構成,於偏向電壓輸出電路5 1 4,在較指定溫 度Ta高的溫度中,輸出藉由調整部6 1調整之具有溫度梯 度的偏向電壓BIASS,在溫度Ta以下時,以一定値輸出保 證再新動作之最大週期之最低限的偏向電壓BIAS S。 圖7爲顯示圖2所示環形震盪器52的結構的電路圖。 參照圖7,環形震盪器52係由連接於內部電源節點VDDS 及節點ND8,且其閘極接收自我再新活化信號SELF_ON 的P通道MOS電晶體P9 ;及奇數個組成之反相器Ivl〜 Ivn(n爲奇數)所構成。 反相器Ivl係由,連接於內部電源節點VDDS及節點 ND8,且其閘極接收反相器Ivn的輸出的P通道MOS電晶 體P10 ;連接於節點ND8及N通道MOS電晶體N26,且 其閘極接收反相器Ivn的輸出的N通道MOS電晶體N25 ; 連接於N通道MOS電晶體N25、N27,且其閘極接收自我 再新活化信號SELF_ON的N通道MOS電晶體N26 ;及連 接於N通道MOS電晶體N26及接地節點GND,且其閘極 接收電壓調整電路51輸出的偏向電壓BIASS的N通道 MOS電晶體N27,所構成。
反相器Iv2係由,連接於內部電源節點VDDS及N通道 MOS電晶體N28,且其閘極接收反相器Ivl的輸出的P通 道MOS電晶體PI 1 ;連接於P通道MOS電晶體P11及N 23 312/發明說明書(補件)/92·03/91137462 582037 通道MOS電晶體N29,且其閘極接收反相器Ivl的輸出的 N通道MOS電晶體N28;及連接於N通道MOS電晶體N28 及接地節點GND,且其閘極接收偏向電壓BIASS的N通 道MOS電晶體N29,所構成。 以下,關於反相器Iv3〜Ivn,也與反相器Iv2相同,係 由其閘極接收前一級的反相器的輸出的P通道MOS電晶體 及N通道MOS電晶體,以及其閘極接收偏向電壓BIASS 的N通道Μ Ο S電晶體所構成。 環形振盪器52中,反相器Ιν 1〜Ινη爲環狀連接。自我 再新活化信號SELF_ ON係爲於自我再新中邏輯位準成爲 Η (高邏輯)位準的信號,當自我再新活化信號SELF_0N爲 Η位準時,反相器ivi〜ivn作動,反相器Ivil之輸出之脈 衝信號ΡΗΥ0呈週期性震盪。另一方面,當自我再新活化 信號SELF_ON爲L位準時,藉由P通道MOS電晶體P9 將節點ND 8經常上拉至Η位準,經常輸出Η位準之脈衝 信號ΡΗΥ0。也就是說,環形振盪器52呈非活化。 反相器Ivl〜Ivn之各個,具備閘極上接收自電壓調整電 路5]輸出的偏向電壓BIASS的n通道MOS電晶體,當偏 向電壓BIASS降低時’反相器Ivl〜Ivn之各個的反轉動作 變緩。據此,當偏向電壓BIASS降低時,脈衝信號ΡΗΥ0 之震盪週期增長。 圖8爲顯示藉由再新計時器38所決定的再新週期的溫 度相依的圖。參照圖8,在溫度Ta以上,依溫度之下降, 再新週期tREF增長,在溫度Ta以下,再新週期爲最大再 24 312/發明說明書(補件)/92-03/91137462 582037 新週期tREF —max而成爲一定。溫度Ta係設定爲室溫程 度。以下’說明有關該再新計時器3 8的調整方法。 (1) 恆電流電路511之電阻R1的調整(元件符號a) 首先,最初先在溫度Ta調整電阻R 1的電阻値,以便與 恆電流電路5 1 2之電阻R2成爲相同的電阻値。如此調整 之理由’是因爲若溫度從高溫向低溫變化,在溫度Ta,電 阻R 1的電阻値與電阻R2之電阻値成爲相同時,則溫度修 正電路513的輸出電壓BIAST成爲〇,通過偏向電壓輸出 電路5 14之調整部61的電流成爲〇。據此,偏向電壓BIAS S 在溫度Ta成爲由調整部62所決定的最低電壓,在溫度Ta 以下’可將再新週期設爲最大再新週期tREF_max。 溫度T a係以設定在常溫程度爲佳,但由於調整時的溫度 與正常動作時相同,一般爲高溫(80 t:左右),因而,係考 慮從調整時之溫度向常溫作溫度變化時的電阻r 1的電阻 値的變化量,來調整電阻R 1的電阻値。 (2) 低溫時之最大再新週期tREF_max的調整(元件符號 B) 對應於該半導體裝置1 0之記憶單元的資料保持可能時 間的實際能力,在溫度T a以下調整成爲一定之最大再新週 期tREF —max。該調整係在測試模式將全部調整信號TA < 1 : 3 >作爲L位準,使具溫度相依性之偏向電壓輸出電路 5 1 4的調整部6 1非活化。然後,藉由調整信號τ B < 1 : 3 >調整偏向電壓BIASS,藉由測定再新週期進行調整。 (3) 溫度梯度的調整(元件符號C) 25 312/發明說明書(補件)/92-03/91137462 582037 對應於高溫時(例如,接近動作中溫度的8 0 °C )的再新週 期的目標値,調整元件符號C所示溫度梯度的傾向。該調 整係以在指定溫度成爲所需的再新週期的方式,藉由偏向 電壓輸出電路5 1 4之調整部6 1之調整信號T A < 1 : 3 >來 調整偏向電壓B IA S S,藉由測定再新週期進行調整。 又’半導體記憶裝置10’在具備依據EMRS(Extended Μ 〇 d e R e g i s t e r S e t)的溫度補償自我再新功能的情況,爲防 止與該功能的干涉,使用偏向電壓輸出電路5 1 4 A來取代 偏向電壓輸出電路514。 在依據EMRS的溫度補償自我再新中,藉由供給半導體 記憶裝置1 〇之指令可改變再新週期。例如,溫度具備8 5 °C、70°C、40°C、15t:之4個模式,將70°C模式時之再新 週期作爲1,則可在85t模式中爲其之1/2倍,在40 °C模 式中爲2倍,在1 5 °C模式中爲4倍,來設定再新週期。 但是,本發明之半導體記憶裝置1 0中,因再新計時器 38自動調整再新週期,因而,若依據EMRS的溫度補償自 我再新功能發揮功能,則在低溫時再新週期較所需以上增 長。在此,在依據EMRS的溫度補償自我再新發揮功能時, 將藉電壓調整電路5 1之自我溫度補償功能非活化。 圖9爲顯示依據EMRS的溫度補償自我再新發揮功能 時,可將本發明之自我溫度補償功能非活化之偏向電壓輸 出電路之結構的電路圖。參照圖9,偏向電壓輸出電路5 1 4 A 係在偏向電壓輸出電路5 1 4取代調整部6 1、62而具備調整 部6 1 A、6 2 A。此外,偏向電壓輸出電路5 1 4 A除偏向電壓 26 312/發明說明書(補件)/92·03/91137462 582037
輸出電路514外,還包括:NOR閘63,EMRS設定部64, EMRS修正部65,及連接N通道MOS電晶體N1 8和接地 節點G N D且其閘極連接於內部節點v D D S的N通道Μ Ο S 電晶體Ν 2 5。 EMRS設定部64係由,連接於節點ND7及Ν通道MOS 電晶體N 2 7,且其閘極連接於節點n D 7的N通道Μ Ο S電 晶體Ν 2 6 ;連接於Ν通道Μ Ο S電晶體Ν 2 6及接地節點 GND’且其閘極接收信號EMRS1的Ν通道MOS電晶體 Ν27 ;連接於節點ND7及Ν通道MOS電晶體Ν29,且其閘 極連接於節點ND7的Ν通道MOS電晶體Ν28 ;連接於Ν 通道MOS電晶體Ν28及接地節點GND,且其閘極接收信 號EMRS2的Ν通道MOS電晶體Ν29 ;連接於節點ND7及 Ν通道MOS電晶體Ν31,其閘極連接於節點ND7的Ν通 道MOS電晶體Ν30;及連接於Ν通道MOS電晶體Ν30及 接地節點GND,且其閘極接收信號EMRS3的Ν通道MOS 電晶體Ν 3 1,所構成。 EMRS設定部64係爲用以實現上述依據EMRS的溫度補 償自我再新功能的電路。信號EMRS 1〜EMRS3係爲響應上 述4個溫度模式成爲Η位準/L位準的信號,8 5 °C模式時信 號EMRS1〜EMRS3均爲Η位準,70°C模式時信號EMRS1、 EMRS2均爲Η位準,4(TC模式時僅信號EMRS1爲Η位準, 15°C模式時信號EMRS1〜EMRS3均爲L位準。藉此,越 是低溫模式時,偏向電壓BIASS降低,而再新週期增長。 NOR閘63係接收信號FUSE及EMRS模式信號 27 312/發明說明書(補件)/92-03/91137462 E M R S _ S R F。信號F U S E係爲從未圖示的熔絲電路輸出的信 號,在未預先利用本發明之自我溫度補償功能時,於熔絲 電路藉由熔斷而成爲Η位準的信號。此外,EMRS模式信 號EMRS —SRF係爲在信號EMRS1〜EMRS3中至少1個爲Η 位準時成爲Η位準的信號。信號FUSE及EMRS模式信號 EMRS — SRF均於未利用本發明之自我溫度補償功倉g時被活 化。 調整部6 1 A係除調整部6 1外,還包括閘極接收NOR閘 6 3之輸出的N通道Μ Ο S電晶體N 1 9〜N2 1。此外,調整部 62Α係除調整部62外,還包括閘極連接於內部節點VDDS 的Ν通道MOS電晶體Ν22〜Ν24。 調整部61 Α中,在信號FUSE及EMRS模式信號 EMRS — SRF均被活化時,因NOR閘63之輸出成爲L位準, N通道MOS電晶體N19〜N21均OFF(截止),調整部61A 呈非活化。據此,於偏向電壓輸出電路5 1 4 A,本發明之自 我溫度補償功能被非活化。 又,調整部62A之N通道MOS電晶體N22〜N24係爲 對應調整部6 1 A上所設N通道Μ Ο S電晶體Ν 1 9〜N2 1,考 慮調整部61 A、62Α的電流均衡而設者,均成爲閘極連接 於內部節點VDDS的ON(導通)狀態,與調整部62並無功 能上的差異。 EMRS修正部65係由,連接於節點ND6及N通道MOS 電晶體N33,且其閘極接收電壓BIASL的N通道MOS電 晶體N32 ;及連接於N通道MOS電晶體N32及接地節點 28 312/發明說明書(補件)/92·03/91137462 582037 GND,且其閘極接收EMRS模式信號EMRS — SRF的N通道 Μ Ο S電晶體N 3 3,所構成。 E M R S修正部6 5用以修正調整部6 1 Α被非活化時之高溫 時(例如’如上述’接近動作中的溫度8 0 °C )的偏向電壓 B I A S S。也就是說,若調整部6 1 A非活化時,則通過調整 部6 1 A之電流被截止,但由於連高溫時通過的電流也截 止,若不修正該部分的電流量,會使高溫時的偏向電壓 B IASS降低’最終無法保證高溫時的再新。在此,EMRS 修正部6 5係於調整部6 1 A預先設置以便通過與高溫時通 過的電流相同電流量,當EMRS模式信號EMRS__SRF成爲 Η位準時,調整部6 1 A被非活化,同時,e M R S修正部6 5 之Ν通道MOS電晶體Ν33導通,EMRS修正部65於調整 部6 1 Α補充通過高溫時的電流量。藉此,即使在ε M R S的 溫度補償自我再新時,仍可保證高溫時的再新。 又,上述說明中,偏向電壓輸出電路514之調整部61、 62或偏向電壓輸出電路514Α之調整部61Α、62Α,分別具 備3個調整用的Ν通道Μ Ο S電晶體,但是,此等Μ Ο S電 晶體並不限於3個,其個數亦可增減。 如上述,根據本實施形態1之半導體記憶裝置1 〇,由於 具備保持正溫度特性的再新計時器3 8,因而可從高溫時至 低溫時之期間,以適宜的再新週期即可執行再新動作。 此外’根據本實施形態1之半導體記憶裝置1 〇,由於具 備可調整依溫度變化的再新週期的溫度梯度的偏向電壓輸 出電路5 1 4、5 1 4 A,因而,可從高溫時至低溫時的期間, 29 312/發明說明書(補件)/92·03/91137462 582037 適宜調整再新週期。 又’由於偏向電壓輸出電路514、514A可調整低溫時之 再新動作的最大週期,因而,可配合記憶單元的資料保持 的實際能力適宜調整再新週期。 再者,根據本實施形態1之半導體記憶裝置i 〇,由於具 備防止與EMRS的溫度補償自我再新的干涉的偏向電壓輸 出電路5 1 4 A,因此’本發明之自我溫度補償自我再新功能 與EMRS的溫度補償自我再新互不干涉,於任一功能均可 以適宜再新週期執行再新動作。 (實施形態2) 實施形態2之半導體記憶裝置中,具備可容易測定自我 再新動作時之再新週期的測試模式。 圖1 〇爲顯示本發明之實施形態2之半導體記憶裝置的 整體結構的槪略方塊圖。參照圖1 0,半導體記憶裝置n 係於圖1所示實施形態1之半導體記憶裝置1 〇之構成中, 取代輸出入控制電路3 0而備有輸出入控制電路3 0 A。 輸出入控制電路3 0 A係自我再新控制電路3 6之再新計 時器38接收再新信號PHYS,此外,自控制電路24接收 信號TM-MONI、TMPHYS及脈衝信號MONI-DRV。再新 信號PHY S如實施形態1之說明,係爲於每一再新週期被 活化的信號。信號TM —MONI係爲若進入自我再新週期測 定測試模式時被活化的信號,其藉由供給該半導體記憶裝 置Η的指令而被活化。又,該指令係爲於正常動作時未被 供給之特定的指令(MRS : Mode Register Set),是介由已存 30 312/發明說明書(補件)/92-03/91137462 582037 的指定端子而設定。此外’半導體記憶裝置1 1若受取該指 令,則成爲自我再新週期測定測試模式。 信號TMPHYS係爲再新週期測定開始時被活化的信號。 信號TMPHYS在受取上述特定的指令(mrS)時,藉由於某 特定位址端子設定指定信號而被活化。於是,若信號 Τ Μ Ρ Η Y S被活化,於再新計時器3 8,從信號Τ Μ Ρ Η Y S被活 化之時間開始進行再新週期的計數。脈衝信號M0NI_DRV 係爲於信號TM — MONI、TMPHYS被活化時,若輸入 READ(讀出)指令則活化的1發脈衝信號。 輸出入控制電路30A,係在自控制電路24接收之信號 Τ Μ Ρ Η Y S被活化時,隨後將最初從再新計時器3 8接收的再 新信號Ρ Η Y S閂鎖。然後,輸出入控制電路3 〇 a在自控制 電路24接收脈衝信號MONI_DRV時,若將再新信號PHYS 閂鎖,於未圖示的資料匯流排DB輸出邏輯位準爲Η位準 的信號,若未將再新信號PHYS閂鎖,則於資料匯流排DB 輸出L位準的信號。 輸入資料匯流排DB的信號,被傳輸至輸出入緩衝器 2 2,輸出入緩衝器2 2將響應信號位準的輸出,傳輸至資料 輸出入端子1 6。 藉此,利用使READ指令的輸入時間移位,輸出入控制 電路3 0 A即可捕捉閂鎖後之再新信號的時間點,藉由測定 將信號TMPHYS活化之指令的輸入時間點開始的時間,即 可測定再新週期。 又,因半導體記憶裝置1 1之其他構成與實施形態1之半 31 312/發明說明書(補件)/92-03/91137462 582037 導體記憶裝置1 〇的電路結構相同,故,不重複說明。 圖11爲顯示控制電路24內所含之生成輸入再新計時器 38之自我再新活化信號SELF_ON的信號生成電路的結構 的電路圖。 參照圖11,該信號生成電路係由接收信號SELFREF、 TMPHYS的NOR閘71 ;及將NOR閘71的輸出反轉,輸 出自我再新活化信號SELF_ON的反相器72,所構成。 信號SELFREF係爲於測試模式被非活化的正常動作 時,自我再新模式時成爲Η位準的信號。信號TMPHYS如 上述,係爲若再新週期之測定開始時成爲Η位準的信號。 也就是說,於正常動作時,若爲自我再新模式,則信號 SELFREF經常成爲Η位準,自我再新活化信號SELF__ON 經常成爲Η位準。另一方面,於自我再新週期測定測試模 式時,信號SELFREF成爲L位準,若開始再新週期之測 定’則信號TMPHYS成爲Η位準,自我再新活化信號 SELF_ON成爲Η位準。 也就是說,再新計時器3 8係在自我再新週期測定測試 模式時,启信號TMPHYS被活化的時間開始進行再新週期 的計數。 圖12爲顯示圖10所示輸出入控制電路3〇A所含之 PHY — MONI信號產生電路的結構的電路圖。 參照圖1 2,PH Y —MONI信號產生電路係由,接收再新計 時器38輸出的再新信號PHYS,且進行反轉的反相器73 ; 接收反相器7 3及N A N D閘7 5的輸出的N A N D閘7 4 ;接收 32 312/發明說明書(補件)/92-03/91137462 582037 自控制電路24輸出的信號TM PH YS及N AND閘74的輸出 的N AND閘75 ;接收自控制電路24輸出的信號TM_M ON I 及N AND閘74的輸出的NAND閘76 ;及反轉NAND閘76 的輸出,且將信號PHY —MONI輸出的反相器77,所構成。 NAND閘74、75係構成閂鎖電路,在信號TMPHYS成 爲Η位準後若信號PHYS成爲Η位準,則將該狀態閂鎖。 此時,若信號ΤΜ_ΜΟΝΙ爲Η位準,NAND閘76輸出L位 準的信號,PHY-ΜΟΝΙ信號產生電路以Η位準輸出信號 ΡΗΥ_ΜΟΝΙ。 圖13爲顯示圖10所示輸出入控制電路30Α所含之DB 輸出電路的結構的電路圖。 參照圖】3,D Β輸出電路係由,接收自控制電路2 4輸出 的脈衝信號MONI_DRV及自PHY —ΜΟΝΙ信號產生電路輸 出的信號PHY —MONI的NAND閘78;反轉信號PHY_MONI 的反相器79 ;接收脈衝信號mONI — DRV及反相器79的輸 出的NAND閘80 ;及分別將NAND閘80、78的輸出反轉 的反相器8 1、8 2所構成。 此外’ D B輸出電路係由,連接於內部電源節點v D D S 及資料匯流排DB,且其閘極連接於NAND閘78之屬輸出 節點之節點N D 1 1的P通道μ Ο S電晶體P 5 1 ;連接於資料 匯流排D Β及接地節點GND,且其閘極接收反相器8 1的輸 出的N通道Μ Ο S電晶體n 5 1 ;連接於內部電源節點V D D S 及資料匯流排/DB ’且其閘極連接於NAND閘80之屬輸出 節點之節點N D 1 2的P通道μ Ο S電晶體P 5 2 ;及連接於資 33 312/發明說明書(補件)/92-03/91137462 582037 料匯流排/DB及接地節點GND,且其閘極接收反相器82 的輸出的N通道MOS電晶體N52,所構成。 以下,說明有關該DB輸出電路的動作。在脈衝信號 MONI —DRV及信號PHY_MONI均爲L位準時,節點ND1卜 ND12之信號之邏輯位準均爲η位準。據此,P通道MOS 電晶體Ρ51、Ρ52及Ν通道MOS電晶體Ν51、Ν52均截止 (OFF),資料匯流排DB、/DB爲高阻抗狀態。 從該狀態信號PH Y_MONI成爲Η位準,此後,於輸入脈 衝信號MONI_DRV時,在輸入脈衝信號MONI_DRV之時 間點,節點ND 1 1、ND 1 2之信號之邏輯位準分別成爲L位 準、Η位準。據此,由於p通道MOS電晶體P51及N通 道MOS電晶體’ Ν52均導通,Ρ通道MOS電晶體Ρ52及Ν 通道MOS電晶體Ν51均截止,因此,分別對資料匯流排 DB、/DB輸入Η位準、L位準的信號。 另一方面,在脈衝信號MONI_DRV及信號ΡΗΥ_ΜΟΝΙ 均從L位準之狀態至信號PH Y_M ONI成爲Η位準前輸入脈 衝信號MONI — DRV時,在輸入脈衝信號MONLDRV之時 間點,節點ND 1 1、ND 1 2之信號之邏輯位準分別成爲Η位 準、L位準。據此,Ρ通道MOS電晶體Ρ51及Ν通道MOS 電晶體Ν52截止(OFF), Ρ通道MOS電晶體Ρ52及Ν通 道Μ 0 S電晶體N 5 1導通,因此,分別對資料匯流排d B、 /DB輸入L位準、Η位準的信號。 圖14、圖15爲顯示實施形態2之半導體裝置11中,自 我再新週期測定時之主要信號的波形的時間流程圖。圖1 4 34 312/發明說明書(補件)/92-03/9113*7462 582037 爲顯示信號PH Y_ M ONI成爲Η位準後,脈衝信號 M ON I_ DRV被活化之情況的時間流程圖,圖15爲顯示信 號PHY —MONI成爲Η位準前,脈衝信號MONI__DRV被活 化之情況的時間流程圖。 參照圖1 4,半導體裝置1 1係於時間τ 1,藉由供給該半 導體裝置11的ΤΜ-IN指令,進入自我再新週期測定測試 模式,信號TM —MONI被活化爲Η位準。接著,於時間T2 供給ACT指令後,當於時間Τ3被再度供給TM-IN指令時, 信號TMPHYS被活化爲Η位準,開始進行再新週期之測 試。具體而言,再新計時器38開始再新週期之計數。 然後,在從時間Τ3至再新週期後之時間Τ4,再新計時 器3 8輸出再新信號PHYS。於是,ΡΗΥ_ΜΟΝΙ信號產生電 路將屬脈衝信號之再新信號PHYS閂鎖,於Η位準輸出信 號 ΡΗΥ_ΜΟΝΙ。 在時間Τ5,若READ指令被供入半導體記憶裝置11, 則控制電路24產生脈衝信號MONI_DRV,對應於此,DB 輸出電路之節點ND 11之信號的邏輯位準成爲L位準。據 此,如上述,DB輸出電路分別將Η位準、L位準之信號輸 入資料匯流排DB、/DB,從圖10所示資料輸出入端子16 的指定端子輸出Η位準的資料。 接著,參照圖1 5,使供給READ指令之時間移位,於時 間T3信號TMPHYS被活化而開始再新週期之測定後,在 從時間T3至再新週期後之時間T5,在再新計時器38輸出 再新信號PHYS前,若於時間T4將READ指令供入半導體 35 312/發明說明書(補件)/92-03/91137462 582037 記億裝置1 1時,則控制電路2 4於該時間點產生脈衝信號 Μ Ο N I — D R V,對應於此,D B輸出電路之節點N D 1 2之信號 的邏輯位準成爲L位準。於是,如上述,DB輸出電路分 別將L位準、Η位準之信號輸入資料匯流排DB、/DB,從 圖1 0所示資料輸出入端子1 6的指定端子輸出L位準的資 料。 如此,在再新計時器3 8輸出再新信號PHYS之前後,響 應READ指令從資料輸出入端子1 6的指定端子讀出的資料 的邏輯位準產生變化,因而,漸漸使輸入READ指令的時 間移位,藉由測定從資料輸出入端子1 6的指定端子讀出的 資料的邏輯位準產生變化時的TM-IN指令的輸入至READ 指令之輸入爲止時的時間,即可測定再新週期。 如上述,根據實施形態2之半導體記憶裝置1 1,由於具 備PHY —MONI信號產生電路及DB輸出電路,因而,使用 此等電路即可容易測定再新週期。 又’實施形態1、2之半導體記憶裝置,可爲非同步型’ 亦可爲同步型者,此外,在同步型中也可爲雙資料速率同 步型者。 本次所揭示之實施形態應該皆爲例示而並非限制者。本 發明之範圍並非由上述說明而是由申請專利範圔所顯示’ 其意味著包含與申請專利範圍均等的意思及範圍內的所有 變化。 【圖式簡單說明】 圖1爲顯示本發明之實施形態1之半導體記憶裝置的整 36 312/發明說明書(補件)/92-03/91137462 582037 體結構的槪略方塊圖。 圖2爲功能性說明圖1所示再新計時器用的功能方塊 圖。 圖3爲功能性說明圖2所示電壓調整電路用的功能方塊 圖。 圖4爲顯示圖3所示恆電流電路的結構的電路圖。 圖5爲顯示圖3所示溫度修正電路的結構的電路圖。 圖6爲顯示圖3所示偏向電壓輸出電路的結構的電路 圖。 圖7爲顯示圖2所示環形震盪器的結構的電路圖。 圖8爲顯示藉由再新計時器所決定的再新週期的溫度的 圖。 圖9爲顯示偏向電壓輸出電路之其他結構的電路圖。 圖1 0爲顯示本發明之實施形態2之半導體記憶裝置的 整體結構的槪略方塊圖。 圖11爲顯示圖10所示控制電路內所含之生成自我再新 活化信號的信號生成電路的結構的電路圖。 圖1 2爲顯示圖1 〇所示輸出入控制電路所含之 PHY-ΜΟΝΙ信號產生電路的結構的電路圖。 圖1 3爲顯示圖1 〇所示輸出入控制電路所含之DB輸出 電路的結構的電路圖。 圖1 4爲顯示自我再新週期測定時之主要信號的波形的 第1時間流程圖。 圖1 5爲顯示自我再新週期測定時之主要信號的波形的 37 312/發明說明書(補件)/92-03/91137462 582037 第2時間流程圖。 (元件符號說明) 10 半導體記憶裝置 11 半導體記憶裝置 12 控制信號端子 14 位址端子 16 資料輸出入端子 18 控制信號緩衝器 20 位址緩衝器 22 輸出入緩衝器 2 4 控制電路 2 5 輸出入緩衝器 26 列位址解碼器 2 8 行位址解碼器 30 輸出入控制電路 3 0 A 輸出入控制電路 32 感測放大器 3 4 記憶單元陣列 3 6 再新控制電路 38 再新計時器 40 再新位址產生電路 5 1 電壓調整電路 52 環形振盪器 53 計數器 312/發明說明補件)/92-03/91137462 582037 6 1 調整部 6 1 A 調整部 62 調整部 6 2 A 調整部 6 3 Ν Ο R 閘 64 EMRS設定部 6 5 E M R S修正部 7 1 Ν Ο R 閘 72 反相器 73 反相器 7 4 N A N D 閘 7 5 N A N D 閛 7 6 NAND 閘 77 反相器 7 8 NAND 閘 79 反相器 8 0 N AND 閘 81 > 82 反相器 5 Π、5 1 2 恆電流電路 513 溫度修正電路 514 偏向電壓輸出電路 514A偏向電壓輸出電路 /CS 晶片選擇信號 /RAS列位址選通信號 312/發明說明書(補件)/92-03/91137462 582037 /CAS行位址選通信號 /WE 允寫信號 A0〜An 位址信號(η爲自然數) B A 0、B A 1 記憶庫位址信號 RA 列位址信號 CA 行位址信號 DQ0〜DQi 資料(i爲自然數) IDQ 內部資料 SELF_ON 自我再新活化信號 RAD 字線用信號 V c c 電源電壓 GND 接地電壓 /QAD自我再新列位址信號 ΡΗΥ0脈衝信號 PHYS再新信號 BIASS 偏向電壓
Ta 指定溫度 BIASN 電壓 BIASL 電壓 VDD 電源節點 R1 電阻 ND1 節點 PI P通道MOS電晶體 ND2 節點 312/發明說明書(補件)/92-03/91137462 582037 N1 N通道MOS電晶體 P2 P通道MOS電晶體 N2 N通道MOS電晶體 la 電流 VDDS內部電源節點 ND3 節點 P3 P通道MOS電晶體 N3 N通道MOS電晶體 ND4 節點 P4 P通道MOS電晶體 N4 N通道MOS電晶體 P5 P通道MOS電晶體 ND5 節點 P6 P通道MOS電晶體 N5 N通道MOS電晶體 N7 N通道MOS電晶體 I〇 汲極電流 II 汲極電流 P7 P通道MOS電晶體 ND7 節點 P8 P通道MOS電晶體 N18 N通道MOS電晶體 N9 N通道MOS電晶體 TA< 1 > 調整信號 312/發明說明書(補件)/92-03/91137462 582037 N 1 0 Ν通道 MOS 電 晶體 TA < 2 > 調整信號 Nil Ν通道 MOS 電 晶體 N 1 2 Ν通道 MOS 電 晶體 BIAST 電壓 N8 Ν通道 MOS 電 晶體 ΤΑ < 3 > 調整信 號 Ν 1 5 Ν通道 MOS 電 晶體 ΤΒ < 1 > 調整信號 Ν 1 6 Ν通道 MOS 電 晶體 Ν 1 3 Ν通道 MOS 電 晶體 ΤΒ < 2 > 調整信號 Ν1 7 Ν通道 MOS 電 晶體 Ν1 4 Ν通道 MOS 電 晶體 ΤΒ < 3 > 調整信號 12 汲極電 流 Ρ9 Ρ通道 MOS 電 晶體 I ν 1〜 I ν η 反相器(η爲奇數) Ρ 1 0 Ρ通道 MOS 電 晶體 ND8 節點 Ν25 Ν通道 MOS 電 曰 Mdti 晶體 Ν26 Ν通道 MOS 電 晶體 Ν27 Ν通道 MOS 電 曰脾 曰日 Ν28 Ν通道 MOS 電 曰脾 日日IS 312/發明說明書(補件)/92-03/91137462
42 582037 P 1 1 P通道MOS電晶體 N29 N通道MOS電晶體 tREF 再新週期 tREF_m ax 最大再新週期 N1 8 N通道MOS電晶體 EMRS 1 信號 EMRS2 信號 N3 0 N通道MOS電晶體 N3 1 N通道MOS電晶體 FUSE 信號 EMRS_SRF EMRS模式信號 N22 〜N24 N通道MOS電晶體 N32 N通道MOS電晶體 N3 3 N通道MOS電晶體 TM_MONI、 TMPHYS 信號 MONI_DRV 脈衝信號 DB 資料匯流排 SELFREF 信號 PHY_MONI 信號 ND 1 1 節點 P5 1 P通道MOS電晶體 N5 1 N通道MOS電晶體 /DB 資料匯流排 ND 1 2 節點 312/發明說明書(補件)/92-03/91137462 582037 P52 P通道MOS電晶體 N52 N通道MOS電晶體
312/發明說明書(補件)/92-03/91137462 44

Claims (1)

  1. 582037 拾、申請專利範圍 1 · 一種半導體記憶裝置,其包含有: 記憶體陣列,含有行列狀排列的多個記憶單元;及 再新控制電路,爲保持上述多個記憶單元內記憶的記憶 資訊而週期性執行再新動作, 上述再新控制電路包括: 再新計時器,用以決定再新週期,且於每一上述再新週 期產生再新信號;及 再新位址產生電路,依上述再新信號順序產生用以指定 成爲上述再新動作對象的記憶單元列之再新列位址, 上述再新計時器包括: 電壓調整電路,響應溫度的下降,使用差動放大電路調 整輸出電壓;及 震盪電路,接收上述電壓調整電路的上述輸出電壓,產 生響應上述輸出電壓之降低而週期增長的內部信號;及 再新信號產生電路,基於上述內部信號產生上述再新信 號。 2 ·如申請專利範圍第1項之半導體記憶裝置,其中,上 述電壓調整電路若在溫度低於指定値時,使上述輸出電壓 恆定。 3 .如申請專利範圍第2項之半導體記憶裝置,其中,上 述電壓調整電路包括: 基於具有第1溫度特性的第1電阻的電阻値,輸出第! 電壓的第1恆電流電路; 45 312/發明說明書(補件)/92·03/91137462 基於較上述第1電阻所具之溫度梯度大之具有正之第2 溫度特性的第2電阻的電阻値,輸出第2電壓的第2恆電 流電路; 將上述第2電壓與上述第1電壓比較,基於比較結果輸 出具有正之溫度特性的第3電壓的溫度修正電路;及 以適合上述再新週期之溫度特性的方式變換上述第3電 壓,輸出上述輸出電壓的偏向電壓輸出電路。 4 .如申請專利範圍第3項之半導體記憶裝置,其中,上 述偏向電壓輸出電路,在溫度低於上述指定値時,以對應 上述再新週期之最大週期的最低電壓,輸出上述輸出電壓。 5 ·如申請專利範圍第3項之半導體記憶裝置,其中,上 述偏向電壓輸出電路,在有從外部設定再新週期時,輸出 對應上述設定之再新週期的輸出電壓。 6 · —種半導體記憶裝置,其包含有: 記憶體陣列,含有行列狀排列的多個記憶單元; 再新控制電路,爲保持上述多個記憶單元內記憶的記憶 資訊而週期性執行再新動作; 測定電路,於再新週期測定模式時,響應該半導體記憶 裝置所指示的第1指令產生測定信號;及 輸出電路,向外部輸出上述測定信號, 上述再新控制電路包括: 再新計時器,用以決定再新週期,且於每一上述再新週 期產生再新信號;及 再新位址產生電路,依上述再新信號順序產生用以指定 46 312/發明說明書(補件)/92-03/91137462 582037 成爲上述再新動作對象的記憶單元列之再新列位址, 上述再新計時器,係於再新週期測定模式時,響應該半 導體記憶裝置所指示的第2指令,開始進行用以產生再新 信號用之計數, 上述測定電路,係接收基於上述第2指令而於上述再新 週期後藉由上述再新計時器所產生的上述再新信號,於接 收上述第1指令之前接收上述再新信號時,以第1邏輯位 準向上述輸出電路輸出上述測定信號,於接收上述第1指 令之前未接收上述再新信號時,以第2邏輯位準向上述輸 出電路輸出上述測定信號。 7 ·如申請專利範圍第6項之半導體記憶裝置,其中,上 述測定電路包括’測定信號產生電路及測定信號輸出電路, 上述測疋彳g號產生電路’係將被問鎖後之接收自上述再 新計時器的上述再新信號的監視信號,輸入上述測定信號 輸出電路, 上述測定信號輸出電路,係響應上述第1指令,以對應 上述監視信號之邏輯位準的邏輯位準將上述測定信號輸入 上述輸出電路。 47 312/發明說明書(補件)/92-〇3/91137462
TW091137462A 2002-05-22 2002-12-26 Semiconductor memory device TW582037B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002147969A JP2003338177A (ja) 2002-05-22 2002-05-22 半導体記憶装置

Publications (2)

Publication Number Publication Date
TW200307290A TW200307290A (en) 2003-12-01
TW582037B true TW582037B (en) 2004-04-01

Family

ID=29545213

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091137462A TW582037B (en) 2002-05-22 2002-12-26 Semiconductor memory device

Country Status (6)

Country Link
US (1) US6813210B2 (zh)
JP (1) JP2003338177A (zh)
KR (1) KR100523100B1 (zh)
CN (1) CN1459798A (zh)
DE (1) DE10300948A1 (zh)
TW (1) TW582037B (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4246971B2 (ja) 2002-07-15 2009-04-02 富士通マイクロエレクトロニクス株式会社 半導体メモリ
US7583555B2 (en) * 2003-04-11 2009-09-01 Qualcomm Incorporated Robust and Efficient dynamic voltage scaling for portable devices
WO2005124785A1 (ja) 2004-06-18 2005-12-29 Fujitsu Limited 半導体装置の温度検出器および半導体記憶装置
JP4167632B2 (ja) * 2004-07-16 2008-10-15 エルピーダメモリ株式会社 リフレッシュ周期発生回路及びそれを備えたdram
KR100559731B1 (ko) * 2004-10-11 2006-03-15 삼성전자주식회사 온도 센서의 불량을 감지하는 온도 보상형 셀프 리프레쉬반도체 메모리 장치 및 이를 이용한 테스트 방법
US7391274B2 (en) * 2005-03-30 2008-06-24 Etron Technology, Inc Low voltage operating ring oscillator with almost constant delay time
DE102005025168B4 (de) * 2005-06-01 2013-05-29 Qimonda Ag Elektronische Speichervorrichtung und Verfahren zum Betreiben einer elektronischen Speichervorrichtung
KR100714308B1 (ko) * 2005-08-10 2007-05-02 삼성전자주식회사 반도체 메모리 장치 및 이 장치의 리프레쉬 클럭신호발생기
US7457185B2 (en) 2005-09-29 2008-11-25 Hynix Semiconductor Inc. Semiconductor memory device with advanced refresh control
KR100798772B1 (ko) * 2005-09-29 2008-01-29 주식회사 하이닉스반도체 반도체 메모리 장치
JP2007157206A (ja) * 2005-12-01 2007-06-21 Renesas Technology Corp 半導体集積回路装置
US7441949B2 (en) * 2005-12-16 2008-10-28 Micron Technology, Inc. System and method for providing temperature data from a memory device having a temperature sensor
KR101190674B1 (ko) 2005-12-30 2012-10-12 에스케이하이닉스 주식회사 반도체 메모리 장치의 주기 조절 회로
JP4850578B2 (ja) * 2006-05-19 2012-01-11 富士通セミコンダクター株式会社 半導体記憶装置及びリフレッシュ周期制御方法
JP5038742B2 (ja) * 2007-03-01 2012-10-03 ルネサスエレクトロニクス株式会社 セルフリフレッシュ制御回路、半導体装置
KR100855578B1 (ko) 2007-04-30 2008-09-01 삼성전자주식회사 반도체 메모리 소자의 리프레시 주기 제어회로 및 리프레시주기 제어방법
US7966447B2 (en) * 2007-07-06 2011-06-21 Hewlett-Packard Development Company, L.P. Systems and methods for determining refresh rate of memory based on RF activities
CN101621018B (zh) * 2009-07-31 2014-11-05 上海集成电路研发中心有限公司 一种mosfet频率特性偏差检测器及检测方法
CN103236271A (zh) * 2013-03-26 2013-08-07 深圳市国微电子有限公司 基于三模冗余加固单粒子翻转的存储器、加固方法
KR102285772B1 (ko) 2015-02-02 2021-08-05 에스케이하이닉스 주식회사 메모리 장치 및 이를 포함하는 메모리 시스템
KR20160122586A (ko) * 2015-04-14 2016-10-24 에스케이하이닉스 주식회사 반도체장치 및 이를 포함하는 반도체시스템
US9959921B2 (en) 2016-04-01 2018-05-01 Micron Technology, Inc. Apparatuses and methods for refresh control
JP6779816B2 (ja) * 2017-03-21 2020-11-04 キオクシア株式会社 半導体記憶装置
US10304516B1 (en) * 2017-12-22 2019-05-28 Nanya Technology Corporation DRAM for storing data and method of operating the same
KR102157965B1 (ko) * 2019-06-24 2020-09-21 윈본드 일렉트로닉스 코포레이션 링 오실레이터 및 시간 계측 회로
US20230343399A1 (en) * 2022-04-20 2023-10-26 Yangtze Memory Technologies Co., Ltd. Voltage supply circuits, three-dimensional memory devices, peripheral circuit, and methods for adjusting voltage supply circuit

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4125873A (en) * 1977-06-29 1978-11-14 International Business Machines Corporation Display compressed image refresh system
JP3242132B2 (ja) 1990-11-20 2001-12-25 株式会社日立製作所 半導体メモリと半導体メモリ装置
JP3260583B2 (ja) 1995-04-04 2002-02-25 株式会社東芝 ダイナミック型半導体メモリおよびそのテスト方法
JP3780030B2 (ja) 1995-06-12 2006-05-31 株式会社ルネサステクノロジ 発振回路およびdram
JPH09171682A (ja) 1995-12-21 1997-06-30 Nec Corp 半導体記憶装置及びその製造方法
JP4500389B2 (ja) 1999-11-18 2010-07-14 株式会社 沖マイクロデザイン ダイナミック・ランダムアクセスメモリ
JP3949331B2 (ja) 1999-12-24 2007-07-25 Necエレクトロニクス株式会社 半導体記憶装置

Also Published As

Publication number Publication date
KR100523100B1 (ko) 2005-10-20
DE10300948A1 (de) 2003-12-24
US20030218931A1 (en) 2003-11-27
KR20030091657A (ko) 2003-12-03
JP2003338177A (ja) 2003-11-28
US6813210B2 (en) 2004-11-02
TW200307290A (en) 2003-12-01
CN1459798A (zh) 2003-12-03

Similar Documents

Publication Publication Date Title
TW582037B (en) Semiconductor memory device
US7580303B2 (en) Semiconductor memory having a precharge voltage generation circuit for reducing power consumption
JP3913377B2 (ja) 半導体記憶装置
US5867438A (en) DRAM with reduced electric power consumption
US6262930B1 (en) Semiconductor memory device with overdriven sense amplifier and stabilized power-supply circuit of source follower type
KR20130072869A (ko) 프리차지 회로 및 비휘발성 메모리 장치
JP2003132676A (ja) 半導体記憶装置
US6104641A (en) Switchable multi bit semiconductor memory device
US7688659B2 (en) Semiconductor memory capable of testing a failure before programming a fuse circuit and method thereof
JP2004071095A (ja) 半導体記憶装置
JPH11144473A (ja) 半導体記憶装置
US6449208B1 (en) Semiconductor memory device capable of switching reference voltage for generating intermediate voltage
US6789137B2 (en) Semiconductor memory device allowing reduction of I/O terminals
JP2001155487A (ja) 半導体集積回路および半導体集積回路システム
US6894942B2 (en) Refresh control circuit and method for semiconductor memory device
JP2012059330A (ja) 半導体装置
KR100294450B1 (ko) 반도체메모리장치의어레이내부전원전압발생회로
JP2005222574A (ja) 半導体記憶装置
JP2009151903A (ja) 半導体記憶装置
JP2007134037A (ja) 半導体メモリ装置
JP2004110863A (ja) 半導体記憶装置
KR101046994B1 (ko) 리프레쉬 주기조절회로
JP5974494B2 (ja) 半導体記憶装置の内部電圧生成回路
JP2006031830A (ja) 半導体記憶装置
JPH06187796A (ja) 半導体記憶装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees