TW201812785A - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TW201812785A
TW201812785A TW106129832A TW106129832A TW201812785A TW 201812785 A TW201812785 A TW 201812785A TW 106129832 A TW106129832 A TW 106129832A TW 106129832 A TW106129832 A TW 106129832A TW 201812785 A TW201812785 A TW 201812785A
Authority
TW
Taiwan
Prior art keywords
data
voltage
level
verification operation
memory cell
Prior art date
Application number
TW106129832A
Other languages
English (en)
Other versions
TWI650758B (zh
Inventor
前嶋洋
柴田昇
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW201812785A publication Critical patent/TW201812785A/zh
Application granted granted Critical
Publication of TWI650758B publication Critical patent/TWI650758B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • G11C16/3459Circuits or methods to verify correct programming of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5628Programming or writing circuits; Data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/562Multilevel memory programming aspects
    • G11C2211/5621Multilevel programming verification

Abstract

本發明之實施形態係提供一種可提昇處理能力之半導體記憶裝置。 實施形態之半導體記憶裝置包含可設定為至少4個閾值電壓中之任一者之第1記憶胞(MT)、第1位元線(BL)、字元線(WL)、及連接於第1位元線(BL)之第1感測放大器(SAU)。第1感測放大器(SAU)係於對字元線(WL)施加第1電壓之第1驗證動作中,對第1位元線(BL)施加充電電壓(VPCH),於對字元線(WL)施加相較第1電壓更高之第2電壓之第2驗證動作中,不對第1位元線(BL)施加充電電壓(VPCH),於對字元線(WL)施加相較第2電壓更高之第3電壓之第3驗證動作中,對第1位元線(BL)施加充電電壓(VPCH)。

Description

半導體記憶裝置
實施形態係關於一種半導體記憶裝置。
作為半導體記憶裝置,已知有NAND型快閃記憶體。
本發明之實施形態係提供一種可提昇處理能力之半導體記憶裝置。實施形態之半導體記憶裝置包含可設定為至少4個閾值電壓中之任一者之第1記憶胞、連接於第1記憶胞之第1位元線、連接於第1記憶胞之閘極之字元線、及連接於第1位元線之第1感測放大器。於將資料寫入至第1記憶胞之程式動作後,進行確認第1記憶胞之閾值電壓之驗證動作。於對字元線施加第1電壓之第1驗證動作中,第1感測放大器對第1位元線施加充電電壓。於對字元線施加相較第1電壓更高之第2電壓之第2驗證動作中,第1感測放大器不對第1位元線施加充電電壓。於對字元線施加相較第2電壓更高之第3電壓之第3驗證動作中,第1感測放大器對第1位元線施加充電電壓。 可提供一種能夠藉由適用上述實施形態而提昇處理能力之半導體記憶裝置。再者,實施形態並非限定於上述說明之形態,而可進行各種變化。
[相關申請案] 本申請享有以日本專利申請2016-25096號(申請日:2016年2月12日)為基礎申請之優先權。本申請藉由參照該基礎申請而包括基礎申請之全部內容。以下,對於實施形態,一面參照圖式一面進行說明。於進行該說明時,遍及所有圖,對共同之部分標註共同之參照符號。1. 第1實施形態對第1實施形態之半導體記憶裝置進行說明。以下,作為半導體記憶裝置,列舉於半導體基板上三維地積層記憶胞電晶體而成之三維積層型NAND快閃記憶體為例進行說明。1.1 關於構成1.1.1 關於半導體記憶裝置之整體構成首先,對於本實施形態之半導體記憶裝置之整體構成,使用圖1進行說明。圖1係本實施形態之NAND型快閃記憶體之方塊圖。如圖所示,NAND型快閃記憶體1具備記憶胞陣列2、列解碼器3、感測放大器4、及控制電路5。記憶胞陣列2包含具備與列及行建立對應之非揮發性記憶胞電晶體之複數個區塊BLK(BLK0、BLK1、BLK2、……)。各個區塊BLK含有例如4個字串單元SU(SU0~SU3)。而且,各個字串單元SU包含複數個NAND字串6。記憶胞陣列2中之區塊數及區塊中之字串單元數為任意。關於記憶胞陣列2之詳情隨後記述。列解碼器3係將列位址解碼,且基於該解碼結果,選擇區塊BLK中之任一個,進而,選擇任一個字串單元SU。繼而,將所需之電壓輸出至區塊BLK。列位址係例如由控制NAND型快閃記憶體1之控制器所賦予。感測放大器4係於資料之讀出動作時感測自記憶胞陣列2讀出之資料。繼而,將讀出資料輸出至控制器。於資料之寫入動作時,將自外部控制器接收之寫入資料傳輸至記憶胞陣列2。控制電路5係控制NAND型快閃記憶體1整體之動作。1.1.2 關於區塊BLK之構成其次,對於上述區塊BLK之構成,使用圖2進行說明。如上所述,區塊BLK包含例如4個字串單元SU,且各個字串單元SU包含複數個NAND字串6。如圖所示,NAND字串6各自包含例如8個記憶胞電晶體MT(MT0~MT7)及選擇電晶體ST1、ST2。記憶胞電晶體MT具備控制閘極與電荷累積層,且非揮發性地保持資料。而且,記憶胞電晶體MT係串聯地連接於選擇電晶體ST1之源極與選擇電晶體ST2之汲極之間。字串單元SU0~SU3各自中之選擇電晶體ST1之閘極係分別連接於選擇閘極線SGD0~SGD3。與之相對地,字串單元SU0~SU3各自中之選擇電晶體ST2之閘極共通連接於例如選擇閘極線SGS。當然,亦可連接於每一字串單元中不同之選擇閘極線SGS0~SGS3。又,位於同一區塊BLK內之記憶胞電晶體MT0~MT7之控制閘極分別共通連接於字元線WL0~WL7。又,位於字串單元SU內之各NAND字串6之選擇電晶體ST1之汲極分別連接於不同之位元線BL(BL0~BL(L-1),其中L為2以上之自然數)。又,位元線BL將於複數個區塊BLK間位於各字串單元SU內之1個NAND字串6共通連接。進而,複數個選擇電晶體ST2之源極係共通地連接於源極線SL。即,字串單元SU係連接於不同之位元線BL且連接於同一選擇閘極線SGD之NAND字串6之集合體。又,區塊BLK係使字元線WL共通之複數個字串單元SU之集合體。而且,記憶胞陣列2係使位元線BL共通之複數個區塊BLK之集合體。圖3係區塊BLK之一部分區域之剖視圖。如圖所示,於p型井區域10上,形成有複數個NAND字串6。即,於井區域10上依次地積層有作為選擇閘極線SGS發揮功能之例如4層之配線層11、作為字元線WL0~WL7發揮功能之8層之配線層12、及作為選擇閘極線SGD發揮功能之例如4層之配線層13。於積層而成之配線層間形成有未圖示之絕緣膜。繼而,形成將該等配線層13、12、11貫通而到達井區域10之柱狀導電體14。於導電體14之側面依次地形成有閘極絕緣膜15、電荷累積層(絕緣膜或導電膜)16、及阻擋絕緣膜17,藉由該等而形成記憶胞電晶體MT、以及選擇電晶體ST1及ST2。導電體14係作為NAND字串6之電流路徑發揮功能,且成為形成各電晶體之通道之區域。而且,導電體14之上端係連接於作為位元線BL發揮功能之金屬配線層18。於井區域10之表面區域內形成有n+型雜質擴散層19。於擴散層19上形成有接觸插塞20,且接觸插塞20連接於作為源極線SL發揮功能之金屬配線層21。進而,於井區域10之表面區域內形成有p+型雜質擴散層22。於擴散層22上形成有接觸插塞23,且接觸插塞23連接於作為井配線CPWELL發揮功能之金屬配線層24。井配線CPWELL係用以經由井區域10對導電體14施加電位之配線。將以上之構成於記載圖3之紙面之縱深方向排列複數個,且藉由於縱深方向上排列之複數個NAND字串6之集合而形成字串單元SU。再者,資料之抹除能夠以區塊BLK單位、或相較區塊BLK更小之單位進行。關於抹除方法,例如記載於名稱為“NONVOLATILE SEMICONDUCTOR MEMORY DEVICE”於2011年9月18日申請之美國專利申請13/235,389號。又,記載於名稱為“NON-VOLATILE SEMICONDUCTOR STORAGE DEVICE”於2010年1月27日申請之美國專利申請12/694,690號。進而,記載於名稱為“NONVOLATILE SEMICONDUCTOR MEMORY DEVICE AND DATA ERASE METHOD THEREOF”於2012年5月30日申請之美國專利申請13/483,610號。該等專利申請係其整體於本申請說明書中藉由參照而被引用。進而,記憶胞陣列2之構成亦可為其他之構成。即,關於記憶胞陣列2之構成,例如記載於名稱為“三維積層非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)”於2009年3月19日申請之美國專利申請12/407,403號。又,記載於名稱為“三維積層非揮發性半導體記憶體(THREE DIMENSIONAL STACKED NONVOLATILE SEMICONDUCTOR MEMORY)”於2009年3月18日申請之美國專利申請12/406,524號、名稱為“非揮發性半導體記憶裝置及其製造方法(NON-VOLATILE SEMICONDUCTOR STORAGE DEVICE AND METHOD OF MANUFACTURING THE SAME)”於2010年3月25日申請之美國專利申請12/679,991號及名稱為“半導體記憶體及其製造方法(SEMICONDUCTOR MEMORY AND METHOD FOR MANUFACTURING SAME)”於2009年3月23日申請之美國專利申請12/532,030號。該等專利申請係其整體於本申請說明書中藉由參照而被引用。1.1.3 關於感測放大器之構成繼而,對於感測放大器4之構成,使用圖4進行說明。如圖所示,感測放大器4包括複數個感測放大器單元SAU、及複數個鎖存電路XDL。感測放大器單元SAU係例如設置於每一個位元線BL,感測對應之位元線BL中被讀出之資料,又,將寫入資料傳輸至對應之位元線BL。例如,16個感測放大器單元SAU係共通地連接於1個匯流排DBUS。再者,連接於1個匯流排DBUS之感測放大器單元SAU之個數為任意。於以下之說明中,於將共通地連接於1個匯流排DBUS之16個感測放大器單元SAU進行區別時,分別表述為SAU<0>~SAU<15>。鎖存電路XDL係設置於每一個感測放大器單元SAU中,且暫時地保持與對應之位元線BL相關之資料。與感測放大器單元SAU<0>~SAU<15>分別對應之16個鎖存電路XDL<15:0>係共通地連接於1個匯流排DBUS。又,各鎖存電路XDL係連接於資料線IO。鎖存電路XDL係經由匯流排DBUS及資料線IO用於感測放大器單元SAU與外部之間之資料收發。即,例如自外部控制器等接收之資料首先經由資料線IO保持於鎖存電路XDL,其後,經由匯流排DBUS傳輸至感測放大器單元。相反之情況亦相同。1.1.4 關於感測放大器單元之構成繼而,對於感測放大器單元SAU之構成,使用圖5進行說明。再者,本實施形態係以感測於位元線BL中流動之電流之電流感測方式之感測放大器單元SAU為例進行說明,但亦可使用電壓感測方式之感測放大器單元SAU。如圖5所示,感測放大器單元SAU包括感測放大器部SA、4個鎖存電路(SDL、ADL、BDL、及CDL)、預充電電路30、及匯流排開關32。感測放大器部SA係感測位元線BL中讀出之資料,又,根據程式資料對位元線BL施加電壓。即,感測放大器部SA係直接地控制位元線BL之模組。進而,該感測放大器部SA係進行使用鎖存電路SDL、ADL、BDL、及CDL中之資料之AND運算或OR運算之模組。繼而,對感測放大器部SA之電路之詳情進行說明。於以下之說明中,將電晶體之源極或汲極之其中一者稱為「電流路徑之一端」,將源極或汲極之另一者稱為「電流路徑之另一端」。如圖所示,感測放大器部SA具備高耐壓n通道MOS電晶體40、低耐壓n通道MOS電晶體41~50、低耐壓p通道MOS電晶體51、及電容器元件52。電晶體40係對閘極輸入信號BLS,且電流路徑之一端連接於對應之位元線BL,電流路徑之另一端連接於節點BLI。電晶體41係對閘極輸入信號BLC,且電流路徑之一端連接於節點BLI,電流路徑之另一端連接於節點SCOM。電晶體41係用以將對應之位元線BL箝制為與信號BLC相應之電位。電晶體42係對閘極輸入信號BLX,且電流路徑之一端連接於節點SCOM,電流路徑之另一端連接於節點SSRC。電晶體43係閘極連接於節點LAT_S,且電流路徑之一端連接於節點SSRC,電流路徑之另一端連接於節點SRCGND。節點SRCGND被施加例如接地電壓VSS。電晶體51係閘極連接於節點LAT_S,且對電流路徑之一端施加電源電壓VDDSA,電流路徑之另一端連接於節點SSRC。電晶體44係對閘極輸入信號XXL,且電流路徑之一端連接於節點SCOM,電流路徑之另一端連接於節點SEN。電晶體45係對閘極輸入信號HLL,且對電流路徑之一端施加電壓VSENP,電流路徑之另一端連接於節點SEN。電容器元件52係一電極連接於節點SEN,且對另一電極輸入時鐘CLK。電晶體47係閘極連接於節點SEN,且電流路徑之一端連接於電晶體48之電流路徑之一端,對電流路徑之另一端輸入時鐘CLK。電晶體48係對閘極輸入信號STB,電流路徑之另一端連接於匯流排LBUS。電晶體46係對閘極輸入信號BLQ,且電流路徑之一端連接於節點SEN,電流路徑之另一端連接於匯流排LBUS。電晶體49係閘極連接於匯流排LBUS,且電流路徑之一端連接於電晶體50之電流路徑之一端,對電流路徑之另一端施加電壓VLSA。電壓VLSA亦可為例如接地電壓VSS。電晶體50係對閘極輸入信號LSL,且電流路徑之另一端連接於節點SEN。鎖存電路SDL、ADL、BDL、及CDL係暫時地保持資料。於資料之寫入動作中,感測放大器部SA根據鎖存電路SDL之保持資料,控制位元線BL。其他之鎖存電路ADL、BDL及CDL係例如用於各個記憶胞電晶體保持2位元以上之資料之多值動作用。再者,鎖存電路之個數可任意地設定,例如可根據記憶胞電晶體所能保持之資料量(位元數)而設定。鎖存電路SDL具有低耐壓n通道MOS電晶體60~63及低耐壓之p通道MOS電晶體64~67。電晶體60係對閘極輸入信號STL,且電流路徑之一端連接於匯流排LBUS,電流路徑之另一端連接於節點LAT_S。電晶體61係對閘極輸入信號STI,且電流路徑之一端連接於匯流排LBUS,電流路徑之另一端連接於節點INV_S。電晶體62係閘極連接於節點INV_S,且電流路徑之一端接地,電流路徑之另一端連接於節點LAT_S。電晶體63係閘極連接於節點LAT_S,且電流路徑之一端接地,電流路徑之另一端連接於節點INV_S。電晶體64係閘極連接於節點INV_S,且電流路徑之一端連接於節點LAT_S。電晶體65係閘極連接於節點LAT_S,且電流路徑之一端連接於節點INV_S。電晶體66係對閘極輸入信號SLL,且電流路徑之一端連接於電晶體64之電流路徑之另一端,對電流路徑之另一端施加電源電壓VDDSA。電晶體67係對閘極輸入信號SLI,且電流路徑之一端連接於電晶體65之電流路徑之另一端,對電流路徑之另一端施加電源電壓VDDSA。於鎖存電路SDL中,第1反相器包括電晶體62、64,且第2反相器包括電晶體63、65。而且,第1反相器之輸出及第2反相器之輸入(節點LAT_S)經由資料傳輸用之電晶體60連接於匯流排LBUS,第1反相器之輸入及第2反相器之輸出(節點INV_S)經由資料傳輸用之電晶體61連接於匯流排LBUS。鎖存電路SDL係藉由節點LAT_S保持資料,且藉由節點INV_S保持其反轉資料。鎖存電路ADL、BDL、及CDL因具有與鎖存電路SDL相同之構成,而將說明省略,但各電晶體之參照編號及信號名如圖5所述地與鎖存電路SDL之情況加以區別,以下進行說明。繼而,於各感測放大器單元SAU中,感測放大器部SA、及4個鎖存電路SDL、ADL、BDL、及CDL以可相互收發資料之方式由匯流排LBUS連接。預充電電路30係將匯流排LBUS進行預充電。預充電電路30包括例如低耐壓n通道MOS電晶體31。電晶體31係對閘極輸入信號LPC,且電流路徑之一端連接於匯流排LBUS,對電流路徑之另一端施加電壓VHLB。繼而,預充電電路30藉由對匯流排LBUS傳輸電壓VHLB,而將匯流排LBUS進行預充電。匯流排開關32係將匯流排LBUS與匯流排DBUS連接。即,匯流排開關32將感測放大器部SA與鎖存電路XDL連接。匯流排開關32包括例如低耐壓n通道MOS電晶體33。電晶體33係對閘極輸入信號DSW,且電流路徑之一端連接於匯流排LBUS,電流路徑之另一端連接於匯流排DBUS。再者,上述構成之感測放大器單元SAU中之各種信號係由例如控制電路5賦予。1.2 關於記憶胞電晶體之閾值分佈繼而,對於本實施形態之記憶胞電晶體MT可取得之閾值分佈,使用圖6進行說明。以下,本實施形態中對於記憶胞電晶體MT可保持8值資料之情形進行說明,但可保持之資料不僅限於8值。於本實施形態中,記憶胞電晶體MT可保持4值以上之資料(2位元以上之資料)即可。如圖所示,各個記憶胞電晶體MT之閾值電壓取離散性之例如8個分佈之任一分佈中所含之值。將該8個分佈以閾值由低向高之順序稱為“Er”位準、“A”位準、“B”位準、“C”位準、“D”位準、“E”位準、“F”位準、及“G”位準。如圖6(b)所示,“Er”位準相當於例如資料之抹除狀態。而且,“Er”位準中所含之閾值電壓小於電壓VfyA且具有正或負之值。“A”~“G”位準相當於將電荷注入至電荷累積層而將資料寫入之狀態,且各分佈中所含之閾值電壓具有例如正之值。“A”位準中所含之閾值電壓為電壓VfyA以上,且未達電壓VfyB(其中,VfyB>VfyA)。“B”位準中所含之閾電壓值為電壓VfyB以上,且未達電壓VfyC(其中,VfyC>VfyB)。“C”位準中所含之閾值電壓為電壓VfyC以上,且未達電壓VfyD(其中,VfyD>VfyC)。“D”位準中所含之閾值電壓為電壓VfyD以上,且未達電壓VfyE(其中,VfyE>VfyD)。“E”位準中所含之閾值電壓為電壓VfyE以上,且未達電壓VfyF(其中,VfyF>VfyE)。“F”位準中所含之閾值電壓為電壓VfyF以上,且未達電壓VfyG(其中,VfyG>VfyF)。繼而,“G”位準中所含之閾值電壓為電壓VfyG以上,且未達電壓VREAD及VPASS(其中,VREAD>VfyG)。再者,VREAD及VPASS分別為資料讀出動作時及寫入動作時施加至非選擇字元線WL之電壓。如上所述,各記憶胞電晶體MT因具有8個閾值分佈中之任一分佈,故可獲得8種狀態。藉由將該等狀態以2進制記數分配至“000”~“111”,各記憶胞電晶體MT便可保持3位元之資料。存在將該3位元資料之各位元分別稱為高階位元、中階位元、及低階位元之情況。如圖6(a)所示,於本實施形態中“,將對Er”~“G”位準之資料分配設定為“Er”位準之資料為“111”、“A”位準之資料為“011”、“B”位準之資料為“101”、“C”位準之資料為“001”、“D”位準之資料為“000”、“E”位準之資料為“100”、“F”位準之資料為“010”、“G”位準之資料為“110”。再者,對各位準之資料分配可任意地設定。又,詳情下文描述,但資料係對於連接於任一字元線WL之複數個記憶胞電晶體MT(例如連接於所有位元線之L個記憶胞電晶體MT)一次性地寫入。將其單位稱作頁面。繼而,存在將一次性地寫入之高階位元之集合稱為快頁(upper page),將中階位元之集合稱為中頁(middle page),將低階位元之集合稱為慢頁(lower page)之情形。再者,圖6係以8個位準離散地分佈之情形為例進行了說明,但此情形係例如資料剛寫入後之理想狀態。因此,現實中可能引起相鄰之位準重合之情形。例如資料之寫入後,存在因干擾等,“Er”位準之上端與“A”位準之下端重合之情形。於如此之情形時,例如採用ECC(Error Checking and Correcting,錯誤檢查與糾正)技術等,將資料訂正。1.3 關於使用感測放大器部之運算動作繼而對使用感測放大器部SA之AND運算及OR運算進行說明。1.3.1 關於AND運算動作首先,對AND運算進行說明。以下,作為AND運算例,對進行鎖存電路BDL所保持之資料與CDL所保持之資料之AND進行運算,且將其結果保持於鎖存電路SDL之情形進行說明。圖7係表示對於AND運算之各處理,鎖存電路BDL、CDL、及SDL、節點SEN、匯流排LBUS所保持之資料。圖7之表格(a)係表示鎖存電路BDL及CDL保持“1”資料之情形時之運算過程。表格(b)係表示鎖存電路BDL保持“1”資料,且鎖存電路CDL保持“0”資料之情形時之運算過程。表格(c)係表示鎖存電路BDL保持“0”資料,且鎖存電路CDL保持“1”資料之情形時之運算過程。表格(d)係表示鎖存電路BDL及CDL保持“0”資料之情形時之運算過程。又,於圖7中,成為“1”之記數表示“H”位準之信號(電壓),成為“0”之記數表示“L”位準之信號(電壓)。又,於圖7之表格中,以斜線表示之欄表示各步驟中之運算結果。首先,控制電路5將信號LPC及BLQ設為“H”位準,使電晶體31及46成為接通狀態(步驟0)。藉此,匯流排LBUS及節點SEN被預充電為“H”位準(“1”資料)。控制電路5於預充電後,將信號LPC及BLQ設為“L”位準。繼而,控制電路5將信號BTL設為“H”位準,使電晶體80成為接通狀態(步驟1)。藉此,於節點LAT_B保持“1”資料(鎖存電路BDL為“1”資料)之情形時,匯流排LBUS保持“1”資料(圖7(a)及(b))。於節點LAT_B保持“0”資料(鎖存電路BDL為“0”資料)之情形時,匯流排LBUS保持“0”資料(圖7(c)及(d))。繼而,控制電路5將信號LSL設為“H”位準,使電晶體50成為接通狀態(步驟2)。如此一來,於匯流排LBUS保持“1”資料之情形時,電晶體49成為接通狀態,因此,節點SEN保持“0”資料(圖7(a)及(b))。於匯流排LBUS保持“0”資料之情形時,電晶體49成為斷開狀態,從而節點SEN保持“1”資料(圖7(c)及(d))。即,於鎖存電路BDL保持“1”資料之情形時,節點SEN保持“0”資料,於鎖存電路BDL保持“0”資料之情形時,節點SEN保持“1”資料。繼而,控制電路5於將匯流排LBUS進行預充電後,將信號CTL設為“H”位準,使電晶體90成為接通狀態(步驟3)。藉此,於節點LAT_C保持“1”資料(鎖存電路CDL為“1”資料)之情形時,匯流排LBUS保持“1”資料(圖7(a)及(c))。於節點LAT_C保持“0”資料(鎖存電路CDL為“0”資料)之情形時,匯流排LBUS保持“0”資料(圖7(b)及(d))。繼而,控制電路5將信號CLL設為“H”位準,使電晶體96成為斷開狀態(步驟4)。即,控制電路5使對節點LAT_C之電壓供給停止。繼而,控制電路5將信號STB設為“H”位準,使電晶體48成為接通狀態(步驟5)。如此一來,於節點SEN保持“1”資料之情形時(圖7(c)及(d)),電晶體47成為接通狀態,因此,匯流排LBUS保持“0”資料。於節點SEN保持“0”資料之情形時(圖7(a)及(b)),電晶體47成為斷開狀態,從而匯流排LBUS維持“0”或“1”資料之狀態。因此,匯流排LBUS於節點SEN保持“0”,及匯流排LBUS保持“1”資料之情形時(鎖存電路BDL及CDL均保持“1”資料之情形時(圖7(a))),保持“1”資料,且於此外之情形時(圖7(b)~(d))保持“0”資料。即,匯流排LBUS保持鎖存電路BDL及CDL之資料之AND運算之結果。繼而,控制電路5將信號SLL及STL設為“H”位準,使電晶體66成為斷開狀態,且使電晶體60成為接通狀態,將匯流排LBUS之資料儲存於鎖存電路SDL(步驟6)。1.3.2 關於OR運算動作繼而,對於OR運算,使用圖8進行說明。以下僅對與AND運算不同之方面進行說明。首先,控制電路5係與AND運算之情形同樣地,將匯流排LBUS及節點SEN預充電至“H”位準(“1”資料)(步驟0)。繼而,控制電路5將信號BTI設為“H”位準,使電晶體81成為接通狀態(步驟1)。藉此,於節點INV_B保持“0”資料之情形時,匯流排LBUS保持“0”資料。於節點INV_B保持“1”資料之情形時,匯流排LBUS保持“1”資料。即,於鎖存電路BDL之資料為“1”之情形時(圖8(a)及(b)),匯流排LBUS保持“0”資料,於鎖存電路BDL之資料為“0”之情形時(圖8(c)及(d)),匯流排LBUS保持“1”資料。繼而,控制電路5係與AND運算之情形同樣地,將信號LSL設為“H”位準,使電晶體50成為接通狀態(步驟2)。OR運算係於鎖存電路BDL之資料為“1”之情形時(圖8(a)及(b)),節點SEN保持“1”資料。於鎖存電路BDL之資料為“0”之情形時(圖8(c)及(d)),節點SEN保持“0”資料。繼而,控制電路5於將匯流排LBUS進行預充電後,將信號CTI設為“H”位準,使電晶體91成為接通狀態(步驟3)。藉此,於節點INV_C為“0”資料之情形時,匯流排LBUS保持“0”資料,於節點INV_C為“1”資料之情形時,匯流排LBUS保持“1”資料。即,於鎖存電路CDL之資料為“1”之情形時(圖8(a)及(c)),匯流排LBUS保持“0”資料,於鎖存電路CDL之資料為“0”之情形時(圖8(b)及(d)),匯流排LBUS保持“1”資料。繼而,控制電路5將信號CLI設為“H”位準,使電晶體97成為斷開狀態(步驟4)。即,控制電路5使對節點INV_C之電壓供給停止。繼而,控制電路5係與AND運算之情形同樣地,將信號STB設為“H”位準,使電晶體48成為接通狀態(步驟5)。於節點SEN保持“1”資料之情形時(圖8(a)及(b)),電晶體47成為接通狀態,因此,匯流排LBUS保持“0”資料。於節點SEN保持“0”資料之情形時(圖8(c)及(d)),電晶體47成為斷開狀態,匯流排LBUS維持“0”或“1”資料之狀態。因此,匯流排LBUS於節點SEN保持“1”資料,且匯流排LBUS保持“0”資料之情形時,即鎖存電路BDL及CDL均保持“0”資料之情形時(圖8(d)),保持“1”資料,且於除此以外之情形時(圖8(a)~(c))保持“0”資料。即,匯流排LBUS保持鎖存電路BDL及CDL之資料之OR運算之反轉資料。繼而,控制電路5將信號SLI及STI設為“H”位準,使電晶體67成為斷開狀態,且使電晶體61成為接通狀態,將匯流排LBUS之反轉資料儲存於鎖存電路SDL(步驟6)。1.4 關於寫入動作繼而,對本實施形態之資料之寫入動作,簡單地進行說明。寫入動作大致上包含程式動作與驗證動作。程式動作係藉由將電子注入至電荷累積層而使閾值電壓上升(或者,藉由禁止注入而維持閾值電壓)之動作。以下,將使閾值電壓上升之動作稱為「“0”程式」或「“0”寫入」,且對設為“0”程式對象之位元線BL賦予“0”資料。另一方面,將維持閾值電壓之動作稱為「“1”程式」、「“1”寫入」、或「寫入禁止」,且對設為“1”程式對象之位元線BL賦予“1”資料。驗證動作係於程式動作之後,藉由將資料讀出,而判定記憶胞電晶體MT之閾值電壓是否達到目標位準之動作。達到目標位準之記憶胞電晶體MT此後被設為禁止寫入。藉由重複進行以上之程式動作與驗證動作之組合,而使記憶胞電晶體MT之閾值電壓上升至目標位準。1.4.1 關於寫入動作之整體流程首先,對寫入動作之整體流程,使用圖9進行說明。圖9係表示寫入動作之流程之流程圖。如圖所示,首先將自外部控制器所接收之資料儲存於鎖存電路XDL、BDL、及CDL(步驟S10)。更具體而言,例如對於寫入至記憶胞電晶體MT之3位元資料,鎖存電路XDL保持低階位元之資料,鎖存電路BDL保持中階位元之資料,鎖存電路CDL保持高階位元之資料。繼而,控制電路5於感測放大器單元SAU中進行鎖存電路XDL、BDL、及CDL之資料之AND運算,且將其結果儲存於鎖存電路ADL(步驟S11)。例如,於與“Er”位準對應之鎖存電路ADL中儲存“1”資料,於與“A”~“G”位準對應之鎖存電路ADL儲存“0”資料。繼而,控制電路5將鎖存電路ADL之反轉資料儲存於鎖存電路SDL(步驟S12)。例如,於與“Er”位準對應之鎖存電路SDL中儲存“0”資料,於與“A”~“G”位準對應之鎖存電路SDL中儲存“1”資料。程式動作係根據此時之鎖存電路SDL之資料,選擇“0”程式或“1”程式。繼而,控制電路執行程式動作(步驟S13)。更具體而言,例如於鎖存電路SDL中儲存“0”資料之情形時(“Er”位準),對於對應之記憶胞電晶體MT執行“1”程式,且於鎖存電路SDL中儲存有“1”資料之情形時(“A”~“G”位準),執行“0”程式。繼而,控制電路5使用與成為驗證動作對象之寫入位準相應之運算式(詳情下文描述),進行鎖存電路BDL及CDL之資料(中階位元及高階位元資料)之運算,且將其結果儲存於鎖存電路SDL(步驟S14)。驗證動作係根據此時之鎖存電路SDL之資料,選擇是否對位元線BL施加預充電電壓。所謂驗證動作中之預充電電壓係指於讀出記憶胞電晶體MT之資料時施加至位元線BL之電壓、例如高於接地電壓VSS之電壓。繼而,執行驗證動作(步驟S15)。更具體而言,例如於鎖存電路SDL儲存有“0”資料之情形時,對於對應之位元線BL施加預充電電壓,於鎖存電路SDL儲存有“1”資料之情形時,對於對應之位元線BL施加例如電壓VSS而不施加預充電電壓。驗證動作之結果係儲存於鎖存電路SDL。例如,於已通過驗證動作之情形時,於鎖存電路SDL中儲存“0”資料,於驗證動作失敗之情形時,於鎖存電路SDL中儲存“1”資料。又,亦於並非驗證對象之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。繼而,控制電路5進行鎖存電路SDL之反轉資料與鎖存電路ADL之資料之OR運算,且將其結果儲存於鎖存電路ADL(步驟S16)。藉此,將鎖存電路ADL之資料更新。更具體而言,例如,於執行對於“A”位準之驗證動作之情形時,與“A”位準對應之鎖存電路ADL於已通過驗證動作之情形時,將“0”資料更新為“1”資料,於驗證動作失敗之情形時,維持“0”資料。又,不與“A”位準對應之鎖存電路ADL維持所保持之資料。於繼續執行其他之寫入位準之驗證動作之情形時(步驟S17_是),控制電路5返回至步驟S14,執行與作為驗證動作對象之寫入位準相應之運算。於不繼續執行其他之寫入位準之驗證動作之情形時(步驟S17_否),控制電路5判斷使寫入動作結束,抑或是再次返回至步驟S13執行程式。具體而言,於被執行之驗證動作對應於最高階之寫入位準(例如“G”位準)之情形時(步驟S18_是),若已通過驗證動作(步驟S19_是),則寫入動作結束。於並非對於最高階寫入位準之驗證動作之情形時(步驟S18_否)、或即便為對於最高階寫入位準之驗證動作但驗證動作失敗之情形時(步驟S19_否),控制電路5判定程式之次數是否達到預先設定之次數(步驟S20)。繼而,於程式之次數達到預先設定之次數之情形時(步驟S20_是),控制電路5使寫入動作結束。於程式之次數未達到預先設定之次數之情形時(步驟S20_否),控制電路5返回至步驟S12,將鎖存電路ADL之反轉資料儲存於鎖存電路SDL之後,執行程式動作(步驟S13)。1.4.2 關於程式動作中之各配線之電壓繼而,對於程式動作中之各配線之電壓,使用圖10進行說明。圖10係表示程式動作中之各配線之電位變化。如圖所示,首先感測放大器4將程式資料傳輸至各位元線BL。對於被賦予“0”資料之位元線BL施加接地電壓VSS(例如0 V)作為“L”位準。對於被賦予“1”資料之位元線BL,施加例如2.5 V作為“H”位準。又,列解碼器3選擇任一個區塊BLK,進而選擇任一個字串單元SU。繼而,對被選擇之字串單元SU中之選擇閘極線SGD施加例如5 V,使選擇電晶體ST1成為接通狀態。另一方面,藉由對選擇閘極線SGS施加電壓VSS,而使選擇電晶體ST2成為斷開狀態。進而,列解碼器3對選擇區塊BLK中之非選擇字串單元SU及非選擇區塊BLK中之非選擇字串單元SU之選擇閘極線SGD及SGS施加電壓VSS,使選擇電晶體ST1及ST2成為斷開狀態。又,源極線SL係設為例如1 V(相較選擇閘極線SGS之電位更高之電位)。其後,列解碼器3將選擇區塊BLK中之選擇字串單元SU中之選擇閘極線SGD之電位設為例如2.5 V。該電位係使與被賦予“0”資料(例如0 V)之位元線BL對應之選擇電晶體ST1接通,但使與被賦予“1”資料(例如2.5 V)之位元線BL對應之選擇電晶體ST1截止之電壓。繼而,列解碼器3於選擇區塊BLK中選擇任一個字元線WL,對選擇字元線施加電壓VPGM,且對其他之非選擇字元線WL施加電壓VPASS。電壓VPGM係用以藉由穿隧現象將電子注入至電荷累積層之高電壓,且VPGM>VPASS。於與“0”寫入對象之位元線BL對應之NAND字串中,選擇電晶體ST1成為接通狀態。因此,與選擇字元線WL連接之記憶胞電晶體MT之通道電位Vch成為0 V。即,控制閘極與通道之間之電位差變大,最終,電子被注入至電荷累積層,使得記憶胞電晶體MT之閾值電壓上升。於與“1”寫入對象之位元線BL對應之NAND字串中,選擇電晶體ST1成為截止狀態。因此,與選擇字元線WL連接之記憶胞電晶體MT之通道成為電性浮動,因與字元線WL等之電容耦合,而使通道電位Vch上升至電壓VPGM附近為止。即,控制閘極與通道之間之電位差變小,最終,電子未被注入至電荷累積層,記憶胞電晶體MT之閾值電壓得以維持(越向閾值分佈位準更高之分佈躍遷,閾值電壓越不變動)。1.4.3 關於驗證動作繼而,對本實施形態中之驗證動作進行說明。本實施形態係於驗證動作時,根據鎖存電路SDL之資料,選擇施加預充電電壓之位元線BL(以下,稱為「選擇預充電」)。更具體而言,例如感測放大器單元SAU於“0”資料(“L”資料)保持於鎖存電路SDL中之情形時,將預充電電壓施加至對應之位元線BL。另一方面,感測放大器單元SAU於“1”資料(“H”資料)保持於鎖存電路SDL中之情形時,將例如接地電壓VSS施加至對應之位元線BL,而不施加預充電電壓。以下,將施加預充電電壓之位元線BL記作(“pre-charge”),將不施加預充電電壓之位元線記作BL(“lockout”)。1.4.3.1 關於驗證動作中之鎖存電路SDL之保持資料繼而,對於驗證動作時之鎖存電路SDL之保持資料,使用圖11進行說明。如圖所示,於本實施形態中,對於寫入至記憶胞電晶體MT之3位元資料,鎖存電路XDL保持低階位元資料,鎖存電路BDL保持中階位元資料,鎖存電路CDL保持高階位元資料。鎖存電路ADL保持驗證之通過(例如設為“1”資料)/失敗(例如設為“0”資料)資訊。圖11之例係表示初始狀態(第1次程式動作時)下之鎖存電路ADL之資料。更具體而言,於初始狀態中,與“Er”位準對應之鎖存電路ADL保持“1”資料,與“A”~“G”位準對應之鎖存電路ADL保持“0”資料。繼而,鎖存電路ADL根據驗證結果,不斷地更新所保持之資料。例如進行對於“A”位準之驗證動作,且於已通過驗證之情形時,將與“A”位準對應之鎖存電路ADL之資料由“0”更新為“1”。另一方面,於驗證失敗之情形時,鎖存電路ADL之資料保持“0”狀態。於驗證動作時,於鎖存電路SDL中,儲存鎖存電路BDL之資料與鎖存電路CDL之資料之運算結果。因此,於本實施形態之情形時,“A”位準與“F”位準、“B”位準與“E”位準、“C”位準與“D”位準、及“Er”位準與“G”位準係分別儲存於鎖存電路BDL及CDL中之資料相同,因此,運算結果相同。藉此,於驗證動作中,對於成為驗證動作對象之位準之位元線BL、以及成為驗證動作對象之位準與中階位元及高階位元之資料為相同位準之位元線BL施加預充電電壓。例如於對於“A”位準之驗證動作中,對與“A”位準及“F”位準對應之位元線BL施加預充電電壓,且即便對於“F”位準之驗證動作中,亦對與“A”位準及“F”位準對應之位元線BL施加預充電電壓。更具體而言,於對於“A”位準或“F”位準之驗證動作中,於鎖存電路SDL中儲存成為邏輯運算式:SDL=/(BDL×(/CDL))之資料。“/”表示資料之反轉,“×”表示AND運算。因此,於對於“A”位準或“F”位準之驗證動作中,於與“Er”、“B”~“E”、及“G”位準對應之鎖存電路SDL中儲存“1”資料,於與“A”及“F”位準對應之鎖存電路SDL中儲存“0”資料。同樣地,於對於“B”位準或“E”位準之驗證動作中,於鎖存電路SDL中儲存成為邏輯運算式:SDL=/((/BDL)×CDL)之資料。因此,於對於“B”位準或“E”位準之驗證動作中,於與“Er”、“A”、“C”、“D”、“F”及“G”位準對應之鎖存電路SDL中儲存“1”資料,於與“B”及“E”位準對應之鎖存電路SDL中儲存“0”資料。於對於“C”位準或“D”位準之驗證動作中,於鎖存電路SDL中儲存成為邏輯運算式:SDL=/((/BDL)×(/CDL))之資料。因此,於對於“C”位準或“D”位準之驗證動作中,於與“Er”~“B”、及“E”~“G”位準對應之鎖存電路SDL中儲存“1”資料,於與“C”及“D”位準對應之鎖存電路SDL中儲存“0”資料。於對於“G”位準之驗證動作中,於鎖存電路SDL中邏輯運算式儲存成為SDL=/(BDL×CDL)之資料。因此,於對於“G”位準之驗證動作中,於與“A”~“F”位準對應之鎖存電路SDL中儲存“1”資料,於與“Er”及“G”位準對應之鎖存電路SDL中儲存“0”資料。1.4.3.2 關於驗證動作中之各配線之電壓繼而,對於驗證動作中之各配線之電壓,使用圖12進行說明。圖12係表示驗證動作中之記憶胞陣列2及感測放大器單元SAU中之各配線之電壓之時序圖。於時刻t1中,列解碼器3對與程式對象之記憶胞電晶體MT對應之選擇閘極線SGD及SGS施加電壓VSG,將選擇電晶體ST1及ST2設為接通狀態。列解碼器112對選擇字元線WL施加電壓VCGRV,且對非選擇字元線WL施加VREAD。電壓VCGRV係根據讀出資料(驗證動作時為驗證位準)設定之電壓。電壓VREAD係與記憶胞電晶體MT之閾值電壓無關,將記憶胞電晶體MT設為接通狀態之電壓,且VREAD>VCGRV。控制電路5係於感測放大器單元SAU中,將信號BLS設為“H”位準。即,對電晶體40之閘極施加電壓VBLS(例如7 V),將電晶體40設為接通狀態,且將感測放大器單元SAU與對應之位元線BL連接。於時刻t2中,控制電路5於感測放大器單元SAU中,將信號BLC及信號BLX設為“H”位準。即,對電晶體41之閘極施加電壓VBLC(例如0.5 V+Vtn),將電晶體41設為接通狀態。電壓Vtn係感測放大器單元SAU中之低耐壓n通道MOS電晶體之閾值電壓。同樣地,對電晶體42施加電壓VBLX(例如0.75 V+Vtn),將電晶體42設為接通狀態。電壓VBLX與電壓VBLC之關係成為VBLX≧VBLC。此時,於鎖存電路SDL保持有“0”資料即“L”資料之情形時,電晶體51成為接通狀態,從而對電晶體42施加電壓VDDSA。藉此,對位元線BL(“pre-charge”)施加藉由電晶體41箝制之預充電電壓VPCH(例如0.5 V)。繼而,相應於驗證對象之記憶胞電晶體MT之閾值電壓Vtc,單元電流Icell自位元線BL側流向源極線SL側。更具體而言,於閾值電壓Vtc低於電壓VCGRV,記憶胞電晶體MT處於接通狀態之情形時,即,程式尚未結束之情形時,單元電流Icell於對應之感測放大器單元SAU中流動。相對於此,於閾值電壓Vtc高於電壓VCGRV,記憶胞電晶體MT處於斷開狀態之情形時,即,程式已結束之情形時,記憶胞電晶體MT成為斷開狀態,單元電流Icell不於對應之感測放大器單元SAU中流動。另一方面,於鎖存電路SDL中保持有“1”資料即“H”資料之情形時,電晶體43成為接通狀態,對電晶體42經由節點SRCGND施加例如電壓VSS。藉此,對位元線BL(“lockout”)施加例如電壓VSS。於時刻t3中,控制電路5將信號HLL設為“H”位準。更具體而言,對電晶體45之閘極施加電壓VHLL(例如4 V),將電晶體45設為接通狀態。藉此,對節點SEN施加電壓VSENP(例如2.5 V)。繼而,於節點SEN充電結束後,控制電路5將信號HLL設為“L”位準,將電晶體45設為斷開狀態。於時刻t4中,控制電路5將信號LPC設為“H” 位準,將預充電電路30之電晶體31設為接通狀態。藉此,對匯流排LBUS施加電壓VHLB(例如2.5 V)。繼而,於匯流排LBUS充電結束後,控制電路5將信號LPC設為“L”位準,將電晶體31設為斷開狀態。於時刻t5中,控制電路5於鎖存電路SDL中,將信號STL設為“H”位準,將電晶體60設為接通狀態。藉此,鎖存電路SDL保持著“1”資料(“H”資料)之感測放大器單元SAU、即未施加預充電電壓VPCH之感測放大器單元SAU之匯流排LBUS成為“H”位準。例如,於對於“A”位準之驗證動作中,與“Er”、“B”~“E”、“G”位準對應之感測放大器單元SAU之匯流排LBUS成為“H”位準。控制電路5係將匯流排開關32之信號DSW設為“H”位準,將電晶體33設為接通狀態。繼而,根據驗證位準,將匯流排LBUS、與保持鎖存電路XDL之資料之節點(例如節點LAT_X)或保持反轉資料之節點(例如節點INV_X)中之任一節點連接。藉此,將並非驗證對象但施加預充電電壓VPCH之感測放大器單元SAU之匯流排LBUS設為“H”位準。具體而言,於例如“A”位準之驗證動作中,與“A”位準對應之鎖存電路XDL保持著“1”資料,與“F”位準對應之鎖存電路XDL保持著“0”資料。因而,藉由將匯流排LBUS與保持鎖存電路XDL之反轉資料之節點(例如節點INV_X)連接,與“A”位準對應之感測放大器單元SAU之匯流排LBUS成為“L”位準,且與“F”位準對應之感測放大器單元SAU之匯流排LBUS成為“H”位準。又,例如於“F”位準之驗證動作中,藉由將匯流排LBUS與保持鎖存電路XDL之資料之節點(例如節點LAT_X)連接,與“A”位準對應之感測放大器單元SAU之匯流排LBUS成為“H”位準,且與“F”位準對應之感測放大器單元SAU之匯流排LBUS成為“L”位準。因此,驗證對象之感測放大器單元SAU(圖12之參照符號(A1))之匯流排LBUS成為“L”位準,並非驗證動作對象之感測放大器單元SAU(圖12之參照符號(A2))之匯流排LBUS成為“H”位準。於時刻t6中,控制電路5將信號LSL設為“H”位準,將電晶體50設為接通狀態。於匯流排LBUS為“L”位準之情形時,電晶體49成為斷開狀態。藉此,成為驗證動作對象之感測放大器單元SAU之節點SEN維持“H”位準、即電壓VSENP(2.5 V)(A1)。另一方面,於匯流排LBUS為“H”位準之情形時,電晶體49成為接通狀態。藉此,並非驗證動作對象之感測放大器單元SAU之節點SEN成為“L”位準(A2)。於時刻t7中,控制電路5將信號XXL設為“H”位準。即,控制電路5對電晶體44之閘極施加電壓VXXL(例如1.0 V+Vtn),將電晶體44設為接通狀態。最終,於成為驗證動作對象之感測放大器單元SAU中,藉由電晶體44箝制之電壓(例如1 V)自節點SEN施加至節點SCOM。又,於並非驗證動作對象之感測放大器單元SAU中,因節點SEN為“L”位準,故未被施加電壓。此時,於成為驗證動作對象之感測放大器單元SAU、即與位元線BL(“pre-charge”)對應之感測放大器單元SAU中,當成為驗證動作對象之記憶胞電晶體MT處於接通狀態時,單元電流Icell自感測放大器單元SAU流向位元線BL(“pre-charge”)。因此,節點SEN之電壓較大地下降。另一方面,當成為驗證動作對象之記憶胞電晶體MT處於斷開狀態時,單元電流Icell幾乎不自感測放大器單元SAU流向位元線BL(“pre-charge”)。因此,節點SEN之電壓幾乎不下降。於時刻t8中,控制電路5將信號XXL設為“L”位準,將電晶體44設為斷開狀態。於時刻t9中,控制電路5將信號LPC設為“H”位準,將電晶體31設為接通狀態。藉此,對匯流排LBUS施加電壓VHLB(例如2.5 V)。繼而,於匯流排LBUS充電結束後,控制電路5將信號LPC設為“L”位準,將電晶體31設為斷開狀態。於時刻t10中,控制電路5將信號STB設為“H”位準,將電晶體48設為接通狀態。於成為驗證動作對象之感測放大器單元SAU中,當節點SEN之電壓低於感測判定閾值、即電晶體47之閾值電壓時,電晶體47成為斷開狀態。藉此,匯流排LBUS之電壓幾乎不下降。最終,匯流排LBUS保持“1”資料(“H”資料)。另一方面,當節點SEN之電壓高於感測判定閾值時,電晶體47成為接通狀態。藉此,匯流排LBUS之電壓較大地下降。最終,匯流排LBUS保持“0”資料(“L”資料)。又,於並非驗證動作對象之感測放大器單元SAU中,因節點SEN為“L”位準,故電晶體47成為斷開狀態。藉此,匯流排LBUS保持“1”資料。即,於對應之記憶胞電晶體MT為驗證動作對象之情形時,已通過驗證動作之匯流排LBUS保持“0”資料,驗證動作失敗之匯流排LBUS保持“1”資料。又,於對應之記憶胞電晶體MT並非驗證動作對象之情形時,匯流排LBUS保持“1”資料。於時刻t11中,控制電路5將信號STB設為“L”位準,將電晶體47設為斷開狀態。又,控制電路5將匯流排LBUS之資料儲存於鎖存電路SDL中。例如,控制電路5於鎖存電路SDL中,將信號SLL設為“H”位準,將電晶體66設為斷開狀態,將信號STL設為“H”位準,將電晶體60設為接通狀態,藉此,將匯流排LBUS保持之資料載入至節點LAT_S。藉此,於成為驗證動作對象之感測放大器單元SAU之鎖存電路SDL中,當已通過驗證動作時,儲存“0”資料,當驗證動作失敗時,儲存“1”資料。於並非驗證動作對象之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。於時刻t12~t13中,進行恢復動作,使驗證動作結束。於驗證動作結束後,控制電路5進行儲存於鎖存電路SDL中之資料之反轉資料與鎖存電路ADL之資料之OR運算,且將其結果儲存於鎖存電路ADL中。藉此,將鎖存電路ADL之資料更新。再者,上述驗證動作亦可適用於資料之讀出動作。1.4.4 關於寫入動作之具體例對於本實施形態之寫入動作,更具體地進行說明。圖13及圖14係表示以藉由將程式動作與驗證動作之組合重複進行19次而將資料寫入之情形為例。以下,將該重複動作稱為「循環」。於圖13中,表示各循環中所進行之驗證動作之目標位準。如圖所示,於第1次及第2次之循環中,驗證僅以“A”位準為對象進行。即,於驗證動作時對選擇字元線WL施加電壓VfyA,而不施加電壓VfyB~VfyG。於接著第3次及第4次之循環中,驗證動作以“A”位準與“B”位準為對象進行。即,於驗證動作時對選擇字元線WL依次地施加電壓VfyA及VfyB,而不施加電壓VfyC~VfyG。於第5次及第6次之循環中,驗證動作以“A”位準、“B”位準、及“C”位準為對象進行。即,於驗證動作時對選擇字元線WL依次地施加電壓VfyA,VfyB、及VfyC,而不施加電壓VfyD~VfyG。繼而,使“A”位準作為對象之驗證動作於第6次循環結束。其原因在於,統計性地要求例如以6次之循環次數,對於“A”位準之程式可大致結束。又,於第7次及第8次之循環中,驗證動作以“B”位準、“C”位準、及“D”位準為對象進行。即,於驗證動作時對選擇字元線WL依次地施加電壓VfyB、VfyC、及VfyD。繼而,將“B”位準作為對象之驗證動作於第8次寫入動作結束。進而,於第9次及第10次之循環中,驗證動作以“C”位準、“D”位準、及“E”位準為對象進行。即,於驗證動作時對選擇字元線WL依次地施加電壓VfyC、VfyD、及VfyE。繼而,將“C”位準作為對象之驗證動作於第10次循環結束。以下,以同樣之方式進行至“G”位準之寫入為止,循環重複進行最多19次。即,對於“A”位準之驗證動作係以第1次至第6次之循環進行。對於“B”位準之驗證動作係以第3次至第8次之循環進行。對於“C”位準之驗證動作係以第5次至第10次之循環進行。對於“D”位準之驗證動作係以第7次至第12次之循環進行。對於“E”位準之驗證動作係以第9次至第14次之循環進行。對於“F”位準之驗證動作係以第11次至第16次之循環進行。對於“G”位準之驗證動作係以第14次至第19次之循環進行。圖14係對應於圖13地表示各循環中所進行之程式動作中之與寫入之目標位準相應之位元線BL之狀態。於圖14中,成為“1”之記數表示將“1”資料賦予至對應之位元線BL(“1”程式),成為“0”之記數表示賦予“0”資料(“0”程式)。如圖所示,於應預先將記憶胞電晶體MT之閾值電壓維持為“Er”位準之情形時,遍及整個循環地對位元線BL賦予“1”資料。即,於寫入動作期間,始終將選擇電晶體ST1設為截止狀態。對於閾值電壓之目標位準為“A”位準時、即應使閾值電壓自“Er”位準中之值上升至“A”位準中之值之記憶胞電晶體MT,於第1次至第6次之循環中進行“0”程式動作。此情形對應於進行對於“A”位準之驗證動作之循環。於驗證通過之前,對位元線BL賦予“0”資料,且於通過之後,賦予“1”資料。又,即便於程式動作已結束之第7次以後之循環中,亦對位元線BL賦予“1”資料,禁止進行寫入。對於目標位準為“B”位準時、即應使閾值電壓自“Er”位準中之值上升至“B”位準中之值之記憶胞電晶體MT,於第1次至第8次之循環中可進行“0”程式動作。以同樣之方式,進行“C”~“G”位準為止之程式動作。將以上動作中之各配線之電位情況表示於圖15中。圖15係表示第1次~第3次、第7次、及第11次之循環中,選擇字元線WL之電位、寫入“Er”~“G”位準之資料之位元線BL(以下,記作位元線BL(“Er”)~BL(“G”))之電位、及感測放大器單元SAU中之信號STB之電位之時間變化。如圖所示,於第1次之循環中,對位元線BL(“A”)~BL(“G”)進行“0”程式。即,對選擇字元線WL施加電壓VPGM,對位元線BL(“Er”)施加例如2.5 V,對位元線BL(“A”)~BL(“G”)施加例如電壓VSS。繼而,進行對於“A”位準之驗證動作。即,對選擇字元線WL施加驗證電壓VfyA。此時,對位元線BL(“A”)及BL(“F”)施加預充電電壓VPCH(例如0.5 V)。於第2次之循環中,對於對第1次之“A”位準之驗證動作已失敗之位元線BL(“A”)及位元線BL(“B”)~BL(“G”)進行“0”程式。此時,使對選擇字元線WL施加之電壓VPGM升壓。繼而,與第1次同樣地執行對於“A”位準之驗證動作。於第3次之循環中,與第2次同樣地,對於對“A”位準之驗證動作已失敗之位元線BL(“A”)及位元線BL(“B”)~BL(“G”)進行“0”程式。此時,使對選擇字元線WL施加之電壓VPGM升壓。繼而,與第1及第2次同樣地,首先執行對於“A”位準之驗證動作。繼而,執行對於“B”位準之驗證動作。於對於“B”位準之驗證動作中,對選擇字元線WL施加驗證電壓VfyB。此時,對位元線BL(“B”)及BL(“E”)施加預充電電壓VPCH(例如0.5 V)。重複進行同樣之處理,於第7次之循環中,對驗證已失敗之位元線BL(“B”)及BL(“C”)、及位元線BL(“D”)~BL(“G”)進行“0”程式。此時,使對選擇字元線WL施加之電壓VPGM自未圖示之第6次程式動作進行升壓。繼而,進行對於(“B”)~(“D”)位準之驗證動作。於對於“B”位準之驗證動作中,對選擇字元線WL施加驗證電壓VfyB。此時,對位元線BL(“B”)及BL(“E”)施加預充電電壓VPCH(例如0.5 V)。於對於“C”位準之驗證動作中,對選擇字元線WL施加驗證電壓VfyC。此時,對位元線BL(“C”)及BL(“D”)施加預充電電壓VPCH(例如0.5 V)。於對於“D”位準之驗證動作中,對選擇字元線WL施加驗證電壓VfyD。此時,對位元線BL(“C”)及BL(“D”)施加預充電電壓VPCH(例如0.5 V)。又,於第11次之循環中,對於驗證已失敗之位元線BL(“D”)及BL(“E”)、及位元線BL(“F”)及BL(“G”)進行“0”程式。此時,使對選擇字元線WL施加之電壓VPGM自未圖示之第10次之程式動作進行升壓。繼而,進行對於(“D”)~(“F”)位準之驗證動作。於對於“D”位準之驗證動作中,對選擇字元線WL施加驗證電壓VfyD。此時,對位元線BL(“C”)及BL(“D”)施加預充電電壓VPCH(例如0.5 V)。於對於“E”位準之驗證動作中,對選擇字元線WL施加驗證電壓VfyE。此時,對位元線BL(“B”)及BL(“E”)施加預充電電壓VPCH(例如0.5 V)。於對於“F”位準之驗證動作中,對選擇字元線WL施加驗證電壓VfyF。此時,對位元線BL(“A”)及BL(“F”)施加預充電電壓VPCH(例如0.5 V)。根據上述情況,若著眼於例如位元線BL(“A”),則位元線BL(“A”)於進行對於“A”位準之驗證動作之第1次~第6次之循環、及進行對於“F”位準之驗證動作之11~第16次之循環中,被施加預充電電壓VPCH,且於第7~第10次及第17~第19次之循環中不被施加預充電電壓VPCH。1.4.5 關於鎖存電路所保持之資料之具體例繼而,對於資料之寫入動作中鎖存電路XDL、ADL、BDL、CDL、及SDL所保持之資料之具體例,尤其著眼於第1次循環,使用圖16至圖18進行說明。圖16至圖18係表示鎖存電路XDL、ADL、BDL、CDL、及SDL所保持之資料之圖。首先,如圖16之表格(a)所示,鎖存電路XDL自外部控制器經由資料線IO傳輸程式資料(3位元資料)。鎖存電路XDL將程式資料之中階位元經由匯流排LBUS傳輸至鎖存電路BDL,將高階位元傳輸至鎖存電路CDL,且一直保持低階位元。繼而,感測放大器單元SAU於感測放大器部SA中,進行鎖存電路XDL、BDL、及CDL之資料之AND運算,且將其結果儲存於鎖存電路ADL中(ADL=XDL×BDL×CDL)。再者,鎖存電路ADL之資料亦可由外部控制器賦予。繼而,如表格(b)所示,感測放大器單元SAU將鎖存電路ADL之反轉資料儲存於鎖存電路SDL中(SDL=/ADL)。最終,於與“Er”位準之資料對應之鎖存電路SDL中儲存“0”資料。又,於與“A”~“G”位準之資料對應之鎖存電路SDL中儲存“1”資料。繼而,根據鎖存電路SDL之資料執行第1次程式。即,於與“Er”位準之資料對應之感測放大器單元SAU中,執行“1”程式,於與“A”~“G”位準之資料對應之感測放大器單元SAU中,執行“0”程式。繼而,如圖17之表格(c)所示,進行用以執行對於“A”位準之驗證動作之準備。更具體而言,於對於“A”位準之驗證動作之情形時,控制電路5使用感測放大器部SA,進行鎖存電路BDL之資料與鎖存電路CDL之反轉資料之AND運算,且將其結果之反轉資料儲存於鎖存電路SDL中(SDL=/(BDL×(/CDL))。最終,於與“A”位準及“F”位準之資料對應之鎖存電路SDL中儲存“0”資料,且於與其他位準之資料對應之鎖存電路SDL中儲存“1”資料。繼而,基於鎖存電路SDL之資料,進行對於“A”位準之驗證動作。即,對於連接於與“A”位準及“F”位準之資料對應之感測放大器單元SAU之位元線BL(“pre-charge”)施加預充電電壓VPCH,對於連接於與其他位準之資料對應之感測放大器單元SAU之位元線BL(“lockout”)不施加預充電電壓VPCH。繼而,如表格(d)所示,將對於“A”位準之驗證動作之結果儲存於鎖存電路SDL中(SDL=LBUS=/SEN)。最終,於與“A”位準之資料對應之鎖存電路SDL中,當已通過驗證動作時儲存“0”資料,且於驗證動作已失敗時儲存“1”資料。繼而,於與其他位準之資料對應之鎖存電路SDL中儲存“1”資料。繼而,如圖18之表格(e)所示,感測放大器單元SAU於感測放大器部SA中,進行鎖存電路ADL之資料與SDL之反轉資料之OR運算,且將其結果儲存於鎖存電路ADL中(ADL=ADL+(/SDL),且“+”表示OR運算)。最終,於與“A”位準之資料對應之鎖存電路ADL中,當已通過對於“A”位準之驗證動作時儲存“1”資料,且於驗證動作已失敗時儲存“0”資料。繼而,如表格(f)所示,進行用以執行第2次程式動作之準備。感測放大器單元SAU將鎖存電路ADL之反轉資料儲存於鎖存電路SDL中。最終,於與“Er”位準之資料對應之鎖存電路SDL中儲存“0”資料。於與“A”位準之資料對應之鎖存電路SDL中,當已通過對於“A”位準之驗證動作時儲存“0”資料,且當對於“A”位準之驗證動作已失敗時儲存“1”資料。於與其他位準之資料對應之鎖存電路SDL中儲存“1”資料。繼而,根據鎖存電路SDL之資料執行第2次程式。即,於與“Er”位準之資料對應之感測放大器單元SAU中,執行“1”程式。於與“A”位準之資料對應之感測放大器單元SAU中,當已通過對於“A”位準之驗證動作時執行“1”程式,且當對於“A”位準之驗證動作已失敗時,執行“0”程式。於與“B”~“G”位準之資料對應之感測放大器單元SAU中,執行“0”程式。繼而,與第1次循環同樣地進行對於“A”位準之驗證動作。以下,以同樣之方式,進行第3次循環以後之寫入動作。例如,於第3次循環中,進行對於“A”位準與“B”位準之驗證動作。該情形時,首先對於“A”位準進行驗證動作,且使用其結果將鎖存電路ADL之資料更新。繼而,進行對於“B”位準之驗證動作,且使用其結果,進而進行鎖存電路ADL之資料更新。即,每次驗證動作時,將鎖存電路ADL之資料更新即可。1.5 關於本實施形態之效果若為本實施形態之構成,則可提昇處理能力。對於本效果,以下進行說明。例如存在以下之方法(選擇預充電),該方法係於可保持4值(2位元)以上資料之記憶胞電晶體MT中,當進行驗證動作時,僅對於連接於與成為驗證動作對象之寫入位準對應之記憶胞電晶體MT之位元線BL施加預充電電壓,進行驗證動作。於該情形時,於感測放大器單元SAU中,基於寫入資料,控制有無對位元線BL之預充電電壓。又,於感測放大器單元SAU中,存在為減少內置之鎖存電路之個數,而令用於感測放大器單元SAU與外部控制器之資料收發之鎖存電路XDL保持寫入資料之一部分(例如相當於1位元之資料)之情形。其中,於將複數個感測放大器單元SAU與複數個鎖存電路XDL經由1個匯流排DBUS共通地連接時,感測放大器單元SAU與鎖存電路XDL之間之信號收發係串列地進行。因此,感測放大器單元SAU與鎖存電路XDL之間之資料收發大多慢於感測放大器單元SAU中之感測放大器部SA與鎖存電路之信號收發。因此,於藉由選擇預充電進行驗證動作之情形時,若鎖存電路XDL保持寫入資料之一部分,則感測放大器單元SAU為了決定是否施加預充電電壓,而必須於每次驗證動作時對鎖存電路XDL進行存取。更具體而言,感測放大器單元SAU係進行感測放大器單元SAU內部之鎖存電路之資料與鎖存電路XDL之資料之運算。繼而,根據其結果,控制是否施加預充電電壓。因此,至開始施加預充電電壓為止之處理時間變長,從而驗證動作之處理速度變慢。相對於此,於本實施形態之構成中,於資料對可保持4值(2位元)以上資料之記憶胞電晶體MT之寫入動作中,鎖存電路XDL保持寫入資料之一部分。繼而,於進行選擇預充電所進行之驗證動作之情形時,感測放大器單元SAU根據感測放大器單元SAU內部之鎖存電路中所保持之資料,決定是否施加預充電電壓。因而,可將對於鎖存電路XDL之存取省略,故可使驗證動作之處理速度提昇。因而,可提昇半導體記憶裝置之處理能力。進而,於本實施形態之構成中,使用感測放大器單元SAU內部之鎖存電路所保持之寫入資料之一部分進行運算。例如於3位元(8值)之資料寫入中,當感測放大器單元SAU內部之鎖存電路保持相當於2位元之資料時,感測放大器單元SAU進行2位元之資料運算。因此,對於寫入之資料之位元數,可將進行運算處理之位元數減少,故可使處理速度提昇。因而,可使半導體記憶裝置之處理能力提昇。進而,於本實施形態之構成中,可使感測放大器單元SAU中所含之寫入資料保持用之鎖存電路之個數少於寫入之資料之位元數。因而,可將電路簡化,從而抑制晶片面積之增加。2. 第2實施形態繼而,對第2實施形態進行說明。與第1實施形態不同之處係於驗證動作中,根據鎖存電路ADL、BDL、及CDL之保持資料之運算結果決定施加預充電電壓之位元線BL之方面。以下,僅對於與第1實施形態不同之方面進行說明。2.1 關於驗證動作中之鎖存電路SDL之保持資料首先,對於驗證動作時鎖存電路SDL所保持之資料,使用圖19進行說明。如圖所示,於鎖存電路SDL中被儲存鎖存電路ADL、BDL、及CDL之保持資料之運算結果。即,與儲存於鎖存電路BLD中之中階位元資料、儲存於鎖存電路CDL中之高階位元資料、及儲存於鎖存電路ADL中之程式資料之反轉資料相應之結果被儲存於鎖存電路SDL中。更具體而言,於對於“A”位準之驗證動作中,於鎖存電路SDL中儲存成為邏輯運算式:SDL=/((/ADL)×BDL×(/CDL))之資料。於最初之對於“A”位準之驗證動作中,於與“A”位準對應之所有之鎖存電路ADL中儲存有“0”資料。因此於與“A”位準對應之所有之鎖存電路SDL中儲存“0”資料。繼而,於第2次以後之對於“A”位準之驗證動作中,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路ADL中儲存有“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路ADL中儲存有“1”資料。因此,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路SDL中儲存“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。又,於對於“A”位準之驗證動作中,於與“Er”、“B”~“E”、及“G”位準對應之鎖存電路SDL中儲存“1”資料,於與“F”位準對應之鎖存電路SDL中儲存“0”資料。於對於“B”位準之驗證動作中,於鎖存電路SDL中儲存成為邏輯運算式:SDL=/((/ADL)×(/BDL)×CDL)之資料。因此,於最初之對於“B”位準之驗證動作中,於與“B”位準對應之所有之鎖存電路SDL中儲存“0”資料。繼而,於第2次以後之對於“B”位準之驗證動作中,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路SDL中儲存“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。又,於對於“B”位準之驗證動作中,於與“Er”、“A”、“C”、“D”、“F”及“G”位準對應之鎖存電路SDL中儲存“1”資料,於與“E”位準對應之鎖存電路SDL中儲存“0”資料。於對於“C”位準之驗證動作中,於鎖存電路SDL中儲存成為邏輯運算式:SDL=/((/ADL)×(/BDL)×(/CDL))之資料。因此,於最初之對於“C”位準之驗證動作中,於與“C”位準對應之所有之鎖存電路SDL中儲存“0”資料。繼而,於第2次以後之對於“C”位準之驗證動作中,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路SDL中儲存“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。又,於對於“C”位準之驗證動作中,於與“Er”~“B”、及“E”~“G”位準對應之鎖存電路SDL中儲存“1”資料,於與“D”位準對應之鎖存電路SDL中儲存“0”資料。於對於“D”位準之驗證動作中,於鎖存電路SDL中儲存成為與“C”位準相同之邏輯運算式:SDL=/((/ADL)×(/BDL)×(/CDL))之資料。因此,於最初之對於“D”位準之驗證動作中,於與“D”位準對應之所有之鎖存電路SDL中儲存“0”資料。繼而,於第2次以後之對於“D”位準之驗證動作中,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路SDL中儲存“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。又,於對於“D”位準之驗證動作中,於與“Er”~“C”、及“E”~“G”位準對應之鎖存電路SDL中儲存“1”資料。更具體而言,“C”位準及“D”位準係於鎖存電路BDL及CDL中儲存相同值之資料,但於對於“D”位準之驗證動作中,於與“C”位準對應之鎖存電路ADL中儲存有“1”資料。因此,於與“C”位準對應之鎖存電路SDL中儲存“1”資料。於對於“E”位準之驗證動作中,於鎖存電路SDL中儲存成為與“B”位準相同之邏輯運算式:SDL=/((/ADL)×(/BDL)×CDL)之資料。因此,於最初之對於“E”位準之驗證動作中,於與“E”位準對應之所有之鎖存電路SDL中儲存“0”資料。繼而,於第2次以後之對於“E”位準之驗證動作中,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路SDL中儲存“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。又,於對於“E”位準之驗證動作中,於與“Er”~“D”、“F”及“G”位準對應之鎖存電路SDL中儲存“1”資料。於對於“F”位準之驗證動作中,於鎖存電路SDL中儲存成為與“A”位準相同之邏輯運算式:SDL=/((/ADL)×BDL×(/CDL))之資料。因此,於最初之對於“F”位準之驗證動作中,於與“F”位準對應之所有之鎖存電路SDL中儲存“0”資料。繼而,於第2次以後之對於“F”位準之驗證動作中,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路SDL中儲存“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。又,於對於“F”位準之驗證動作中,於與“Er”~“E”、及“G”位準對應之鎖存電路SDL中儲存“1”資料。於對於“G”位準之驗證動作中,於鎖存電路SDL中儲存成為邏輯運算式:SDL=/((/ADL)×BDL×CDL)之資料。因此,於最初之對於“G”位準之驗證動作中,於與“G”位準對應之所有之鎖存電路SDL中儲存“0”資料。繼而,於第2次以後之對於“G”位準之驗證動作中,於前次之驗證動作已失敗之感測放大器單元SAU之鎖存電路SDL中儲存“0”資料,於已通過驗證動作之感測放大器單元SAU之鎖存電路SDL中儲存“1”資料。又,於對於“G”位準之驗證動作中,於與“Er”~“F”位準對應之鎖存電路SDL中儲存“1”資料。2.2 關於寫入動作之具體例對於本實施形態之寫入動作,更具體地進行說明。本實施形態中之程式動作與驗證動作之組合係與第1實施形態之圖13及圖14相同。圖20係表示本實施形態中之各配線之電位之情況。圖20係表示於第1次~第3次、第7次、及第11次循環中,選擇字元線WL之電位、位元線BL(“Er”)~BL(“G”)之電位、及感測放大器單元SAU中之信號STB之電位之時間變化。如圖所示、第1次循環中之程式動作及驗證動作係與第1實施形態之圖15相同。於第2次循環中,對於第1次之對“A”位準之驗證動作已失敗之位元線BL(“A”)及位元線BL(“B”)~BL(“G”)進行“0”程式動作。繼而,執行對於“A”位準之驗證動作。此時,對第1次循環之對於“A”位準之驗證動作已失敗之位元線BL(“A”)、及位元線BL(“F”)施加預充電電壓VPCH(例如0.5 V)。於第3次循環中,與第2次循環同樣地,對於對“A”位準之驗證動作已失敗之位元線BL(“A”)及位元線BL(“B”)~BL(“G”)進行“0”程式。繼而,與第2次循環同樣地,首先執行對於“A”位準之驗證動作。此時,對於第2次循環之對“A”位準之驗證動作已失敗之位元線BL(“A”)、及位元線BL(“F”)施加預充電電壓VPCH(例如0.5 V)。繼而,執行對於“B”位準之驗證動作。此時,對位元線BL(“B”)及BL(“E”)施加預充電電壓VPCH(例如0.5 V)。重複進行同樣之處理,於第7次循環中,對於驗證已失敗之位元線BL(“B”)及BL(“C”)、及位元線BL(“D”)~BL(“G”)進行“0”程式。繼而,依次地進行對於(“B”)~(“D”)位準之驗證動作。於對於“B”位準之驗證動作中,對於第6次循環之對“B”位準之驗證動作已失敗之位元線BL(“B”)、及位元線BL(“E”)施加預充電電壓VPCH(例如0.5 V)。於對於“C”位準之驗證動作中,對於第6次循環之對“C”位準之驗證動作已失敗之位元線BL(“C”)及BL(“D”)施加預充電電壓VPCH(例如0.5 V)。於對於“D”位準之驗證動作中,對位元線BL(“D”)施加預充電電壓VPCH(例如0.5 V)。又,於第11次循環中,對於驗證已失敗之位元線BL(“D”)及BL(“E”)、及位元線BL(“F”)及BL(“G”)進行“0”程式。繼而,進行對於(“D”)~(“F”)位準之驗證動作。於對於“D”位準之驗證動作中,對於第10次循環之對“D”位準之驗證動作已失敗之位元線BL(“D”)施加預充電電壓VPCH(例如0.5 V)。於對於“E”位準之驗證動作中,對於第10次循環之對“E”位準之驗證動作已失敗之位元線BL(“E”)施加預充電電壓VPCH(例如0.5 V)。於對於“F”位準之驗證動作中,對位元線BL(“F”)施加預充電電壓VPCH(例如0.5 V)。根據上述情況,例如若著眼於位元線BL(“A”)及BL(“F”),則位元線BL(“A”)於進行對於“A”位準之驗證動作之第1次~第6次循環中,被施加預充電電壓VPCH。其中,於第2次~第6次循環中,對於前次之對“A”位準之驗證動作已失敗之位元線BL(“A”)施加預充電電壓VPCH。位元線(“F”)係於進行對於“A”位準之驗證動作之第1次~第6次循環、及進行對於“F”位準之驗證動作之第11~第16次循環中,被施加預充電電壓VPCH。其中,於第12次~第16次循環中,對於前次之對“F”位準之驗證動作已失敗之位元線BL(“F”)施加預充電電壓VPCH。2.3 關於本實施形態之效果 本實施形態之構成可獲得與第1實施形態相同之效果。進而,於本實施形態之構成中,對於已通過驗證動作之位元線BL於下一次以後之驗證動作中,不對位元線BL施加預充電電壓。因此,可降低半導體記憶裝置之耗電。3.變化例等上述實施形態之半導體記憶裝置包括可設定為至少4個閾值電壓中之任一者之第1記憶胞(MT@圖2)、連接於第1記憶胞之第1位元線(BL(“A”)@圖15)、連接於第1記憶胞之閘極之字元線(選擇WL@圖15)、及連接於第1位元線之第1感測放大器(SAU@圖5)。於將資料寫入至第1記憶胞之程式動作之後,進行確認第1記憶胞之閾值電壓之驗證動作。於對字元線施加第1電壓(VfyA@圖15)之第1驗證動作(循環第1次@圖15)中,第1感測放大器對第1位元線施加充電電壓(VPCH@圖15)。於對字元線施加相較第1電壓更高之第2電壓(VfyB@圖15)之第2驗證動作(循環第3次之”B”驗證@圖15)中,第1感測放大器不對第1位元線施加充電電壓。於對字元線施加相較第2電壓更高之第3電壓(VfyF@圖15)之第3驗證動作(循環第11次之”F”驗證@圖15)中,第1感測放大器對第1位元線施加充電電壓。可藉由適用上述實施形態,而提供一種能夠提昇處理能力之半導體記憶裝置。再者,實施形態不僅限於上述說明之方式,可進行各種變化。例如,於上述實施形態中,亦可使用電壓感測方式之感測放大器。進而,於上述實施形態中,記載了使用感測放大器部SA之AND運算及OR運算,但對於運算時之電晶體之控制並非限於上述情況。例如,亦可同時地進行圖7之步驟1及步驟3中資料自鎖存電路BDL及CDL對匯流排LBUS之載入。進而,亦可適用於與上述實施形態不同之三維積層型NAND型快閃記憶體、或平面型NAND型快閃記憶體。進而,不僅限於NAND型快閃記憶體,亦可於使用可保持4值(2位元)以上資料之記憶元件之半導體記憶裝置中適用。進而,上述實施形態中之所謂「連接」亦包括使例如電晶體或電阻等其他任意元件插入至中間而間接地連接之狀態。對本發明之若干個實施形態進行了說明,但該等實施形態係僅作為示例提示,而並非意圖限定發明之範圍。該等實施形態可藉由其它之各種方式而實施,且於不脫離發明精神之範圍內可進行各種省略、置換、變更。該等實施形態或其變化係與包含於發明之範圍或精神中同樣地包含於專利申請範圍中所記載之發明及其均等之範圍中。再者,於本發明相關之各實施形態中,亦可如下所述。例如記憶體單元電晶體MT可保持2位元(4值)資料,且將保持4值中之任一值時之閾值位準由低向高地設為E位準(抹除位準)、A位準、B位準、及C位準時,(1)於讀出動作中,對A位準之讀出動作中所選擇之字元線施加之電壓為例如0 V~0.55 V之間。亦可不限於此,而設為0.1 V~0.24 V、0.21 V~0.31 V、0.31 V~0.4 V、0.4 V~0.5 V、及0.5 V~0.55 V中之任一者之間。對B位準之讀出動作中所選擇之字元線施加之電壓為例如1.5 V~2.3 V之間。亦可不限於此,而設為1.65 V~1.8 V、1.8 V~1.95 V、1.95 V~2.1 V、及2.1 V~2.3 V中之任一者之間。對C位準之讀出動作中所選擇之字元線施加之電壓為例如3.0 V~4.0 V之間。亦可不限於此,而設為3.0 V~3.2 V、3.2 V~3.4 V、3.4 V~3.5 V、3.5 V~3.6 V、及3.6 V~4.0 V中之任一者之間。作為讀出動作之時間(tR),例如可設為25 μs~38μs、38 μs~70 μs、或70μs~80μs之間。(2)寫入動作係如上所述地包含程式動作與驗證動作。於寫入動作中,對程式動作時所選擇之字元線最初施加之電壓為例如13.7 V~14.3 V之間。亦可不限於此,而設為例如13.7 V~14.0 V及14.0 V~14.6 V中之任一者之間。 亦可改變對寫入第奇數個字元線時所選擇之字元線最初施加之電壓、及對寫入第偶數個字元線時所選擇之字元線最初施加之電壓。 於將程式動作設為ISPP方式(Incremental Step Pulse Program)時,作為升壓之電壓,例如可列舉0.5 V左右。 作為施加至非選擇字元線之電壓,例如亦可為6.0 V~7.3 V之間。不僅限於該情形,例如既可設為7.3 V~8.4 V之間,亦可設為6.0 V以下。 非選擇之字元線可為第奇數個字元線,或者第偶數個字元線,且亦可將所施加之通過電壓改變。 作為寫入動作之時間(tProg),例如亦可設為1700 μs~1800 μs、1800 μs~1900 μs、或1900 μs~2000 μs之間。(3)於抹除動作中,對形成於半導體基板上部且上述記憶胞配置於上方之井最初施加之電壓為例如12 V~13.6 V之間。不僅限於該情形,例如亦可為13.6 V~14.8 V、14.8 V~19.0V、19.0~19.8 V、19.8 V~21 V之間。 作為抹除動作之時間(tErase),例如亦可設為3000 μs~4000 μs、4000 μs~5000 μs、或4000 μs~9000 μs之間。 (4)記憶胞之結構具有於半導體基板(矽基板)上隔著膜厚為4~10 nm之穿隧絕緣膜而配置之電荷累積層。該電荷累積層可設為膜厚為2~3 nm之SiN、或SiON等之絕緣膜與膜厚為3~8 nm之多晶矽之積層結構。又,於多晶矽中亦可添加Ru等金屬。於電荷累積層之上具有絕緣膜。該絕緣膜具有例如由膜厚為3~10 nm之下層High-k膜與膜厚為3~10 nm之上層High-k膜夾著之膜厚為4~10 nm之矽氧化膜。High-k膜可列舉HfO等。又,矽氧化膜之膜厚可設為厚於High-k膜之膜厚。於絕緣膜上隔著膜厚為3~10 nm之功函數調整用之材料形成有膜厚為30 nm~70 nm之控制電極。此處,功函數調整用之材料係TaO等金屬氧化膜、TaN等金屬氮化膜。控制電極中可採用W等。 又,可於記憶胞間形成氣隙。
1‧‧‧NAND型快閃記憶體
2‧‧‧記憶胞陣列
3‧‧‧列解碼器
4‧‧‧感測放大器
5‧‧‧控制電路
6‧‧‧NAND字串
10‧‧‧半導體基板
11~14‧‧‧導電層
15~17‧‧‧絕緣膜
18、21、24‧‧‧金屬配線層
19、22‧‧‧雜質擴散層
20、23‧‧‧接觸插塞
30‧‧‧預充電電路
31、33、40~51、60~67、70~77、80~87、90~97‧‧‧電晶體
32‧‧‧匯流排開關
52‧‧‧電容器元件
BL(BL0~BL(L-1))‧‧‧位元線
BLK(BLK0、BLK1、BLK2、……)‧‧‧區塊
BLS、BLX、DSW、LSL、LPC、SLL‧‧‧信號
CPWELL‧‧‧井配線
DBUS、LBUS‧‧‧匯流排
HLL、LSL、STB、XXL‧‧‧閘極輸入信號
LAT_X、LAT_S、INV_S、SRCGND‧‧‧節點
MT0~MT7‧‧‧記憶胞電晶體
SA‧‧‧感測放大器部
SAU<0>~SAU<15>‧‧‧感測放大器單元
SDL、ADL、BDL、CDL、XDL‧‧‧鎖存電路
SEN‧‧‧節點
SGD0~SGD3、SGS0~SGS3‧‧‧選擇閘極線
SL‧‧‧源極線
ST1、ST2‧‧‧選擇電晶體
SU0~SU3‧‧‧字串單元
VDDSA‧‧‧電源電壓
VSS‧‧‧接地電壓
VPCH‧‧‧充電電壓
VfyA、VfyB、VfyC、VfyD、VfyE、VfyF、VLSA、VBLS、VBLX、VHLB、VHLL、VSG、VCGRV、VPGM、VPCH、VREAD、VSENP‧‧‧電壓
WL‧‧‧字元線
WL0~WL7‧‧‧字元線
圖1係第1實施形態之半導體記憶裝置之方塊圖。圖2係第1實施形態之半導體記憶裝置所具備之記憶胞陣列之電路圖。圖3係第1實施形態之半導體記憶裝置所具備之記憶胞陣列之剖視圖。圖4係第1實施形態之半導體記憶裝置所具備之感測放大器之方塊圖。圖5係第1實施形態之半導體記憶裝置所具備之感測放大器單元之電路圖。圖6(a)及(b)係第1實施形態之半導體記憶裝置所具備之記憶胞電晶體之閾值分佈圖。圖7(a)~(d)係第1實施形態之半導體記憶裝置所具備之感測放大器單元中之AND運算之流程圖。圖8(a)~(d)係第1實施形態之半導體記憶裝置所具備之感測放大器單元中之OR運算之流程圖。圖9係表示第1實施形態之半導體記憶裝置之寫入動作之流程圖。圖10係表示第1實施形態之半導體記憶裝置之寫入動作中之各配線之電位之時序圖。圖11係表示第1實施形態之半導體記憶裝置之驗證動作中之鎖存電路所保持之資料之圖。圖12係表示第1實施形態之半導體記憶裝置之驗證動作時之各配線之電位之時序圖。圖13係表示一實施形態之半導體記憶裝置之寫入動作中之循環次數與驗證動作之關係之圖表。圖14係表示第1實施形態之半導體記憶裝置之寫入動作中之循環次數與位元線電壓之關係之圖表。圖15係表示第1實施形態之半導體記憶裝置之寫入動作中之選擇字元線、位元線、信號STB之電壓之時序圖。圖16(a)~圖18(f)係表示第1實施形態之半導體記憶裝置之寫入動作中之鎖存電路之保持資料之圖。圖19係表示第2實施形態之半導體記憶裝置之驗證動作中之鎖存電路所保持之資料之圖。 圖20係表示第1實施形態之半導體記憶裝置之寫入動作中之選擇字元線、位元線、信號STB之電壓之時序圖。

Claims (6)

  1. 一種半導體記憶裝置,其特徵在於具備:第1記憶胞,其可設定為至少4個閾值電壓中之任一者;第1位元線,其係連接於上述第1記憶胞;字元線,其係連接於上述第1記憶胞之閘極;第1感測放大器,其係連接於上述第1位元線;第2記憶胞,其係可設定為至少上述4個閾值電壓中之任一者;第2位元線,其係連接於上述第2記憶胞;及第2感測放大器,其係連接於上述第2位元線;於將資料寫入至上述第1記憶胞之程式動作之後,進行確認上述第1記憶胞之閾值電壓之驗證動作,於對上述字元線施加第1電壓之第1驗證動作中,上述第1感測放大器對上述第1位元線施加充電電壓,於對上述字元線施加相較上述第1電壓更高之第2電壓之第2驗證動作中,上述第1感測放大器不對上述第1位元線施加上述充電電壓,於對上述字元線施加相較上述第2電壓更高之第3電壓之第3驗證動作中,上述第1感測放大器對上述第1位元線施加上述充電電壓,於上述第1驗證動作中,上述第2感測放大器不對上述第2位元線施加上述充電電壓,於上述第2驗證動作中,上述第2感測放大器對上述第2位元線施加上述充電電壓,於上述第3驗證動作中,上述第2感測放大器不對上述第2位元線施加上述充電電壓。
  2. 如請求項1之半導體記憶裝置,其中上述第1驗證動作係對應於第1資料之程式動作,上述第2驗證動作係對應於與上述第1資料不同之第2資料之程式動作,上述第3驗證動作係對應於與上述第1及第2資料不同之第3資料之程式動作,於將上述資料寫入至上述第1記憶胞之上述程式動作中,將上述第1及第3資料之1個資料寫入至上述第1記憶胞。
  3. 如請求項1之半導體記憶裝置,其中上述第1驗證動作係對應於第1資料之程式動作,上述第2驗證動作係對應於與上述第1資料不同之第2資料之程式動作,上述第3驗證動作係對應於與上述第1及第2資料不同之第3資料之程式動作,於將上述資料寫入至上述第1記憶胞之上述程式動作中,將上述第1及第3資料之1個資料寫入至上述第1記憶胞,且將上述第2資料寫入至上述第2記憶胞。
  4. 一種半導體記憶裝置,其特徵在於具備:第1及第2記憶胞,其等可設定為至少4個閾值電壓中之任一者;第1及第2位元線,其等係分別連接於上述第1及第2記憶胞;字元線,其係共通地連接於上述第1及第2記憶胞之閘極;第1感測放大器,其係連接於上述第1位元線;及第2感測放大器,其係連接於上述第2位元線;於將資料寫入至上述第1及第2記憶胞之程式動作之後,進行確認上述第1及第2記憶胞之閾值電壓之驗證動作,於將第1資料寫入至上述第1記憶胞,且將與上述第1資料不同之第2資料寫入至上述第2記憶胞之情形時,於與上述第1資料對應之第1驗證動作中,對上述字元線施加第1電壓,上述第1及第2感測放大器對上述第1及第2位元線施加充電電壓,於與上述第2資料對應之第2驗證動作中,對上述字元線施加相較上述第1電壓更高之第2電壓,上述第1及第2感測放大器對上述第1及第2位元線施加上述充電電壓,於與和上述第1及第2資料不同之第3資料對應之第3驗證動作中,對上述字元線施加相較上述第2電壓更高之第3電壓,上述第1及第2感測放大器不對上述第1及第2位元線施加上述充電電壓。
  5. 一種半導體記憶裝置,其特徵在於具備:第1記憶胞,其可設定為至少4個閾值電壓中之任一者;第1位元線,其係連接於上述第1記憶胞;字元線,其係連接於上述第1記憶胞之閘極;第1感測放大器,其係連接於上述第1位元線,且包含第1鎖存電路;及第2鎖存電路,其係經由開關元件而與上述第1感測放大器連接;於將資料寫入至上述第1記憶胞之程式動作之後,進行確認上述第1記憶胞之閾值電壓之驗證動作,於上述程式動作中,上述第1鎖存電路保持上述資料之第1資訊,上述第2鎖存電路保持與上述第1資訊不同之上述資料之第2資訊,於上述驗證動作中,上述第1感測放大器不使用上述第2鎖存電路中所保持之上述第2資訊,而根據上述1鎖存電路中所保持之上述第1資訊,對上述第1位元線施加充電電壓。
  6. 如請求項5之半導體記憶裝置,其中 於上述驗證動作中,上述開關元件於開始上述充電電壓對上述第1位元線之上述施加之前,維持斷開狀態。
TW106129832A 2016-02-12 2016-07-05 半導體記憶裝置及其控制方法 TWI650758B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-025096 2016-02-12
JP2016025096A JP6490018B2 (ja) 2016-02-12 2016-02-12 半導体記憶装置

Publications (2)

Publication Number Publication Date
TW201812785A true TW201812785A (zh) 2018-04-01
TWI650758B TWI650758B (zh) 2019-02-11

Family

ID=59562217

Family Applications (4)

Application Number Title Priority Date Filing Date
TW107138973A TWI714901B (zh) 2016-02-12 2016-07-05 半導體記憶裝置
TW105121270A TWI607449B (zh) 2016-02-12 2016-07-05 Semiconductor memory device
TW109141405A TWI768562B (zh) 2016-02-12 2016-07-05 半導體記憶裝置
TW106129832A TWI650758B (zh) 2016-02-12 2016-07-05 半導體記憶裝置及其控制方法

Family Applications Before (3)

Application Number Title Priority Date Filing Date
TW107138973A TWI714901B (zh) 2016-02-12 2016-07-05 半導體記憶裝置
TW105121270A TWI607449B (zh) 2016-02-12 2016-07-05 Semiconductor memory device
TW109141405A TWI768562B (zh) 2016-02-12 2016-07-05 半導體記憶裝置

Country Status (4)

Country Link
US (4) US10037813B2 (zh)
JP (1) JP6490018B2 (zh)
CN (2) CN112233713A (zh)
TW (4) TWI714901B (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3935139B2 (ja) * 2002-11-29 2007-06-20 株式会社東芝 半導体記憶装置
JP5814867B2 (ja) * 2012-06-27 2015-11-17 株式会社東芝 半導体記憶装置
JP2017111847A (ja) * 2015-12-17 2017-06-22 株式会社東芝 半導体記憶装置
JP6490018B2 (ja) * 2016-02-12 2019-03-27 東芝メモリ株式会社 半導体記憶装置
US9952944B1 (en) 2016-10-25 2018-04-24 Sandisk Technologies Llc First read solution for memory
US10262743B2 (en) * 2016-10-25 2019-04-16 Sandisk Technologies Llc Command sequence for first read solution for memory
US9940232B1 (en) 2017-02-08 2018-04-10 Seagate Technology Llc Post-program conditioning of stacked memory cells prior to an initial read operation
US10095568B2 (en) * 2017-02-08 2018-10-09 Seagate Technology Llc Background reads to condition programmed semiconductor memory cells
JP6983617B2 (ja) * 2017-10-17 2021-12-17 キオクシア株式会社 半導体記憶装置
US10347315B2 (en) 2017-10-31 2019-07-09 Sandisk Technologies Llc Group read refresh
JP2020038746A (ja) 2018-09-06 2020-03-12 キオクシア株式会社 半導体記憶装置
JP2020042885A (ja) * 2018-09-13 2020-03-19 キオクシア株式会社 半導体記憶装置
JP2020047329A (ja) 2018-09-18 2020-03-26 キオクシア株式会社 半導体記憶装置
JP2020047347A (ja) 2018-09-19 2020-03-26 キオクシア株式会社 半導体記憶装置
JP2020102290A (ja) 2018-12-21 2020-07-02 キオクシア株式会社 半導体記憶装置
JP2020140747A (ja) * 2019-02-27 2020-09-03 キオクシア株式会社 半導体記憶装置
JP2020145372A (ja) 2019-03-08 2020-09-10 キオクシア株式会社 半導体記憶装置
JP2020155577A (ja) * 2019-03-20 2020-09-24 キオクシア株式会社 半導体記憶装置
JP2020202002A (ja) * 2019-06-11 2020-12-17 キオクシア株式会社 半導体記憶装置
JP2021034089A (ja) * 2019-08-28 2021-03-01 キオクシア株式会社 半導体記憶装置
JP2021072313A (ja) * 2019-10-29 2021-05-06 キオクシア株式会社 半導体記憶装置
JP2022144309A (ja) 2021-03-18 2022-10-03 キオクシア株式会社 半導体記憶装置
JP7391232B2 (ja) 2021-03-19 2023-12-04 チャンシン メモリー テクノロジーズ インコーポレイテッド データ処理回路及び機器
CN116612791A (zh) * 2022-02-08 2023-08-18 长鑫存储技术有限公司 感应放大器电路、其控制方法以及其制备方法

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4157269B2 (ja) * 2000-06-09 2008-10-01 株式会社東芝 半導体記憶装置
US7447078B2 (en) * 2005-04-01 2008-11-04 Sandisk Corporation Method for non-volatile memory with background data latch caching during read operations
KR100706252B1 (ko) * 2005-07-27 2007-04-12 삼성전자주식회사 노어 플래시 메모리 장치 및 그것의 프로그램 방법
JP5016832B2 (ja) 2006-03-27 2012-09-05 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US7697338B2 (en) * 2006-11-16 2010-04-13 Sandisk Corporation Systems for controlled boosting in non-volatile memory soft programming
JP4936914B2 (ja) * 2007-01-23 2012-05-23 株式会社東芝 半導体記憶装置
JP5127350B2 (ja) * 2007-07-31 2013-01-23 株式会社東芝 半導体記憶装置
JP4635066B2 (ja) * 2008-03-19 2011-02-16 株式会社東芝 半導体記憶装置
US7957197B2 (en) * 2008-05-28 2011-06-07 Sandisk Corporation Nonvolatile memory with a current sense amplifier having a precharge circuit and a transfer gate coupled to a sense node
WO2009151894A1 (en) * 2008-06-12 2009-12-17 Sandisk Corporation Nonvolatile memory and method with index programming and reduced verify
US7826271B2 (en) * 2008-06-12 2010-11-02 Sandisk Corporation Nonvolatile memory with index programming and reduced verify
JP5193830B2 (ja) * 2008-12-03 2013-05-08 株式会社東芝 不揮発性半導体メモリ
KR101012982B1 (ko) * 2009-06-30 2011-02-10 주식회사 하이닉스반도체 불휘발성 메모리 소자의 동작 방법
US8218381B2 (en) * 2009-11-24 2012-07-10 Sandisk Technologies Inc. Programming memory with sensing-based bit line compensation to reduce channel-to-floating gate coupling
US8223556B2 (en) * 2009-11-25 2012-07-17 Sandisk Technologies Inc. Programming non-volatile memory with a reduced number of verify operations
JP2011150749A (ja) * 2010-01-20 2011-08-04 Toshiba Corp 不揮発性半導体記憶装置
KR101662309B1 (ko) * 2010-02-08 2016-10-04 삼성전자주식회사 비휘발성 메모리 장치의 프로그램 방법
US8208310B2 (en) * 2010-05-04 2012-06-26 Sandisk Technologies Inc. Mitigating channel coupling effects during sensing of non-volatile storage elements
KR20110131648A (ko) * 2010-05-31 2011-12-07 삼성전자주식회사 비휘발성 메모리 장치, 그것을 포함한 메모리 시스템 및 메모리 카드 및 그것의 프로그램 방법
KR20120030281A (ko) * 2010-09-20 2012-03-28 삼성전자주식회사 플래시 메모리 장치, 및 그의 프로그램 검증 방법
US8670273B2 (en) * 2011-08-05 2014-03-11 Micron Technology, Inc. Methods for program verifying a memory cell and memory devices configured to perform the same
KR101775660B1 (ko) * 2011-09-29 2017-09-07 삼성전자주식회사 워드 라인 전압의 변화없이 상이한 문턱 전압들을 갖는 메모리 셀들을 읽는 방법 및 그것을 이용한 불 휘발성 메모리 장치
KR101785448B1 (ko) * 2011-10-18 2017-10-17 삼성전자 주식회사 비휘발성 메모리 장치 및 이의 프로그램 방법
JP2013122799A (ja) * 2011-12-09 2013-06-20 Toshiba Corp 不揮発性半導体記憶装置
US8917557B2 (en) 2011-12-15 2014-12-23 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
US8953386B2 (en) * 2012-10-25 2015-02-10 Sandisk Technologies Inc. Dynamic bit line bias for programming non-volatile memory
KR102112596B1 (ko) * 2013-03-15 2020-05-19 삼성전자주식회사 비휘발성 메모리 장치 및 이의 프로그래밍 방법
JP2014186763A (ja) * 2013-03-21 2014-10-02 Toshiba Corp 不揮発性半導体記憶装置
JP2014225310A (ja) * 2013-05-16 2014-12-04 株式会社東芝 不揮発性半導体記憶装置
KR20150035223A (ko) * 2013-09-27 2015-04-06 에스케이하이닉스 주식회사 반도체 메모리 장치 및 이의 동작방법
JP2015176623A (ja) * 2014-03-14 2015-10-05 株式会社東芝 半導体記憶装置及びメモリコントローラ
US9117549B1 (en) * 2014-03-25 2015-08-25 Integrated Silicon Solution, Inc. Auto low current programming method without verify
KR20160000034A (ko) * 2014-06-23 2016-01-04 에스케이하이닉스 주식회사 반도체 장치
US9343141B2 (en) * 2014-07-15 2016-05-17 Sandisk Technologies Inc. Reprogramming memory with single program pulse per data state
US9613713B2 (en) * 2014-09-16 2017-04-04 Kabushiki Kaisha Toshiba Semiconductor memory device
US9633720B2 (en) * 2015-09-10 2017-04-25 Kabushiki Kaisha Toshiba Semiconductor memory device
JP2017111847A (ja) 2015-12-17 2017-06-22 株式会社東芝 半導体記憶装置
JP6490018B2 (ja) * 2016-02-12 2019-03-27 東芝メモリ株式会社 半導体記憶装置
JP2017168164A (ja) 2016-03-15 2017-09-21 東芝メモリ株式会社 メモリデバイス

Also Published As

Publication number Publication date
JP2017142874A (ja) 2017-08-17
US10037813B2 (en) 2018-07-31
TWI714901B (zh) 2021-01-01
TWI607449B (zh) 2017-12-01
JP6490018B2 (ja) 2019-03-27
US10319450B2 (en) 2019-06-11
US20180315486A1 (en) 2018-11-01
CN107086051A (zh) 2017-08-22
US20170236595A1 (en) 2017-08-17
TW201729211A (zh) 2017-08-16
US20200194088A1 (en) 2020-06-18
CN112233713A (zh) 2021-01-15
TWI768562B (zh) 2022-06-21
TWI650758B (zh) 2019-02-11
TW202115735A (zh) 2021-04-16
US10796779B2 (en) 2020-10-06
TW201907407A (zh) 2019-02-16
CN107086051B (zh) 2020-11-06
US20190267108A1 (en) 2019-08-29
US10614900B2 (en) 2020-04-07

Similar Documents

Publication Publication Date Title
TWI650758B (zh) 半導體記憶裝置及其控制方法
US10672487B2 (en) Semiconductor memory device
US10720220B2 (en) Sense amplifier having a sense transistor to which different voltages are applied during sensing and after sensing to correct a variation of the threshold voltage of the sense transistor
JP6783682B2 (ja) 半導体記憶装置及びメモリシステム
US20210343336A1 (en) Semiconductor memory device
JP4510072B2 (ja) 不揮発性半導体記憶装置とその書き込み方法
JP2012027966A (ja) 不揮発性半導体記憶装置
US10032519B2 (en) Semiconductor memory device in which bit line pre-charging, which is based on result of verify operation, is initiated prior to completion of the verify operation
JP6437421B2 (ja) 不揮発性半導体記憶装置
CN106796819B (zh) 非易失性半导体存储装置