TW201407782A - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TW201407782A
TW201407782A TW102121959A TW102121959A TW201407782A TW 201407782 A TW201407782 A TW 201407782A TW 102121959 A TW102121959 A TW 102121959A TW 102121959 A TW102121959 A TW 102121959A TW 201407782 A TW201407782 A TW 201407782A
Authority
TW
Taiwan
Prior art keywords
film
insulating film
oxide semiconductor
oxide
transistor
Prior art date
Application number
TW102121959A
Other languages
English (en)
Other versions
TWI641141B (zh
Inventor
Toshinari Sasaki
Takashi Hamochi
Toshiyuki Miyamoto
Masafumi Nomura
Junichi Koezuka
Kenichi Okazaki
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201407782A publication Critical patent/TW201407782A/zh
Application granted granted Critical
Publication of TWI641141B publication Critical patent/TWI641141B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • H01L29/247Amorphous materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Abstract

在具有氧化物半導體膜的電晶體中,抑制氫及氮移動到氧化物半導體膜。此外,在使用具有氧化物半導體的電晶體形成的半導體裝置中,抑制電特性的變動而提高可靠性。本發明的一個方式包括具有氧化物半導體膜的電晶體及設置在該電晶體上的氮化絕緣膜,藉由熱脫附譜分析法,從該氮化絕緣膜釋放出的氫分子量小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下,且從該氮化絕緣膜釋放出的氨分子量小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下。

Description

半導體裝置
本發明係關於一種具有場效應電晶體的半導體裝置及半導體裝置的製造方法。
用於以液晶顯示裝置或發光顯示裝置為代表的大部分的平板顯示器的電晶體由形成在玻璃基板上的非晶矽、單晶矽或多晶矽等矽半導體構成。此外,使用該矽半導體的電晶體也用於積體電路(IC)等。
近年來,將呈現半導體特性的金屬氧化物用於電晶體代替上述矽半導體的技術受到矚目。注意,在本說明書中,將呈現半導體特性的金屬氧化物稱為“氧化物半導體”。
例如,已公開了如下技術,即作為氧化物半導體使用氧化鋅或In-Ga-Zn類氧化物來製造電晶體並將該電晶體用於顯示裝置的像素的切換元件等的技術(參照專利文獻1及專利文獻2)。
已經指出,特別是在氧化物半導體中,氫是載子的供 應源。因此,需要採取某些措施來防止在形成氧化物半導體時氫混入到氧化物半導體中。藉由減少包含在氧化物半導體膜或接觸於氧化物半導體的閘極絕緣膜中的氫量,抑制臨界電壓的變動(參照專利文獻3)。
此外,作為氫的供應源有水。由此,藉由在具有氧化物半導體膜的電晶體上設置對水具有阻擋性的氮化矽膜,可以防止水從外部侵入到氧化物半導體膜中。
[專利文獻1]日本專利申請公開第2007-123861號公報
[專利文獻2]日本專利申請公開第2007-96055號公報
[專利文獻3]日本專利申請公開第2009-224479號公報
但是,與氫同樣,氮成為載子供應源。由此,當包含在氮化矽膜中的氮侵入到氧化物半導體膜中時,產生具有氧化物半導體膜的電晶體的電特性的變動,典型地產生臨界電壓的負向漂移。此外,有每個電晶體的電特性產生偏差的問題。
鑒於上述問題,本發明的一個方式的目的之一是在具有氧化物半導體膜的電晶體中抑制氫及氮移動到氧化物半導體膜中。另外,本發明的一個方式的目的之一是在使用具有氧化物半導體的電晶體形成的半導體裝置中抑制電特性的變動而提高可靠性。
本發明的一個方式包括:具有氧化物半導體膜的電晶體;以及設置在該電晶體上的氮化絕緣膜,其中,藉由加熱從氮化絕緣膜釋放出的氫分子量小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下,且藉由加熱從氮化絕緣膜釋放出的氨分子量小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下。
本發明的一個方式包括:閘極電極;隔著閘極絕緣膜重疊於閘極電極的一部分的氧化物半導體膜;接觸於氧化物半導體膜的一對電極;以及設置在氧化物半導體膜上的氮化絕緣膜,其中,藉由加熱從氮化絕緣膜釋放出的氫分子量小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下,且藉由加熱從氮化絕緣膜釋放出的氨分子量小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下。
本發明的一個方式在具有氧化物半導體膜的電晶體中包括氮化絕緣膜作為閘極絕緣膜。藉由加熱從氮化絕緣膜釋放出的氫分子量小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下,且藉由加熱從氮化絕緣膜釋放出的氨分子量小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下。
本發明的一個方式包括:氧化物半導體膜;接觸於氧化物半導體膜的一對電極;至少設置在氧化物半導體膜上 的閘極絕緣膜;以及隔著閘極絕緣膜重疊於氧化物半導體膜的一部分的閘極電極,其中,閘極絕緣膜具有氮化絕緣膜,藉由加熱從氮化絕緣膜釋放出的氫分子量小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下,且藉由加熱從氮化絕緣膜釋放出的氨分子量小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下。
藉由在具有氧化物半導體膜的電晶體上設置如下氮化絕緣膜,即藉由加熱釋放氫分子小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下及氨分子小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下,來可以減少從氮化絕緣膜向氧化物半導體膜的氫及氮的移動量。此外,可以抑制包含在水中的氫從外部侵入到氧化物半導體膜。
此外,藉由作為具有氧化物半導體膜的電晶體的閘極絕緣膜,設置如下氮化絕緣膜,即藉由加熱釋放氫分子小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下及氨分子小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下,來可以減少從氮化絕緣膜向氧化物半導體膜的氫及氮的移動量。此外,可以抑制包含在水中的氫從外部侵入到氧化物半導體膜。
根據本發明的一個方式,可以抑制具有氧化物半導體膜的電晶體的電特性的變動而提高可靠性。
1‧‧‧電晶體
3‧‧‧電晶體
5‧‧‧電晶體
7‧‧‧電晶體
9‧‧‧電晶體
11‧‧‧基板
15‧‧‧閘極電極
18‧‧‧閘極絕緣膜
19‧‧‧氧化物半導體膜
21‧‧‧電極
23‧‧‧絕緣膜
24a‧‧‧絕緣膜
24b‧‧‧絕緣膜
25‧‧‧氮化絕緣膜
26‧‧‧保護膜
27‧‧‧平坦化膜
28‧‧‧保護膜
29‧‧‧導電膜
30‧‧‧開口部
31‧‧‧基板
33‧‧‧基底絕緣膜
34‧‧‧氧化物半導體膜
35‧‧‧電極
37‧‧‧絕緣膜
38a‧‧‧絕緣膜
38b‧‧‧絕緣膜
39‧‧‧氮化絕緣膜
40‧‧‧閘極絕緣膜
41‧‧‧閘極電極
42‧‧‧閘極絕緣膜
43‧‧‧平坦化膜
45‧‧‧導電膜
47‧‧‧開口部
61‧‧‧閘極電極
601‧‧‧基板
602‧‧‧光電二極體
606a‧‧‧半導體膜
606b‧‧‧半導體膜
606c‧‧‧半導體膜
608‧‧‧黏合層
613‧‧‧基板
632‧‧‧絕緣膜
633‧‧‧平坦化膜
634‧‧‧平坦化膜
640‧‧‧電晶體
641a‧‧‧電極
641b‧‧‧電極
642‧‧‧電極
643‧‧‧導電膜
645‧‧‧導電膜
656‧‧‧電晶體
658‧‧‧光電二極體重設信號線
659‧‧‧閘極信號線
671‧‧‧光電感測器輸出信號線
672‧‧‧光電感測器基準信號線
901‧‧‧基板
902‧‧‧像素部
903‧‧‧信號線驅動電路
904‧‧‧掃描線驅動電路
905‧‧‧密封材料
906‧‧‧基板
908‧‧‧液晶層
910‧‧‧電晶體
911‧‧‧電晶體
913‧‧‧液晶元件
915‧‧‧連接端子電極
915a‧‧‧連接端子電極
915b‧‧‧連接端子電極
916‧‧‧端子電極
917‧‧‧導電膜
918‧‧‧FPC
918b‧‧‧PC
919‧‧‧各向異性導電劑
921‧‧‧平坦化膜
922‧‧‧閘極絕緣膜
923‧‧‧絕緣膜
924‧‧‧絕緣膜
925‧‧‧密封材料
930‧‧‧電極
931‧‧‧電極
932‧‧‧絕緣膜
933‧‧‧絕緣膜
935‧‧‧間隔物
936‧‧‧密封材料
941‧‧‧電極
943‧‧‧液晶元件
944‧‧‧絕緣膜
950‧‧‧氮化矽膜
951‧‧‧電極
955‧‧‧連接端子電極
960‧‧‧分隔壁
961‧‧‧發光層
963‧‧‧發光元件
964‧‧‧填充材料
971‧‧‧源極電極
973‧‧‧汲極電極
975‧‧‧共用電位線
977‧‧‧共用電極
985‧‧‧共用電位線
987‧‧‧共用電極
991‧‧‧矽晶片
993‧‧‧氮化矽膜
995‧‧‧氧氮化矽膜
9000‧‧‧桌子
9001‧‧‧外殼
9002‧‧‧桌腿
9003‧‧‧顯示部
9004‧‧‧顯示按鈕
9005‧‧‧電源供應線
9033‧‧‧卡子
9034‧‧‧開關
9035‧‧‧電源開關
9036‧‧‧開關
9038‧‧‧操作開關
9100‧‧‧電視機
9101‧‧‧外殼
9103‧‧‧顯示部
9105‧‧‧支架
9107‧‧‧顯示部
9109‧‧‧操作鍵
9110‧‧‧遙控器
9201‧‧‧主體
9202‧‧‧外殼
9203‧‧‧顯示部
9204‧‧‧鍵盤
9205‧‧‧外部連接埠
9206‧‧‧指向裝置
9630‧‧‧外殼
9631‧‧‧顯示部
9631a‧‧‧顯示部
9631b‧‧‧顯示部
9632a‧‧‧區域
9632b‧‧‧區域
9633‧‧‧太陽能電池
9634‧‧‧充放電控制電路
9635‧‧‧電池
9636‧‧‧DCDC轉換器
9637‧‧‧轉換器
9638‧‧‧操作鍵
9639‧‧‧按鈕
在圖式中:圖1A和圖1B是說明電晶體的一個方式的圖;圖2A至圖2D是說明電晶體的製造方法的一個方式的剖面圖;圖3A和圖3B是說明電晶體的一個方式的圖;圖4A至圖4D是說明電晶體的製造方法的一個方式的剖面圖;圖5是說明電晶體的一個方式的剖面圖;圖6A和圖6B是說明電晶體的一個方式的圖;圖7A和圖7B是說明電晶體的一個方式的圖;圖8A至圖8C是說明顯示裝置的一個方式的俯視圖;圖9A和圖9B是說明顯示裝置的一個方式的剖面圖;圖10是說明顯示裝置的一個方式的剖面圖;圖11A至圖11C是說明顯示裝置的一個方式的剖面圖;圖12A和圖12B是說明半導體裝置的一個方式的圖;圖13A至圖13C是說明電子裝置的圖;圖14A至圖14C是說明電子裝置的圖;圖15A和圖15B是說明樣本的結構的圖; 圖16A至圖16C是說明TDS分析結果的圖;圖17A和圖17B是說明TDS分析結果的圖;圖18A和圖18B是說明TDS分析結果的圖;圖19A和圖19B是說明TDS分析結果的圖;圖20A至圖20C是說明電晶體的Vg-Id特性的圖;圖21A至圖21C是說明電晶體的Vg-Id特性的圖;圖22A至圖22C是說明電晶體的Vg-Id特性的圖;圖23是說明氮化矽膜的氫分子的釋放量及氨分子的釋放量、電晶體的Vg-Id特性的圖。
下面,參照圖式詳細說明本發明的實施方式。但是,本發明不侷限於以下說明,而所屬技術領域的普通技術人員可以很容易地理解一個事實就是其方式及詳細內容在不脫離本發明的宗旨及其範圍的情況下可以被變換為各種各樣的形式。因此,本發明不應該被解釋為僅限定在下面的實施方式及實施例所記載的內容中。另外,在下面所說明的實施方式及實施例中,在不同的圖式中使用相同的元件符號或相同的陰影線表示相同部分或具有相同功能的部分,而省略反復說明。
注意,在本說明書所說明的每一個圖式中,有時為了明確起見,誇大表示各結構的大小、膜的厚度、區域。因此,本發明並不一定限定於該尺度。
注意,本說明書所使用的“第一”、“第二”、“第 三”等序數詞是為了避免構成要素的混同而附記的,而不是為了在數目方面上限定。因此,也可以將“第一”適當地調換為“第二”或“第三”等來進行說明。
另外,“源極”及“汲極”的功能在電路工作的電流方向變化的情況等下,有時互相調換。因此,在本說明書中,“源極”及“汲極”可以被互相調換。
另外,電壓是指兩個點之間的電位差,電位是指某一點的靜電場中的單位電荷具有的靜電能(電位能量)。但是,一般來說,將某一點的電位與標準的電位(例如接地電位)之間的電位差簡單地稱為電位或電壓,通常,電位和電壓是同義詞。因此,在本說明書中,除了特別指定的情況以外,既可將“電位”稱為“電壓”,又可將“電壓”稱為“電位”。
此外,由於具有氧化物半導體膜的電晶體為n通道型電晶體,所以在本說明書中當閘極電壓為0V時,將被認為汲極電流不流過的電晶體定義為具有常截止特性的電晶體。另外,當閘極電壓為0V時,將被認為汲極電流流過的電晶體定義為具有常導通特性的電晶體。
實施方式1
在本實施方式中,參照圖式說明本發明的一個方式的半導體裝置及其製造方法。
圖1A和圖1B示出半導體裝置所具有的電晶體1的俯視圖及剖面圖。圖1A是電晶體1的俯視圖,圖1B是 沿著圖1A的點劃線A-B的剖面圖。注意,在圖1A中,為了明確起見,省略基板11、電晶體1的構成要素的一部分(例如,閘極絕緣膜18)、絕緣膜23、氮化絕緣膜25等。
圖1A和圖1B所示的電晶體1包括:設置在基板11上的閘極電極15;形成在基板11及閘極電極15上的閘極絕緣膜18;隔著閘極絕緣膜18重疊於閘極電極15的氧化物半導體膜19;以及接觸於氧化物半導體膜19的一對電極21。另外,在閘極絕緣膜18、氧化物半導體膜19及一對電極21上形成包括絕緣膜23及氮化絕緣膜25的保護膜26。
藉由熱脫附譜分析法(TDS(Thermal Desorption Spectroscopy)),設置在本實施方式所示的電晶體1上的氮化絕緣膜25釋放氫分子小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下及氨分子小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下。由於氮化絕緣膜25釋放出的氫及作為氮的供應源的氨的分子量少,所以向包括在電晶體1中的氧化物半導體膜19的氫及氮的移動量少。
在包含在氧化物半導體膜19中的氫與接合到金屬原子的氧起反應而成為水的同時,在氧脫離的晶格(或氧脫離的部分)中形成缺陷。另外,氫的一部分與氧起反應而產生作為載子的電子。此外,包含在氧化物半導體膜19 中的氮與金屬元素或氧起反應而產生作為載子的電子。其結果是,具有氧化物半導體膜19的電晶體容易成為常導通特性。由此,藉由使氧化物半導體膜19中的氫及氮極少,可以抑制臨界電壓的負向漂移並降低電特性的偏差。此外,可以降低電晶體的源極及汲極的洩漏電流,典型地是關態電流(off-state current)。
由此,藉由在電晶體1上設置氮化絕緣膜,該氮化絕緣膜藉由熱脫附譜分析法釋放氫分子小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下及氨分子小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下,可以減少從氮化絕緣膜向氧化物半導體膜19的氫及氨的移動量,且可以降低氧化物半導體膜19中的氫及氮的濃度。此外,由於在電晶體1上設置有氮化絕緣膜25,所以可以抑制水從外部侵入到氧化物半導體膜19。即,可以抑制包含在水中的氫侵入到氧化物半導體膜19。根據上述結果,可以抑制臨界電壓的負向漂移並降低電特性的偏差。此外,可以降低電晶體的源極及汲極的洩漏電流,典型地是關態電流。
氮化絕緣膜25可以使用厚度為50nm以上且200nm以下的氮化矽、氮氧化矽、氮化鋁、氮氧化鋁等形成。此外,在本說明書中,“氧氮化矽膜”是指在其組成中氧的含量多於氮的含量的膜。“氮氧化矽膜”是指在其組成中氮的含量多於氧的含量的膜。此外,“氧氮化鋁膜”是指 在其組成中氧的含量多於氮的含量的膜。“氮氧化鋁膜”是指在其組成中氮的含量多於氧的含量的膜。
在此,以下說明利用熱脫附譜分析法(以下稱為TDS分析)的氫分子及氨分子的釋放量的測量方法。
利用TDS分析測量的氣體的釋放量與光譜的積分值成比例。因此,根據絕緣膜的光譜的積分值及相對於標準樣本的基準值的比例可以計算出氣體的釋放量。標準樣本的基準值是指包含預定原子的樣本的在光譜的積分值中原子密度所占的比例。
例如,根據作為標準樣本的包含預定密度的氫的矽晶片的TDS分析結果及絕緣膜的TDS分析結果,可以藉由算式1算出絕緣膜的氫分子的釋放量(NH2)。在此,假定利用TDS分析來得到的被檢出為質量數2的所有光譜都是源自氫分子。此外,由於自然界中的存在比例極微量,所以不加考慮質量數1以外的氫原子的同位素。
NH2是氫分子的釋放量。NH2(S)是以密度換算從標準樣本脫離的氫分子的值。SH2(S)是當對標準樣本進行TDS分析時的光譜的積分值。在此,標準樣本的基準值是NH2(S)/SH2(S)。SH2是當對絕緣膜進行TDS分析時的光譜的積分值。α是影響到TDS分析中的光譜強度的係數。關於算式1的詳細情況,參照日本專利申請公開平6-275697號公報。注意,使用由電子科學公司製造的熱脫附裝置EMD- WA1000S/W,並將包含1×1016atoms/cm3的氫原子的矽晶片用作標準樣本,來對上述絕緣膜的氫分子的釋放量進行測量。
此外,在上述算式1中,藉由將利用TDS分析測量絕緣膜的氨分子的釋放量時的光譜的積分值代入SH2,可以算出氨分子的釋放量。
以下對電晶體1的其他結構的詳細內容進行說明。
雖然對基板11的材質等沒有大限制,但是至少需要具有能夠承受後面的熱處理的耐熱性。例如,作為基板11,可以使用玻璃基板、陶瓷基板、石英基板、藍寶石基板等。此外,也可以利用使用矽或碳化矽等的單晶半導體基板、多晶半導體基板、使用矽鍺等的化合物半導體基板、SOI(Silicon On Insulator:絕緣體上矽)基板等,並且也可以將在這些基板上設置有半導體元件的基板用作基板11。
另外,也可以作為基板11使用撓性基板,並且在撓性基板上直接形成電晶體1。或者,也可以在基板11與電晶體1之間設置剝離層。剝離層可以用於如下情況,即在其上製造半導體裝置的一部分或全部,然後將其從基板11分離並轉置到其他基板上。此時,也可以將電晶體1轉置到耐熱性低的基板或撓性基板上。
此外,也可以在基板11及閘極電極15之間設置基底絕緣膜。作為基底絕緣膜,可以舉出氧化矽、氧氮化矽、氮化矽、氮氧化矽、氧化鎵、氧化鉿、氧化釔、氧化鋁、 氧氮化鋁等的膜。另外,藉由作為基底絕緣膜使用氮化矽、氧化鎵、氧化鉿、氧化釔、氧化鋁等,可以抑制雜質,典型為鹼金屬、水、氫等從基板11擴散到氧化物半導體膜19。
閘極電極15可以使用選自鋁、鉻、銅、鉭、鈦、鉬、鎢中的金屬元素、以上述金屬元素為成分的合金或組合上述金屬元素的合金等而形成。另外,也可以使用選自錳、鋯中的一個或多個的金屬元素。此外,閘極電極15可以具有單層結構或兩層以上的疊層結構。例如,可以舉出包含矽的鋁膜的單層結構、在鋁膜上層疊鈦膜的兩層結構、在氮化鈦膜上層疊鈦膜的兩層結構、在氮化鈦膜上層疊鎢膜的兩層結構、在氮化鉭膜或氮化鎢膜上層疊鎢膜的兩層結構、以及依次層疊鈦膜、該鈦膜上的鋁膜和其上的鈦膜的三層結構等。此外,也可以使用組合鋁與選自鈦、鉭、鎢、鉬、鉻、釹、鈧中的元素的膜、組合鋁與上述元素中的多種的合金膜或氮化膜。
另外,閘極電極15也可以使用銦錫氧化物、包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦鋅氧化物、包含氧化矽的銦錫氧化物等透光導電材料。另外,也可以採用上述透光導電材料與上述金屬元素的疊層結構。
另外,也可以在閘極電極15與閘極絕緣膜18之間設置In-Ga-Zn類氧氮化物半導體膜、In-Sn類氧氮化物半導體膜、In-Ga類氧氮化物半導體膜、In-Zn類氧氮化物半導 體膜、Sn類氧氮化物半導體膜、In類氧氮化物半導體膜、金屬氮化膜(InN膜、ZnN膜等)等。由於上述膜具有5eV以上,較佳為5.5eV以上的功函數,且該值比氧化物半導體的電子親和力大,所以可以使使用氧化物半導體的電晶體的臨界電壓向正方向偏移,從而可以實現所謂常截止特性的切換元件。例如,在使用In-Ga-Zn類氧氮化物半導體膜的情況下,使用氮濃度至少高於氧化物半導體膜19,具體為7atoms%以上的In-Ga-Zn類氧氮化物半導體膜。
閘極絕緣膜18例如使用氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鋁、氧化鉿、氧化鎵或Ga-Zn類金屬氧化物等即可,並且以疊層或單層設置閘極絕緣膜18。注意,為了提高與氧化物半導體膜19之間的介面特性,較佳的是閘極絕緣膜18中的至少接觸於氧化物半導體膜19的區域使用氧化絕緣膜形成。
另外,藉由在閘極絕緣膜18中設置具有阻擋氧、氫、水等的功能的絕緣膜,可以防止氧從氧化物半導體膜19擴散到外部且可以防止氫、水等從外部侵入到氧化物半導體膜19。作為具有阻擋氧、氫、水等的功能的絕緣膜,有氧化鋁、氧氮化鋁、氧化鎵、氧氮化鎵、氧化釔、氧氮化釔、氧化鉿、氧氮化鉿等。
此外,閘極絕緣膜18為疊層結構,作為第一氮化矽膜使用缺陷少的氮化矽膜,在第一氮化矽膜上設置如氮化絕緣膜25那樣氫分子釋放量及氨分子釋放量少的氮化矽 膜作為第二氮化矽膜,且在第二氮化矽膜上設置氧化絕緣膜,可以形成缺陷少且氫分子及氨分子的釋放量少的閘極絕緣膜作為閘極絕緣膜18。其結果是,可以抑制包含在閘極絕緣膜18中的氫及氮移動到氧化物半導體膜19。
此外,藉由將氮化矽膜用於閘極絕緣膜18可以獲得如下效果。氮化矽膜的介電常數比氧化矽膜高,為了得到相等的靜電容量所需要的厚度大,所以可以在物理上加厚閘極絕緣膜。因此,藉由抑制電晶體1的絕緣耐壓的下降進而提高絕緣耐壓來可以抑制半導體裝置的靜電破壞。
此外,當閘極電極15使用銅且接觸於閘極電極15的閘極絕緣膜18使用氮化矽膜時,較佳為使用使因加熱釋放的氨分子的量盡可能極低的氮化矽膜。由此,作為該氮化矽膜可以使用可以應用於氮化絕緣膜25的氮化矽膜。其結果是可以抑制銅與氨分子起反應。
在使用氧化物半導體的電晶體中,當在氧化物半導體膜與閘極絕緣膜的介面或閘極絕緣膜中有陷阱能階(也稱為介面態)時,電晶體的臨界電壓變動,典型的是臨界電壓負向漂移且亞臨界值擺幅值(S值)增大,該亞臨界值擺幅值示出當電晶體成為導通狀態時為了使汲極電流變化一位數而所需的閘極電壓。其結果是,有每個電晶體的電特性產生偏差的問題。由此,藉由作為閘極絕緣膜使用缺陷少的氮化矽膜,可以降低臨界電壓的負向漂移及電晶體的電特性的偏差。
此外,藉由作為閘極絕緣膜18使用矽酸鉿 (HfSiOx)、添加有氮的矽酸鉿(HfSixOyNz)、添加有氮的鋁酸鉿(HfAlxOyNz)、氧化鉿、氧化釔等high-k材料,可以降低電晶體的閘極漏電。
較佳的是將閘極絕緣膜18的厚度設定為5nm以上且400nm以下,更佳為10nm以上且300nm以下,進一步佳為50nm以上且250nm以下。
氧化物半導體膜19較佳的是至少包含銦(In)或鋅(Zn)。或者,較佳為包含In和Zn的兩者。另外,為了減少使用該氧化物半導體膜的電晶體的電特性偏差,除了上述元素以外,較佳的是還具有一種或多種穩定劑(stabilizer)。
作為穩定劑,可以舉出鎵(Ga)、錫(Sn)、鉿(Hf)、鋁(Al)或鋯(Zr)等。另外,作為其他穩定劑,可以舉出鑭系元素的鑭(La)、鈰(Ce)、鐠(Pr)、釹(Nd)、釤(Sm)、銪(Eu)、釓(Gd)、鋱(Tb)、鏑(Dy)、鈥(Ho)、鉺(Er)、銩(Tm)、鐿(Yb)、鎦(Lu)等。
例如,作為氧化物半導體,可以使用:氧化銦、氧化錫、氧化鋅;二元金屬氧化物諸如In-Zn類金屬氧化物、Sn-Zn類金屬氧化物、Al-Zn類金屬氧化物、Zn-Mg類金屬氧化物、Sn-Mg類金屬氧化物、In-Mg類金屬氧化物、In-Ga類金屬氧化物、In-W類金屬氧化物;三元金屬氧化物諸如In-Ga-Zn類金屬氧化物(也稱為IGZO)、In-Al-Zn類金屬氧化物、In-Sn-Zn類金屬氧化物、Sn-Ga-Zn類 金屬氧化物、Al-Ga-Zn類金屬氧化物、Sn-Al-Zn類金屬氧化物、In-Hf-Zn類金屬氧化物、In-La-Zn類金屬氧化物、In-Ce-Zn類金屬氧化物、In-Pr-Zn類金屬氧化物、In-Nd-Zn類金屬氧化物、In-Sm-Zn類金屬氧化物、In-Eu-Zn類金屬氧化物、In-Gd-Zn類金屬氧化物、In-Tb-Zn類金屬氧化物、In-Dy-Zn類金屬氧化物、In-Ho-Zn類金屬氧化物、In-Er-Zn類金屬氧化物、In-Tm-Zn類金屬氧化物、In-Yb-Zn類金屬氧化物、In-Lu-Zn類金屬氧化物;以及四元金屬氧化物諸如In-Sn-Ga-Zn類金屬氧化物、In-Hf-Ga-Zn類金屬氧化物、In-Al-Ga-Zn類金屬氧化物、In-Sn-Al-Zn類金屬氧化物、In-Sn-Hf-Zn類金屬氧化物、In-Hf-Al-Zn類金屬氧化物。
注意,在此,例如In-Ga-Zn類金屬氧化物是指作為主要成分具有In、Ga和Zn的氧化物,對於In、Ga、Zn的比率沒有限制。此外,也可以包含In、Ga、Zn以外的金屬元素。
另外,作為氧化物半導體,也可以使用以InMO3(ZnO)m(m>0,且m不是整數)表示的材料。注意,M表示選自Ga、Fe、Mn和Co中的一種金屬元素或多種金屬元素。另外,作為氧化物半導體,也可以使用以In2SnO5(ZnO)n(n>0,且n是整數)表示的材料。
例如,可以使用In:Ga:Zn=1:1:1(=1/3:1/3:1/3)、In:Ga:Zn=2:2:1(=2/5:2/5:1/5)或In:Ga:Zn=3:1:2(=1/2:1/6:1/3)的原子數比的In-Ga-Zn類金屬氧化物或與該組 成相似的氧化物。或者,可以使用In:Sn:Zn=1:1:1(=1/3:1/3:1/3)、In:Sn:Zn=2:1:3(=1/3:1/6:1/2)或In:Sn:Zn=2:1:5(=1/4:1/8:5/8)的原子數比的In-Sn-Zn類金屬氧化物。另外,金屬氧化物的原子數比作為誤差包括上述原子數比的±20%的變動。
但是,所公開的發明不侷限於此,可以根據所需要的半導體特性及電特性(場效應遷移率、臨界電壓、偏差等)而使用具有適當的組成的氧化物。另外,較佳為採用適當的載子密度、雜質濃度、缺陷密度、金屬元素及氧的原子數比、原子間距離、密度等,以得到所需要的半導體特性。
例如,當使用In-Sn-Zn類金屬氧化物時可以較容易獲得高的遷移率。但是,當使用In-Ga-Zn類金屬氧化物時也可以藉由降低塊體(bulk)內缺陷密度來提高遷移率。
注意,可以用於形成氧化物半導體膜19的金屬氧化物的能隙為2eV以上,較佳為2.5eV以上,更佳為3eV以上。像這樣,藉由使用能隙寬的氧化物半導體,可以減少電晶體的關態電流。
另外,氧化物半導體膜19也可以是非晶結構、單晶結構或多晶結構。
此外,作為氧化物半導體膜19,也可以使用具有結晶部的CAAC-OS(C Axis Aligned Crystalline Oxide Semiconductor:C軸配向結晶氧化物半導體)膜。
CAAC-OS膜是包含多個結晶部的氧化物半導體膜之一,大部分的結晶部的尺寸為能夠容納於一邊短於100nm的立方體內的尺寸。因此,有時包括在CAAC-OS膜中的結晶部的尺寸為能夠容納於一邊短於10nm、短於5nm或短於3nm的立方體內的尺寸。CAAC-OS膜的缺陷態密度低於微晶氧化物半導體膜。下面,對CAAC-OS膜進行詳細的說明。
在CAAC-OS膜的透射電子顯微鏡(TEM:Transmission Electron Microscope)影像中,觀察不到結晶部與結晶部之間的明確的邊界,即晶界(grain boundary)。因此,在CAAC-OS膜中,不容易發生起因於晶界的電子遷移率的降低。
根據從大致平行於樣本面的方向觀察的CAAC-OS膜的TEM影像(剖面TEM影像)可知在結晶部中金屬原子排列為層狀。各金屬原子層具有反映形成CAAC-OS膜的面(也稱為被形成面)或CAAC-OS膜的頂面的凸凹的形狀並以平行於CAAC-OS膜的被形成面或頂面的方式排列。
另一方面,根據從大致垂直於樣本面的方向觀察的CAAC-OS膜的TEM影像(平面TEM影像)可知在結晶部中金屬原子排列為三角形狀或六角形狀。但是,在不同的結晶部之間金屬原子的排列沒有規律性。
由剖面TEM影像及平面TEM影像可知,CAAC-OS膜的結晶部具有配向性。
使用X射線繞射(XRD:X-Ray Diffraction)裝置對CAAC-OS膜進行結構分析。例如,當利用out-of-plane法分析包括InGaZnO4的結晶的CAAC-OS膜時,在繞射角(2θ)為31°附近時出現峰值。由於該峰值來源於InGaZnO4結晶的(009)面,由此可以確認CAAC-OS膜中的結晶具有c軸配向性,並且c軸朝向大致垂直於CAAC-OS膜的被形成面或頂面的方向。
另一方面,當利用從大致垂直於c軸的方向使X線入射到樣本的in-plane法分析CAAC-OS膜時,在2θ為56°附近時出現峰值。該峰值來源於InGaZnO4結晶的(110)面。在此,將2θ固定為56°附近並在以樣本面的法線向量為軸(軸)旋轉樣本的條件下進行分析(掃描)。當該樣本是InGaZnO4的單晶氧化物半導體膜時,出現六個峰值。該六個峰值來源於相等於(110)面的結晶面。另一方面,當該樣本是CAAC-OS膜時,即使在將2θ固定為56°附近的狀態下進行掃描也不能觀察到明確的峰值。
由上述結果可知,在具有c軸配向的CAAC-OS膜中,雖然a軸及b軸的方向在結晶部之間不同,但是c軸都朝向平行於被形成面或頂面的法線向量的方向。因此,在上述剖面TEM影像中觀察到的排列為層狀的各金屬原子層相當於與結晶的ab面平行的面。
注意,結晶部在形成CAAC-OS膜或進行加熱處理等晶化處理時形成。如上所述,結晶的c軸朝向平行於 CAAC-OS膜的被形成面或頂面的法線向量的方向。由此,例如,當CAAC-OS膜的形狀因蝕刻等而發生改變時,結晶的c軸不一定平行於CAAC-OS膜的被形成面或頂面的法線向量。
此外,CAAC-OS膜中的晶化度不一定均勻。例如,當CAAC-OS膜的結晶部是由CAAC-OS膜的頂面附近的結晶成長而形成時,有時頂面附近的晶化度高於被形成面附近的晶化度。另外,當對CAAC-OS膜添加雜質時,被添加了雜質的區域的晶化度改變,所以有時CAAC-OS膜中的晶化度根據區域而不同。
注意,當利用out-of-plane法分析包括InGaZnO4結晶的CAAC-OS膜時,除了在2θ為31°附近的峰值之外,有時還在2θ為36°附近觀察到峰值。2θ為36°附近的峰值意味著CAAC-OS膜的一部分中含有不具有c軸配向的結晶。較佳的是,在CAAC-OS膜中在2θ為31°附近時出現峰值而在2θ為36°附近時不出現峰值。
在使用CAAC-OS膜的電晶體中,起因於可見光或紫外光的照射的電特性的變動小。因此,這種電晶體的可靠性高。
另外,氧化物半導體膜19也可以採用層疊有多個氧化物半導體膜的結構。例如,也可以作為氧化物半導體膜19採用第一氧化物半導體膜和第二氧化物半導體膜的疊層,並且作為第一氧化物半導體膜和第二氧化物半導體膜分別使用不同組成的金屬氧化物。例如,也可以作為第一 氧化物半導體膜使用二元金屬氧化物至四元金屬氧化物之一,而作為第二氧化物半導體膜使用與第一氧化物半導體膜不同的二元金屬氧化物至四元金屬氧化物。
此外,也可以使第一氧化物半導體膜和第二氧化物半導體膜的構成元素相同,並使兩者的組成不同。例如,也可以將第一氧化物半導體膜的原子數比設定為In:Ga:Zn=3:1:2,將第二氧化物半導體膜的原子數比設定為In:Ga:Zn=1:1:1。此外,也可以將第一氧化物半導體膜的原子數比設定為In:Ga:Zn=2:1:3,將第二氧化物半導體膜的原子數比設定為In:Ga:Zn=1:3:2。另外,各氧化物半導體膜的原子數比作為誤差包括上述原子數比的±20%的變動。
此時,較佳的是將第一氧化物半導體膜和第二氧化物半導體膜中的離閘極電極近的一側(通道一側)的氧化物半導體膜的In與Ga的含量比設定為In>Ga。另外,較佳的是將離閘極電極遠的一側(背通道一側)的氧化物半導體膜的In與Ga的含量比設定為InGa。
此外,作為氧化物半導體膜19採用三層結構,也可以使第一氧化物半導體膜至第三氧化物半導體膜的構成元素相同但組成彼此不同。例如,也可以將第一氧化物半導體膜的原子數比設定為In:Ga:Zn=1:3:2,將第二氧化物半導體膜的原子數比設定為In:Ga:Zn=3:1:2,將第三氧化物半導體膜的原子數比設定為In:Ga:Zn=1:1:1。
由於與In的原子數比大於Ga及Zn的氧化物半導體膜,典型的是第二氧化物半導體膜以及Ga、Zn及In的原子數比相同的氧化物半導體膜,典型的是第三氧化物半導體膜相比,In的原子數比小於Ga及Zn的氧化物半導體膜,典型的是原子數比為In:Ga:Zn=1:3:2的第一氧化物半導體膜不容易產生氧缺陷,所以可以抑制載子密度的增加。另外,當原子數比為In:Ga:Zn=1:3:2的第一氧化物半導體膜具有非晶結構時,第二氧化物半導體膜容易變為CAAC-OS膜。
此外,由於第一氧化物半導體膜至第三氧化物半導體膜的構成元素相同,所以第一氧化物半導體膜與第二氧化物半導體膜的介面的陷阱能階很少。因此,藉由使氧化物半導體膜19具有上述結構,可以降低電晶體的隨時間的變化及光BT應力測試導致的臨界電壓的變動量。
在氧化物半導體中,重金屬的s軌道主要有助於載子傳導,並且藉由增加In的含率增加s軌道的重疊,由此具有In>Ga的組成的氧化物的載子遷移率比具有InGa的組成的氧化物高。另外,Ga的氧缺陷的形成能量比In大而Ga不容易產生氧缺陷,由此具有InGa的組成的氧化物與具有In>Ga的組成的氧化物相比具有穩定的特性。
藉由在通道一側使用具有In>Ga的組成的氧化物半導體並在背通道一側使用具有InGa的組成的氧化物半導體,可以進一步提高電晶體的場效應遷移率及可靠性。
另外,也可以作為第一氧化物半導體膜至第三氧化物 半導體膜使用結晶性不同的氧化物半導體。就是說,也可以採用適當地組合單晶氧化物半導體、多晶氧化物半導體、非晶氧化物半導體或CAAC-OS的結構。此外,在第一氧化物半導體膜和第二氧化物半導體膜中的任一個使用非晶氧化物半導體時,可以緩和氧化物半導體膜19的內部應力或外部應力,而降低電晶體的特性偏差。另外,可以進一步提高電晶體的可靠性。
氧化物半導體膜19的厚度為1nm以上且100nm以下,較佳為1nm以上且30nm以下,更佳為1nm以上且50nm以下,進一步佳為3nm以上且20nm以下。
較佳的是,在氧化物半導體膜19中,利用二次離子質譜分析法(SIMS:Secondary Ion Mass Spectrometry)得到的鹼金屬或鹼土金屬的濃度為1×1018atoms/cm3以下,更佳為2×1016atoms/cm3以下。這是因為如下緣故:鹼金屬及鹼土金屬當與氧化物半導體接合時有時生成載子,而成為使電晶體的關態電流上升的原因。
在氧化物半導體膜19中,利用二次離子質譜分析法得到的氫濃度較佳低於5×1018atoms/cm3,更佳為1×1018atoms/cm3以下,進一步佳為5×1017atoms/cm3以下,更進一步佳為1×1016atoms/cm3以下。
包含在氧化物半導體膜19中的氫與接合到金屬原子的氧起反應而成為水,並且在氧脫離的晶格(或氧脫離的部分)中形成缺陷。另外,氫的一部分與氧接合而產生作為載子的電子。因此,在形成氧化物半導體膜的製程中, 藉由極力降低包含氫的雜質,可以降低氧化物半導體膜的氫濃度。由此,藉由將儘量去除氫的氧化物半導體膜用作通道區,可以降低臨界電壓的負向漂移並降低電特性的偏差。此外,可以降低電晶體的源極及汲極的洩漏電流,典型地是關態電流。
此外,藉由將氧化物半導體膜19的氮濃度為5×1018atoms/cm3以下,可以抑制電晶體的臨界電壓的負向漂移並可以降低電特性的偏差。
另外,藉由儘量去除氫,根據各種實驗可以證明將被高度純化的氧化物半導體膜用於通道區的電晶體的關態電流低。例如,即使用具有1×106μm通道寬度和10μm通道長度的元件,在從1V至10V的源極電極和汲極電極之間的電壓(汲極電壓)範圍內,關態電流可以是半導體參數分析儀的測量極限以下,即1×10-13A以下。在此情況下,可知關態電流為100zA/μm以下。此外,藉由使用如下電路來測量關態電流,在該電路中連接電容元件與電晶體且由該電晶體控制流入到電容元件或從電容元件流出的電荷。在該測量時,將被高度純化的氧化物半導體膜用於上述電晶體的通道區,且根據電容元件的每單位時間的電荷量推移測量該電晶體的關態電流。其結果可知當電晶體的源極電極與汲極電極之間的電壓為3V時,可以得到幾十yA/μm的更低的關態電流。由此,將被高度純化的氧化物半導體膜用於通道區的電晶體的關態電流顯著低。
一對電極21作為導電材料使用由鋁、鈦、鉻、鎳、 銅、釔、鋯、鉬、銀、鉭或鎢構成的金屬或以這些元素為主要成分的合金的單層結構或疊層結構。例如,可以舉出如下結構:包含矽的鋁膜的單層結構;在鋁膜上層疊鈦膜的兩層結構;在鎢膜上層疊鈦膜的兩層結構;在銅-鎂-鋁合金膜上層疊銅膜的兩層結構;在鈦膜或氮化鈦膜上層疊鋁膜或銅膜,在其上還形成鈦膜或氮化鈦膜的三層結構;以及在鉬膜或氮化鉬膜上層疊鋁膜或銅膜,在其上還形成鉬膜或氮化鉬膜的三層結構等。另外,也可以使用包含氧化銦、氧化錫或氧化鋅的透明導電材料。
此外,在本實施方式中,將一對電極21設置在氧化物半導體膜19與絕緣膜23之間,但是也可以設置在閘極絕緣膜18與氧化物半導體膜19之間。
絕緣膜23為了提高與氧化物半導體膜19之間的介面特性,較佳為使用氧化絕緣膜。作為絕緣膜23,可以使用厚度為150nm以上且400nm以下的氧化矽、氧氮化矽、氧化鋁、氧化鉿、氧化鎵或Ga-Zn類金屬氧化物等。
接著,參照圖2A至圖2D說明圖1A和圖1B所示的電晶體1的製造方法。
如圖2A所示那樣,在基板11上形成閘極電極15,並且在閘極電極15上形成閘極絕緣膜18。
以下示出閘極電極15的形成方法。首先,藉由濺射法、CVD法、蒸鍍法等形成導電膜,並且藉由光微影製程在導電膜上形成遮罩。接著,用該遮罩對導電膜的一部分進行蝕刻來形成閘極電極15。然後,去除遮罩。
另外,當形成閘極電極15時,也可以利用電鍍法、印刷法、噴墨法等代替上述形成方法。
在此,藉由濺射法形成厚度為100nm的鎢膜。接著,藉由光微影製程形成遮罩,用該遮罩對鎢膜進行乾蝕刻,從而形成閘極電極15。
閘極絕緣膜18藉由濺射法、CVD法、蒸鍍法等形成。
當作為閘極絕緣膜18形成氧化矽膜或氧氮化矽膜時,作為原料氣體,較佳為使用包含矽的沉積氣體及氧化氣體。作為包含矽的沉積氣體的典型例子,可以舉出矽烷、乙矽烷、丙矽烷、氟化矽烷等。作為氧化氣體,可以舉出氧、臭氧、一氧化二氮、二氧化氮等。
此外,當作為閘極絕緣膜18形成疊層結構的氮化矽膜及氧化絕緣膜時,較佳為使用兩個步驟的形成方法層疊氮化矽膜形成。首先,藉由作為原料氣體使用矽烷、氮及氨的混合氣體的電漿CVD法形成缺陷少的第一氮化矽膜。接著,藉由使用如後面說明的氮化絕緣膜25那樣的流量比的原料氣體,可以形成氫分子釋放量及氨分子釋放量少的氮化矽膜作為第二氮化矽膜。藉由採用上述那樣的形成方法,作為閘極絕緣膜18可以形成缺陷少且氫分子釋放量及氨分子釋放量少的氮化矽膜。
此外,當作為閘極絕緣膜18形成氧化鎵膜時,例如可以利用MOCVD(Metal Organic Chemical Vapor Deposition:有機金屬氣相沉積)法形成。
在此,藉由電漿CVD法形成層疊厚度為300nm的第一氮化矽膜、厚度為50nm的第二氮化矽膜及厚度為50nm的氧氮化矽膜的閘極絕緣膜18。
接著,如圖2B所示,在閘極絕緣膜18上形成氧化物半導體膜19。
以下說明氧化物半導體膜19的形成方法。藉由濺射法、塗敷法、脈衝雷射蒸鍍法、雷射燒蝕法等在閘極絕緣膜18上形成氧化物半導體膜。接著,藉由光微影製程在氧化物半導體膜上形成遮罩,然後用該遮罩對氧化物半導體膜的一部分進行蝕刻,如圖2B所示,在閘極絕緣膜18上與閘極電極15的一部分重疊地形成經過元件分離的氧化物半導體膜19。然後,去除遮罩。
另外,藉由印刷法形成氧化物半導體膜19,可以直接形成經過元件分離的氧化物半導體膜19。
在藉由濺射法形成氧化物半導體膜的情況下,作為用來產生電漿的電源裝置,可以適當地使用RF電源裝置、AC電源裝置、DC電源裝置等。
作為濺射氣體,適當地使用稀有氣體(典型的是氬)氛圍、氧氛圍、稀有氣體和氧的混合氣體。此外,當採用稀有氣體和氧的混合氣體時,較佳為增高相對於稀有氣體的氧氣體比例。
另外,根據所形成的氧化物半導體膜的組成而適當地選擇靶材,即可。
另外,在當形成氧化物半導體膜時例如使用濺射法的 情況下,藉由將基板溫度設定為150℃以上且750℃以下,較佳的是設定為150℃以上且450℃以下,更佳的是設定為200℃以上且350℃以下來形成氧化物半導體膜,可以形成CAAC-OS膜。
另外,CAAC-OS膜例如使用多晶的氧化物半導體濺射靶材且利用濺射法形成。當離子碰撞到該濺射靶材時,有時包括在濺射靶材中的結晶區域從a-b面劈開,即具有平行於a-b面的面的平板狀或顆粒狀的濺射粒子剝離。此時,藉由該平板狀的濺射粒子保持結晶狀態到達基板,可以形成CAAC-OS膜。
另外,為了形成CAAC-OS膜,較佳為採用如下條件。
藉由抑制成膜時的雜質的混入,可以抑制雜質所導致的結晶態的損壞。例如,降低存在於成膜室內的雜質(氫、水、二氧化碳及氮等)的濃度即可。另外,降低成膜氣體中的雜質濃度即可。明確而言,使用露點為-80℃以下,較佳為-100℃以下的成膜氣體。
另外,藉由增高成膜時的基板加熱溫度,在濺射粒子到達基板之後發生濺射粒子的遷移。明確而言,將基板加熱溫度設定為100℃以上且低於基板的應變點,較佳為200℃以上且500℃以下來進行成膜。藉由增高成膜時的基板加熱溫度,當平板狀的濺射粒子到達基板時,在基板上發生遷移,使濺射粒子的平坦的面附著到基板。
另外,較佳的是,藉由增高成膜氣體中的氧比例並對 功率進行最優化,減輕成膜時的電漿損傷。將成膜氣體中的氧比例設定為30vol.%以上,較佳的是設定為100vol.%。
以下,作為濺射靶材的一個例子示出In-Ga-Zn類金屬氧化物靶材。
藉由將InOx粉末、GaOY粉末及ZnOZ粉末以規定的莫耳數混合,並進行加壓處理,然後在1000℃以上且1500℃以下的溫度下進行加熱處理,來得到多晶的In-Ga-Zn類金屬氧化物靶材。另外,X、Y及Z為任意正數。在此,InOx粉末、GaOY粉末及ZnOZ粉末的規定的莫耳數比例如為2:2:1、8:4:3、3:1:1、1:1:1、4:2:3或3:1:2。另外,可以根據所製造的濺射靶材適當地改變粉末的種類及其混合的莫耳數比例。
此外,在形成氧化物半導體膜之後進行加熱處理,可以使氧化物半導體膜脫氫化或脫水化。加熱處理的溫度典型地為150℃以上且低於基板的應變點,較佳為250℃以上且450℃以下,更佳為300℃以上且450℃以下。
在氦、氖、氬、氙、氪等稀有氣體或包含氮的惰性氣體氛圍中進行加熱處理。或者,也可以在惰性氣體氛圍中進行加熱之後在氧氛圍中進行加熱。另外,上述惰性氣體氛圍及氧氛圍較佳的是不包含氫、水等。處理時間是3分鐘至24小時。
該加熱處理可以使用電爐、RTA裝置等。藉由使用RTA裝置,可以限定於短時間內在基板的應變點以上的溫 度下進行加熱處理。由此,可以縮短加熱處理時間。
藉由在形成氧化物半導體膜之後進行加熱處理,氧化物半導體膜中的氫濃度低於5×1018atoms/cm3,較佳為1×1018atoms/cm3以下,更佳為5×1017atoms/cm3以下,進一步佳為1×1016atoms/cm3以下。
在此,藉由濺射法形成厚度為35nm的氧化物半導體膜,然後在該氧化物半導體膜上形成遮罩,對氧化物半導體膜的一部分選擇性地進行蝕刻。接著,在去除遮罩之後,藉由在氮及氧氛圍中進行加熱處理,形成氧化物半導體膜19。
接著,如圖2C所示,形成一對電極21。
以下示出一對電極21的形成方法。首先,藉由濺射法、CVD法、蒸鍍法等形成導電膜。接著,藉由光微影製程在該導電膜上形成遮罩。接著,用該遮罩對導電膜的一部分進行蝕刻來形成一對電極21。然後,去除遮罩。
在此,藉由濺射法依次層疊厚度為50nm的鎢膜、厚度為400nm的鋁膜及厚度為100nm的鈦膜。接著,藉由光微影製程在鈦膜上形成遮罩,用該遮罩對鎢膜、鋁膜及鈦膜進行乾蝕刻,從而形成一對電極21。
此外,也可以在形成一對電極21之後進行加熱處理。該加熱處理可以與在形成氧化物半導體膜19之後進行的加熱處理同樣地進行。
另外,在形成一對電極21之後,為了去除蝕刻殘渣,較佳為進行洗滌處理。藉由進行該洗滌處理,可以抑 制一對電極21的短路。該洗滌處理可以藉由使用TMAH(Tetramethylammonium Hydroxide:四甲基氫氧化銨)溶液等鹼性溶液、氫氟酸、草酸等酸性的溶液或者水進行。
接著,在氧化物半導體膜19及一對電極21上形成絕緣膜23。絕緣膜23可以藉由濺射法、CVD法、蒸鍍法等形成。
在此,作為絕緣膜23藉由電漿CVD法形成氧化矽膜或氧氮化矽膜。
接著,也可以進行熱處理。該加熱處理的溫度典型地為150℃以上且低於基板的應變點,較佳為200℃以上且450℃以下,更佳為300℃以上且450℃以下。藉由進行該加熱處理可以使包含在絕緣膜23中的水、氫等釋放。
在此,在氮及氧氛圍下以350℃的溫度進行1小時的加熱處理。
接著,在絕緣膜23上形成氮化絕緣膜25。氮化絕緣膜25可以藉由濺射法、CVD法等形成。
當作為氮化絕緣膜25利用電漿CVD法形成氮化矽膜時,使用包含矽的沉積氣體、氮及氨作為原料氣體。藉由作為原料氣體使用少於氮量的氨,在電漿中氨離解而產生活性種。該活性種切斷包含在包含矽的沉積氣體中的矽與氫的接合及氮的三鍵。其結果是,促進矽與氮的接合,可以形成矽與氫的接合少、缺陷少且緻密的氮化矽膜。另一方面,當在原料氣體中對於氮的氨的量多時,包含矽的沉積氣體及氮的分解不進展,矽與氫的接合殘留,從而形成 缺陷增加且較粗的氮化矽膜。由此,在原料氣體中,較佳的是將相對於氨的氮的流量比設定為5以上且50以下,較佳為10以上且50以下。
在此,在電漿CVD設備的處理室中,作為原料氣體使用流量為50sccm的矽烷、流量為5000sccm的氧以及流量為100sccm的氨,將處理室的壓力設定為200Pa,將基板溫度設定為220℃,用27.12MHz的高頻電源向平行平板電極供應1000W的高頻功率,在該條件下藉由電漿CVD法形成厚度為50nm的氮化矽膜。另外,電漿CVD設備是電極面積為6000cm2的平行平板型電漿CVD設備,而將被供應的功率換算為每單位面積的功率(功率密度)的值為1.7×10-1W/cm2
藉由上述製程,可以形成包括絕緣膜23以及氫分子及氨分子的釋放量少的氮化絕緣膜25的保護膜26。
接著,也可以進行加熱處理。該加熱處理的溫度典型地為150℃以上且低於基板的應變點,較佳為200℃以上且450℃以下,更佳為300℃以上且450℃以下。
藉由以上製程,可以在具有氧化物半導體膜的電晶體上形成氫分子及氨分子的釋放量少的氮化絕緣膜。此外,可以製造抑制了電特性的變動且提高了可靠性的電晶體。
注意,本實施方式所示的結構、方法等可以與其他的實施方式及實施例所示的結構、方法等適當地組合而實施。
實施方式2
在本實施方式中,參照圖3A和圖3B說明具有與實施方式1不同的結構的電晶體。本實施方式所示的電晶體3與實施方式1所示的電晶體的不同之處在於:本實施方式所示的電晶體3是頂閘極結構的電晶體。
圖3A和圖3B示出電晶體3的俯視圖及剖面圖。圖3A是電晶體3的俯視圖,圖3B是沿著圖3A的點劃線A-B的剖面圖。另外,在圖3A中,為了明確起見,省略基板31、基底絕緣膜33、電晶體3的構成要素的一部分(例如,絕緣膜37、氮化絕緣膜39等)。
圖3A和圖3B所示的電晶體3包括:形成在基底絕緣膜33上的氧化物半導體膜34;與氧化物半導體膜34接觸的一對電極35;與基底絕緣膜33、氧化物半導體膜34及一對電極35接觸的閘極絕緣膜40;以及隔著閘極絕緣膜40重疊於氧化物半導體膜34的閘極電極41。
設置在本實施方式所示的電晶體3中的閘極絕緣膜40包括絕緣膜37及氮化絕緣膜39。絕緣膜37藉由適當地使用用於實施方式1所示的閘極絕緣膜18的氧化絕緣膜,可以降低氧化物半導體膜34與閘極絕緣膜40之間的介面態。氮化絕緣膜39可以使用如實施方式1的氮化絕緣膜25所示的氮化絕緣膜,即藉由熱脫附譜分析法釋放氫分子小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下及氨分子小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分 子/cm3以下。由於從氮化絕緣膜39釋放出的氫分子量及氨分子量少,所以向包含在電晶體3中的氧化物半導體膜34的氫及氮的移動量少。
由此,從設置在電晶體3中的閘極絕緣膜40向氧化物半導體膜34的氫及氮的移動量少,可以降低氧化物半導體膜34中的氫及氮的濃度。此外,由於作為設置在電晶體3中的閘極絕緣膜設置有氮化絕緣膜39,所以可以抑制水從外部侵入到氧化物半導體膜34。即,可以抑制包含在水中的氫侵入到氧化物半導體膜34。根據上述結果,可以抑制臨界電壓的負向漂移並降低電特性的偏差。此外,可以降低電晶體的源極及汲極的洩漏電流,典型地是關態電流。
以下對電晶體3的其他結構的詳細內容進行說明。
基板31可以適當地使用作為實施方式1所示的基板11舉出的基板。
較佳為使用氧含量超過化學計量組成的氧化絕緣膜形成基底絕緣膜33。氧含量超過化學計量組成的氧化絕緣膜可以進行加熱處理將氧擴散到氧化物半導體膜。作為基底絕緣膜33的典型例子,可以舉出氧化矽、氧氮化矽、氮氧化矽、氧化鎵、氧化鉿、氧化釔、氧化鋁、氧氮化鋁等。
基底絕緣膜33的厚度為50nm以上,較佳為200nm以上且3000nm以下,更佳為300nm以上且1000nm以下。藉由將基底絕緣膜33形成為厚,可以增加基底絕緣 膜33的氧分子釋放量並減少基底絕緣膜33與在後面形成的氧化物半導體膜的介面的介面態。
在此,“藉由加熱使氧的一部分釋放”是指當利用TDS分析法時,換算為氧原子的氧的釋放量為1.0×1018atoms/cm3以上,較佳為3.0×1020atoms/cm3以上。
氧化物半導體膜34可以與實施方式1所示的氧化物半導體膜19同樣地形成。
一對電極35可以與實施方式1所示的一對電極21同樣地形成。另外,藉由使一對電極35的通道寬度方向上的長度比氧化物半導體膜34長,再者使一對電極35覆蓋氧化物半導體膜34的與通道長度方向交叉的端部,由此增加一對電極35與氧化物半導體膜34接觸的面積,可以降低氧化物半導體膜34與一對電極35的接觸電阻,從而可以提高電晶體的通態電流。
此外,在本實施方式中,將一對電極35設置在氧化物半導體膜34與絕緣膜37之間,但是也可以設置在閘極絕緣膜33與氧化物半導體膜34之間。
此外,藉由在閘極絕緣膜40及閘極電極上與實施方式1同樣地設置絕緣膜23及氮化絕緣膜25,進一步可以抑制水從外部侵入到具有氧化物半導體膜的電晶體3。
閘極電極41可以與實施方式1所示的閘極電極15同樣地形成。
接著,參照圖4A至圖4D說明圖3A和圖3B所示的 電晶體的製造方法。
如圖4A所示,在基板31上形成基底絕緣膜33。接著,在基底絕緣膜33上形成氧化物半導體膜34。
基底絕緣膜33藉由濺射法、CVD法等形成。
當利用濺射法形成藉由加熱使氧的一部分脫離的氧化絕緣膜作為基底絕緣膜33時,成膜氣體中的氧量多是較佳的,並且能夠使用氧或氧和稀有氣體的混合氣體等。典型地,成膜氣體的氧濃度較佳為6%以上且100%以下。
另外,在藉由CVD法形成氧化絕緣膜作為基底絕緣膜33的情況下,來源於原料氣體的氫或水有時混入到氧化絕緣膜中。因此,較佳的是在藉由CVD法形成氧化絕緣膜之後進行用於脫氫化或脫水化的加熱處理。
再者,藉由對利用CVD法形成的氧化絕緣膜導入氧,可以增加藉由加熱脫離的氧量。作為對氧化絕緣膜導入氧的方法,可以舉出離子植入法、離子摻雜法、電漿浸沒離子植入法、電漿處理等。
在此,氧化物半導體膜34可以適當地採用與實施方式1所示的氧化物半導體膜19同樣的形成方法。
另外,為了CAAC-OS膜所包含的結晶部的配向,較佳為提高作為氧化物半導體膜的基底絕緣膜的基底絕緣膜33的表面的平坦性。典型地,可以將基底絕緣膜33的平均面粗糙度(Ra)設定為1nm以下、0.3nm以下或0.1nm以下。注意,Ra是將JIS B0601中定義的算術平均粗糙度擴大為三維以使其能夠應用於曲面,可以以“將從基準面 到指定面的偏差的絕對值平均而得的值”表示,以算式(2)定義。
在此,指定面是指成為檢測粗糙度的對象的面,且用座標(x1,y1,f(x1,y1)),(x1,y2,f(x1,y2)),(x2,y1,f(x2,y1)),(x2,y2,f(x2,y2))的4點表示的四角形的區域,S0表示將指定面投影到xy平面上的長方形的面積,Z0表示基準面的高度(指定面的平均高度)。可以利用原子力顯微鏡(AFM:Atomic Force Microscope)來對Ra進行測量。
另外,作為用來提高基底絕緣膜33的表面的平坦性的平坦化處理,可以採用如下處理中的一個或多個:化學機械拋光(Chemical Mechanical Polishing:CMP)處理;乾蝕刻處理;以及對真空處理室中引入例如氬氣體等惰性氣體,並施加以被處理面為陰極的電場,來使表面的微細凹凸平坦化的電漿處理(所謂的反濺射)等。
接著,較佳為進行加熱處理。藉由進行該加熱處理,可以將基底絕緣膜33所包含的氧的一部分擴散到基底絕緣膜33與氧化物半導體膜34的介面附近。其結果,可以降低基底絕緣膜33與氧化物半導體膜34的介面附近的介面態。
加熱處理的溫度典型地為150℃以上且低於基板的應變點,較佳為250℃以上且450℃以下,更佳為300℃以 上且450℃以下。
在氦、氖、氬、氙、氪等稀有氣體或包含氮的惰性氣體氛圍中進行加熱處理。或者,也可以在惰性氣體氛圍中進行加熱之後在氧氛圍中進行加熱。另外,上述惰性氣體氛圍及氧氛圍較佳的是不包含氫、水等。處理時間是3分鐘至24小時。
接著,如圖4B所示,形成一對電極35。一對電極35可以適當地使用與實施方式1所示的一對電極21同樣的形成方法。或者,也可以藉由印刷法或噴墨法形成一對電極35。
接著,如圖4C所示,形成構成閘極絕緣膜40的絕緣膜37及氮化絕緣膜39。
絕緣膜37藉由濺射法、CVD法、蒸鍍法等形成。
氮化絕緣膜39可以與實施方式1所示的氮化絕緣膜25同樣地形成,即藉由熱脫附譜分析法釋放氫分子小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下及氨分子小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下。
接著,如圖4D所示,在閘極絕緣膜40上形成閘極電極41。閘極電極41可以適當地使用與實施方式1所示的閘極電極15同樣的形成方法。
接著,與實施方式1同樣,也可以進行加熱處理。該加熱處理的溫度典型地為150℃以上且低於基板的應變點,較佳為250℃以上且450℃以下,更佳為300℃以上 且450℃以下。
藉由以上製程,可以製造抑制了電特性的變動且提高了可靠性的電晶體。
注意,本實施方式所示的結構、方法等可以與其他的實施方式及實施例所示的結構、方法等適當地組合而實施。
實施方式3
在本實施方式中,參照圖5說明具有與實施方式1及實施方式2不同的結構的電晶體。本實施方式所示的電晶體5具有隔著氧化物半導體膜相對的多個閘極電極。
圖5所示的電晶體5包括:設置在基板11上的閘極電極15;形成在基板11及閘極電極15上的閘極絕緣膜18;隔著閘極絕緣膜18重疊於閘極電極15的氧化物半導體膜19;以及與氧化物半導體膜19接觸的一對電極21。另外,在閘極絕緣膜18、氧化物半導體膜19及一對電極21上形成包括絕緣膜23及氮化絕緣膜25的保護膜26。此外,包括隔著保護膜26重疊於氧化物半導體膜19的閘極電極61。
閘極電極61可以與實施方式1所示的閘極電極15同樣地形成。
本實施方式所示的電晶體5具有隔著氧化物半導體膜19相對的閘極電極15及閘極電極61。藉由對閘極電極15及閘極電極61施加不同的電位,可以控制電晶體5的 臨界電壓。或者,藉由對閘極電極15及閘極電極61施加相同電位,可以增加電晶體5的通態電流。此外,在氧化物半導體膜19與閘極電極61之間設置如下氮化絕緣膜,即藉由熱脫附譜分析法釋放氫分子小於5×1021分子/cm3,較佳為3×1021分子/cm3以下,更佳為1×1021分子/cm3以下及氨分子小於1×1022分子/cm3,較佳為5×1021分子/cm3以下,更佳為1×1021分子/cm3以下,由此可以減少從氮化絕緣膜向氧化物半導體膜19的氫及氮的移動量,並可以降低氧化物半導體膜19中的氫及氮的濃度。此外,由於在氧化物半導體膜19與閘極電極61之間設置氮化絕緣膜25,所以可以抑制水從外部侵入到氧化物半導體膜19。即,可以抑制包含在水中的氫侵入到氧化物半導體膜19。根據上述結果,可以抑制臨界電壓的負向漂移並降低電特性的偏差。
實施方式4
在本實施方式中,參照圖6A和圖6B說明可以抑制氫及氮移動到氧化物半導體膜並減少氧化物半導體膜的氧缺陷的電晶體及保護膜的結構。注意,至於與實施方式1重複的結構,省略其說明。
在使用氧化物半導體的電晶體中,氧化物半導體膜所包含的氧缺陷有可能導致電晶體的電特性劣化。例如,在使用包含氧缺陷的氧化物半導體形成的電晶體中,臨界電壓容易向負方向變動,而容易成為常導通特性。這是因為 起因於氧化物半導體所包含的氧缺陷產生電荷而導致低電阻化的緣故。
另外,當氧化物半導體膜包含氧缺陷時,有如下問題:由於隨時間的變化或偏壓溫度應力測試(以下,也稱為BT(Bias-Temperature)應力測試),電晶體的電特性,典型為臨界電壓的變動量有可能增大。
由此,在本實施方式中,說明抑制了臨界電壓的負向漂移且具有優良的電特性的電晶體及其製造方法。另外,說明可以製造隨時間的變化或光BT應力測試所導致的電特性變動少的可靠性高的電晶體及其製造方法。
圖6A和圖6B示出半導體裝置所具有的電晶體7的俯視圖及剖面圖。圖6A是電晶體7的俯視圖,圖6B是沿著圖6A的點劃線A-B的剖面圖。注意,在圖6A中,為了明確起見,省略基板11、電晶體7的構成要素的一部分(例如,閘極絕緣膜18)、絕緣膜24a、絕緣膜24b、氮化絕緣膜25、平坦化膜27等。
圖6A和圖6B所示的電晶體7包括:設置在基板11上的閘極電極15;形成在基板11及閘極電極15上的閘極絕緣膜18;隔著閘極絕緣膜18重疊於閘極電極15的氧化物半導體膜19;以及與氧化物半導體膜19接觸的一對電極21。另外,在閘極絕緣膜18、氧化物半導體膜19及一對電極21上形成包括絕緣膜24a、絕緣膜24b及氮化絕緣膜25的保護膜28。此外,也可以在保護膜28上設置平坦化膜27。另外,在形成在保護膜28及平坦化膜 27中的開口部30中,也可以設置連接於一對電極21的一個的導電膜29。
在本實施方式所示的電晶體7中,以接觸於氧化物半導體膜19的方式形成有絕緣膜24a。絕緣膜24a是透過氧的氧化絕緣膜。此外,絕緣膜24a也用作後面形成絕緣膜24b時的對氧化物半導體膜19的損傷的緩和膜。
作為透過氧的氧化絕緣膜,可以使用厚度為5nm以上且150nm以下,較佳為5nm以上且50nm以下,更佳為10nm以上且30nm以下的氧化矽膜、氧氮化矽膜等。
此外,較佳的是絕緣膜24a所包含的缺陷少,典型地,藉由ESR測量,在起因於矽的懸空鍵的g=2.001處呈現的信號的自旋密度為3×1017spins/cm3以下,更佳為5.0×1016spins/cm3以下。這是因為若包含在絕緣膜24a中的缺陷密度多,則氧與該缺陷接合,絕緣膜24a中的氧的透過量有可能減少。
此外,較佳的是在絕緣膜24a與氧化物半導體膜19之間的介面缺陷少,典型地,藉由在磁場方向與膜表面平行的狀態下施加磁場的ESR測量,在起因於氧化物半導體膜中的氧缺陷的g=1.93處呈現的信號的自旋密度為1×1017spins/cm3以下,較佳為檢測下限以下的絕緣膜。藉由將起因於氧化物半導體膜19的氧缺陷的自旋密度設定為上述自旋密度以下,在具有氧化物半導體的電晶體的Vg-Id特性中,可以減少汲極電壓不同時的電晶體成為導通狀態的閘極電壓的偏差。
此外,在絕緣膜24a中,從外部進入到絕緣膜24a中的氧不是全都移動到絕緣膜24a的外部,一部分的氧殘留在絕緣膜24a中。此外,在氧進入到絕緣膜24a的同時,包含在絕緣膜24a中的氧移動到絕緣膜24a的外部,而有時在絕緣膜24a中移動氧。
當作為絕緣膜24a形成透過氧的氧化絕緣膜時,可以將從設置在絕緣膜24a上的氧含量超過化學計量組成的氧化絕緣膜脫離的氧經過絕緣膜24a移動到氧化物半導體膜19。
以接觸於絕緣膜24a的方式形成有絕緣膜24b。較佳為使用氧含量超過化學計量組成的氧化絕緣膜形成絕緣膜24b。氧含量超過化學計量組成的氧化絕緣膜藉由加熱使氧的一部分脫離。至於包含比滿足化學計量多的氧的氧化絕緣膜,與實施方式2的基底絕緣膜33同樣,藉由TDS分析測量的換算為氧原子的氧的釋放量為1.0×1018atoms/cm3以上,較佳為3.0×1020atoms/cm3以上。
將安裝在電漿CVD設備的進行了真空排氣的處理室內的基板的溫度保持為180℃以上且400℃以下,較佳為200℃以上且370℃以下,將原料氣體導入處理室將處理室內的壓力設定為30Pa以上且250Pa以下,較佳的是設定為40Pa以上且200Pa以下,並對設置在處理室內的電極供應高頻功率,以上述條件形成氧化矽膜或氧氮化矽膜作為絕緣膜24a。
另外,藉由將相對於包含矽的沉積氣體的氧化氣體量設定為100倍以上,可以減少包含在絕緣膜24a中的氫含量。其結果是,由於可以減少混入到絕緣膜24a的氫量,所以可以抑制電晶體的臨界電壓的負向漂移。
作為絕緣膜24b,可以使用厚度為30nm以上且500nm以下,較佳為50nm以上且400nm以下的氧化矽膜、氧氮化矽膜等。
此外,較佳的是絕緣膜24b所包含的缺陷少,典型地,藉由ESR測量,在起因於矽的懸空鍵的g=2.001處呈現的信號的自旋密度較佳為1×1018spins/cm3以下。此外,由於絕緣膜24b與絕緣膜24a相比離氧化物半導體膜19遠,所以也可以絕緣膜24b的缺陷密度比絕緣膜24a高。
將安裝在電漿CVD設備的進行了真空排氣的處理室內的基板的溫度保持為180℃以上且260℃以下,較佳為180℃以上且240℃以下,將原料氣體導入處理室將處理室內的壓力設定為100Pa以上且250Pa以下,較佳為100Pa以上且200Pa以下,並對設置在處理室內的電極供應0.17W/cm2以上且0.5W/cm2以下,較佳為0.25W/cm2以上且0.35W/cm2以下的高頻功率,以上述條件形成氧化矽膜或氧氮化矽膜作為絕緣膜24b。
當作為絕緣膜24b的成膜條件在上述壓力的處理室中供應上述功率密度的高頻功率時,在電漿中原料氣體的分解效率得到提高,氧自由基增加,原料氣體的氧化進展, 因此絕緣膜24b中的氧含量比化學計量組成多。另一方面,由於在以上述基板溫度形成的膜中矽與氧的接合力弱,所以因在後面的製程中進行的加熱而氧的一部分脫離。其結果是,可以形成包含比滿足化學計量的氧多的氧且藉由加熱氧的一部分發生脫離的氧化絕緣膜。此外,在氧化物半導體膜19上設置有絕緣膜24a。由此,在絕緣膜24b的形成製程中,絕緣膜24a用作對氧化物半導體膜19的損傷的緩和膜。其結果是,在降低對氧化物半導體膜19的損傷的同時,可以使用功率密度高的高頻功率形成絕緣膜24b。
藉由邊加熱邊在絕緣膜24a上形成絕緣膜24b,使氧移動到氧化物半導體膜19,從而可以填充包含在氧化物半導體膜19中的氧缺陷。或者,藉由在絕緣膜24a上形成絕緣膜24b之後進行加熱處理,使氧移動到氧化物半導體膜19,可以填充包含在氧化物半導體膜19中的氧缺陷。其結果是,可以減少包含在氧化物半導體膜中的氧缺陷量。
藉由在氧化物半導體膜19的背通道(在氧化物半導體膜19中與相對於閘極電極15的面相反的面)上隔著透過氧的氧化絕緣膜設置氧含量超過化學計量組成的氧化絕緣膜,可以使氧移動到氧化物半導體膜19的背通道一側,可以減少該區域中的氧缺陷。
此外,在絕緣膜24b的形成製程中,在氧化物半導體膜19不受到損傷的情況下,不設置絕緣膜24a,也可以 只設置氧含量超過化學計量組成的氧化絕緣膜的絕緣膜24b作為保護膜。
在絕緣膜24b上形成有氮化絕緣膜25。藉由設置氮化絕緣膜25,從氮化絕緣膜向氧化物半導體膜19的氫及氨的移動量少,可以降低氧化物半導體膜19中的氫及氮的濃度。此外,由於在電晶體7上設置有氮化絕緣膜25,所以可以抑制水從外部侵入到氧化物半導體膜19。即,可以抑制包含在水中的氫侵入到氧化物半導體膜19。此外,當氮化絕緣膜25的氧阻擋性高時,可以抑制包含在絕緣膜24b中的氧移動到外部,而可以使包含在絕緣膜24b中的氧移動到氧化物半導體膜19,因此是較佳的。根據上述結果,可以抑制臨界電壓的負向漂移並降低電特性的偏差。此外,可以降低電晶體的源極及汲極的洩漏電流,典型地是關態電流。另外,可以抑制隨時間的變化或光BT應力測試所導致的電特性變動。
平坦化膜27可以使用丙烯酸樹脂、環氧樹脂、苯並環丁烯樹脂、聚醯亞胺、聚醯胺等有機材料。另外,除了上述有機材料之外,還可以使用矽氧烷類樹脂等。另外,可以藉由層疊多個由這些材料形成的絕緣膜,來形成平坦化膜。
由於用於平坦化膜27的有機材料與無機絕緣膜相比包含水或氣體,所以有時因加熱處理而該水或氣體移動到氧化物半導體膜。此外,容易透過來自外部的水。由此,當形成平坦化膜27時,因上述水或氣體而產生具有氧化 物半導體膜的電晶體的電特性變動,有可能降低電晶體的可靠性。
於是,如圖6A和圖6B的電晶體7所示,在電晶體7與平坦化膜27之間較佳為設置用作抑制水的侵入的氮化絕緣膜25。
此外,藉由在絕緣膜24b與平坦化膜27之間設置氮化絕緣膜25,提高氮化絕緣膜25與平坦化膜27的密接性,所以是較佳的。
導電膜29可以適當地使用用於一對電極21的材料。另外,導電膜29也可以使用包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦錫氧化物(以下,稱為ITO)、銦鋅氧化物、包含氧化矽的銦錫氧化物等透光導電材料。
另外,也可以使用氧含量超過化學計量組成的氧化絕緣膜作為閘極絕緣膜18。藉由作為閘極絕緣膜18使用氧含量超過化學計量組成的氧化絕緣膜,可以減低氧化物半導體膜19與閘極絕緣膜18之間的介面的介面態,而可以降低臨界電壓的負向漂移及電晶體的電特性的偏差。
此外,如實施方式1的圖2C的製程所示那樣,在氧化物半導體膜19上形成一對電極21之後,將氧化物半導體膜19暴露於產生在氧氛圍中的電漿,向氧化物半導體膜19供應氧,也可以形成氧缺陷少的氧化物半導體膜。作為氧氛圍,可以舉出氧、臭氧、一氧化二氮、二氧化氮等。再者,在電漿處理中,較佳的是將氧化物半導體膜 19暴露於在對基板11一側不施加偏壓的狀態下產生的電漿。其結果是,氧化物半導體膜19不受到損傷,且可以供應氧,而可以減少包含在氧化物半導體膜19中的氧缺陷量。此外,藉由形成一對電極21時的蝕刻處理可以去除殘留在氧化物半導體膜19的表面上的雜質例如氟、氯等鹵素。
藉由以上製程,可以製造抑制了電特性的變動且提高了可靠性的電晶體。另外,可以製造隨時間的變化或光BT應力測試所導致的電特性變動少,典型的是臨界電壓的變動少的可靠性高的電晶體。
注意,本實施方式所示的結構、方法等可以與其他的實施方式及實施例所示的結構、方法等適當地組合而實施。
實施方式5
在本實施方式中,參照圖7A和圖7B說明與實施方式2不同的閘極絕緣膜的結構。
圖7A和圖7B示出半導體裝置所具有的電晶體9的俯視圖及剖面圖。圖7A是電晶體9的俯視圖,圖7B是沿著圖7A的點劃線A-B的剖面圖。注意,在圖7A中,為了明確起見,省略基板31、基底絕緣膜33、電晶體9的構成要素的一部分(例如,絕緣膜38a、絕緣膜38b、氮化絕緣膜39)、平坦化膜43等。
圖7A和圖7B所示的電晶體9具有形成在基底絕緣 膜33上的氧化物半導體膜34、接觸於氧化物半導體膜34的一對電極35。此外,電晶體9具有包括絕緣膜38a、絕緣膜38b及氮化絕緣膜39的閘極絕緣膜42、隔著閘極絕緣膜42重疊於氧化物半導體膜34的閘極電極41。此外,也可以具有覆蓋閘極絕緣膜42及閘極電極41的平坦化膜43。此外,在閘極絕緣膜42及平坦化膜43中的開口部47中,也可以具有一對電極35的一方的導電膜45。
在本實施方式所示的電晶體9中,以接觸於氧化物半導體膜34的方式形成有絕緣膜38a。絕緣膜38a是透過氧的氧化絕緣膜。絕緣膜38a可以適當地使用實施方式4所示的絕緣膜24a。
當作為絕緣膜38a形成透過氧的氧化絕緣膜時,可以將從設置在絕緣膜38a上的氧含量超過化學計量組成的氧化絕緣膜脫離的氧經過絕緣膜38a移動到氧化物半導體膜34。
以接觸於絕緣膜38a的方式形成絕緣膜38b。絕緣膜38b為氧含量超過化學計量組成的氧化絕緣膜,可以適當地使用實施方式4所示的絕緣膜24b。
藉由邊加熱在絕緣膜38a上邊形成絕緣膜38b,使氧移動到氧化物半導體膜34,從而可以填充包含在氧化物半導體膜34中的氧缺陷。或者,藉由在絕緣膜38a上形成絕緣膜38b之後進行加熱處理,使氧移動到氧化物半導體膜34,可以填充包含在氧化物半導體膜34中的氧缺 陷。其結果是,可以減少包含在氧化物半導體膜中的氧缺陷量。
藉由作為閘極絕緣膜使用缺陷少的絕緣膜,可以降低臨界電壓的負向漂移及電晶體的電特性的偏差。
此外,在絕緣膜38b的形成製程中,在氧化物半導體膜34不受到損傷的情況下,不設置絕緣膜38a,也可以只設置藉由加熱氧的一部分發生脫離的氧化絕緣膜的絕緣膜38b。
在絕緣膜38b上形成有氮化絕緣膜39。藉由設置氮化絕緣膜39,從氮化絕緣膜向氧化物半導體膜34的氫及氨的移動量少,可以降低氧化物半導體膜34中的氫及氮的濃度。此外,由於在電晶體9上設置有氮化絕緣膜39,所以可以抑制水從外部侵入到氧化物半導體膜34。即,可以抑制包含在水中的氫侵入到氧化物半導體膜34。此外,由於氮化絕緣膜39的氧阻擋性高,可以抑制包含在絕緣膜38b中的氧移動到外部,可以使包含在絕緣膜38b中的氧移動到氧化物半導體膜34,因此是較佳的。根據上述結果,可以抑制臨界電壓的負向漂移並降低電特性的偏差。此外,可以降低電晶體的源極及汲極的洩漏電流,典型地是關態電流。另外,可以抑制隨時間的變化或光BT應力測試所導致的電特性變動。
作為平坦化膜43,可以適當地使用實施方式4所示的平坦化膜27的材料。
此外,藉由在絕緣膜38b與平坦化膜43之間設置氮 化絕緣膜39,提高氮化絕緣膜39與平坦化膜43的密接性,所以是較佳的。
作為導電膜45,可以適當地使用實施方式4所示的導電膜29的材料。
此外,與實施方式4同樣地,在實施方式2的圖4B的製程所示的在氧化物半導體膜34上形成一對電極35之後,將氧化物半導體膜34暴露於產生在氧氛圍中的電漿,向氧化物半導體膜34供應氧,也可以形成氧缺陷少的氧化物半導體膜。其結果是,可以向氧化物半導體膜34供應氧,從而可以減少包含在氧化物半導體膜34中的氧缺陷量。
藉由以上製程,可以製造抑制了電特性的變動且提高了可靠性的電晶體。另外,可以製造隨時間的變化或光BT應力測試所導致的電特性變動少,典型的是臨界電壓的變動少的可靠性高的電晶體。
注意,本實施方式所示的結構、方法等可以與其他的實施方式及實施例所示的結構、方法等適當地組合而實施。
實施方式6
藉由使用上述實施方式所例示的電晶體可以製造具有顯示功能的半導體裝置(也稱為顯示裝置)。此外,藉由將包括電晶體的驅動電路的一部分或全部與像素部一起形成在同一個基板上,可以形成系統整合型面板(system- on-panel)。在本實施方式中,參照圖8A至圖11C說明使用上述實施方式所示的電晶體的顯示裝置的例子。此外,圖9A、圖9B及圖10是示出沿圖8B中的M-N點劃線的剖面結構的剖面圖。
在圖8A中,以圍繞設置在第一基板901上的像素部902的方式設置有密封材料905,並且使用第二基板906進行密封。在圖8A中,在第一基板901上的與由密封材料905圍繞的區域不同的區域中安裝有使用單晶半導體或多晶半導體形成在另行準備的基板上的信號線驅動電路903及掃描線驅動電路904。此外,供應到信號線驅動電路903、掃描線驅動電路904或者像素部902的各種信號及電位藉由FPC(Flexible printed circuit:撓性印刷電路)918a、FPC918b供應。
在圖8B和圖8C中,以圍繞設置在第一基板901上的像素部902和掃描線驅動電路904的方式設置有密封材料905。此外,在像素部902和掃描線驅動電路904上設置有第二基板906。因此,像素部902及掃描線驅動電路904與顯示元件一起由第一基板901、密封材料905以及第二基板906密封。在圖8B和圖8C中,在第一基板901上的與由密封材料905圍繞的區域不同的區域中安裝有使用單晶半導體或多晶半導體形成在另行準備的基板上的信號線驅動電路903。在圖8B和圖8C中,供應到信號線驅動電路903、掃描線驅動電路904或者像素部902的各種信號及電位由FPC918供應。
此外,圖8B和圖8C示出另行形成信號線驅動電路903並且將其安裝到第一基板901的例子,但是不侷限於該結構。既可以另行形成掃描線驅動電路並進行安裝,又可以僅另行形成信號線驅動電路的一部分或者掃描線驅動電路的一部分並進行安裝。
另外,對另行形成的驅動電路的連接方法沒有特別的限制,而可以採用COG(Chip On Glass:玻璃覆晶封裝)方法、打線接合方法或者TAB(Tape Automated Bonding:捲帶式自動接合)方法等。圖8A是藉由COG方法安裝信號線驅動電路903、掃描線驅動電路904的例子,圖8B是藉由COG方法安裝信號線驅動電路903的例子,而圖8C是藉由TAB方法安裝信號線驅動電路903的例子。
此外,顯示裝置包括顯示元件為密封狀態的面板和在該面板中安裝有IC諸如控制器等的模組。
注意,本說明書中的顯示裝置是指影像顯示裝置、顯示裝置或光源(包括照明設備)。另外,顯示裝置還包括:安裝有諸如FPC或TCP的連接器的模組;在TCP的端部設置有印刷線路板的模組;或者藉由COG方式將IC(積體電路)直接安裝到顯示元件的模組。
此外,設置在第一基板上的像素部及掃描線驅動電路具有多個電晶體,可以應用上述實施方式所示的電晶體。
作為設置在顯示裝置中的顯示元件,可以使用液晶元件(也稱為液晶顯示元件)、發光元件(也稱為發光顯示 元件)。發光元件將由電流或電壓控制亮度的元件包括在其範疇內,明確而言,包括無機EL(Electro Luminescence:電致發光)元件、有機EL元件等。此外,也可以應用電子墨水等由於電作用而改變對比度的顯示媒介。
圖9A所示的顯示裝置包括連接端子電極915及端子電極916,連接端子電極915及端子電極916藉由各向異性導電劑919電連接到FPC918所具有的端子。
連接端子電極915由與第一電極930相同的導電膜形成,並且,端子電極916由與電晶體910、電晶體911的一對電極相同的導電膜形成。
圖9B所示的顯示裝置包括連接端子電極915a、915b及端子電極916,連接端子電極915a、915b及端子電極916藉由各向異性導電劑919電連接到FPC918所具有的端子。
連接端子電極915a由與第一電極930相同的導電膜形成,連接端子電極915b由與第二電極941相同的導電膜形成,並且,端子電極916由與電晶體910、電晶體911的一對電極相同的導電膜形成。
此外,如圖10所示,半導體裝置包括連接端子電極955及端子電極916,連接端子電極955及端子電極916藉由各向異性導電劑919電連接到FPC918所具有的端子。
連接端子電極955由與第二電極951相同的導電膜形 成,並且,端子電極916由與電晶體910、電晶體911的一對電極相同的導電膜形成。
此外,設置在第一基板901上的像素部902和掃描線驅動電路904包括多個電晶體,圖9A、圖9B及圖10例示包括在像素部902中的電晶體910、包括在掃描線驅動電路904中的電晶體911。在圖9A中,在電晶體910及電晶體911上設置有相當於實施方式1所示的保護膜26或實施方式4所示的保護膜28的絕緣膜924,在圖9B中,在絕緣膜924上還設置有平坦化膜921。此外,絕緣膜923用作基底膜。
在本實施方式中,作為電晶體910、電晶體911可以應用上述實施方式所示的電晶體。
此外,在圖10中,示出在絕緣膜924上的與用於驅動電路的電晶體911的氧化物半導體膜的通道形成區重疊的位置設置有導電膜917的例子。在本實施方式中,由與第一電極930相同的層形成導電膜917。藉由將導電膜917設置在與氧化物半導體膜的通道形成區重疊的位置,可以進一步降低BT應力測試前後的電晶體911的臨界電壓的變動量。此外,導電膜917的電位既可以與電晶體911的閘極電極的電位相同,又可以不同,並且,還可以將導電膜用作第二閘極電極。此外,導電膜917的電位也可以是GND、0V或浮動狀態。
此外,導電膜917還具有遮蔽外部的電場的功能。就是說,導電膜917還具有不使外部的電場作用於內部(包 括電晶體的電路部)的功能(尤其是,遮蔽靜電的靜電遮蔽功能)。藉由利用導電膜917的遮蔽功能,可以防止由於靜電等外部的電場的影響而使電晶體的電特性變動。導電膜917可以用於上述實施方式所示的任何電晶體。
設置在像素部902中的電晶體910與顯示元件電連接,而構成顯示面板。顯示元件只要能夠進行顯示就沒有特別的限制,而可以使用各種各樣的顯示元件。
關於對顯示元件施加電壓的第一電極及第二電極(也稱為像素電極、共用電極、反電極等),可以根據取出光的方向、設置電極的地方以及電極的圖案結構選擇透光性或反射性。
第一電極930、第二電極931、第二電極941也可以使用包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦錫氧化物(以下,稱為ITO)、銦鋅氧化物、包含氧化矽的銦錫氧化物等透光導電材料。
此外,第一電極930、第二電極931、第二電極941可以使用鎢(W)、鉬(Mo)、鋯(Zr)、鉿(Hf)、釩(V)、鈮(Nb)、鉭(Ta)、鉻(Cr)、鈷(Co)、鎳(Ni)、鈦(Ti)、鉑(Pt)、鋁(Al)、銅(Cu)、銀(Ag)等的金屬、其合金或者其氮化物中的一種或多種來形成。
此外,第一電極930、第二電極931、第二電極941可以使用包括導電高分子(也稱為導電聚合體)的導電組 成物來形成。作為導電高分子,可以使用所謂的π電子共軛類導電高分子。例如,可以舉出聚苯胺或其衍生物、聚吡咯或其衍生物、聚噻吩或其衍生物、或者由苯胺、吡咯和噻吩中的兩種以上構成的共聚物或其衍生物等。
圖9A和圖9B示出作為顯示元件使用液晶元件的液晶顯示裝置的例子。圖9A是採用垂直電場方式的例子。
在圖9A中,作為顯示元件的液晶元件913包括第一電極930、第二電極931以及液晶層908。另外,以夾持液晶層908的方式設置有用作配向膜的絕緣膜932、絕緣膜933。此外,第二電極931設置在第二基板906一側,並且,第一電極930和第二電極931隔著液晶層908重疊。
圖9B是作為水平電場方式的一個例子採用FFS(Fringe Field Switching:邊緣電場轉換)模式的例子。
在圖9B中,作為顯示元件的液晶元件943包括形成在平坦化膜921上的第一電極930、第二電極941以及液晶層908。第二電極941用作共用電極。在第一電極930與第二電極941之間設置有絕緣膜944。絕緣膜944使用氮化矽膜形成。另外,以夾持液晶層908的方式設置有用作配向膜的絕緣膜932、絕緣膜933。
此外,間隔物935是藉由對絕緣膜選擇性地進行蝕刻而得到的柱狀間隔物,並且它是為控制第一電極930與第二電極931之間的間隔(單元間隙)而設置的。此外,也可以使用球狀間隔物。
當作為顯示元件使用液晶元件時,可以使用熱致液晶、低分子液晶、高分子液晶、高分子分散型液晶、鐵電液晶、反鐵電液晶等。上述液晶材料根據條件呈現膽固醇相、近晶相、立方相、手性向列相、各向同性相等。
另外,也可以使用將不使用配向膜的呈現藍相的液晶。藍相是液晶相的一種,是指當使膽固醇相液晶的溫度上升時從膽固醇相轉變到各向同性相之前出現的相。由於藍相只出現在較窄的溫度範圍內,所以為了改善溫度範圍而將混合有手性試劑的液晶組成物用於液晶層。由於包含呈現藍相的液晶和手性試劑的液晶組成物的回應速度快,即為1msec以下,並且其具有光學各向同性,所以不需要配向處理,並且視角依賴性小。另外,由於不需要設置配向膜而不需要摩擦處理,因此可以防止由於摩擦處理而引起的靜電破壞,並可以降低製程中的液晶顯示裝置的故障、破損。從而可以提高液晶顯示裝置的生產率。
第一基板901和第二基板906由密封材料925固定。作為密封材料925,可以使用熱固性樹脂或光固化樹脂等有機樹脂。
此外,在圖9A所示的液晶顯示裝置中,密封材料925接觸於閘極絕緣膜922,且平坦化膜921設置在密封材料925的內側。此外,閘極絕緣膜922層疊氮化矽膜及氧氮化矽膜形成。此外,較佳的是當對絕緣膜924選擇性地進行蝕刻時,對閘極絕緣膜922的上層的氧氮化矽膜進行蝕刻,使氮化矽膜露出。其結果是,密封材料925與形 成在閘極絕緣膜922中的氮化矽膜接觸,而可以抑制來自外部的水侵入到密封材料925的內部。
此外,在圖9B所示的液晶顯示裝置中,密封材料925接觸於絕緣膜924。由於平坦化膜921設置在密封材料925的內側且密封材料925與絕緣膜924的表面上的氮化矽膜接觸,所以可以抑制來自外部的水侵入到密封材料925的內部。
考慮到配置在像素部中的電晶體的洩漏電流等而以能夠在規定的期間中保持電荷的方式設定設置在液晶顯示裝置中的儲存電容器的大小。藉由使用具有高純度氧化物半導體膜的電晶體,設置具有各像素中的液晶電容的三分之一以下,較佳為五分之一以下的電容的大小的儲存電容器,就足夠了,所以可以提高像素中的孔徑比。
此外,在顯示裝置中,適當地設置黑矩陣(遮光膜)、偏振構件、相位差構件、抗反射構件等的光學構件(光學基板)等。例如,也可以使用利用偏振基板以及相位差基板的圓偏振。此外,作為光源,也可以使用背光、側光燈等。
此外,作為像素部中的顯示方式,可以採用逐行掃描方式或隔行掃描方式等。另外,作為當進行彩色顯示時在像素中控制的顏色因素,不侷限於RGB(R表示紅色,G表示綠色,B表示藍色)這三種顏色。例如,也可以採用RGBW(W表示白色)或對RGB追加黃色(yellow)、青色(cyan)、洋紅色(magenta)等中的一種顏色以上的 顏色。另外,也可以按每個顏色因素的點使其顯示區的大小不同。但是,本發明不侷限於彩色顯示的顯示裝置,而也可以應用於單色顯示的顯示裝置。
圖11A至圖11C示出在圖9A所示的顯示裝置中與將設置在第二基板906上的第二電極931電連接的公共連接部(焊盤部)形成在第一基板901上的例子。
注意,在此由於其面積尺寸大不相同,所以分別將其稱為像素部中的接觸孔和公共連接部的開口部。另外,在圖9A和圖9B及圖11A至圖11C中,不使用相同的縮尺來圖示像素部902和公共連接部,例如公共連接部的點劃線I-J的長度為500μm左右,而像素部902的電晶體的尺寸小於50μm,雖然實際上公共連接部的面積尺寸是電晶體的10倍以上,但是為了明瞭地示出,而在圖9A和圖9B及圖11A至圖11C中分別改變像素部902和公共連接部的縮尺而進行圖示。
公共連接部配置於與用來黏結第一基板901和第二基板906的密封材料重疊的位置,並且藉由密封材料所包含的導電粒子與第二電極931電連接。或者,在不與密封材料重疊的位置(注意,像素部以外的位置)設置公共連接部,並且,以與公共連接部重疊的方式將包含導電粒子的膏劑與密封材料另行設置,而與第二電極931電連接。
圖11A是公共連接部的剖面圖,並相當於圖11B所示的俯視圖的I-J。
共用電位線975設置在閘極絕緣膜922上並利用與圖 9A和圖9B所示的電晶體910的源極電極971或汲極電極973相同的材料及製程製造。
此外,共用電位線975由絕緣膜924及平坦化膜921覆蓋,絕緣膜924及平坦化膜921在重疊於共用電位線975的位置上具有多個開口部。該開口部在與使電晶體910的源極電極971或汲極電極973與第一電極930連接的接觸孔相同的製程中製造。
此外,共用電位線975及共用電極977在開口部中連接。共用電極977設置在平坦化膜921上,並使用與連接端子電極915、像素部的第一電極930相同的材料及製程製造。
如此,與像素部902的切換元件的製程共同地製造公共連接部。
共用電極977是與包括在密封材料中的導電粒子接觸的電極,並與第二基板906的第二電極931電連接。
此外,如圖11C所示,共用電位線985也可以使用與電晶體910的閘極電極相同的材料及製程製造。
在圖11C所示的公共連接部中,共用電位線985設置在閘極絕緣膜922、絕緣膜924及平坦化膜921的下層,閘極絕緣膜922、絕緣膜924及平坦化膜921在重疊於共用電位線985的位置上具有多個開口部。該開口部在與使電晶體910的源極電極971或汲極電極973與第一電極930連接的接觸孔相同的製程中對絕緣膜924及平坦化膜921進行蝕刻之後,還對閘極絕緣膜922選擇性地進行蝕 刻形成。
此外,共用電位線985及共用電極987在開口部中連接。共用電極987設置在平坦化膜921上,並使用與連接端子電極915、像素部的第一電極930相同的材料及製程製造。
此外,在圖9B所示的FFS模式的液晶顯示裝置中,共用電極977、987分別與第二電極941連接。
作為顯示裝置所包括的顯示元件,可以應用利用電致發光的發光元件。利用電致發光的發光元件根據發光材料是有機化合物還是無機化合物被區分,一般地,前者被稱為有機EL元件,而後者被稱為無機EL元件。
在有機EL元件中,藉由對發光元件施加電壓,電子及電洞分別從一對電極注入到包括發光性有機化合物的層,以使電流流過。並且,藉由這些載子(電子及電洞)的重新結合,發光性有機化合物形成激發態,當從該激發態回到基態時發光。由於這種機制,這種發光元件被稱為電流激發型發光元件。
無機EL元件根據其元件結構而分類為分散型無機EL元件和薄膜型無機EL元件。分散型無機EL元件具有發光材料的粒子分散在黏合劑中的發光層,其發光機制是利用施體能階和受體能階的施體-受體重新結合型發光。薄膜型無機EL元件具有發光層夾在介電層之間且該介電層由電極夾住的結構,其發光機制是利用金屬離子的內殼層電子躍遷的定域型發光(localized type light emission)。 在此,作為發光元件使用有機EL元件進行說明。
為了取出發光,使發光元件的一對電極中的至少一個具有透光性即可。並且,在基板上形成電晶體及發光元件,作為發光元件,有:從與基板相反一側的表面取出發光的頂部發射結構的發光元件;從基板一側的表面取出發光的底部發射結構的發光元件;以及從基板一側及與基板相反一側的表面取出發光的雙面發射結構的發光元件,可以應用上述任一種發射結構的發光元件。
圖10示出作為顯示元件使用發光元件的發光裝置的例子。作為顯示元件的發光元件963與設置在像素部902中的電晶體910電連接。另外,發光元件963的結構是第一電極930、發光層961、第二電極931的疊層結構,但是不侷限於所示的結構。根據從發光元件963取出的光的方向等,可以適當地改變發光元件963的結構。
在平坦化膜921與第一電極930之間具有氮化矽膜950。氮化矽膜950接觸於平坦化膜921及絕緣膜924的側面。在氮化矽膜950及第一電極930的端部上具有分隔壁960。分隔壁960使用有機絕緣材料或無機絕緣材料形成。尤其是,較佳為使用感光樹脂材料,在第一電極930上形成開口部,並且將該開口部的側壁形成為具有連續曲率的傾斜面。
發光層961可以由單層構成,也可以由多個層的疊層構成。
為了防止氧、氫、水分、二氧化碳等侵入到發光元件 963中,也可以在第二電極931及分隔壁960上形成保護層。作為保護層,可以形成氮化矽、氮氧化矽、氧化鋁、氮化鋁、氧氮化鋁、氮氧化鋁、DLC膜等。此外,在由第一基板901、第二基板906及密封材料936密封的空間中設置有填充材料964並被密封。如此,為了不暴露於外部氣體,較佳為使用氣密性高且脫氣少的保護薄膜(黏合薄膜、紫外線固化樹脂薄膜等)、覆蓋材料封裝(封入)。
作為密封材料936,可以使用熱固性樹脂或光固化樹脂等有機樹脂或者包括低熔點玻璃的玻璃粉等。玻璃粉對水或氧等的雜質具有高阻擋性,所以是較佳的。此外,當作為密封材料936使用玻璃粉時,如圖10所示,藉由在氮化矽膜950上設置玻璃粉,可以提高氮化矽膜950及玻璃粉的密接性並防止水從外部侵入到密封材料936的內部。
作為填充材料964,除了氮或氬等惰性氣體以外,也可以使用紫外線固化樹脂或熱固性樹脂,例如可以使用PVC(聚氯乙烯)、丙烯酸樹脂、聚醯亞胺、環氧樹脂、矽酮樹脂、PVB(聚乙烯醇縮丁醛)或EVA(乙烯-醋酸乙烯酯)。例如,作為填充材料使用氮,即可。
另外,如果需要,則也可以在發光元件的射出表面上適當地設置諸如偏光板或者圓偏光板(包括橢圓偏光板)、相位差板(λ/4板,λ/2板)、濾色片等的光學薄膜。此外,也可以在偏光板或者圓偏光板上設置防反射膜。例如,可以進行抗眩光處理,該處理是利用表面的凹 凸來擴散反射光而可以降低眩光的處理。
此外,作為顯示裝置,也可以提供驅動電子墨水的電子紙。電子紙也稱為電泳顯示裝置(電泳顯示器),並具有如下優點:與紙同樣的易讀性;其耗電量比其他顯示裝置的耗電量低;形狀薄且輕。
此外,由於電晶體容易被靜電等損壞,所以較佳為設置用來保護驅動電路的保護電路。保護電路較佳為使用非線性元件構成。
如上所述,藉由應用上述實施方式所示的電晶體,可以提供具有顯示功能的可靠性高的半導體裝置。
本實施方式可以與其他實施方式所記載的結構適當地組合而實施。
實施方式7
藉由使用實施方式1至實施方式6中的任一個所示的電晶體,可以製造具有讀取目標物的資訊的影像感測器功能的半導體裝置。
圖12A示出具有影像感測器功能的半導體裝置的一個例子。圖12A是光電感測器的等效電路,而圖12B是示出光電感測器的一部分的剖面圖。
光電二極體602的一個電極電連接到光電二極體重設信號線658,而光電二極體602的另一個電極電連接到電晶體640的閘極。電晶體640的源極和汲極中的一個電連接到光電感測器基準信號線672,而電晶體640的源極和 汲極中的另一個電連接到電晶體656的源極和汲極中的一個。電晶體656的閘極電連接到閘極信號線659,電晶體656的源極和汲極中的另一個電連接到光電感測器輸出信號線671。
注意,在本說明書的電路圖中,為了使使用氧化物半導體膜的電晶體一目了然,將使用氧化物半導體膜的電晶體的符號表示為“OS”。在圖12A中,電晶體640、電晶體656可以應用實施方式1至實施方式6中的任一個所示的電晶體,是使用氧化物半導體膜的電晶體。在本實施方式中示出應用具有與實施方式4所示的電晶體7相同的結構的電晶體的例子。
圖12B是示出光電感測器中的光電二極體602和電晶體640的剖面圖,其中在具有絕緣表面的基板601(元件基板)上設置有用作感測器的光電二極體602和電晶體640。藉由使用黏合層608,在光電二極體602和電晶體640上設置有基板613。
在電晶體640上設置有絕緣膜632、平坦化膜633以及平坦化膜634。光電二極體602具有:形成在平坦化膜633上的電極641b;在電極641b上依次層疊的第一半導體膜606a、第二半導體膜606b、第三半導體膜606c;設置在平坦化膜634上的藉由第一半導體膜至第三半導體膜與電極641b電連接的電極642;以及設置在與電極641b同樣的層中的與電極642電連接的電極641a。
電極641b與形成在平坦化膜634中的導電膜643電 連接,並且電極642藉由電極641a與導電膜645電連接。導電膜645與電晶體640的閘極電極電連接,並且光電二極體602與電晶體640電連接。
在此,例示出一種pin型光電二極體,其中層疊用作第一半導體膜606a的具有p型導電型的半導體膜、用作第二半導體膜606b的高電阻的半導體膜(i型半導體膜)、用作第三半導體膜606c的具有n型導電型的半導體膜。
第一半導體膜606a是p型半導體膜,而可以由包含賦予p型的雜質元素的非晶矽膜形成。使用包含屬於週期表中的第13族的雜質元素(例如,硼(B))的半導體材料氣體藉由電漿CVD法來形成第一半導體膜606a。作為半導體材料氣體,可以使用矽烷(SiH4)。另外,可以使用Si2H6、SiH2Cl2、SiHCl3、SiCl4、SiF4等。另外,也可以使用如下方法:在形成不包含雜質元素的非晶矽膜之後,使用擴散法或離子植入法將雜質元素導入到該非晶矽膜。較佳的是在使用離子植入法等導入雜質元素之後進行加熱等來使雜質元素擴散。在此情況下,作為形成非晶矽膜的方法,可以使用LPCVD法、氣相生長法或濺射法等。較佳的是將第一半導體膜606a的厚度設定為10nm以上且50nm以下。
第二半導體膜606b是i型半導體膜(本質半導體膜),由非晶矽膜形成。為了形成第二半導體膜606b,藉由電漿CVD法使用半導體材料氣體來形成非晶矽膜。 作為半導體材料氣體,可以使用矽烷(SiH4)。或者,也可以使用Si2H6、SiH2Cl2、SiHCl3、SiCl4或SiF4等。也可以藉由LPCVD法、氣相生長法、濺射法等形成第二半導體膜606b。較佳的是將第二半導體膜606b的厚度設定為200nm以上且1000nm以下。
第三半導體膜606c是n型半導體膜,由包含賦予n型的雜質元素的非晶矽膜形成。使用包含屬於週期表中的第15族的雜質元素(例如,磷(P))的半導體材料氣體藉由電漿CVD法形成第三半導體膜606c。作為半導體材料氣體,可以使用矽烷(SiH4)。或者,也可以使用Si2H6、SiH2Cl2、SiHCl3、SiCl4或SiF4等。另外,也可以使用如下方法:在形成不包含雜質元素的非晶矽膜之後,使用擴散法或離子植入法將雜質元素導入到該非晶矽膜。較佳的是在使用離子植入法等導入雜質元素之後進行加熱等來使雜質元素擴散。在此情況下,作為形成非晶矽膜的方法,可以使用LPCVD法、氣相生長法或濺射法等。較佳的是將第三半導體膜606c的厚度設定為20nm以上且200nm以下。
此外,第一半導體膜606a、第二半導體膜606b以及第三半導體膜606c也可以不使用非晶半導體形成,而使用多晶半導體或微晶半導體(Semi Amorphous Semiconductor:SAS)形成。
此外,由於藉由光電效應生成的電洞的遷移率低於電子的遷移率,因此當將p型半導體膜側的表面用作光接收 面時,pin型光電二極體具有較好的特性。在此示出將光電二極體602從形成有pin型光電二極體的基板601的面接收的光轉換為電信號的例子。此外,來自其導電型與用作光接收面的半導體膜一側相反的半導體膜一側的光是干擾光,因此,電極較佳為使用具有遮光性的導電膜。另外,也可以將n型半導體膜一側的表面用作光接收面。
藉由使用絕緣材料且根據其材料使用濺射法、電漿CVD法、旋塗法、浸漬法、噴塗法、液滴噴射法(噴墨法等)、絲網印刷、膠版印刷等,來可以形成絕緣膜632、平坦化膜633、平坦化膜634。
作為平坦化膜633、634,例如可以使用聚醯亞胺樹脂、丙烯酸樹脂、苯並環丁烯類樹脂、聚醯胺樹脂、環氧樹脂等具有耐熱性的有機絕緣材料。此外,除了上述有機絕緣材料以外,還可以使用低介電常數材料(low-k材料)、矽氧烷類樹脂、PSG(磷矽玻璃)、BPSG(硼磷矽玻璃)等的單層或疊層。
藉由檢測入射到光電二極體602的光,可以讀取檢測目標的資訊。另外,在讀取檢測目標的資訊時,可以使用背光等的光源。
本實施方式所示的結構、方法等可以與其他實施方式所示的結構、方法等適當地組合而實施。
實施方式8
本說明書所公開的半導體裝置可以應用於各種電子裝 置(也包括遊戲機)。作為電子裝置,可以舉出電視機(也稱為電視或電視接收機)、用於電腦等的顯示器、影像拍攝裝置諸如數位相機及數位攝影機、數位相框、行動電話機、可攜式遊戲機、可攜式資訊終端、音頻再生裝置、遊戲機(彈珠機(pachinko machine)或投幣機(slot machine)等)、外殼遊戲機。圖13A至圖13C示出上述電子裝置的具體例子。
圖13A示出具有顯示部的桌子9000。在桌子9000中,外殼9001組裝有顯示部9003,利用顯示部9003可以顯示影像。另外,示出利用四個桌腿9002支撐外殼9001的結構。另外,外殼9001具有用於供應電力的電源供應線9005。
可以將上述實施方式中任一個所示的半導體裝置用於顯示部9003,由此可以對電子裝置賦予高可靠性。
顯示部9003具有觸屏輸入功能,藉由用手指等按觸顯示於桌子9000的顯示部9003中的顯示按鈕9004來可以進行屏面操作或資訊輸入,並且顯示部9003也可以用作如下控制裝置,即藉由使其具有能夠與其他家電產品進行通信的功能或能夠控制其他家電產品的功能,而藉由屏面操作控制其他家電產品。例如,藉由使用實施方式7所示的具有影像感測器功能的半導體裝置,可以使顯示部9003具有觸屏輸入功能。
另外,利用設置於外殼9001的鉸鏈也可以將顯示部9003的屏面以垂直於地板的方式立起來,從而也可以將 桌子用作電視機。雖然當在小房間裡設置大屏面的電視機時自由使用的空間變小,但是若在桌子內安裝有顯示部則可以有效地利用房間的空間。
圖13B示出電視機9100。在電視機9100中,外殼9101組裝有顯示部9103,並且利用顯示部9103可以顯示影像。此外,在此示出利用支架9105支撐外殼9101的結構。
藉由利用外殼9101所具備的操作開關、另外提供的遙控器9110,可以進行電視機9100的操作。藉由利用遙控器9110所具備的操作鍵9109,可以進行頻道及音量的操作,並可以對在顯示部9103上顯示的影像進行操作。此外,也可以採用在遙控器9110中設置顯示從該遙控器9110輸出的資訊的顯示部9107的結構。
圖13B所示的電視機9100具備接收機及數據機等。電視機9100可以利用接收機接收一般的電視廣播。再者,電視機9100藉由數據機連接到有線或無線方式的通信網路,也可以進行單向(從發送者到接收者)或雙向(發送者和接收者之間或接收者之間等)的資訊通信。
可以將上述實施方式中任一個所示的半導體裝置用於顯示部9103、9107,而能夠對電視機及遙控器賦予高可靠性。
圖13C示出電腦,該電腦包括主體9201、外殼9202、顯示部9203、鍵盤9204、外部連接埠9205、指向裝置9206等。
可以將上述實施方式中任一個所示的半導體裝置用於顯示部9203,而能夠對電腦賦予高可靠性。
圖14A和圖14B是能夠折疊的平板終端。圖14A是打開的狀態,並且平板終端包括外殼9630、顯示部9631a、顯示部9631b、顯示模式切換開關9034、電源開關9035、省電模式切換開關9036、卡子9033以及操作開關9038。
可以將上述實施方式中任一個所示的半導體裝置用於顯示部9631a、9631b,而能夠實現可靠性高的平板終端。
在顯示部9631a中,可以將其一部分用作觸控式螢幕的區域9632a,並且可以藉由按觸所顯示的操作鍵9638來輸入資料。此外,作為一個例子在此示出:顯示部9631a的一半只具有顯示的功能,並且另一半具有觸控式螢幕的功能,但是不侷限於該結構。也可以採用顯示部9631a的全部區域具有觸控式螢幕的功能的結構。例如,可以使顯示部9631a的整個面顯示鍵盤按鈕來將其用作觸控式螢幕,並且將顯示部9631b用作顯示幕面。
此外,顯示部9631b也與顯示部9631a同樣,可以將其一部分用作觸控式螢幕的區域9632b。此外,藉由使用手指或觸控筆等按觸觸控式螢幕的顯示鍵盤顯示切換按鈕9639的位置,可以在顯示部9631b顯示鍵盤按鈕。
此外,也可以對觸控式螢幕的區域9632a和觸控式螢幕的區域9632b同時進行按觸輸入。
另外,顯示模式切換開關9034能夠進行豎屏顯示和橫屏顯示等顯示的方向的切換以及黑白顯示或彩色顯示等的切換等。根據內置於平板終端中的光感測器所檢測的使用時的外光的光量,省電模式切換開關9036可以將顯示的亮度設定為最適合的亮度。平板終端除了光感測器以外還可以內置陀螺儀和加速度感測器等檢測傾斜度的感測器等的其他檢測裝置。
此外,圖14A示出顯示部9631b的顯示面積與顯示部9631a的顯示面積相同的例子,但是不侷限於此,一方的尺寸和另一方的尺寸可以不同,並且它們的顯示品質也可以不同。例如顯示部9631a和顯示部9631b中的一方可以進行比另一方更高精細的顯示。
圖14B是合上的狀態,並且平板終端包括外殼9630、太陽能電池9633、充放電控制電路9634。此外,在圖14B中,作為充放電控制電路9634的一個例子示出具有電池9635和DCDC轉換器9636的結構。
此外,平板終端可以折疊,因此不使用時可以合上外殼9630。因此,可以保護顯示部9631a和顯示部9631b,而可以提供一種具有良好的耐久性且從長期使用的觀點來看具有良好的可靠性的平板終端。
此外,圖14A和圖14B所示的平板終端還可以具有如下功能:顯示各種各樣的資訊(靜態影像、動態影像、文字影像等);將日曆、日期或時刻等顯示在顯示部上;對顯示在顯示部上的資訊進行操作或編輯的觸摸輸入;藉 由各種各樣的軟體(程式)控制處理等。
藉由利用安裝在平板終端的表面上的太陽能電池9633,可以將電力供應到觸控式螢幕、顯示部或影像信號處理部等。注意,太陽能電池9633可以設置在外殼9630的一面或兩面,因此可以進行高效的電池9635的充電。另外,當作為電池9635使用鋰離子電池時,有可以實現小型化等的優點。
另外,參照圖14C所示的方塊圖對圖14B所示的充放電控制電路9634的結構和工作進行說明。圖14C示出太陽能電池9633、電池9635、DCDC轉換器9636、轉換器9637、開關SW1至SW3以及顯示部9631,電池9635、DCDC轉換器9636、轉換器9637、開關SW1至SW3對應於圖14B所示的充放電控制電路9634。
首先,說明在利用外光使太陽能電池9633發電時的工作的例子。使用DCDC轉換器9636對太陽能電池所產生的電力進行升壓或降壓以使它成為用來對電池9635進行充電的電壓。並且,當利用來自太陽能電池9633的電力使顯示部9631工作時使開關SW1導通,並且,利用轉換器9637將其升壓或降壓到顯示部9631所需要的電壓。另外,當不進行顯示部9631中的顯示時,可以採用使SW1截止且使SW2導通來對電池9635進行充電的結構。
注意,作為發電單元的一個例子示出太陽能電池9633,但是不侷限於此,也可以使用壓電元件(piezoelectric element)或熱電轉換元件(珀耳帖元件 (Peltier element))等其他發電單元進行電池9635的充電。例如,電池9635也可以使用以無線(不接觸)的方式能夠收發電力來進行充電的無線電力傳輸模組或組合其他充電方法進行充電。
本實施方式所示的結構、方法等可以與其他實施方式所示的結構、方法等適當地組合而實施。
實施例1
在本實施例中說明對可以應用於根據本發明的一個方式的電晶體的氮化絕緣膜進行評價的結果。詳細地說明對因加熱釋放的氫分子量、因加熱釋放的氨分子量以及因加熱釋放的水分子量進行評價的結果。
首先,說明評價了的樣本的製造方法。所製造的樣本為結構1及結構2。
結構1的樣本以如下方法製造:在矽晶片991上使用可以應用於實施方式1所示的氮化絕緣膜25(參照圖1B)的形成條件利用電漿CVD法形成氮化矽膜993(參照圖15A)。
氮化矽膜993使用條件1至條件3的3個條件形成,將以各個條件形成的樣本稱為樣本A1至樣本A3。另外,將樣本A1至樣本A3中的氮化矽膜993的厚度都設定為50nm。
條件1為如下條件:保存矽晶片991的溫度為220℃;作為原料氣體使用流量為50sccm的矽烷、流量為 5000sccm的氮、流量為100sccm的氨;處理室內的壓力為200Pa;向平行平板電極供應的高頻功率為27.12MHz、1000W(功率密度為1.6×10-1W/cm2)。此外,相對於氨的流量的氮的流量比為50。
條件2為如下條件:條件1中的向平行平板電極供應的高頻功率為150W(功率密度為2.5×10-2W/cm2)。
條件3為如下條件:保存矽晶片991的溫度為220℃;作為原料氣體使用流量為30sccm的矽烷、流量為1500sccm的氮、流量為1500sccm的氨;處理室內的壓力為200Pa;向平行平板電極供應的高頻功率為27.12MHz、150W(功率密度為2.5×10-2W/cm2)。此外,相對於氨的流量的氮的流量比為1。
對樣本A1至樣本A3進行TDS分析(熱脫附譜分析)。此外,在各樣本中,以65℃以上且610℃以下加熱矽晶片991。
示出TDS分析的結果的曲線中的峰值為當包含在被分析的樣本(本實施例中的樣本A1至樣本A3)中的原子或分子釋放到外部時出現的峰值。另外,釋放到外部的原子或分子的總量相當於該峰值的積分值。因此,根據該峰值強度的高低評價包含在氮化矽膜中的原子或分子的總量。
圖16A至圖16C以及圖17A和圖17B示出樣本A1至樣本A3的TDS分析結果。圖16A是示出相對於基板溫度的M/z=2的氣體,典型地是氫分子的釋放量的圖表。 圖16B是示出相對於基板溫度的M/z=18的氣體,典型地是水分子的釋放量的圖表。圖16C是示出從圖16A的曲線的峰值的積分值算出的氫分子釋放量的圖表。圖17A是示出相對於基板溫度的M/z=17的氣體,典型地是氨分子的釋放量的圖表。圖17B是示出從圖17A的曲線的峰值的積分值算出的氨分子釋放量的圖表。此外,上述TDS分析中的氫分子的檢測下限為1.0×1021分子/cm3以下,氨分子的檢測下限為2.0×1020分子/cm3
從圖16A可確認到樣本A2的氫分子的TDS強度比樣本A1及樣本A3高。從圖16C可確認到樣本A2的相對於基板溫度的氫分子釋放量為樣本A1及樣本A3的5倍左右。此外,從圖16B可確認到在樣本A1至樣本A3中在基板溫度為100℃以上且200℃以下的範圍示出水分子的釋放的峰值。另外,只在樣本A3中在上述範圍檢測出尖峰的峰值。
另一方面,從圖17A可確認到樣本A3的氨分子的TDS強度比樣本A1及樣本A2高。從圖17B可確認到樣本A3的相對於基板溫度的氨分子釋放量至少為樣本A1及樣本A2的16倍以上左右。此外,樣本A2的氨分子釋放量為檢測下限以下。
接著,說明所製造的樣本中的結構2。結構2的樣本以如下方法製造:在矽晶片991上使用可以應用於實施方式4所示的絕緣膜24b(參照圖6B)的形成條件利用電漿CVD法形成氧氮化矽膜995,在氧氮化矽膜995上與結構 1同樣地形成氮化矽膜993(參照圖15B)。
在結構2的樣本中,為了對抑制氮化矽膜993中的水的移動的效果進行評價,氧氮化矽膜995為氧含量超過化學計量組成的氧氮化矽膜。在此,圖19A和圖19B示出對在矽晶片上只形成厚度為400nm的氧氮化矽膜995的樣本進行TDS分析的結果。此外,在各樣本中,以70℃以上且570℃以下加熱矽晶片991。圖19A是示出相對於基板溫度的M/z=32的氣體,典型地是氧分子的釋放量的圖表。圖19B是示出相對於基板溫度的M/z=18的氣體,典型地是水分子的釋放量的圖表。在氧含量超過化學計量組成的氧氮化矽膜中包含氧(參照圖19A)並包含水(參照圖19B)。由此,在樣本A4至樣本A6中,藉由對相對於基板溫度的水分子釋放量進行評價,可以評價氮化矽膜993是否具有抑制水的移動的效果。
氧氮化矽膜995的形成條件為如下條件:保存矽晶片991的溫度為220℃;作為原料氣體使用流量為160sccm的矽烷、流量為4000sccm的一氧化氮;處理室內的壓力為200Pa;向平行平板電極供應的高頻功率為27.12MHz、1500W(功率密度為2.5×10-1W/cm2)。氧氮化矽膜995的厚度為400nm。
在結構2的樣本中,氮化矽膜993使用上述條件1至條件3的3個條件形成,將以各個條件形成的樣本稱為樣本A4至樣本A6。另外,將樣本A4至樣本A6中的氮化矽膜993的厚度都設定為50nm。條件1至條件3的詳細 內容與結構1的情況相同。
在結構2中,為了對抑制水的移動的效果進行評價,對樣本A4至樣本A6進行TDS分析(熱脫附譜分析)。此外,在各樣本中,以70℃以上且580℃以下加熱矽晶片991。
圖18A和圖18B示出樣本A4至樣本A6的TDS分析結果。圖18A是示出相對於基板溫度的氫分子釋放量的圖表。圖18B示出相對於基板溫度的水分子釋放量的圖表。
從圖18A可確認到樣本A5的氫分子的TDS強度比樣本A4及樣本A6高。此外,從圖18B可確認到水分子的TDS強度的較小的峰值,但是在樣本A4至樣本A6中沒有確認到很大的差別。
在結構2中可確認到,雖然樣本A4至樣本A6具有包含水的氧氮化矽膜995,但是示出水分子的脫離的峰值的強度極低。因此,可以說樣本A4至樣本A6的各條件為可以形成具有抑制水的移動的效果的絕緣膜的條件。
但是,具有使用與樣本A5相同的條件的氮化矽膜的樣本A2的氫分子釋放量較多,樣本A3的氨分子釋放量較多。在具有氧化物半導體的電晶體中,當氧化物半導體膜中包含氫及氮時,在氧化物半導體膜中有可能產生作為載子的電子,而電晶體成為常截止特性。由此,氫分子及作為氮的供應源的氨分子都是使電晶體的電特性變動的雜質。例如,如樣本A3那樣氨分子的釋放量較多意味著氮供應源較多,藉由將上述那樣的絕緣膜形成在電晶體上或 在電晶體的閘極絕緣膜上,電晶體成為常導通特性。
於是,藉由在具有氧化物半導體膜的電晶體上設置如使用在樣本A1及樣本A4中使用的條件1形成氮化矽膜那樣氫分子的釋放量及氨分子的釋放量少的氮化絕緣膜,可以製造抑制了電特性變動的電晶體或提高了可靠性的電晶體。此外,藉由在具有氧化物半導體膜的電晶體的閘極絕緣膜上設置如使用在樣本A1及樣本A4中使用的條件1形成氮化矽膜那樣氫分子的釋放量及氨分子的釋放量少的氮化絕緣膜,可以製造抑制了電特性變動的電晶體或提高了可靠性的電晶體。
接著,製造包括利用上述條件1至條件3形成的氮化矽膜的電晶體,並對Vg-Id特性進行測量。
首先,對包含於樣本B1至樣本B3中的電晶體的製程進行說明。參照圖2A至圖2D對本實施例進行說明。
首先,如圖2A所示,作為基板11使用玻璃基板,並在基板11上形成閘極電極15。
利用濺射法形成厚度為100nm的鎢膜,並利用光微影製程在該鎢膜上形成遮罩,利用該遮罩對該鎢膜的一部分進行蝕刻而形成閘極電極15。
接著,在閘極電極15上形成閘極絕緣膜18。
作為閘極絕緣膜,形成厚度為50nm的氮化矽膜及厚度為200nm的氧氮化矽膜的疊層。在如下條件下形成氮化矽膜:向電漿CVD設備的處理室中供應矽烷50sccm、氮5000sccm,將處理室內的壓力控制為60Pa,使用 27.12MHz的高頻電源供應150W的功率。在如下條件下形成上述氧氮化矽膜:向電漿CVD設備的處理室供應矽烷20sccm、一氧化二氮3000sccm,將處理室內的壓力控制為40Pa,使用27.12MHz的高頻電源供應100W的功率。另外,上述氮化矽膜及上述氧氮化矽膜在基板溫度為350℃的條件下形成。
接著,隔著閘極絕緣膜18形成與閘極電極15重疊的氧化物半導體膜19。
這裡,在閘極絕緣膜18上利用濺射法形成作為CAAC-OS膜的IGZO膜,並且利用光微影製程在該IGZO膜上形成遮罩,利用該遮罩對該IGZO膜的一部分進行蝕刻。然後,對被蝕刻的IGZO膜進行加熱處理形成氧化物半導體膜19。另外,在本實施例中形成厚度為35nm的IGZO膜。
IGZO膜在如下條件下形成:作為濺射靶材使用In:Ga:Zn=1:1:1(原子數比)的靶材,向濺射裝置的處理室內供應作為濺射氣體的50sccm的Ar和50sccm的氧,將處理室內的壓力控制為0.6Pa,並供應5kW的直流電力。另外,形成IGZO膜時的基板溫度為170℃。
接著,進行加熱處理以使氧化物半導體膜中含有的水、氫等釋放出去。這裡,在氮氛圍下以450℃進行1小時的加熱處理,然後在氮及氧氛圍下以450℃進行1小時的加熱處理。
藉由上述製程形成的結構可以參照圖2B。
接著,對閘極絕緣膜18的一部分進行蝕刻使閘極電極露出(未圖示),然後,如圖2C所示,形成接觸於氧化物半導體膜19的一對電極21。
在閘極絕緣膜18及氧化物半導體膜19上形成導電膜,利用光微影製程在該導電膜上形成遮罩,並利用該遮罩對該導電膜的一部分進行蝕刻形成一對電極21。注意,該導電膜在厚度為50nm的鎢膜上形成厚度為400nm的鋁膜,並在該鋁膜上形成厚度為100nm的鈦膜而形成。
接著,將基板轉移到減壓了的處理室中,在以220℃進行加熱後,將基板轉移到充滿了一氧化二氮的處理室中。接著,將氧化物半導體膜19暴露於藉由利用27.12MHz的高頻電源對設置於處理室內的上部電極供應150W的高頻功率而生成的氧電漿中。
接著,在上述電漿處理之後,在不暴露於大氣的情況下連續地在氧化物半導體膜19及一對電極21上形成絕緣膜23。作為絕緣膜23形成厚度為50nm的第一氧氮化矽膜及厚度為400nm的第二氧氮化矽膜的疊層。
作為第一氧氮化矽膜利用電漿CVD法在如下條件下形成:作為原料氣體使用流量為30sccm的矽烷及流量為4000sccm的一氧化二氮,將處理室的壓力設定為40Pa,基板溫度為220℃,並對平行平板電極供應150W的高頻功率。
作為第二氧氮化矽膜可以利用電漿CVD法在如下條 件下形成:作為原料氣體使用流量為160sccm的矽烷及流量為4000sccm的一氧化二氮,將處理室的壓力設定為200Pa,將基板溫度設定為220℃,並對平行平板電極供應1500W的高頻功率。利用上述條件可以形成氧含量超過化學計量組成且藉由加熱氧的一部分發生脫離的氧氮化矽膜。
接著,進行加熱處理以使絕緣膜23中的水、氫等釋放出去。這裡,在氮及氧氛圍下以350℃進行1小時的加熱處理。
接著,如圖2D所示,在絕緣膜23上形成氮化絕緣膜25。
在樣本B1中,作為氮化絕緣膜25,利用樣本A1的條件1形成氮化矽膜。
在樣本B2中,作為氮化絕緣膜25,利用樣本A2的條件2形成氮化矽膜。
在樣本B3中,作為氮化絕緣膜25,利用樣本A3的條件3形成氮化矽膜。
接著,雖然沒有進行圖示,對絕緣膜23及氮化絕緣膜25的一部分進行蝕刻來形成露出有一對電極的一部分的開口部。
接著,在氮化絕緣膜25上形成平坦化膜(未圖示)。這裡,將組成物塗敷於氮化絕緣膜25之上,然後進行曝光及顯影,來形成具有露出一對電極的一部分的開口部的平坦化膜。另外,作為平坦化膜形成厚度為1.5μm 的丙烯酸樹脂。然後,進行加熱處理。作為該加熱處理,在溫度為250℃的含有氮的氛圍中進行1小時。
接著,形成與一對電極的一部分連接的導電膜(未圖示)。這裡,利用濺射法形成厚度為100nm的含有氧化矽的ITO。
藉由上述製程,製造樣本B1至樣本B3中的電晶體。
接著,測量樣本B1至樣本B3的電晶體的Vg-Id特性。
接著,作為耐濕評價的加速壽命試驗進行高壓爐試驗(PCT:Pressure Cooker Test)。在本實施例中作為PCT試驗,將樣本B1至樣本B3保持溫度130℃、濕度85%、壓力0.23MPa的條件下15小時。
圖20A至圖22C示出包括在樣本B1至樣本B3中的電晶體的Vg-Id特性的初期特性以及高壓爐試驗後的包括在樣本B1至樣本B3中的各電晶體的Vg-Id特性。
另外,在各樣本中,分別測量了通道長度(L)為2μm、通道寬度(W)為50μm的電晶體1及通道長度(L)為6μm、通道寬度(W)為50μm的電晶體2的Vg-Id特性。在各樣本中,電晶體1的初期特性示於各圖A,電晶體2的初期特性示於各圖B,電晶體2的高壓爐試驗後的Vg-Id特性示於各圖C。另外,在各樣本中,在基板內製造具有相同結構的24個電晶體。
圖21A所示的Vg-Id特性不具有開關特性。另外,圖 22A所示的Vg-Id特性的臨界電壓偏差較大。但是,圖20A所示的Vg-Id特性具有良好的開關特性,並且臨界電壓的偏差較少。
與圖21B所示的Vg-Id特性的初期特性相比,可知圖20B及圖22B所示的Vg-Id特性的初期特性的臨界電壓偏差較少。
與圖21C及圖22C所示的高壓爐試驗後的Vg-Id特性相比,圖20C所示的Vg-Id特性具有良好的開關特性。
由上述結果可知,藉由在電晶體上形成氫分子的釋放量及氨分子的釋放量少的氮化絕緣膜,可以降低臨界電壓的負向漂移並提高電晶體的可靠性。
接著,利用與本實施例的樣本B1至樣本B3相同的製程並以條件1至條件3之外的條件形成氮化絕緣膜25,由此製造多個樣本。另外,在各樣本中,在基板內形成24個具有相同結構的電晶體,並對各電晶體的Vg-Id特性的初期特性進行比較。注意,在各電晶體中,通道長度(L)為2μm,通道寬度(W)為50μm。
圖23示出在利用與樣本B1至樣本B3相同的製程並使用條件1至條件3以外的條件形成氮化絕緣膜25的多個樣本中,氮化絕緣膜25的氫分子釋放量及氨分子釋放量與電晶體的Vg-Id特性的初期特性的關係。
在圖23中,橫軸表示氮化絕緣膜25的氫分子釋放量,縱軸表示氮化絕緣膜25的氨分子釋放量。另外,在圖23中,圓圈表示基板內的24個電晶體的最大臨界電壓 與最小臨界電壓的差(Vth_max-Vth_min)為1V以下。另外,三角表示Vth_max-Vth_min大於1V且為3V以下。另外,叉號表示Vth_max-Vth_min大於3V。
在圖23中,在從氮化絕緣膜25釋放出的氫分子量低於5×1021分子/cm3且從氮化絕緣膜25釋放出的氨分子量低於1×1022分子/cm3的區域中,叉號不示出於圖表上。由此可知,藉由在電晶體上設置氫分子的釋放量低於5×1021分子/cm3且氨分子的釋放量低於1×1022分子/cm3的氮化絕緣膜,可以降低電晶體的臨界電壓的偏差。另外,可以抑制臨界電壓的負向漂移。
1‧‧‧電晶體
11‧‧‧基板
15‧‧‧閘極電極
18‧‧‧閘極絕緣膜
19‧‧‧氧化物半導體膜
21‧‧‧電極
23‧‧‧絕緣膜
25‧‧‧氮化絕緣膜
26‧‧‧保護膜

Claims (19)

  1. 一種半導體裝置,包括:閘極電極;隔著閘極絕緣膜重疊於該閘極電極的一部分的氧化物半導體膜;接觸於該氧化物半導體膜的一對電極;以及該氧化物半導體膜上的氮化絕緣膜,其中,藉由加熱,該氮化絕緣膜釋放小於5×1021分子/cm3的氫分子及小於1×1022分子/cm3的氨分子。
  2. 根據申請專利範圍第1項之半導體裝置,其中該一對電極夾在該閘極絕緣膜與該氧化物半導體膜之間。
  3. 根據申請專利範圍第1項之半導體裝置,其中該一對電極夾在該氧化物半導體膜與該氮化絕緣膜之間。
  4. 根據申請專利範圍第1項之半導體裝置,其中平坦化膜在於該氮化絕緣膜上。
  5. 根據申請專利範圍第4項之半導體裝置,其中該平坦化膜為有機樹脂。
  6. 根據申請專利範圍第1項之半導體裝置,其中氧化絕緣膜夾在該氧化物半導體膜與該氮化絕緣膜之間。
  7. 根據申請專利範圍第1項之半導體裝置,其中氧含量超過化學計量組成的氧化絕緣膜夾在該氧化物半導體膜與該氮化絕緣膜之間。
  8. 根據申請專利範圍第6項之半導體裝置,其中該氧化絕緣膜為氧化矽或氧氮化矽。
  9. 根據申請專利範圍第1項之半導體裝置,其中該氮化絕緣膜為氮化矽或氮氧化矽。
  10. 一種半導體裝置,包括:氧化物半導體膜;接觸於該氧化物半導體膜的一對電極;該氧化物半導體膜上的閘極絕緣膜;以及該閘極絕緣膜上的閘極電極,其中,該閘極絕緣膜包括氮化絕緣膜,並且,藉由加熱,該氮化絕緣膜釋放小於5×1021分子/cm3的氫分子及小於1×1022分子/cm3的氨分子。
  11. 根據申請專利範圍第10項之半導體裝置,其中該一對電極夾在該氧化物半導體膜與該氮化絕緣膜之間。
  12. 根據申請專利範圍第10項之半導體裝置,其中氧化絕緣膜夾在該氧化物半導體膜與該氮化絕緣膜之間。
  13. 根據申請專利範圍第10項之半導體裝置,其中氧含量超過化學計量組成的氧化絕緣膜夾在該氧化物半導體膜與該氮化絕緣膜之間。
  14. 根據申請專利範圍第12項之半導體裝置,其中該氧化絕緣膜為氧化矽或氧氮化矽。
  15. 根據申請專利範圍第10項之半導體裝置,其中該氮化絕緣膜為氮化矽或氮氧化矽。
  16. 一種半導體裝置,包括:閘極電極;隔著閘極絕緣膜重疊於該閘極電極的一部分的氧化物 半導體膜;接觸於該氧化物半導體膜的一對電極;以及該氧化物半導體膜上的絕緣膜,其中,該閘極絕緣膜和該絕緣膜中的至少一個包括藉由熱脫附譜分析法釋放小於1×1021分子/cm3的氫分子及小於1×1021分子/cm3的氨分子的氮化絕緣膜。
  17. 根據申請專利範圍第16項之半導體裝置,其中該一對電極夾在該閘極絕緣膜與該氧化物半導體膜之間。
  18. 根據申請專利範圍第16項之半導體裝置,其中該氧化物半導體膜夾在該一對電極與該閘極絕緣膜之間。
  19. 根據申請專利範圍第16項之半導體裝置,其中該氮化絕緣膜為氮化矽或氮氧化矽。
TW102121959A 2012-06-29 2013-06-20 半導體裝置 TWI641141B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012147703 2012-06-29
JP2012-147703 2012-06-29

Publications (2)

Publication Number Publication Date
TW201407782A true TW201407782A (zh) 2014-02-16
TWI641141B TWI641141B (zh) 2018-11-11

Family

ID=49777166

Family Applications (2)

Application Number Title Priority Date Filing Date
TW102121959A TWI641141B (zh) 2012-06-29 2013-06-20 半導體裝置
TW107128644A TWI711183B (zh) 2012-06-29 2013-06-20 半導體裝置

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW107128644A TWI711183B (zh) 2012-06-29 2013-06-20 半導體裝置

Country Status (7)

Country Link
US (2) US10134852B2 (zh)
JP (4) JP6193641B2 (zh)
KR (3) KR102315695B1 (zh)
CN (2) CN104380444A (zh)
DE (1) DE112013003041T5 (zh)
TW (2) TWI641141B (zh)
WO (1) WO2014002920A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140026257A (ko) * 2012-08-23 2014-03-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
TWI614813B (zh) 2013-01-21 2018-02-11 半導體能源研究所股份有限公司 半導體裝置的製造方法
US9564535B2 (en) * 2014-02-28 2017-02-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic appliance including the semiconductor device, the display device, and the display module
TWI657488B (zh) * 2014-03-20 2019-04-21 日商半導體能源研究所股份有限公司 半導體裝置、具有該半導體裝置的顯示裝置、具有該顯示裝置的顯示模組以及具有該半導體裝置、該顯示裝置和該顯示模組的電子裝置
US9722091B2 (en) 2014-09-12 2017-08-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
WO2016098651A1 (ja) 2014-12-16 2016-06-23 シャープ株式会社 半導体装置、その製造方法、および半導体装置を備えた表示装置
WO2017064590A1 (en) 2015-10-12 2017-04-20 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US10256132B2 (en) * 2016-04-28 2019-04-09 Varian Semiconductor Equipment Associates, Inc. Reticle processing system
CN110223600B (zh) * 2019-05-14 2020-11-10 深圳市华星光电技术有限公司 覆晶薄膜的绑定结构
CN110797395A (zh) * 2019-09-18 2020-02-14 华南理工大学 掺杂型金属氧化物半导体及薄膜晶体管与应用
CN110911581B (zh) 2019-11-14 2021-05-07 深圳市华星光电半导体显示技术有限公司 一种显示面板及其制作方法及电子设备
JP2022147359A (ja) * 2021-03-23 2022-10-06 日新電機株式会社 シリコン酸窒化膜の成膜方法及び薄膜トランジスタの製造方法

Family Cites Families (140)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3298974B2 (ja) 1993-03-23 2002-07-08 電子科学株式会社 昇温脱離ガス分析装置
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
DE69635107D1 (de) 1995-08-03 2005-09-29 Koninkl Philips Electronics Nv Halbleiteranordnung mit einem transparenten schaltungselement
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP2001177101A (ja) 1999-12-20 2001-06-29 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
KR101078509B1 (ko) 2004-03-12 2011-10-31 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 박막 트랜지스터의 제조 방법
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
EP1815530B1 (en) 2004-11-10 2021-02-17 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
WO2006051993A2 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
KR100953596B1 (ko) 2004-11-10 2010-04-21 캐논 가부시끼가이샤 발광장치
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4873528B2 (ja) * 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
EP1998374A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101397571B1 (ko) 2005-11-15 2014-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그의 제조방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
JPWO2007091302A1 (ja) * 2006-02-07 2009-06-25 富士通マイクロエレクトロニクス株式会社 半導体装置及びその製造方法
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
US8143115B2 (en) 2006-12-05 2012-03-27 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
WO2008069255A1 (en) 2006-12-05 2008-06-12 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
JP5305630B2 (ja) 2006-12-05 2013-10-02 キヤノン株式会社 ボトムゲート型薄膜トランジスタの製造方法及び表示装置の製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5213422B2 (ja) 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP5308019B2 (ja) * 2007-12-19 2013-10-09 三菱電機株式会社 薄膜トランジスタ、及びその製造方法、並びに表示装置
JP5467728B2 (ja) * 2008-03-14 2014-04-09 富士フイルム株式会社 薄膜電界効果型トランジスタおよびその製造方法
JP5250322B2 (ja) * 2008-07-10 2013-07-31 富士フイルム株式会社 金属酸化物膜とその製造方法、及び半導体装置
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5258475B2 (ja) * 2008-09-22 2013-08-07 富士フイルム株式会社 薄膜電界効果型トランジスタ
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5328414B2 (ja) * 2009-02-25 2013-10-30 富士フイルム株式会社 トップゲート型の電界効果型トランジスタ及びその製造方法並びにそれを備えた表示装置
KR101906751B1 (ko) 2009-03-12 2018-10-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
TWI556323B (zh) 2009-03-13 2016-11-01 半導體能源研究所股份有限公司 半導體裝置及該半導體裝置的製造方法
KR102377866B1 (ko) 2009-10-21 2022-03-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 아날로그 회로 및 반도체 장치
KR20170024130A (ko) 2009-10-21 2017-03-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011052384A1 (en) 2009-10-30 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP5604081B2 (ja) * 2009-11-11 2014-10-08 出光興産株式会社 酸化物半導体を用いた、高移動度の電界効果型トランジスタ
JP5437776B2 (ja) 2009-11-18 2014-03-12 三井金属鉱業株式会社 酸化物半導体を用いた薄膜トランジスタおよびその製造方法
KR20190093705A (ko) * 2009-11-27 2019-08-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작방법
JP5497417B2 (ja) * 2009-12-10 2014-05-21 富士フイルム株式会社 薄膜トランジスタおよびその製造方法、並びにその薄膜トランジスタを備えた装置
JP5727204B2 (ja) 2009-12-11 2015-06-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5743407B2 (ja) 2010-01-15 2015-07-01 キヤノン株式会社 トランジスタの駆動方法及び該方法で駆動されるトランジスタを含む表示装置
JP2011228419A (ja) * 2010-04-19 2011-11-10 Renesas Electronics Corp 半導体集積回路装置および半導体集積回路装置の製造方法
WO2011135987A1 (en) * 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
WO2011142467A1 (en) 2010-05-14 2011-11-17 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9496405B2 (en) 2010-05-20 2016-11-15 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device including step of adding cation to oxide semiconductor layer
CN102893403B (zh) 2010-05-21 2016-08-03 株式会社半导体能源研究所 半导体装置及其制造方法
WO2011155302A1 (en) * 2010-06-11 2011-12-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101862808B1 (ko) * 2010-06-18 2018-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101995851B1 (ko) * 2010-07-02 2019-07-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
TWI621184B (zh) 2010-08-16 2018-04-11 半導體能源研究所股份有限公司 半導體裝置之製造方法
JP5626978B2 (ja) * 2010-09-08 2014-11-19 富士フイルム株式会社 薄膜トランジスタおよびその製造方法、並びにその薄膜トランジスタを備えた装置
JP5647860B2 (ja) 2010-10-28 2015-01-07 富士フイルム株式会社 薄膜トランジスタおよびその製造方法
US9087744B2 (en) 2010-11-05 2015-07-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving transistor
TWI545652B (zh) 2011-03-25 2016-08-11 半導體能源研究所股份有限公司 半導體裝置及其製造方法
US9012904B2 (en) 2011-03-25 2015-04-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same

Also Published As

Publication number Publication date
CN110581070A (zh) 2019-12-17
US10134852B2 (en) 2018-11-20
JP2021007178A (ja) 2021-01-21
TWI711183B (zh) 2020-11-21
US20180145138A1 (en) 2018-05-24
KR20150028806A (ko) 2015-03-16
DE112013003041T5 (de) 2015-03-12
WO2014002920A1 (en) 2014-01-03
CN110581070B (zh) 2022-12-20
JP2019106546A (ja) 2019-06-27
TWI641141B (zh) 2018-11-11
KR102315695B1 (ko) 2021-10-20
JP2017157840A (ja) 2017-09-07
KR20200019269A (ko) 2020-02-21
KR102080696B1 (ko) 2020-02-24
US10453927B2 (en) 2019-10-22
KR20200135578A (ko) 2020-12-02
JP2014030002A (ja) 2014-02-13
CN104380444A (zh) 2015-02-25
JP6193641B2 (ja) 2017-09-06
US20140001466A1 (en) 2014-01-02
TW201843839A (zh) 2018-12-16

Similar Documents

Publication Publication Date Title
JP6626927B2 (ja) 半導体装置
JP6066850B2 (ja) 半導体装置
US10453927B2 (en) Semiconductor device including nitride insulating layer and method for manufacturing the same
TWI600089B (zh) 半導體裝置及其製造方法
KR20140052869A (ko) 반도체 장치와 그 제작 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees