KR960004648B1 - 중간조 표시장치 - Google Patents

중간조 표시장치 Download PDF

Info

Publication number
KR960004648B1
KR960004648B1 KR1019880012998A KR880012998A KR960004648B1 KR 960004648 B1 KR960004648 B1 KR 960004648B1 KR 1019880012998 A KR1019880012998 A KR 1019880012998A KR 880012998 A KR880012998 A KR 880012998A KR 960004648 B1 KR960004648 B1 KR 960004648B1
Authority
KR
South Korea
Prior art keywords
signal
halftone
time function
voltage
display
Prior art date
Application number
KR1019880012998A
Other languages
English (en)
Other versions
KR890007112A (ko
Inventor
마사아끼 기다지마
준이찌 오화다
요시하루 나가에
Original Assignee
가부시끼가이샤 히다찌 세이사꾸쇼
미쓰다 가쓰시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 히다찌 세이사꾸쇼, 미쓰다 가쓰시게 filed Critical 가부시끼가이샤 히다찌 세이사꾸쇼
Publication of KR890007112A publication Critical patent/KR890007112A/ko
Application granted granted Critical
Publication of KR960004648B1 publication Critical patent/KR960004648B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/12Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays
    • H04N3/127Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

내용없음.

Description

중간조 표시장치
제1도에서 제3도까지의 세가지 다른 종래의 액정 디스플레이 장치를 표시하는 블록도.
제4도는 본 발명의 일실시예를 표시하는 볼록도.
제5도는 제4도에 있어서의 샘플링 회로의 상세하게 표시하는 블록도.
제6도에서 제12도까지는 제5도의 블록도에서 표시한 회로에서의 각종 신호의 파형을 표시하는 그래프.
제13도는 제4도에서 표시한 샘플링 회로의 또 다른 실시예.
제14도는 제13도 블록도에서 표시된 회로에서 각 종점에서 신호의 파형을 표시하는 그래프.
제15도는 제4도에서 표시된 샘플링 회로의 다른 실시예.
제16도와 제17도는 제15도 블록도에서 표시한 회로에서 각종 신호의 파형을 표시하는 그래프.
제18도는 샘플링 제어회로의 일실시예를 설명하는 블록도.
제19도는 제4도에서 표시한 주사회로의 다른 실시예를 설명하는 블록도.
제20도는 제19도 블록도에서 표시한 회로의 작동을 설명하는 신호의 파형을 표시하는 그래프.
제21도는 제4도에서 표시한 샘플링 제어회로의 다른 실시예를 설명하는 블록도.
제22도와 제23도는 제21도 블록도에서 표시한 회로에서 각종 신호의 파형을 표시하는 그래프.
제24도와 제25도는 여진기의 두 개의 실시예를 설명하는 블록도.
제26도는 표시 시스템의 일실시예를 설명하는 블록도.
제27도는 제4도에서 표시한 샘플링 제어회로의 다른 실시예를 설명하는 블록도.
제28도에서 제30도까지는 제27도에서 표시한 실시예의 회로에서 각종 신호의 파형을 표시하는 그래프.
제31도는 샘플링 제어회로의 다른 실시예를 설명하는 블록도.
제32도는 제31도에서 표시한 기준신호 발생회로에 의해 발생되는 각종 신호의 파형을 표시하는 그래프.
* 도면의 주요부분에 대한 부호의 설명
3 : 샘플링 회로 7 : 비디오 회로
33 : 래치 회로 56 : 마이크로 프로세서
본 발명은 전압의 진폭치로 명도를 제어할 수 있는 표시의 중간조(中間調) 표시법 및 표시장치에 관한 것이고 그리고 특히 TFT(Thin Film Transistors) 액정 표시에 적합한 중간조 표시 장치에 관한 것이다.
TFT로 대표되는 3단자 스위치 소자 또는 MINs(Metal Insulator Matal)에 의해 대표되는 2단자 비선형 스위치 소자와 액정을 적층하여 화상을 표시하는 액정 액티브 매트릭스 표시에 있어서 종래의 장치는 특개소 61-128292호(제1도), 특개소 61-116334호(제2도) 및, SID 84 다이제스트(DIGEST)(1984) 페이지 304∼307(제3도)에 기재되어 있다.
제1도에 표시된 액정 표시의 신호측 회로는 쉬프트 레지스터(23) 래치회로(Iatch circuit)(24), 2치(値) 전환 스위치군(25)으로 구성되어 있다. 2치 전환 스위치군(25)은 2자 택일의 멀티 플렉서에 의해 구성되어 있고 VD또는 GND수준의 어느것인가를 선택하여 신호전압으로서 출력한다.
이 신호 전압은 TFT 액정 패널(26)의 TFT(26a)를 통하여 액정(26b)에 입력된다. 액정소자(26b)의 휘도(brightness)는 신호전압의 레벨에 따라 변환한다. 이 결과 TFT 액정 패널(26)에 화상이 표시된다.
그러나 이 구동방법에 의해 휘도를 제2단계조(段階調) 이상으로 하기 위해서는 신호 전압은 계조수(階調數)에 따라 복수의 레벨이 되어야 한다.
따라서 전압의 전환 스위치도 다수의 스위치로 구성할 필요가 있다.
이 이유때문에 이 방법은 신호회로의 구성이 복잡하게 될 뿐만 아니라 IC화로 한때의 IC 코스트가 높게 되어 불리하다.
그 반면에 제2도는 중간조 표시의 구동회로의 종래의 예이다. 비디오 신호(Vs)(아날로그 전압)는 샘플링 홀더(29)에 의해 시계열로 샘플링되어 버퍼회로를 통하여 TFT(32a)에 입력된다.
샘플링 스위치(29)의 샘플링 시간은 예를들면 TV 표시의 경우 TFT액정 패널(32)의 수평 방향의 픽셀(pixel)의 수를 500으로 하면 약 0.1μs로 된다. 따라서 쉬프트 레지스터(28)의 동작 주파수는 10MHz로 된다. 비디오 신호를 고속으로 샘플링하면 샘플링이 불완전하게 되어 균일한 표시가 얻어지지 않는다.
또 표시 픽셀 수가 1000×1000과 같은 고정밀 표시를 위해서는 쉬프트 레지스터(28)의 동작 주파수가 더욱 증가하여 특히 IC화 했을 시에는 코스트 인상등의 문제를 야기한다.
제3도는 또다른 선행기술예를 표시하고 그 참조수 33은 X-구동회로, 34는 Y-구동회로, 35는 MIM의 2단자 소자, 36은 액정, 37은 전자 스위치이다.
X-구동회로(33)에 입력된 표시 신호는 1수평 주사 기간에 전자스위치(37)에 의해 순착적으로 샘플링 되어서 MIM의 2단자 소자(35)에 가해진다.
만일 표시 신호를 비디오 신호(아날로그)로 하면 중간조 표시가 가능하다. 그러나 이 방법에 의해 수평 방향의 픽셀의 수가 증가될때 샘플링 시간은 짧아진다. 그 결과로서 불충분한 고압이 그 액정소자(36)에 적용되어 그리고 그것은 콘트래스트의 저하, 균일한 표시를 얻을 수없다고 하는 문제를 야기한다.
종래의 중간조 표시방법으로서는 비디오 신호의 샘플링 주파수가 높아지고 더욱 구동 회로의 출력단의 구성이 복잡하게 되어 특히 매우 정밀한 표시의 구동용의 회로를 집적화하는데에 문제가 있다.
본 발명의 목적은 상기 문제를 해결하고 IC화로 최적한 중간조 표시장치를 제공하는데에 있다. 상기 목적은 스위칭 소자와 액정을 적층한 액정 패널과 중간조 정보를포함하는 디지탈 신호를 시간함수 신호에 변환하는 디지탈-시간 함수 변환 수단과 시간적으로 변화하는 휘도 기준 신호를 상기 시간함수 신호에 응하여 샘플링 하여 상기 스위칭 소자에 인가되는 신호 전압에 상당하는 중간조 신호를 발생하는 시간함수-중간조 변환수단을 구비하는 것에 의해서 달성되었다.
시간함수-중간조 변환수단은 휘도 기준 신호를 입력하여 상기 신호를 패널 위상신호, 펄스폭 신호 등의 시간함수 신호에 따라 샘플링하여 신호전압을 발생한다.
이 결과 신호전압을 발생하는 휘도를 간소화 할 수 있는 동시에 회로의 동작속도를 저속화할 수 있다.
이하 본 발명의 실시예를 상세히 설명한다. 제4도는 본 발명에 의한 표시장치 전체의 구성예를 표시한 것이다. 장치는 TFT 액정 패널(1), 주사회로(2), 시간함수-중간조 변환수단이 되는 샘플링 회로(3), 디지탈-시간함수 변조수단으로 되는 샘플링 제어회로(4), 제어회로(5), 프레임 메모리(6), 비디오 회로(7)로 구성되어 있다.
TFT 액정 패널(1)은 스위칭 소자로 되는 TFT(1a), 액정(1b) 및 TFT(1a)에 전압을 공급하는 복수의 신호선(1c), 복수의 주사선(1d)으로 구성되어 있다. 주사회로(2)는 주사선(1d)을 순차적으로 주사하는 주사 전압에 상당하는 신호를 발생하여 주사선(1d)에 인가된다.
샘플링 제어회로(4)에는 액정(1b)의 휘도의 상태를 결정하는 자료 신호 및 시간 신호가 입력되어 샘플링회로(3)에는 휘도 기준 신호가 입력된다. 또 주사회로(2)는 시간 신호가 입력된다.
다음은 각 부의 동작에 대하여 구체적으로 설명한다.
제5도는 샘플링 회로(3)를 전자 스위치(8)∼(10)로 구성한때의 일실시예이다. 전자 스위칭(8∼10)는 TFT나 MOS 트랜지스터로서 구성하나 특히 한정되는 것은 아니다.
주사회로(2)에는 시간 신호로서 FST신호와 CKV신호가 입력된다. 이들 신호에 의해 주사신호(Vg1)∼(Vgn)을 출력한다.
한편 샘플링 제어회로(4)에는 액정의 표시상태를 정하는 디지탈 자료 신호 DATA가 입력되나 이것은 샘플링 신호(ø1)∼(øm)로 전환된다.
샘플링 신호(ø1)∼(øm)의 진폭은 샘플링 제어회로(4)를 구성하는 전자 스위치의 논리 레벨에서 결정된다. 예를들면 MOS 스위치 이면 0∼5V로 된다. 이 샘플링 신호(ø1)∼(øm)의 진폭은 샘플링 제어회로(4)의 입력신호가 되는 디지탈-자료신호의 진폭(예를들면 0∼5V)과는 실질적으로 동일하다.
샘플링 회로(3)는 샘플링 신호(ø1)∼(øm)의 시간에 의해 휘도 기준 신호(VB)를 배치하고 신호전압(Vd1)∼(Vdm)으로서 출력한다.
휘도 기준 신호(VB)의 진폭은 액정에 인가되는 전압의 진폭과는 실질적으로 동일하고 예를들면 그것은 -10V에서 10V까지이다. 일반적으로 샘플링 신호(ø1)∼(øm)의 관계를 제6도에 표시한다.
휘도 기준 신호(VB)의 전압 레벨이 VB1∼VBK로 계단상으로 변화하는 신호이다. 이때 샘플링 신호(ø1)∼(øm)는 펄스 폭이 tø이고 시간(tø)에서 tPH만큼 지연된 펄스 위상 시호이다.
예를들면 샘플링 신호(ø1)∼(øm)가 제6도의 3의 시간의 경우에는 휘도 기준 신호(VB)에 있어 VB3의 전압이 선택되어 신호전압으로서 출력된다.
제7도는 샘플링 신호(ø1)∼(øm)의 다른 실시예를 표시한 것이다. 샘플링 신호(ø1)∼(øm)는 펄스 폭(tPH)이 변화하는 펄스 폭 신호이다. 예를들면 3의 시간의 경우에는 제6도와 동일하게 VB3의 전압이 신호 전압으로서 출력된다.
제6도 및 제7도에 표시한 샘플링 신호(ø1)∼(øm)는 샘플링 제어회로(4)에 입력되는 자료신호 DATA에 따라 제6도와 같이 펄스의 위상 또는 제7도와 같이 펄스 폭이 변화한다.
더욱 휘도 기준 신호(VB)는 제6도, 제7도에 표시한 신호에 한정되는 일이 없이 예를들면 제8도에 표시한 바와 같이 직선상(a) 또는 비직선상(b)이라도 좋다. 또 샘플링 신호(ø1)∼(øm)의 펄스의 위상의 시간(tPH)은 일정등간격이 아니라도 좋다. 이것은 펄스 폭에 관해서는 동일하다.
제4도에 표시한 주사회로(2)의 구체적인 실시예를 제19도에 표시한다. 주사회로는 쉬프트 레지스터(40)와 출력회로(41)로 구성되어 있다. 쉬프트 레지스터(40)는 주사펄스신호(S1)∼(Sm)를 순차적으로 발생한다.
한편 2 자택 1의 멀티플랙서(41a)∼(41c)로 구성하고 있는 출력회로(41)는 주사펄스 신호(S1)∼(Sn)에 의해 VGH또는 VGL의 어느 것인가의 전압을 선택한다. 상기 VGH에 의해 TFT(1a)는 온 상태로 되고 VGL에 의해 오프 상태로 된다.
이 주사회로의 동작의 시간 챠트를 제20도에 표시한다. 주사회로는 TFT(1a)를 1선 마다 온 상태로하는 전압을 발생하면 좋고 제19도, 제20도에 한정되는 것은 아니다.
제4도에 표시한 디지탈-시간함수 전환수단으로 되는 샘플링 제어회로(4)의 일실시예를 제21도에 표시한다. 제5도에서 설명한 바와 같이 샘플링 제어회로(4)는 전압이 시간적으로 변화하는 휘도 기준 신호(VB)를 샘플링하기 위한 시간함수 신호가 되는 샘플링 신호(ø1)∼(øm)를 발생한다.
따라서 샘플링 제어회로(4)는 디지탈-자료 신호의 계조의 정보에 따른 펄스위상 또는 펄스폭을 출력한다.
제21도에 표시한 샘플링 제어회로의 다른 실시예에서는 자료 신호 DATA의 계조 정보에 의해 펄스 위상을 가변하여 더욱 계조수를 4로 한다. 각 부의 동작을 제22도, 제23도에 표시한 시간 챠트를 사용하여 설명한다.
자료 신호 DATA는 계조 정보를 포함하는 디지탈 신호이고 래치 제어회로(42)에서의 래치신호(S1)∼(Sm)의 시간에 의해 각각의 래치회로(44)에 배치된다. 또 래치회로군(43)에 1선분의 데이터 신호가 배치되면 다음에 스트로우브 신호(STB)의 시간에 의해 레지스터군(45)은 1선분의 데이터 신호를 즉시 배치한다. 한편 49는 1/4 분주의 바이너리 카운터(binary counter)이고 스트로우브에 의해 고정되어 또 클럭신호(CPC)에 의해 카운터 업한다. 따라서 카운터(49)의 출력신호 DC0(최하위 비트) 및 DC1(최상위 비트)은 DC0=0, DC1=0에서 DC0=1, DC1=1까지 변화한다.
비교기는 레지스터의 출력신호 DL0(최하위 비트)와 DL1(최상위 비트) 및 카운터(49)의 출력(DC0)과 (DC1)을 비교하여 양자가 일치하면 샘플링 신호(ø)를 출력한다.
이때 샘플링 신호(ø)는 레지스터(46)의 출력신호(DC0),(DC1)의 내용에 따라서 øA∼øD의 상위가 다른 어느 것인가의 신호가 된다.
한편 휘도 기준 신호(VB)는 카운터(49)의 출력신호(DC0),(DC1)을 A/D(아날로그/디지탈) 전환함으로써 얻게된다. 실시예에서는 VB는 VB1∼VB4의 4레벨이다.
예를들면 레지스터(46)의 출력신호 DC0=0, DC1=1인 경우 샘플링 신호는 øC이다.
이 결과 제4도에 표시한 샘플링 회로(3)의 출력전압(Vd)은 VB3가 된다. 이와 같이 레지스터(46)의 출력 신호의 상태 즉 자료 신호 DATA의 내용에 따라 4레벨의 전압이 샘플링 회로(3)에서 출력된다.
본 실시예에서는 4계조로 구동하는 경우에 대해서 설명했으나 비트 수의 변경에 의해 계조수를 가변케 할 수가 있다.
더욱 제21도에 표시한 자료 신호 DATA는 복수(=K)의 화소분의 자료(2×K비트)를 입력하여도 좋다. 이것을 의해 샘플링 제어회로(42)의 동작을 저속화 할 수 있다.
제27도에 샘플링 제어회로(4)의 다른 실시예를 표시한다. 도면중의 레지스터(46) 및 레지스터군(45)은 제21도와 동일하다. 더욱 계조수는 4로 고정했다.
회로는 디코더(70a),(70b), 기준펄스 발생회로(71), 전자 스위치(72a)∼(73d)로서 구성되어 있다.
이들 회로의 동작을 제28도, 제29도, 제30도를 사용하여 설명한다.
기준펄스 발생회로(71)는 제28도에 표시한 것과 같이 펄스 위상의 다른 CA∼CD의 펄스 또는 제29도에 표시한 것과 같이 펄스 폭의 다른 CA∼CD의 펄스 폭을 발생한다.
한편 제30도에 표시한 바와 같이 디코더(70a)에 레지스터(46)에서의 2비트의 자료 신호(DL0,DL1)가 입력되면 그 내용에 따라 G1∼G4의 어느 것인가가 H가 된다.
또 전자 스위치(72a)∼(73d)의 디코더(70a)의 출력신호(G1)~(G4)가 H가 되면 온 상태로 된다.
따라서 디코더(70a),(70b)의 디코더 신호(DL0),(DL1)의 내용에 따라 제28도와 제29도에 표시한 CA∼CD의 어느 것인가를 선택한다.
예를들면 제29도의 시간 챠트의 경우 DL0=L, DL1=L에서는 CA가 선택되어 이것이 샘플링 신호가 된다. 또 DL0=H, DL1=L에서는 CB, DL0=L, DL1=H에서는 CC, DL0=H, DL1=H에서는 CD가 각각 선택된다.
제31도에 샘플링 제어회로의 다른 실시예를 표시한다. 여기서는 계조수를 4로 한다. 디코더(79)는 d1∼d4의 4비트의 신호를 전환하기 위해 계조정보를 포함하는 2비트의 자료 신호 자료를 해독한다.이 신호는 수평 펄스 발생회로(74)의 출력신호(SG1)∼(SGm)의 시간에 의해 자료 샘플회로(75)를 통하여 커패시터(76)에 블록마다 순차적으로 입력된다.
이때에 1선분의 신호가 커패시터(76)에 입력되면 스트로우브 신호(STB)의 시간에 의해 커패시터(81)에 입력된다.
한편 기준신호 발생회로(80)는 제32도에 표시한 것과 같이 CP1∼CP4의 신호를 발생한다. 이 결과 선택 회로(78)는 커패시터(81)에 축적된 신호(D1)∼(D4)와 (CP1)∼(CP4)신호의 AND(적)의 신호를 출력한다. 예를들면 D3의 신호가 H일때에는 t2∼t3사이에서 ø1신호가 H로 된다.
이와 같이 D1~D4신호의 상태에 의해 ø1신호의 위상이 변화한다.
제9도에 전체의 동작의 시간을 표시한다. 주사신호(Vg1)∼(Vgn)는 TFT를 순차적으로 온 상태로 하는 신호이고 FST신호와 CKV신호의 시간에 의해 발생한다.
휘도기준신호(VB)는 액정을 온 상태 또는 오프 상태의 2계조로 하는 경우의 예를 표시한 것이다.
따라서 VC, VC+VD, VC-VD의 3레벨로 된다.
더욱 VC, VD와 VC-VD는 VC를 기준으로 하여 VD만을 변화케 하고 있다. 이것은 액정을 교류 구동하기 위해 프레임마다 액정에 적용되는 전압의 극성을 반전하고 있기 때문이다.
여기서 액정을 오프상태로 하는 경우에는 샘플링 신호(ø1)∼(øm)를 øoff의 신호로 하고 역으로 온 상태로 하는 경우에는 øon의 신호로 한다.
제10도는 액정을 오프상태로 하는 경우의 기간을 액정(1b)의 인가전압(VLC)도 포함하여 표시한 것이다. 이 예에서는 제5도에 표시한 TFT액정 패널(1)의 좌상측에 위치한 TFT를 제10도의 우하측에 표시한 것과 같은 대상으로 하고 있다. 샘플링 신호(ø1)와 휘도 기준 신호(VB)의 시간에 의해 인가전압(VLC)은 VC로 된다.
한편 TFT의 액정 패널의 공통전극(IC)의 전위를 VC로 설정하면 액정(1b)의 양단에 적용되는 전압은 0이 되고 액정은 오프상태가 된다.
제11도는 액정을 온 상태로 하는 경우의 시간을 표시한 것이다. 샘플링 신호(ø1)의 위상을 지연케함으로써 액정(1b)에는 VC+VD또는 VC-VD의 전압이 인가된다.
이 전압과 공통전극(IC)의 전위(VC)의 전위차이에 의해 액정은 온 상태가 된다.
제12도는 액정을 8계조로 제어하는 경우의 시간을 표시한 것이다. 이때에 휘도기준신호(VB)는 8레벨로 분할하여 또 프레임하는 전압의 극성을 반전한다.
샘플링 신호(ø1)의 위상신호(tPH)를 1∼8로 제어하는 것에 의해 8레벨로 분할된 레벨의 하나가 선택되어 이것이 신호전압이 된다.
제13도는 샘플링 회로(3)를 전자 스위치(8)∼(10), 커패시터(17)∼(19), 버퍼회로(20)∼(22)로 구성된 실시예이다.
이때의 시간챠트를 제14도에 표시한다. 여기서는 액정을 8계조로 제어하는 경우를 예로하여 설명한다. 샘플링 신호(ø1)∼(øm)에 의해 배치된 휘도 신호 신호는 커패시터(17)∼(19)에 유지되어 버퍼회로(20)∼(2)를 통하여 신호선(14)∼(16)에 가해진다.
휘도 기준 신호(VB)는 ts의 시간내에서 샘플링되어 tw의 시간내에서 액정(1b)에 기록된다.
제15도에 다른 실시예를 표시한다. 샘플링 회로(3)는 전자 스위치(8)-(10), 커패시터(23)∼(25), 전자 스위치(26)∼(28), 버퍼회로(20)∼(22)로 구성되어 있다.
이때의 시간 챠트를 제16도에 표시한다. 여기서는 액정을 8계조로 제어하는 경우를 예로하여 설명한다. 샘플링 신호(ø1)∼(øm)의 시간에 의해 샘플링된 휘도 기준 신호는 커패시터(23)∼(25)에 유지된다. 다음은 STB 신호에 의해 커패시터(29)∼(31)에 입력된다. 더욱 버퍼회로(20)∼(22)를 통하여 신호선(14)∼(16)에 가해진다.
이 실시예에서는 휘도 기준 신호(VB)이 샘플링 시간은 ts로 완료하게 되나 샘플링의 시간에 관계없이 신호전압(Vd1)∼(Vdm)은 동시에 변화한다.
제17도는 다른 시간챠트예를 표시한 것이다. 휘도기준신호(VB(는 1선의 주사시간(t1)으로 샘플링되어 다음의 선의 주사시간의 개시전에 커패시터(29)∼(31)에 입력된다.
이 방식으로서는 신호전압(Vd1)∼(ddm)의 유효시간이 t1과 동일하게 된다.
더욱 샘플링 신호(ø1)∼(øm)는 제7도에 표시한 펄스폭 제어법이라도 좋다. 휘도 기준 신호(VB)는 제8도에 표시한 파형이라도 좋다.
제5도, 제13도, 제5도에 표시한 주사 회로는 쉬프트 레지스터로 구성하면 바람직하다.
한편 샘플링 제어회로(4)는 종래의 방식이 고려되나 제18도에 다른 실시예를 표시한다. 샘플링 제어회로(4)는 래치회로(33), 전자 스위치(34)로 구성되어 있다. 또 래치신호(33)는 표시신호(D0)∼(Dm)가 입력된다.
한편 전자 스위치(34)는 샘플링 신호(ø1)∼(øm)가 입력되어 있으나 래치회로(33)의 출력에 따라 이중 하나의 신호가 선택된다.
더욱 제5도, 제13도, 제15도에 표시한 주사회로, 샘플링 제어회로 및 샘플링 회로는 TFT 액정 패널과 일체로 하여도 좋다.
특히 P-Si TFT로 구성하면 바람직하다.
제24도에 컬러표시 구동의 일실시예를 표시한다. 이 실시예에서는 R(적색), G(녹색), B(청색)의 색 필터가 종방향으로 배열된 종 컬러스트라이프 표시이다. 이 때문에 샘플링 제어회로는 각 색별로 설정되어 있다. 더욱 샘플링 제어회로(50)∼(52)는 제21도에 표시한 것과 동일 구성이다.
더욱 샘플링 회로(3)는 각 색마다에 설정하여도 좋다.
제25도는 컬러 표시 구동의 다른 실시예를 표시한 것이다.
이 실시예에서는 샘플링 제어회로(53)는 한개이고 더욱 샘플링 제어회로(53)에의 데이터 신호는 컬러 셀렉터(54)로 전환되어 R.G.B의 각 색의 데이터를 수용한다.
제26도에 표시 시스템의 실시예의 개념도를 표시한다. 프레임 메모리(62)에는 표시의 데이터 신호가 적어도 1화면분이 기억되어 있다. 이것은 제어회로(5)에서의 어드레스 신호에 의해 판독되어 샘플링 제어회로(4)에 전송된다.
프레임 메모리(62)에는 마이크로 프로세서(56), 통신회선(58) 및 제어회로(57), 비디오 회로(59), 범용자료 입력부(60), 메모리(61)의 각 부에서 표시의 자료 신호가 입력된다. 역으로 출발할 수도 있다.
통신회선(58)은 전화 회선등의 유선방식 또는 비디오 화면(video text) 방송이나 POS 등의 무선방식의 어느 것이든 좋다. 비디오 회로(59)는 TV 방송등의 아날로그 화상 신호등의 디지탈 신호에 변환하는 등의 처리를 한다. 또 범용 자료 입력부(60)에는 문자, 숫자 등을 입력하는 키보드나 예를들면 메뉴형의 입력터치 키보드가 있다.
더욱 메모리(61)는 자기, 광, 반도체등의 메모리 장치의 어느 것이든 좋다.
이러한 표시 시스템의 응용예로서는 범용 자료 입력부(60)의 입력 자료를 표시 화면상에서 편집하고 또는 비디오회로(59)에서의 화상 정보와 합성하여 프레임 메모리(61)에 기억하게 하거나 통신회선(58)을 통하여 그렇게 얻어진 정보를 먼 위치에 전송한다.
이 실시예에 의해 정보의 모니터, 편집, 전송(입출력)의 3가지 동작을 할 수가 있고, 매스커뮤니케이션 사회에 매우 유익한 시스템을 구성할 수가 있다.
지금까지 언급해온 실시예는 액정 액티브, 매트릭스 표시(matrix display)를 대상으로 해왔으나 본 발명은 이것에 특히 한정되는 것은 아니다. 예를들면 전압 진폭으로 휘도를 제어할 수 있는 전계발광(EL), 플라즈마 표시(PDP) 등의 발광형 표시의 신호회로의 구동회로에 적용할 수 있다. 이때의 구동회로의 제15도에 표시한 실시예가 적용된다.
본 발명에 의하면 구동회로의 출력회로를 간소화할 수가 있고 더욱 회로의 동작을 저속화로 할 수 있다. 이 때문에, 구동회로의 IC화가 용이하게 된다.

Claims (34)

  1. 스위칭 소자가 인가전압의 진폭치에 의해 휘도가 제어되는 표시체를 적층한 표시 패널과, 중간조 정보를 포함하는 디지탈 신호를 시간 함수 신호에 변환하는 디지탈-시간함수 변환 수단과, 시간적으로 변화하는 휘도 기준 신호를 상기 시간함수 신호에 따라 샘플링하여 상기 스위칭 소자에 인가하게 하는 신호전압에 상당하는 중간조 신호를 발생하는 시간함수-중간조 변환수단과를 구비하는 것을 특징으로 하는 중간조 표시장치.
  2. 제1항에 있어서, 상기 시간함수 신호는 펄스 위상 신호인 것을 특징으로 하는 중간조 표시 장치.
  3. 제1항에 있어서, 상기 시간함수 신호는 펄스폭 신호인 것을 특징으로 하는 중간조 표시장치.
  4. 제1항에 있어서, 상기 디지탈 신호와 상기 시간함수 신호와의 전압진폭은 실질적으로 동일하고 동시에 상기 휘도 기준 신호의 전압 진폭은 상기 디지탈 신호와 상기 시간함수 신호와의 전압진폭보다 큰 것을 특징으로 하는 중간조 표시장치.
  5. 제1항에 있어서, 상기 스위칭 소자는 트랜지스터 소자 또는 2단자 비선형 소자인 것을 특징으로 하는 중간조 표시장치.
  6. 제1항에 있어서, 상기 휘도 기준 신호는 시간에 대하여 전압이 선형 또는 비선형으로 변화하는 휘도기준 신호인 것을 특징으로 하는 중간조 표시장치.
  7. 복수의 주사전극과 이것에 교차하는 복수의 신호 전극과의 교점에 대응하는 부분에 각각 스위칭 소자를 형성하고 인가전압의 진폭치에 의해 휘도가 제어되는 표시체를 적층한 표시패널과, 소정의 비트 단위로 입력되는 중간조 정보를 포함하는 디지탈 신호를 적어도 상기 복수의 신호 전극을 일시적으로 유지하는 유지 수단과, 상기 유지 수단에서 출력되는 각 신호 전극 마다의 중간조 정보를 포함하는 디지탈 신호를 시간 함수 신호로 변환하는 디지탈-시간함수 변환수단과, 시간적으로 변화하는 휘도 기준 신호를 상기 시간함수 신호에 따라 샘플링하여 각 신호전극 마다에 인가되는 신호전압에 상당하는 중간조 신호를 발생하는 시간함수-중간조 변환수단과, 상기 복수의 주사 전극을 순차적으로 주사하는 주사 전압에 상당하는 신호를 발생하는 주사 전압 발생수단과를 구비하는 것을 특징으로 하는 중간조 표시장치.
  8. 제7항에 있어서, 상기 시간함수 신호는 펄스 위상 신호인 것을 특징으로 하는 중간조 표시장치.
  9. 제7항에 있어서, 상기 시간함수 신호는 펄스폭 신호인 것을 특징으로 하는 중간조 표시장치.
  10. 제7항에 있어서, 상기 디지탈 신호와 상기 시간함수 신호의 전압 진폭은 실질적으로 동일하고 동시에 상기 휘도 기준 신호의 전압은 상기 디지탈 신호와 상기 시간함수 신호의 전압 진폭보다 큰 것을 특징으로 하는 중간조 표시장치.
  11. 제7항에 있어서, 상기 스위칭 소자는 트랜지스터 소자 또는 2단자 비선형 소자인 것을 특징으로 하는 중간조 표시장치.
  12. 상기 휘도 기준 신호는 시간에 대하여 전압이 선형 또는 비선형으로 변화하는 휘도 기준 신호인 것을 특징으로 하는 중간조 표시장치.
  13. 제7항에 있어서 상기 표시체는 액정인 것을 특징으로 하는 중간조 표시장치.
  14. 복수의 주사 전극과 이것에 교차하는 복수의 신호 전극과의 교점에 대응하는 부분에 각각 스위칭 소자를 형성하고 인가전압의 진폭치에 의해 휘도가 제어되는 표시제를 적층한 표시 패널과, 아날로그 화상 신호를 각 신호 전극마다에 중간 정보를 포함하는 디지탈 신호로 변환하는 아날로그-디지탈 변환 수단과, 소정의 비트 단위로 입력되는 중간조 정보를 포함하는 디지탈 신호를 적어도 상기 복수의 신호 전극을 일시 유지하는 유지 수단과, 상기 유지수단에서 출력되는 각 신호전극 마다의 중간조 정보를 포함하는 디지탈 신호를 시간함수 신호로 변환하는 디지탈-시간함수 변환수단과, 시간적으로 변화하는 휘도 기준 신호를 상기 시간함수 신호에 따라 샘플링 하여 각 신호 전극마다에 인가되는 신호전압에 상당하는 중간조 신호를 발생하는 시간함수-중간조 변환 수단과, 상기 복수의 주사전극을 순차적으로 주사하는 주사전압에 상당하는 신호를 발생하는 주사 전압 발생수단과를 구비하는 것을 특징으로 하는 중간조 표시장치.
  15. 제14항에 있어서, 상기 시간함수 신호는 펄스 위상신호인 것을 특징으로 하는 중간조 표시장치.
  16. 제14항에 있어서, 상기 시간함수 신호는 펄스 폭 신호인 것을 특징으로 하는 중간조 표시장치.
  17. 제14항에 있어서, 상기 디지탈 신호와 상기 시간함수 신호의 전압 진폭은 실질적으로 동일하고 동시에 상기 휘도 기준 신호의 전극 진폭은 상기 디지탈 신호와 상기 시간 함수 신호의 전압 진폭보다 큰 것을 특징으로 하는 중간조 표시장치.
  18. 제14항에 있어서, 상기 스위칭 소자는 트랜지스터 소자 또는 2단자 비선형 소자인 것을 특징으로 하는 중간조 표시장치.
  19. 제14항에 있어서, 상기 휘도 기준 신호는 시간에 대해 전압이 선형 또는 비선형으로 변화하는 휘도 기준 신호인 것을 특징으로 하는 중간조 표시장치.
  20. 제14항에 있어서, 상기 표시체는 액정인것을 특징으로 하는 중간조 표시장치.
  21. 복수의 주사전극과 이것에 교차하는 복수의 신호 전극과의 교점에 대응하는 부분에 각각 스위칭 소자를 형성하고 인가전압의 진폭치에 의해 휘도가 제어되는 표시체를 적층한 표시 패널과, 각 신호 전극 마다의 중간조 정보를 포함하는 디지탈 신호를 적어도 1화면을 기억하는 프레임 메모리와, 상기 프레임 메모리에서의 소정의 비트 단위로 입력되는 중간조 정보를 포함하는 디지탈 신호를 적어도 상기 복수의 신호전극을 일시적으로 유지하는 유지 수단과, 상기 유지수단에서 출력되는 각 신호전극 마다의 중간조 정보를 포함하는 디지탈 신호를 시간함수 신호로 변환하는 디지탈-시간함수 변환 수단과, 시간적으로 변화하는 휘도기준 신호를 상기 시간함수 신호에 따라 샘플링하여 각 신호 전극 마다에 인가되는 신호전압에 상당하는 중간조 신호를 발생하는 시간함수-중간조 변환수단과, 상기 복수의 주사 전극을 순차적으로 주사하는 주사전압에 상당하는 신호를 발생하는 주사전압 발생수단과를 구비하는 것을 특징으로 하는 중간조 표시장치.
  22. 제21항에 있어서, 상기 시간함수 신호는 펄스 위상신호인 것을 특징으로 하는 중간조 표시장치.
  23. 제21항에 있어서, 상기 시간함수 신호는 펄스 폭 신호인 것을 특징으로 하는 중간조 표시장치.
  24. 제21항에 있어서, 상기 디지탈 신호와 상기 시간함수 신호와의 전압 진폭은 실질적으로동일하고 동시에 상기 휘도 기준 신호의 전압 진폭은 상기 디지탈 신호와 상기 시간함수 신호와의 전압진폭보다 큰 것을 특징으로 하는 중간조 표시장치.
  25. 제21항에 있어서, 상기 스위칭 소자는 트랜지스터 소자 또는 2단자 비선형 소자인 것을 특징으로 하는 중간조 표시장치.
  26. 제21항에 있어서, 상기 휘도 기준 신호는 시간에 대해 전압이 선형 또는 비선형으로 변화하는 휘도 기준 신호인 것을 특징으로 하는 중간조 표시장치.
  27. 제21항에 있어서, 상기 표시체는 액정인 것을 특징으로 하는 중간조 표시장치.
  28. 복수의 주사 전극과 교차하는 복수의 신호 전극과의 교점에 대응하는 부분에 각각 스위칭 소자를 형성하고 인가전압의 진폭치에 의해 휘도가 제어되는 표시체를 적층한 표시 패넉과, 아날로그 화상 신호를 각 신호전극 마다의 중간조 정보를 포함하는 디지탈 신호로 변환하는 아날로그-디지탈 변환 수단과, 상기 디지탈 신호를 적어도 1화면분 기억하는 프레임 메모리와, 상기 프레임 메모리에서 소정의 비트 단위로 입력되는 중간조 정보를 포함하는 디지탈 신호를 적어도 상기 복수의 신호전극을 일시적으로 유지하는 유지수단과, 상기 유지수단에서 출력되는 각 신호전극 마다의 중간조 정보를 포함하는 디지탈 신호를 시간함수 신호로 변화하는 디지탈-시간함수 변환수단과, 시간적으로 변화하는 휘도 기준 신호를 상기 시간함수 신호에 따라 샘플링하여 각 신호 전극 마다에 인가되는 신호 전압에 상당하는 중간조 신호를 발생하는 시간함수-중간조 변환수단과, 상기 복수의 주사 전극을 순차적으로 주사하는 주사전압에 상당하는 신호를 발생하는 주사 전압 발생수단과를 구비하는 것을 특징으로 하는 중간조 표시장치.
  29. 제28항에 있어서, 상기 시간함수 신호는 펄스위상 신호인 것을 특징으로 하는 중간조 표시장치.
  30. 제28항에 있어서, 상기 시간함수 신호는 펄스 폭 신호인 것을 특징으로 하는 중간조 표시장치.
  31. 제28항에 있어서, 상기 디지탈 신호와 상기 시간함수 신호와의 전압진폭은 실질적으로는동일하고 동시에 상기 휘도 기준 신호의 전압 진폭은 상기 디지탈 신호와 상기 시간함수 신호와의 전압 진폭보다 큰 것을 특징으로 하는 중간조 표시장치.
  32. 제28항에 있어서, 상기 스위칭 소자는 트랜지스터 소자 또는 2단자 비선형 소자인 것을 특징으로 하는 중간조 표시장치.
  33. 제28항에 있어서, 상기 휘도 기준 신호는 시간에 대해 전압이 선형 또는 비선형으로 변화하는 휘도 기준 신호인 것을 특징으로 하는 중간조 표시장치.
  34. 제28항에 있어서, 상기 표시체는 액정인 것을 특징으로 하는 중간조 표시장치.
KR1019880012998A 1987-10-05 1988-10-05 중간조 표시장치 KR960004648B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP62249832A JP2852042B2 (ja) 1987-10-05 1987-10-05 表示装置
JP62-249832 1987-10-05

Publications (2)

Publication Number Publication Date
KR890007112A KR890007112A (ko) 1989-06-19
KR960004648B1 true KR960004648B1 (ko) 1996-04-11

Family

ID=17198850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880012998A KR960004648B1 (ko) 1987-10-05 1988-10-05 중간조 표시장치

Country Status (5)

Country Link
US (1) US5091722A (ko)
EP (1) EP0310941B1 (ko)
JP (1) JP2852042B2 (ko)
KR (1) KR960004648B1 (ko)
DE (1) DE3850630T2 (ko)

Families Citing this family (71)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02132490A (ja) * 1988-11-14 1990-05-21 Toshiba Corp 液晶ディスプレイ駆動装置
US5287095A (en) * 1988-12-09 1994-02-15 Hitachi, Ltd. Display device and its displaying method
JPH02216190A (ja) * 1989-02-17 1990-08-29 Toshiba Corp アクテイブマトリクス型表示装置
DE69115414T2 (de) * 1990-09-28 1996-06-13 Sharp Kk Steuerschaltung für ein Anzeigegerät
JP2761128B2 (ja) * 1990-10-31 1998-06-04 富士通株式会社 液晶表示装置
EP0499979A3 (en) * 1991-02-16 1993-06-09 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device
JP2794499B2 (ja) 1991-03-26 1998-09-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
US5459495A (en) * 1992-05-14 1995-10-17 In Focus Systems, Inc. Gray level addressing for LCDs
US5280280A (en) * 1991-05-24 1994-01-18 Robert Hotto DC integrating display driver employing pixel status memories
JPH0535200A (ja) * 1991-07-31 1993-02-12 Hitachi Ltd 表示装置とその駆動方法
JP2845303B2 (ja) 1991-08-23 1999-01-13 株式会社 半導体エネルギー研究所 半導体装置とその作製方法
US6778159B1 (en) * 1991-10-08 2004-08-17 Semiconductor Energy Laboratory Co., Ltd. Active matrix display and a method of driving the same
JP2639763B2 (ja) * 1991-10-08 1997-08-13 株式会社半導体エネルギー研究所 電気光学装置およびその表示方法
JP2651972B2 (ja) 1992-03-04 1997-09-10 株式会社半導体エネルギー研究所 液晶電気光学装置
EP0648403A1 (en) * 1992-06-30 1995-04-19 Westinghouse Electric Corporation Gray-scale stepped ramp generator with individual step correction
JP2848139B2 (ja) * 1992-07-16 1999-01-20 日本電気株式会社 アクティブマトリクス型液晶表示装置とその駆動方法
KR100288037B1 (ko) * 1992-09-14 2001-05-02 가나이 쓰도무 표시장치의 구동방법
US5532712A (en) * 1993-04-13 1996-07-02 Kabushiki Kaisha Komatsu Seisakusho Drive circuit for use with transmissive scattered liquid crystal display device
JPH07121141A (ja) * 1993-10-25 1995-05-12 Nec Corp 液晶表示装置
US6362835B1 (en) * 1993-11-23 2002-03-26 Texas Instruments Incorporated Brightness and contrast control for a digital pulse-width modulated display system
US5798746A (en) * 1993-12-27 1998-08-25 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP3482683B2 (ja) * 1994-04-22 2003-12-22 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
US5717418A (en) * 1994-08-30 1998-02-10 Proxima Corporation Ferroelectric liquid crystal display apparatus and method of making it
US5808800A (en) 1994-12-22 1998-09-15 Displaytech, Inc. Optics arrangements including light source arrangements for an active matrix liquid crystal image generator
US5748164A (en) 1994-12-22 1998-05-05 Displaytech, Inc. Active matrix liquid crystal image generator
JPH0981074A (ja) * 1995-09-19 1997-03-28 Fujitsu Ltd ディスプレイ装置及びディスプレイユニット及びディスプレイ信号生成装置
JP3597287B2 (ja) * 1995-11-29 2004-12-02 株式会社半導体エネルギー研究所 表示装置及びその駆動方法
JP3305946B2 (ja) * 1996-03-07 2002-07-24 株式会社東芝 液晶表示装置
WO1997035295A2 (en) * 1996-03-18 1997-09-25 Philips Electronics N.V. Plasma-addressed colour display
EP0797182A1 (en) * 1996-03-19 1997-09-24 Hitachi, Ltd. Active matrix LCD with data holding circuit in each pixel
GB9704149D0 (en) * 1996-08-16 1997-04-16 Philips Electronics Nv Active matrix display devices and methods of driving such
US6057809A (en) * 1996-08-21 2000-05-02 Neomagic Corp. Modulation of line-select times of individual rows of a flat-panel display for gray-scaling
JP3403027B2 (ja) * 1996-10-18 2003-05-06 キヤノン株式会社 映像水平回路
KR100280717B1 (ko) * 1998-09-25 2001-02-01 김순택 디지털 아나로그 변환기
JP2000163014A (ja) * 1998-11-27 2000-06-16 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
TW484117B (en) 1999-11-08 2002-04-21 Semiconductor Energy Lab Electronic device
JP2001306039A (ja) * 2000-04-26 2001-11-02 Mitsubishi Electric Corp 液晶表示駆動装置及びそれを備えた携帯電話機
TW501086B (en) * 2000-07-15 2002-09-01 Mosel Vitelic Inc Liquid crystal display panel signal processor
US6992652B2 (en) * 2000-08-08 2006-01-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and driving method thereof
TW522374B (en) * 2000-08-08 2003-03-01 Semiconductor Energy Lab Electro-optical device and driving method of the same
US6987496B2 (en) * 2000-08-18 2006-01-17 Semiconductor Energy Laboratory Co., Ltd. Electronic device and method of driving the same
US7180496B2 (en) * 2000-08-18 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving the same
TW518552B (en) * 2000-08-18 2003-01-21 Semiconductor Energy Lab Liquid crystal display device, method of driving the same, and method of driving a portable information device having the liquid crystal display device
TW514854B (en) * 2000-08-23 2002-12-21 Semiconductor Energy Lab Portable information apparatus and method of driving the same
JP4014831B2 (ja) * 2000-09-04 2007-11-28 株式会社半導体エネルギー研究所 El表示装置及びその駆動方法
US6774876B2 (en) 2000-10-02 2004-08-10 Semiconductor Energy Laboratory Co., Ltd. Self light emitting device and driving method thereof
US7184014B2 (en) * 2000-10-05 2007-02-27 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US6747623B2 (en) * 2001-02-09 2004-06-08 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method of driving the same
JPWO2002077958A1 (ja) * 2001-03-22 2004-07-15 キヤノン株式会社 アクティブマトリクス型発光素子の駆動回路
JP2002358056A (ja) * 2001-03-28 2002-12-13 Seiko Epson Corp 画像表示装置および共通信号供給方法
JP2003114646A (ja) * 2001-08-03 2003-04-18 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法。
TWI273539B (en) * 2001-11-29 2007-02-11 Semiconductor Energy Lab Display device and display system using the same
JP3913534B2 (ja) * 2001-11-30 2007-05-09 株式会社半導体エネルギー研究所 表示装置及びこれを用いた表示システム
JP4067878B2 (ja) * 2002-06-06 2008-03-26 株式会社半導体エネルギー研究所 発光装置及びそれを用いた電気器具
JP3758039B2 (ja) 2002-06-10 2006-03-22 セイコーエプソン株式会社 駆動回路及び電気光学装置
US6982727B2 (en) * 2002-07-23 2006-01-03 Broadcom Corporation System and method for providing graphics using graphical engine
KR100920341B1 (ko) * 2003-02-06 2009-10-07 삼성전자주식회사 액정 표시 장치
KR100529076B1 (ko) * 2003-11-10 2005-11-15 삼성에스디아이 주식회사 역다중화 장치 및 이를 이용한 디스플레이 장치
JP2005157013A (ja) * 2003-11-27 2005-06-16 Hitachi Displays Ltd 表示装置
JP2005275315A (ja) * 2004-03-26 2005-10-06 Semiconductor Energy Lab Co Ltd 表示装置、その駆動方法及びそれを用いた電子機器
US7502040B2 (en) * 2004-12-06 2009-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method thereof and electronic appliance
US20060139265A1 (en) * 2004-12-28 2006-06-29 Semiconductor Energy Laboratory Co., Ltd. Driving method of display device
US20060158399A1 (en) 2005-01-14 2006-07-20 Semiconductor Energy Laboratory Co., Ltd. Driving method of display device
KR100611508B1 (ko) * 2005-01-31 2006-08-11 삼성전자주식회사 채널을 분리하여 출력하는 디스플레이 구동 회로,디스플레이 구동 방법 및 전류 샘플/홀드 회로
US7719526B2 (en) 2005-04-14 2010-05-18 Semiconductor Energy Laboratory Co., Ltd. Display device, and driving method and electronic apparatus of the display device
US8633919B2 (en) * 2005-04-14 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method of the display device, and electronic device
EP1720148A3 (en) * 2005-05-02 2007-09-05 Semiconductor Energy Laboratory Co., Ltd. Display device and gray scale driving method with subframes thereof
KR101404582B1 (ko) * 2006-01-20 2014-06-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 구동방법
KR20100018322A (ko) * 2008-08-06 2010-02-17 삼성전자주식회사 액정 표시 장치 및 그것의 제어 방법
WO2013172220A1 (en) 2012-05-18 2013-11-21 Semiconductor Energy Laboratory Co., Ltd. Pixel circuit, display device, and electronic device
JP2020154230A (ja) * 2019-03-22 2020-09-24 株式会社Jvcケンウッド 液晶表示装置及びその製造方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7903515A (nl) * 1979-05-04 1980-11-06 Philips Nv Modulatorschakeling voor een matrixweergeefinrichting.
DE3026392C2 (de) * 1980-02-26 1985-08-22 Sharp K.K., Osaka Anzeigevorrichtung mit einem elektrolumineszenten Dünnschichtelement zur Bilddarstellung
JPS5772487U (ko) * 1980-10-20 1982-05-04
JPS5927687A (ja) * 1982-08-04 1984-02-14 Casio Comput Co Ltd ポケツタブルテレビジヨン受像機
US4554539A (en) * 1982-11-08 1985-11-19 Rockwell International Corporation Driver circuit for an electroluminescent matrix-addressed display
JPS59138184A (ja) * 1983-01-28 1984-08-08 Citizen Watch Co Ltd マトリクスカラ−テレビパネル駆動回路
JPS60162293A (ja) * 1984-02-02 1985-08-24 ソニー株式会社 表示装置
JPS60142537U (ja) * 1984-02-28 1985-09-20 日本電気株式会社 非直線デイジタル−アナログ変換器
JP2646523B2 (ja) * 1984-10-26 1997-08-27 旭硝子株式会社 画像表示装置
JPS61116334A (ja) * 1984-11-09 1986-06-03 Seiko Epson Corp アクテイブマトリクスパネル
US4745485A (en) * 1985-01-28 1988-05-17 Sanyo Electric Co., Ltd Picture display device
JPS6273294A (ja) * 1985-09-27 1987-04-03 カシオ計算機株式会社 画像表示装置
JPS62143524A (ja) * 1985-12-18 1987-06-26 Fuji Electric Co Ltd デジタル/アナログ変換装置
KR910001848B1 (ko) * 1986-02-06 1991-03-28 세이꼬 엡슨 가부시끼가이샤 화상 표시 장치
FR2594579B1 (fr) * 1986-02-17 1988-04-15 Commissariat Energie Atomique Ecran d'affichage a matrice active permettant l'affichage de niveaux de gris

Also Published As

Publication number Publication date
DE3850630T2 (de) 1994-11-03
EP0310941B1 (en) 1994-07-13
EP0310941A3 (en) 1990-10-17
JP2852042B2 (ja) 1999-01-27
EP0310941A2 (en) 1989-04-12
US5091722A (en) 1992-02-25
JPH0192797A (ja) 1989-04-12
KR890007112A (ko) 1989-06-19
DE3850630D1 (de) 1994-08-18

Similar Documents

Publication Publication Date Title
KR960004648B1 (ko) 중간조 표시장치
US5414443A (en) Drive device for driving a matrix-type LCD apparatus
US6320565B1 (en) DAC driver circuit with pixel resetting means and color electro-optic display device and system incorporating same
US5365284A (en) Liquid crystal display device and driving method thereof
KR100520861B1 (ko) 계조 표시용 기준 전압 발생 회로 및 그것을 이용한 액정표시 장치
US4180813A (en) Liquid crystal display device using signal converter of digital type
US6930665B2 (en) Display device for D/A conversion using load capacitances of two lines
US6566643B2 (en) Electro-optical device, method of driving the same, and electronic apparatus using the same
JPH05100635A (ja) アクテイブマトリクス型液晶デイスプレイの駆動用集積回路と駆動方法
US20060256055A1 (en) Liquid crystal display device
EP1319223A2 (en) Active matrix display devices
US6288697B1 (en) Method and circuit for driving display device
JPH1124632A (ja) アクティブマトリクス型画像表示装置及びその駆動方法
JP4906871B2 (ja) ビデオシステム
KR20050045168A (ko) 액정표시장치의 구동부
JPH09138670A (ja) 液晶表示装置の駆動回路
US5251051A (en) Circuit for driving liquid crystal panel
JPH04237091A (ja) フラットディスプレイの階調駆動回路
JPH0216596A (ja) 液晶ディスプレイ装置
JPH01107237A (ja) 液晶表示装置
KR960016342B1 (ko) 디스플레이 모듈 구동 회로
KR20010041428A (ko) 전기-광학 디스플레이 장치의 샘플링 에러의 보상
JP2835254B2 (ja) 表示装置の駆動回路
JP2839854B2 (ja) 中間調表示装置
US6630919B1 (en) Optical modulator and integrated circuit therefor

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010330

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee