KR20080086151A - 반도체 메모리장치 - Google Patents
반도체 메모리장치 Download PDFInfo
- Publication number
- KR20080086151A KR20080086151A KR1020070027923A KR20070027923A KR20080086151A KR 20080086151 A KR20080086151 A KR 20080086151A KR 1020070027923 A KR1020070027923 A KR 1020070027923A KR 20070027923 A KR20070027923 A KR 20070027923A KR 20080086151 A KR20080086151 A KR 20080086151A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- memory device
- delay
- command
- command sequence
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1093—Input synchronization
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1096—Write circuits, e.g. I/O line write drivers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/002—Isolation gates, i.e. gates coupling bit lines to the sense amplifier
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Databases & Information Systems (AREA)
- Dram (AREA)
Abstract
Description
Claims (20)
- 메모리장치가 쓰기 동작을 수행하고 있음을 나타내는 구별신호를 생성하는 구별신호 생성부; 및메모리장치의 커맨드계열 신호를 상기 구별신호 생성부의 출력에 따라 선택적으로 지연시키는 선택적 지연부를 포함하는 반도체 메모리장치.
- 제 1항에 있어서,상기 선택적 지연부는,상기 커맨드계열 신호를 서로 다른 값으로 지연시키는 지연수단; 및상기 지연수단을 통과한 커맨드계열 신호를 선택하기 위한 지연선택수단을 포함하는 것을 특징으로 하는 반도체 메모리장치.
- 제 2항에 있어서,상기 지연수단은,상기 커맨드계열 신호를 서로 다른 값으로 지연시켜 출력하는 두 개의 지연라인을 포함하는 것을 특징으로 하는 반도체 메모리장치.
- 제 3항에 있어서,상기 지연라인 중 하나는,지연값이 0인 것을 특징으로 하는 반도체 메모리장치.
- 제 3항에 있어서,상기 지연선택수단은,상기 지연라인의 출력을 각각 입력받는 두 개의 패스게이트를 포함하는 것을 특징으로 하는 반도체 메모리장치.
- 제 5항에 있어서,상기 패스게이트는,상기 구별신호 생성부의 출력에 따라 온/오프되는 것을 특징으로 하는 반도체 메모리장치.
- 제 1항 내지 6항 중 어느 한 항에 있어서,상기 선택적 지연부는,메모리장치가 쓰기동작을 수행할 때 읽기동작을 수행할 때보다 상기 커맨드계열 신호를 더 많이 지연시키는 것을 특징으로 하는 반도체 메모리장치.
- 제 1항에 있어서,상기 구별신호 생성부는,내부 쓰기명령 신호에 응답하여 상기 구별신호를 생성하는 것을 특징으로 하는 반도체 메모리장치.
- 제 8항에 있어서,상기 구별신호 생성부는,상기 내부 쓰기명령 신호가 한번 인에이블 되면 미리 설정된 시간 동안 상기 구별신호를 인에이블 시키는 것을 특징으로 하는 반도체 메모리장치.
- 제 9항에 있어서,상기 미리 설정된 시간은,메모리장치의 쓰기 동작에 필요한 시간인 것을 특징으로 하는 반도체 메모리장치.
- 제 9항에 있어서,상기 구별신호 생성부는,상기 내부 쓰기명령 신호를 지연하는 지연수단; 및상기 내부 쓰기명령 신호와 상기 지연수단의 출력을 입력받아 상기 구별신호를 출력하는 SR래치를 포함하여 구성되는 것을 특징으로 하는 반도체 메모리장치.
- 제 11항에 있어서,상기 지연수단은,하나 이상의 직렬로 연결된 D플립플롭을 포함하는 것을 특징으로 하는 반도체 메모리장치.
- 제 11항에 있어서,상기 SR래치는,상기 내부 쓰기명령 신호를 입력받는 제1노아게이트;상기 지연수단에 의해 지연된 내부 쓰기명령 신호를 입력받으며 상기 제1노아게이트와 래치를 형성하는 제2노아게이트; 및상기 제1노아게이트의 출력을 반전해 상기 구별신호로 출력하는 인버터를 포함하는 것을 특징으로 하는 반도체 메모리장치.
- 제 1항에 있어서,상기 커맨드계열 신호는,컬럼 선택 신호(YS) 뱅크 쓰기 인에이블 신호(BWEN) 및 이들을 생성하기 위한 신호들을 포함하는 것을 특징으로 하는 반도체 메모리장치.
- 메모리셀에 저장된 데이터와 저장될 데이터가 이동하는 경로인 데이터계열 전송라인; 및메모리장치의 어드레스 신호와 커맨드 신호가 이동하는 경로인 커맨드계열 전송라인을 포함하며,상기 커맨드계열 전송라인의 지연값은 메모리장치가 쓰기 동작을 수행할 때 더 커지는 것을 특징으로 하는 반도체 메모리장치.
- 제 15항에 있어서,상기 커맨드계열 전송라인으로는,컬럼 선택 신호(YS), 뱅크 쓰기 인에이블 신호(BWEN) 및 이들을 생성하기 위한 신호들이 이동하는 것을 특징으로 하는 반도체 메모리장치.
- 제 15항에 있어서,상기 커맨드계열 전송라인은,메모리장치가 쓰기 동작을 수행할 때 인에이블 되는 구별신호를 생성하는 구별신호 생성부; 및상기 구별신호가 인에이블 되면 상기 커맨드계열 전송라인의 지연값을 늘리는 선택적 지연부를 포함하는 것을 특징으로 하는 반도체 메모리장치.
- 제 17항에 있어서,상기 구별신호 생성부는,내부 쓰기명령 신호에 응답하여 상기 구별신호를 생성하는 것을 특징으로 하는 반도체 메모리장치.
- 제 18항에 있어서,상기 구별신호 생성부는,상기 내부 쓰기명령 신호가 한번 인에이블 되면 미리 설정된 시간 동안 상기 구별신호를 인에이블 시키는 것을 특징으로 하는 반도체 메모리장치.
- 제 19항에 있어서,상기 미리 설정된 시간은,메모리장치의 쓰기 동작에 필요한 시간인 것을 특징으로 하는 반도체 메모리장치.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070027923A KR100868251B1 (ko) | 2007-03-22 | 2007-03-22 | 반도체 메모리장치 |
US11/956,822 US7813211B2 (en) | 2007-03-22 | 2007-12-14 | Semiconductor memory device |
JP2007340623A JP2008234818A (ja) | 2007-03-22 | 2007-12-28 | 半導体メモリ装置 |
US12/876,690 US8050118B2 (en) | 2007-03-22 | 2010-09-07 | Semiconductor memory device |
US13/285,312 US8320197B2 (en) | 2007-03-22 | 2011-10-31 | Semiconductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070027923A KR100868251B1 (ko) | 2007-03-22 | 2007-03-22 | 반도체 메모리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080086151A true KR20080086151A (ko) | 2008-09-25 |
KR100868251B1 KR100868251B1 (ko) | 2008-11-12 |
Family
ID=39907411
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070027923A KR100868251B1 (ko) | 2007-03-22 | 2007-03-22 | 반도체 메모리장치 |
Country Status (3)
Country | Link |
---|---|
US (3) | US7813211B2 (ko) |
JP (1) | JP2008234818A (ko) |
KR (1) | KR100868251B1 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4777807B2 (ja) * | 2006-03-29 | 2011-09-21 | エルピーダメモリ株式会社 | 積層メモリ |
KR100868251B1 (ko) * | 2007-03-22 | 2008-11-12 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
US8543756B2 (en) * | 2009-02-02 | 2013-09-24 | Marvell World Trade Ltd. | Solid-state drive command grouping |
KR101115456B1 (ko) * | 2009-10-30 | 2012-02-24 | 주식회사 하이닉스반도체 | 멀티 비트 테스트 제어회로 |
US20130076424A1 (en) | 2011-09-23 | 2013-03-28 | Qualcomm Incorporated | System and method for reducing cross coupling effects |
KR102425422B1 (ko) * | 2015-11-30 | 2022-07-27 | 에스케이하이닉스 주식회사 | 지연 회로 블록을 포함하는 반도체 집적 회로 장치 |
US10163474B2 (en) * | 2016-09-22 | 2018-12-25 | Qualcomm Incorporated | Apparatus and method of clock shaping for memory |
JP7332239B2 (ja) * | 2018-04-19 | 2023-08-23 | ラピスセミコンダクタ株式会社 | 半導体メモリ装置 |
KR20200031894A (ko) * | 2018-09-17 | 2020-03-25 | 에스케이하이닉스 주식회사 | 메모리 모듈 및 이를 포함하는 메모리 시스템 |
US11093244B2 (en) * | 2019-08-28 | 2021-08-17 | Micron Technology, Inc. | Command delay |
Family Cites Families (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02177079A (ja) * | 1988-12-27 | 1990-07-10 | Nec Corp | ランダムアクセスメモリの制御回路 |
US5655105A (en) * | 1995-06-30 | 1997-08-05 | Micron Technology, Inc. | Method and apparatus for multiple latency synchronous pipelined dynamic random access memory |
US6088774A (en) * | 1996-09-20 | 2000-07-11 | Advanced Memory International, Inc. | Read/write timing for maximum utilization of bidirectional read/write bus |
KR100230415B1 (ko) * | 1997-03-31 | 1999-11-15 | 윤종용 | 동기식 반도체 메모리장치의 칼럼 선택라인 제어회로 및 제어방법 |
US6442644B1 (en) * | 1997-08-11 | 2002-08-27 | Advanced Memory International, Inc. | Memory system having synchronous-link DRAM (SLDRAM) devices and controller |
AU9604698A (en) * | 1997-10-10 | 1999-05-03 | Rambus Incorporated | Method and apparatus for two step memory write operations |
KR100252043B1 (ko) * | 1997-11-07 | 2000-05-01 | 윤종용 | 반도체 메모리 장치의 칼럼 선택 신호 제어기 및 칼럼 선택제어 방법 |
KR100281105B1 (ko) | 1998-02-04 | 2001-02-01 | 김영환 | 디램의 데이타 출력 회로 |
JP2000137983A (ja) * | 1998-08-26 | 2000-05-16 | Toshiba Corp | 半導体記憶装置 |
JP3076309B2 (ja) | 1998-09-17 | 2000-08-14 | 日本電気アイシーマイコンシステム株式会社 | 半導体記憶装置 |
JP4748828B2 (ja) * | 1999-06-22 | 2011-08-17 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
KR100543934B1 (ko) | 2000-05-31 | 2006-01-23 | 주식회사 하이닉스반도체 | 반도체 메모리 장치에서 어드레스 및 데이터 억세스타임을 고속으로 하는 제어 및 어드레스 장치 |
KR100374637B1 (ko) * | 2000-10-24 | 2003-03-04 | 삼성전자주식회사 | Jedec 규격의 포스티드 카스 기능을 가지는 동기식반도체 메모리 장치 |
JP2002157883A (ja) * | 2000-11-20 | 2002-05-31 | Fujitsu Ltd | 同期型半導体装置及び同期型半導体装置における入力信号のラッチ方法 |
US6788593B2 (en) * | 2001-02-28 | 2004-09-07 | Rambus, Inc. | Asynchronous, high-bandwidth memory component using calibrated timing elements |
KR100393217B1 (ko) * | 2001-03-09 | 2003-07-31 | 삼성전자주식회사 | 메모리장치들과 데이터 버퍼를 동일한 클럭 주파수로동작시키기 위한 제어 회로를 구비하는 메모리 모듈 |
US6606272B2 (en) | 2001-03-29 | 2003-08-12 | G-Link Technology | Method and circuit for processing output data in pipelined circuits |
KR100402388B1 (ko) | 2001-09-24 | 2003-10-17 | 삼성전자주식회사 | 칩선택 출력 시간이 단축된 반도체 메모리 장치 |
KR100416622B1 (ko) * | 2002-04-27 | 2004-02-05 | 삼성전자주식회사 | 동기식 반도체 메모리장치의 컬럼 디코더 인에이블 타이밍제어방법 및 장치 |
US7035150B2 (en) * | 2002-10-31 | 2006-04-25 | Infineon Technologies Ag | Memory device with column select being variably delayed |
KR100586841B1 (ko) * | 2003-12-15 | 2006-06-07 | 삼성전자주식회사 | 가변 딜레이 제어 방법 및 회로 |
KR100593442B1 (ko) * | 2004-02-06 | 2006-06-28 | 삼성전자주식회사 | 반도체 메모리 장치 및 이 장치의 데이터 라이트 및 리드방법 |
KR100605603B1 (ko) * | 2004-03-30 | 2006-07-31 | 주식회사 하이닉스반도체 | 데이터라인의 스큐를 줄인 반도체 메모리 소자 |
KR100624296B1 (ko) * | 2004-11-08 | 2006-09-19 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 |
KR100610018B1 (ko) * | 2004-12-13 | 2006-08-08 | 삼성전자주식회사 | 반도체 메모리 장치의 컬럼 선택선 신호 생성 장치 |
KR100673904B1 (ko) * | 2005-04-30 | 2007-01-25 | 주식회사 하이닉스반도체 | 반도체메모리소자 |
KR100638748B1 (ko) * | 2005-04-30 | 2006-10-30 | 주식회사 하이닉스반도체 | 반도체메모리소자 |
US7522467B2 (en) * | 2005-09-29 | 2009-04-21 | Hynix Semiconductor Inc. | Semiconductor memory device |
US7609584B2 (en) * | 2005-11-19 | 2009-10-27 | Samsung Electronics Co., Ltd. | Latency control circuit and method thereof and an auto-precharge control circuit and method thereof |
KR100699406B1 (ko) * | 2006-01-23 | 2007-03-23 | 삼성전자주식회사 | 기입 회복 시간 제어회로 및 그 제어방법 |
KR100827657B1 (ko) * | 2006-09-05 | 2008-05-07 | 삼성전자주식회사 | 반도체 메모리 장치. |
US7518947B2 (en) * | 2006-09-28 | 2009-04-14 | Freescale Semiconductor, Inc. | Self-timed memory having common timing control circuit and method therefor |
KR100840692B1 (ko) * | 2006-11-24 | 2008-06-24 | 삼성전자주식회사 | 기입 회복시간 제어회로를 포함하는 반도체 메모리 장치 및기입 회복시간 제어방법 |
KR100855267B1 (ko) * | 2006-12-27 | 2008-09-01 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR100868251B1 (ko) * | 2007-03-22 | 2008-11-12 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
KR100893577B1 (ko) * | 2007-06-26 | 2009-04-17 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
KR100853468B1 (ko) * | 2007-07-12 | 2008-08-21 | 주식회사 하이닉스반도체 | 온 다이 터미네이션 장치를 구비하는 반도체메모리소자 및그의 구동방법 |
KR100911185B1 (ko) * | 2007-08-14 | 2009-08-06 | 주식회사 하이닉스반도체 | 라이트 오토 프리차지 신호 발생부를 공유하는 오토프리차지 회로 |
KR100884604B1 (ko) * | 2007-09-04 | 2009-02-19 | 주식회사 하이닉스반도체 | 충분한 내부 동작 마진을 확보하기 위한 반도체 메모리장치 및 그 방법 |
KR100933694B1 (ko) * | 2007-12-26 | 2009-12-24 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
-
2007
- 2007-03-22 KR KR1020070027923A patent/KR100868251B1/ko active IP Right Grant
- 2007-12-14 US US11/956,822 patent/US7813211B2/en active Active
- 2007-12-28 JP JP2007340623A patent/JP2008234818A/ja active Pending
-
2010
- 2010-09-07 US US12/876,690 patent/US8050118B2/en active Active
-
2011
- 2011-10-31 US US13/285,312 patent/US8320197B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20100329050A1 (en) | 2010-12-30 |
KR100868251B1 (ko) | 2008-11-12 |
US20120044773A1 (en) | 2012-02-23 |
US20090052260A1 (en) | 2009-02-26 |
JP2008234818A (ja) | 2008-10-02 |
US7813211B2 (en) | 2010-10-12 |
US8320197B2 (en) | 2012-11-27 |
US8050118B2 (en) | 2011-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100868251B1 (ko) | 반도체 메모리장치 | |
US6262938B1 (en) | Synchronous DRAM having posted CAS latency and method for controlling CAS latency | |
US7327613B2 (en) | Input circuit for a memory device | |
US9530480B2 (en) | Semiconductor memory device | |
KR100719377B1 (ko) | 데이터 패턴을 읽는 반도체 메모리 장치 | |
KR100893577B1 (ko) | 반도체 메모리장치 | |
KR100933694B1 (ko) | 반도체 메모리장치 | |
US8230140B2 (en) | Latency control circuit and method using queuing design method | |
US6055208A (en) | Method and circuit for sending a signal in a semiconductor device during a setup time | |
JP2006134379A (ja) | 半導体記憶装置 | |
US6166970A (en) | Priority determining apparatus using the least significant bit and CAS latency signal in DDR SDRAM device | |
KR100851991B1 (ko) | 반도체 메모리 장치의 리드/라이트 동작 제어회로 및 방법 | |
US8929173B1 (en) | Data strobe control device | |
KR100911199B1 (ko) | 반도체 메모리 장치의 프리차지 제어 회로 | |
KR100818102B1 (ko) | 컬럼 어드레스 선택 신호 발생 회로 | |
KR100861309B1 (ko) | 애디티브 레이턴시를 갖는 반도체 메모리 장치 | |
CN118398049A (zh) | 一种信号处理电路和存储器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121022 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20131023 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20141021 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20151020 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20161024 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20171025 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20181022 Year of fee payment: 11 |