KR100605603B1 - 데이터라인의 스큐를 줄인 반도체 메모리 소자 - Google Patents
데이터라인의 스큐를 줄인 반도체 메모리 소자 Download PDFInfo
- Publication number
- KR100605603B1 KR100605603B1 KR1020040021516A KR20040021516A KR100605603B1 KR 100605603 B1 KR100605603 B1 KR 100605603B1 KR 1020040021516 A KR1020040021516 A KR 1020040021516A KR 20040021516 A KR20040021516 A KR 20040021516A KR 100605603 B1 KR100605603 B1 KR 100605603B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- write
- read
- output
- signal
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1066—Output synchronization
-
- A—HUMAN NECESSITIES
- A47—FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
- A47K—SANITARY EQUIPMENT NOT OTHERWISE PROVIDED FOR; TOILET ACCESSORIES
- A47K3/00—Baths; Douches; Appurtenances therefor
- A47K3/02—Baths
- A47K3/06—Collapsible baths, e.g. inflatable; Movable baths
-
- A—HUMAN NECESSITIES
- A47—FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
- A47K—SANITARY EQUIPMENT NOT OTHERWISE PROVIDED FOR; TOILET ACCESSORIES
- A47K3/00—Baths; Douches; Appurtenances therefor
- A47K3/006—Doors to get in and out of baths more easily
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1048—Data bus control circuits, e.g. precharging, presetting, equalising
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1093—Input synchronization
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
Landscapes
- Health & Medical Sciences (AREA)
- Public Health (AREA)
- Epidemiology (AREA)
- General Health & Medical Sciences (AREA)
- Dram (AREA)
Abstract
Description
Claims (6)
- 삭제
- 메모리셀로부터 출력된 데이터를 증폭하기 위한 복수의 읽기감지증폭수단;상기 읽기감지증폭수단의 출력 데이터를 소정시간 지연시키기 위한 복수의 읽기지연제어수단;상기 읽기지연제어수단의 출력 데이터를 읽기스트로빙신호에 응답하여 외부 데이터로 출력하기 위한 복수의 읽기래치;쓰기스트로빙신호에 응답하여 외부데이터를 감지 및 증폭하여 출력하기 위한 복수의 쓰기감지증폭수단;상기 쓰기감지증폭수단의 출력데이터를 소정시간 지연시키기 위한 복수의 쓰기지연제어수단;상기 쓰기지연제어수단의 출력데이터를 쓰기구동신호에 응답하여 메모리셀에 데이터를 입력하기 위한 복수의 쓰기드라이버수단; 및상기 읽기래치와 읽기지연제어수단 사이에 연결되며, 상기 쓰기감지증폭수단 과 쓰기지연제어수단 사이에 공통으로 연결되어 데이터를 전달하기 위한 복수의 데이터버스를 구비하는 반도체메모리소자.
- 제2항에 있어서,상기 읽기지연소자는,상기 읽기감지증폭수단의 출력데이터를 지연시키기 위한 제1 지연소자; 및제1 제어신호에 응답하여 상기 지연소자의 출력신호를 출력시키기 위한 출력제어부를 구비하는 것을 특징으로 하는 반도체메모리소자.
- 제2항 또는 제3항에 있어서,상기 쓰기지연소자는,제2 제어신호에 응답하여 데이터버스의 데이터를 전달하기 위한 입력제어부; 및상기 입력제어부의 출력 데이터를 일정시간 지연시키기 위한 제2 지연소자를 구비하는 것을 특징으로 하는 반도체메모리소자.
- 제4항에 있어서,상기 출력제어부는,상기 제1제어신호를 입력으로 갖는 제1낸드게이트와, 상기 제1 낸드게이트 및 제1 지연소자의 출력신호를 각각의 입력으로 하여 전원전압과 출력노드 사이에 직렬로 배치되는 제1 및 제2PMOS트랜지스터와, 상기 제1 낸드게이트의 출력신호를 반전시키기 위한 제1인버터와, 상기 제1 지연소자 및 제1 인버터의 출력신호를 각각의 입력으로 하여 출력노드와 접지전압 사이에 직렬 배치된 제1 및 제2 NMOS트랜지스터를 구비하는 것을 특징으로 하는 반도체메모리소자.
- 제5항에 있어서,상기 입력제어부는,데이터버스와, 제2제어신호를 입력으로 갖는 제2 낸드게이트와, 상기 제2 낸드게이트의 출력신호를 반전시키기 위한 제2 인버터를 구비하는 것을 특징으로 하는 반도체메모리소자.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040021516A KR100605603B1 (ko) | 2004-03-30 | 2004-03-30 | 데이터라인의 스큐를 줄인 반도체 메모리 소자 |
US11/019,190 US7196949B2 (en) | 2004-03-30 | 2004-12-23 | Semiconductor memory device with reduced skew on data line |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040021516A KR100605603B1 (ko) | 2004-03-30 | 2004-03-30 | 데이터라인의 스큐를 줄인 반도체 메모리 소자 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050096349A KR20050096349A (ko) | 2005-10-06 |
KR100605603B1 true KR100605603B1 (ko) | 2006-07-31 |
Family
ID=35060367
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040021516A KR100605603B1 (ko) | 2004-03-30 | 2004-03-30 | 데이터라인의 스큐를 줄인 반도체 메모리 소자 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7196949B2 (ko) |
KR (1) | KR100605603B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150107432A (ko) * | 2014-03-14 | 2015-09-23 | 에스케이하이닉스 주식회사 | 반도체 장치 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7457978B2 (en) | 2005-05-09 | 2008-11-25 | Micron Technology, Inc. | Adjustable byte lane offset for memory module to reduce skew |
US7738307B2 (en) * | 2005-09-29 | 2010-06-15 | Hynix Semiconductor, Inc. | Data transmission device in semiconductor memory device |
KR100761394B1 (ko) * | 2006-06-29 | 2007-09-27 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR100868251B1 (ko) * | 2007-03-22 | 2008-11-12 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
US8817557B2 (en) * | 2012-06-12 | 2014-08-26 | SK Hynix Inc. | Semiconductor memory device and an operation method thereof |
KR20220143928A (ko) | 2020-02-27 | 2022-10-25 | 마이크론 테크놀로지, 인크. | 어드레스 기반 메모리 성능을 위한 장치 및 방법 |
US11551746B2 (en) * | 2020-11-19 | 2023-01-10 | Micron Technology, Inc. | Apparatuses including memory regions having different access speeds and methods for using the same |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970001345B1 (ko) * | 1993-07-28 | 1997-02-05 | 삼성전자 주식회사 | 레벨 쉬프터 |
JPH08263985A (ja) * | 1995-03-24 | 1996-10-11 | Nec Corp | 半導体記憶装置 |
JP3394111B2 (ja) * | 1995-05-25 | 2003-04-07 | 株式会社 沖マイクロデザイン | 半導体記憶装置のデータ入力回路 |
KR100224667B1 (ko) | 1996-12-10 | 1999-10-15 | 윤종용 | 계층적 입출력라인 구조를 갖는 반도체 메모리장치 및 이의 배치방법 |
US5917761A (en) * | 1997-11-06 | 1999-06-29 | Motorola Inc. | Synchronous memory interface |
JP3252895B2 (ja) | 1997-11-07 | 2002-02-04 | 日本電気株式会社 | 半導体記憶装置及びその駆動方法 |
JP3522116B2 (ja) * | 1998-08-04 | 2004-04-26 | 富士通株式会社 | 複数ビットのデータプリフェッチ機能をもつメモリデバイス |
KR100403635B1 (ko) * | 2001-11-06 | 2003-10-30 | 삼성전자주식회사 | 동기식 반도체 메모리 장치의 데이터 입력 회로 및 데이터입력 방법 |
US6665218B2 (en) * | 2001-12-05 | 2003-12-16 | Agilent Technologies, Inc. | Self calibrating register for source synchronous clocking systems |
US6650575B1 (en) * | 2001-12-28 | 2003-11-18 | Netlogic Microsystems, Inc. | Programmable delay circuit within a content addressable memory |
JP4025584B2 (ja) | 2002-05-31 | 2007-12-19 | エルピーダメモリ株式会社 | 半導体記憶装置 |
KR100527535B1 (ko) | 2003-04-17 | 2005-11-09 | 주식회사 하이닉스반도체 | 입출력 압축 회로 |
-
2004
- 2004-03-30 KR KR1020040021516A patent/KR100605603B1/ko active IP Right Grant
- 2004-12-23 US US11/019,190 patent/US7196949B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150107432A (ko) * | 2014-03-14 | 2015-09-23 | 에스케이하이닉스 주식회사 | 반도체 장치 |
KR102220749B1 (ko) * | 2014-03-14 | 2021-03-02 | 에스케이하이닉스 주식회사 | 반도체 장치 |
Also Published As
Publication number | Publication date |
---|---|
US20050226061A1 (en) | 2005-10-13 |
US7196949B2 (en) | 2007-03-27 |
KR20050096349A (ko) | 2005-10-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6950370B2 (en) | Synchronous memory device for preventing erroneous operation due to DQS ripple | |
JP5089094B2 (ja) | 出力ドライバ | |
KR940007887A (ko) | 반도체 메모리장치 | |
KR100465602B1 (ko) | 글로벌 입출력(gio) 라인에 리피터를 구비하는 반도체메모리 장치 | |
US20070165475A1 (en) | Tri-state output driver arranging method and memory device using the same | |
KR100583152B1 (ko) | 데이터 억세스타임 측정모드를 갖는 반도체 메모리 소자 | |
JP2006031921A (ja) | 改善された動作周波数を有するローカルセンス増幅回路及び半導体メモリ装置 | |
KR100605603B1 (ko) | 데이터라인의 스큐를 줄인 반도체 메모리 소자 | |
US7173864B2 (en) | Data latch circuit and semiconductor device using the same | |
US7443752B2 (en) | Semiconductor memory device amplifying data | |
US8027205B2 (en) | Semiconductor memory device and operation method thereof | |
US7764557B2 (en) | Sense amplifier driving circuit and semiconductor device having the same | |
KR100492907B1 (ko) | 글로벌 입출력 스킴을 변경한 메모리 소자 | |
KR100564603B1 (ko) | 센스 앰프 회로 및 센스 앰프 회로의 데이터 독출 및 기입방법 | |
JPH09106680A (ja) | 半導体メモリ装置 | |
US7948814B2 (en) | Semiconductor memory device | |
KR100295657B1 (ko) | 반도체메모리의데이터입출력회로 | |
KR20180058378A (ko) | 버퍼 회로, 이를 이용하는 반도체 장치 및 시스템 | |
KR100650370B1 (ko) | 반도체 메모리 장치 | |
JP2007166603A (ja) | 出力ドライバ | |
KR100990139B1 (ko) | 개선된 리피터를 구비한 메모리 소자 | |
KR100388225B1 (ko) | 센서앰프 출력 조정회로 | |
KR20030001868A (ko) | 센스 앰프 전원제어회로 | |
KR100422951B1 (ko) | 입출력 센스 앰프 제어장치 | |
KR100629254B1 (ko) | 반도체 메모리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130624 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140623 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150623 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160621 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20170620 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20180625 Year of fee payment: 13 |