KR20070089858A - 반도체 장치용 다층 프린트 배선판 및 그 제조 방법 - Google Patents
반도체 장치용 다층 프린트 배선판 및 그 제조 방법 Download PDFInfo
- Publication number
- KR20070089858A KR20070089858A KR1020077016162A KR20077016162A KR20070089858A KR 20070089858 A KR20070089858 A KR 20070089858A KR 1020077016162 A KR1020077016162 A KR 1020077016162A KR 20077016162 A KR20077016162 A KR 20077016162A KR 20070089858 A KR20070089858 A KR 20070089858A
- Authority
- KR
- South Korea
- Prior art keywords
- resin layer
- via hole
- printed wiring
- wiring board
- multilayer printed
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/115—Via connections; Lands around holes or via connections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0335—Layered conductors or foils
- H05K2201/0352—Differences between the conductors of different layers of a multilayer
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0388—Other aspects of conductors
- H05K2201/0394—Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09509—Blind vias, i.e. vias having one side closed
- H05K2201/09527—Inverse blind vias, i.e. bottoms outwards in multilayer PCB; Blind vias in centre of PCB having opposed bottoms
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09563—Metal filled via
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/096—Vertically aligned vias, holes or stacked vias
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/05—Patterning and lithography; Masks; Details of resist
- H05K2203/0548—Masks
- H05K2203/0554—Metal used as mask for etching vias, e.g. by laser ablation
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/421—Blind plated via connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49155—Manufacturing circuit on or in base
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49155—Manufacturing circuit on or in base
- Y10T29/49162—Manufacturing circuit on or in base by using wire as conductive path
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
Description
Claims (27)
- 비아홀이 형성된 1 층 또는 2 층 이상의 수지층과, 비아홀이 형성된 코어층을 구비한 다층 프린트 배선판으로서,상기 수지층에 형성된 비아홀과 상기 코어층에 형성된 비아홀에서는, 비아홀의 개구 방향이 반대 방향인, 다층 프린트 배선판.
- 제 1 항에 있어서,상기 다층 프린트 배선판의 일면은 반도체 소자 탑재면이고, 타면은 외부 단자 접속면이며,상기 수지층에 형성된 비아홀은, 상기 반도체 소자 탑재면측으로 개구되어 있고,상기 코어층에 형성된 비아홀은, 상기 외부 단자 접속면측으로 개구되어 있는, 다층 프린트 배선판.
- 제 1 수지층과,제 1 수지층에 형성된 제 1 비아홀과,제 1 수지층의 상면에 배치된 제 2 수지층과,제 2 수지층에 형성된 제 2 비아홀과,제 1 수지층의 하면에 배치된 코어층과,상기 코어층에 형성된 비아홀을 구비하고,상기 수지층에 형성된 비아홀과 상기 코어층에 형성된 비아홀에서는, 비아홀의 개구 방향이 반대 방향인, 다층 프린트 배선판.
- 제 1 항 또는 제 3 항에 있어서,상기 비아홀은, 도전물이 충전되는 필드 비아인, 다층 프린트 배선판.
- 제 1 항 또는 제 3 항에 있어서,상기 수지층에 형성된 비아홀은, 단면 형상이 상방으로 넓고 하방으로 좁은 형상이고,상기 코어층에 형성된 비아홀은, 단면 형상이 상방으로 좁고 하방으로 넓은 형상인, 다층 프린트 배선판.
- 제 3 항에 있어서,상기 코어층의 상면에, 비아홀을 갖는 수지층이 1 층 이상 추가로 형성되어 있는, 다층 프린트 배선판.
- 제 1 항 또는 제 3 항에 있어서,상기 코어층은 FRP 로 이루어지는, 다층 프린트 배선판.
- 제 1 항 또는 제 3 항에 있어서,상기 코어층은, 유리 직포나 아라미드 부직포에 에폭시 수지나 BT 레진을 함침시켜 경화시킨 기판으로 이루어지는, 다층 프린트 배선판.
- 제 8 항에 있어서,상기 유리 직포는, 2 플라이가 되어 있는, 다층 프린트 배선판.
- 제 1 항 또는 제 3 항에 있어서,상기 코어층은, 구리 부착 적층판 또는 양면 구리 부착 적층판을 출발 재료로 하여 구성되고, 이 코어층에 형성된 랜드는 이 적층판에 부착된 구리박을 이용하고 있는, 다층 프린트 배선판.
- 다층 프린트 배선판의 제조 방법으로서,편면 구리 부착 적층판 또는 양면 구리 부착 적층판을 준비하는 단계와,상기 적층판에 랜드를 형성하는 단계와,상기 적층판의 상면에, 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계와,상기 적층판의 하면으로부터 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계를 포함하고,상기 수지층에 형성된 비아홀과 상기 적층판에 형성된 개구 방향이 반대 방 향인, 다층 프린트 배선판 제조 방법.
- 제 11 항에 있어서,상기 수지층에 형성된 비아홀은, 단면 형상이 상방으로 넓고 하방으로 좁은 형상인 반면에, 상기 적층판에 형성된 비아홀은, 단면 형상이 상방으로 좁고 하방으로 넓은 형상인, 다층 프린트 배선판 제조 방법.
- 제 11 항에 있어서,상기 편면 구리 부착 적층판 및 양면 구리 부착 적층판은, 유리 직포 기재 에폭시 함침 편면 구리 부착 적층판 및 유리 직포 기재 에폭시 함침 양면 구리 부착 적층판으로 각각 이루어지는, 다층 프린트 배선판 제조 방법.
- 제 11 항에 있어서,상기 적층판의 상면에, 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계 다음에, 추가로,수지층을 형성하고 비아홀용 구멍을 개구하여, 비아홀을 형성하는 단계를 1 회 또는 2 회 이상 반복하는, 다층 프린트 배선판 제조 방법.
- 제 11 항에 있어서,상기 비아홀은, 도금 공법에 의해 도전물이 충전되는 필드 비아로 되어 있 는, 다층 프린트 배선판 제조 방법.
- 제 11 항에 있어서,상기 비아홀용 구멍의 개구 단계는, 레이저에 의해 개구가 형성되는, 다층 프린트 배선판 제조 방법.
- 제 11 항에 있어서,상기 적층판을 준비하는 단계는, 2 장의 유리 기재 에폭시 함침 구리 부착 적층판 또는 유리 기재 에폭시 함침 양면 구리 부착 적층판을 준비하여 이들을 접착제로 접합하고,상기 적층판에 랜드를 형성하는 단계로부터 추가로, 상기 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계까지를, 동시에 2 장분의 제조 처리로서 실행하고,그 후, 상기 접착제를 용융 또는 연화시켜 분리하고, 상기 적층판의 하면으로부터 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계 이후를, 각각 별개로 실행하는, 다층 프린트 배선판 제조 방법.
- 제 1 수지층과,제 1 수지층에 형성된 비아홀과,제 1 수지층의 상면에 배치된 제 2 수지층과,제 2 수지층에 형성된 비아홀과,제 1 수지층의 하면에 배치된 제 3 수지층과,제 3 수지층에 형성된 비아홀을 구비하는 코어리스 타입의 다층 프린트 배선판으로서,제 1 과 제 2 수지층에 형성되어 있는 비아홀과, 제 3 수지층에 형성되어 있는 비아홀에서는 그 개구 방향이 반대로 되어 있는, 다층 프린트 배선판.
- 제 18 항에 있어서,제 1 과 제 2 수지층에 형성된 비아홀은, 상방으로 넓고 하방으로 좁게 형성되고,제 3 수지층에 형성된 비아홀은, 상방으로 좁고 하방으로 넓게 형성되어 있는, 다층 프린트 배선판.
- 제 18 항에 있어서,상기 제 1 또는 2 수지층과 동일한 수지층이 1 층 이상 추가로 형성되어 있는, 다층 프린트 배선판.
- 다층 프린트 배선판의 제조 방법으로서,지지판을 준비하는 단계와,상기 지지판에 랜드를 형성하는 단계와,상기 지지판의 상면에, 제 1 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계와,제 1 수지층의 상면에, 추가로, 제 2 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계와,상기 지지판을 제거하는 단계와,상기 제 1 수지층의 하면에, 제 3 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계를 포함하고,미리 상기 지지판의 상면에 형성된 제 1 및 제 2 수지층에 형성된 비아홀과, 상기 구리판을 제거한 후에 제 3 수지층에 형성된 비아홀은, 개구 방향이 반대 방향으로 형성되는, 다층 프린트 배선판 제조 방법.
- 제 21 항에 있어서,상기 지지판은, 구리판으로 이루어지는, 다층 프린트 배선판 제조 방법.
- 제 21 항에 있어서,제 1 및 제 2 수지층에 형성된 비아홀은, 상방으로 넓고 하방으로 좁게 형성되고,제 3 수지층에 형성된 비아홀은, 상방으로 좁고 하방으로 넓게 형성되어 있는, 다층 프린트 배선판 제조 방법.
- 제 21 항에 있어서,비아홀이 형성된 수지층의 상면에, 추가로, 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계를 2 회 이상 반복하는, 다층 프린트 배선판 제조 방법.
- 제 21 항에 있어서,상기 비아홀은, 도금 공법에 의해 도전물이 충전되어 필드 비아를 형성하고 있는, 다층 프린트 배선판 제조 방법.
- 제 21 항에 있어서,상기 비아홀용 구멍의 개구 단계는, 레이저에 의해 개구가 형성되는, 다층 프린트 배선판 제조 방법.
- 제 21 항에 있어서,상기 지지판을 준비하는 단계는, 2 장의 지지판을 준비하여 이들을 접착제로 접합하고,상기 지지판에 랜드를 형성하는 단계로부터 추가로, 상기 제 2 수지층을 형성하고, 비아홀용 구멍을 개구하여 비아홀을 형성하는 단계까지를, 동시에 2 장분의 제조 처리로서 실행하고,그 후, 상기 접착제를 용융 또는 연화시켜 지지판을 분리하고, 상기 지지판 을 제거하는 단계 이후를, 각각 별개로 실행하는, 다층 프린트 배선판 제조 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2005-00319432 | 2005-11-02 | ||
JP2005319432 | 2005-11-02 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020087026165A Division KR20080098692A (ko) | 2005-11-02 | 2006-10-31 | 반도체 장치용 다층 프린트 배선판 및 그 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070089858A true KR20070089858A (ko) | 2007-09-03 |
KR100881303B1 KR100881303B1 (ko) | 2009-02-03 |
Family
ID=38005827
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020087026165A KR20080098692A (ko) | 2005-11-02 | 2006-10-31 | 반도체 장치용 다층 프린트 배선판 및 그 제조 방법 |
KR1020077016162A KR100881303B1 (ko) | 2005-11-02 | 2006-10-31 | 반도체 장치용 다층 프린트 배선판 및 그 제조 방법 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020087026165A KR20080098692A (ko) | 2005-11-02 | 2006-10-31 | 반도체 장치용 다층 프린트 배선판 및 그 제조 방법 |
Country Status (7)
Country | Link |
---|---|
US (4) | US8027169B2 (ko) |
EP (1) | EP1850648A4 (ko) |
JP (2) | JP5105168B2 (ko) |
KR (2) | KR20080098692A (ko) |
CN (1) | CN101124861B (ko) |
TW (1) | TW200733841A (ko) |
WO (1) | WO2007052674A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101501902B1 (ko) * | 2013-07-16 | 2015-03-13 | 주식회사 심텍 | 금속 포스트를 구비한 인쇄회로기판 및 이의 제조 방법 |
Families Citing this family (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007052674A1 (ja) * | 2005-11-02 | 2007-05-10 | Ibiden Co., Ltd. | 半導体装置用多層プリント配線板及びその製造方法 |
TWI270187B (en) * | 2005-12-19 | 2007-01-01 | Polytronics Technology Corp | Thermal conductive apparatus and manufacturing method thereof |
US8440916B2 (en) * | 2007-06-28 | 2013-05-14 | Intel Corporation | Method of forming a substrate core structure using microvia laser drilling and conductive layer pre-patterning and substrate core structure formed according to the method |
KR101385094B1 (ko) | 2007-09-11 | 2014-04-14 | 삼성디스플레이 주식회사 | 인쇄회로기판, 이를 갖는 표시장치 및 이의 제조방법 |
US8238114B2 (en) | 2007-09-20 | 2012-08-07 | Ibiden Co., Ltd. | Printed wiring board and method for manufacturing same |
US8284557B2 (en) * | 2007-10-18 | 2012-10-09 | Kyocera Corporation | Circuit board, mounting structure, and method for manufacturing circuit board |
JP2009147263A (ja) * | 2007-12-18 | 2009-07-02 | Shinko Electric Ind Co Ltd | 配線基板およびその製造方法 |
KR100925669B1 (ko) | 2007-12-27 | 2009-11-10 | 대덕전자 주식회사 | 코어리스 패키지 기판 제조 공법에 의한 솔더 온 패드 제조방법 |
US20100073894A1 (en) * | 2008-09-22 | 2010-03-25 | Russell Mortensen | Coreless substrate, method of manufacturing same, and package for microelectronic device incorporating same |
KR101006619B1 (ko) * | 2008-10-20 | 2011-01-07 | 삼성전기주식회사 | 라운드형 솔더범프를 갖는 인쇄회로기판 및 그 제조방법 |
KR20100043547A (ko) * | 2008-10-20 | 2010-04-29 | 삼성전기주식회사 | 필드 비아 패드를 갖는 코어리스 기판 및 그 제조방법 |
JP2010118635A (ja) * | 2008-11-12 | 2010-05-27 | Ibiden Co Ltd | 多層プリント配線板 |
KR20100070161A (ko) * | 2008-12-17 | 2010-06-25 | 삼성전기주식회사 | 인쇄회로기판 및 그 제조방법 |
US8826530B2 (en) | 2009-03-31 | 2014-09-09 | Ibiden Co., Ltd. | Method for manufacturing substrate with metal film |
US9930775B2 (en) * | 2009-06-02 | 2018-03-27 | Hsio Technologies, Llc | Copper pillar full metal via electrical circuit structure |
KR101056156B1 (ko) * | 2009-11-24 | 2011-08-11 | 삼성전기주식회사 | 인쇄회로기판 제조용 절연체 및 이를 이용한 전자소자 내장형 인쇄회로기판 제조방법 |
JP5557320B2 (ja) * | 2010-06-30 | 2014-07-23 | 京セラSlcテクノロジー株式会社 | 配線基板の製造方法 |
JP5541122B2 (ja) * | 2010-11-30 | 2014-07-09 | 山一電機株式会社 | フレキシブル配線板 |
US8841209B2 (en) * | 2011-08-18 | 2014-09-23 | International Business Machines Corporation | Method for forming coreless flip chip ball grid array (FCBGA) substrates and such substrates formed by the method |
US10131534B2 (en) * | 2011-10-20 | 2018-11-20 | Snaptrack, Inc. | Stacked vias for vertical integration |
CN103635006B (zh) * | 2012-08-23 | 2016-09-28 | 富葵精密组件(深圳)有限公司 | 电路板及其制作方法 |
JP6057641B2 (ja) * | 2012-09-20 | 2017-01-11 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
CN103687339B (zh) | 2012-09-26 | 2017-03-01 | 碁鼎科技秦皇岛有限公司 | 电路板及其制作方法 |
JP2014086651A (ja) * | 2012-10-26 | 2014-05-12 | Ibiden Co Ltd | プリント配線板及びプリント配線板の製造方法 |
CN104219892A (zh) * | 2013-05-29 | 2014-12-17 | 富葵精密组件(深圳)有限公司 | 电路板制作方法 |
JP6161437B2 (ja) * | 2013-07-03 | 2017-07-12 | 新光電気工業株式会社 | 配線基板及びその製造方法、半導体パッケージ |
KR102155740B1 (ko) * | 2014-02-21 | 2020-09-14 | 엘지이노텍 주식회사 | 인쇄회로기판 및 이의 제조 방법 |
US9549468B1 (en) * | 2015-07-13 | 2017-01-17 | Advanced Semiconductor Engineering, Inc. | Semiconductor substrate, semiconductor module and method for manufacturing the same |
US10440836B2 (en) | 2016-04-26 | 2019-10-08 | Kinsus Interconnect Technology Corp. | Double layer circuit board |
US10801137B2 (en) | 2016-07-21 | 2020-10-13 | International Business Machines Corporation | Glass cloth including attached fibers |
US10204889B2 (en) * | 2016-11-28 | 2019-02-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure and method of forming thereof |
US10141252B2 (en) * | 2017-02-16 | 2018-11-27 | Advanced Semiconductor Engineering, Inc. | Semiconductor packages |
KR20180095350A (ko) * | 2017-02-17 | 2018-08-27 | 삼성전기주식회사 | 기판 및 기판의 제조방법 |
CN109429427B (zh) * | 2017-08-24 | 2020-12-15 | 鹏鼎控股(深圳)股份有限公司 | 电路板及其制作方法 |
US10849226B2 (en) * | 2018-12-04 | 2020-11-24 | Samsung Electro-Mechanics Co., Ltd. | Printed circuit board and method of manufacturing the same |
CN113260135A (zh) * | 2020-02-13 | 2021-08-13 | 群创光电股份有限公司 | 电子装置以及制造可挠性电路板的方法 |
CN114554700B (zh) * | 2020-11-25 | 2024-03-22 | 礼鼎半导体科技秦皇岛有限公司 | 线路板的制备方法 |
KR20220098997A (ko) * | 2021-01-05 | 2022-07-12 | 삼성전기주식회사 | 인쇄회로기판 |
KR20230095591A (ko) * | 2021-12-22 | 2023-06-29 | 삼성전기주식회사 | 인쇄회로기판 |
Family Cites Families (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4921054A (en) * | 1988-01-29 | 1990-05-01 | Rockwell International Corporation | Wiring board |
US4830704A (en) * | 1988-01-29 | 1989-05-16 | Rockwell International Corporation | Method of manufacture of a wiring board |
KR100485628B1 (ko) * | 1996-01-11 | 2005-09-14 | 이비덴 가부시키가이샤 | 프린트배선판및그의제조방법 |
JP3126331B2 (ja) | 1997-10-29 | 2001-01-22 | イビデン株式会社 | パッケージ基板 |
WO1999034654A1 (fr) * | 1997-12-29 | 1999-07-08 | Ibiden Co., Ltd. | Plaquette a circuits imprimes multicouche |
JP3635219B2 (ja) | 1999-03-11 | 2005-04-06 | 新光電気工業株式会社 | 半導体装置用多層基板及びその製造方法 |
US6329603B1 (en) * | 1999-04-07 | 2001-12-11 | International Business Machines Corporation | Low CTE power and ground planes |
US6613413B1 (en) * | 1999-04-26 | 2003-09-02 | International Business Machines Corporation | Porous power and ground planes for reduced PCB delamination and better reliability |
JP4187352B2 (ja) * | 1999-06-02 | 2008-11-26 | イビデン株式会社 | ビルドアップ多層プリント配線板及びビルドアップ多層プリント配線板の製造方法 |
EP1744609B1 (en) * | 1999-06-02 | 2012-12-12 | Ibiden Co., Ltd. | Multi-layer printed circuit board and method of manufacturing multi-layer printed circuit board |
US6373717B1 (en) * | 1999-07-02 | 2002-04-16 | International Business Machines Corporation | Electronic package with high density interconnect layer |
JP3596374B2 (ja) * | 1999-09-24 | 2004-12-02 | 株式会社トッパンNecサーキットソリューションズ | 多層プリント配線板の製造方法 |
KR100346400B1 (ko) * | 1999-12-16 | 2002-08-01 | 엘지전자주식회사 | 다층 인쇄회로기판 및 그 제조방법 |
US6528179B1 (en) * | 2000-02-14 | 2003-03-04 | International Business Machines Corporation | Reduction of chip carrier flexing during thermal cycling |
US6954986B2 (en) * | 2000-03-31 | 2005-10-18 | Dyconex Ag | Method for fabricating electrical connecting element |
JP3498732B2 (ja) | 2000-06-30 | 2004-02-16 | 日本電気株式会社 | 半導体パッケージ基板及び半導体装置 |
JP2002151853A (ja) * | 2000-11-08 | 2002-05-24 | Matsushita Electric Ind Co Ltd | 多層配線基板とその製造方法 |
JP4012375B2 (ja) * | 2001-05-31 | 2007-11-21 | 株式会社ルネサステクノロジ | 配線基板およびその製造方法 |
US6992379B2 (en) * | 2001-09-05 | 2006-01-31 | International Business Machines Corporation | Electronic package having a thermal stretching layer |
US6826830B2 (en) * | 2002-02-05 | 2004-12-07 | International Business Machines Corporation | Multi-layered interconnect structure using liquid crystalline polymer dielectric |
JP2004158521A (ja) * | 2002-11-05 | 2004-06-03 | Nec Toppan Circuit Solutions Inc | 多層印刷配線板及びその製造方法並びに半導体装置 |
JP3811680B2 (ja) | 2003-01-29 | 2006-08-23 | 富士通株式会社 | 配線基板の製造方法 |
JP4066848B2 (ja) * | 2003-02-28 | 2008-03-26 | 株式会社トッパンNecサーキットソリューションズ | 多層プリント配線板の製造方法 |
US6972382B2 (en) * | 2003-07-24 | 2005-12-06 | Motorola, Inc. | Inverted microvia structure and method of manufacture |
JP2005150553A (ja) * | 2003-11-18 | 2005-06-09 | Ngk Spark Plug Co Ltd | 配線基板およびその製造方法 |
JP3953027B2 (ja) * | 2003-12-12 | 2007-08-01 | ソニー株式会社 | 半導体装置およびその製造方法 |
JP4445778B2 (ja) * | 2004-02-27 | 2010-04-07 | 日本特殊陶業株式会社 | 配線基板の製造方法 |
TWI231166B (en) * | 2004-04-16 | 2005-04-11 | Unimicron Technology Corp | Structure for connecting circuits and manufacturing process thereof |
JP2005310814A (ja) * | 2004-04-16 | 2005-11-04 | Alps Electric Co Ltd | キャパシタ内蔵基板 |
CN2741319Y (zh) * | 2004-10-12 | 2005-11-16 | 威盛电子股份有限公司 | 线路基板 |
WO2007052674A1 (ja) * | 2005-11-02 | 2007-05-10 | Ibiden Co., Ltd. | 半導体装置用多層プリント配線板及びその製造方法 |
JP5214139B2 (ja) * | 2006-12-04 | 2013-06-19 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
US8238114B2 (en) * | 2007-09-20 | 2012-08-07 | Ibiden Co., Ltd. | Printed wiring board and method for manufacturing same |
US7772046B2 (en) * | 2008-06-04 | 2010-08-10 | Stats Chippac, Ltd. | Semiconductor device having electrical devices mounted to IPD structure and method for shielding electromagnetic interference |
JP2010118635A (ja) | 2008-11-12 | 2010-05-27 | Ibiden Co Ltd | 多層プリント配線板 |
-
2006
- 2006-10-31 WO PCT/JP2006/321788 patent/WO2007052674A1/ja active Application Filing
- 2006-10-31 CN CN2006800055296A patent/CN101124861B/zh active Active
- 2006-10-31 EP EP06822717A patent/EP1850648A4/en not_active Withdrawn
- 2006-10-31 JP JP2007524696A patent/JP5105168B2/ja active Active
- 2006-10-31 KR KR1020087026165A patent/KR20080098692A/ko not_active Application Discontinuation
- 2006-10-31 KR KR1020077016162A patent/KR100881303B1/ko active IP Right Grant
- 2006-11-02 TW TW095140612A patent/TW200733841A/zh unknown
- 2006-11-02 US US11/555,881 patent/US8027169B2/en active Active
-
2009
- 2009-12-17 US US12/640,076 patent/US20100095523A1/en not_active Abandoned
-
2010
- 2010-10-08 US US12/901,104 patent/US8085546B2/en active Active
-
2011
- 2011-05-24 US US13/114,693 patent/US8624121B2/en active Active
- 2011-10-07 JP JP2011222696A patent/JP2012039139A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101501902B1 (ko) * | 2013-07-16 | 2015-03-13 | 주식회사 심텍 | 금속 포스트를 구비한 인쇄회로기판 및 이의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
US8027169B2 (en) | 2011-09-27 |
US8624121B2 (en) | 2014-01-07 |
EP1850648A4 (en) | 2011-03-30 |
CN101124861A (zh) | 2008-02-13 |
KR100881303B1 (ko) | 2009-02-03 |
KR20080098692A (ko) | 2008-11-11 |
TWI329481B (ko) | 2010-08-21 |
JP2012039139A (ja) | 2012-02-23 |
US20110220399A1 (en) | 2011-09-15 |
WO2007052674A1 (ja) | 2007-05-10 |
TW200733841A (en) | 2007-09-01 |
JPWO2007052674A1 (ja) | 2009-04-30 |
US20100095523A1 (en) | 2010-04-22 |
JP5105168B2 (ja) | 2012-12-19 |
US8085546B2 (en) | 2011-12-27 |
US20070263370A1 (en) | 2007-11-15 |
CN101124861B (zh) | 2011-03-30 |
US20110085306A1 (en) | 2011-04-14 |
EP1850648A1 (en) | 2007-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100881303B1 (ko) | 반도체 장치용 다층 프린트 배선판 및 그 제조 방법 | |
JP4811015B2 (ja) | プリント配線板の製造方法 | |
US6630630B1 (en) | Multilayer printed wiring board and its manufacturing method | |
US20070281505A1 (en) | Rigid-Flexible Board and Method for Manufacturing the Same | |
WO1997048260A1 (fr) | Plaquette a circuit sur un seul cote pour carte a circuits imprimes multicouche, carte a circuits imprimes multicouche, et procede pour sa production | |
JP2009060076A (ja) | 多層プリント基板の製造方法 | |
US20140099488A1 (en) | Printed wiring board and method for manufacturing printed wiring board | |
JP2004311736A (ja) | チップ部品内蔵ビルドアップ多層配線板の製造方法 | |
WO2006118141A1 (ja) | 多層配線基板およびその製造方法 | |
JP2010157664A (ja) | 電気・電子部品内蔵回路基板とその製造方法 | |
JPH1013028A (ja) | 多層プリント配線板用片面回路基板、および多層プリント配線板とその製造方法 | |
JP2004228165A (ja) | 多層配線板およびその製造方法 | |
KR100704920B1 (ko) | 범프기판을 이용한 인쇄회로기판 및 제조방법 | |
JP4813204B2 (ja) | 多層回路基板の製造方法 | |
JP3253886B2 (ja) | 多層プリント配線板用片面回路基板とその製造方法、および多層プリント配線板 | |
JP2001257476A (ja) | 多層配線基板及びその製造方法 | |
JP2002353619A (ja) | 多層配線板、多層配線用基材及びその製造方法 | |
JP2005044988A (ja) | 回路基板の製造方法 | |
JP2001308521A (ja) | 多層回路基板の製造方法 | |
JPH0671143B2 (ja) | 多層プリント配線板の製造方法 | |
JP2011216900A (ja) | プリント配線板の製造方法 | |
JPH09307232A (ja) | プリント配線板及びその製造方法 | |
JP2001257466A (ja) | プリント配線基板の製造方法 | |
JP2002026518A (ja) | プリント配線基板及び多層型プリント配線基板の製造方法 | |
JP2005123637A (ja) | プリント配線基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
A107 | Divisional application of patent | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130111 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20140107 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20150105 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20151217 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20161220 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20171219 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20190103 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20200103 Year of fee payment: 12 |