KR20030001088A - 비휘발성 메모리 소자 및 그 제조방법 - Google Patents
비휘발성 메모리 소자 및 그 제조방법 Download PDFInfo
- Publication number
- KR20030001088A KR20030001088A KR1020010037420A KR20010037420A KR20030001088A KR 20030001088 A KR20030001088 A KR 20030001088A KR 1020010037420 A KR1020010037420 A KR 1020010037420A KR 20010037420 A KR20010037420 A KR 20010037420A KR 20030001088 A KR20030001088 A KR 20030001088A
- Authority
- KR
- South Korea
- Prior art keywords
- gate electrode
- sidewall
- layer
- forming
- charge storage
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 30
- 125000006850 spacer group Chemical group 0.000 claims abstract description 164
- 238000003860 storage Methods 0.000 claims abstract description 98
- 230000000903 blocking effect Effects 0.000 claims abstract description 86
- 238000000034 method Methods 0.000 claims abstract description 81
- 238000002955 isolation Methods 0.000 claims abstract description 62
- 239000000758 substrate Substances 0.000 claims abstract description 45
- 239000004065 semiconductor Substances 0.000 claims abstract description 42
- 230000002093 peripheral effect Effects 0.000 claims abstract description 39
- 239000012535 impurity Substances 0.000 claims description 69
- 238000005530 etching Methods 0.000 claims description 19
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 12
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical group N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 12
- 238000005468 ion implantation Methods 0.000 claims description 11
- 238000000059 patterning Methods 0.000 claims description 10
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims 4
- 229910052814 silicon oxide Inorganic materials 0.000 claims 4
- 239000007943 implant Substances 0.000 claims 3
- 239000000463 material Substances 0.000 claims 2
- 238000009792 diffusion process Methods 0.000 abstract description 56
- 230000005641 tunneling Effects 0.000 abstract description 4
- 239000002019 doping agent Substances 0.000 abstract 4
- 239000010410 layer Substances 0.000 description 267
- 230000007547 defect Effects 0.000 description 6
- 230000005684 electric field Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000014759 maintenance of location Effects 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 241000293849 Cordylanthus Species 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 2
- 239000002355 dual-layer Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 125000004430 oxygen atom Chemical group O* 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- 238000003949 trap density measurement Methods 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/105—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/788—Field effect transistors with field effect produced by an insulated gate with floating gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B99/00—Subject matter not provided for in other groups of this subclass
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
비휘발성 메모리 소자 및 그 제조방법을 제공한다. 이 소자는 차례로 적층된 터널산화막, 전하저장층, 블로킹절연막 및 게이트 전극을 가지고, 게이트 전극 양옆의 활성영역에 불순물 확산층을 가진다. 게이트 전극은 반도체 기판의 소정영역에 형성된 소자분리막 사이의 활성영역들을 가로지른다. 전하저장층의 가장자리는 연장되어 게이트 전극의 측벽으로부터 돌출된 돌출부를 가진다. 돌출부를 가지는 전하저장층을 형성하는 방법은, 반도체 기판에 형성된 소자분리막 사이의 활성영역에 제1 절연막, 제2 절연막 및 제3 절연막으로 구성된 적층절연막을 형성한다. 이어서, 적층절연막 상에 활성영역을 가로지르는 복수개의 게이트 전극을 형성하고, 게이트 전극의 양측벽에 측벽스페이서를 형성한다. 계속해서, 측벽스페이서 및 게이트 전극을 식각마스크로 사용하여, 적층절연막을 식각하여 게이트 전극의 측벽으로부터 돌출된 전하저장층을 형성한다.
Description
본 발명은 반도체 소자 및 그 제조방법에 관한 것으로서, 더 구체적으로 적어도 하나의 절연막으로 형성된 전하저장층에 전하를 주입하여 데이타를 저장하는 부유트랩형 비휘발성 메모리 소자 및 그 제조방법에 관한 것이다.
비휘발성 메모리 소자(non-volatile memory device)는 외부 전원이 차단되어도 저장된 데이타를 계속 유지할 수 있는 소자이다. 메모리 소자의 고집적화가 진행됨에 따라, 메모리 셀의 면적 축소뿐만 아니라 메모리 셀의 수직 높이를 낮출 필요가 있다. 종래의 부유게이트형 비휘발성 메모리 소자(floating gate type non-volatile memory device)는 부유게이트를 가지므로, 메모리 셀의 높이를 낮추는데 한계를 가진다. 이러한 한계를 극복한 것이 부유게이트를 사용하지 않고 적어도 하나의 절연막에 전하를 저장할 수 있는 부유트랩형 비휘발성 메모리 소자(floating trap type non-volatile memory device)이다. 도 1에서 나타난 것과 같이 부유트랩형 비휘발성 메모리 소자는 반도체 기판의 소정영역에 소자분리막(11)이 배치되어 활성영역(13)을 한정한다. 상기 활성영역(13)을 복수개의 게이트 전극(30)이 가로지르고 상기 게이트 전극(30)과 상기 활성영역(13) 사이에 전하저장층(24)이 개재된다. 또한, 상기 게이트 전극(30)의 측벽에는 측벽스페이서(36)를 포함한다.
도 2 내지 도 5는 도 1의 I-I'를 따라 취해진 종래의 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 2를 참조하면, 반도체 기판의 소정영역에 소자분리막(11)을 형성하여 활성영역들(13)을 한정하고, 상기 소자분리막(11)이 형성된 반도체 기판 상에 적층절연막(18) 및 게이트 도전막(20)을 형성한다. 일반적으로, 상기 적층절연막(18)은 제1 절연막(12), 제2 절연막(14) 및 제3 절연막(16)을 포함한다. 상기 제1 절연막(12)은 통상적으로 열산화막을 사용하여 얇게 형성하고, 상기 제2 절연막(14)은 일반적으로 실리콘질화막을 사용하여 형성한다. 또한, 상기 제3 절연막(16)은 통상적으로 CVD산화막으로 형성한다.
도 3을 참조하면, 상기 게이트 도전막(20) 및 상기 적층절연막(18)을 차례로 패터닝하여 상기 소자분리막(11)을 가로지르는 복수개의 게이트 전극(30)을 형성한다. 상기 게이트 전극(30) 및 상기 활성영역(13) 사이에 차례로 적층된 터널산화막(22), 전하저장층(24) 및 블로킹 절연막(26)이 형성된다. 이 과정에서, 상기 터널산화막(22), 상기 블로킹절연막(26) 및 상기 게이트 전극(30)의 측벽은 식각에 의한 손상(damage)을 받아 결함밀도(defect density)가 증가한다. 이로 인하여, 상기 터널산화막(22) 및 상기 블로킹 절연막(26) 가장자리 부근의 트랩밀도가 높아진다. 그 결과, 상기 밀도가 높은 트랩을 통하여 게이트 전극(30) 및 반도체 기판(10)으로 트랩도움 누설전류(trap assisted leakage current)가 발생할 확률이 높아진다.
도 4를 참조하면, 상기 터널산화막(22), 상기 블로킹절연막(26) 및 상기 게이트 전극(30)의 측벽 손상을 완화시키기 위하여, 상기 반도체 기판에 열산화 공정을 적용하여 상기 게이트 전극(30)의 측벽 및 상부면에 캐핑절연막(32)을 형성한다.
도 5를 참조하면, 상기 게이트 전극(30) 및 상기 캐핑절연막(32)를 이온주입 마스크로 사용하여 상기 반도체 기판에 불순물을 주입하여 불순물 확산층(34)를 형성한다. 이어서, 상기 차례로 적층된 전하저장층(24), 블로킹절연막(26) 및 상기 캐핑절연막(32)의 측벽에 측벽스페이서(36)를 형성한다.
도 4 및 도 5에 도시된 바와 같이, 상기 열산화 공정이 진행되는 동안 반도체 기판(10) 및 터널산화막(22) 사이의 계면을 통하여 산소원자가 확산된다. 이 때, 확산된 산소원자들에 의해 상기 터널산화막(22)의 가장자리가 산화되는 버즈빅(bird's beak) 현상에 의하여 상기 터널산화막(22)의 가장자리의 두께가 두꺼워지게 된다. 이로 인하여, 소자의 동작속도가 저하되는 문제를 발생한다. 또한, 상대적으로 두꺼운 터널산화막(22) 가장자리의 트랩밀도가 증가하여 터널산화막(22)의 가장자리를 통한 트랩도움 누설전류(trap assisted leakage current)가 증가한다. 상기 버즈빅(bird's beak)현상에 의하여 셀 어레이에서 터널산화막의 두께 편차가 증가함에 따라 소자 특성이 불균일해지는 문제점이 발생된다. 이러한 터널산화막(22)의 두께 증가는 게이트 선폭이 줄어들 수록 더욱 심화된다. 따라서, 상기 트랩 밀도가 높은 터널산화막 및 상기 버즈빅 현상때문에 발생하는 소자의 동작특성 불량의 문제점을 해결할 수 있는 구조의 비휘발성 메모리 소자 및 그 제조방법이 요구된다.
본 발명의 목적은, 상술한 종래기술의 문제점을 해결하기 위하여 버즈빅이 없는 균일한 터널산화막을 갖는 비휘발성 메모리 소자 및 그 제조방법을 제공하는데 있다. 또한, 트랩 도움 터널링의 영향을 최소화 할 수 있는 비휘발성 메모리 소자 및 그 제조방법을 제공하는데 있다.
도 1은 종래의 비휘발성 메모리 소자를 설명하기 위한 평면도이다.
도 2 내지 도 5는 도 1의 I-I'를 따라 취해진 종래의 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 6은 본 발명의 제1 및 제2 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 평면도이다.
도 7은 도 6의 Ⅱ-Ⅱ'를 따라 취해진 본 발명의 제1 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 단면도이다.
도 8 내지 도 11은 도 6의 Ⅱ-Ⅱ'를 따라 취해진 본 발명의 제1 실시예에 따른 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 12 내지 도 14는 도 6의 Ⅱ-Ⅱ'를 따라 취해진 본 발명의 제2 실시예에 따른 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 15는 본 발명의 제3 및 제4 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 평면도이다.
도 16은 도 15의 Ⅲ-Ⅲ'를 따라 취해진 본 발명의 제3 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 단면도이다.
도 17 내지 도 19는 도 15의 Ⅲ-Ⅲ'따라 취해진 본 발명의 제3 실시예에 따른 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 20은 도 15의 Ⅲ-Ⅲ'를 따라 취해진 본 발명의 제4 실시예에 따른 구조를 설명하기 위한 단면도이다.
※ 도면의 주요부분에 대한 부호의 설명 ※
100: 반도체 기판101: 소자분리막
103,103': 제1 활성영역203,203': 제2 활성영역
102,162: 제1 절연막104,164: 제2 절연막
106,166: 제3 절연막108,168 : 적층절연막
120: 게이트 도전막140,183: 워드라인
142,142': 게이트 캐핑 산화막146: 측벽 스페이서
150,190: 제1 불순물확산층151,191: 돌출부
154,154a: 전하저장층156,: 블로킹절연막
169: 하부 게이트 도전막170: 상부 게이트 도전막
상기 목적을 달성하기 위하여 본 발명의 비휘발성 메모리 소자는 전하저장층 및 게이트 전극을 포함한다. 상기 게이트 전극은 반도체 기판에 형성된 소자분리막사이의 활성영역을 가로지른다. 또한 상기 전하저장층은 상기 게이트 전극 및 상기 활성영역들 사이에 개재되고, 상기 전하저장층의 가장자리는 연장되어 상기 게이트 전극의 측벽으로부터 돌출된 돌출부를 가진다.
본 발명의 실시예에서 상기 전하저장층은 상기 소자분리막에 의해 분리되어 있거나, 상기 소자분리막에 의해 분리되지 않고 상기 게이트 전극의 하부에 연속해서 배치된다. 상기 게이트 전극과 상기 전하저장층 사이에 블로킹 절연막이 개재되고, 상기 전하저장층과 상기 활성영역 사이에 터널산화막이 개재된다. 또한, 상기 게이트 전극의 양 측벽에 제1 측벽스페이서를 포함하고, 상기 전하저장층의 폭은 상기 게이트 전극의 폭 및 제1 측벽스페이서의 폭을 더한 값과 일치한다. 이에 더하여, 본 발명은 상기 전하저장층의 측벽 및 상기 제1 측벽스페이서를 덮는 제2 측벽스페이서를 더 포함할 수도 있다. 상기 게이트 전극의 측벽과 상기 측벽스페이서 사이에 게이트 캐핑절연막이 개재될 수 있다.
본 발명에 따른 비휘발성 메모리 소자는 셀어레이 영역 및 주변회로 영역을 구비한다. 셀 어레이 영역의 활성영역 상에 터널산화막, 전하저장층 및 블로킹 절연막으로 이루어진 적층절연막과 워드라인을 포함하는 제1 트랜지스터가 배치된다. 또한, 상기 주변회로 영역에 적어도 게이트 절연막 및 게이트 전극을 포함하는 제2 트랜지스터가 배치된다. 상기 제1 측벽스페이서는 상기 제1 트렌지스터 및 상기 제2 트렌지스터의 게이트 전극의 측벽에 각각 형성될 수 있다. 상기 제1 및 게이트 전극의 측벽의 각각의 상기 제1 측벽스페이서 상에 제2 측벽스페이서가 더 형성될 수 있다.
상술한 목적을 달성하기 위하여 본 발명은 비휘발성 메모리 소자의 제조방법을 제공한다. 이 방법은, 적어도 반도체 기판의 활성영역 상에 차례로 적층된 제1 절연막, 제2 절연막 및 제3 절연막을 포함하는 적층절연막을 형성한다. 상기 적층절연막이 형성된 반도체기판 상에 상기 활성영역을 가로지르는 복수개의 게이트 전극을 형성한다. 이어서, 상기 적층절연막을 패터닝하여 상기 게이트 전극 및 상기 활성영역 사이에 차례로 적층된 터널산화막, 전하저장층 및 블로킹절연막을 형성한다. 상기 터널산화막은 상기 패터닝된 제1 절연막에 해당하고, 상기 전하저장층은 상기 패터닝된 제2 절연막에 해당하고, 상기 블로킹절연막은 상기 패터닝된 제3 절연막에 해당한다. 이때, 상기 전하저장층은 가장자리가 상기 게이트 전극의 측벽으로부터 돌출된 돌출부를 가지도록 형성한다.
구체적으로, 상기 소자분리막은 통상적인 트랜치 소자분리 기술(conventional trench isolation technology)를 사용하여 형성할 수 있다. 이 경우, 상기 적층절연막은 상기 소자분리막이 형성된 반도체 기판의 전면에 형성하고, 상기 적층절연막 상에 게이트 도전막을 형성한다. 이어서, 상기 게이트 도전막을 패터닝하여 상기 활성영역을 가로지르는 게이트 전극을 형성할 수 있다. 또 다른 방법으로, 상기 소자분리막은 자기정열 트랜치 소자분리 기술(self aligned trench isolation technology)를 사용하여 형성할 수 있다. 이 경우, 상기 소자분리막 사이의 활성영역 상에 적층절연막 및 하부 게이트 도전막이 차례로 형성되고, 상기 소자분리막이 형성된 반도체 기판의 전면에 상부 게이트 도전막을 형성한 후, 상기 상부 게이트 도전막 및 상기 하부 게이트 도전막을 차례로 패터닝하여 상기활성 영역을 가로지르는 게이트 전극을 형성할 수 있다.
본 발명의 실시예에서, 상기 전하저장층의 돌출부를 형성하기 위해서 상기 게이트 전극의 측벽에 제1 측벽스페이서를 형성한다. 이어서, 상기 제1 측벽스페이서 및 상기 게이트 전극을 식각마스크로 사용하여 적어도 상기 제3 절연막 및 상기 제2 절연막을 식각한다. 그 결과, 상기 게이트 전극의 측벽으로부터 돌출된 블로킹절연막 및 전하저장층이 형성된다. 또 다른 방법으로, 상기 제1 측벽스페이서를 형성하기 전에, 상기 게이트 전극의 양측으로 노출된 상기 제3 절연막을 제거할 수 있다. 이 경우, 상기 전하저장층은 상기 게이트 전극의 측벽으로부터 돌출된 돌출부를 가지고, 상기 제1 측벽스페이서는 상기 게이트 전극의 측벽 및 상기 돌출부의 상부를 덮는다. 이에 더하여 적어도 상기 전하저장층의 측벽 및 상기 제1 측벽스페이서를 덮는 제2 측벽스페이서를 더 형성할 수 있다.
이하 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 상세하게 설명하도록 한다. 그러나, 본 발명은 여기서 설명되어지는 실시예에 한정되지 않고 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시예들은 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되어지는 것이다. 도면들에 있어서, 층 및 영역들의 두께는 명확성을 기하기 위하여 과장되어진 것이다. 또한, 층이 다른 층 또는 기판 "상"에 있다고 언급되어지는 경우에 그것은 다른 층 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 제3의 층이 개재될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.
도 6은 본 발명의 제1 및 제2 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 평면도이다. 도면에서 참조부호 a로 표시된 부분은 셀 어레이 영역을 나타내고, 참조부호 b로 표시된 부분은 주변회로 영역을 나타낸다.
도 7은 도 6의 Ⅱ-Ⅱ'를 따라 취해진 본 발명의 제1 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 단면도이다.
도 6 및 도 7을 참조하면, 반도체기판(100)의 소정영역에 소자분리막(101)이 배치된다. 상기 소자분리막(101)은 상기 셀 어레이 영역(a) 내에 복수개의 제1 활성영역들(103)을 한정한다. 또한, 상기 소자분리막(101)은 상기 주변회로 영역(b) 내에 제2 활성영역(203)을 한정한다. 상기 셀 어레이 영역(a) 내에 상기 제1 활성영역들(103) 및 상기 소자분리막(101)의 상부를 가로지르는 복수개의 워드라인들(140), 즉, 복수개의 워드라인들이 배치된다. 상기 워드라인들(140) 및 상기 제1 활성영역들(103) 사이에는 적층절연막이 게재된다. 상기 적층절연막은 차례로 적층된 터널산화막(152), 전하저장층(154) 및 블로킹절연막(156)으로 구성된다. 상기 터널산화막(152)은 열산화막인 것이 바람직하고, 상기 전하저장층(154)은 실리콘질화막인 것이 바람직하다. 또한, 상기 블로킹절연막(156)은 CVD산화막인 것이 바람직하다. 상기 블로킹절연막(156) 및 상기 전하저장층(154) 역시 상기 워드라인(140)과 중첩되어 상기 제1 활성영역(103) 뿐만 아니라 상기 소자분리막(101)의 상부를 가로지른다. 상기 워드라인(140)의 측벽은 제1 측벽스페이서에 의해 덮혀진다.
이에 더하여, 상기 워드라인(140) 및 상기 제1 측벽스페이서(146) 사이에 게이트 캐핑 산화막(142)이 개재될 수 있다. 적어도 상기 전하저장층(154)은 상기 워드라인(140)보다 더 넓은 폭을 갖는다. 이에 따라, 상기 전하저장층(154) 및 상기 블로킹절연막(156)은 상기 워드라인(140)의 측벽으로부터 돌출된 돌출부(151)를 갖는다. 따라서, 상기 워드라인(140) 및 상기 제1 활성영역(103)들 사이에 프로그램 전압 또는 소거전압에 의한 고전계가 인가될지라도, 상기 돌출부(151)에 인가되는 전계는 약하다. 결과적으로, 상기 돌출부(151)의 상부 및 하부에 각각 위치하는 블로킹 절연막(156) 및 터널산화막(152)을 통하여 흐르는 누설전류가 현저히 감소하므로 소프트 프로그램 특성 또는 데이트 유지 특성 들을 개선시킬 수 있다.
상기 제1 측벽스페이서(146)는 상기 워드라인(140)의 측벽 뿐만 아니라 상기 돌출부(151)의 상부를 덮는다. 더 나아가서, 상기 제1 측벽스페이서(146)의 외측벽, 상기 블로킹절연막(156)의 측벽 및 상기 전하저장층의 측벽은 제2 측벽스페이서(146)에 의해 덮혀질 수 있다. 상기 워드라인들(140) 사이의 상기 제1 활성영역(103)에 제1 불순물 확산층(150)이 형성된다. 따라서, 상기 워드라인(140) 및 상기 제1 활성영역(103)이 교차하는 지점에 셀 트랜지스터, 즉 제1 트랜지스터가 형성된다. 여기서, 상기 워드라인(140)의 하부에 존재하는 터널산화막(152)은 균일한 두께를 갖는다. 다시 말해서, 상기 워드라인(140)의 적어도 가장자리 하부에 버즈빅에 기인하는 투꺼운 터널산화막은 존재하지 않는다. 따라서, 상기 셀 어레이 영역(a) 내에 배열된 복수개의 제1 트랜지스터들은 모두 균일한 문턱전압을 갖는다.
한편, 상기 주변회로 영역(b)에는 상기 제2 활성영역(203)의 상부를 가로지르는 게이트 전극(240)이 배치된다. 상기 게이트 전극(240) 및 상기 제2 활성영역(203) 사이에 게이트 절연막(202)게이트 절연막(202)기 게이트 전극(240)의 측벽은 상기 제1 측벽스페이서(146)에 의해 덮혀진다. 이에 더하여, 상기 제1 측벽 스페이서(146)의 외측벽은 상기 제2 측벽 스페이서에 의해 덮혀질 수도 있다. 상기 제1 측벽 스페이서(146) 및 상기 게이트 전극(240) 사이에는 상기 게이트 캐핑 산화막(142)이 개재될 수 있다. 또한, 상기 게이트 전극(240)의 양 옆의 상기 제2 활성영역(203)에는 이중구조의 불순물 확산층(254)들이 형성된다. 상기 이중구조의 불순물 확산층(254)는 제2 불순물 확산층(250)및 제3 불순물 확산층(252)를 포함한다. 결과적으로, 상기 불순물 확산층(254)은 엘디디형의 소오스/드레인 영역에 해당하고, 상기 제2 및 제3 불순물 확산층들(250, 252)은 각각 저농도 불순물 확산층 및 고농도 불순물 확산층에 해당한다.
도 8 내지 도 11은 도 6의 Ⅱ-Ⅱ'를 따라 취해진 본 발명의 제1 실시예에 따른 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 8을 참조하면, 먼저 반도체 기판(100)의 셀 어레이 영역(a) 및 주변회로 영역(b)에 각각 제1 활성영역(103) 및 제2 활성영역(203)을 한정하는 소자분리막(101)을 형성한다. 상기 소자분리막(101)이 형성된 반도체 기판(100)의 셀 어레이 영역(a)에 적층절연막(108) 및 게이트 도전막(120)을 차례로 형성하고, 주변회로 영역(b)에 게이트 절연막(202) 및 게이트 도전막(120)을 차례로 형성한다. 상기 적층절연막(108)은 제1 절연막(102), 제2 절연막(104), 제3 절연막(106)을 차례로 적층하여 형성하는 것이 바람직하다. 상기 제1 절연막(102)은 열산화막으로 형성하는 것이 바람직하다. 또한, 상기 제1 절연막(102)는 프로그램전압 및 소거전압을 낮추기 위하여 15Å 내지 35Å의 얇은 두께로 형성하는 것이 바람직하다. 본 발명의 실시예에서, 상기 제2 절연막(104)은 40 내지 100Å의 두께로 형성하는 것이 바람직고, 상기 제3 절연막(106)은 40 내지 120Å의 두께로 형성하는 것이 바람직하다. 상기 게이트 도전막(120)은 폴리실리콘막 또는 폴리사이드막으로 형성할 수 있다. 상기 폴리사이드막은 폴리실리콘 및 메탈실리사이드막을 차례로 적층하여 형성한다.
도 9를 참조하면, 상기 게이트 도전막(120)을 패터닝하여 상기 셀 어레이영역(a)에서 상기 제1 활성영역(103)들을 가로지르는 복수개의 워드라인(140)을 형성하고, 상기 주변회로 영역(b)에서 적어도 상기 제2 활성영역(203) 상에 게이트 전극(240)을 형성한다. 이 때, 상기 워드라인(140)들 사이에 노출된 상기 제3 절연막(106)은 상기 게이트 도전막(120)을 식각하는 동안 과식각되거나, 플라즈마에 의한 손상을 받는다. 이로 인하여, 상기 워드라인(140)의 에지부근의 상기 제3 절연막에 결함부위(defect site)가 발생할 수 있다. 그 결과, 상기 결함부위를 통하여 트랩 투 트랩 터널링(trap to trap tunneling)이 일어날 수 있다. 그 결과, 이후 공정에서 형성될 전하저장층에 저장된 전하가 게이트 전극으로 빠져나가 소자의 동작에 바람직하지 못한 영향을 줄 수 있다. 이러한 문제를 해결하기 위하여 상기 워드라인(140) 및 상기 게이트 전극(240)이 형성된 반도체 기판에 열산화공정을 적용하여 상기 제3 절연막(106)의 손상을 완화시키는 것이 바람직하다. 결과적으로, 상기 워드라인(140) 및 상기 게이트 전극(140)의 측벽 및 상부면에 게이트 캐핑 산화막(142)이 형성된다.
도 10을 참조하면, 상기 워드라인(140)들 사이의 제1 활성영역(103)에 불순물을 주입하여 제1 불순물확산층(150)을 형성하고, 상기 게이트 전극(240) 양측의 제2 활성영역(203)에 불순물을 주입하여 제2 불순물확산층(250)을 형성한다. 상기 제1 불순물확산층(150) 및 상기 제2 불순물확산층(250)은 동시에 형성할 수도 있다. 상기 제1 불순물 확산층(150) 및 상기 제2 불순물 확산층(250)은 상기 게이트 캐핑 산화막(142)을 형성하기 전에 형성할 수도 있다. 이어서, 상기 제1 및 제2 불순물확산층(150,250)이 형성된 결과물 전면에 스페이서 절연막(144)를 콘포말하게 형성한다. 상기 스페이서 절연막(144)은 실리콘질화막 또는 산화막으로 형성하는 것이 바람직하다.
도 11을 참조하면, 상기 스페이서 절연막(144)을 이방성 식각하여 상기 제1 및 게이트 전극(140,240)의 측벽에 제1 측벽스페이서(146)를 형성한다. 상기 스페이서 절연막(144)을 산화막으로 형성하였을 경우, 상기 이방성 식각을 하는 동안 상기 제3 절연막(106)이 함께 식각하여 상기 제2 절연막(104)을 노출시킨다. 이와 달리 상기 스페이서 절연막(144)를 실리콘질화막으로 형성하였을 경우, 상기 제1 측벽스페이서(146)을 형성한 후, 상기 워드라인(140) 및 상기 제1 측벽스페이서(146)을 식각마스크로 사용하여 상기 제3 절연막(106)을 식각한다. 계속해서, 상기 제1 측벽페이서(146) 및 상기 게이트 전극(140)을 식각마스크로 사용하여 적어도 상기 제2 절연막(108)을 식각한다. 결과적으로, 상기 워드라인(140) 및 상기 제1 활성영역(103) 사이에 적어도 제2 절연막 패턴(154) 및 제3 절연막 패턴(156)이 형성되고, 상기 제2 절연막 패턴(154) 및 상기 제3 절연막 패턴(156)의 가장자리는 연장되어 상기 워드라인(140)의 양쪽으로 돌출된 돌출부(151)을 가진다. 상기 제2 절연막 패턴(154)은 전하저장층에 해당하고, 상기 워드라인(140) 및 상기 제2 절연막 패턴(154) 사이에 개재된 제3 절연막 패턴(156)은 블로킹절연막에 해당한다. 또한, 상기 워드라인(140) 하부의 상기 제1 절연막(152)는 터널산화막에 해당한다.
상기 제1 측벽스페이서(146)을 형성한 후, 상기 주변회로 영역(b)에서 상기 게이트 전극(240)의 양측으로 노출된 제2 활성영역(203) 내에 불순물을 주입하여 제3 불순물 확산층(252)을 형성한다. 그 결과, 상기 게이트 전극(240) 양측의 제2 활성영역(203)에 이중불순물 확산층(254)이 형성된다. 상기 제3 불순물 확산층(252)은 상기 제2 절연막 패턴(154)을 형성하기 전 또는 후에 형성할 수 있다.
상기 제3 절연막 패턴(156) 및 상기 제2 절연막 패턴(154)을 형성한 후, 상기 셀 어레이 영역(a) 및 상기 주변회로 영역(b)에 제2 측벽스페이서(도 7의 148)를 더 형성할 수 있다. 상기 제2 측벽스페이서(도 7의 148)는 상기 셀 어레이 영역(a)에서 상기 제1 측벽스페이서(146), 상기 제3 절연막 패턴(156) 및 상기 제2 절연막 패턴(154)의 측벽을 덮고, 상기 주변회로 영역(b)에서 상기 제1 측벽스페이서(146)를 덮는다. 상기 제2 측벽스페이서(도 7의 148)를 더 형성한 경우, 상기 제3 불순물 확산층(252)은 상기 제2 측벽스페이서(148)를 형성한 후 상기 게이트 전극(240) 양측에 노출된 제2 활성영역(203)에 형성할 수 있다. 또한, 상기 제1,제2 불순물 확산층(150, 250)을 상기 제1 측벽스페이서(146)를 형성한 후 형성하고, 상기 제3 불순물 확산층(252)을 상기 제2 측벽스페이서(148)를 형성한 후에 형성할 수 있다.
결과적으로, 상기 전하저장층(158)의 폭은 상기 게이트 전극(140)의 폭 및 상기 측벽스페이서(146)의 폭을 더한 합과 일치한다. 즉, 본 발명의 비휘발성 메모리 소자는 종래기술과 달리 상기 전하저장층(158)의 가장자리가 연장되어 상기 게이트 전극(140)의 측벽으로 부터 돌출된 돌출부(151)를 가진다. 따라서, 상기 돌출부(151) 상, 하부의 절연막에 결함부위(defect site)가 발생하더라도 종래 기술에 의한 비휘발성 메모리 소자에 비해 소자의 동작특성에 크게 영향을 주지 않는다. 또한, 이후 열공정에 의해 버즈빅(bird's beak) 현상이 발생할 수 있는 터널산화막(152)의 가장자리 부분도 상기 게이트 전극(140)으로부터 돌출되기 때문에 본 발명의 비휘발성 메모리 소자는 종래기술에 비하여 데이타 유지(data retention) 특성이 우수하다.
도 12 내지 도 14는 본 발명의 제2 실시예에 따른 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 12를 참조하면, 도 8에서 설명한 바와 같이 게이트 도전막(도 8의 120)을 형성하는 단계까지는 상술한 제1 실시예와 동일하다. 이어서, 상기 게이트 도전막(도 8의 120) 및 상기 제3 절연막(도 8의 106)을 차례로 패터닝하여, 상기 셀어레이 영역(a)에서 상기 제2 절연막(104) 상에 워드라인(140) 및 제3 절연막 패턴(156a)을 형성하고, 상기 주변회로 영역(b)에서 게이트 전극(240)을 형성한다. 상기 제3절연막 패턴(156a)은 블로킹절연막에 해당한다. 이에 더하여, 상기 반도체 기판에 열산화공정을 적용하여 상기 제1 및 게이트 전극(140, 240)의 측벽 및 상부면에 게이트 캐핑 산화막(142')을 더 형성할 수 있다.
도 13을 참조하면, 상기 셀어레이 영역(a)에서 상기 워드라인(140)들 사이의 제1 활성영역(103) 내에 불순물을 주입하여 제1 순물확산층(150)을 형성하고, 상기 주변회로 영역(b)에서 상기 게이트 전극(240) 양측에 노출된 제2 활성영역(203) 내에 불순물을 주입하여 제2 불순물확산층(250)을 형성한다. 이어서, 상기 제1, 게이트 전극(140,250)이 형성된 반도체 기판(100)의 전면에 스페이서 절연막(144)을 콘포말하게 형성한다. 상기 스페이서 절연막(144)은 실리콘질화막 또는 산화막으로 형성할 수 있다.
도 14를 참조하면, 상기 스페이서 절연막(144)을 이방성 식각하여, 상기 제1 및 게이트 전극(140, 240)의 측벽에 제1 측벽스페이서(146)를 형성한다. 상기 스페이서 절연막(144)을 실리콘질화막으로 형성하였을 경우, 상기 스페이서 절연막(144)을 이방성 식각하는 동안 상기 제2 절연막(104)을 함께 식각하여 상기 제1 측벽스페이서(146)를 형성함과 동시에 상기 워드라인(140)의 측벽으로부터 돌출된 돌출부(151)를 가지는 제2 절연막 패턴(154)을 형성할 수 있다.
이와는 달리, 상기 스페이서 절연막(144')을 산화막으로 형성하였을 경우, 상기 스페이서 절연막(144')을 이방성 식각하여, 상기 워드라인(140)의 측벽에 제1 측벽스페이서(146)를 형성한다. 이어서, 상기 제1 측벽스페이서(146) 및 상기 게이트 전극(140)을 식각마스크로 사용하여, 상기 제2 절연막(104)를 식각하여 상기 게이트 전극(140)의 측벽으로부터 돌출된 돌출부(151)을 가지는 제2 절연막 패턴(154)을 형성한다. 상기 제2 절연막 패턴(154)은 전하저장층에 해당한다. 상기 제1 측벽스페이서(146)을 형성한 후, 상기 주변회로 영역(b)에서 상기 게이트 전극(240)의 양측의 제2 활성영역(203) 내에 불순물을 주입하여 제3 불순물 확산층(252)을 형성한다. 그 결과, 상기 게이트 전극(240) 양측의 제2 활성영역(203)에 이중 불순물 확산층(254)이 형성된다. 상기 제3 불순물 확산층(252)은 상기 제2 절연막 패턴(154)을 형성하기 전 또는 후에 형성할 수 있다.
상기 제2 절연막 패턴(154)을 형성한 후, 상기 셀 어레이 영역(a) 및 상기 주변회로 영역(b)에 제2 측벽스페이서(도 7의 148)를 더 형성할 수도 있다. 상기 제2 측벽스페이서(도 7의 148)는 상기 셀 어레이 영역(a)에서 상기 제1 측벽스페이서(146) 및 상기 제3 절연막 패턴(156a) 및 상기 제2 절연막 패턴(154)의 측벽을 덮고, 상기 주변회로 영역(b)에서 상기 제1 측벽스페이서(146)를 덮는다. 이 경우, 상기 제3 불순물 확산층(252)은 상기 제2 측벽스페이서(도 7의 148)을 형성한 후 상기 게이트 전극(240) 양측의 제2 활성영역(203)에 형성할 수 있다. 또한, 상기 제1, 제2 불순물 확산층(150, 250)을 상기 제1 측벽스페이서(146)를 형성한 이후에 형성하고, 상기 제3 불순물 확산층(252)을 상기 제2 측벽스페이서(도 7의 148)을 형성한 이후에 형성할 수 있다.
도시된 바와 같이 본 발명의 제2 실시예에 따른 비휘발성 메모리 소자의 구조는 상술한 제1 실시예와 거의 유사하다. 상술한 제1 실시예와 다른 점은 상기제3 절연막 패턴(156a)은 상기 워드라인(140)에 자기정렬되어 그 폭이 상기 워드라인(140)의 폭과 일치하는 것이다. 따라서, 상기 제1 측벽스페이서(146)은 상기 게이트 전극(140)의 측벽 및 상기 제3 절연막 패턴(156a)의 측벽을 덮고, 상기 돌출부(151)의 상부를 덮는다.
도 15는 본 발명의 제3 및 제4 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 평면도이다. 도면에서 참조부호 a로 표시된 부분은 셀 어레이 영역을 나타내고, 참조부호 b로 표시된 부분은 주변회로 영역을 나타낸다.
도 16은 도 15의 Ⅲ-Ⅲ'를 따라 취해진 본 발명의 제3 실시예에 따른 비휘발성 메모리 소자를 설명하기 위한 단면도이다.
도 15 및 도 16을 참조하면, 반도체기판(100)의 소정영역에 소자분리막(101')이 배치된다. 상기 소자분리막(101')은 상기 셀 어레이 영역(a) 내에 복수개의 제1 활성영역들(103')을 한정한다. 또한, 상기 소자분리막(101')은 상기 주변회로 영역(b) 내에 제2 활성영역(203')을 한정한다. 상기 셀 어레이 영역(a) 내에 상기 제1 활성영역들(103') 및 상기 소자분리막(101')의 상부를 가로지르는 복수개의 워드라인들(183)이 배치된다. 상기 워드라인들(183) 및 상기 제1 활성영역들(103') 사이에는 적층절연막이 게재된다. 상기 적층절연막은 차례로 적층된 터널산화막(162), 전하저장층(194) 및 블로킹절연막(196)으로 구성된다. 상기 터널산화막(162)은 열산화막인 것이 바람직하고, 상기 전하저장층(194)은 실리콘질화막인 것이 바람직하다. 또한, 상기 블로킹절연막(196)은 CVD산화막인 것이 바람직하다. 상기 블로킹절연막(196) 및 상기 전하저장층(194) 역시 상기워드라인(183)과 중첩되어 상기 제1 활성영역(103') 뿐만 아니라 상기 소자분리막(101')의 상부를 가로지른다. 상기 워드라인(183)의 측벽은 제1 측벽스페이서(186)에 의해 덮혀진다.
이에 더하여, 상기 워드라인(183) 및 상기 제1 측벽스페이서(186) 사이에 게이트 캐핑 산화막(182)이 개재될 수 있다. 상기 전하저장층(194) 및 상기 블로킹절연막(196)은 상기 워드라인(183)보다 더 넓은 폭을 갖는다. 이에 따라, 상기 전하저장층(194) 및 상기 블로킹절연막(196)은 상기 워드라인(183)의 측벽으로부터 돌출된 돌출부(191)를 갖는다. 따라서, 상기 워드라인(183) 및 상기 제1 활성영역(103')들 사이에 프로그램 전압 또는 소거전압에 의한 고전계가 인가될지라도, 상기 돌출부(191)에 인가되는 전계는 약하다. 결과적으로, 상기 돌출부(191)의 상부 및 하부에 각각 위치하는 블로킹 절연막(196) 및 터널산화막(162)을 통하여 흐르는 누설전류가 현저히 감소하므로 소프트 프로그램 특성 또는 데이트 유지 특성 들을 개선시킬 수 있다.
상기 제1 측벽스페이서(146)는 상기 워드라인(183)의 측벽 뿐만 아니라 상기 돌출부(191)의 상부를 덮는다. 더 나아가서, 상기 제1 측벽스페이서(146)의 외측벽, 상기 블로킹절연막(196)의 측벽 및 상기 전하저장층의 측벽은 제2 측벽스페이서(146)에 의해 덮혀질 수 있다. 상기 워드라인들(183) 사이의 상기 제1 활성영역(103')에 제1 불순물 확산층(190)이 형성된다. 따라서, 상기 워드라인(183) 및 상기 제1 활성영역(103')이 교차하는 지점에 셀 트랜지스터, 즉 제1 트랜지스터가 형성된다. 여기서, 상기 워드라인(183)의 하부에 존재하는 터널산화막(162)은 균일한 두께를 갖는다. 다시 말해서, 상기 워드라인(183)의 적어도 가장자리 하부에 버즈빅에 기인하는 투꺼운 터널산화막은 존재하지 않는다. 따라서, 상기 셀 어레이 영역(a) 내에 배열된 복수개의 제1 트랜지스터들은 모두 균일한 문턱전압을 갖는다.
한편, 상기 주변회로 영역(b)에는 상기 제2 활성영역(203)의 상부를 가로지르는 게이트 전극(283)이 배치된다. 상기 게이트 전극(283) 및 상기 제2 활성영역(203) 사이에 게이트 절연막(202)이 개재된다. 상기 게이트 전극(283)의 측벽은 상기 제1 측벽스페이서(186)에 의해 덮혀진다. 이에 더하여, 상기 제1 측벽 스페이서(186)의 외측벽은 상기 제2 측벽 스페이서에 의해 덮혀질 수도 있다. 상기 제1 측벽 스페이서(186) 및 상기 게이트 전극(283) 사이에는 상기 게이트 캐핑 산화막(182)이 개재될 수 있다. 또한, 상기 게이트 전극(283)의 양 옆의 상기 제2 활성영역(203')에는 이중구조의 불순물 확산층(294)들이 형성된다. 상기 이중구조의 불순물 확산층(294)은 제2 불순물 확산층(290)및 제3 불순물 확산층(292)를 포함한다. 결과적으로, 상기 불순물 확산층(294)은 엘디디형의 소오스/드레인 영역에 해당하고, 상기 제2 및 제3 불순물 확산층들(290, 292)은 각각 저농도 불순물 확산층 및 고농도 불순물 확산층에 해당한다.
상술한 제1 실시예와 다른점은 상기 소자분리막(101')을 자기정렬트렌치 기술(S.A.STI;self aligned shallow trench technology)을 사용하여 형성하는 것이다. 이에 따라, 상기 워드라인(183)은 상기 제1 활성영역(103')을 가로지르는 상부 워드라인(180) 및 상기 상부 워드라인(180)과 상기 제1 활성영역(103') 사이에 개재된 하부 워드라인(180)으로 구성된다. 도시된 바와 같이, 상기 게이트 전극(283)은 하부 게이트 전극(281) 및 상부 게이트 전극(280)으로 구성될 수 있다.
도 17 내지 도 19는 도 15의 Ⅲ-Ⅲ'를 따라 취해진 본 발명의 제3 실시예에 따른 비휘발성 메모리 소자의 제조방법을 설명하기 위한 공정단면도들이다.
도 17을 참조하면, 반도체 기판(100)에 적층절연막(168)을 형성하고, 주변회로 영역(b)에 형성된 상기 적층절연막(168)을 제거하고 게이트 절연막(262)를 형성한 후, 상기 반도체 기판(100)의 전면에 하부 게이트 도전막(169) 및 하드마스크막을 형성한다. 상기 셀 어레이 영역(a)의 상기 하드마스크막, 상기 하부 게이트 도전막(169), 상기 적층절연막(168) 및 상기 반도체 기판(100)과 상기 주변회로 영역(b)의 상기 하드마스크막, 상기 하부 게이트 도전막(169) 및 상기 반도체 기판(100)을 차례로 패터닝하여 반도체 기판(100)의 소정영역에 트렌치를 형성한다. 상기 제1 절연막(162)은 낮은 프로그램전압 및 소거전압에서도 전하의 터널링이 일어나도록 하기 위하여 15 내지 35Å의 얇은 두께로 형성하는 것이 바람직하다. 제1 실시예서 상술한 바와 같이 상기 제2 절연막(164)은 실리콘질화막으로써 40 내지 100Å 두께로 형성하고, 상기 제3 절연막(166)은 CVD산화막으로써 40 내지 120Å 두께로 형성하는 것이 바람직하다. 이어서, 상기 트렌치 영역에 절연막을 채워 소자분리막(101')을 형성하고, 상기 하드마스크막을 제거한다.
도 18을 참조하면, 상기 소자분리막(101')이 형성된 반도체 기판(100)의 전면에 상부 게이트 도전막(170)을 형성한다. 상기 상부 게이트 도전막(170)은 폴리실리콘막 또는 폴리사이드막으로 형성하는 것이 바람직하다. 상기 폴리사이드막은폴리실리콘막 및 메탈실리사이드막을 차례로 적층하여 형성할 수 있다.
도 19를 참조하면, 상기 상부 게이트 도전막(170) 및 상기 하부 게이트 도전막(169)을 차례로 패터닝하여 상기 셀 어레이 영역(a)에 상기 제1 활성영역(103')을 가로지르는 복수개의 워드라인(183)을 형성하고, 상기 주변회로 영역(b)의 상기 제2 활성영역(203')을 가로지르는 게이트 전극(283)을 형성한다. 이어서, 상술한 제1 실시예와 같은 방법으로, 상기 워드라인(183)들 사이의 제1 활성영역(103')에 제1 불순물확산층(190) 및 상기 게이트 전극(283) 양측의 제2 활성영역(203')에 제2 불순물확산층(290) 을 형성하고, 상기 제1 및 게이트 전극(183)의 측벽에 제1 측벽스페이서(186)를 형성한다. 상기 워드라인(183)은 차례로 적층된 하부 워드라인(181)및 상부 워드라인(180)으로 구성되고, 상기 게이트 전극(283)은 차례로 적층된 하부 게이트 전극(280) 및 상부 게이트 전극(281)로 구성된다. 상기 셀어레이 영역(a)의 상기 측벽스페이서(186) 및 상기 게이트 전극(183)을 식각마스크로 사용하여 적어도 상기 제3 절연막(166) 및 상기 제2 절연막(164)을 식각한다. 그 결과, 상기 게이트 전극(183)과 상기 각각의 제1 활성영역(103')들 사이에 제3 절연막 패턴(196) 및 제2 절연막 패턴(194)이 형성된다. 상기 중간절연막 패턴(194)은 가장자리가 연장되어 상기 게이트 전극(183)의 측벽으로부터 돌출된 돌출부(191)을 가진다. 상기 제2 절연막 패턴(194)은 전하저장층에 해당하고, 상기 워드라인(183) 및 상기 제2 절연막 패턴(194) 사이에 개재된 상기 제3 절연막 패턴(196)은 블로킹절연막에 해당한다. 또한, 상기 제2 절연막 패턴(194) 및 상기 제1 활성영역(103') 사이에 개재된 상기 제1 절연막(162)은 터널산화막에 해당한다. 상기 제1 측벽스페이서(186)을 형성한 후, 상기 주변회로 영역(b)에서 상기 게이트 전극(283)의 양측의 제2 활성영역(203') 내에 불순물을 주입하여 제3 불순물 확산층(292)을 형성한다. 그 결과, 상기 게이트 전극(283) 양측의 제2 활성영역(203') 내에 이중불순물 확산층(294)이 형성된다. 상기 제3 불순물 확산층(292)은 상기 제2 절연막 패턴(194)을 형성하기 전 또는 후에 형성할 수 있다.
이에 더하여, 상기 셀 어레이 영역(a) 및 상기 주변회로 영역(b)에 제2 측벽스페이서(188)를 더 형성할 수 있다. 상기 제2 측벽스페이서(188)는 상기 셀 어레이 영역(a)에서 상기 제3 절연막 패턴(196) 및 상기 제2 절연막 패턴(194)의 측벽을 덮고, 상기 주변회로 영역(b)에서 상기 제1 측벽스페이서(146)를 덮는다. 이 경우, 상기 제1, 제2 불순물 확산층(190, 290)은 상기 제1 측벽스페이서(146)를 형성한 이후에 형성할 수 있다. 또한, 상기 제3 불순물 확산층(292)은 상기 제2 측벽스페이서(148)을 형성한 후 상기 게이트 전극(283) 양측의 제2 활성영역(203')에 형성할 수 있다.
도 20은 도 15의 Ⅲ-Ⅲ'를 따라 취해진 본 발명의 제2 실시예의 변형예에 따른 비휘발성 메모리 소자를 설명하기 위한 단면도이다.
도 20을 참조하면, 본 발명의 제4 실시예는 상기 제3 실시예와 마찬가지로 자기정렬 트렌치 기술(S.A.STI;self aligned shallow trench technology)를 사용하여 소자분리막을 형성한다. 상부 게이트 도전막을 형성하는 단계까지는 상술한 제1 실시예의 변형예와 동일하다. 이후 공정은 상술한 제2 실시예에서 설명한 바와 같이 진행하여 반도체 기판(100)의 셀 어레이 영역(a)의 제1 활성영역(103')을 가로지르는 워드라인(183) 및 상기 주변회로 영역(b)의 제2 활성영역(203')에 소자분리막(101') 상부까지 연장된 게이트 전극(283)을 형성한다. 상기 제1, 게이트 전극(183)의 측벽 및 상부면에 게이트 캐핑 산화막(182')가 더 형성될 수 있다. 도시된 것과 같이, 상기 워드라인(183)과 상기 제1 활성영역(103') 사이에 차례로 적층된 터널산화막(162), 전하저장층(194) 및 블로킹절연막(196a)이 개재된다. 상기 터널산화막(162), 상기 전하저장층(194) 및 상기 블로킹 절연막(196a)은 상기 소자분리막(101a) 사이의 제1 활성영역(103') 상에 위치한다. 상기 블로킹 절연막(196a)은 상기 워드라인(183)과 자기정렬되어 그 폭이 일치한다. 상기 전하저장층(194)의 측벽은 상기 게이트 전극(183)의 측벽으로부터 돌출된 돌출부(191)를 가진다. 상기 셀어레이 영역(a)의 상기 워드라인(183)의 측벽 및 상기 전하저장층(194)의 돌출부 상부, 상기 주변회로 영역(b)의 상기 게이트 전극(283)의 측벽에 제1 측벽스페이서(186)가 형성된다. 이에 더하여, 상기 셀어레이 영역(a)에서 상기 제1 측벽스페이서 및 상기 전하저장층(194)의 측벽을 덮고, 상기 주변회로 영역(b)에서 상기 제1 측벽스페이서(186)를 덮는 제2 측벽스페이서(188)를 더 포함할 수도 있다. 상기 워드라인(183)들 사이의 제1 활성영역(103') 내에 제1 불순물확산층(190)이 형성되어 있고, 상기 게이트 전극(283) 양측의 제2 활성영역(203') 내에 제2 불순물확산층(290) 및 제3 불순물확산층(292)으로 구성된 이중불순물 확산층(294)가 형성될 수 있다.
상술한 바와 같이 본 발명에 따르면, 전하저장층의 가장자리가 연장되어 게이트 전극의 측벽으로부터 돌출된 돌출부를 가진다. 이에 따라, 결함밀도(defect density)가 높은 블로킹절연막 및 터널산화막의 가장자리 또한 게이트 전극의 측벽으로 부터 돌출된다. 그 결과, 블로킹절연막 및 터널산화막의 가장자리의 결함부위(defect site)를 통하여 흐르는 누설전류를 현저히 감소시킬 수 있으므로 종래 기술에 비하여 데이타 유지 특성을 향상시킬 수 있다.
또한, 본 발명에 따르면, 반복되는 동작 사이클(operation cycle)에도 특성이 저하되는 현상을 줄일 수 있다. 이에 더하여, 게이트 전극의 하부에 버즈빅이 없는 터널산화막을 형성하는 것이 가능하다. 이에 따라, 메모리 셀들의 문턱전압 분포범위를 감소시킬 수 있다.
Claims (72)
- 반도체기판의 소정영역에 한정된 활성영역;상기 활성영역의 상부를 가로지르는 게이트 전극; 및상기 게이트 전극 및 적어도 상기 활성영역 사이에 차례로 적층된 터널산화막, 전하저장층 및 블로킹절연막을 포함하되, 적어도 상기 전하저장층은 상기 게이트 전극의 측벽으로부터 연장된 돌출부를 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 1 항에 있어서,상기 터널산화막 및 상기 블로킹절연막은 실리콘 산화막이고, 상기 전하저장층은 실리콘 질화막인 것을 특징으로 하는 비휘발성 메모리소자.
- 제 1 항에 있어서,상기 블로킹절연막은 상기 게이트 전극과 자기정렬되어 상기 게이트 전극과 동일한 폭을 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 3 항에 있어서,상기 게이트 전극의 측벽 및 상기 블로킹절연막의 측벽을 덮는 제1 측벽 스페이서를 더 포함하되, 상기 제1 측벽 스페이서는 상기 전하저장층의 돌출부 상에위치하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 4 항에 있어서,상기 전하저장층의 폭은 상기 게이트 전극의 폭 및 상기 게이트 전극의 양 측벽을 덮는 상기 제1 측벽 스페이서들의 폭을 더한 값과 동일한 것을 특징으로 하는 비휘발성 메모리소자.
- 제 4 항에 있어서,상기 제1 측벽 스페이서 및 상기 게이트 전극 사이에 개재된 게이트 캐핑 산화막을 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 4 항에 있어서,상기 제1 측벽 스페이서의 외측벽 및 상기 전하저장층의 측벽을 덮는 제2 측벽 스페이서를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 1 항에 있어서,상기 블로킹절연막은 상기 게이트 전극의 측벽으로부터 연장된 돌출부를 갖되, 상기 블로킹절연막은 상기 전하저장층과 동일한 폭을 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 8 항에 있어서,상기 게이트 전극의 측벽을 덮는 제1 측벽 스페이서를 더 포함하되, 상기 제1 측벽 스페이서는 상기 블로킹절연막의 돌출부 상에 위치하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 9 항에 있어서,상기 전하저장층의 폭은 상기 게이트 전극의 폭 및 상기 게이트 전극의 양 측벽을 덮는 상기 제1 측벽 스페이서들의 폭을 더한 값과 동일한 것을 특징으로 하는 비휘발성 메모리소자.
- 제 9 항에 있어서,상기 게이트 전극 및 상기 제1 측벽 스페이서 사이에 개재된 게이트 캐핑 산화막을 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 9 항에 있어서,상기 제1 측벽 스페이서의 외측벽, 상기 블로킹절연막의 측벽 및 상기 전하저장층의 측벽을 덮는 제2 측벽 스페이서를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 반도체기판의 소정영역에 형성되어 적어도 하나의 활성영역을 한정하는 복수개의 평행한 소자분리막들;상기 활성영역 및 그 양 옆에 인접한 상기 소자분리막들을 가로지르는 게이트 전극; 및상기 게이트 전극 및 적어도 상기 활성영역 사이에 차례로 적층된 터널산화막, 전하저장층 및 블로킹절연막을 포함하되, 적어도 상기 전하저장층은 상기 소자분리막과 평행한 방향을 따라 확장되어 상기 게이트 전극의 측벽으로부터 연장된 돌출부를 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 13 항에 있어서,상기 게이트 전극은상기 활성영역 및 상기 소자분리막을 가로지르는 상부 게이트 전극; 및상기 상부 게이트 전극 및 상기 활성영역 사이에 개재된 하부 게이트 전극을 포함하되, 상기 터널산화막, 상기 전하저장층, 상기 블로킹절연막 및 상기 하부 게이트 전극은 서로 이웃한 상기 소자분리막들 사이의 상기 활성영역 상에 차례로 적층된 것을 특징으로 하는 비휘발성 메모리소자.
- 제 13 항에 있어서,상기 전하저장층 및 상기 블로킹절연막은 상기 게이트 전극과 평행한 방향을 따라 연장되어 상기 활성영역 및 상기 소자분리막들의 상부를 가로지르는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 13 항에 있어서,상기 블로킹 절연막은 상기 게이트 전극과 자기정렬되어 상기 게이트 전극과 동일한 폭을 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 16 항에 있어서,상기 게이트 전극의 측벽 및 상기 블로킹 절연막의 측벽을 덮는 제1 측벽 스페이서를 더 포함하되, 상기 제1 측벽 스페이서는 상기 전하저장층의 돌출부 상에 위치하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 17 항에 있어서,상기 제1 측벽 스페이서 및 상기 게이트 전극 사이에 개재된 게이트 캐핑 산화막을 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 17 항에 있어서,상기 제1 측벽 스페이서의 외측벽 및 상기 전하저장층의 측벽을 덮는 제2 측벽 스페이서를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 13 항에 있어서,상기 블로킹절연막은 상기 게이트 전극의 측벽으로부터 연장된 돌출부를 갖되, 상기 블로킹절연막은 상기 전하저장층과 동일한 폭을 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 20 항에 있어서,상기 게이트 전극의 측벽을 덮는 제1 측벽 스페이서를 더 포함하되, 상기 제1 측벽 스페이서는 상기 블로킹절연막의 돌출부 상에 위치하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 21 항에 있어서,상기 게이트 전극 및 상기 제1 측벽 스페이서 사이에 개재된 게이트 캐핑 산화막을 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 21 항에 있어서,상기 제1 측벽 스페이서의 외측벽, 상기 블로킹절연막의 측벽 및 상기 전하저장층의 측벽을 덮는 제2 측벽 스페이서를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 셀 어레이 영역 및 주변회로 영역을 갖는 비휘발성 메모리소자에 있어서,반도체기판의 소정영역에 형성되어 상기 셀 어레이 영역 및 상기 주변회로 영역 내에 각각 제1 활성영역 및 제2 활성영역을 한정하는 소자분리막들;상기 제2 활성영역을 가로지르는 게이트 전극;상기 제2 활성영역 및 상기 게이트 전극 사이에 개재된 게이트 절연막;상기 제1 활성영역을 가로지르는 복수개의 워드라인들; 및상기 워드라인들 및 적어도 상기 제1 활성영역 사이에 개재된 적층절연막을 포함하되, 상기 적층절연막은 차례로 적층된 터널산화막, 전하저장층 및 블로킹절연막으로 구성되고, 적어도 상기 전하저장층은 상기 워드라인들을 가로지르는 방향을 따라 연장되어 상기 워드라인들의 양 옆에 돌출부를 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 24 항에 있어서,상기 워드라인들의 각각은상기 제1 활성영역 및 그 양 옆에 인접한 상기 소자분리막들의 상부를 가로지르는 상부 워드라인; 및상기 제1 활성영역 및 상기 상부 워드라인 사이에 개재된 하부 워드라인을 포함하되, 상기 적층절연막 및 상기 하부 워드라인은 상기 소자분리막들 사이의 상기 제1 활성영역 상에 차례로 적층된 것을 특징으로 하는 비휘발성 메모리소자.
- 제 25 항에 있어서,상기 게이트 전극은상기 제2 활성영역 및 이와 인접한 상기 소자분리막의 상부를 가로지르는 상부 게이트 전극; 및상기 상부 게이트 전극 및 상기 제2 활성영역 사이에 개재된 하부 게이트 전극을 포함하되, 상기 게이트 절연막 및 상기 하부 게이트 전극은 상기 제2 활성영역 상에 차례로 적층된 것을 특징으로 하는 비휘발성 메모리소자.
- 제 24 항에 있어서,상기 전하저장층 및 상기 블로킹절연막은 상기 워드라인과 평행한 방향을 따라 연장되어 상기 활성영역 및 상기 소자분리막들의 상부를 가로지르는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 24 항에 있어서,상기 블로킹절연막은 그 위에 적층된 상기 워드라인과 자기정렬되어 상기 워드라인과 동일한 폭을 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 28 항에 있어서,상기 워드라인의 측벽 및 상기 블로킹절연막의 측벽을 덮는 제1 측벽 스페이서를 더 포함하되, 상기 제1 측벽 스페이서는 상기 전하저장층의 돌출부 상에 위치하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 29 항에 있어서,상기 제1 측벽 스페이서의 외측벽 및 상기 전하저장층의 측벽을 덮는 제2 측벽 스페이서를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 24 항에 있어서,상기 블로킹절연막은 상기 워드라인의 측벽으로부터 연장된 돌출부를 갖되, 상기 블로킹절연막은 상기 전하저장층과 동일한 폭을 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 31 항에 있어서,상기 워드라인의 측벽을 덮는 제1 측벽 스페이서를 더 포함하되, 상기 제1 측벽 스페이서는 상기 블로킹절연막의 돌출부 상에 위치하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 32 항에 있어서,상기 제1 측벽 스페이서의 외측벽, 상기 블로킹절연막의 측벽 및 상기 전하저장층의 측벽을 덮는 제2 측벽 스페이서를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자.
- 제 24 항에 있어서,상기 게이트 전극의 양 옆에 위치한 상기 제2 활성영역에 형성된 소오스/드레인 영역을 더 포함하되, 상기 소오스/드레인 영역은 엘디디 구조를 갖는 것을 특징으로 하는 비휘발성 메모리소자.
- 반도체기판 상에 적층절연막을 형성하되, 상기 적층절연막은 제1 내지 제3 절연막을 차례로 적층시키어 형성하는 단계;상기 절층절연막의 상부를 가로지르는 게이트 전극을 형성하는 단계; 및적어도 상기 제3 절연막 및 상기 제2 절연막을 패터닝하여 상기 게이트 전극 및 상기 제1 절연막 사이에 차례로 적층된 전하저장층 및 블로킹절연막을 형성하는 단계를 포함하되, 적어도 상기 제2 절연막은 상기 전하저장층이 상기 게이트 전극의 측벽으로부터 연장된 돌출부를 갖도록 패터닝되는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 35 항에 있어서,상기 제1 및 제3 절연막은 실리콘산화막으로 형성하고, 상기 제2 절연막은 실리콘질화막으로 형성하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 35 항에 있어서,상기 전하저장층 및 상기 블로킹절연막을 형성하는 단계는상기 게이트 전극을 식각 마스크로 사용하여 상기 제3 절연막을 식각하여 상기 게이트 전극과 자기정렬된 블로킹절연막을 형성하는 단계;상기 게이트 전극의 측벽 및 상기 블로킹절연막의 측벽에 제1 측벽 스페이서를 형성하는 단계; 및상기 게이트 전극 및 상기 제1 측벽 스페이서를 식각마스크로 사용하여 상기 제2 절연막을 식각하여 상기 게이트 전극보다 넓은 폭을 갖는 전하저장층을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 37 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에 상기 게이트 전극의 적어도 측벽 상에 게이트 캐핑산화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 37 항에 있어서,상기 제1 측벽 스페이서의 외측벽 및 상기 전하저장층의 측벽 상에 제2 측벽 스페이서를 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 35 항에 있어서,상기 전하저장층 및 상기 블로킹절연막을 형성하는 단계는상기 게이트 전극의 측벽에 제1 측벽 스페이서를 형성하는 단계; 및상기 게이트 전극 및 상기 제1 측벽 스페이서를 식각마스크로 사용하여 상기제3 절연막 및 상기 제2 절연막을 연속적으로 식각하여 상기 제1 측벽 스페이서의 아래에 돌출부를 갖는 블로킹절연막 및 상기 블로킹절연막과 자기정렬된 전하저장층을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 40 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에 상기 게이트 전극의 적어도 측벽 상에 게이트 캐핑산화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 40 항에 있어서,상기 제1 측벽 스페이서의 외측벽, 상기 블로킹절연막의 측벽 및 상기 전하저장층의 측벽 상에 제2 측벽 스페이서를 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 반도체기판의 소정영역에 활성영역을 한정하는 소자분리막 및 적어도 상기 활성영역 상에 차례로 적층된 제1 내지 제3 절연막으로 구성된 적층절연막을 형성하는 단계;상기 적층절연막 상에 상기 활성영역을 가로지르는 게이트 전극을 형성하는 단계; 및적어도 상기 제3 절연막 및 상기 제2 절연막을 패터닝하여 상기 제1 절연막 및 상기 게이트 전극 사이에 차례로 적층된 전하저장층 및 블로킹절연막을 형성하는 단계를 포함하되, 적어도 상기 제2 절연막은 상기 전하저장층이 상기 게이트 전극의 측벽으로부터 연장된 돌출부를 갖도록 패터닝되는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 43 항에 있어서,상기 제1 및 제3 절연막은 실리콘산화막으로 형성하고, 상기 제2 절연막은 실리콘질화막으로 형성하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 43 항에 있어서,상기 소자분리막, 상기 적층절연막 및 상기 게이트 전극을 형성하는 단계는상기 반도체기판의 전면에 제1 절연막, 제2 절연막, 제3 절연막 및 하부 게이트 도전막을 차례로 형성하는 단계;상기 하부 게이트 도전막, 상기 제3 절연막, 상기 제2 절연막, 상기 제1 절연막 및 상기 반도체기판을 연속적으로 패터닝하여 상기 반도체기판의 소정영역에 활성영역을 한정하는 트렌치 영역을 형성하는 단계;상기 트렌치 영역을 채우는 소자분리막을 형성하는 단계;상기 소자분리막을 갖는 결과물의 전면에 상부 게이트 도전막을 형성하는 단계; 및상기 상부 게이트 도전막 및 상기 패터닝된 하부 게이트 도전막을 연속적으로 패터닝하여 상기 활성영역의 상부 및 상기 소자분리막의 상부를 가로지르는 상부 게이트 전극을 형성함과 동시에 상기 상부 게이트 전극 및 상기 활성영역 사이에 개재된 하부 게이트 전극을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 43 항에 있어서,상기 소자분리막, 상기 적층절연막 및 상기 게이트 전극을 형성하는 단계는상기 반도체기판의 소정영역에 활성영역을 한정하는 소자분리막을 형성하는 단계;상기 소자분리막을 갖는 결과물의 전면에 제1 내지 제3절연막 및 게이트 도전막을 차례로 형성하는 단계; 및상기 게이트 도전막을 패터닝하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 43 항에 있어서,상기 전하저장층 및 상기 블로킹절연막을 형성하는 단계는상기 게이트 전극을 식각 마스크로 사용하여 상기 제3 절연막을 식각하여 상기 게이트 전극과 자기정렬된 블로킹절연막을 형성하는 단계;상기 게이트 전극의 측벽 및 상기 블로킹절연막의 측벽에 제1 측벽 스페이서를 형성하는 단계; 및상기 게이트 전극 및 상기 제1 측벽 스페이서를 식각마스크로 사용하여 상기 제2 절연막을 식각하여 상기 게이트 전극보다 넓은 폭을 갖는 전하저장층을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 47 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에 상기 게이트 전극의 적어도 측벽 상에 게이트 캐핑산화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 47 항에 있어서,상기 제1 측벽 스페이서의 외측벽 및 상기 전하저장층의 측벽 상에 제2 측벽 스페이서를 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 43 항에 있어서,상기 전하저장층 및 상기 블로킹절연막을 형성하는 단계는상기 게이트 전극의 측벽에 제1 측벽 스페이서를 형성하는 단계; 및상기 게이트 전극 및 상기 제1 측벽 스페이서를 식각마스크로 사용하여 상기 제3 절연막 및 상기 제2 절연막을 연속적으로 식각하여 상기 제1 측벽 스페이서의아래에 돌출부를 갖는 블로킹절연막 및 상기 블로킹절연막과 자기정렬된 전하저장층을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 50 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에 상기 게이트 전극의 적어도 측벽 상에 게이트 캐핑산화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 50 항에 있어서,상기 제1 측벽 스페이서의 외측벽, 상기 블로킹절연막의 측벽 및 상기 전하저장층의 측벽 상에 제2 측벽 스페이서를 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 셀 어레이 영역 및 주변회로 영역을 갖는 비휘발성 메모리소자의 제조방법에 있어서,반도체기판의 소정영역에 상기 셀 어레이 영역 및 상기 주변회로 영역 내에 각각 제1 활성영역 및 제2 활성영역을 한정하는 소자분리막을 형성함과 동시에 적어도 상기 제1 활성영역 상에 차례로 적층된 제1 내지 제3 절연막으로 구성된 적층절연막 및 상기 제2 활성영역 상에 적층된 게이트 절연막을 형성하는 단계;상기 적층절연막의 상부를 가로지르는 복수개의 워드라인들 및 상기 게이트 절연막의 상부를 가로지르는 게이트 전극을 형성하는 단계; 및적어도 상기 제3 절연막 및 상기 제2 절연막을 패터닝하여 상기 제1 절연막 및 상기 워드라인들 사이에 차례로 적층된 전하저장층 및 블로킹절연막을 형성하는 단계를 포함하되, 적어도 상기 제2 절연막은 상기 전하저장층이 상기 워드라인들의 측벽으로부터 연장된 돌출부를 갖도록 패터닝되는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 53 항에 있어서,상기 제1 및 제3 절연막은 실리콘산화막으로 형성하고, 상기 제2 절연막은 실리콘질화막으로 형성하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 53 항에 있어서,상기 소자분리막, 상기 적층절연막, 상기 게이트 절연막, 상기 워드라인들 및 상기 게이트 전극을 형성하는 단계는상기 셀 어레이 영역 내의 상기 반도체기판 상에 선택적으로 상기 적층절연막을 형성하는 단계;상기 주변회로 영역 내의 상기 반도체기판 상에 선택적으로 게이트 절연막을 형성하는 단계;상기 게이트 절연막을 갖는 결과물 전면에 하부 게이트 도전막을 형성하는단계;상기 하부도전막, 상기 적층절연막, 상기 게이트 절연막 및 상기 반도체기판을 연속적으로 패터닝하여 상기 셀 어레이 영역 및 상기 주변회로 영역 내에 각각 제1 및 제2 활성영역을 한정하는 트렌치 영역을 형성하는 단계;상기 트렌치 영역을 채우는 소자분리막을 형성하는 단계;상기 소자분리막을 갖는 결과물의 전면에 상부 게이트 도전막을 형성하는 단계; 및상기상부 게이트 도전막상부 게이트 도전막 상부를 가로지르는 복수개의 워드라인들 및 상기 제2 활성영역의 상부를 가로지르는 게이트 전극을 형성하는 단계를 포함하되, 상기 워드라인들의 각각은 상기 제1 활성영역의 상부를 가로지르는 상부 워드라인과 상기 상부 워드라인 및 상기 제1 활성영역 사이에 개재된 하부 워드라인으로 구성되고, 상기 게이트 전극은 상기 제2 활성영역의 상부를 가로지르는 상부 게이트 전극과, 상기 상부 게이트 전극 및 상기 제2 활성영역 사이에 개재된 하부 게이트 전극으로 구성되는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 53 항에 있어서,상기 소자분리막, 상기 적층절연막, 상기 게이트 절연막, 상기 워드라인들 및 상기 게이트 전극을 형성하는 단계는상기 반도체기판의 소정영역에 소자분리막을 형성하여 상기 셀 어레이 영역및 상기 주변회로 영역 내에 각각 제1 및 제2 활성영역을 한정하는 단계;상기 소자분리막을 갖는 결과물의 상기 셀 어레이 영역 내에 선택적으로 제1 내지 제3 절연막을 차례로 형성하는 단계;상기 제2 활성영역 상에 게이트 절연막을 형성하는 단계;상기 제1 내지 제3 절연막과 상기 게이트 절연막을 갖는 결과물의 전면에 도전막을 형성하는 단계; 및상기 도전막을 패터닝하여 상기 제1 활성영역을 가로지르는 워드라인들 및 상기 제2 활성영역을 가로지르는 게이트 전극을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 53 항에 있어서,상기 전하저장층 및 상기 블로킹절연막을 형성하는 단계는상기 워드라인들을 식각 마스크로 사용하여 상기 제3 절연막을 식각하여 상기 워드라인들과 자기정렬된 블로킹절연막들을 형성하는 단계;상기 워드라인들의 측벽들 및 상기 블로킹절연막들의 측벽들과 아울러 상기 게이트 전극의 측벽에 제1 측벽 스페이서를 형성하는 단계; 및상기 워드라인들 및 상기 제1 측벽 스페이서를 식각마스크로 사용하여 상기 제2 절연막을 식각하여 상기 워드라인보다 넓은 폭을 갖는 전하저장층을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 57 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에 상기 워드라인들의 표면들 및 상기 게이트 전극의 표면 상에 게이트 캐핑산화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 57 항에 있어서,상기 전하저장층을 형성하기 전 또는 후에,상기 게이트 전극 및 상기 제1 측벽 스페이서를 이온주입 마스크로 사용하여 상기 제2 활성영역에 불순물을 주입하여 고농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 59 항에 있어서,상기 블로킹절연막을 형성하기 전 또는 후에,상기 워드라인들 및 상기 게이트 전극을 이온주입 마스크로 사용하여 상기 제1 및 제2 활성영역에 불순물을 주입하여 저농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 57 항에 있어서,상기 셀 어레이 영역 내의 상기 제1 측벽 스페이서의 외측벽 및 상기 전하저장층의 측벽과 아울러 상기 주변회로 영역 내의 상기 제1 측벽 스페이서의 외측벽에 제2 측벽 스페이서를 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 61 항에 있어서,상기 게이트 전극, 상기 제1 측벽 스페이서 및 상기 제2 측벽 스페이서를 이온주입 마스크로 사용하여 상기 제2 활성영역에 불순물을 주입하여 고농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 62 항에 있어서,상기 블로킹절연막을 형성하기 전 또는 후에,상기 워드라인들 및 상기 게이트 전극을 이온주입 마스크로 사용하여 상기 제1 및 제2 활성영역에 불순물을 주입하여 저농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 62 항에 있어서,상기 전하저장층을 형성하기 전 또는 후에,상기 워드라인들, 상기 게이트 전극 및 상기 제1 측벽 스페이서를 이온주입 마스크로 사용하여 상기 제1 및 제2 활성영역에 불순물을 주입하여 저농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 53 항에 있어서,상기 전하저장층 및 상기 블로킹절연막을 형성하는 단계는상기 워드라인들의 측벽 및 상기 게이트 전극의 측벽에 제1 측벽 스페이서를 형성하는 단계; 및상기 워드라인들, 상기 게이트 전극 및 상기 제1 측벽 스페이서를 식각마스크로 사용하여 상기 제3 절연막 및 상기 제2 절연막을 연속적으로 식각하여 상기 제1 측벽 스페이서의 아래에 돌출부를 갖는 블로킹절연막 및 상기 블로킹절연막과 자기정렬된 전하저장층을 형성하는 단계를 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 65 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에 상기 게이트 전극의 표면 및 상기 워드라인들의 표면들 상에 게이트 캐핑산화막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 65 항에 있어서,상기 제1 측벽 스페이서를 형성한 후에,상기 워드라인들 및 상기 게이트 전극 및 상기 제1 측벽 스페이서를 이온주입 마스크로 사용하여 상기 제2 활성영역에 불순물을 주입하여 고농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 67 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에,상기 워드라인들 및 상기 게이트 전극을 이온주입 마스크로 사용하여 상기 제1 및 제2 활성영역에 불순물을 주입하여 저농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 65 항에 있어서,상기 셀 어레이 영역 내의 상기 제1 측벽 스페이서의 외측벽, 상기 전하저장층의 측벽 및 상기 블로킹절연막의 측벽과 아울러 상기 주변회로 영역 내의 상기 제1 측벽 스페이서의 외측벽에 제2 측벽 스페이서를 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 69 항에 있어서,상기 게이트 전극, 상기 제1 측벽 스페이서 및 상기 제2 측벽 스페이서를 이온주입 마스크로 사용하여 상기 제2 활성영역에 불순물을 주입하여 고농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 70 항에 있어서,상기 제1 측벽 스페이서를 형성하기 전에,상기 워드라인들 및 상기 게이트 전극을 이온주입 마스크로 사용하여 상기 제1 및 제2 활성영역에 불순물을 주입하여 저농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
- 제 70 항에 있어서,상기 전하저장층 및 블로킹절연막을 형성하기 전 또는 후에,상기 워드라인들, 상기 게이트 전극 및 상기 제1 측벽 스페이서를 이온주입 마스크로 사용하여 상기 제1 및 제2 활성영역에 불순물을 주입하여 저농도 소오스/드레인 영역을 형성하는 단계를 더 포함하는 것을 특징으로 하는 비휘발성 메모리소자의 제조방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0037420A KR100395755B1 (ko) | 2001-06-28 | 2001-06-28 | 비휘발성 메모리 소자 및 그 제조방법 |
DE10228565A DE10228565B4 (de) | 2001-06-28 | 2002-06-26 | Nicht-flüchtige Speichervorrichtung und Verfahren zur Herstellung derselben |
JP2002188649A JP2003060096A (ja) | 2001-06-28 | 2002-06-27 | 不揮発性メモリ素子及びその製造方法 |
US10/186,153 US7081651B2 (en) | 2001-06-28 | 2002-06-27 | Non-volatile memory device with protruding charge storage layer and method of fabricating the same |
US11/422,592 US20060216891A1 (en) | 2001-06-28 | 2006-06-06 | Non-volatile memory device and method of fabricating the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0037420A KR100395755B1 (ko) | 2001-06-28 | 2001-06-28 | 비휘발성 메모리 소자 및 그 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030001088A true KR20030001088A (ko) | 2003-01-06 |
KR100395755B1 KR100395755B1 (ko) | 2003-08-21 |
Family
ID=19711443
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0037420A KR100395755B1 (ko) | 2001-06-28 | 2001-06-28 | 비휘발성 메모리 소자 및 그 제조방법 |
Country Status (4)
Country | Link |
---|---|
US (2) | US7081651B2 (ko) |
JP (1) | JP2003060096A (ko) |
KR (1) | KR100395755B1 (ko) |
DE (1) | DE10228565B4 (ko) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6995424B2 (en) * | 2003-01-10 | 2006-02-07 | Samsung Electronics Co., Ltd. | Non-volatile memory devices with charge storage insulators |
KR100846327B1 (ko) * | 2005-11-28 | 2008-07-15 | 엔이씨 일렉트로닉스 가부시키가이샤 | Eeprom |
KR100855557B1 (ko) * | 2006-10-12 | 2008-09-01 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 이의 제조 방법 |
US7648881B2 (en) | 2003-01-10 | 2010-01-19 | Samsung Electronics Co., Ltd. | Non-volatile memory devices with charge storage insulators and methods of fabricating such devices |
KR20130134072A (ko) * | 2012-05-30 | 2013-12-10 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치의 제조방법 |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7202538B1 (en) * | 2003-08-25 | 2007-04-10 | National Semiconductor Corporation | Ultra low leakage MOSFET transistor |
JP4429036B2 (ja) * | 2004-02-27 | 2010-03-10 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置の製造方法 |
US7214983B2 (en) * | 2004-11-24 | 2007-05-08 | Macronix International Co., Ltd. | Non-volatile memory and fabricating method thereof |
US20060281255A1 (en) * | 2005-06-14 | 2006-12-14 | Chun-Jen Chiu | Method for forming a sealed storage non-volative multiple-bit memory cell |
JP2007109954A (ja) * | 2005-10-14 | 2007-04-26 | Sharp Corp | 半導体記憶装置、その製造方法及びその動作方法 |
US7622349B2 (en) * | 2005-12-14 | 2009-11-24 | Freescale Semiconductor, Inc. | Floating gate non-volatile memory and method thereof |
JP5315695B2 (ja) | 2006-01-25 | 2013-10-16 | 日本電気株式会社 | 半導体装置および半導体装置の製造方法 |
JP4646837B2 (ja) * | 2006-03-13 | 2011-03-09 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
KR100760633B1 (ko) * | 2006-04-26 | 2007-09-20 | 삼성전자주식회사 | 전하트랩형 비휘발성 메모리 장치 및 그 형성 방법 |
US7697344B2 (en) * | 2006-11-03 | 2010-04-13 | Samsung Electronics Co., Ltd. | Memory device and method of operating and fabricating the same |
US8344446B2 (en) | 2006-12-15 | 2013-01-01 | Nec Corporation | Nonvolatile storage device and method for manufacturing the same in which insulating film is located between first and second impurity diffusion regions but absent on first impurity diffusion region |
US7955960B2 (en) * | 2007-03-22 | 2011-06-07 | Hynix Semiconductor Inc. | Nonvolatile memory device and method of fabricating the same |
KR20090115288A (ko) * | 2008-05-01 | 2009-11-05 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 제조 방법 |
KR101486745B1 (ko) * | 2008-11-05 | 2015-02-06 | 삼성전자주식회사 | 스페이서가 없는 비휘발성 메모리 장치 및 그 제조방법 |
KR20110021238A (ko) * | 2009-08-25 | 2011-03-04 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 형성방법 |
US8441063B2 (en) * | 2010-12-30 | 2013-05-14 | Spansion Llc | Memory with extended charge trapping layer |
KR20120129592A (ko) | 2011-05-20 | 2012-11-28 | 삼성디스플레이 주식회사 | 평판 표시 장치용 백플레인, 이를 포함하는 평판 표시 장치, 및 그 제조 방법 |
US9263556B2 (en) * | 2012-06-29 | 2016-02-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Silicide process using OD spacers |
JP2013077841A (ja) * | 2013-01-16 | 2013-04-25 | Renesas Electronics Corp | 半導体装置 |
CN109616514A (zh) * | 2018-12-14 | 2019-04-12 | 武汉新芯集成电路制造有限公司 | 半导体器件及其制作方法 |
CN113823596A (zh) * | 2020-06-18 | 2021-12-21 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3590272A (en) * | 1968-09-25 | 1971-06-29 | Westinghouse Electric Corp | Mis solid-state memory elements unitizing stable and reproducible charges in an insulating layer |
JPS5530846A (en) * | 1978-08-28 | 1980-03-04 | Hitachi Ltd | Method for manufacturing fixed memory |
US4722910A (en) * | 1986-05-27 | 1988-02-02 | Analog Devices, Inc. | Partially self-aligned metal contact process |
EP0419663B1 (en) * | 1988-10-21 | 1995-11-15 | Kabushiki Kaisha Toshiba | Nonvolatile semiconductor memory and method of producing the same |
JPH0350772A (ja) * | 1989-07-18 | 1991-03-05 | Sony Corp | 不揮発性メモリ装置の製造方法 |
JP2825585B2 (ja) * | 1990-01-29 | 1998-11-18 | 株式会社日立製作所 | 半導体集積回路装置及びその製造方法 |
JP3358663B2 (ja) * | 1991-10-25 | 2002-12-24 | ローム株式会社 | 半導体記憶装置およびその記憶情報読出方法 |
WO1993024959A1 (en) * | 1992-05-29 | 1993-12-09 | Citizen Watch Co., Ltd. | Semiconductor nonvolatile storage device, semiconductor device, and its manufacture method |
US5439831A (en) * | 1994-03-09 | 1995-08-08 | Siemens Aktiengesellschaft | Low junction leakage MOSFETs |
US5467308A (en) * | 1994-04-05 | 1995-11-14 | Motorola Inc. | Cross-point eeprom memory array |
JPH07297301A (ja) * | 1994-04-26 | 1995-11-10 | Nippon Precision Circuits Kk | 半導体装置の製造方法 |
US5387534A (en) * | 1994-05-05 | 1995-02-07 | Micron Semiconductor, Inc. | Method of forming an array of non-volatile sonos memory cells and array of non-violatile sonos memory cells |
US5789776A (en) * | 1995-09-22 | 1998-08-04 | Nvx Corporation | Single poly memory cell and array |
JP3399186B2 (ja) * | 1995-10-13 | 2003-04-21 | ソニー株式会社 | 不揮発性半導体記憶装置の製造方法 |
KR970077688A (ko) * | 1996-05-28 | 1997-12-12 | 김광호 | 불휘발성 메모리소자의 게이트 형성방법 |
US5933730A (en) * | 1997-03-07 | 1999-08-03 | Advanced Micro Devices, Inc. | Method of spacer formation and source protection after self-aligned source is formed and a device provided by such a method |
EP0934603A1 (en) * | 1997-05-09 | 1999-08-11 | Atmel Corporation | Floating gate memory cell with charge leakage prevention |
JP2000058682A (ja) * | 1998-08-05 | 2000-02-25 | Texas Instr Inc <Ti> | Mosトランジスタ・フラッシュeprom装置を製造する際の酸化珪素の異方性化学的エッチング法の改良 |
KR100367501B1 (ko) * | 1998-12-30 | 2003-04-23 | 주식회사 하이닉스반도체 | 반도체소자의자기정렬적인콘택형성방법 |
JP2002026153A (ja) * | 2000-07-10 | 2002-01-25 | Toshiba Corp | 半導体メモリ |
JP3762584B2 (ja) * | 1999-09-20 | 2006-04-05 | 富士通株式会社 | 半導体集積回路装置 |
US6326268B1 (en) * | 1999-10-25 | 2001-12-04 | Advanced Micro Devices, Inc. | Method of fabricating a MONOS flash cell using shallow trench isolation |
US6468865B1 (en) * | 2000-11-28 | 2002-10-22 | Advanced Micro Devices, Inc. | Method of simultaneous formation of bitline isolation and periphery oxide |
KR100415084B1 (ko) * | 2001-06-15 | 2004-01-13 | 주식회사 하이닉스반도체 | 플레쉬 메모리소자의 제조방법 |
US6458661B1 (en) * | 2001-06-18 | 2002-10-01 | Macronix International Co., Ltd. | Method of forming NROM |
US6465837B1 (en) * | 2001-10-09 | 2002-10-15 | Silicon-Based Technology Corp. | Scaled stack-gate non-volatile semiconductor memory device |
US6927129B1 (en) * | 2004-04-08 | 2005-08-09 | Advanced Micro Devices | Narrow wide spacer |
-
2001
- 2001-06-28 KR KR10-2001-0037420A patent/KR100395755B1/ko not_active IP Right Cessation
-
2002
- 2002-06-26 DE DE10228565A patent/DE10228565B4/de not_active Expired - Fee Related
- 2002-06-27 US US10/186,153 patent/US7081651B2/en not_active Expired - Fee Related
- 2002-06-27 JP JP2002188649A patent/JP2003060096A/ja active Pending
-
2006
- 2006-06-06 US US11/422,592 patent/US20060216891A1/en not_active Abandoned
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6995424B2 (en) * | 2003-01-10 | 2006-02-07 | Samsung Electronics Co., Ltd. | Non-volatile memory devices with charge storage insulators |
US7495284B2 (en) | 2003-01-10 | 2009-02-24 | Samsung Electronics Co., Ltd. | Non-volatile memory devices with charge storage insulators and methods of fabricating such devices |
US7648881B2 (en) | 2003-01-10 | 2010-01-19 | Samsung Electronics Co., Ltd. | Non-volatile memory devices with charge storage insulators and methods of fabricating such devices |
KR100846327B1 (ko) * | 2005-11-28 | 2008-07-15 | 엔이씨 일렉트로닉스 가부시키가이샤 | Eeprom |
KR100855557B1 (ko) * | 2006-10-12 | 2008-09-01 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 이의 제조 방법 |
KR20130134072A (ko) * | 2012-05-30 | 2013-12-10 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치의 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
US20060216891A1 (en) | 2006-09-28 |
KR100395755B1 (ko) | 2003-08-21 |
US20030001196A1 (en) | 2003-01-02 |
US7081651B2 (en) | 2006-07-25 |
DE10228565B4 (de) | 2011-04-14 |
JP2003060096A (ja) | 2003-02-28 |
DE10228565A1 (de) | 2003-03-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100395755B1 (ko) | 비휘발성 메모리 소자 및 그 제조방법 | |
JP4486032B2 (ja) | メモリ素子の製造方法 | |
KR100398955B1 (ko) | 이이피롬 메모리 셀 및 형성 방법 | |
KR100423907B1 (ko) | 반도체 장치 및 그 제조방법 | |
KR100416380B1 (ko) | 플래시 메모리 형성 방법 | |
KR20040011656A (ko) | 얕은 트렌치 소자분리구조를 가지는 플래시 메모리 소자및 그제조방법 | |
US7671406B2 (en) | Semiconductor device and method of fabricating the same | |
US20050164457A1 (en) | Non-volatile memory devices and methods of fabricating the same | |
KR20020091982A (ko) | 얕은 트렌치 소자분리 구조를 가지는 비휘발성 메모리소자 및 그 제조방법 | |
KR100357692B1 (ko) | 비휘발성 메모리소자 및 그 제조방법 | |
US7394696B2 (en) | NAND type non-volatile memory device and method of forming the same | |
KR20070091833A (ko) | 비휘발성 기억 소자 및 그 형성 방법 | |
US7948022B2 (en) | Flash memory device and method for manufacturing the same | |
JP2004228575A (ja) | Eepromセル及びその製造方法 | |
KR100515057B1 (ko) | 반도체 소자의 트렌치 소자분리막들 형성방법 | |
KR20080069481A (ko) | 매몰형 스플릿 게이트를 구비한 불휘발성 메모리소자 및 그제조방법 | |
JP2002208645A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
US6593186B1 (en) | Method for manufacturing non-volatile semiconductor memory device | |
US6294431B1 (en) | Process of manufacture of a non-volatile memory with electric continuity of the common source lines | |
KR100444841B1 (ko) | 플래쉬 메모리 셀의 제조 방법 | |
KR100262002B1 (ko) | 플래쉬 메모리 제조방법 | |
CN114975579A (zh) | 存储器元件及其制作方法 | |
KR100710646B1 (ko) | 플래시 메모리의 셀프 어라인 소스 제조방법 | |
KR100862145B1 (ko) | 플래쉬 메모리 소자 및 그 제조방법 | |
KR20000027281A (ko) | 플래쉬 메모리 셀 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120801 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20130731 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |