KR100402519B1 - 액티브매트릭스형액정표시장치및그의구동방법 - Google Patents

액티브매트릭스형액정표시장치및그의구동방법 Download PDF

Info

Publication number
KR100402519B1
KR100402519B1 KR1019960052243A KR19960052243A KR100402519B1 KR 100402519 B1 KR100402519 B1 KR 100402519B1 KR 1019960052243 A KR1019960052243 A KR 1019960052243A KR 19960052243 A KR19960052243 A KR 19960052243A KR 100402519 B1 KR100402519 B1 KR 100402519B1
Authority
KR
South Korea
Prior art keywords
transistors
line
scan
transistor
liquid crystal
Prior art date
Application number
KR1019960052243A
Other languages
English (en)
Inventor
요시하루 히라카타
Original Assignee
가부시키가이샤 한도오따이 에네루기 켄큐쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 한도오따이 에네루기 켄큐쇼 filed Critical 가부시키가이샤 한도오따이 에네루기 켄큐쇼
Priority to KR1020010067330A priority Critical patent/KR100410671B1/ko
Application granted granted Critical
Publication of KR100402519B1 publication Critical patent/KR100402519B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0434Flat panel display in which a field is applied parallel to the display plane
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

단일 극성을 갖는 데이터 신호가 면내(面內) 스위칭형 액정표시장치의 데이터 드라이버로부터 출력된다. 단위 화소에서, 액정소자의 한 전극에 입력 트랜지스터와 배출 트랜지스터가 접속되고, 다른 전극에도 입력 트랜지스터와 배출 트랜지스터가 접속되어 있다. 동일 주사선에 접속된 하나의 입력 트랜지스터와 하나의 배출 트랜지스터가 쌍을 이루고, 다른 동일 주사선에 접속된 다른 하나의 입력 트랜지스터와 다른 하나의 배출 트랜지스터가 쌍을 이룬다. 이들 쌍을 이룬 트랜지스터들이 교대로 구동되어, 데이터 신호의 극성이 단일일 때라도 액정소자의 전극들 사이의 전위를 반전시킬 수 있다.

Description

액티브 매트릭스형 액정표시장치 및 그의 구동방법
본 발명은 신호(데이터)의 전위 변동을 억제하여 전력소비의 저감을 도모하는 액티브 매트릭스형 액정표시장치에 관한 것이고, 또한, 면내(面內)(in-plane) 스위칭("IPS"라 불림) 모드를 사용한 액티브 매트릭스형 액정표시장치의 표시방법에 관한 것이다.
액정표시장치에서는, 액정소자에 인가되는 전압의 반전이 요구되었다. 이 동작은, 단일 극성을 갖는 전계가 장시간 인가되면 액정재료 또는 배향막의 열화(劣化) 또는 불순물에 의한 기생전하가 생기기 때문에 잔상현상과 같은 표시 악화를 방지하기 위해 행해진다. 이 동작이 "a.c.동작"이라고 불리며, 1 프레임(필드)마다 또는 여러 프레임에 대하여 1회의 반전이 요구되었다. 이 동작에는 각종 방식이 있다. 즉, 1 프레임의 전체 표시화면이 동일 극성을 가지는 프레임 반전(필드 반전)(도 11A), 동일 라인에서는 극성이 같지만, 인접한 라인의 극성과는 다른 라인 반전(도 11B 및 도 11C), 서로 인접한 모든 화소가 서로 다른 극성을 가지는 도트 반전(도 11D) 등이 있다.
종래에는, 이러한 반전을 행하기 위해, 극성을 반전시키는 신호가 데이터 드라이버(신호 드라이버)로부터 화소에 공급되었다. 도 8은 종래의 액티브 매트릭스형 액정표시장치의 단위 화소를 나타내는데, 여기서, 박막트랜지스터(T)가 주사선 (Xn)으로부터의 신호에 의해 제어되고, 온(on) 상태에서 데이터선(Pm)으로부터의 신호가 액정소자(LC) 및 필요에 따라서는 액정소자와 병렬로 배치된 보조용량(C)으로 보내져 전하가 축적된다.
상기 타입의 단위 화소가 매트릭스 형태로 배치되어 있는 표시장치에 있어서의 구동신호가 도 9에 나타내어져 있다. 이 도면에서, CLK는 표시장치의 최소 시간을 나타내는 클럭 신호(동기신호)이다. CLK에 대응하여 신호가 발생된다. 도면에 도시된 바와 같이, 펄스들이 주사선(X1, X2, X3, ... XN-1, XN)에 순차적으로 인가된다. 한편, 각 라인의 화상신호에 대응하는 데이터가 데이터선(P1)에 인가된다. 이것은 필드 반전(도 11A)의 일례를 보여준다. 비교를 위해, 화상정보는 항상 서로 같도록 설정된다. 즉, 제2 필드의 데이터가 제1 필드의 데이터를 접지 레벨(기준전위)에 대하여 반전시킨다. 제2 필드의 데이터와 제3 필드의 데이터에서도 마찬가지이다. 또한, 라인 반전(도 11C)의 데이터의 일례가 도 10에 나타내어져 있다. 각라인에 대응하는 데이터를 비교하면, 제1 필드의 극성이 제2 필드의 것과 반대이다.
종래의 액정표시장치는 기판들 사이에 기판에 수직인 전압을 인가함으로써 표시를 행하는 반면에, 상기 표시장치는 기판 내에서 기판 면에 평행한 전압을 인가함으로써 표시를 행한다. 이런 타입의 구동방식이 "면내(in-plane) 스위칭"(IPS)이라고 불린다. 스위칭 소자로서 박막트랜지스터를 사용하는 액티브 매트릭스형 액정표시장치에 상기 방식이 적용되는 경우의 기본적인 개념이 일본국 특허공고 소63-21907호 공보에 개시되어 있다.
또한, 상기 방식의 응용이 일본국 공개특허공고 평7-43744호, 평7-43716호, 평7-36058호, 평6-160878호, 평6-202073호, 평7-134301호 및 평6-214244호 공보에도 개시되어 있다. 또한, 단순 매트릭스형 액정표시장치에의 상기 방식의 적용이 일본국 공개특허공고 평7-72491호 공보에 개시되어 있고, 스위칭 소자로서 박막 다이오드를 갖는 액티브 매트릭스형 액정표시장치에의 상기 방식의 적용이 일본국 공개특허공고 평7-120791호 공보에 개시되어 있다.
상기 공보들에 개시된 IPS 방식의 원리를 도 6 및 도 7에 의거하여 간단히 설명한다. 도 6은 IPS 방식을 사용하는 액티브 매트릭스형 액정표시장치의 단위 화소를 나타낸다. 통상의 액티브 매트릭스형 액정표시장치에서와 같이, 다수의 데이터선(1)과 다수의 주사선(2)이 매트릭스 형태로 배치되어 있다. 이것에 추가하여, 다수의 접지선(3)(접지선 또는 대향전극선)이 배치되어 있다. 종래의 표시장치에서는, 대향기판의 전극이 배치되어 있기 때문에, 접지선(3)이 필요하지 않았다. 한편, IPS 방식에서는 대향기판에는 전극이 배치되어 있지 않기 때문에, 대향기판의 전극과 동일한 기능을 갖는 배선을 제공할 필요가 있다.
접지선(3)은 통상적으로 전위가 일정하게 유지된다. 또한, 접지선(3)이 주사선(2)과 동시에 형성되어 있기 때문에, 접지선이 주사선과 교차하지 않는다. 즉, 평행한 구성이 제공된다. 이것은, 접지선(3)의 일부를 데이터선(1)과 동시에 형성되는 화소전극(4)의 일부와 부분적으로 겹치게 하여 보조용량(C)을 형성하기 때문이다. 즉, 주사선(2)과 접지선(3)이 동시에 형성되고, 데이터선(1)과 화소전극(4)이 동시에 형성된다. 주사선(2)의 일부를 게이트 전극으로서 가지는 TFT(5)가 도면에 도시된 바와 같이 형성된다. 각 TFT(5)의 소스는 데이터선(1)과 접촉하고, 드레인은 화소전극(4)과 접촉한다.(도 6)
이와 같이 접지선(3)이 화소전극(4)의 반대측에 배치되는 구성에서는, 화소전극(4)과 접지선(3) 사이에는 화살표로 나타낸 바와 같이 전계가 발생한다. 액정분자들은 당초에는, 도 7에서 a로 나타낸 바와 같이, 예정된 전계에 대하여 소정의 각도, 예를 들어, 45°로 배향된다. 그 다음, 전계가 인가되면, 액정분자들이 도 7에서 b로 나타낸 바와 같이 전계에 평행하게 된다. 액정분자의 경사를 잘 이용하면, 농담(濃淡)을 표현할 수 있다. 이상이 IPS 방식의 원리이다.(도 7)
상기한 바와 같이, 종래의 액티브 매트릭스형 액정표시장치에서는, 화상정보로부터만 요구되는 신호의 변동의 2배의 변동량을 갖는 데이터가 드라이버에 의해 생성되는 것을 필요로 한다. 즉, 액정에는 5 V의 실효전압이 인가되는 것만이 요구되지만, 반전의 필요성 때문에, +5 V로부터 -5 V까지의 10 V 범위의 구동능력이 요구되었다. 이것은, 드라이버의 구동전압의 저하와 전력소비의 감소에 가장 큰 방해가 된다.
마찬가지로, 상기 표시장치는 초과 전압을 액티브 매트릭스 회로에 인가함으로써 야기되는 트랜지스터의 파괴 및 특성의 열화와 같은 문제를 가진다.
본 발명은 종래의 표시장치에서의 상기 문제들을 해결하기 위해 이루어진 것으로, 본 발명의 목적은, 데이터의 변동을 최소한으로 하면서도, 필요한 반전을 행하는 액정표시장치의 구조 및 그 표시장치를 구동하는 방법을 제공하는데 있다.
또한, 종래의 IPS 방식은 시야각이 종래의 액정표시장치에서 보다 넓은 특징을 가지고 액정의 배향이 기판에 평행하도록 설계된다. 그러나, 상기 종래기술은 데이터 드라이버의 부담을 감소시키는 것에 대해서는 특별히 주목하고 있지 않고, 데이터는 종래의 방식의 것과 동일하다.
본 발명의 다른 목적은, 전압이 주로 동일 면내에서 인가되는 IPS 방식의 특징을 사용하여 데이터의 극성반전 없이 액정분자에 인가되는 전계를 반전시키는데 있다.
도 1A 및 도 1B는 본 발명의 기본 구성을 나타내는 도면.
도 2A 및 도 2B는 본 발명의 구성을 갖는 단위 화소의 동작원리를 나타내는 도면.
도 3은 일 실시예의 동작(필드 반전 모드)을 나타내는 도면.
도 4는 일 실시예의 동작(라인 반전 모드)을 나타내는 도면.
도 5A∼도 5C는 본 발명의 다른 구성을 나타내는 도면.
도 6은 종래의 IPS 방식의 단위 화소를 나타내는 도면.
도 7은 종래의 IPS 방식의 동작원리를 나타내는 도면.
도 8은 종래의 액티브 매트릭스형 액정표시장치의 단위 화소의 구성을 나타내는 도면.
도 9는 종래의 액티브 매트릭스형 액정표시장치의 동작(필드 반전 모드)을 나타내는 도면.
도 10은 종래의 액티브 매트릭스형 액정표시장치의 동작(라인 반전 모드)을 나타내는 도면.
도 11A∼도 11D는 필드 반전(프레임 반전), 라인 반전 및 도트 반전의 개념을 나타내는 도면.
* 도면의 주요부분에 대한 부호의 설명
1: 데이터선 2: 주사선 3: 접지선
4: 화소전극 5: TFT 14: X-주사 드라이버
15: Y-주사드라이버 16: 데이터 드라이버 17: 접지선
SW1∼SW4: 스위칭 회로 T1∼T4: 트랜지스터 Pm: 데이터선
Xn: 주사선 Yn: 주사선 Zm: 접지선
LC: 액정소자 Sp: 펄스
상기 문제를 해결하기 위해, 본 발명의 제1 실시형태에 따르면, 액정을 사이에 보유하는 1쌍의 제1 및 제2 전극과; 그 제1 및 제2 전극에 접속되고, 소정 기간에 상기 제1 및 제2 전극중 하나에 화상기입신호를 교대로 공급하고, 상기 제1 및 제2 전극중 다른 전극을 기준전위로 설정하여, 단일 극성의 화상신호에 따라 표시를 행하는 회로를 포함하는 극성제어수단을 포함하는 것을 특징으로 하는 액티브 매트릭스형 액정표시장치가 제공된다.
또한, 본 발명의 제2 실시형태에 따르면, 서로 교차하지 않는 제1 및 제2 주사선과; 상기 제1 및 제2 주사선과 교차하는 데이터선과; 상기 제1 및 제2 주사선과 교차하지만 상기 데이터선과는 교차하지 않는 접지선과; 액정을 사이에 보유하는 1쌍의 제1 및 제2 전극과; 동일 기판 상에서 상기 제1 및 제2 주사선과 상기 데이터선 및 상기 접지선에 의해 둘러싸인 영역 내에 상기 제1 및 제2 전극과 함께 배치되는 제1∼제4 스위칭 회로를 포함하고; 상기 제1∼제4 스위칭 회로가 각각 직렬로 접속된 적어도 하나의 트랜지스터를 갖는 회로를 포함하고, 상기 제1 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며, 상기 제2 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며, 상기 제1 및 제2 스위칭 회로에서 최종 트랜지스터의 드레인이 각각 상기 제1 전극에 접속되며, 상기 제3 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며, 상기 제4 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며, 상기 제3 및 제4 스위칭 회로에서 최종 트랜지스터의 드레인이 각각 상기 제2 전극에 접속되는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치가 제공된다.
또한, 본 발명의 제3 실시형태에 따르면, 상기 제2 실시형태의 면내 스위칭형 액티브 매트릭스형 액정표시장치를 구동하는 방법으로서, 제1 및 제2 주사선에 펄스들이 동시에 공급되지 않는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법이 제공된다.
또한, 본 발명의 제4 실시형태에 따르면, 상기 제2 실시형태의 면내 스위칭형 액티브 매트릭스형 액정표시장치를 구동하는 방법으로서, 데이터선에 입력된 신호의 전위 레벨이 항상 단일 극성인 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법이 제공된다.
이하, 첨부 도면에 의거하여 본 발명을 더욱 상세히 설명한다.
본 발명의 실시형태를 도 1A 및 도 1B를 참조하여 설명한다.
본 발명에 따른 액정표시장치에서의 단위 화소(n번째 행, m번째 열)의 회로 구성이 도 1A에 나타내어져 있다. 도 1A에 도시된 구성에서, 제1∼제4 스위칭 회로 (SW1∼SW4)가 각각 단일의 트랜지스터(T1∼T4)로 이루어져 있다.
종래의 IPS 방식에서와 같이, 데이터선(Pm)과 접지선(Zm)이 배치되어 있지만, 종래의 IPS 방식과는 달리, 접지선은 데이터선과 교차하지 않도록 설계되어 있다. 이것은, 본 발명에서는 접지선이 다른 트랜지스터의 드레인에 접속될 필요가 있기 때문이다. 본 발명에서는, 트랜지스터의 소스와 드레인이 전적으로 임의적으로 정의될 수 있다. 따라서, 한쪽이 소스(또는 드레인)로서 정의될 수 있고, 이 경우, 다른 쪽은 드레인(또는 소스)이 된다. 통상적으로 정의되는 바와 같이, 전위의 레벨에 따라 소스와 드레인이 구별되는 것이 아니다.
본 발명에서는, 종래의 IPS 방식과 달리, 각 라인에 대하여 2개의 주사선이 배치되어 있다. 트랜지스터(T1, T3)들의 소스가 데이터선(Pm)과 접촉한다. 데이터선 (Pm)에 접속된 트랜지스터(T1, T3)들을 "입력 트랜지스터"라고 부른다. 그 입력 트랜지스터(T1, T3)들의 게이트가 각각 다른 주사선에 접속되어, 이들 트랜지스터가 독립적으로 제어된다. 즉, 트랜지스터(T1)는 주사선(Xn)에 의해 제어되고, 트랜지스터 (T3)는 주사선(Yn)에 의해 제어된다.
또한, 트랜지스터(T2, T4)들의 소스는 동일한 접지선(Zm)과 접촉한다. 이들 트랜지스터(T2, T4)를 "배출 트랜지스터"라고 부른다. 트랜지스터(T1, T2)들의 드레인이 서로 접속되고, 트랜지스터(T3, T4)들의 드레인이 서로 접속되며, IPS 방식의 액정소자(LC)가 드레인들 사이에 배치된다. 액정소자(LC)는 액정을 사이에 보유하는 한 쌍의 제1 및 제2 전극으로 구성되고, 트랜지스터(T1, T2)들의 드레인이 액정소자(LC)의 한쪽 전극에 접속되고, 트랜지스터(T3, T4)들의 드레인이 액정소자(LC)의 다른 쪽 전극에 접속된다. 액정소자(LC)에 병렬로 보조용량(C)이 배치될 수 있다.
트랜지스터(T2)의 게이트가 주사선(Yn)에 접속되고, 트랜지스터(T4)의 게이트가 주사선(Xn)에 접속되어, 트랜지스터(T2)가 주사선(Yn)에 의해 제어되고, 트랜지스터(T4)가 주사선(Xn)에 의해 제어된다.(도 1A)
상기 구성을 가지는 결과, 트랜지스터(T1, T4)들이 동시에 구동되고, 트랜지스터(T2, T3)들이 동시에 구동된다.
상기 구성을 갖는 단위 소자가 다수 배치된 매트릭스의 모양이 도 1B에 도시되어 있다. X-주사선(11)(X1, X2, X3, ... XN-1, XN)과 Y-주사선(12)(Y1, Y2, Y3, ... YN-1, YN) 및 데이터선(13)(P1, P2, P3, ... PM-1, PM)이 각각 X-주사 드라이버(14)와 Y-주사 드라이버(15) 및 데이터 드라이버(16)에 의해 제어된다(N행 및 M열의 매트릭스의 경우).
접지선(17)은, 그 접지선에는 특별히 전압이 인가되지 않기 때문에, 소정의 전위로 고정되도록 구성될 수 있다. 예를 들어, 접지전위로 고정될 수 있다. 도 1B에서, X-주사 드라이버(14) 및 Y-주사 드라이버(15)는 별개의 부품으로서 기재되어 있지만, 일체화될 수도 있다.(도 1B)
도 1A 및 도 1B에 도시된 단위 화소의 동작을 도 2A및 도 2B를 참조하여 설명한다. 설명의 편의상, 데이터선(Pm)은 소정의 정(正)전위로 일정하게 유지되는 것으로 가정한다. 실제로는, 화상정보에 대응하는 신호가 데이터선(Pm)에 인가된다. 한편, 접지선(Zm)은 부(負)의 전위로 일정하게 유지되는 것으로 가정한다. 주사선(Xn)에 펄스(Sp)가 인가되는 상태를 고려하면, 트랜지스터(T1, T4)는 온(on)으로 되고, 다른 트랜지스터는 오프(off)로 유지된다. 따라서, 도 2A에 도시된 바와 같이, 액정소자(LC)의 전위는 도면의 상측(트랜지스터(T1)에 접속된 측)의 전극에서는 정(+)이고, 하측(트랜지스터(T3)에 접속된 측)의 전극에서는 부(-)이다.(도 2A)
주사선(Xn)으로부터의 펄스(Sp)의 인가가 정지된 때, 모든 트랜지스터(T1∼ T2)가 오프로 되지만, 액정소자(LC)에 축적된 전하는 유지된다. 이어서, 주사선(Yn)에 펄스가 인가되는 상태를 고려하면, 트랜지스터(T2, T3)가 온으로 되고, 다른 트랜지스터는 오프로 유지된다. 따라서, 도 2B에 도시된 바와 같이, 액정소자(LC)의 전위는 도면의 상측(트랜지스터(T1)에 접속된 측)의 전극에서는 부(-)이고, 하측(트랜지스터(T2)에 접속된 측)의 전극에서는 정(+)이다. 즉, 극성이 도 2A의 경우와 반대이다.(도 2B)
상기한 바와 같이, 데이터선(Pm)에 인가되는 화상신호의 극성이 변화하지 않고, 액정소자(LC)에 인가되는 전계의 방향이 역전될 수 있다는 것이 본 발명의 특징이다. 따라서, 데이터 전위의 변동이 절반으로 감소될 수 있고, 이것이 본 발명에 의해 해결될 문제이다.
본 발명에서는, X-주사선과 Y-주사선에 동시에 펄스를 인가함으로써 모든 트랜지스터가 동시에 온으로 될 가능성이 없다.
또한, 본 발명에 따른 액티브 매트릭스형 표시장치에서는, 제1주사선과 제2 주사선이 선택되지 않으면, 모든 스위칭 회로가 오프로 되고, 제1 및 제2 전극이 데이터선 및 접지선으로부터 단절되어, 제1 및 제2 전극 사이에 보유된 전하의 누설이 억제될 수 있다.
이 효과는, 제1∼제4 스위칭 회로(SW1∼SW4)가 각각 단일의 트랜지스터로 구성되는 경우에도 만족스럽게 얻어질 수 있다.
또한, 제1∼제4 스위칭 회로(SW1∼SW4) 각각이, 직렬로 접속된 다수의 박막트랜지스터로 이루어진 구성에서는, 제1 또는 제2 전극에 레지스터가 직렬로 접속되기 때문에, 제1 및 제2 전극 사이에 보유된 전하의 누설이 더욱 억제될 수 있다.
도 5A∼도 5C는 본 발명의 다른 실시형태를 나타낸다. 도 1A 및 도 1B에 도시된 단위 화소에서는, 스위칭 회로(SW1∼SW4)가 단일의 박막트랜지스터로 이루어져 있다. 도 5A∼도 5C는 스위칭 회로(SW1∼SW4)가 직렬로 접속된 다수의 박막트랜지스터로 이루어져 있다.
본 명세서에서, 직렬로 접속된 다수의 박막트랜지스터는, 모든 게이트가 동일 주사선에 접속되고 인접한 트랜지스터의 소스 및 드레인이 서로 접속되도록 설계된다.
또한, 본 발명의 또 다른 실시형태를 도 1A 및 도 1B를 참조하여 설명한다.
도 1A 및 도 1B는, 액정을 사이에 보유하는 1쌍의 제1 및 제2 전극으로 구성된 액정소자(LC)와, 상기 제1 및 제2 전극에 접속되고, 소정 기간 상기 제1 및 제2전극중 하나에 화상기입신호를 교대로 공급하고, 다른 전극을 기준전위로 설정하여, 단일 극성의 화상신호에 따라 표시를 행하도록 하는 회로를 포함하는 극성제어수단을 포함하는 액티브 매트릭스형 액정표시장치를 나타낸다.
도 5A는, 제1 및 제3 스위칭 회로(SW1, SW3) 각각이, 직렬로 접속된 3개의 박막트랜지스터(T11, T12, T13)와 3개의 박막트랜지스터(T15, T16, T17)로 이루어진 것을 나타낸다. 또한, 박막트랜지스터(T14, T18)는 제2 및 제4 스위칭 회로(SW2, SW4)에 대응한다.
도 5B는, 제2 및 제4 스위칭 회로(SW2, SW4) 각각이, 직렬로 접속된 3개의 박막트랜지스터(T22, T23, T24)와 3개의 박막트랜지스터(T26, T27, T28)로 이루어진 것을 나타낸다. 또한, 박막트랜지스터(T21, T25)는 제1 및 제3 스위칭 회로(SW1, SW3)에 대응한다.
도 5C는, 제1 및 제3 스위칭 회로(SW1, SW3) 각각이, 직렬로 접속된 3개의 박막트랜지스터(T31, T32, T33)와 3개의 박막트랜지스터(T37, T38, T39)로 이루어지고, 제2 및 제4 스위칭 회로(SW2, SW4) 각각이, 직렬로 접속된 3개의 박막트랜지스터 (T34, T35, T36)와 3개의 박막트랜지스터(T40, T41, T42)로 이루어진 것을 나타낸다.
[실시예 1]
도 3은 본 발명에 따라 n행 매트릭스의 액정표시장치에서 필드 반전이 행해지는 예를 나타낸다. 도 3에 나타낸 바와 같이, 제1 필드에서는, 펄스가 X-주사선 (X1, X2, X3, ... XN-1, XN)에 순차적으로 인가된다. 그러나, Y-주사선(Y1, Y2, Y3, ... YN-1, YN)에는 펄스가 인가되지 않는다. 한편, 데이터선(본 실시예에서는, P1만이 나타내어져 있으나, 다른 데이터선도 마찬가지이다)에는 접지 레벨(접지선의 전위) 이상의 전위의 신호가 인가된다. 이 경우, 도 2A에 나타낸 상태가 실현된다.
한편, 제2 필드에서는, 제1 필드와는 반대로, 펄스가 Y-주사선(Y1, Y2, Y3, ... YN-1, YN)에 순차적으로 인가된다. 그러나, X-주사선(X1, X2, X3, ... XN-1, XN)에는 펄스가 인가되지 않는다. 데이터선 상의 데이터는 제1 필드의 것과 같다.
이 경우, 도 2B에 나타낸 상태가 실현된다. 즉, 액정소자(LC)에 인가되는 전계가 제1 필드와 제2 필드 사이에서 반전된다. 제2 필드와 제3 필드 사이에서도 마찬가지이다. 본 실시예에서는, 도 2A와 도 2B중 어느 한 상태가 모든 라인에서 실현되기 때문에, 필드 반전이 행해진다.(도 3)
[실시예 2]
도 4는 본 발명에 따라 n행 매트릭스의 액정표시장치에서 라인 반전이 행해지는 예를 나타낸다. 도 4에 나타낸 바와 같이, 제1 필드에서는, X-주사선중 X1, X3, ... XN의 홀수 라인에만 펄스가 인가되고, Y-주사선중 Y2, Y4(도시되지 않음), ... YN-1의 짝수 라인에만 펄스가 인가되어, 다른 주사선에는 펄스가 인가되지 않는다. 한편, 접지 레벨(접지선의 전위) 이상의 전위의 신호가 데이터선(본 실시예에서는, P1만이 나타내어져 있으나, 다른 데이터선도 마찬가지이다)에 인가된다.
이 경우, 홀수 라인(첫번째, 세번째, ..... n번째 라인)에서는 도 2A에 나타낸 상태가 실현되고, 짝수 라인(두번째, 네번째, ..... n-1번째 라인)에서는 도 2B에 나타낸 상태가 실현된다.
한편, 제2 필드에서는, 제1 필드와는 반대로, 펄스가 Y-주사선중 Y1, Y3, ... YN의 홀수 라인에만 인가되고, X-주사선중 X2, X4, ... XN-1의 짝수 라인에만 펄스가 인가되어, 다른 주사선에는 펄스가 인가되지 않는다. 데이터선 상의 데이터는 제1 필드의 것과 같다.
이 경우, 홀수 라인(첫번째, 세번째, ... n번째 라인)에서는 도 2B에 나타낸 상태가 실현되며, 짝수 라인(두번째, 네번째, ... n-1번째 라인)에서는 도 2A에 나타낸 상태가 실현된다. 즉, 특정 라인에 주목하면, 액정소자(LC)에 인가되는 전계의 방향이 제1 필드와 제2 필드 사이에서 반전된다. 또한, 본 실시예에서는, 액정소자(LC)에 인가되는 전계의 방향이 짝수 라인과 홀수 라인 사이에서 반전되기 때문에, 라인 반전이 행해진다.(도 4)
[실시예 3]
도 1에 나타낸 단위 화소에서는, 스위칭 회로(SW1∼SW4)가 각각 단일의 박막트랜지스터(T1∼T4)로 구성되어 있으나, 본 실시예에서는, 스위칭 회로(SW1∼SW4)가 직렬로 접속된 다수의 박막트랜지스터로 구성되어 있다. 도 5A∼도 5C는 본 실시예의 회로구성을 나타내는 도면이다. 도 1에서와 동일한 부호가 도 5A∼도 5C에서 동일한 부품을 나타낸다. 또한, 도 5A∼도 5C에서, 부호 Tr1-Tr4는 도 1에 나타낸 박막트랜지스터(T1∼T4)의 것과 동일한 기능을 가지는 박막트랜지스터를 나타낸다.
도 5A는 제1 및 제3 스위칭 회로(SW1, SW3)가 각각 직렬로 접속된 3개의 박막트랜지스터(T11, T12, T13)와 3개의 박막트랜지스터(T15, T16, T17)로 구성된 것을 나타낸다.
3개의 박막트랜지스터(T11, T12, T13)와 3개의 박막트랜지스터(T15, T16, T17)의 게이트들이 각각 동일한 주사선(Xn, Yn)에 접속되어 있기 때문에, 모든 박막트랜지스터 그룹(T11, T12, T13),(T15, T16, T17)이 동시에 온/오프 된다. 따라서, 도 5A에 나타낸 스위칭 회로가 구동되는 타이밍은 도 1에 나타낸 회로와 동일하다.
박막트랜지스터 그룹(T11, T12, T13),(T15, T16, T17)의 게이트들이 각각 동일한 주사선(Xn, Yn)에 접속되어 있기 때문에, 구동 타이밍이 도 1에 나타낸 입력 트랜지스터(T1, T3)의 것과 동일하다.
도 5A에서, 데이터선(Pm)에 접속되는 박막트랜지스터 그룹(T11, T12, T13), (T15, T16, T17)이 동일 수의 박막트랜지스터로 구성되어 있기 때문에, 즉, 동일 기능을 가지는 스위칭 회로가 동일 수의 박막트랜지스터로 구성되어 있기 때문에, 액정소자(LC)의 전계의 방향이 변하더라도, 전계의 어떤 상태에서도 동일한 특성으로표시가 행해질 수 있다.
도 5B는 제2 및 제4 스위칭 회로(SW2, SW4)가 각각 직렬로 접속된 3개의 박막트랜지스터(T22, T23, T24)와 3개의 박막트랜지스터(T26, T27, T28)로 구성되는 것을 나타낸다. 또한, 박막트랜지스터(T21, T25)는 제1 및 제3 스위칭 회로(SW1, SW3)에 대응한다.
박막트랜지스터(T22, T23, T24) 및 박막트랜지스터(T26, T27, T28)의 게이트들이 각각 동일한 주사선(Xn, Yn)에 접속되어 있기 때문에, 구동 타이밍이 도 1에 나타낸 배출 트랜지스터(T2, T4)의 것과 동일하다.
도 5B에서, 접지선(Zm)에 접속되는 박막트랜지스터 그룹(T22, T23, T24),(T26, T27, T28)이 동일 수의 박막트랜지스터로 구성되어 있기 때문에, 즉, 동일한 기능을 가지는 스위칭 회로가 동일 수의 박막트랜지스터로 구성되어 있기 때문에, 액정소자(LC)의 전계의 방향이 변하더라도, 전계의 어떤 상태에서도 동일한 특성으로 표시가 행해질 수 있다.
도 5C는 제1 및 제3 스위칭 회로(SW1, SW3)가 각각 직렬로 접속된 3개의 박막트랜지스터(T31, T32, T33)와 3개의 박막트랜지스터(T37, T38, T39)로 구성되고, 제2 및 제4 스위칭 회로(SW2, SW4)가 각각 직렬로 접속된 3개의 박막트랜지스터(T34, T35,T36)와 3개의 박막트랜지스터(T40, T41, T42)로 구성되는 것을 나타낸다.
또한, 도 5C에서는, 모든 스위칭 회로가 각각 동일 수의 박막트랜지스터로 구성되어 있다.
따라서, 액정소자(LC)에 접속된 스위칭 회로의 특성이 보다 균일하게 될 수 있다.
상기한 바와 같이, 본 발명에 따르면, 액정소자에 인가되는 전계의 방향이 데이터의 극성의 반전 없이 반전될 수 있다. 그 결과, 데이터 드라이버의 구동전압이 종래의 표시장치에 요구되는 구동전압의 절반으로 감소될 수 있어, 본 발명의 액티브 매트릭스형 액정표시장치는 소비전력의 감소에 효과적이다. 또한, 본 발명의 적용에 의해 얻어지는 효과는 주사 드라이버의 구동회로 또는 액티브 매트릭스에 사용되는 트랜지스터에서도 나타난다.
예를 들어, 종래의 구동방식을 사용하는 액티브 매트릭스 회로(도 8 참조)에서는, 화소의 대향기판의 전극의 전위가 일정하게 유지되기 때문에, 예를 들어, 대향기판의 전극의 전위가 0 V로 설정되고, 화상표시를 위한 데이터가 5 V내이면, 데이터 드라이버로부터 출력되는 데이터의 전위는 +5 V로부터 -5V까지인 10 V의 전위차로 변동한다. 즉, 트랜지스터의 소스와 드레인 사이의 전위차가 최대 10 V가 된다.
그 결과, 비선택시에 트랜지스터를 안정하게 오프 시키기 위해서는, 트랜지스터의 게이트 전극의 전위는 -5 V 이하(이후, NMOS에 대해서만 설명하고, PMOS의 경우에는 전위가 +5 V 이상이다), 바람직하게는, -7 V 이하, 통상적으로는, 약 -8 V로 설정되는 것이 요구되었다.
또한, 선택시에 트랜지스터를 확실하게 온(on) 상태로 하기 위해서는, 게이트 전극의 전위는 +5 V에 스레시홀드 전압(Vth)을 더한 값, 즉, +(Vth + 5) 이상, 바람직하게는, +(Vth + 7) 이상, 통상적으로는, 약 +8 V로 설정되는 것이 요구되었다. 이 때문에, 트랜지스터의 소스와 드레인 사이의 최대 전위차는 10 V가 되고, 트랜지스터의 게이트와 소스 사이(게이트와 드레인 사이)의 최대 전위차는 13 V가 되며, 이로부터, 화상정보로부터 요구되는 전압에 비하여 비정상적으로 높은 응력 (stress)이 트랜지스터에 인가됨을 알게 되었다. 따라서, 액티브 매트릭스에 사용되는 트랜지스터는 높은 내전압 트랜지스터일 필요가 있다.
마찬가지로, 주사 드라이버로부터 출력되는 전위는 ±8 V이고, 즉, 그 전위차는 16 V이어서, 비정상적으로 높은 전압을 필요로 한다. 마찬가지로, 데이터 드라이버의 출력전압도 10 V이다.
그러나, 본 발명이 적용되는 경우에는, 동일한 트랜지스터를 사용하고 동일한 표시를 실시하는 경우라도, 데이터의 전위는 0 V로부터 +5 V까지이다. 즉, 전위차는 5 V이다. 따라서, 이러한 상황에서는, 비선택시에 트랜지스터를 안정하게 오프 시키기 위해서는, 트랜지스터의 게이트 전극의 전위는 0 V 이하, 바람직하게는, -2 V 이하, 통상적으로는, 약 -3 V로 설정된다. 또한, 선택시에 트랜지스터를 확실하게 온 상태로 하기 위해서는, 게이트 전극의 전위는 +5 V에 스레시홀드 전압(Vth)을 더한 값, 즉, +(Vth + 5) 이상, 바람직하게는, +(Vth + 7) 이상, 통상적으로는, 약 +8 V로 설정된다.
즉, 본 발명에 따른 액티브 매트릭스 회로의 트랜지스터에서는, 소스와 드레인 사이의 최대 전위차는 5 V이고, 게이트와 소스 사이(게이트와 드레인 사이)의 최대 전위차는 8 V이다. 따라서, 전위차는 종래의 예의 전위차 13 V로부터 감소될 수 있다. 전위차의 감소가 5 V인 것은 그렇게 큰 효과를 제공하지 않는 것으로 간주될 수 있다.
그러나, 전위차의 감소에 의해, 트랜지스터에 부여되는 부담을 충분히 감소시킬 수 있다. 즉, 이것은 트랜지스터 제조수율의 향상에 현저한 효과를 제공한다. 본 발명자의 경험에 따르면, 게이트 절연막으로서 두께 1200 Å의 산화규소막을 사용하는 경우, 게이트와 소스 사이의 전압이 10 V까지인 단계에서 파괴되는 소자는 매우 적다. 그러나, 10 V 이상인 경우에는, 파괴되는 소자의 수는 전압이 1 V씩 증가할 때마다 지수적으로 증가한다. 따라서, 게이트와 소스 사이의 전압이 10 V 이하라는 사실은 산업적인 관점에서 매우 중요한 의미를 갖는다.
마찬가지로, 주사 드라이버로부터 출력되는 전위차는 11 V이고, 이것은 종래의 예에서 얻어진 16 V보다 낮아서, 주사 드라이버에 부여되는 부담을 감소시킬 수 있다. 이와 같이, 본 발명은 데이터 드라이버뿐만 아니라 주사 드라이버의 소비전력을 줄일 수 있어, 액티브 매트릭스 회로에 사용되는 트랜지스터의 부담을 줄일 수 있다. 특히, 후자에 관해서는, 어느 정도 질이 낮은 트랜지스터라도 충분히 동작될 수 있다.
또한, 주사 드라이버와 데이터 드라이버의 출력전압이 감소될 수 있다는 사실은 이들 회로에 사용되는 트랜지스터의 부담도 감소될 수 있다는 것을 의미한다. 이것은, 액티브 매트릭스 회로의 것과 동일한 기판에 주사 드라이버와 데이터 드라이버가 일체적으로 조립되는 소위 모놀리식형 액티브 매트릭스 회로에서 특히 효과적이다. 이것은, 일반적으로 모놀리식형 액티브 매트릭스 회로에 사용되는 회로에서는, 액티브 매트릭스 회로와 마찬가지로 박막트랜지스터가 사용되고, 이것은 내전압의 점에서 난점이 있기 때문이다.
상기 실시예들에서는, n형의 트랜지스터(NMOS)가 예로서 설명되었지만, p형의 트랜지스터(PMOS)도 마찬가지로 구동될 수 있음은 말할 필요도 없다. 또한, 본 발명의 구성은 통상의 TN과 같은 모드에도 적용될 수 있다. 상기한 바와 같이, 본 발명은 액티브 매트릭스형 액정표시장치에 대하여 다양한 효과를 가지며, 공업적인 관점에서 유익한 발명이다.

Claims (12)

  1. 서로 교차하지 않는 제1 및 제2 주사선과,
    상기 제1 및 제2 주사선과 교차하는 데이터선과,
    상기 제1 및 제2 주사선과 교차하지만 상기 데이터선과는 교차하지 않는 접지선과,
    액정을 사이에 보유하는 한 쌍의 제1 및 제2 전극과,
    동일 기판 상에서 상기 제1 및 제2 주사선과 상기 데이터선 및 상기 접지선에 의해 둘러싸인 영역 내에 상기 제1 및 제2 전극과 함께 배치되는 제1∼제4 스위칭 회로를 포함하고;
    상기 제1∼제4 스위칭 회로는 각각 직렬로 접속된 적어도 하나의 트랜지스터를 갖는 회로를 포함하고,
    상기 제1 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며,
    상기 제2 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제1 및 제2 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제1 전극에 접속되며,
    상기 제3 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제4 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며,
    상기 제3 및 제4 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제2 전극에 접속되는 것을 특징으로 하는 면내(in-plane) 스위칭형 액티브 매트릭스형 액정표시장치.
  2. 제 1 항에 있어서, 상기 제1 스위칭 회로와 상기 제3 스위칭 회로가 각각 동일한 수의 트랜지스터를 포함하는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치.
  3. 제 1 항에 있어서, 상기 제2 스위칭 회로와 상기 제4 스위칭 회로가 각각 동일한 수의 트랜지스터를 포함하는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치.
  4. 제 1 항에 있어서, 상기 제1∼제4 스위칭 회로가 각각 동일한 수의 트랜지스터를 포함하는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치.
  5. 서로 교차하지 않는 제1 및 제2 주사선과,
    상기 제1 및 제2 주사선과 교차하는 데이터선과,
    상기 제1 및 제2 주사선과 교차하지만 상기 데이터선과는 교차하지 않는 접지선과,
    액정을 사이에 보유하는 한 쌍의 제1 및 제2 전극과,
    동일 기판 상에서 상기 제1 및 제2 주사선과 상기 데이터선 및 상기 접지선에 의해 둘러싸인 영역 내에 상기 제1 및 제2 전극과 함께 배치는 제1∼제4 스위칭 회로를 포함하고,
    상기 제1∼제4 스위칭 회로는 각각 직렬로 접속된 적어도 하나의 트랜지스터를 갖는 회로를 포함하고,
    상기 제1 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며,
    상기 제2 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제1 및 제2 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제1 전극에 접속되며,
    상기 제3 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제4 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며,
    상기 제3 및 제4 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제2 전극에 접속되는 면내(in-plane) 스위칭형 액티브 매트릭스형 액정표시장치를 구동하는 방법으로서,
    상기 제3 및 제4 주사선에 펄스들이 동시에 공급되지 않는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법.
  6. 제 5 항에 있어서, 상기 제1 주사선에 펄스가 인가되는 필드에서, 상기 제2 주사선에는 펄스가 인가되지 않고, 상기 필드의 후속 필드에서는, 상기 제1 주사선에 펄스가 인가되지 않고 상기 제2 주사선에는 펄스가 인가되는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법.
  7. 제 5 항에 있어서, 적어도 하나의 제1 주사선에 펄스가 인가되는 필드에서, 모든 제2 주사선에는 펄스가 인가되지 않고, 상기 필드의 후속 필드에서는, 적어도 하나의 제2 주사선에 펄스가 인가되고, 모든 제1 주사선에는 펄스가 인가되지 않는것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법.
  8. 제 5 항에 있어서, 임의의 라인상의 제1 주사선에 펄스가 인가되는 필드에서, 상기 임의의 라인상의 제2 주사선에는 펄스가 인가되지 않고, 상기 임의의 라인에 인접한 2개의 라인상의 제1 주사선에는 펄스가 인가되지 않고, 상기 임의의 라인에 인접한 2개의 라인상의 양측 제2 주사선에는 펄스가 인가되는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법.
  9. 서로 교차하지 않는 제1 및 제2 주사선과,
    상기 제1 및 제2 주사선과 교차하는 데이터선과,
    상기 제1 및 제2 주사선과 교차하지만 상기 데이터선과는 교차하지 않는 접지선과,
    액정을 사이에 보유하는 한 쌍의 제1 및 제2 전극과,
    동일 기판 상에서 상기 제1 및 제2 주사선과 상기 데이터선 및 상기 접지선에 의해 둘러싸인 영역 내에 상기 제1 및 제2 전극과 함께 배치되는 제1∼제4 스위칭 회로를 포함하고,
    상기 제1∼제4 스위칭 회로는 각각 직렬로 접속된 적어도 하나의 트랜지스터를 갖는 회로를 포함하고,
    상기 제1 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에접속되며,
    상기 제2 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제1 및 제2 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제1 전극에 접속되며,
    상기 제3 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제4 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며,
    상기 제3 및 제4 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제2 전극에 접속되는 면내 스위칭형 액티브 매트릭스형 액정표시장치를 구동하는 방법으로서,
    상기 데이터선에 입력된 신호의 전위 레벨이 항상 단일 극성인 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법.
  10. 제 9 항에 있어서, 적어도 하나의 제1 주사선에 펄스가 인가되는 필드에서, 모든 제2 주사선에는 펄스가 인가되지 않고, 상기 필드의 후속 필드에서는, 적어도하나의 제2 주사선에 펄스가 인가되고, 모든 제1 주사선에는 펄스가 인가되지 않는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법.
  11. 제 9 항에 있어서, 임의의 라인상의 제1 주사선에 펄스가 인가되는 필드에서, 상기 임의의 라인상의 제2 주사선에는 펄스가 인가되지 않고, 상기 임의의 라인에 인접한 2개의 라인상의 제1 주사선에는 펄스가 인가되지 않고, 상기 임의의 라인에 인접한 2개의 라인상의 양측 제2 주사선에는 펄스가 인가되는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치의 구동방법.
  12. 서로 교차하지 않는 제1 및 제2 주사선과,
    상기 제1 및 제2 주사선과 교차하는 데이터선과,
    상기 제1 및 제2 주사선과 교차하지만 상기 데이터선과는 교차하지 않는 접지선과,
    액정을 사이에 보유하는 한 쌍의 제1 및 제2 전극과,
    동일 기판 상에서 상기 제1 및 제2 주사선과 상기 데이터선 및 상기 접지선에 의해 둘러싸인 영역 내에 상기 제1 및 제2 전극과 함께 배치되는 제1∼제4 스위칭 회로를 포함하고;
    상기 제1∼제4 스위칭 회로는 각각 직렬로 접속된 적어도 하나의 트랜지스터를 갖는 회로를 포함하고,
    상기 제1 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며,
    상기 제2 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제1 및 제2 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제1 전극에 접속되며,
    상기 제3 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 데이터선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제2 주사선에 접속되며,
    상기 제4 스위칭 회로에서 직렬로 접속된 트랜지스터들중 제1 트랜지스터의 소스가 상기 접지선에 접속되고, 모든 트랜지스터들의 게이트가 상기 제1 주사선에 접속되며,
    상기 제3 및 제4 스위칭 회로에서 최종 트랜지스터들의 드레인이 각각 상기 제2 전극에 접속되고,
    상기 데이터선에 단일 극성의 화상신호가 공급되는 것을 특징으로 하는 면내 스위칭형 액티브 매트릭스형 액정표시장치.
KR1019960052243A 1995-11-07 1996-11-06 액티브매트릭스형액정표시장치및그의구동방법 KR100402519B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010067330A KR100410671B1 (ko) 1995-11-07 2001-10-31 액정장치

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-313626 1995-11-07
JP31362695 1995-11-07

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020010067330A Division KR100410671B1 (ko) 1995-11-07 2001-10-31 액정장치

Publications (1)

Publication Number Publication Date
KR100402519B1 true KR100402519B1 (ko) 2004-04-13

Family

ID=18043591

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019960052243A KR100402519B1 (ko) 1995-11-07 1996-11-06 액티브매트릭스형액정표시장치및그의구동방법
KR1020010067330A KR100410671B1 (ko) 1995-11-07 2001-10-31 액정장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020010067330A KR100410671B1 (ko) 1995-11-07 2001-10-31 액정장치

Country Status (2)

Country Link
US (3) US5959599A (ko)
KR (2) KR100402519B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110017296A (ko) * 2009-08-13 2011-02-21 삼성전자주식회사 액정 표시 장치

Families Citing this family (71)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09146108A (ja) 1995-11-17 1997-06-06 Semiconductor Energy Lab Co Ltd 液晶表示装置およびその駆動方法
JP3963974B2 (ja) * 1995-12-20 2007-08-22 株式会社半導体エネルギー研究所 液晶電気光学装置
US6449024B1 (en) * 1996-01-26 2002-09-10 Semiconductor Energy Laboratory Co., Inc. Liquid crystal electro-optical device utilizing a polymer with an anisotropic refractive index
US6911962B1 (en) 1996-03-26 2005-06-28 Semiconductor Energy Laboratory Co., Ltd. Driving method of active matrix display device
JP3788649B2 (ja) * 1996-11-22 2006-06-21 株式会社半導体エネルギー研究所 液晶表示装置
JP4086925B2 (ja) * 1996-12-27 2008-05-14 株式会社半導体エネルギー研究所 アクティブマトリクスディスプレイ
US6229508B1 (en) * 1997-09-29 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
KR100338007B1 (ko) * 1997-09-30 2002-10-11 삼성전자 주식회사 액정 표시 장치 및 그의 구동 방법
JP3478717B2 (ja) * 1997-10-27 2003-12-15 キヤノン株式会社 液晶表示装置の調整方法
JP3308880B2 (ja) * 1997-11-07 2002-07-29 キヤノン株式会社 液晶表示装置と投写型液晶表示装置
KR100277182B1 (ko) * 1998-04-22 2001-01-15 김영환 액정표시소자
JP2000310969A (ja) * 1999-02-25 2000-11-07 Canon Inc 画像表示装置及び画像表示装置の駆動方法
US6531993B1 (en) 1999-03-05 2003-03-11 Semiconductor Energy Laboratory Co., Ltd. Active matrix type display device
US6690434B1 (en) 1999-03-15 2004-02-10 Semiconductor Energy Laboratory Co., Ltd. Active matrix liquid crystal display device
US6630977B1 (en) * 1999-05-20 2003-10-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with capacitor formed around contact hole
JP3461757B2 (ja) * 1999-06-15 2003-10-27 シャープ株式会社 液晶表示装置
US6563482B1 (en) 1999-07-21 2003-05-13 Semiconductor Energy Laboratory Co., Ltd. Display device
US6868154B1 (en) * 1999-08-02 2005-03-15 Robert O. Stuart System and method for providing a service to a customer via a communication link
US6885366B1 (en) * 1999-09-30 2005-04-26 Semiconductor Energy Laboratory Co., Ltd. Display device
US7071041B2 (en) * 2000-01-20 2006-07-04 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device
JP4118484B2 (ja) 2000-03-06 2008-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2001257350A (ja) 2000-03-08 2001-09-21 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP4118485B2 (ja) 2000-03-13 2008-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4700160B2 (ja) 2000-03-13 2011-06-15 株式会社半導体エネルギー研究所 半導体装置
JP4683688B2 (ja) 2000-03-16 2011-05-18 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
JP3747768B2 (ja) * 2000-03-17 2006-02-22 株式会社日立製作所 液晶表示装置
JP4393662B2 (ja) 2000-03-17 2010-01-06 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
JP4785229B2 (ja) * 2000-05-09 2011-10-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
TW536827B (en) * 2000-07-14 2003-06-11 Semiconductor Energy Lab Semiconductor display apparatus and driving method of semiconductor display apparatus
JP3506235B2 (ja) * 2000-08-18 2004-03-15 シャープ株式会社 液晶表示装置の駆動装置および駆動方法
JP3736399B2 (ja) 2000-09-20 2006-01-18 セイコーエプソン株式会社 アクティブマトリクス型表示装置の駆動回路及び電子機器及び電気光学装置の駆動方法及び電気光学装置
EP1600930B1 (en) * 2000-10-04 2008-12-17 Panasonic Corporation Display driving method
JP3520417B2 (ja) * 2000-12-14 2004-04-19 セイコーエプソン株式会社 電気光学パネルおよび電子機器
JP3750537B2 (ja) * 2001-02-27 2006-03-01 セイコーエプソン株式会社 液晶デバイスおよび画像表示装置
US7071037B2 (en) * 2001-03-06 2006-07-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP3879463B2 (ja) * 2001-09-19 2007-02-14 株式会社日立製作所 液晶表示パネル,液晶表示装置、及び液晶テレビ
CN100410786C (zh) * 2001-10-03 2008-08-13 夏普株式会社 有源矩阵型显示装置及其数据线切换电路、开关部驱动电路、扫描线驱动电路
JP4031291B2 (ja) * 2001-11-14 2008-01-09 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP3613246B2 (ja) * 2002-02-08 2005-01-26 セイコーエプソン株式会社 表示装置、その駆動方法及び電子機器
KR100959775B1 (ko) * 2003-09-25 2010-05-27 삼성전자주식회사 스캔 드라이버와, 이를 갖는 평판표시장치 및 이의 구동방법
US7633470B2 (en) 2003-09-29 2009-12-15 Michael Gillis Kane Driver circuit, as for an OLED display
US7310077B2 (en) * 2003-09-29 2007-12-18 Michael Gillis Kane Pixel circuit for an active matrix organic light-emitting diode display
US20050175559A1 (en) * 2004-02-10 2005-08-11 Pcr Technology Holdings, Lc Method and preparation for reducing skin hyperpigmentation
KR101006450B1 (ko) * 2004-08-03 2011-01-06 삼성전자주식회사 액정 표시 장치
KR100731267B1 (ko) * 2004-11-10 2007-06-21 삼성에스디아이 주식회사 액정 표시 장치 및 그 구동방법
CN100351893C (zh) * 2005-01-06 2007-11-28 友达光电股份有限公司 双单边扫描驱动的液晶显示器及其驱动方法
KR20060112155A (ko) * 2005-04-26 2006-10-31 삼성전자주식회사 표시 패널과, 이를 구비한 표시 장치 및 이의 구동 방법
US7345665B2 (en) * 2005-08-09 2008-03-18 Sin-Min Chang Method and apparatus for stereoscopic display employing a transmissive active-matrix liquid crystal pixel array
TWI312639B (en) * 2005-08-09 2009-07-21 Chang Sin Mi Method and apparatus for stereoscopic display employing an array of pixels each employing an organic light emitting diode
US7307609B2 (en) * 2005-08-09 2007-12-11 Sin-Min Chang Method and apparatus for stereoscopic display employing a reflective active-matrix liquid crystal pixel array
US7345664B2 (en) 2005-08-09 2008-03-18 Sin-Min Chang Method and apparatus for stereoscopic display employing a reflective active-matrix liquid crystal pixel array
US7348952B2 (en) * 2005-08-09 2008-03-25 Sin-Min Chang Method and apparatus for stereoscopic display employing a transmissive active-matrix liquid crystal pixel array
US7345659B2 (en) * 2005-08-09 2008-03-18 Sin-Min Chang Method and apparatus for stereoscopic display employing an array of pixels each employing an organic light emitting diode
US7400308B2 (en) * 2005-08-09 2008-07-15 Sin-Min Chang Method and apparatus for stereoscopic display employing an array of pixels each employing an organic light emitting diode
TWI449009B (zh) * 2005-12-02 2014-08-11 Semiconductor Energy Lab 顯示裝置和使用該顯示裝置的電子裝置
KR100801139B1 (ko) 2005-12-08 2008-02-05 한국전자통신연구원 전계 방출 픽셀 및 전계 방출 디스플레이
TW200746022A (en) * 2006-04-19 2007-12-16 Ignis Innovation Inc Stable driving scheme for active matrix displays
US20070273629A1 (en) * 2006-05-23 2007-11-29 Bily Wang Display drive circuit and drive method for the same
KR101252854B1 (ko) * 2006-06-29 2013-04-09 엘지디스플레이 주식회사 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
KR20080006362A (ko) * 2006-07-12 2008-01-16 삼성전자주식회사 표시 장치의 구동 방법
KR101319357B1 (ko) * 2006-11-30 2013-10-16 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
JP2008241832A (ja) * 2007-03-26 2008-10-09 Seiko Epson Corp 液晶装置、画素回路、アクティブマトリクス基板、および電子機器
US20090267885A1 (en) * 2008-04-25 2009-10-29 Himax Display, Inc. Pixel circuitry and driving method thereof
WO2011089843A1 (en) 2010-01-20 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device
CN102714023B (zh) * 2010-01-20 2016-05-04 株式会社半导体能源研究所 液晶显示设备的驱动方法
US20110279427A1 (en) * 2010-05-14 2011-11-17 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic appliance
JP5766012B2 (ja) 2010-05-21 2015-08-19 株式会社半導体エネルギー研究所 液晶表示装置
JP5775357B2 (ja) * 2010-05-21 2015-09-09 株式会社半導体エネルギー研究所 液晶表示装置
JP5579842B2 (ja) 2010-06-02 2014-08-27 シャープ株式会社 液晶表示装置および表示欠陥修正方法
KR101562214B1 (ko) * 2014-05-08 2015-10-23 주식회사 라온텍 액정 표시 장치의 구동 회로
DE102022209652A1 (de) 2022-09-14 2024-03-14 Thyssenkrupp Ag Signaturmanagementsystem

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01314293A (ja) * 1988-06-15 1989-12-19 Ando Electric Co Ltd 蛍光表示管の陰極加熱回路
JPH0414090A (ja) * 1990-05-07 1992-01-20 Fujitsu Ltd アクティブマトリクス型表示装置
KR920022887A (ko) * 1991-05-21 1992-12-19 순페이 야마자끼 디지탈 화상표시 방법
JPH06202073A (ja) * 1992-12-28 1994-07-22 Hitachi Ltd アクティブマトリクス型液晶表示装置
JPH07253764A (ja) * 1994-03-15 1995-10-03 Sharp Corp 液晶表示装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3019832C2 (de) * 1979-05-28 1986-10-16 Kabushiki Kaisha Suwa Seikosha, Shinjuku, Tokio/Tokyo Treiberschaltung für eine Flüssigkristallanzeigematrix
JPS5691277A (en) 1979-12-25 1981-07-24 Citizen Watch Co Ltd Liquiddcrystal display panel
DE3685821T2 (de) * 1985-10-16 1993-02-11 Sanyo Electric Co Anzeigeanordnung mit fluessigkristall.
FI74871B (fi) 1986-06-26 1987-12-31 Sinisalo Sport Oy Skyddsklaede.
US4822142A (en) * 1986-12-23 1989-04-18 Hosiden Electronics Co. Ltd. Planar display device
DE3851557T2 (de) * 1987-03-18 1995-01-26 Matsushita Electric Ind Co Ltd Videoprojektor.
JPS6437585A (en) * 1987-08-04 1989-02-08 Nippon Telegraph & Telephone Active matrix type display device
JPH01161316A (ja) * 1987-12-18 1989-06-26 Sharp Corp 液晶表示装置の検査方法
KR940005240B1 (ko) * 1990-05-07 1994-06-15 후지스 가부시끼가이샤 고성능 엑티브 매트릭스(active matrix)형 표시장치
FR2669759A1 (fr) * 1990-11-23 1992-05-29 Thomson Lcd Ecran plat a matrice active.
JPH0572999A (ja) * 1991-09-17 1993-03-26 Hitachi Ltd 液晶表示装置及びその駆動方法
US5648793A (en) * 1992-01-08 1997-07-15 Industrial Technology Research Institute Driving system for active matrix liquid crystal display
JPH05273522A (ja) * 1992-01-08 1993-10-22 Matsushita Electric Ind Co Ltd 表示デバイスおよびそれを用いた表示装置
JP2940354B2 (ja) 1992-09-18 1999-08-25 株式会社日立製作所 液晶表示装置
EP0916992B1 (en) 1992-09-18 2003-11-26 Hitachi, Ltd. A liquid crystal display device
GB9223697D0 (en) * 1992-11-12 1992-12-23 Philips Electronics Uk Ltd Active matrix display devices
RU2066074C1 (ru) * 1992-12-30 1996-08-27 Малое научно-производственное предприятие "ЭЛО" Активная отображающая матрица для жидкокристаллических экранов
JPH06214244A (ja) 1993-01-14 1994-08-05 Hitachi Ltd アクティブマトリクス型液晶表示装置
JPH0772491A (ja) 1993-07-02 1995-03-17 Hitachi Ltd 単純マトリクス型液晶表示装置
JP2701698B2 (ja) 1993-07-20 1998-01-21 株式会社日立製作所 液晶表示装置
JPH0743716A (ja) 1993-07-28 1995-02-14 Hitachi Ltd 液晶表示装置の製造方法
JPH0743744A (ja) 1993-07-30 1995-02-14 Hitachi Ltd 液晶表示装置およびその製造方法
JPH07120791A (ja) 1993-10-28 1995-05-12 Hitachi Ltd アクティブマトリクス型液晶表示装置
JP3294689B2 (ja) 1993-11-09 2002-06-24 株式会社日立製作所 液晶表示装置
US5701166A (en) * 1994-09-26 1997-12-23 Lg Electronics Inc. Active matrix liquid crystal display having first and second display electrodes capacitively couple to second and first data buses, respectively
KR100219116B1 (ko) * 1996-03-30 1999-09-01 구자홍 티에프티 엘시디 디스플레이의 구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01314293A (ja) * 1988-06-15 1989-12-19 Ando Electric Co Ltd 蛍光表示管の陰極加熱回路
JPH0414090A (ja) * 1990-05-07 1992-01-20 Fujitsu Ltd アクティブマトリクス型表示装置
KR920022887A (ko) * 1991-05-21 1992-12-19 순페이 야마자끼 디지탈 화상표시 방법
JPH06202073A (ja) * 1992-12-28 1994-07-22 Hitachi Ltd アクティブマトリクス型液晶表示装置
JPH07253764A (ja) * 1994-03-15 1995-10-03 Sharp Corp 液晶表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110017296A (ko) * 2009-08-13 2011-02-21 삼성전자주식회사 액정 표시 장치
KR101725341B1 (ko) 2009-08-13 2017-04-11 삼성디스플레이 주식회사 액정 표시 장치

Also Published As

Publication number Publication date
US20010015710A1 (en) 2001-08-23
US6456269B2 (en) 2002-09-24
US5959599A (en) 1999-09-28
US6243064B1 (en) 2001-06-05
KR100410671B1 (ko) 2003-12-18

Similar Documents

Publication Publication Date Title
KR100402519B1 (ko) 액티브매트릭스형액정표시장치및그의구동방법
KR100297664B1 (ko) 액티브 매트릭스형 표시장치의 구동방법
KR100635191B1 (ko) 액정표시장치
US6211851B1 (en) Method and apparatus for eliminating crosstalk in active matrix liquid crystal displays
US6707441B1 (en) Active matrix type liquid crystal display device, and substrate for the same
KR100268817B1 (ko) 액티브매트릭스형액정표시장치
US7336249B2 (en) Driving method of active matrix display device
JP4420620B2 (ja) 画像表示装置
US6873378B2 (en) Liquid crystal display panel
KR20020052137A (ko) 액정표시장치
US6225968B1 (en) Method and system for addressing LCD including diodes
US5952854A (en) Sampling circuit and image display device
JP3638737B2 (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
KR20050018749A (ko) 디스플레이 및 디스플레이 구동 방법
KR100220435B1 (ko) 액티브 매트릭스 액정 디스플레이의 구동방법 및 그 방법에 적합한 액정 디스플레이
JP4957169B2 (ja) 電気光学装置、走査線駆動回路および電子機器
KR100464206B1 (ko) 2-도트인버젼방식 액정표시소자
JPH1074062A (ja) 双方向シフトレジスタ及び液晶表示装置
JPH1031464A (ja) アクティブマトリクス型表示装置の駆動方法
US6683593B2 (en) Liquid crystal display
JP3433022B2 (ja) 液晶表示装置
KR19990074538A (ko) 액정 표시 장치 및 그의 구동 방법
JP3433023B2 (ja) 液晶表示装置
WO2012073467A1 (ja) 液晶表示装置
EP0907159B1 (en) Active matrix liquid crystal display panel and method of driving the same

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130924

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140923

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20150918

Year of fee payment: 13

EXPY Expiration of term