JP3788649B2 - 液晶表示装置 - Google Patents
液晶表示装置 Download PDFInfo
- Publication number
- JP3788649B2 JP3788649B2 JP32798096A JP32798096A JP3788649B2 JP 3788649 B2 JP3788649 B2 JP 3788649B2 JP 32798096 A JP32798096 A JP 32798096A JP 32798096 A JP32798096 A JP 32798096A JP 3788649 B2 JP3788649 B2 JP 3788649B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- liquid crystal
- pair
- substrates
- pixel electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134363—Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
- G02F1/136295—Materials; Compositions; Manufacture processes
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
- Thin Film Transistor (AREA)
Description
【発明の属する技術分野】
本明細書で開示する発明は、ガラスや石英等の絶縁基板に設けられた結晶性珪素膜を用いた絶縁ゲイト構造を有する半導体装置、例えば、薄膜トランジスタ(TFT)や薄膜ダイオ─ド(TFD)、またはそれらを応用した薄膜集積回路、特にパッシブマトリクス型液晶表示装置用薄膜集積回路やアクティブマトリクス型液晶表示装置用薄膜集積回路、及びその作製方法に関するものである。
【0002】
【従来の技術】
近年、ガラスや石英等の絶縁基板に薄膜トランジスタをマトリクス状に形成し、このTFTをスイッチング素子として用いるアクティブマトリクス型の液晶表示装置の研究が盛んにされている。
【0003】
また、アクティブマトリクス回路(画素回路や画素マトリクス回路とも呼ばれる)と周辺駆動回路(ドライバ─回路とも呼ばれる)とを同一絶縁基板上に集積化したアクティブマトリクス型の液晶表示装置が注目されている。この構成は、周辺駆動回路一体型と呼ばれている。
【0004】
従来のアクティブマトリクス型液晶表示装置では、2枚の基板上に液晶層を駆動する電極等を形成し対向させた透明電極を用いていた。この2枚の基板間に液晶を封入し、液晶に印加する電界の方向を基板面にほぼ垂直な方向とする。そして、さらにその電界強度を変化させることで、一般的に棒状の形状を有する液晶分子の配向方向を、基板と平行、あるいは基板に垂直と変化させることで実現していた。一般的にこの場合、液晶材料の示す特徴の一つである光学異方性を利用して光を変調させるため、前記装置には偏向板を配置し、入射光を直線偏光となるようにしていた。
【0005】
しかし、このような動作方法をとる液晶電気光学装置は、表示面に対して垂直な方向から見たときは正常な表示状態でも、斜めから見ると表示が暗く、不鮮明になり、さらにカラ─表示であれば変色してしまう現象が見られた。
【0006】
このような問題を解決するため、液晶層に印加する電界の方向を基板面に平行な方向とする方法(IPSモ─ド)がある。
このような電気光学装置では、液晶分子長軸を基板に平行な状態を維持したままスイッチングするため、視野角による液晶の光学特性の変化が少ない。
このため、視野角による光漏れ、コントラストの低下等が、従来のTN、STN方式に比べ小さい。
【0007】
このIPSモ─ドの電極構成として、図17に示した様な一枚の基板上に櫛歯状電極を形成した方法が知られている。
しかし、前記櫛歯状電極を用いた場合、画素素子において、配線パタ─ンが微細化かつ複雑化し、生産性が悪いという問題点があった。
また、電極形状が複雑なので、液晶層にかかる電界も複雑なものとなっていた。
さらに、櫛歯状電極とすることによって光が遮られ、光が透過できる有効面積(開口率)が著しく低下し、暗いディスプレイしか実現できず、実用化は不可能であった。
【0008】
【発明が解決しようとする課題】
本発明は上記問題を解決するものであって、その目的とするところは、透明電極がなくとも高コンラストで、工程が簡易で量産可能な、且つ、開口率が大きく明るい周辺駆動回路一体型の液晶表示装置及びその製造方法を提供することにある。
【0009】
【課題を解決するための手段】
前記課題を解決し、上記目的を達成するために本発明では以下のような手段を用いる。
【0010】
本発明の第1は図1にその具体的な構成の一例を示すように
少なくとも一方が透明な一対の基板と、
前記一対の基板間に、液晶層が挟持され、
一方の基板上には、複数の画素がマトリクス状に配置され、
画素電極108とコモン電極110、111は同じ層内に存在し、
前記コモン電極とコモン線103、104は、絶縁層をはさみ、互いに違う層に存在し、コンタクトにより接続され、
前記画素電極と前記コモン電極との間に、基板面に概略平行に電界を印加し、液晶分子の配向状態を制御して、光を変調し得る構造を備えていることを特徴とする液晶表示装置である。
【0011】
上記構成において、各々の画素に薄膜トランジスタを有するアクティブマトリクス型液晶表示装置であって、前記薄膜トランジスタは、画素電極108と、走査線に接続されたゲイト線102、105と、信号線に接続されたソ─ス線106、107を有することを特徴とする液晶表示装置である。
【0012】
上記構成において、パッシブ駆動するパッシブマトリクス型液晶表示装置である。
【0013】
上記構成におけるコモン電極110、111と画素電極108は、平行であり、図2に示すように同じ層内にあり、且つ同一材料、同一工程で作られることを特徴とする液晶表示装置である。
【0014】
上記のコモン電極と画素電極は、アルミニウムまたはアルミニウムを主成分とする金属、または、Siもしくは、Tiとアルミニウムとの積層から成ることを特徴とする液晶表示装置である。
【0015】
また、上記のコモン線103、104とゲイト線102、105は、図2に示すように同じ層内で、且つ同一材料、同一工程で作られることを特徴とする液晶表示装置である。
【0016】
本願発明の第2は、図3にその具体的な構成の一例を示すように、
少なくとも一方が透明な一対の基板と、
前記一対の基板間に、液晶層が挟持され、
一方の基板上には、複数の画素がマトリクス状に配置され、
前記画素電極108とコモン電極110、111は同じ層内に存在し、
前記コモン電極とコモン線は、絶縁層をはさみ、互いに違う層に存在し、コンタクトにより接続され、
その上に、平坦化膜230を有し、
前記画素電極と前記コモン電極との間に、基板面に概略平行に電界を印加し、液晶分子の配向状態を制御して、光を変調し得る構造を備えていることを特徴とする液晶表示装置である。
【0017】
上記構成におけるコモン電極及び画素電極上の平坦化膜230は、ポリイミド等からなる有機物、窒化珪素または酸化珪素等からなる無機物を用いた膜、もしくはそれらの積層膜を用いる液晶表示装置である。
【0018】
また、本発明において図1に具体的な構成を示すように、
少なくとも一方が透明な一対の基板と、
前記一対の基板間に、液晶層が挟持され、
一方の基板上には、複数の画素がマトリクス状に形成され、
一画素内で、1つの前記画素電極108が、一対のコモン電極110、111に挟まれて形成され、
前記画素電極と前記コモン電極との間に、基板面に概略平行に電界を印加し、液晶分子の配向状態を制御して、光を変調し得る構造を備えていることを特徴とする液晶表示装置である。
【0019】
本発明の第3は、図4〜8にその具体的な構成の一例を示すように、
絶縁表面201を有する基板上に結晶性半導体層101を形成する工程と、
前記結晶性半導体層上にゲイト絶縁膜205を形成する工程と、
前記ゲイト絶縁膜上に第1の導電膜210を形成する工程と、
前記第1の導電膜をゲイト線102、105と、コモン線103、104に形成する工程と、
前記結晶性半導体層にド─ピングを行う工程と、
全面に第1の層間膜206を形成する工程と、
コンタクトホ─ルを形成する工程と、
前記第1の層間膜上に第2の導電膜を形成する工程と、
前記第2の導電膜を画素電極108と、コモン電極110、111と、ソ─ス線106、107に形成する工程と、を有する液晶表示装置の作製を特徴としている。
【0020】
ここでいう結晶性半導体層とは、単結晶シリコン膜や、アモルファスと結晶が混在している多結晶シリコン膜や、結晶構造と認められるものが、わずかに含まれたアモルファス主体の多結晶シリコン膜等のような少なくとも結晶性を有するシリコン膜を指している。
【0021】
図3で示した構成を得るために、
絶縁表面201を有する基板上に結晶性半導体層101を形成する工程と、
前記結晶性半導体層上にゲイト絶縁膜205を形成する工程と、
前記ゲイト絶縁膜上に第1の導電膜210を形成する工程と、
前記第1の導電膜をゲイト線105と、コモン線103、104に形成する工程と、
前記結晶性半導体層にド─ピングを行う工程と、
全面に第1の層間膜206を形成する工程と、
コンタクトホ─ルを形成する工程と、
前記第1の層間膜上に第2の導電膜を形成する工程と、
前記第2の導電膜を画素電極108と、コモン電極110、111と、ソ─ス線106、107に形成する工程と、前記画素電極と前記コモン電極と前記ソ─ス線及び基板全面上に、平坦化膜230を形成する工程と、
を有する液晶表示装置の作製を特徴としている。
【0022】
絶縁表面を有する基板上に結晶性半導体層を形成する工程と、
前記結晶性半導体層上にゲイト絶縁膜を形成する工程と、
前記ゲイト絶縁膜上に第1の導電膜を形成する工程と、
前記第1の導電膜をゲイト線と、コモン線に形成する工程と、
前記結晶性半導体層にド─ピングを行う工程と、
全面に第1の層間膜を形成する工程と、
コンタクトホ─ルを形成する工程と、
前記第1の層間膜上に第2の導電膜を形成する工程と、
前記第2の導電膜を画素電極と、コモン電極と、ソ─ス線に形成する工程と、を有し、且つ、5枚以下のマスクにより作製される液晶表示装置の作製を特徴としている。
【0023】
上記構成におけるコモン電極上の平坦化膜230は、ポリイミド等からなる有機物、または窒化珪素からなる無機物を用いた膜、もしくはそれらの積層膜を用いる液晶表示装置の作製を特徴としている。
【0024】
絶縁表面を有する基板上に結晶性半導体層を形成する工程と、
前記結晶性半導体層上にゲイト絶縁膜を形成する工程と、
前記ゲイト絶縁膜上に第1の導電膜を形成する工程と、
前記第1の導電膜をゲイト線と、コモン線に形成する工程と、
前記第1の導電膜を酸化させる工程と、
前記結晶性半導体層に第1次不純物ド─ピングを行う工程と、
導電酸化膜を除去する工程と、
前記導電酸化膜を除去する工程の後に、第1次不純物ド─ピングよりも低濃度の第2次不純物ド─ピングを行う工程と、
全面に第1の層間膜を形成する工程と、
コンタクトホ─ルを形成する工程と、
前記第1の層間膜上に第2の導電膜を形成する工程と、
前記第2の導電膜を画素電極と、コモン電極と、ソ─ス線に形成する工程と、を有し、且つ、5枚以下のマスクにより作製される液晶表示装置の作製を特徴としている。
【0025】
上記構成において、第2の導電膜を画素電極と、コモン電極と、ソ─ス線を形成する工程後、基板全面に平坦化膜を形成する工程と、
を有し、且つ、全工程を5枚以下のマスクで作製する液晶表示装置の作製を特徴としている。
【0026】
本発明の第4は、図9にその具体的な構成の一例を示すように、
外部装置との配線接続端子900は、少なくとも2つ以上の配線の積み重ねで形成された配線の積層からなることを特徴とする液晶表示装置である。
【0027】
図10(b)に示したように、
外部装置との配線接続端子900は、絶縁基板上に形成された珪素膜101の上に、少なくとも2つ以上の配線の積み重ねで形成された配線の積層からなることを特徴とする液晶表示装置である。
【0028】
上記構成における配線の積層は、同一材料により形成し、同一工程によって形成することを特徴とする液晶表示装置である。
【0029】
上記構成における配線接続端子900は、アルミニウムまたはアルミニウムを主成分とする金属、または、導電性を有する無機化合物、または、Siもしくは、Tiとアルミニウムとの積層から成ることを特徴とする液晶表示装置である。
【0030】
図10(b)に示したように、
絶縁表面を有する基板201上に第1の導電膜210を形成する工程と、
前記第1の導電膜を第1配線端子211の形状にする工程と、
前記第1の導電膜上に第2の導電膜220を形成する工程と、
前記第2の導電膜を第2配線端子221の形状にする工程と、
基板全面に層間絶縁膜230を形成する工程と、
基板表面の前記層間絶縁膜を削り、前記第2配線端子の上部表面を露出させ、外部装置との配線接続端子900を形成する工程と、
を有する液晶表示装置の作製を特徴としている。
【0031】
絶縁表面を有する基板201上に半導体層101を形成する工程と、
前記半導体層上に第1の導電膜210を形成する工程と、
前記第1の導電膜を第1配線端子211の形状にする工程と、
前記第1の導電膜上に第2の導電膜を形成する工程と、
前記第2の導電膜を第2配線端子221の形状にする工程と、
基板全面に層間絶縁膜230を形成する工程と、
基板表面の前記層間絶縁膜を削り、前記第2配線端子の上部表面を露出させ、外部装置との配線接続端子900を形成する工程と、
を有する液晶表示装置の作製方法。
【0032】
本発明の第5は、図12にその具体的な構成の一例を示すように、
少なくとも一方が透明な一対の基板と、
前記一対の基板間に、液晶層が挟持され、
第1配線と第2配線は、絶縁層をはさみ、互いに違う層に存在し、
並列して隣合う前記第1配線の間に存在する領域を遮光する前記第2配線と、
並列して隣合う前記第2配線の間に存在する領域を遮光する前記第1配線と、
前記第1配線と前記第2配線によって囲まれた画素表示領域は、光を変調し得ることを特徴とする液晶表示装置である。
【0033】
少なくとも一方が透明な一対の基板と、
前記一対の基板間に、液晶層が挟持され、
一画素内で、1つの前記画素電極1208が、一対のコモン電極1210、1211に挟まれて形成され、ソ─ス線1206、1207と隣合う前記コモン電極との間に存在する領域を遮光するコモン線1203と、
ゲイト線1205と隣合う前記コモン線1203との間に存在する領域を遮光する画素電極1208と、を有することを特徴とする液晶表示装置である。
【0034】
上記構成において第一配線であるコモン線1203とゲ─ト線1205の両方と第二配線である画素電極間で保持容量を形成することを特徴とする液晶表示装置である。
【0035】
図16に示すように、対向基板は、一対の基板を重ね合わせた時に生じる配線の隙間を十分に埋める、コモン電極1210よりも小さなブラックマトリックス1600を複数有することを特徴とする液晶表示装置である。
【0036】
図4〜8を用いて本発明の作製工程を示す。
絶縁表面を有する基板上に、非晶質珪素薄膜101を形成し〔図4(a)〕、それを所望の大きさにフォトリソグラフィ─法を用いてアイランドに、▲1▼パタ─ニングを行い〔図4(b)〕、その上にゲイト絶縁膜205を成膜する。〔図4(c)〕
この状態での上面図を図5に示す。
【0037】
前記ゲイト絶縁膜の上に、第1の導電膜210を形成する。〔図6(d)〕
この第1の導電膜の材料としてはCr、Al、Ta、Tiを使用することが可能である。また、それらの膜を組み合わせた多層膜を形成してもよい。
【0038】
次に、フォトリソグラフィ─法を用いて、▲2▼パタ─ニングを行い、走査線と、走査線に接続されたゲイト線102、105と、コモン線103、104を形成する。〔図6(e)〕
この状態での上面図を図7に示す。
【0039】
そして、ゲイト電極をマスクとして、ゲイト絶縁膜205をエッチングする。
【0040】
その後、Pイオンを公知のイオンド─プ法によって、半導体層に注入する。
引き続き、Nチャネル型TFTを▲3▼レジストマスクで覆い、Bイオンの注入を行った後、レ─ザ─アニ─ルを行う。〔図6(f)〕
この時、公知のイオンド─プ法によって、LDD構造を形成してもよい。かくすると、トランジスタの特性をより安定なものとすることができる。
【0041】
次に、第1の層間絶縁膜206を形成する。〔図8(g)〕この層間絶縁膜は、コモン線とコモン電極とを分離し、コンタクトのみで接続させる。こうすることで、櫛歯電極で生じていた電界の乱れを防ぐ。図17で示した従来の櫛歯電極では、液晶層に電界をかけた時、直接関係のない余計な配線(例えば櫛歯の歯でない箇所のコモン線やソ─ス線)による電界の乱れが生じていた。
さらに、その上にポリイミド膜等の平坦化膜を形成すると、後の工程で形成される画素電極の端部とコモン電極の端部を基板から同じ距離位置にすることができる。
【0042】
また、各層間絶縁膜としては、ポリイミド等からなる有機物、または窒化珪素からなる無機物を用いた膜、もしくはそれらの積層膜を用いることが可能である。
【0043】
その後、フォトリソグラフィ─法を用いて、▲4▼パタ─ニングを行い〔図8(h)〕、その上に公知のスパッタ法により第2の導電膜220を形成する。
そして再びフォトリソグラフィ─法を用いて、▲5▼パタ─ニングを行い、画素電極108、コモン電極、ソ─ス線106を形成して、図8(i)の状態になる。
この状態での上面図が図1である。
図1は、配線が重なって見えない箇所が、分かるよう故意に示した図であり、また、同一材料、同一工程で形成される箇所は、同じ斜線模様で塗りつぶして示した図である。
【0044】
こうして、CMOS構造を▲1▼、▲2▼、▲3▼、▲4▼、▲5▼、の5枚のマスクによって作製できた。
このように、層間絶縁膜または、平坦化膜との積層膜を形成し、コモン電極の端部と画素電極の端部の基板からの距離的位置を概略同一にすることで、コモン電極の真横に絶縁膜を挟んで画素電極を形成する。
かくすると、液晶層に電界を真横にかけることができ、表示特性が向上する。
【0045】
上記作製工程と同時進行的に、図9(a)で示した外部装置の配線接続端子900を▲1▼、▲2▼、▲3▼、▲4▼、▲5▼、での5枚のマスクによって作製する。
この配線接続端子の断面図を図9(b)で示す。
従来、配線接続端子を作製するためには、マスクを使用する工程を追加しなければならなかった。
【0046】
まず、上記作製工程と同様に、絶縁表面を有する基板上に、結晶性半導体薄膜を形成し、それを所望の大きさにフォトリソグラフィ─法を用いて配線接続端子の形状をしたアイランドに、▲1▼パタ─ニングを行う。
しかし、この工程は、高さを調整するだけであるので、配線接続端子を作製する上では、なくてもよい。
【0047】
次に、その上にゲイト絶縁膜205を成膜する。
【0048】
前記ゲイト絶縁膜の上に、第1の導電膜210を形成する。
この第1の導電膜の材料としてはCr、Al、Ta、Tiを使用することが可能である。また、それらの膜を組み合わせた多層膜を形成してもよい。
【0049】
次に、フォトリソグラフィ─法を用いて、▲2▼パタ─ニングを行い、第1配線端子211を形成する。
【0050】
そして、ゲイト絶縁膜205をエッチングし、、第1の層間絶縁膜206を形成する。
【0051】
その後、フォトリソグラフィ─法を用いて、▲4▼パタ─ニングを行い、第1配線端子211上の第1の層間絶縁膜を除去し、その上に公知のスパッタ法により第2の導電膜220を形成する。
そして再びフォトリソグラフィ─法を用いて、▲5▼パタ─ニングを行い、第2配線端子221を形成する。
【0052】
その後、第2層間絶縁膜230を形成する場合には、第2配線端子221の表面が覆われてしまう。〔図10(a)〕そこで、O2 アッシングを行い、表面を削り取り、第2配線端子の表面及び第2配線の表面をむき出しにする。〔図10(b)〕こうして、外部装置の配線接続端子900も(▲1▼)、▲2▼、▲3▼、▲4▼、▲5▼、の4〜5枚のマスクによって作製できる。
【0053】
上記作製工程により、外部装置の配線接続端子備えた、周辺駆動回路一体型の液晶表示装置を5枚以下のマスクで作製することが可能となった。
【0054】
また、以下で示すような電極構成としてもよい。
【0055】
例えば、画素電極とコモン電極の配置は、図11のように、一つの画素中に複数設けられた一対のコモン電極の間に画素電極を設けた構成としても良い。かくすれば、より開口率が向上する。
【0056】
また、図12のような画素電極1208の形状にして、コモン線1203とゲイト線1205の両方と保持容量を形成するような構成にしてもよい。
さらに、図14のように、コモン線1203を設計すると、さらなる保持容量が形成される。
図12の電極構成での画素部の等価回路を図15に示す。
【0057】
そして、同時に、画素電極や、コモン線の形状を上記のように変えることは、液晶表示装置を駆動させて画像表示を行う際、可視光が配線と配線との隙間を透過する光漏れを防ぐ効果を合わせもつ。
【0058】
このように形成されたCMOS構造の上に、ポリイミドよりなる配向膜を形成した。配向膜としてはポリイミドを公知のスピンコート法もしくはDIP法などにより形成した。
【0059】
次に配向膜表面をラビングした。
ラビング方向については使用する液晶材料により異なる。誘電率異方性が正の材料の場合、電界方向に非平行であって、電界方向に45゜またはそれより電界方向に近い角度をなす方向とする。さらにまた、誘電率異方性が負の材料の場合、電界に非垂直であって、電界に垂直な方向に45°またはそれより電界に垂直な方向に近い角度をなす方向とする。また第二の基板側のラビング処理は、第一の基板のラビング方向に平行、もしくは反平行をなすようになされる。
【0060】
このようにして形成された基板と対向の基板を重ね合わせて液晶パネルを形成した。前記一対の基板は、基板間に球状スペーサーを挟むことでパネル面内全体で均一な基板間隔となるようにした。また、前記一対の基板を接着固定するためにエポキシ系の接着剤でシールした。シールのパターンは画素領域、周辺駆動回路領域を囲むようにした。この後所定の形状に前記一対の基板を切断した後、基板間に液晶材料を注入した。
【0061】
次に偏光板を基板の外側に二枚貼り合わせた。偏光板の配置ついて、一対の偏光板をその光軸が直交するように配置し、いずれか一方の偏光板の光軸、例えば偏光板の光軸を、ラビング方向に平行にした。
【0062】
このように基板を重ね合わせた時に、液晶表示装置を駆動させて画像表示を行うに際して、可視光を透過する必要のない配線と配線との隙間上方やトランジスタ上方には遮光性を有するブラックマトリクス(BM)を配置するのが一般的である。
【0063】
ブラックマトリクスとしては、チタン膜、クロム膜など遮光性を有する金属薄膜や、黒色顔料を分散させた樹脂材料を用いることができる。
【0064】
従来、ブラックマトリクス(BM)を形成する時には、大きめの位置合わせマ─ジンをとってブラックマトリクスを形成していたが、そうすることで画素領域の開口率を下げていた。
【0065】
しかし、本発明では、図12のように、画素電極や、コモン線の形状を変え、BM化して、ブラックマトリックスをなるべく画素表示領域に形成しないことで、開口率の向上を図った。
そして、配線の形状を変えるだけでは遮光できない領域である半導体層領域は、遮光性を有し、BMとして機能する材料で形成するか、もしくは、この部分のみ対向基板にBMを形成する。このブラックマトリックスは、コモン電極よりも小さいものでよく、画素表示領域には形成しない。
また、前記遮光できない領域は、配線に囲まれており、このブラックマトリックスを形成しても、開口率の低下には全く関係がない。
こうすることで、大きめの位置あわせマ─ジンをとる必要がなく、開口率の向上が図れると同時に、半導体領域を光の劣化から保護する。
【0066】
かくすることにより、5枚のマスク工程で、透明電極を設けなくても液晶配向制御し、光を変調し得る液晶表示装置を得ることができた。
また、IPSモ─ドの構造を取り入れることで、上下基板のアライメントずれがなくなり、共通電極と液晶駆動電極の間の距離精度を向上することができ、開口率が向上した。
【0067】
以下に実施例を用いて、より詳細に本発明を説明する。
【0068】
【実施例】
〔実施例1〕
図4〜8に本実施例の液晶表示装置の600℃以下での作製工程を示す。
【0069】
まず、絶縁表面を有する基板201としてコーニング社製#1737を用いてその上に下地膜(図示せず)として酸化珪素を2000Åの厚さにスパッタ法によって成膜する。石英基板などを用いる場合は、下地膜を成膜しなくともよい。
【0070】
その後、酸化珪素の下地膜上に厚さ300Å〜1000Å、本実施例では厚さ500Åの非晶質珪素膜101をシランのグロー放電を利用した平行平板式のプラズマCVD法により、成膜する。減圧CVD法を用いる場合は、ジシランを利用して450℃〜650℃、典型的には540℃にて非晶質珪素を成膜する。〔図4(a)〕
【0071】
非晶質珪素膜を形成したら、レ─ザ─光の照射または加熱処理、またはレ─ザ─光の照射と加熱処理を組み合わせた方法により、非晶質珪素膜に結晶性を持たせる。
【0072】
得られた結晶性珪素膜をフォトリソグラフィ─法によって、▲1▼パタ─ニングし、島状領域を形成した。〔図4(b)〕
【0073】
さらに、結晶性珪素膜の上に、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜及びそれらの積層膜をプラズマCVD法によって、厚さ500Å〜2000Å、本実施例では1000Åの酸化珪素膜をゲイト絶縁膜205として、全面に堆積した。プラズマCVD法としては、シランと酸素の混合気体をグロー放電させて成膜している。〔図4(c)〕
この状態の上面図を図5に示す。
本実施例では、図5で示したように、半導体層の形状は、折れ曲がった形をしている。
【0074】
その後、ゲイト絶縁膜上に、スパッタ法によって、厚さ3000Å〜10000Å、本実施例では、厚さ4000Åのアルミニウム膜を第1の導電膜210として全面に堆積した。〔図6(d)〕
【0075】
このアルミニウム成膜には、シリコンやスカンジウムなどの物質を0.1〜5重量%含有したアルミニウム合金ターゲットを使用する。本実施例ではスカンジウムを0.2重量%含有したターゲットを用いて成膜している。
【0076】
スカンジウムを含有させるのは、後の100℃以上の熱工程において、アルミニウムの異常成長により、ヒロックやウィスカ─と呼ばれる突起物が形成されることを抑制するためである。
【0077】
アルミニウム以外の材料としては、Cr、Ta、Ti等の導電性を有する金属を使用することができる。
【0078】
次に、第1の導電膜の上に形成したレジストマスクを用いて、アルミニウム膜とゲイト絶縁膜を▲2▼パタ─ニングし、レジストマスクを除去することにより、導電膜をチャネル領域を覆う領域でゲイト線102に形成する。また同時に、コモン線を形成する。〔図6(e)〕
この状態の上面図を図7に示す。
【0079】
そして、ゲイト線102をマスクとして、ゲイト絶縁膜205を除去する。
【0080】
その後、N型を付与する不純物としてP(リン)イオンを公知のイオンド─ピングにより、全面にド─ピングする。
【0081】
次に、Nチャネル型の薄膜トランジスタを覆う▲3▼レジストマスクを配置する。
【0082】
その後、B(ボロン)イオンの注入を行う。
ここで、Bイオンを注入する前においては、Pイオンが低濃度に注入された低濃度不純物領域である。従って、Bイオンの注入によって容易にその導電型が反転する。
【0083】
そして、レジストマスクを取り除き、注入された不純物の活性化と不純物イオンが注入された領域のアニ─ルを行うためにレ─ザ─光の照射を行う。
【0084】
次に、第1の層間絶縁膜として厚さ3000Å〜8000Å、本実施例ではプラズマCVD法によって、厚さ5000Åの窒化珪素膜206を形成する。〔図8(g)〕これは、酸化珪素膜あるいは酸化珪素膜と窒化珪素膜の多層膜であってもよい。また、ポリイミド等からなる有機物を用いた膜を使用してもよい。
ポリイミド膜を用いる場合、層間膜は公知のスピンコ─ティング法により、平坦化膜を形成する。
このように、平坦化することで、後の工程で形成される各々の第2金属配線を、基板に対してより概略同じ距離的位置にすることができる。
また、例えば、厚さ2500Åの窒化珪素膜形成後に、厚さ2500Åの平坦化したポリイミド膜を形成する多層膜としてもよい。
【0085】
その後、レジストマスクを層間絶縁膜上に形成する。
そして、ソ─ス領域202に対するコンタクトホ─ル、ドレイン領域203に対するコンタクトホ─ルの形成を▲4▼エッチングにより行う。〔図8(h)〕
【0086】
そして、スパッタ法によって、厚さ3000Å〜10000Å、本実施例では、厚さ4000Åのアルミニウム膜を第2の導電膜として全面に堆積した。
【0087】
このアルミニウム成膜は、第1の導電膜と同様にスカンジウムを0.2重量%含有したターゲットを用いて成膜している。
【0088】
アルミニウム以外の材料としては、Cr、Ta、Ti等の導電性を有する金属を使用することができる。
【0089】
次に、導電膜の上に形成したレジストマスクを用いて、アルミニウム膜を▲5▼パタ─ニングし、レジストマスクを除去することにより、画素電極108、コモン電極、ソ─ス線106を形成する。〔図8(i)〕
この状態の上面図を図1に示す。
この時、基板から画素電極の端部までの距離と、基板からコモン電極の端部までの距離は、概略一致している。
この後、第2層間膜として、ポリイミド等からなる平坦化膜を形成してもよい。またこの平坦化膜は保護膜の役目も果たす。
【0090】
次に、ポリイミドよりなる配向膜を形成した。配向膜としてはポリイミドを公知のスピンコート法もしくはDIP法などにより形成した。
【0091】
次に配向膜表面をラビングした。
ラビング方向については使用する液晶材料により異なる。誘電率異方性が正の材料の場合、電界方向に非平行であって、電界方向に45゜またはそれより電界方向に近い角度をなす方向とする。さらにまた、誘電率異方性が負の材料の場合、電界に非垂直であって、電界に垂直な方向に45°またはそれより電界に垂直な方向に近い角度をなす方向とする。
【0092】
次に、対向基板の作製過程についての詳細を説明する。
まず、対向基板上にブラックマトリクスを1000〜2000Åの厚さに形成する。
【0093】
このブラックマトリクスは、後にセル組みした際に、画素表示部以外の金属配線の隙間にのみ配置する。ブラックマトリクスとしては、金属薄膜や黒色顔料を含有した樹脂材料を用いる。
次に、画像をカラ─表示する必要がある場合は、カラ─フィルタ─を公知の構成で形成する。
【0094】
次に、ブラックマトリクス及びカラ─フィルタ─を覆って透光性樹脂材料でなる平坦化膜を成膜する。
【0095】
この対向の基板側のラビング処理は、第1の基板のラビング方向に平行、もしくは反平行をなすようになされる。
【0096】
このようにして形成された基板と対向の基板を重ね合わせて液晶パネルを形成した。前記一対の基板は、基板間に球状スペーサーを挟むことでパネル面内全体で均一な基板間隔となるようにした。また、前記一対の基板を接着固定するためにエポキシ系の接着剤でシールした。シールのパターンは画素領域、周辺駆動回路領域を囲むようにした。この後所定の形状に前記一対の基板を切断した後、基板間に液晶材料を注入した。
【0097】
最後に偏光板を基板の外側に二枚貼り合わせて、液晶表示装置を完成する。
【0098】
〔実施例2〕
本実施例に示す構成においては、実施例1と比較して、電極パタ─ンが異なる。
【0099】
まず、絶縁表面を有する基板上に下地膜(図示せず)と非晶質珪素膜を実施例1と同様な方法により、成膜する。
【0100】
非晶質珪素膜を形成したら、実施例1と同様に、非晶質珪素膜に結晶性を持たせる。
【0101】
得られた結晶性珪素膜を実施例1と同様な方法で、島状領域を形成する。この結晶性珪素膜1101の形状は、図11で示した通りである。
【0102】
さらに、結晶性珪素膜の上に、ゲ─ト絶縁膜を実施例と同様な方法で、全面に堆積する。
【0103】
その後、ゲイト絶縁膜上に、アルミニウム膜を実施例1と同様な方法で、第1の導電膜として全面に堆積する。
【0104】
次に、第1の導電膜の上に形成したレジストマスクを用いて、アルミニウム膜とゲイト絶縁膜をパタ─ニングし、レジストマスクを除去することにより、導電膜をチャネル領域を覆う領域でゲイト線に形成する。また同時に、コモン線と線幅6μmのソ─ス線を形成する。
【0105】
そして、ゲイト絶縁膜を除去する。
【0106】
その後、実施例1と同様な方法で、N型を付与する不純物としてP(リン)イオンを公知のイオンド─ピングにより、全面にド─ピングする。
【0107】
次に、Nチャネル型の薄膜トランジスタを覆うレジストマスクを配置する。
【0108】
その後、実施例1と同様な方法で、B(ボロン)イオンの注入を行う。
そして、レ─ザ─アニ─ルを行う。
【0109】
次に、実施例1と同様な方法で、層間絶縁膜を形成する。また、この層間膜上には公知のスピンコ─ティング法による平坦化膜を積層してもよい。
【0110】
その後、レジストマスクをポリイミド膜上に形成する。
そして、ソ─ス領域に対するコンタクトホ─ル、ドレイン領域に対するコンタクトホ─ルの形成をエッチングにより行う。
【0111】
そして、実施例1と同様な方法で、アルミニウム膜を第2の導電膜として全面に堆積する。
【0112】
次に、導電膜の上に形成したレジストマスクを用いて、アルミニウム膜をパタ─ニングし、レジストマスクを除去することにより、画素電極及びコモン電極を形成する。
本実施例では、1画素中に、コモン電極1110、1111、1112を3つ形成し、その隣合うコモン電極の間に幅2μmの画素電極1108、1109を形成する。
【0113】
このように、形成された画素部を図11に示す。
【0114】
以下、実施例と同様な方法で、液晶セルを作製した。さらにこの後、実施例1と同様に一対の基板上に、偏光板を貼り付け、液晶電気光学装置とした。
【0115】
〔実施例3〕
本実施例に示す構成においては、図12、図13に示したように、実施例1と比較して、画素電極パタ─ンと、コモン電極パタ─ンと、ブラックマトリクスを有する対向基板である点が異なる。
【0116】
まず、絶縁表面を有する基板上に下地膜(図示せず)と非晶質珪素膜を実施例1と同様な方法により、成膜する。
【0117】
非晶質珪素膜を形成したら、実施例1と同様に、非晶質珪素膜に結晶性を持たせる。
【0118】
得られた結晶性珪素膜を実施例1と同様な方法で、島状領域1201を形成する。
【0119】
さらに、この結晶性珪素膜1201の上に、ゲ─ト絶縁膜1305を実施例と同様な方法で、全面に堆積する。
【0120】
その後、ゲイト絶縁膜上に、アルミニウム膜を実施例1と同様な方法で、第1の導電膜として全面に堆積する。
【0121】
次に、第1の導電膜の上に形成したレジストマスクを用いて、アルミニウム膜とゲイト絶縁膜をパタ─ニングし、レジストマスクを除去することにより、導電膜をチャネル領域を覆う領域でゲイト線1202、1205に形成する。また同時に、コモン線1203、1204を形成する。
この状態での上面図を図14に示す。
図14に示したように、コモン線1203の形状を変え、BMの役割も兼ねるような形にする。
【0122】
そして、ゲイト絶縁膜を除去する。
【0123】
その後、実施例1と同様な方法で、N型を付与する不純物としてP(リン)イオンを公知のイオンド─ピングにより、全面にド─ピングする。
【0124】
次に、Nチャネル型の薄膜トランジスタを覆うレジストマスクを配置する。
【0125】
その後、実施例1と同様な方法で、B(ボロン)イオンの注入を行う。
そして、レ─ザ─アニ─ルを行う。
【0126】
次に、実施例1と同様な方法で、層間絶縁膜を形成する。この層間膜上に公知のスピンコ─ティング法による平坦化膜を積層してもよい。
【0127】
その後、レジストマスクをポリイミド膜上に形成する。
そして、ソ─ス領域1302に対するコンタクトホ─ル、ドレイン領域1303に対するコンタクトホ─ルの形成をエッチングにより行う。
【0128】
そして、実施例1と同様な方法で、アルミニウム膜を第2の導電膜として全面に堆積する。
【0129】
次に、導電膜の上に形成したレジストマスクを用いて、アルミニウム膜をパタ─ニングし、レジストマスクを除去することにより、画素電極1208と、コモン電極1210、1211と、ソ─ス線1206、1207を形成する。
【0130】
この状態の上面図を図12、断面図を図13に示す。
この時の画素電極のパタ─ンは、図12で示したようにT字型をしており、コモン線とゲイト線の両方と重なっており、その重なっている所で、保持容量を形成している。
本実施例の画素部の等価回路図を図15に示す。
【0131】
次に、本実施例の対向基板の作製過程についての詳細を説明する。
まず、対向基板上にブラックマトリクスを1000〜2000Åの厚さに形成する。ブラックマトリクスに用いる材料としては、金属薄膜や黒色顔料を含有した樹脂材料を用いる。
【0132】
本実施例のように、配線の形状を変えても遮光できない領域である半導体層領域だけを対向基板のBMで遮光する。(図16)
従って、このブラックマトリックス1600は、コモン電極1208よりも小さいものでよく、画素表示領域には形成しない。
この小さなブラックマトリックスを形成しても、開口率の低下には全く関係がない。
また、配線の形状を変えるだけでは遮光できない領域である半導体層領域を、遮光性を有し、BMとして機能する材料で形成してもよい。
こうすることで、大きめの位置あわせマ─ジンをとる必要がなく、開口率の向上が図れると同時に、半導体領域を光の劣化から保護する。
【0133】
以下、実施例と同様な方法で、液晶セルを作製した。さらにこの後、実施例1と同様に一対の基板上に、偏光板を貼り付け、液晶電気光学装置とした。
【0134】
〔実施例4〕
本実施例に示す構成においては、図3に示したように、実施例1と比較して、画素電極と、コモン電極を形成した後に第2層間絶縁膜を形成する点が異なる。
よって、上面図は図1と同じである。
【0135】
また、実施例1とは、画素電極108と、コモン電極110、111と、ソ─ス線106、107を形成する工程まで全く同じである。
【0136】
画素電極と、コモン電極と、ソ─ス線を形成した後、第2層間絶縁膜として厚さ3000Å〜8000Å、本実施例ではプラズマCVD法によって、厚さ5000Åの窒化珪素膜230を形成する。
この膜は、酸化珪素膜あるいは酸化珪素膜と窒化珪素膜の多層膜であってもよい。また、ポリイミド等からなる有機物を用いた膜を使用してもよい。
ポリイミド膜を用いる場合、層間膜は公知のスピンコ─ティング法により、平坦化できる。このように、平坦化することで、後の工程で形成される各々の第2金属配線を、基板に対してより概略同じ距離的位置にすることができる。
また、厚さ2500Åの窒化珪素膜形成後に、厚さ2500Åの平坦化したポリイミド膜を形成する多層膜としてもよい。
この第2層間絶縁膜はTFTを保護する役目を果たす。また、この膜の厚さを変えることによって、液晶層にかかる電界の強度を調節できる。
【0137】
以下、実施例1と同様な方法で、液晶セルを作製した。さらにこの後、実施例1と同様に一対の基板上に、偏光板を貼り付け、液晶電気光学装置とした。
【0138】
〔実施例4〕
本実施例に示す構成においては、実施例1と同時進行的に、図9(a)で示した外部装置の配線接続端子900を▲1▼、▲2▼、▲3▼、▲4▼、▲5▼、での5枚のマスクによって作製する。この配線接続端子の断面図を図9(b)で示す。
【0139】
まず、実施例1と同様に、絶縁表面を有する基板上に、非晶質珪素膜を形成し、それを所望の大きさにフォトリソグラフィ─法を用いて配線接続端子の形状をしたアイランドに、▲1▼パタ─ニングを行う。
しかし、この工程は、高さを調整するだけであるので、配線接続端子を作製する上では、なくてもよい。
【0140】
次に、実施例1と同様に、その上にゲイト絶縁膜205を成膜する。
【0141】
前記ゲイト絶縁膜の上に、実施例1と同様に、第1の導電膜210を形成する。
この第1の導電膜の材料としてはCr、Al、Ta、Tiを使用することが可能である。また、それらの膜を組み合わせた多層膜を形成してもよい。
【0142】
次に、実施例1と同様に、フォトリソグラフィ─法を用いて、▲2▼パタ─ニングを行い、第1配線端子211を形成する。
【0143】
そして、実施例1と同様に、ゲイト絶縁膜205をエッチングし、、第1の層間絶縁膜206を形成する。
【0144】
その後、実施例1と同様に、フォトリソグラフィ─法を用いて、▲4▼パタ─ニングを行い、第1配線端子211上の第1の層間絶縁膜を除去し、その上に公知のスパッタ法により第2の導電膜220を形成する。
そして再びフォトリソグラフィ─法を用いて、▲5▼パタ─ニングを行い、第2配線端子221を形成する。
【0145】
その後、実施例4のように第2層間絶縁膜230を形成する場合には、第2配線端子221の表面が覆われてしまう。〔図10(a)〕そこで、O2 アッシングを行い、表面を削り取り、第2配線端子の表面及び第2配線の表面をむき出しにする。〔図10(b)〕こうして、外部装置の配線接続端子900も(▲1▼)、▲2▼、▲3▼、▲4▼、▲5▼、の4〜5枚のマスクによって作製できる。
【0146】
上記作製工程により、外部装置の配線接続端子を備えた、周辺駆動回路一体型の液晶表示装置を5枚以下のマスクで作製する。
。
【0147】
〔実施例5〕
本実施例の構成は下記の用件を除けば、実施例1と同一である。
【0148】
まず、絶縁基板として、石英基板を用いる。なお、加熱処理温度に耐える基板であれば、石英に限定されるものではない。
この石英基板上に、下地膜として、酸化珪素膜を3000Åの厚さに成膜する。
【0149】
次に、非晶質珪素膜を減圧CVD法で600Åの厚さに成膜する。
この非晶質珪素膜の厚さは、2000Å以下とすることが好ましい。
【0150】
その後、非晶質珪素膜の一部に珪素の結晶化を助長する金属元素を選択的に導入させ、640℃で、4時間の加熱処理を行い、結晶化させる。
【0151】
結晶性珪素膜を得たら、HClを3%含有させた酸素雰囲気中において950℃の加熱処理を行うことにより、熱酸化膜を200Åの厚さに成膜する。
【0152】
次に、熱酸化膜を除去する。そして、▲1▼パタ─ニングを施し、島状領域を得た。
【0153】
以下、実施例1と同様な方法で、液晶セルを作製した。さらにこの後、実施例1と同様に一対の基板上に、偏光板を貼り付け、液晶電気光学装置とした。
【0154】
【発明の効果】
かくすることにより、5枚のマスク工程で透明電極を設けなくても液晶配向制御し、光を変調し得る液晶表示装置を得ることができた。
また、IPSモ─ドの構造を取り入れることで、上下基板のアライメントずれがなくなり、共通電極と液晶駆動電極の間の距離精度を向上することができた。
【0155】
従来の櫛歯電極を用いた電極配線では、液晶層に最も近接している層に存在する配線及び電極が多く、且つ、複雑な形状をしており、画素表示部に接している液晶層に、複雑な電界が生じ、複雑な電気力線が存在していた。そのため、開口率が低く、複雑な電極形状により、画素表示部における個々の液晶にかかる電界が不均一なものとなり、表示特性が悪化していた。
【0156】
しかし、本発明のようにコモン線とコモン電極を絶縁層を挟み、互いに違う層に分離し、コンタクトで接続させると、液晶層に最も近接している層に存在する配線及び電極が、コモン電極と画素電極とソ─ス線だけとなる。
このコモン電極と画素電極とソ─ス線は、単純な形状であり、同じ層内で平行に配置されている。
そのため、画素表示部に接している液晶材料に、より均一な横電界をかけることができ、表示特性が向上した。
【0157】
上記のように、本発明では、ゲイト線とコモン線を先に形成し、第1層間膜を形成してから、画素電極とコモン電極を形成する。この第1層間膜は、画素電極端部とコモン電極端部の各々の基板からの距離的位置を概略一致させている。
つまり、層間絶縁層上に、コモン電極端部の真横に画素電極端部を配置するための層間膜である。
さらに、この第1層間膜は、液晶層に電界をかける時に余計な配線(コモン線及びソ─ス線)を分離して、電界の乱れを防ぎ、後の工程で形成される画素電極とコモン電極を、より基板から同じ距離位置にするという効果がある。
【0158】
本発明では、第一層間膜を平坦化膜とし、画素電極とコモン電極とソ─ス線を形成してもよい。こうすることで、後の工程で形成される画素電極とコモン電極を、より基板から同じ距離位置にする効果を持つ。
【0159】
さらに、コモン電極と画素電極とソ─ス線を形成後、平坦化された第2層間膜を形成してもよい。この平坦化された第2層間膜は、保護膜を兼ねている。
【0160】
本発明は、コモン電極と画素電極とソ─ス線は、同じ層内で平行に配置されており、且つ同一材料、同一工程で作られる。
こうすることで、電極層数が低減され、低コスト化できる。
さらに、従来の櫛歯電極より単純な電極配線にしたため、開口率が向上した。
【0161】
650℃以下で成膜する場合の本発明の電極及び配線材料として、アルミニウムを用いれば、導電性が高く、放熱性に優れ、発生する熱からTFT等を保護することができる。
また、低抵抗のため、ロスが少なく、さらに各配線が互いに干渉しあうことを防ぐ。
【0162】
また、従来、配線接続端子を作製するためには、マスクを使用する工程を追加しなければならなかった。
しかし、上記作製工程と同時進行的に、▲1▼、▲2▼、▲3▼、▲4▼、▲5▼、のマスク工程によって作製でき、外部装置の配線接続端子を備えた、周辺駆動回路一体型の液晶表示装置を5枚以下のマスクで作製することができる。
【0163】
そして、従来のように対向基板に大きめの位置合わせマ─ジンをとってブラックマトリクスを形成すると、画素領域の開口率が下がるという問題点があった。
しかし、本発明では、図12のように、画素電極や、コモン線の形状を変え、BM化することもできる。そして、配線の形状を変えるだけでは遮光できない半導体層領域を半BMとして使用するか、もしくは、図16のように、この部分のみ対向基板にコモン電極より小さなBMを形成する。
こうすることで、大きめの位置あわせマ─ジンをとる必要がなく、開口率の向上が図れ、さらに、半導体領域を光による劣化から保護できる。
【0164】
このように本発明は、工業的価値は大きな発明であるが、特に大面積基板上に薄膜トランジスタを形成し、これをアクティブマトリクスやドライバ─回路、CPU、メモリ─に利用して、オンボ─ドの超薄型パソコン、携帯端末とした場合には、その利用分野は限りなく拡大し、新たな産業を形成するに十分たる資質を有する。
【図面の簡単な説明】
【図1】 本発明の実施例1の液晶装置における画素部の構成を示す上面図
【図2】 本発明の実施例1の画素部の構成のA−A’線における断面図と、B−B’線における断面図と、C−C’線における断面図
【図3】 本発明の実施例4の画素部の構成のA−A’線における断面図と、B−B’線における断面図と、C−C’線における断面図
【図4】 本発明の実施例1の作製工程の断面図
【図5】 図4(c)の作製工程の上面図
【図6】 本発明の実施例1の作製工程の断面図
【図7】 図6(e)の作製工程の上面図
【図8】 本発明の実施例1の作製工程の断面図
【図9】 本発明の配線接続端子の上面図とA−A’線における断面図
【図10】 本発明の配線接続端子の作製工程の断面図
【図11】 本発明の実施例2の液晶装置における画素部の構成を示す上面図
【図12】 本発明の実施例3の液晶装置における画素部の構成を示す上面図
【図13】 本発明の実施例3の画素部の構成のA−A’線における断面図と、B−B’線における断面図と、C−C’線における断面図
【図14】 本発明の実施例3の作製工程の上面図
【図15】 本発明の実施例3の画素部等価回路図
【図16】 本発明の実施例3で対向基板を貼り合わせた時の上面図
【図17】 従来の櫛歯型電極で構成された画素部を示す上面図
【符号の説明】
101 非晶質半導体層
102 ゲイト線n
103 コモン線n
104 コモン線n−1
105 ゲイト線n+1
106 ソ─ス線n
107 ソ─ス線n+1
108 画素電極
110、111 コモン電極
201 絶縁基板
202 ソ─ス領域
203 ドレイン領域
204 チャネル領域
205 ゲイト絶縁膜
206 第1の層間膜
210 第1の導電膜
211 第1導電配線
220 第2の導電膜
221 第2導電配線
230 第2層間絶縁膜
301 非晶質半導体層
302 ゲイト線n
303 コモン線n
304 コモン線n−1
305 ゲイト線n+1
306 ソ─ス線n
307 ソ─ス線n+1
900 配線接続端子
1101 非晶質半導体層
1102 ゲイト線n
1103 コモン線n
1104 コモン線n−1
1105 ゲイト線n+1
1106 ソ─ス線n
1107 ソ─ス線n+1
1108 画素電極
1110、1111、1112 コモン電極
1201 非晶質半導体層
1202 ゲイト線n
1203 コモン線n
1204 コモン線n−1
1205 ゲイト線n+1
1206 ソ─ス線n
1207 ソ─ス線n+1
1208 画素電極
1210、1211 コモン電極
1301 絶縁基板
1302 ソ─ス領域
1303 ドレイン領域
1304 チャネル領域
1305 ゲイト絶縁膜
1306 第1の層間膜
1600 ブラックマトリクス
1701 非晶質半導体層
1703 コモン線
1704 ゲイト線
1705 ゲイト線n+1
1706 ソ─ス線n
1707 ソ─ス線n+1
1708 画素電極
Claims (13)
- 少なくとも一方が透明な一対の基板と、
前記一対の基板間に挟持された液晶層と、
前記一対の基板の一方にマトリクス状に配置された複数の画素と、
前記一方の基板上に形成された有機物を用いた膜と、
前記有機物を用いた膜上に接して形成された画素電極及びコモン電極と、
前記一対の基板の他方の基板に形成されたブラックマトリクスと、
前記ブラックマトリクスを覆って形成された透明樹脂材料とを有し、
前記ブラックマトリクスは樹脂材料を用いて形成され、
前記画素電極と前記コモン電極との間に前記一対の基板表面に概略平行に電界が印加されることによって前記液晶層の液晶分子の配向状態が制御され、光が変調されるものであることを特徴とする液晶表示装置。 - 少なくとも一方が透明な一対の基板と、
前記一対の基板間に挟持された液晶層と、
前記一対の基板の一方にマトリクス状に配置された複数の画素と、
前記一方の基板上に形成された有機物を用いた膜と、
前記有機物を用いた膜上に接して形成された画素電極及びコモン電極と、
前記画素電極及び前記コモン電極を覆うように形成された平坦化膜と、
前記一対の基板の他方の基板に形成されたブラックマトリクスと、
前記ブラックマトリクスを覆って形成された透明樹脂材料とを有し、
前記ブラックマトリクスは樹脂材料を用いて形成され、
前記画素電極と前記コモン電極との間に前記一対の基板表面に概略平行に電界が印加されることによって前記液晶層の液晶分子の配向状態が制御され、光が変調されるものであることを特徴とする液晶表示装置。 - 少なくとも一方が透明な一対の基板と、
前記一対の基板間に挟持された液晶層と、
前記一対の基板の一方にマトリクス状に配置された複数の画素と、
前記一方の基板上に形成された有機物を用いた膜と、
前記有機物を用いた膜上に接して形成された画素電極及びコモン電極と、
前記一対の基板の他方の基板に形成されたブラックマトリクスと、
前記ブラックマトリクスを覆って形成された透明樹脂材料とを有し、
前記ブラックマトリクスは樹脂材料を用いて形成され、
前記複数の画素の一つにおいて、一つの前記画素電極は一対の前記コモン電極に挟まれて設けられ、
前記画素電極と前記コモン電極との間に前記一対の基板表面に概略平行に電界が印加されることによって前記液晶層の液晶分子の配向状態が制御され、光が変調されるものであることを特徴とする液晶表示装置。 - 少なくとも一方が透明な一対の基板と、
前記一対の基板間に挟持された液晶層と、
前記一対の基板の一方にマトリクス状に配置された複数の画素と、
前記一方の基板上のコモン線を覆うように形成された絶縁膜と、
前記絶縁膜上に形成された有機物を用いた膜と、
前記有機物を用いた膜上に接して形成された画素電極及びコモン電極と、
前記一対の基板の他方の基板に形成されたブラックマトリクスと、
前記ブラックマトリクスを覆って形成された透明樹脂材料とを有し、
前記ブラックマトリクスは樹脂材料を用いて形成され、
前記コモン電極とコモン線とは前記絶縁膜及び前記有機物を用いた膜に形成されたコンタクトホールを介して互いに接続され、
前記画素電極と前記コモン電極との間に前記一対の基板表面に概略平行に電界が印加されることによって前記液晶層の液晶分子の配向状態が制御され、光が変調されるものであることを特徴とする液晶表示装置。 - 少なくとも一方が透明な一対の基板と、
前記一対の基板間に挟持された液晶層と、
前記一対の基板の一方にマトリクス状に配置された複数の画素と、
前記一方の基板上のコモン線を覆うように形成された絶縁膜と、
前記絶縁膜上に形成された有機物を用いた膜と、
前記有機物を用いた膜上に接して形成された画素電極及びコモン電極と、
前記画素電極及び前記コモン電極を覆うように形成された平坦化膜と、
前記一対の基板の他方の基板に形成されたブラックマトリクスと、
前記ブラックマトリクスを覆って形成された透明樹脂材料とを有し、
前記ブラックマトリクスは樹脂材料を用いて形成され、
前記コモン電極とコモン線とは前記絶縁膜及び前記有機物を用いた膜に形成されたコンタクトホールを介して互いに接続され、
前記画素電極と前記コモン電極との間に前記一対の基板表面に概略平行に電界が印加されることによって前記液晶層の液晶分子の配向状態が制御され、光が変調されるものであることを特徴とする液晶表示装置。 - 少なくとも一方が透明な一対の基板と、
前記一対の基板間に挟持された液晶層と、
前記一対の基板の一方にマトリクス状に配置された複数の画素と、
前記一方の基板上のコモン線を覆うように形成された絶縁膜と、
前記絶縁膜上に形成された有機物を用いた膜と、
前記有機物を用いた膜上に接して形成された画素電極及びコモン電極と、
前記一対の基板の他方の基板に形成されたブラックマトリクスと、
前記ブラックマトリクスを覆って形成された透明樹脂材料とを有し、
前記ブラックマトリクスは樹脂材料を用いて形成され、
前記複数の画素の一つにおいて、一つの前記画素電極は一対の前記コモン電極に挟まれて設けられ、
前記コモン電極とコモン線とは前記絶縁膜及び前記有機物を用いた膜に形成されたコンタクトホールを介して互いに接続され、
前記画素電極と前記コモン電極との間に前記一対の基板表面に概略平行に電界が印加されることによって前記液晶層の液晶分子の配向状態が制御され、光が変調されるものであることを特徴とする液晶表示装置。 - 請求項1乃至請求項6のいずれか一において、前記複数の画素はそれぞれ薄膜トランジスタを有し、前記薄膜トランジスタには前記画素電極が電気的に接続されていることを特徴とする液晶表示装置。
- 請求項1乃至請求項6のいずれか一において、前記液晶表示装置はパッシブ駆動するものであることを特徴とする液晶表示装置。
- 請求項1乃至請求項6のいずれか一において、前記コモン電極と前記画素電極は前記有機物を用いた膜上で平行であり、且つ同一材料からなることを特徴とする液晶表示装置。
- 請求項9において、前記コモン電極と前記画素電極は、アルミニウム、アルミニウムを主成分とする金属、Si、Tiとアルミニウムとの積層のうちいずれかでなることを特徴とする液晶表示装置。
- 請求項4乃至請求項6のいずれか一において、前記コモン線と同一材料からなるゲイト線をさらに有することを特徴とする液晶表示装置。
- 請求項2又は請求項5において、前記平坦化膜は、有機物、窒化珪素または酸化珪素からなる無機物、前記有機物と前記無機物との積層のうちいずれかでなることを特徴とする液晶表示装置。
- 請求項1乃至請求項6のいずれか一において、前記有機物を用いた膜及び前記透明樹脂材料は平坦化膜であることを特徴とする液晶表示装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32798096A JP3788649B2 (ja) | 1996-11-22 | 1996-11-22 | 液晶表示装置 |
US08/975,402 US6762813B1 (en) | 1996-11-22 | 1997-11-20 | Electro-optical device and method of manufacturing the same |
US10/746,502 US7333169B2 (en) | 1996-11-22 | 2003-12-29 | Electro-optical device and method of manufacturing the same |
US11/958,774 US7868984B2 (en) | 1996-11-22 | 2007-12-18 | Electro-optical device and method of manufacturing the same |
US12/986,281 US20110100688A1 (en) | 1996-11-22 | 2011-01-07 | Electro-Optical Device and Method of Manufacturing the Same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32798096A JP3788649B2 (ja) | 1996-11-22 | 1996-11-22 | 液晶表示装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006043903A Division JP2006146276A (ja) | 2006-02-21 | 2006-02-21 | 液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH10153796A JPH10153796A (ja) | 1998-06-09 |
JP3788649B2 true JP3788649B2 (ja) | 2006-06-21 |
Family
ID=18205168
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP32798096A Expired - Lifetime JP3788649B2 (ja) | 1996-11-22 | 1996-11-22 | 液晶表示装置 |
Country Status (2)
Country | Link |
---|---|
US (4) | US6762813B1 (ja) |
JP (1) | JP3788649B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103163701A (zh) * | 2011-12-16 | 2013-06-19 | 上海中航光电子有限公司 | 网状公共电极结构液晶显示器件及其制造方法 |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3788649B2 (ja) * | 1996-11-22 | 2006-06-21 | 株式会社半導体エネルギー研究所 | 液晶表示装置 |
JP2000047256A (ja) * | 1998-07-28 | 2000-02-18 | Matsushita Electric Ind Co Ltd | 液晶表示素子 |
US6630977B1 (en) | 1999-05-20 | 2003-10-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device with capacitor formed around contact hole |
JP3310238B2 (ja) * | 1999-06-22 | 2002-08-05 | 三菱電機株式会社 | 液晶表示装置 |
JP2001142093A (ja) * | 1999-11-11 | 2001-05-25 | Nec Corp | 液晶表示装置用アクティブマトリクス基板およびその製造方法 |
US7023021B2 (en) | 2000-02-22 | 2006-04-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of manufacturing the same |
JP4118484B2 (ja) | 2000-03-06 | 2008-07-16 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP2001257350A (ja) | 2000-03-08 | 2001-09-21 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
JP4118485B2 (ja) | 2000-03-13 | 2008-07-16 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP4700160B2 (ja) | 2000-03-13 | 2011-06-15 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP4683688B2 (ja) | 2000-03-16 | 2011-05-18 | 株式会社半導体エネルギー研究所 | 液晶表示装置の作製方法 |
JP4393662B2 (ja) | 2000-03-17 | 2010-01-06 | 株式会社半導体エネルギー研究所 | 液晶表示装置の作製方法 |
US6789910B2 (en) | 2000-04-12 | 2004-09-14 | Semiconductor Energy Laboratory, Co., Ltd. | Illumination apparatus |
JP4785229B2 (ja) | 2000-05-09 | 2011-10-05 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US7071037B2 (en) | 2001-03-06 | 2006-07-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
JP4943589B2 (ja) * | 2001-04-26 | 2012-05-30 | ゲットナー・ファンデーション・エルエルシー | 液晶表示装置の製造方法 |
JP3586674B2 (ja) | 2002-01-30 | 2004-11-10 | Nec液晶テクノロジー株式会社 | 液晶表示装置 |
JP4720069B2 (ja) * | 2002-04-18 | 2011-07-13 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP3992569B2 (ja) * | 2002-08-30 | 2007-10-17 | 株式会社アドバンスト・ディスプレイ | 液晶表示装置 |
JP4199501B2 (ja) * | 2002-09-13 | 2008-12-17 | Nec液晶テクノロジー株式会社 | 液晶表示装置の製造方法 |
JP3880568B2 (ja) * | 2002-10-25 | 2007-02-14 | 鹿児島日本電気株式会社 | 液晶表示装置の製造方法 |
KR101167312B1 (ko) * | 2005-06-30 | 2012-07-19 | 엘지디스플레이 주식회사 | 미세 패턴 형성 방법과 그를 이용한 액정 표시 장치 및 그제조 방법 |
TWI483048B (zh) * | 2005-10-18 | 2015-05-01 | Semiconductor Energy Lab | 液晶顯示裝置 |
CN101479779A (zh) * | 2006-06-29 | 2009-07-08 | 皇家飞利浦电子股份有限公司 | 像素化电致发光织物 |
WO2011048945A1 (en) | 2009-10-21 | 2011-04-28 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device and electronic device including the same |
US20130106919A1 (en) * | 2011-11-01 | 2013-05-02 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Pixel structure and liquid crystal display thereof |
KR20140081413A (ko) | 2012-12-21 | 2014-07-01 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
KR101987320B1 (ko) * | 2012-12-31 | 2019-06-11 | 삼성디스플레이 주식회사 | 표시 장치 |
WO2015092944A1 (ja) * | 2013-12-19 | 2015-06-25 | パナソニック液晶ディスプレイ株式会社 | 表示装置及び表示装置の製造方法 |
US9798202B2 (en) * | 2016-03-11 | 2017-10-24 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | FFS mode array substrate with TFT channel layer and common electrode layer patterned from a single semiconductor layer and manufacturing method thereof |
CN108803120B (zh) * | 2017-04-26 | 2023-12-29 | 群创光电股份有限公司 | 液晶显示装置 |
Family Cites Families (87)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3307150B2 (ja) * | 1995-03-20 | 2002-07-24 | ソニー株式会社 | アクティブマトリクス型表示装置 |
US3341012A (en) | 1965-02-01 | 1967-09-12 | Soiltest Inc | Sieve agitator |
JPS5327937B2 (ja) * | 1971-10-23 | 1978-08-11 | ||
US3833287A (en) * | 1973-03-08 | 1974-09-03 | Bell Telephone Labor Inc | Guest-host liquid crystal device |
JPS5343413B2 (ja) | 1973-10-31 | 1978-11-20 | ||
JPS5327483A (en) | 1976-08-27 | 1978-03-14 | Hitachi Ltd | Evalution of material structure |
US4181563A (en) * | 1977-03-31 | 1980-01-01 | Citizen Watch Company Limited | Process for forming electrode pattern on electro-optical display device |
US4385805A (en) * | 1978-05-03 | 1983-05-31 | Rca Corporation | Liquid crystal lens display system |
US4272162A (en) * | 1978-11-21 | 1981-06-09 | Citizen Watch Co., Ltd. | Guest-host liquid crystal display device |
JPS5691277A (en) * | 1979-12-25 | 1981-07-24 | Citizen Watch Co Ltd | Liquiddcrystal display panel |
DE3109293C2 (de) * | 1980-03-13 | 1985-08-01 | Rolls-Royce Ltd., London | Verwendung einer Nickellegierung für einkristalline Gußstücke |
US4493531A (en) * | 1980-07-03 | 1985-01-15 | Control Interface Company Limited | Field sensitive optical displays, generation of fields therefor and scanning thereof |
JPS58179526A (ja) * | 1982-04-13 | 1983-10-20 | Yoshida Kogyo Kk <Ykk> | コイル状フアスナ−エレメント成形装置 |
JPS58186723A (ja) | 1982-04-26 | 1983-10-31 | Seiko Epson Corp | 液晶表示装置 |
US6784033B1 (en) | 1984-02-15 | 2004-08-31 | Semiconductor Energy Laboratory Co., Ltd. | Method for the manufacture of an insulated gate field effect semiconductor device |
JPS6126282U (ja) | 1984-07-23 | 1986-02-17 | 株式会社東芝 | ソケツト |
JPS61141174A (ja) | 1984-12-13 | 1986-06-28 | Seiko Epson Corp | 固体撮像装置 |
JPH0682765B2 (ja) | 1985-12-25 | 1994-10-19 | 株式会社日立製作所 | 液晶表示素子 |
JPS63167331A (ja) * | 1986-12-29 | 1988-07-11 | Sharp Corp | ツイステツド・ネマチツク型液晶表示素子 |
JPH01156725A (ja) | 1987-12-15 | 1989-06-20 | Seiko Epson Corp | 表示装置 |
JP2653099B2 (ja) * | 1988-05-17 | 1997-09-10 | セイコーエプソン株式会社 | アクティブマトリクスパネル,投写型表示装置及びビューファインダー |
US5187604A (en) * | 1989-01-18 | 1993-02-16 | Hitachi, Ltd. | Multi-layer external terminals of liquid crystal displays with thin-film transistors |
DE69023374T2 (de) * | 1989-03-23 | 1996-05-15 | Seiko Epson Corp | Flüssigkristall-Anzeige mit aktiver Matrix und Methode zu ihrer Herstellung. |
US5576867A (en) * | 1990-01-09 | 1996-11-19 | Merck Patent Gesellschaft Mit Beschrankter Haftung | Liquid crystal switching elements having a parallel electric field and βo which is not 0° or 90° |
US5148301A (en) | 1990-02-27 | 1992-09-15 | Casio Computer Co., Ltd. | Liquid crystal display device having a driving circuit inside the seal boundary |
US5849601A (en) * | 1990-12-25 | 1998-12-15 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and method for manufacturing the same |
KR950013784B1 (ko) * | 1990-11-20 | 1995-11-16 | 가부시키가이샤 한도오따이 에네루기 겐큐쇼 | 반도체 전계효과 트랜지스터 및 그 제조방법과 박막트랜지스터 |
KR950001360B1 (ko) | 1990-11-26 | 1995-02-17 | 가부시키가이샤 한도오따이 에네루기 겐큐쇼 | 전기 광학장치와 그 구동방법 |
EP0499979A3 (en) * | 1991-02-16 | 1993-06-09 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device |
JP2873632B2 (ja) * | 1991-03-15 | 1999-03-24 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR960014823B1 (ko) * | 1991-03-15 | 1996-10-21 | 가부시기가이샤 히다찌세이사구쇼 | 액정표시장치 |
JP2794499B2 (ja) * | 1991-03-26 | 1998-09-03 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
GB2255193B (en) * | 1991-04-24 | 1994-10-12 | Marconi Gec Ltd | Optical device |
JP3255942B2 (ja) | 1991-06-19 | 2002-02-12 | 株式会社半導体エネルギー研究所 | 逆スタガ薄膜トランジスタの作製方法 |
JP2845303B2 (ja) * | 1991-08-23 | 1999-01-13 | 株式会社 半導体エネルギー研究所 | 半導体装置とその作製方法 |
EP0529672B1 (en) * | 1991-08-30 | 1997-11-05 | Ag Technology Co. Ltd. | Liquid crystal display element and liquid crystal display apparatus using the same |
EP0536898B1 (en) * | 1991-09-10 | 1997-07-02 | Sharp Kabushiki Kaisha | Reflection type liquid crystal display device and method of manufacturing the same |
JP3205373B2 (ja) * | 1992-03-12 | 2001-09-04 | 株式会社日立製作所 | 液晶表示装置 |
FR2693305B1 (fr) * | 1992-07-02 | 1994-09-30 | Sagem | Dispositif de visualisation à cristaux liquides, à matrice active. |
JP3526058B2 (ja) * | 1992-08-19 | 2004-05-10 | セイコーインスツルメンツ株式会社 | 光弁用半導体装置 |
JPH0675237A (ja) * | 1992-08-28 | 1994-03-18 | Sharp Corp | 反射型液晶表示装置 |
DE69333323T2 (de) * | 1992-09-18 | 2004-09-16 | Hitachi, Ltd. | Flüssigkristall-Anzeigevorrichtung |
EP0589478B1 (en) * | 1992-09-25 | 1999-11-17 | Sony Corporation | Liquid crystal display device |
EP0603866B1 (en) * | 1992-12-25 | 2002-07-24 | Sony Corporation | Active matrix substrate |
JP3127640B2 (ja) | 1992-12-28 | 2001-01-29 | 株式会社日立製作所 | アクティブマトリクス型液晶表示装置 |
EP0612102B1 (en) * | 1993-02-15 | 2001-09-26 | Semiconductor Energy Laboratory Co., Ltd. | Process for the fabrication of a crystallised semiconductor layer |
KR100203982B1 (ko) * | 1993-03-12 | 1999-06-15 | 야마자끼 순페이 | 반도체장치 및 그의 제작방법 |
JPH0772491A (ja) | 1993-07-02 | 1995-03-17 | Hitachi Ltd | 単純マトリクス型液晶表示装置 |
JP2701698B2 (ja) * | 1993-07-20 | 1998-01-21 | 株式会社日立製作所 | 液晶表示装置 |
TW297142B (ja) * | 1993-09-20 | 1997-02-01 | Handotai Energy Kenkyusho Kk | |
KR100367869B1 (ko) * | 1993-09-20 | 2003-06-09 | 가부시끼가이샤 히다치 세이사꾸쇼 | 액정표시장치 |
JP2952744B2 (ja) | 1993-11-04 | 1999-09-27 | 松下電器産業株式会社 | 薄膜トランジスター集積装置 |
US7081938B1 (en) | 1993-12-03 | 2006-07-25 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and method for manufacturing the same |
JP3543351B2 (ja) | 1994-02-14 | 2004-07-14 | 株式会社日立製作所 | アクティブマトリクス型液晶表示装置 |
US5668649A (en) * | 1994-03-07 | 1997-09-16 | Hitachi, Ltd. | Structure of liquid crystal display device for antireflection |
JPH10325961A (ja) * | 1994-03-17 | 1998-12-08 | Hitachi Ltd | アクティブマトリクス型液晶表示装置 |
US5610739A (en) * | 1994-05-31 | 1997-03-11 | Matsushita Electric Industrial Co., Ltd. | Liquid crystal display unit with a plurality of subpixels |
JP2755376B2 (ja) * | 1994-06-03 | 1998-05-20 | 株式会社フロンテック | 電気光学素子の製造方法 |
JP3312083B2 (ja) * | 1994-06-13 | 2002-08-05 | 株式会社半導体エネルギー研究所 | 表示装置 |
TW289097B (ja) * | 1994-08-24 | 1996-10-21 | Hitachi Ltd | |
TW354380B (en) | 1995-03-17 | 1999-03-11 | Hitachi Ltd | A liquid crystal device with a wide visual angle |
JPH08254712A (ja) | 1995-03-17 | 1996-10-01 | Hitachi Ltd | 液晶表示素子 |
KR960038466A (ko) * | 1995-04-13 | 1996-11-21 | 김광호 | 오프전류를 감소시킨 액정표시장치 및 그의 제조방법 |
JPH08286176A (ja) | 1995-04-18 | 1996-11-01 | Hitachi Ltd | 液晶表示装置 |
JPH08293609A (ja) | 1995-04-21 | 1996-11-05 | Sharp Corp | 半導体装置の製造方法 |
JP3289099B2 (ja) * | 1995-07-17 | 2002-06-04 | 株式会社日立製作所 | アクティブマトリクス型液晶表示装置およびその製造方法 |
JP3650405B2 (ja) * | 1995-09-14 | 2005-05-18 | 株式会社 日立製作所 | アクティブマトリクス型液晶表示装置 |
US5835177A (en) * | 1995-10-05 | 1998-11-10 | Kabushiki Kaisha Toshiba | Array substrate with bus lines takeout/terminal sections having multiple conductive layers |
TW589472B (en) * | 1995-10-12 | 2004-06-01 | Hitachi Ltd | In-plane field type liquid crystal display device comprising a structure preventing electricity |
KR100405893B1 (ko) * | 1995-10-23 | 2004-10-06 | 가부시끼가이샤 히다치 세이사꾸쇼 | 액정표시장치 |
US5959599A (en) * | 1995-11-07 | 1999-09-28 | Semiconductor Energy Laboratory Co., Ltd. | Active matrix type liquid-crystal display unit and method of driving the same |
TW329500B (en) * | 1995-11-14 | 1998-04-11 | Handotai Energy Kenkyusho Kk | Electro-optical device |
JP3642634B2 (ja) * | 1995-12-08 | 2005-04-27 | 富士通ディスプレイテクノロジーズ株式会社 | 液晶表示パネル及びその製造方法 |
JP3963974B2 (ja) * | 1995-12-20 | 2007-08-22 | 株式会社半導体エネルギー研究所 | 液晶電気光学装置 |
JP3737176B2 (ja) * | 1995-12-21 | 2006-01-18 | 株式会社半導体エネルギー研究所 | 液晶表示装置 |
US6055028A (en) | 1996-02-14 | 2000-04-25 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal electro-optical device |
JP3647542B2 (ja) * | 1996-02-20 | 2005-05-11 | 株式会社半導体エネルギー研究所 | 液晶表示装置 |
US5852485A (en) * | 1996-02-27 | 1998-12-22 | Sharp Kabushiki Kaisha | Liquid crystal display device and method for producing the same |
JP3597305B2 (ja) | 1996-03-05 | 2004-12-08 | 株式会社半導体エネルギー研究所 | 液晶表示装置およびその作製方法 |
US5847687A (en) * | 1996-03-26 | 1998-12-08 | Semiconductor Energy Laboratory Co., Ltd. | Driving method of active matrix display device |
JP3326327B2 (ja) * | 1996-05-13 | 2002-09-24 | 株式会社日立製作所 | 液晶表示パネル |
KR100264238B1 (ko) * | 1996-10-21 | 2000-08-16 | 윤종용 | 평면구동방식의액정표시장치및그기판 |
TW396289B (en) * | 1996-10-29 | 2000-07-01 | Nippon Electric Co | Liquid crystal display device |
JP3788649B2 (ja) | 1996-11-22 | 2006-06-21 | 株式会社半導体エネルギー研究所 | 液晶表示装置 |
KR100229678B1 (ko) * | 1996-12-06 | 1999-11-15 | 구자홍 | 박막트랜지스터 및 그의 제조방법 |
KR100375732B1 (ko) * | 1997-11-25 | 2004-10-14 | 비오이 하이디스 테크놀로지 주식회사 | 액정표시장치 |
US5953088A (en) | 1997-12-25 | 1999-09-14 | Kabushiki Kaisha Toshiba | Liquid crystal display with shield electrodes arranged to alternately overlap adjacent pixel electrodes |
-
1996
- 1996-11-22 JP JP32798096A patent/JP3788649B2/ja not_active Expired - Lifetime
-
1997
- 1997-11-20 US US08/975,402 patent/US6762813B1/en not_active Expired - Lifetime
-
2003
- 2003-12-29 US US10/746,502 patent/US7333169B2/en not_active Expired - Fee Related
-
2007
- 2007-12-18 US US11/958,774 patent/US7868984B2/en not_active Expired - Fee Related
-
2011
- 2011-01-07 US US12/986,281 patent/US20110100688A1/en not_active Abandoned
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103163701A (zh) * | 2011-12-16 | 2013-06-19 | 上海中航光电子有限公司 | 网状公共电极结构液晶显示器件及其制造方法 |
CN103163701B (zh) * | 2011-12-16 | 2015-09-30 | 上海中航光电子有限公司 | 网状公共电极结构液晶显示器件及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20110100688A1 (en) | 2011-05-05 |
US6762813B1 (en) | 2004-07-13 |
US7868984B2 (en) | 2011-01-11 |
US20080106656A1 (en) | 2008-05-08 |
JPH10153796A (ja) | 1998-06-09 |
US20040135152A1 (en) | 2004-07-15 |
US7333169B2 (en) | 2008-02-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3788649B2 (ja) | 液晶表示装置 | |
JP3723336B2 (ja) | 液晶表示装置 | |
KR20080079594A (ko) | 액정 표시 소자 및 표시 장치 | |
JP3277732B2 (ja) | カラー表示装置 | |
JP4307582B2 (ja) | 液晶表示装置 | |
JP4216092B2 (ja) | 液晶表示装置 | |
JP5604559B2 (ja) | 液晶表示装置 | |
JP4932946B2 (ja) | 液晶表示装置 | |
JP4741641B2 (ja) | 液晶表示装置 | |
JP5961294B2 (ja) | 液晶表示装置 | |
JP5688444B2 (ja) | 半導体装置 | |
JP5315473B2 (ja) | 液晶表示装置 | |
JP4932945B2 (ja) | 液晶表示装置 | |
JP5079148B2 (ja) | 液晶表示装置及び電子機器 | |
JP5724015B2 (ja) | 液晶表示装置 | |
JP5322357B2 (ja) | 液晶表示装置 | |
JP5235236B2 (ja) | 液晶表示装置 | |
JP4940374B2 (ja) | 液晶表示装置 | |
JP5250710B2 (ja) | 液晶表示装置、電子機器 | |
JP4955134B2 (ja) | アクティブマトリクス型液晶表示装置 | |
JP4920119B2 (ja) | アクティブマトリクス型液晶表示装置 | |
JP3645348B2 (ja) | 液晶電気光学装置 | |
JP2006146276A (ja) | 液晶表示装置 | |
JP3727643B2 (ja) | 横方向電界駆動方式の液晶電気光学装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050803 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050823 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20051024 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060214 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060221 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060322 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060323 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100407 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100407 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100407 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110407 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110407 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120407 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130407 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130407 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140407 Year of fee payment: 8 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |