JP4199501B2 - 液晶表示装置の製造方法 - Google Patents
液晶表示装置の製造方法 Download PDFInfo
- Publication number
- JP4199501B2 JP4199501B2 JP2002268952A JP2002268952A JP4199501B2 JP 4199501 B2 JP4199501 B2 JP 4199501B2 JP 2002268952 A JP2002268952 A JP 2002268952A JP 2002268952 A JP2002268952 A JP 2002268952A JP 4199501 B2 JP4199501 B2 JP 4199501B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- insulating film
- electrode
- contact hole
- common
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims description 39
- 238000004519 manufacturing process Methods 0.000 title claims description 28
- 239000010408 film Substances 0.000 claims description 197
- 239000000758 substrate Substances 0.000 claims description 63
- 239000011229 interlayer Substances 0.000 claims description 31
- 239000010410 layer Substances 0.000 claims description 26
- 230000005684 electric field Effects 0.000 claims description 22
- 238000001312 dry etching Methods 0.000 claims description 17
- 239000010409 thin film Substances 0.000 claims description 11
- 238000009413 insulation Methods 0.000 claims description 2
- 238000000034 method Methods 0.000 description 54
- 238000002161 passivation Methods 0.000 description 53
- 229910021417 amorphous silicon Inorganic materials 0.000 description 17
- 238000000206 photolithography Methods 0.000 description 14
- 238000005530 etching Methods 0.000 description 11
- 229910052751 metal Inorganic materials 0.000 description 11
- 239000002184 metal Substances 0.000 description 11
- 229910052581 Si3N4 Inorganic materials 0.000 description 10
- 239000003990 capacitor Substances 0.000 description 10
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 10
- 239000004065 semiconductor Substances 0.000 description 8
- 239000011159 matrix material Substances 0.000 description 7
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 5
- 230000007547 defect Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 230000001681 protective effect Effects 0.000 description 4
- 238000004544 sputter deposition Methods 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 229920003986 novolac Polymers 0.000 description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 239000003566 sealing material Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 239000002356 single layer Substances 0.000 description 3
- 239000004925 Acrylic resin Substances 0.000 description 2
- 229910001182 Mo alloy Inorganic materials 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 2
- 239000006185 dispersion Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 239000000049 pigment Substances 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- ZCYVEMRRCGMTRW-UHFFFAOYSA-N 7553-56-2 Chemical compound [I] ZCYVEMRRCGMTRW-UHFFFAOYSA-N 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 150000002222 fluorine compounds Chemical class 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910052740 iodine Inorganic materials 0.000 description 1
- 239000011630 iodine Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134363—Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/133345—Insulating layers
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
Description
【発明の属する技術分野】
本発明は、液晶表示装置の製造方法に関し、特に、信号線の少なくとも一部を層間絶縁膜を介して共通電極で被覆するようにした横方向電界型の液晶表示装置の製造方法に関する。
【0002】
【従来の技術】
従来、画素電極を駆動制御するスイッチング素子として、薄膜トランジスタ(thin film transistor:TFT)やMIM(metal insulator metal)を用いた透過型の液晶表示装置が広く用いられている。特に、モニター用途として、ブラウン管並の広視野角を実現できる横方向電界型(in plane switching:IPS)の液晶表示装置が用いられている。
【0003】
図26〜図28は、特許文献1に開示されている従来のTFTを用いた横方向電界型液晶表示装置におけるアクティブマトリクス基板の1画素部分の構成を示し、図26は平面図、図27は図26のX−X’線、図28は図26のY−Y’線に沿う断面図である。この横方向電界型液晶表示装置のアクティブマトリクス基板には、複数の画素電極と共通電極が櫛歯状に対向して形成され、この電極間に基板と概ね平行な電界を発生させ、液晶分子の配列を制御している。
【0004】
図26に示すように、走査信号を供給する走査線111と表示信号を供給する信号線112が直交して、また、共通電極122に電位を与える共通配線113が走査線111と平行に設けられている。一方、共通電極122と画素電極121が櫛歯状に対向して設けられ、走査線111と信号線112の交差部には、走査線111、信号線112、画素電極121に接続されてTFT114が設けられている。
【0005】
TFT114のゲート電極123は走査線111の一部として設けられ、ドレイン電極125は信号線112に接続され、ソース電極124はコンタクトホール126を介して画素電極121に、共通配線113はコンタクトホール127を介して共通電極122に接続されている。また、信号線112の少なくとも一部が共通電極122により覆われるように配置されている。
【0006】
図27に示すように、透明絶縁性基板120の上には、ゲート電極123、ゲート絶縁膜131、島状の半導体層134が設けられている。更に、半導体層134(アモルファスシリコン(a−Si)層164、n +型アモルファスシリコン(n +型a−Si)層174)を覆い、ソース電極124及びドレイン電極125が分離して設けられ、TFT114が形成されている。更に、TFT114を覆って、層間絶縁膜(保護膜132と有機絶縁膜133)が設けられている。また、図28に示すように、有機絶縁膜133に形成されたコンタクトホール126と、有機絶縁膜133及びゲート絶縁膜131に形成されたコンタクトホール127とを介して、それぞれ画素電極121はソース電極124に、共通電極122は共通配線113に接続されている。
【0007】
次に、上記構成を有するアクティブマトリクス基板の製造工程を説明する。先ず、ガラス等の透明絶縁性基板120上に、Cr−Mo合金膜からなる金属膜を成膜し、パターニングしてゲート電極123、走査線111、共通配線113を形成する。次に、ゲート絶縁膜131、a−Si層164、n +型a−Si層174を順次成膜した後、パターニングして半導体層134を形成する。次に、Cr−Mo合金膜からなる金属膜を成膜し、パターニングしてソース電極124、ドレイン電極125、信号線112を形成し、これらをマスクとして、n +型a−Si層174をエッチング除去し、チャネルを形成する。
【0008】
続いて、窒化シリコン膜からなる保護膜132を成膜し、パターニングする。次に、感光性の有機絶縁膜133を塗布し、パターニングした後、これをマスクとして、更にゲート絶縁膜131をパターニングし、コンタクトホール126、127を開口する。その後、有機絶縁膜133を覆って、インジウムスズ酸化膜(ITO)からなる透明導電膜を成膜し、パターニングして共通電極122、画素電極121を形成する。このようにして、共通電極122と共通配線113、画素電極121とソース電極124の接続がとられる。
【0009】
このように、層間絶縁膜の一部に、比誘電率が低い有機絶縁膜133を用いるのは、開口率を向上するために共通電極122と信号線112を一部オーバーラップさせたとき、信号線と共通電極の容量結合を小さくし、クロストークを抑制するためである。また、アクティブマトリクス基板の平坦度を向上して、対向基板とのギャップのばらつきを低減し、輝度の均一性を向上させている。
【0010】
なお、層間絶縁膜に有機絶縁膜を用いない場合は、窒化シリコン膜からなる保護膜132を厚く形成することで代用している。このときは、コンタクトホール126、127は1回のフォトリソ工程で開口される。
【0011】
【特許文献1】
WO98/47044号公報(第8−18頁、図1、3、4)
【0012】
【発明が解決しようとする課題】
しかしながら、前述したような信号線の少なくとも一部が層間絶縁膜を介して共通電極で被覆されるようにした横方向電界型液晶表示装置では、その構造上、層間絶縁膜にピンホールが発生すると、信号線と共通電極がショートし、縦ライン欠陥が発生しやすいという製造歩留上の課題がある。
【0013】
本発明者の実験によると、信号線のパターニング工程で、フォトレジスト等の異物により信号線112からコンタクトホール127にかけて、信号線の金属膜のパターニング不良が発生し、コンタクトホール127を介して信号線112と共通電極122がショートすることが確認された。この現象は、特に、画素ピッチが狭くなる高精細パネルで顕著になることが判明した。
【0014】
また、層間絶縁膜に有機絶縁膜を用いず、窒化シリコン膜のような無機膜のみで形成した場合、コンタクトホール126、127の開口工程で、少なくともドライエッチングを用いて開口を行うと、フォトレジストの異物や欠陥部分でプラズマが集中し、結果的に層間絶縁膜がピンホール状にエッチングされ、このピンホールを介して信号線112と共通電極122がショートすることが確認された。
【0015】
本発明の目的は、信号線の少なくとも一部が層間絶縁膜を介して共通電極で被覆されるようにした横方向電界型液晶表示装置において、信号線と共通電極間のショートによる縦ライン欠陥を低減し、製造歩留を向上することのできる液晶表示装置及びその製造方法を提供することである。
【0021】
本発明に係る液晶表示装置の製造方法は、基板上に薄膜トランジスタと、前記薄膜トランジスタに接続され縦横に交差する複数の走査線及び信号線と、前記走査線と同層に形成される共通配線とを有し、前記薄膜トランジスタ上に形成される層間絶縁膜を介して、前記共通配線に接続され、前記信号線上の少なくとも一部を被覆するように形成された共通電極と、前記薄膜トランジスタに接続される画素電極との間に、前記基板と概ね平行な電界を発生する横電界型液晶表示装置の製造方法において、前記層間絶縁膜を無機絶縁膜で形成するとともに、前記共通配線と前記共通電極を接続する共通電極用コンタクトホールの一部を、少なくともドライエッチングで開口し、前記層間絶縁膜の膜厚を前記共通電極用コンタクトホールをドライエッチングで開口する部分の絶縁膜の膜厚より厚く形成することを特徴とする。
【0022】
以上のような構成にすることにより、信号線の少なくとも一部が層間絶縁膜を介して共通電極で被覆されるようにした横方向電界型液晶表示装置において、共通配線と共通電極を接続するコンタクトホールを介して、信号線と共通電極がショートする確率を低減でき、製造歩留を向上することができる。更に、前述のコンタクトホールを千鳥状に配置しているので、表示の均一性を確保することができる。
【0023】
また、層間絶縁膜が無機絶縁膜のみで構成される場合、この無機絶縁膜を2回に分けて成膜し、コンタクトホール開口工程を2回設けているので、コンタクトホール開口時のドライエッチングによる無機絶縁膜へのピンホールが発生しても、無機絶縁膜の全膜厚にわたって貫通して形成されないので、
信号線と共通電極のショートを大幅に低減でき、製造歩留を向上することができる。更に、2回目に開口するコンタクトホールを1回目に開口するコンタクトホールの内側に開口することにより、コンタクトホールの断面形状をサイドエッチ等のない良好な形状に形成することができる。
【0024】
また、同様に、層間絶縁膜が無機絶縁膜のみで構成される場合、この無機絶縁膜の膜厚を少なくとも共通配線と共通電極を接続するコンタクトホールをドライエッチングで開口する部分の絶縁膜の膜厚より厚く形成しているので、コンタクトホール開口時のドライエッチングによる無機絶縁膜へのピンホールが発生しても、無機絶縁膜の全膜厚にわたって貫通して形成されないので、信号線と共通電極のショートを大幅に低減でき、製造歩留を向上することができる。
【0025】
【発明の実施の形態】
以下、この発明の実施の形態について図面を参照して説明する。
【0026】
(第1の実施の形態)
図1は、本発明の第1の実施の形態に係る横方向電界型液晶表示装置におけるTFT基板の構成を概念的に示す平面図である。図1に示すように、TFT基板10の対向基板側面には、複数の走査線11と信号線12が直交して設けられ、また、隣接する走査線11の間に共通配線13が平行に設けられている。走査線11と信号線12の交差部分には、TFT14が形成され、これらがマトリクス状に配置されている。走査線11と信号線12の端部には、それぞれ走査線端子15、信号線端子16が設けられ、外部駆動回路からの駆動信号を入力するようになっている。
【0027】
共通配線13は、液晶を交流駆動するための基準となる共通の電位を与えるために相互に結束されており、各共通配線13の両端がそれぞれ接続された共通配線結束線17が、TFT基板10の短辺の両側に1本ずつ設けられている。この共通配線13と、TFT14のソース電極に接続された画素電極との間で容量が形成される。各共通配線結束線17の端部には、それぞれ共通配線端子18が設けられている。
【0028】
図2は、図1のTFT基板の1画素部を拡大して示す平面図、図3は、図2のA−a線、B−b線、C−c線に沿う断面図である。図2に示すように、TFT基板上に形成される走査線11と信号線12の交差区画には、櫛歯状に形成された画素電極21と共通電極22が交互に配置され、この電極間にTFT基板10と概ね平行な電界を発生させ、液晶分子の配列を制御している。また、この画素電極21と共通電極22は、図3に示すように、TFT14上に形成されたパッシベーション膜32と有機絶縁膜33からなる層間絶縁膜上に設けられている。
【0029】
TFT14は、本実施形態では、逆スタガ型の薄膜トランジスタの例を示しており、TFT14のゲート電極23は走査線11の一部として形成され、ソース電極24には、層間絶縁膜に形成された画素電極用のコンタクトホール26を介して画素電極21が、共通配線13には、層間絶縁膜及びゲート絶縁膜31に形成された共通電極用のコンタクトホール27を介して共通電極22がそれぞれ接続され、ドレイン電極25には信号線12が接続されている。このTFT14には、走査線11、ゲート電極23を通して走査信号が、信号線12、ドレイン電極25を通して表示信号が入力され、画素電極21への電荷の書き込みが行われる。また、共通配線13と蓄積容量電極35の間で蓄積容量が形成される。
【0030】
図4は、共通電極用のコンタクトホール27の配置を示す模式平面図である。図4に示すように、コンタクトホール27は、すべての画素には形成されず、千鳥状に間引きされて設けられている。ここでは、画素数に対して1/4に間引きされている例を示した。なお、画素電極用のコンタクトホール26は勿論すべての画素に設けられている。
【0031】
次に、第1の実施の形態のTFT基板の製造方法を説明する。図5、図7、図9、図11、図13、図2は、1画素部分の各製造工程を示す平面図、図6、図8、図10、図12、図14、図3は、それぞれ図5、図7、図9、図11、図13、図2のA−a線((a)図)、B−b線((b)図)、C−c線((c)図)に沿う工程断面図である。ここで、A−a線に沿う断面部はTFT部、画素電極用のコンタクトホール部、蓄積容量部を示し、B−b線に沿う断面部は画素部を示し、C−c線に沿う断面部は信号線部、共通電極用のコンタクトホール部、蓄積容量部を示す。
【0032】
先ず、図5、図6に示すように、ガラス基板のような透明絶縁性基板20の上に、スパッタリングにより、Cr、Mo、Cr/Al積層膜、Mo/Al積層膜等からなる導電層を約100〜300nmの膜厚で成膜し、フォトリソ工程により、ゲート電極23を兼ねる走査線11、共通配線13、及び走査線端子部(図示しない)、共通配線端子部(図示しない)を形成する。
【0033】
次に、図7、図8に示すように、プラズマCVDにより、シリコン窒化膜からなるゲート絶縁膜31を約300〜500nmの膜厚で、更に、アモルファスシリコン(a−Si)を約150〜300nmの膜厚で、リンがドープされたアモルファスシリコン(n +型a−Si)を約30〜50nmの膜厚で順次成膜し、フォトリソ工程によりTFT14の活性層となる半導体層34を形成する。走査線11、共通配線13と信号線の交差部にも耐圧向上用半導体層64を形成するのは両者の絶縁耐圧を高めるためである。
【0034】
次に、図9、図10に示すように、スパッタリングにより、Cr、Mo、Cr/Al/Cr積層膜、Mo/Al/Mo積層膜等からなる導電層を約100〜400nmの膜厚で成膜し、フォトリソ工程により、ソース電極24、ドレイン電極25、蓄積容量電極35、信号線12、信号線端子部(図示しない)をそれぞれ形成し、続いて、ソース、ドレイン電極24、25をマスクとして、半導体層34上部のn +型a−Siをエッチング除去し、チャネルを形成する。
【0035】
その後、プラズマCVDにより、シリコン窒化膜等の無機膜からなるパッシベーション膜32を約100〜300nmの膜厚で成膜する。
【0036】
次に、図11、図12に示すように、ポジ型感光性ノボラック系レジストを用いて膜厚が約1.5〜3.5μmの有機絶縁膜33で成膜し、コンタクトホール形成部分に開口66、67を形成する。
【0037】
その後、図13、図14に示すように、フォトリソ工程により、パッシベーション膜32をエッチングして開口66、67に対応する箇所に、ソース電極24を露出させる画素電極用のコンタクトホール26と、信号線端子部を露出させるコンタクトホール(図示しない)を形成する。また同時に、パッシベーション膜32及びゲート絶縁膜31をエッチングして、共通配線13を露出させる共通電極用のコンタクトホール27と、走査線端子部、共通配線端子部を露出させるコンタクトホール(図示しない)と、各共通配線13の端部を露出させる共通配線結束線用のコンタクトホール(図示しない)を、それぞれ形成する。
【0038】
次に、図2、図3に示すように、スパッタリングにより有機絶縁膜33上にITO等からなる透明導電膜を成膜し、フォトリソ工程により画素電極21と共通電極22及び走査線端子部、信号線端子部、共通配線端子部上の接続電極(図示しない)、共通配線結束線(図示しない)を形成する。このとき、図3(b)に示すように、信号線12に対応して有機絶縁膜33上に共通電極22の一つ72が位置し、また、図3(a)に示すように、蓄積容量電極35に対応して有機絶縁膜33上に画素電極21の一つ71が位置するように形成する。これにより、画素電極用のコンタクトホール26を介して、ソース電極24に接続する画素電極21が、共通電極用のコンタクトホール27を介して、共通配線13に接続する共通電極22が、また、走査線、信号線、共通配線端子部用のコンタクトホールを介して、走査線端子部、信号線端子部、共通配線端子部に接続する接続電極が、共通配線結束線用のコンタクトホールを介して、各共通配線13の端部に接続する共通配線結束線がそれぞれ形成される。(端子部の構造については、後述する。)
次に、第1の実施の形態のTFT基板の端子部の構造について説明する。図15は、基板周辺の端子部の平面図であり、図16は図15のD−d線に沿う断面図で走査線端子及び共通配線端子を、図17は図15のE−e線に沿う断面図で信号線端子を示す。走査線端子、共通配線端子は走査線と同一の金属膜で形成される端子部金属膜41上に共通電極と同一の透明導電膜で形成される接続電極42が、信号線端子は信号線と同一の金属膜で形成される端子部金属膜81上に共通電極と同一の透明導電膜で形成される接続電極82が、それぞれゲート絶縁膜及びパッシベーション膜、パッシベーション膜に開口された端子部コンタクトホール43、83を介して接続された構造になっている。このように各端子部には有機絶縁膜は形成されていない。
【0039】
なお、各共通配線13は、共通配線結束線用のコンタクトホール44を介して共通配線結束線17に接続されている。コンタクトホール44の断面構造は図示していないが図16と同様な構造になっている。
【0040】
次に、第1の実施の形態のTFT基板と対向基板との間に液晶を挟持した液晶パネルの製造方法について簡単に説明する。図18は、この液晶パネルの1画素部分の断面図である。前述したTFT基板10にポリイミド系の配向剤からなる膜厚が30〜60nmの配向膜51を形成し、配向処理をした後、エポキシ系樹脂接着剤からなるシール材(図示しない)をTFT基板10の周縁に沿って形成する。
【0041】
一方、あらかじめカラーフィルタが形成される面とは反対側の面に、膜厚が約80〜150nmのITO等の透明導電層56を成膜したガラス基板のような透明絶縁性基板30に、ネガ型感光性アクリル系顔料分散レジスト或いはカーボン系レジストを用いて、膜厚が約1〜3μm、光学濃度(OD値)が3以上、シート抵抗値が1×1010Ω/□以上ブラックマトリクス52を形成する。次に、ネガ型感光性アクリル系顔料分散レジストを用いて、膜厚が約1.0〜1.5μmの赤色カラーフィルタ53Rを形成する。同様に、青色カラーフィルタ53B及び緑色カラーフィルタ53Gの各色層を形成する。次に、ノボラック系レジストを用いて、膜厚が約2.0〜3.5μmの有機絶縁膜であるオーバーコート膜54を形成する。更に、この上にポリイミド系の配向剤からなる膜厚が30〜60nmの配向膜51を形成し、配向処理をして対向基板50とする。
【0042】
その後、シール材と面内スペーサ(図示しない)を介して、TFT基板10の上に対向基板50を重ね合わせ、両基板の間に注入口(図示しない)からフッ素系化合物からなる液晶55を注入した後、UV硬化型アクリレート系樹脂からなる封口材(図示しない)により注入口を封止し、所定ギャップのパネルを得る。
【0043】
最後に、TFT基板10の素子面とは反対側の面と対向基板50のカラーフィルタとは反対側の面に、ヨウ素系偏光フィルムからなる偏光板57をそれぞれ貼り付ける。これにより、前述のTFT基板10を用いた広視野角、高開口率の液晶パネルが製造される。
【0044】
以上のように、信号線の少なくとも一部を層間絶縁膜を介して共通電極で被覆するようにした横方向電界型の液晶表示装置において、共通配線と共通電極を接続するコンタクトホールを画素毎に形成せず、間引きして形成するようにしたので、信号線形成工程で異物等によりパターニング不良が発生しても、このコンタクトホールを介して、信号線と共通電極がショートする確率を低減でき、製造歩留を向上することができる。特に、画素面積の小さいQSXGAクラスの大型高精細パネルでは、この効果が顕著である。更に、前述のコンタクトホールを千鳥状に配置したので、表示の均一性を確保することができる。
【0045】
(第2の実施の形態)
本発明の第2の実施の形態は、TFT上の層間絶縁膜を無機膜のみで形成する場合に係わる。TFT基板の構成は、図1の第1の実施の形態と同じである。
【0046】
図19は、図1のTFT基板の1画素部を拡大して示す平面図、図20は、図19のA−a線、B−b線、C−c線に沿う断面図である。図19に示すように、TFT基板上に形成される走査線11と信号線12の交差区画には、櫛歯状に形成された画素電極21と共通電極22が交互に配置され、この電極間にTFT基板10と概ね平行な電界を発生させ液晶分子の配列を制御している。また、この画素電極21と共通電極22は、図20に示すように、TFT14上に形成された2層のパッシベーション膜61、62からなる層間絶縁膜上に設けられている。
【0047】
第1の実施の形態と全く同様に、本実施形態でも、TFT14は、逆スタガ型の薄膜トランジスタの例を示しており、TFT14のゲート電極23は走査線11の一部として形成され、ソース電極24には層間絶縁膜に形成された画素電極用のコンタクトホール26を介して画素電極21が、共通配線13には層間絶縁膜及びゲート絶縁膜31に形成された共通電極用のコンタクトホール27を介して共通電極22がそれぞれ接続され、ドレイン電極25には信号線12が接続されている。本実施形態では、共通電極用のコンタクトホール27は、すべての画素に設けられている。
【0048】
次に、第2の実施の形態のTFT基板の製造方法を説明する。TFT14を形成する工程は、第1の実施の形態と全く同じ(図5〜図10)なので、説明は省略する。図21、図23、図19は、1画素部分のパッシベーション膜形成工程以降の製造工程を示す平面図、図22、図24、図20は、それぞれ図21、図23、図19のA−a線((a)図)、B−b線((b)図)、C−c線((c)図)に沿う工程断面図である。ここでも、A−a線に沿う断面部はTFT部、画素電極用のコンタクトホール部、蓄積容量部を示し、B−b線に沿う断面部は画素部を示し、C−c線に沿う断面部は信号線部、共通電極用のコンタクトホール部、蓄積容量部を示す。
【0049】
図21、図22に示すように、プラズマCVDにより、シリコン窒化膜等の無機膜からなる第1のパッシベーション膜61を約300〜500nmの膜厚で成膜し、フォトリソ工程により、第1のパッシベーション膜61をエッチングしてソース電極24を露出させる画素電極用の開口86と信号線端子部を露出させるコンタクトホール(図示しない)を形成する。また同時に、第1のパッシベーション膜61及びゲート絶縁膜31をエッチングして、共通配線13を露出させる共通電極用の開口87と、走査線端子部、共通配線端子部を露出させるコンタクトホール(図示しない)と、各共通配線13の端部を露出させる共通配線結束線用のコンタクトホール(図示しない)をそれぞれ開口する。このときのコンタクトホールのエッチングは、ドライエッチング若しくはウェットエッチングとドライエッチングの組み合せで行い、少なくともドライエッチングを含むことが特徴である。
【0050】
次に、図23、図24に示すように、再度プラズマCVDにより、シリコン窒化膜等の無機膜からなる第2のパッシベーション膜62を、約300〜500nmの膜厚で成膜し、フォトリソ工程により、上記工程と同一のマスクを用いて、第2のパッシベーション膜62をエッチングして、ソース電極24を露出させる画素電極用のコンタクトホール96と、信号線端子部を露出させるコンタクトホール(図示しない)を、第1のパッシベーション膜61及びゲート絶縁膜31をエッチングして、共通配線13を露出させる共通電極用のコンタクトホール97と、走査線端子部、共通配線端子部を露出させるコンタクトホール(図示しない)と、各共通配線13の端部を露出させる共通配線結束線用のコンタクトホール(図示しない)をそれぞれ開口する。このとき、露光量を調整し、上記工程のコンタクトホールの内側に開口を設けるようにする。また、このときのコンタクトホールのエッチングは、ウェットエッチング、ドライエッチングのどちらでもよく、両者の組み合せで行ってもよい。
【0051】
次に、図19、図20に示すように、第1の実施の形態と全く同様に、スパッタリングにより、有機絶縁膜33上にITO等からなる透明導電膜を成膜し、フォトリソ工程により、画素電極21と共通電極22及び走査線端子部、信号線端子部、共通配線端子部上の接続電極(図示しない)、共通配線結束線(図示しない)を形成する。このとき、信号線12に対応して、第1、2のパッシベーション膜61,62上に共通電極22の一つ72が位置し、また、蓄積容量電極35に対応して有機絶縁膜33上に画素電極21の一つ71が位置するように形成する。これにより、画素電極用のコンタクトホール96を介して、ソース電極24に接続する画素電極21が、共通電極用のコンタクトホール97を介して、共通配線13に接続する共通電極22が、また、走査線、信号線、共通配線端子部用のコンタクトホールを介して、走査線端子部、信号線端子部、共通配線端子部に接続する接続電極が、共通配線結束線用のコンタクトホールを介して、各共通配線13の端部に接続する共通配線結束線が、それぞれ形成される。ここで、各端子部の構造は、パッシベーション膜が2層になっている以外は、第1の実施の形態(図16、図17)と全く同様である。
【0052】
続くセル工程は、第1の実施の形態と全く同様に行い、本実施形態のTFT基板を用いた液晶パネルが製造される。
【0053】
本発明者の実験によると、バッシベーション膜が単層で、コンタクトホール開口工程が1回の場合、信号線と共通電極のショートが多発した。この原因は、コンタクトホール開口時のドライエッチングに起因して、層間絶縁膜にピンホールが形成されるためと判明した。これは、コンタクトホール開口工程で、フォトレジストの異物や欠陥部にプラズマが集中するために発生すると推定される。パッシベーション膜を2層化し、コンタクトホール開口工程を2回に分けることにより、第1のパッシベーション膜61にはピンホールが発生するが、第2のパッシベーション膜62にはピンホールが発生したとしても、同一箇所に発生する確率は極めて低い。即ち、第2のパッシベーション膜62の開口の際、ドライエッチングを用いると、同様にピンホールは形成されるが、第2のパッシベーション膜62をエッチングする時間は、当然第1のパッシベーション膜61と第2のパッシベーション膜62の全膜厚をエッチングしてしまう時間よりは短いので、パッシベーション膜の全膜厚分を貫通してピンホールが形成されることはない。勿論、第2のパッシベーション膜62をウェットエッチングする場合は、第2のパッシベーション膜62にはピンホールが発生することはなく、ピンホールは第1のパッシベーション膜の膜厚分のみしか形成されない。従って、信号線の少なくとも一部を層間絶縁膜を介して共通電極で被覆するようにした横方向電界型の液晶表示装置において、本実施形態のような製造方法をとることにより、信号線と共通電極のショートを著しく低減することが可能である。
【0054】
また、本実施形態では、第1のパッシベーション膜61の開口と第2のパッシベーション膜62の開口を同一マスクを用いて行うので、フォトリソ工程は1工程増えるが、マスク数は増えないという利点がある。更に、第2のパッシベーション膜62の開口を第1のパッシベーション膜61の開口の内側に設けたので、第2のパッシベーション膜62の開口をウェットエッチングで行っても、コンタクトホールの形状を良好に保つことができる。即ち、第2のパッシベーション膜62の開口を第1のパッシベーション膜61の開口の外側に設けた場合、特に、ゲート絶縁膜に酸化シリコン膜等、窒化シリコン膜とは異なる膜を用いたときなどは、酸化シリコン膜にサイドエッチが入り、コンタクトホールの形状を階段形状に保てず、上に形成する透明導電膜の段切れを発生させてしまう。第2のパッシベーション膜62の開口を第1のパッシベーション膜61の開口の内側に設けることで、第1のパッシベーション膜61の開口部側壁が第2のパッシベーション膜62で保護されるため、このような不具合を防止することができる。
【0055】
(第3の実施の形態)
本発明の第3の実施の形態は、第2の実施の形態と同様に、TFT上の層間絶縁膜を無機膜のみで形成する場合に係わる。本実施形態では、層間絶縁膜の無機膜は単層で形成されていることが、第2の実施の形態と異なるだけで、他の構成は第2の実施の形態と全く同様である。
【0056】
図19は、図1のTFT基板の1画素部を拡大して示す平面図(第2の実施の形態と同じ)、図25は、図19のA−a線、B−b線、C−c線に沿う断面図である。図25に示すように、このTFT基板の画素電極21と共通電極22は、TFT14上に形成された単層のパッシベーション膜32からなる層間絶縁膜上に設けられている。
【0057】
次に、第3の実施の形態のTFT基板の製造方法を説明する。第2の実施の形態と異なるところは、パッシベーション膜形成及びコンタクトホール開口工程だけである。即ち、プラズマCVDにより、シリコン窒化膜等の無機膜からなるパッシベーション膜32を、約700〜1000nmの膜厚で成膜し、フォトリソ工程により、パッシベーション膜32をエッチングして、ソース電極24を露出させる画素電極用のコンタクトホール96と、信号線端子部を露出させるコンタクトホール(図示しない)を、パッシベーション膜32及びゲート絶縁膜31をエッチングして、共通配線13を露出させる共通電極用のコンタクトホール97と、走査線端子部、共通配線端子部を露出させるコンタクトホール(図示しない)と、各共通配線13の端部を露出させる共通配線結束線用のコンタクトホール(図示しない)をそれぞれ開口する。このときのコンタクトホールのエッチングは、ウェットエッチングとドライエッチングの組み合せで行い、ドライエッチングでエッチングする膜厚分(正確には、ドライエッチングする時間分の膜厚)よりパッシベーション膜32の膜厚を厚くすることが特徴である。
【0058】
このように、コンタクトホール開口時に、ドライエッチングでエッチングする時間分の膜厚よりパッシベーション膜を厚く形成することにより、前述と同様の理由で、パッシベーション膜にピンホールが形成されたとしても、ピンホールがその全膜厚を貫通することはなく、従って、信号線と共通電極のショートを著しく低減することが可能である。
【0059】
なお、第1の実施の形態では、感光性ノボラック系レジストのような有機絶縁膜を用いた例を示したが、勿論ポリイミド樹脂やアクリル樹脂を用いてもよいし、シリコン酸化膜やシリコン窒化膜等の無機系樹脂材料であってもよい。また、感光性でなく非感光性のものでもよい。この場合は、通常のフォトリソ工程と同様に、現像後にエッチング工程とレジスト剥離工程が必要になる。また、有機絶縁膜の形成工程とパッシベーション膜の開口工程は、別々のフォトリソ工程である例を示したが、同一のフォトリソ工程で開口してもよい。
【0060】
また、前述の実施の形態では、逆スタガチャネルエッチ型TFTを有する液晶表示装置について述べたが、チャネル保護型や順スタガ型TFTでもよく、また、スタガード型TFTのみならず、コプレーナ型のTFTについても適用できることは言うまでもない。また、a−SiTFTのみならず、ポリシリコン(p−Si)TFTにも適用できる。更に、スイッチング素子はMIMであってもよい。
【0061】
【発明の効果】
以上説明したように、本発明によれば、信号線の少なくとも一部を層間絶縁膜を介して共通電極で被覆するようにした横方向電界型の液晶表示装置において、表示性能を劣化させることなく、信号線と共通電極のショートを著しく低減し、製造歩留を向上することが可能である。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態に係る横方向電界型液晶表示装置におけるTFT基板の構成を概念的に示す平面図である。
【図2】図1のTFT基板の1画素部を拡大して示す平面図である。
【図3】図2のA−a線、B−b線、C−c線に沿う断面図である。
【図4】共通電極用のコンタクトホールの配置を示す模式図である。
【図5】図1のTFT基板を用いた液晶パネルの製造方法の一例を説明する、1画素部の工程平面図(第1工程)である。
【図6】図5のA−a線、B−b線、C−c線に沿う工程断面図である。
【図7】図1のTFT基板を用いた液晶パネルの製造方法の一例を説明する、1画素部の工程平面図(第2工程)である。
【図8】図7のA−a線、B−b線、C−c線に沿う工程断面図である。
【図9】図1のTFT基板を用いた液晶パネルの製造方法の一例を説明する、1画素部の工程平面図(第3工程)である。
【図10】図9のA−a線、B−b線、C−c線に沿う工程断面図である。
【図11】図1のTFT基板を用いた液晶パネルの製造方法の一例を説明する、1画素部の工程平面図(第4工程)である。
【図12】図11のA−a線、B−b線、C−c線に沿う工程断面図である。
【図13】図1のTFT基板を用いた液晶パネルの製造方法の一例を説明する、1画素部の工程平面図(第5工程)である。
【図14】図13のA−a線、B−b線、C−c線に沿う工程断面図である。
【図15】図1のTFT基板周辺の端子部の平面図である。
【図16】図15のD−d線に沿う断面図である。
【図17】図15のE−e線に沿う断面図である。
【図18】図1のTFT基板を用いた液晶パネルの1画素部分の断面図である。
【図19】本発明の第2の実施の形態に係る横方向電界型液晶表示装置におけるTFT基板の1画素部を拡大して示す平面図である。
【図20】図19のA−a線、B−b線、C−c線に沿う断面図である。
【図21】本発明の第2の実施の形態のTFT基板の1画素部の工程平面図(第4工程)である。
【図22】図21のA−a線、B−b線、C−c線に沿う工程断面図である。
【図23】本発明の第2の実施の形態のTFT基板の1画素部の工程平面図(第5工程)である。
【図24】図23のA−a線、B−b線、C−c線に沿う工程断面図である。
【図25】本発明の第3の実施の形態に係る横方向電界型液晶表示装置におけるTFT基板の1画素部を拡大して示す平面図(図19と同じ)のA−a線、B−b線、C−c線に沿う断面図である。
【図26】従来の横方向電界型液晶表示装置におけるTFT基板の1画素部を拡大して示す平面図である。
【図27】図26のX−X’線に沿う断面図である。
【図28】図26のY−Y’線に沿う断面図である。
【符号の説明】
10 TFT基板
20、30、120 透明導電性基板
11、111 走査線
12、112 信号線
13、113 共通配線
14、114 TFT
15 走査線端子
16 信号線端子
17 共通配線結束線
18 共通配線端子
21、71、121 画素電極
22、72、122 共通電極
23、123 ゲート電極
24、124 ソース電極
25、125 ドレイン電極
26、27、44、96、97、126、127 コンタクトホール
31、131 ゲート絶縁膜
32 パッシベーション膜
33、133 有機絶縁膜
34、134 半導体層
35 蓄積容量電極
41、81 端子部金属膜
42、82 接続電極
43、83 端子部コンタクトホール
50 対向基板
51 配向膜
52 ブラックマトリクス
53R,53G,53B カラーフィルタ
54 オーバーコート膜
55 液晶
56 透明導電層
57 偏光板
61 第1のバッシベーション膜
62 第2のバッシベーション膜
64 耐圧向上用半導体層
66、67、86、87 開口
132 保護膜
164 アモルファスシリコン(a−Si)層
174 n +型アモルファスシリコン(n +型a−Si)層
Claims (1)
- 基板上に薄膜トランジスタと、前記薄膜トランジスタに接続され縦横に交差する複数の走査線及び信号線と、前記走査線と同層に形成される共通配線とを有し、前記薄膜トランジスタ上に形成される層間絶縁膜を介して、前記共通配線に接続され、前記信号線上の少なくとも一部を被覆するように形成された共通電極と、前記薄膜トランジスタに接続される画素電極との間に、前記基板と概ね平行な電界を発生する横電界型液晶表示装置の製造方法において、前記層間絶縁膜を無機絶縁膜で形成するとともに、前記共通配線と前記共通電極を接続する共通電極用コンタクトホールの一部を、少なくともドライエッチングで開口し、前記層間絶縁膜の膜厚を前記共通電極用コンタクトホールをドライエッチングで開口する部分の絶縁膜の膜厚より厚く形成することを特徴とする液晶表示装置の製造方法。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002268952A JP4199501B2 (ja) | 2002-09-13 | 2002-09-13 | 液晶表示装置の製造方法 |
| US10/661,543 US7130009B2 (en) | 2002-09-13 | 2003-09-15 | Liquid crystal display with superposed contact holes and method of manufacturing the same |
| US11/523,612 US7609350B2 (en) | 2002-09-13 | 2006-09-20 | Liquid crystal display |
| US11/523,616 US7940362B2 (en) | 2002-09-13 | 2006-09-20 | Method of manufacturing a liquid crystal display |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002268952A JP4199501B2 (ja) | 2002-09-13 | 2002-09-13 | 液晶表示装置の製造方法 |
Related Child Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007212547A Division JP2007316670A (ja) | 2007-08-17 | 2007-08-17 | 液晶表示装置 |
| JP2008215420A Division JP4709258B2 (ja) | 2008-08-25 | 2008-08-25 | 液晶表示装置及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2004109248A JP2004109248A (ja) | 2004-04-08 |
| JP4199501B2 true JP4199501B2 (ja) | 2008-12-17 |
Family
ID=32063484
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2002268952A Expired - Lifetime JP4199501B2 (ja) | 2002-09-13 | 2002-09-13 | 液晶表示装置の製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (3) | US7130009B2 (ja) |
| JP (1) | JP4199501B2 (ja) |
Families Citing this family (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4720970B2 (ja) * | 2003-03-19 | 2011-07-13 | 日本電気株式会社 | 液晶表示装置 |
| KR100538328B1 (ko) * | 2003-06-20 | 2005-12-22 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 제조방법 |
| JP2005203579A (ja) * | 2004-01-16 | 2005-07-28 | Chi Mei Electronics Corp | 配線抵抗を低減したアレイ基板およびその製造方法 |
| TWI268616B (en) * | 2004-05-14 | 2006-12-11 | Nec Lcd Technologies Ltd | Active matrix substrate and method of manufacturing the same |
| KR20060073826A (ko) * | 2004-12-24 | 2006-06-29 | 삼성전자주식회사 | 박막 트랜지스터 표시판 |
| JP4802896B2 (ja) * | 2005-09-09 | 2011-10-26 | セイコーエプソン株式会社 | 電気光学装置の製造方法 |
| JP2007093686A (ja) * | 2005-09-27 | 2007-04-12 | Mitsubishi Electric Corp | 液晶表示装置及びその製造方法 |
| KR101180718B1 (ko) * | 2005-12-29 | 2012-09-07 | 엘지디스플레이 주식회사 | 횡전계형 액정표시장치용 어레이 기판 및 그 제조 방법 |
| TWI276891B (en) * | 2006-04-07 | 2007-03-21 | Innolux Display Corp | Liquid crystal panel |
| KR101246719B1 (ko) * | 2006-06-21 | 2013-03-25 | 엘지디스플레이 주식회사 | 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법 |
| TWI372279B (en) * | 2007-08-28 | 2012-09-11 | Au Optronics Corp | Liquid crystal display panel and pixel structure |
| US8804081B2 (en) * | 2009-12-18 | 2014-08-12 | Samsung Display Co., Ltd. | Liquid crystal display device with electrode having opening over thin film transistor |
| KR101298612B1 (ko) * | 2010-10-12 | 2013-08-26 | 엘지디스플레이 주식회사 | 횡전계 방식 액정표시장치용 어레이기판 및 그 제조방법 |
| JP5372900B2 (ja) | 2010-12-15 | 2013-12-18 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
| JP5602881B2 (ja) * | 2010-12-28 | 2014-10-08 | シャープ株式会社 | 液晶表示装置 |
| TWI544525B (zh) * | 2011-01-21 | 2016-08-01 | 半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
| US8891050B2 (en) * | 2011-12-15 | 2014-11-18 | Lg Display Co., Ltd. | Liquid crystal display device and method for fabricating the same |
| JP6022805B2 (ja) * | 2012-04-23 | 2016-11-09 | 株式会社ジャパンディスプレイ | 表示装置 |
| TWI533457B (zh) * | 2012-09-11 | 2016-05-11 | 元太科技工業股份有限公司 | 薄膜電晶體 |
| CN103268045B (zh) * | 2012-09-24 | 2016-08-10 | 厦门天马微电子有限公司 | Tft阵列基板及其制作方法、液晶显示设备 |
| JP6251955B2 (ja) | 2013-01-22 | 2017-12-27 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の製造方法、及び電子機器 |
| KR102247678B1 (ko) | 2013-09-13 | 2021-04-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 |
| CN103676376B (zh) * | 2013-12-10 | 2016-01-06 | 深圳市华星光电技术有限公司 | 阵列基板及其制作方法及应用该阵列基板的液晶显示面板 |
| KR20150109544A (ko) | 2014-03-19 | 2015-10-02 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
| CN104503158B (zh) * | 2014-12-17 | 2017-04-19 | 深圳市华星光电技术有限公司 | 阵列基板、液晶显示面板及液晶显示面板的检测方法 |
| KR102268587B1 (ko) * | 2015-01-08 | 2021-06-23 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
| JP6117316B2 (ja) * | 2015-11-05 | 2017-04-19 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
| KR102392683B1 (ko) * | 2015-11-30 | 2022-05-02 | 엘지디스플레이 주식회사 | 터치스크린 내장형 표시장치 |
| CN105629605B (zh) * | 2016-01-06 | 2019-01-22 | 深圳市华星光电技术有限公司 | 阵列基板、液晶显示面板及液晶显示装置 |
| CN105549278B (zh) * | 2016-01-11 | 2018-03-06 | 深圳市华星光电技术有限公司 | Ips型tft‑lcd阵列基板的制作方法及ips型tft‑lcd阵列基板 |
Family Cites Families (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5153753A (en) * | 1989-04-12 | 1992-10-06 | Ricoh Company, Ltd. | Active matrix-type liquid crystal display containing a horizontal MIM device with inter-digital conductors |
| US6005651A (en) * | 1992-08-04 | 1999-12-21 | Matsushita Electric Industrial Co., Ltd. | Display panel and projection display system with use of display panel |
| JP3788649B2 (ja) * | 1996-11-22 | 2006-06-21 | 株式会社半導体エネルギー研究所 | 液晶表示装置 |
| US6927826B2 (en) * | 1997-03-26 | 2005-08-09 | Semiconductor Energy Labaratory Co., Ltd. | Display device |
| KR100697903B1 (ko) | 1997-04-11 | 2007-03-20 | 가부시키가이샤 히타치세이사쿠쇼 | 액정표시장치 |
| JPH11109406A (ja) * | 1997-09-30 | 1999-04-23 | Sanyo Electric Co Ltd | 表示装置とその製造方法 |
| JP3399432B2 (ja) * | 1999-02-26 | 2003-04-21 | セイコーエプソン株式会社 | 電気光学装置の製造方法及び電気光学装置 |
| JP2001174824A (ja) * | 1999-12-20 | 2001-06-29 | Nec Corp | 配向分割型液晶表示装置、その製造方法及びその画像表示方法 |
| TW451447B (en) * | 1999-12-31 | 2001-08-21 | Samsung Electronics Co Ltd | Contact structures of wirings and methods for manufacturing the same, and thin film transistor array panels including the same and methods for manufacturing the same |
| KR100736114B1 (ko) * | 2000-05-23 | 2007-07-06 | 엘지.필립스 엘시디 주식회사 | 횡전계 방식의 액정표시장치 및 그 제조방법 |
| KR100684577B1 (ko) * | 2000-06-12 | 2007-02-20 | 엘지.필립스 엘시디 주식회사 | 반사투과형 액정표시장치 및 그 제조방법 |
| KR100414222B1 (ko) * | 2000-10-14 | 2004-01-07 | 삼성전자주식회사 | 횡전계형 액정표시장치 및 그 제조방법 |
| JP4667587B2 (ja) * | 2000-12-01 | 2011-04-13 | 株式会社日立製作所 | 液晶表示装置 |
| KR100587217B1 (ko) | 2000-12-29 | 2006-06-08 | 엘지.필립스 엘시디 주식회사 | 횡전계 방식의 액정표시장치용 어레이기판 및 그제조방법 |
| JP3750055B2 (ja) * | 2001-02-28 | 2006-03-01 | 株式会社日立製作所 | 液晶表示装置 |
| TW575777B (en) * | 2001-03-30 | 2004-02-11 | Sanyo Electric Co | Active matrix type display device |
| KR100415611B1 (ko) * | 2001-05-24 | 2004-01-24 | 엘지.필립스 엘시디 주식회사 | 액정표시소자 및 그 제조방법과 이를 이용한 배향막재생방법 |
| JP3957277B2 (ja) * | 2002-04-15 | 2007-08-15 | 株式会社アドバンスト・ディスプレイ | 液晶表示装置及びその製造方法 |
| US6833897B2 (en) * | 2002-04-19 | 2004-12-21 | Hannstar Display Corp. | IPS-LCD device with a color filter formed on an array substrate |
-
2002
- 2002-09-13 JP JP2002268952A patent/JP4199501B2/ja not_active Expired - Lifetime
-
2003
- 2003-09-15 US US10/661,543 patent/US7130009B2/en not_active Expired - Lifetime
-
2006
- 2006-09-20 US US11/523,616 patent/US7940362B2/en not_active Expired - Fee Related
- 2006-09-20 US US11/523,612 patent/US7609350B2/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| US20040070718A1 (en) | 2004-04-15 |
| US20070013852A1 (en) | 2007-01-18 |
| US7940362B2 (en) | 2011-05-10 |
| JP2004109248A (ja) | 2004-04-08 |
| US20070013853A1 (en) | 2007-01-18 |
| US7609350B2 (en) | 2009-10-27 |
| US7130009B2 (en) | 2006-10-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4199501B2 (ja) | 液晶表示装置の製造方法 | |
| JP4364952B2 (ja) | 液晶表示装置の製造方法 | |
| JP4755168B2 (ja) | フリンジフィールド型液晶表示パネル及びその製造方法 | |
| JP3307150B2 (ja) | アクティブマトリクス型表示装置 | |
| KR101258903B1 (ko) | 액정표시장치 및 액정표시장치 제조방법 | |
| JP4442684B2 (ja) | 液晶表示装置及びその製造方法 | |
| TWI451155B (zh) | 液晶顯示裝置及其製造方法 | |
| CN102096251A (zh) | 有源矩阵基板及具备该有源矩阵基板的液晶显示装置 | |
| JP2001194688A (ja) | 液晶表示装置用薄膜トランジスタ基板 | |
| JP4357689B2 (ja) | 液晶表示パネル及びその製造方法 | |
| KR20030027861A (ko) | 액정 표시 장치용 기판 및 그것을 이용한 액정 표시 장치 | |
| KR101622655B1 (ko) | 액정 표시 장치 및 이의 제조 방법 | |
| JP2009128397A (ja) | 液晶表示装置及びその製造方法 | |
| US8867003B2 (en) | Liquid crystal display device | |
| KR101849569B1 (ko) | 박막 트랜지스터 기판 및 이의 제조 방법 | |
| JP2012108332A (ja) | 液晶表示装置およびその製造方法 | |
| JP5525773B2 (ja) | Tft基板及びその製造方法 | |
| JPH11242241A (ja) | 液晶表示装置とその製造方法及び液晶表示装置に用いられるtftアレイ基板とその製造方法 | |
| JP4661060B2 (ja) | トランジスタアレイ基板及び液晶ディスプレイパネル | |
| KR101366537B1 (ko) | 액정표시장치의 어레이 기판 및 그의 제조방법 | |
| JP2000122096A (ja) | 反射型液晶表示装置およびその製造方法 | |
| JP4709258B2 (ja) | 液晶表示装置及びその製造方法 | |
| JP3367821B2 (ja) | アクティブマトリクス基板 | |
| JP2007316670A (ja) | 液晶表示装置 | |
| JP2010231233A (ja) | 液晶表示装置用基板及びそれを用いた液晶表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20050311 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050518 |
|
| RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20070124 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20070419 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070615 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070619 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070817 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080212 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080411 |
|
| RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20080618 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080715 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080825 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080916 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081003 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111010 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4199501 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111010 Year of fee payment: 3 |
|
| S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111010 Year of fee payment: 3 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121010 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131010 Year of fee payment: 5 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| EXPY | Cancellation because of completion of term |