JP5950992B2 - 半導体装置及び半導体装置の作製方法 - Google Patents
半導体装置及び半導体装置の作製方法 Download PDFInfo
- Publication number
- JP5950992B2 JP5950992B2 JP2014258245A JP2014258245A JP5950992B2 JP 5950992 B2 JP5950992 B2 JP 5950992B2 JP 2014258245 A JP2014258245 A JP 2014258245A JP 2014258245 A JP2014258245 A JP 2014258245A JP 5950992 B2 JP5950992 B2 JP 5950992B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- insulating layer
- layer
- electrode
- region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 287
- 238000004519 manufacturing process Methods 0.000 title claims description 19
- 239000000463 material Substances 0.000 claims description 90
- 238000000034 method Methods 0.000 claims description 65
- 230000015572 biosynthetic process Effects 0.000 claims description 50
- 239000003990 capacitor Substances 0.000 claims description 47
- 239000000758 substrate Substances 0.000 claims description 42
- 239000012535 impurity Substances 0.000 claims description 31
- 230000008569 process Effects 0.000 claims description 9
- 239000011810 insulating material Substances 0.000 claims description 4
- 239000010410 layer Substances 0.000 description 309
- 239000010408 film Substances 0.000 description 65
- 229910052760 oxygen Inorganic materials 0.000 description 37
- 239000001301 oxygen Substances 0.000 description 37
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 35
- 238000010438 heat treatment Methods 0.000 description 32
- 230000002829 reductive effect Effects 0.000 description 29
- 229910052739 hydrogen Inorganic materials 0.000 description 27
- 239000001257 hydrogen Substances 0.000 description 26
- 229910052710 silicon Inorganic materials 0.000 description 25
- 239000010703 silicon Substances 0.000 description 25
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 24
- 229910052719 titanium Inorganic materials 0.000 description 21
- 239000010936 titanium Substances 0.000 description 21
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 19
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 18
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 16
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 16
- 150000002736 metal compounds Chemical group 0.000 description 16
- 229910052814 silicon oxide Inorganic materials 0.000 description 16
- 229910007541 Zn O Inorganic materials 0.000 description 15
- 230000014759 maintenance of location Effects 0.000 description 15
- 238000004544 sputter deposition Methods 0.000 description 15
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 14
- 230000006870 function Effects 0.000 description 14
- 238000003860 storage Methods 0.000 description 14
- 239000007789 gas Substances 0.000 description 13
- 229910052782 aluminium Inorganic materials 0.000 description 12
- 239000012298 atmosphere Substances 0.000 description 12
- 238000005530 etching Methods 0.000 description 12
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 11
- 238000005229 chemical vapour deposition Methods 0.000 description 11
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 10
- 229910052581 Si3N4 Inorganic materials 0.000 description 10
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 10
- 239000004020 conductor Substances 0.000 description 10
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 10
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 10
- 229910052721 tungsten Inorganic materials 0.000 description 10
- 239000010937 tungsten Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 9
- 229910052735 hafnium Inorganic materials 0.000 description 9
- 150000002431 hydrogen Chemical class 0.000 description 9
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 9
- 238000005240 physical vapour deposition Methods 0.000 description 9
- 229910052733 gallium Inorganic materials 0.000 description 8
- 230000010354 integration Effects 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 8
- 239000000203 mixture Substances 0.000 description 8
- 229910052757 nitrogen Inorganic materials 0.000 description 8
- 239000002356 single layer Substances 0.000 description 8
- 239000000126 substance Substances 0.000 description 8
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 7
- 229910052802 copper Inorganic materials 0.000 description 7
- 239000010949 copper Substances 0.000 description 7
- -1 for example Substances 0.000 description 7
- 229910000449 hafnium oxide Inorganic materials 0.000 description 7
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 7
- 150000004678 hydrides Chemical class 0.000 description 7
- 125000002887 hydroxy group Chemical group [H]O* 0.000 description 7
- 239000002184 metal Substances 0.000 description 7
- 239000007769 metal material Substances 0.000 description 7
- 229910044991 metal oxide Inorganic materials 0.000 description 7
- 150000004706 metal oxides Chemical group 0.000 description 7
- 238000005498 polishing Methods 0.000 description 7
- 239000011787 zinc oxide Substances 0.000 description 7
- BPQQTUXANYXVAA-UHFFFAOYSA-N Orthosilicate Chemical compound [O-][Si]([O-])([O-])[O-] BPQQTUXANYXVAA-UHFFFAOYSA-N 0.000 description 6
- 229910052786 argon Inorganic materials 0.000 description 6
- 125000004429 atom Chemical group 0.000 description 6
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 6
- 238000002955 isolation Methods 0.000 description 6
- 239000011241 protective layer Substances 0.000 description 6
- 229910052715 tantalum Inorganic materials 0.000 description 6
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 6
- 239000011701 zinc Substances 0.000 description 6
- 230000009471 action Effects 0.000 description 5
- 229910052795 boron group element Inorganic materials 0.000 description 5
- 229910001195 gallium oxide Inorganic materials 0.000 description 5
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 4
- 230000008901 benefit Effects 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 description 4
- 230000005684 electric field Effects 0.000 description 4
- 229910052734 helium Inorganic materials 0.000 description 4
- 125000004435 hydrogen atom Chemical group [H]* 0.000 description 4
- 230000000717 retained effect Effects 0.000 description 4
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 description 3
- 229910019092 Mg-O Inorganic materials 0.000 description 3
- 229910019395 Mg—O Inorganic materials 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- 229910052779 Neodymium Inorganic materials 0.000 description 3
- MWUXSHHQAYIFBG-UHFFFAOYSA-N Nitric oxide Chemical compound O=[N] MWUXSHHQAYIFBG-UHFFFAOYSA-N 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 3
- 239000000956 alloy Substances 0.000 description 3
- 229910052785 arsenic Inorganic materials 0.000 description 3
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 3
- 239000013078 crystal Substances 0.000 description 3
- 230000007547 defect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000004744 fabric Substances 0.000 description 3
- 239000001307 helium Substances 0.000 description 3
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 3
- 238000009616 inductively coupled plasma Methods 0.000 description 3
- 239000011261 inert gas Substances 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 3
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 3
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 3
- 229910052698 phosphorus Inorganic materials 0.000 description 3
- 239000011574 phosphorus Substances 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229910052706 scandium Inorganic materials 0.000 description 3
- SIXSYDAISGFNSX-UHFFFAOYSA-N scandium atom Chemical compound [Sc] SIXSYDAISGFNSX-UHFFFAOYSA-N 0.000 description 3
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 3
- 229910010271 silicon carbide Inorganic materials 0.000 description 3
- 238000004528 spin coating Methods 0.000 description 3
- 229910001936 tantalum oxide Inorganic materials 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- 208000005156 Dehydration Diseases 0.000 description 2
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 2
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- 229910006404 SnO 2 Inorganic materials 0.000 description 2
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 2
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 229910052790 beryllium Inorganic materials 0.000 description 2
- ATBAMAFKBVZNFJ-UHFFFAOYSA-N beryllium atom Chemical compound [Be] ATBAMAFKBVZNFJ-UHFFFAOYSA-N 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 230000018044 dehydration Effects 0.000 description 2
- 238000006297 dehydration reaction Methods 0.000 description 2
- 238000006356 dehydrogenation reaction Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 239000000428 dust Substances 0.000 description 2
- 238000001704 evaporation Methods 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 238000011049 filling Methods 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- 229910052749 magnesium Inorganic materials 0.000 description 2
- 239000011777 magnesium Substances 0.000 description 2
- 229910052748 manganese Inorganic materials 0.000 description 2
- 239000011572 manganese Substances 0.000 description 2
- WPBNNNQJVZRUHP-UHFFFAOYSA-L manganese(2+);methyl n-[[2-(methoxycarbonylcarbamothioylamino)phenyl]carbamothioyl]carbamate;n-[2-(sulfidocarbothioylamino)ethyl]carbamodithioate Chemical compound [Mn+2].[S-]C(=S)NCCNC([S-])=S.COC(=O)NC(=S)NC1=CC=CC=C1NC(=S)NC(=O)OC WPBNNNQJVZRUHP-UHFFFAOYSA-L 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 229910052754 neon Inorganic materials 0.000 description 2
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical compound [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 description 2
- 239000012299 nitrogen atmosphere Substances 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 238000009832 plasma treatment Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 230000002441 reversible effect Effects 0.000 description 2
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 2
- 239000002002 slurry Substances 0.000 description 2
- 150000003608 titanium Chemical class 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 229910052726 zirconium Inorganic materials 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 206010021143 Hypoxia Diseases 0.000 description 1
- 108010083687 Ion Pumps Proteins 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 229910020781 SixOy Inorganic materials 0.000 description 1
- 229910020923 Sn-O Inorganic materials 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- RNQKDQAVIXDKAG-UHFFFAOYSA-N aluminum gallium Chemical compound [Al].[Ga] RNQKDQAVIXDKAG-UHFFFAOYSA-N 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 238000005513 bias potential Methods 0.000 description 1
- 125000004432 carbon atom Chemical group C* 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 229910003437 indium oxide Inorganic materials 0.000 description 1
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910052743 krypton Inorganic materials 0.000 description 1
- 239000000696 magnetic material Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 125000004430 oxygen atom Chemical group O* 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 150000003376 silicon Chemical class 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000000859 sublimation Methods 0.000 description 1
- 230000008022 sublimation Effects 0.000 description 1
- JBQYATWDVHIOAR-UHFFFAOYSA-N tellanylidenegermanium Chemical compound [Te]=[Ge] JBQYATWDVHIOAR-UHFFFAOYSA-N 0.000 description 1
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 1
- 229910001887 tin oxide Inorganic materials 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
- 229910052720 vanadium Inorganic materials 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
- H01L27/1211—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with field-effect transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/70—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0433—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Semiconductor Memories (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Non-Volatile Memory (AREA)
Description
である。
のものと、電力の供給がなくなっても記憶内容は保持される不揮発性のものとに大別され
る。
ccess Memory)がある。DRAMは、記憶素子を構成するトランジスタを選
択してキャパシタに電荷を蓄積することで、情報を記憶する。
情報の読み出しの度に、再度の書き込み動作が必要となる。また、記憶素子を構成するト
ランジスタにはオフ状態でのソースとドレイン間のリーク電流(オフ電流)等によって、
トランジスタが選択されていない状況でも電荷が流出、または流入するため、データの保
持期間が短い。このため、所定の周期で再度の書き込み動作(リフレッシュ動作)が必要
であり、消費電力を十分に低減することは困難である。また、電力の供給がなくなると記
憶内容が失われるため、長期間の記憶内容の保持には、磁性材料や光学材料を利用した別
の記憶装置が必要となる。
s Memory)がある。SRAMは、フリップフロップなどの回路を用いて記憶内容
を保持するため、リフレッシュ動作が不要であり、この点においてはDRAMより有利で
ある。しかし、フリップフロップなどの回路を用いているため、記憶容量あたりの単価が
高くなるという問題がある。また、電力の供給がなくなると記憶内容が失われるという点
については、DRAMと変わるところはない。
トランジスタのゲート電極とチャネル形成領域との間にフローティングゲートを有し、当
該フローティングゲートに電荷を保持させることで記憶を行うため、データの保持期間は
極めて長く(半永久的)、揮発性記憶装置で必要なリフレッシュ動作が不要であるという
利点を有している(例えば、特許文献1参照)。
が劣化するため、所定回数の書き込みによって記憶素子が機能しなくなるという問題が生
じる。この問題の影響を緩和するために、例えば、各記憶素子の書き込み回数を均一化す
る手法が採られるが、これを実現するためには、複雑な周辺回路が必要になってしまう。
そして、このような手法を採用しても、根本的な寿命の問題が解消するわけではない。つ
まり、フラッシュメモリは、情報の書き換え頻度が高い用途には不向きである。
その電荷を除去するためには、高い電圧が必要であり、また、そのための回路も必要であ
る。さらに、電荷の保持、または除去のためには比較的長い時間を要し、書き込み、消去
の高速化が容易ではないという問題もある。
が可能で、かつ、書き込み回数にも制限が無い、新たな構造の半導体装置を提供すること
を目的の一とする。さらには、新たな構造に係る半導体装置の集積度を高めることを目的
の一とする。
れた酸化物半導体を用いる。酸化物半導体を用いて構成したトランジスタは、リーク電流
が極めて小さいため、長期間にわたって情報を保持することが可能である。また、高純度
化された酸化物半導体を用いる場合には、その程度はより顕著であり、極めて長期間にわ
たって情報を保持することが可能になる。
た第1のゲート絶縁層と、第1のチャネル形成領域と重畳して、第1のゲート絶縁層上に
設けられた第1のゲート電極と、第1のチャネル形成領域を挟むように設けられたソース
領域およびドレイン領域と、を有する第1のトランジスタと、第2のチャネル形成領域と
、第2のチャネル形成領域と電気的に接続するソース電極およびドレイン電極と、第2の
チャネル形成領域上に設けられた第2のゲート電極と、第2のチャネル形成領域と第2の
ゲート電極との間に設けられた第2のゲート絶縁層と、を有する第2のトランジスタと、
ソース領域またはドレイン領域と、第2のチャネル形成領域との間に設けられた絶縁層と
、を含むメモリセルを有し、第1のトランジスタと、第2のトランジスタとは、少なくと
も一部が重畳して設けられ、第2のゲート絶縁層と絶縁層は、下記式(1)を満たす、半
導体装置である。
し、εraは第2のゲート絶縁層の誘電率を示し、εrbは絶縁層の誘電率を示す。)
上に設けられた第1のゲート絶縁層と、第1のチャネル形成領域と重畳して、第1のゲー
ト絶縁層上に設けられた第1のゲート電極と、第1のチャネル形成領域を挟むように設け
られたソース領域およびドレイン領域と、を有する第1のトランジスタと、第2のチャネ
ル形成領域と、第2のチャネル形成領域と電気的に接続するソース電極およびドレイン電
極と、第2のチャネル形成領域上に設けられた第2のゲート電極と、第2のチャネル形成
領域と第2のゲート電極との間に設けられた第2のゲート絶縁層と、を有する第2のトラ
ンジスタと、ソース領域またはドレイン領域と、第2のチャネル形成領域との間に設けら
れた絶縁層と、を含むメモリセルを有し、第1のトランジスタと、第2のトランジスタと
は、少なくとも一部が重畳して設けられ、第2のゲート絶縁層と絶縁層は、下記式(2)
を満たす、半導体装置である。
膜厚を示し、εraは前記第2のゲート絶縁層の誘電率を示し、εrbは前記絶縁層の誘
電率を示し、Vmaxは、前記ソース領域またはドレイン領域の電位を示し、Vthは前
記第2のトランジスタのしきい値電圧を示す。)
続されることが好ましい。また、上記構成においてソース電極またはドレイン電極と、第
2のゲート絶縁層と、導電層とにより、容量素子が構成されることが好ましい。
異なる半導体材料を含んで構成されることが好ましい。また、上記構成において、第2の
チャネル形成領域は、酸化物半導体を含んで構成されることが好ましい。
発明の一態様はこれに限定されない。酸化物半導体材料と同等のオフ電流特性が実現でき
る材料、例えば、炭化シリコンをはじめとするワイドギャップ材料(より具体的には、例
えば、エネルギーギャップEgが3eVより大きい半導体材料)などを適用しても良い。
たは「直下」であることを限定するものではない。例えば、「ゲート絶縁層上のゲート電
極」の表現であれば、ゲート絶縁層とゲート電極との間に他の構成要素を含むものを除外
しない。また、「上」「下」の用語は説明の便宜のために用いる表現に過ぎない。
限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり
、その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「
配線」が一体となって形成されている場合なども含む。
や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このた
め、本明細書においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることが
できるものとする。
の」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するも
の」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない
。
タなどのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有
する素子などが含まれる。
により長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作が
不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能となるため
、消費電力を十分に低減することができる。また、電力の供給がない場合であっても、長
期にわたって記憶内容を保持することが可能である。
、素子の劣化の問題もない。例えば、従来の不揮発性メモリのように、浮遊ゲートへの電
子の注入や、浮遊ゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁層の劣
化といった問題が全く生じない。すなわち、本発明の一態様に係る半導体装置では、従来
の不揮発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に
向上する。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行わ
れるため、高速な動作も容易に実現しうる。また、情報を消去するための動作が不要であ
るというメリットもある。
ため、これを、酸化物半導体を用いたトランジスタと組み合わせて用いることにより、半
導体装置の動作(例えば、情報の読み出し動作)の高速性を十分に確保することができる
。また、酸化物半導体以外の材料を用いたトランジスタにより、高速動作が要求される各
種回路(論理回路、駆動回路など)を好適に実現することが可能である。
速動作が可能なトランジスタ)と、酸化物半導体を用いたトランジスタ(より広義には、
十分にオフ電流が小さいトランジスタ)とを一体に備えることで、これまでにない特徴を
有する半導体装置を実現することができる。
下の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態およ
び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以
下に示す実施の形態の記載内容に限定して解釈されるものではない。
実際の位置、大きさ、範囲などを表していない場合がある。このため、本発明の一態様は
、必ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
同を避けるために付すものであり、数的に限定するものではないことを付記する。
本実施の形態では、本発明の一態様に係る半導体装置の構成およびその作製方法につい
て、図1乃至図7を参照して説明する。
図1は、半導体装置の構成の一例である。図1(A)には半導体装置の断面を、図1(
B)には半導体装置の平面を、それぞれ示す。図1(A)において、A1−A2は、トラ
ンジスタのチャネル長方向に垂直な断面図であり、B1−B2は、トランジスタのチャネ
ル長方向に平行な断面図である。図1に示す半導体装置は、下部に第1の半導体材料を用
いたトランジスタ160を有し、上部に第2の半導体材料を用いたトランジスタ162を
有する。また、図1に示す半導体装置は、トランジスタ160とトランジスタ162と容
量素子164とを、一つずつ有する構成として示しているが、それぞれ複数有する構成も
含む。
例えば、第1の半導体材料を酸化物半導体以外の半導体材料とし、第2の半導体材料を酸
化物半導体とすることができる。酸化物半導体以外の半導体材料としては、例えば、シリ
コン、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、またはガリウムヒ素等を用
いることができ、単結晶半導体を用いることが好ましい。他に、有機半導体材料などを用
いてもよい。このような半導体材料を用いたトランジスタは、高速動作が容易である。一
方で、酸化物半導体を用いたトランジスタは、その特性により長時間の電荷保持を可能と
する。
ネル型トランジスタのいずれも用いることができる。ここでは、トランジスタ160およ
びトランジスタ162は、いずれもnチャネル型トランジスタとして説明する。また、本
発明の一態様において、技術的な本質は、情報を保持するために酸化物半導体のようなオ
フ電流を十分に低減することが可能な半導体材料をトランジスタ162に用いる点にある
から、半導体装置に用いられる材料や半導体装置の構造など、半導体装置の具体的な構成
をここで示すものに限定する必要はない。
られたチャネル形成領域116と、チャネル形成領域116を挟むように設けられた不純
物領域120(ソース領域またはドレイン領域とも記す)と、不純物領域120に接する
金属化合物領域124と、チャネル形成領域116上に設けられたゲート絶縁層108と
、ゲート絶縁層108上に設けられたゲート電極110と、を有する。なお、図1におい
て、明示的にはソース電極やドレイン電極を有しない場合があるが、便宜上、このような
状態を含めてトランジスタと呼ぶ場合がある。また、この場合、トランジスタの接続関係
を説明するために、ソース領域やドレイン領域を含めてソース電極やドレイン電極と表現
することがある。つまり、本明細書において、ソース電極との記載には、ソース領域が含
まれうる。
。ここで、電極126は、トランジスタ160のソース電極やドレイン電極として機能す
る。また、基板100上にはトランジスタ160を囲むように素子分離絶縁層106が設
けられており、トランジスタ160上に絶縁層128が設けられている。なお、高集積化
を実現するためには、図1に示すように、トランジスタ160がサイドウォール絶縁層を
有しない構成とすることが望ましい。一方で、トランジスタ160の特性を重視する場合
には、ゲート電極110の側面にサイドウォール絶縁層を設け、そのサイドウォール絶縁
層と重畳する領域に形成された不純物濃度が異なる領域を含めて不純物領域120を設け
ても良い。
酸化物半導体層144と電気的に接続されているソース電極またはドレイン電極142a
、およびソース電極またはドレイン電極142bと、酸化物半導体層144、ソース電極
またはドレイン電極142a、およびソース電極またはドレイン電極142b、を覆うゲ
ート絶縁層146と、ゲート絶縁層146上に酸化物半導体層144と重畳するように設
けられたゲート電極148aと、を有する。
十分に除去されることにより、高純度化されたものであることが望ましい。例えば、酸化
物半導体層144の水素濃度は5×1019atoms/cm3以下、望ましくは5×1
018atoms/cm3以下、より望ましくは5×1017atoms/cm3以下と
する。なお、上述の酸化物半導体層144中の水素濃度は、二次イオン質量分析法(SI
MS:Secondary Ion Mass Spectroscopy)で測定され
るものである。また、酸化物半導体層144は、十分な酸素の供給により酸素欠損が低減
されることが好ましい。このように、水素濃度が十分に低減されて高純度化され、十分な
酸素の供給により酸素欠損に起因するエネルギーギャップ中の欠陥準位が低減された酸化
物半導体層144では、キャリア濃度が1×1012/cm3未満、望ましくは、1×1
011/cm3未満、より望ましくは1.45×1010/cm3未満となる。例えば、
室温(25℃)でのオフ電流(ここでは、単位チャネル幅(1μm)あたりの値)は10
0zA(1zA(ゼプトアンペア)は1×10−21A)以下、望ましくは10zA以下
となる。このように、高純度化され、i型化(真性化)または実質的にi型化された酸化
物半導体層144を用いることで、極めて優れたオフ電流特性のトランジスタ162を得
ることができる。
めに、島状に加工された酸化物半導体層を用いているが、島状に加工されていない酸化物
半導体層を採用しても良い。酸化物半導体層を島状に加工しない場合には、加工の際のエ
ッチングによる酸化物半導体層の汚染を防止できる。
よび導電層148b、とで構成される。すなわち、ソース電極またはドレイン電極142
aは、容量素子164の一方の電極として機能し、導電層148bは、容量素子164の
他方の電極として機能することになる。このような構成とすることにより、十分な容量を
確保することができる。また、酸化物半導体層144とゲート絶縁層146とを積層させ
る場合には、ソース電極またはドレイン電極142aと、導電層148bとの絶縁性を十
分に確保することができる。さらに、容量が不要の場合は、容量素子164を設けない構
成とすることもできる。
電極142a、およびソース電極またはドレイン電極142bの端部は、テーパー形状で
あることが好ましい。ソース電極またはドレイン電極142a、ソース電極またはドレイ
ン電極142bの端部をテーパー形状とすることにより、ゲート絶縁層146の被覆性を
向上させ、段切れを防止することができる。ここで、テーパー角は、例えば、30°以上
60°以下とする。なお、テーパー角とは、テーパー形状を有する層(例えば、ソース電
極またはドレイン電極142a)を、その断面(基板の表面と直交する面)に垂直な方向
から観察した際に、当該層の側面と底面がなす傾斜角を示す。
設けられている。そして、ゲート絶縁層146、絶縁層150、絶縁層152などに形成
された開口には、電極154が設けられ、絶縁層152上には、電極154と接続する配
線156が形成される。配線156はメモリセルの一と他のメモリセルとを接続する。な
お、図1では電極126および電極154を用いて、金属化合物領域124、ソース電極
またはドレイン電極142b、および配線156を接続しているが、本発明の一態様はこ
れに限定されない。例えば、ソース電極またはドレイン電極142bを直接、金属化合物
領域124に接触させても良い。または、配線156を直接、ソース電極またはドレイン
電極142bに接触させても良い。
を接続する電極126と、ソース電極またはドレイン電極142bと配線156を接続す
る電極154とは重畳して配置されている。つまり、トランジスタ160のソース電極や
ドレイン電極として機能する電極126と、トランジスタ162のソース電極またはドレ
イン電極142bと、が接する領域は、トランジスタ162のソース電極またはドレイン
電極142bと、電極154が接する領域と重なっている。このような平面レイアウトを
採用することにより、コンタクト領域に起因する素子面積の増大を抑制することができる
。つまり、半導体装置の集積度を高めることができる。
部が重畳するように設けられている。また、トランジスタ162や容量素子164が、ト
ランジスタ160と重畳するように設けられている。例えば、容量素子164の導電層1
48bは、トランジスタ160のゲート電極110と少なくとも一部が重畳して設けられ
ている。このような、平面レイアウトを採用することにより、高集積化を図ることができ
る。例えば、最小加工寸法をFとして、メモリセルの占める面積を15F2〜25F2と
することが可能である。
畳するように設けることにより、トランジスタ160のソース領域またはドレイン領域が
、トランジスタ162のバックゲート電極として機能してしまうおそれがある。なお、こ
こでいうバックゲート電極とは、酸化物半導体層144のチャネル形成領域を挟んでゲー
ト電極148aとは逆側に設けられた疑似的なゲート電極をいう。つまり、トランジスタ
160のソース領域またはドレイン領域に正電位が与えられた場合、例えば、その正電位
がバックゲート電極からみたしきい値電圧Vth(back)を超えると、トランジスタ
162はオンになってしまう。或いは、トランジスタ160のソース領域またはドレイン
領域に与えられた正電位がトランジスタ162をオンにしない程度の大きさであっても、
トランジスタ162のしきい値電圧Vthは負(ノーマリーオン側)にシフトしてしまう
。例えば、半導体装置の読み出し動作において、トランジスタ160のソース領域または
ドレイン領域に正電位が与えられる場合、トランジスタ162のしきい値電圧Vthは負
(ノーマリーオン側)にシフトし、トランジスタ162のリーク電流が増加してしまい、
電荷の保持特性が低下してしまうおそれが生じる。その結果、メモリリテンション特性が
低下してしまうおそれが生じる。なお、メモリリテンション特性とは、メモリのデータ保
持特性を表す。
ート電極として機能してしまう要因として、トランジスタ160のソース領域またはドレ
イン領域と、酸化物半導体層144のチャネル形成領域との間に設けられる絶縁層128
の膜厚や誘電率が挙げられる。絶縁層128の膜厚が薄すぎると、トランジスタ160の
ソース領域またはドレイン領域の電位が酸化物半導体層144へ及ぼす影響は大きくなっ
てしまう。また、絶縁層128の誘電率が高すぎても、トランジスタ160のソース領域
またはドレイン領域の電位が酸化物半導体層144へ及ぼす影響は大きくなってしまう。
2のバックゲート電極として及ぼす影響を低減するためには、絶縁層128を、トランジ
スタ162のゲート絶縁層146の膜厚で換算して、絶縁層128とゲート絶縁層146
が、下記の式(1)を満たすことが好ましい。
厚を示し、εraはゲート絶縁層146の誘電率を示し、εrbは絶縁層128の誘電率
を示す。)
域の電位が酸化物半導体層144へ及ぼす影響は、トランジスタ162のゲート電極が酸
化物半導体層144へ及ぼす影響の十分の一以下となる。つまり、トランジスタ160の
ソース領域またはドレイン領域の電位が酸化物半導体層144へ及ぼす影響を極めて小さ
くすることが可能となり、トランジスタ160のソース領域またはドレイン領域が、実質
的にバックゲート電極としては機能しなくなる。
ート電極として及ぼす影響を低減するための別の好ましい条件について説明する。トラン
ジスタ162を有するメモリセルがデータを保持する動作(例えば、半導体装置の書き込
み動作において非選択となった場合)あるいは読み出し動作において、トランジスタ16
0のソース領域またはドレイン領域には最大Vmaxまで与えられるとする。そのとき、
トランジスタ162のしきい値電圧Vthは負(ノーマリーオン側)にシフトするが、ト
ランジスタ162のしきい値電圧Vthが負になってしまうとメモリセルの電荷保持特性
は著しく低下してしまう。つまり、トランジスタ162のしきい値Vthが正であること
が好ましい条件といえる。
きのトランジスタ162のしきい値電圧のシフト幅は、概ね、下記の式(2)で表される
。
に変化しても、トランジスタ162のしきい値Vthが正であるためには、下記の式(3
)を満たせばよい。
し動作で使用する電源電位である。他の場合として、書き込み動作において、フローティ
ングゲートFG部へ供給する電位がトランジスタ160のソース領域またはドレイン領域
にも供給される場合がある。その場合、フローティングゲートFG部へ供給する最大電位
が電位Vmaxとなることがある。
は実質的にトランジスタ162のバックゲート電極として機能しなくなる。言い換えると
、トランジスタ162のしきい値変動を十分に抑制することができる。これにより、半導
体装置のメモリリテンション特性を向上させることができる。
次に、上記半導体装置の作製方法の一例について説明する。以下では、はじめに下部の
トランジスタ160の作製方法について図2および図3を参照して説明し、その後、上部
のトランジスタ162および容量素子164の作製方法について図4および図5を参照し
て説明する。
下部のトランジスタ160の作製方法について、図2および図3を参照して説明する。
コンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム
などの化合物半導体基板、SOI基板などを適用することができる。ここでは、半導体材
料を含む基板100として、単結晶シリコン基板を用いる場合の一例について示すものと
する。なお、一般に「SOI基板」は、絶縁表面上にシリコン半導体層が設けられた構成
の基板をいうが、本明細書等においては、絶縁表面上にシリコン以外の材料からなる半導
体層が設けられた構成の基板も含むものとする。つまり、「SOI基板」が有する半導体
層は、シリコン半導体層に限定されない。また、SOI基板には、ガラス基板などの絶縁
基板上に絶縁層を介して半導体層が設けられた構成のものが含まれるものとする。
は、半導体装置の読み出し動作を高速化することができるため好適である。
する(図2(A)参照)。保護層102としては、例えば、酸化シリコンや窒化シリコン
、酸窒化シリコンなどを材料とする絶縁層を用いることができる。なお、この工程の前後
において、トランジスタのしきい値電圧を制御するために、n型の導電性を付与する不純
物元素やp型の導電性を付与する不純物元素を基板100に添加してもよい。半導体がシ
リコンの場合、n型の導電性を付与する不純物元素としては、例えば、リンや砒素などを
用いることができる。また、p型の導電性を付与する不純物元素としては、例えば、硼素
、アルミニウム、ガリウムなどを用いることができる。
いない領域(露出している領域)の、基板100の一部を除去する。これにより他の半導
体領域と分離された半導体領域104が形成される(図2(B)参照)。当該エッチング
には、ドライエッチングを用いるのが好適であるが、ウェットエッチングを用いても良い
。エッチングガスやエッチング液については被エッチング材料に応じて適宜選択すること
ができる。
域の絶縁層を選択的に除去することで、素子分離絶縁層106を形成する(図2(C)参
照)。当該絶縁層は、酸化シリコンや窒化シリコン、酸窒化シリコンなどを用いて形成さ
れる。絶縁層の除去方法としては、CMP(化学的機械的研磨)などの研磨処理やエッチ
ング処理などがあるが、そのいずれを用いても良い。なお、半導体領域104の形成後、
または、素子分離絶縁層106の形成後には、上記保護層102を除去する。
機械的な複合作用により平坦化する手法である。より具体的には、研磨ステージの上に研
磨布を貼り付け、被加工物と研磨布との間にスラリー(研磨剤)を供給しながら研磨ステ
ージと被加工物とを各々回転または揺動させて、被研磨物の表面を、スラリーと被研磨物
表面との間での化学反応と、研磨布と被研磨物との機械的研磨の作用により、被加工物の
表面を研磨する方法である。
酸素を打ち込むことにより絶縁性の領域を形成する方法などを用いることもできる。
形成する。
(熱酸化処理や熱窒化処理など)によって形成することができる。熱処理に代えて、高密
度プラズマ処理を適用しても良い。高密度プラズマ処理は、例えば、He、Ar、Kr、
Xeなどの希ガス、酸素、酸化窒素、アンモニア、窒素、水素などのうちいずれかの混合
ガスを用いて行うことができる。もちろん、CVD法やスパッタリング法等を用いて絶縁
層を形成しても良い。当該絶縁層は、酸化シリコン、酸窒化シリコン、窒化シリコン、酸
化ハフニウム、酸化アルミニウム、酸化タンタル、酸化イットリウム、ハフニウムシリケ
ート(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(
HfSixOyNz(x>0、y>0、z>0))、窒素が添加されたハフニウムアルミ
ネート(HfAlxOyNz(x>0、y>0、z>0))等を含む単層構造または積層
構造とすることが望ましい。また、絶縁層の厚さは、例えば、1nm以上100nm以下
、好ましくは10nm以上50nm以下とすることができる。
料を用いて形成することができる。また、多結晶シリコンなどの半導体材料を用いて、導
電材料を含む層を形成しても良い。形成方法も特に限定されず、蒸着法、CVD法、スパ
ッタリング法、スピンコート法などの各種成膜方法を用いることができる。なお、本実施
の形態では、導電材料を含む層を、金属材料を用いて形成する場合の一例について示すも
のとする。
8、ゲート電極110を形成する(図2(C)参照)。
域116および不純物領域120を形成する(図2(D)参照)。なお、ここではn型ト
ランジスタを形成するためにリンやヒ素を添加しているが、p型トランジスタを形成する
場合には、硼素(B)やアルミニウム(Al)などの不純物元素を添加すればよい。ここ
で、添加する不純物の濃度は適宜設定することができるが、半導体素子が高度に微細化さ
れる場合には、その濃度を高くすることが望ましい。
る濃度で添加された不純物領域を形成しても良い。
図3(A)参照)。当該金属層122は、真空蒸着法やスパッタリング法、スピンコート
法などの各種成膜方法を用いて形成することができる。金属層122は、半導体領域10
4を構成する半導体材料と反応することによって低抵抗な金属化合物となる金属材料を用
いて形成することが望ましい。このような金属材料としては、例えば、チタン、タンタル
、タングステン、ニッケル、コバルト、白金等がある。
不純物領域120に接する金属化合物領域124が形成される(図3(A)参照)。なお
、ゲート電極110として多結晶シリコンなどを用いる場合には、ゲート電極110の金
属層122と接触する部分にも、金属化合物領域が形成されることになる。
きる。もちろん、その他の熱処理方法を用いても良いが、金属化合物の形成に係る化学反
応の制御性を向上させるためには、ごく短時間の熱処理を実現できる方法を用いることが
望ましい。なお、上記の金属化合物領域は、金属材料と半導体材料との反応により形成さ
れるものであり、十分に導電性が高められた領域である。当該金属化合物領域を形成する
ことで、電気抵抗を十分に低減し、素子特性を向上させることができる。なお、金属化合
物領域124を形成した後には、金属層122は除去する。
)参照)。電極126は、例えば、導電材料を含む層を形成した後に、当該層を選択的に
エッチングすることで形成される。導電材料を含む層は、アルミニウムや銅、チタン、タ
ンタル、タングステン等の金属材料を用いて形成することができる。また、多結晶シリコ
ンなどの半導体材料を用いて、導電材料を含む層を形成しても良い。形成方法も特に限定
されず、蒸着法、CVD法、スパッタリング法、スピンコート法などの各種成膜方法を用
いることができる。
3(C)参照)。絶縁層128は、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化
アルミニウム等の無機絶縁材料を含む材料を用いて形成することができる。特に、絶縁層
128に誘電率の低い(low−k)材料を用いることで、各種電極や配線の重なりに起
因する容量を十分に低減することが可能になるため好ましい。なお、絶縁層128には、
これらの材料を用いた多孔性の絶縁層を適用しても良い。多孔性の絶縁層では、密度の高
い絶縁層と比較して誘電率が低下するため、電極や配線に起因する容量をさらに低減する
ことが可能である。また、絶縁層128は、ポリイミド、アクリル等の有機絶縁材料を用
いて形成することも可能である。なお、ここでは、絶縁層128の単層構造としているが
、本発明の一態様はこれに限定されない。2層以上の積層構造としても良い。3層構造と
する場合には、例えば、酸化窒化シリコン層と、窒化酸化シリコン層と、酸化シリコン層
の積層構造とすることができる。
24にまで達する開口を形成し、当該開口を埋め込むように形成することも可能である。
により窒化チタン膜を薄く形成した後に、開口に埋め込むようにタングステン膜を形成す
る方法を適用することができる。ここで、PVD法により形成されるチタン膜は、被形成
面の酸化膜(自然酸化膜など)を還元し、下部電極など(ここでは金属化合物領域124
)との接触抵抗を低減させる機能を有する。また、その後に形成される窒化チタン膜は、
導電性材料の拡散を抑制するバリア機能を備える。また、チタンや窒化チタンなどによる
バリア膜を形成した後に、メッキ法により銅膜を形成してもよい。
図3(C)参照)。このようなトランジスタ160は、高速動作が可能であるという特徴
を有する。このため、当該トランジスタを読み出し用のトランジスタとして用いることで
、情報の読み出しを高速に行うことができる。
8にCMP処理を施して、ゲート電極110および電極126の上面を露出させる(図3
(D)参照)。ゲート電極110および電極126の上面を露出させる処理としては、C
MP処理の他にエッチング処理などを適用することも可能であるが、トランジスタ162
の特性を向上させるために、絶縁層128の表面は可能な限り平坦にしておくことが望ま
しい。
工程を含んでいても良い。例えば、配線の構造として、絶縁層および導電層の積層構造で
なる多層配線構造を採用して、高度に集積化した半導体装置を実現することも可能である
。
次に、上部のトランジスタ162および容量素子164の作製方法について、図4およ
び図5を参照して説明する。
し、当該酸化物半導体層を加工して、酸化物半導体層144を形成する(図4(A)参照
)。なお、酸化物半導体層を形成する前に、ゲート電極110、電極126、絶縁層12
8の上に、下地として機能する絶縁層を設けても良い。当該絶縁層は、スパッタリング法
をはじめとするPVD法やプラズマCVD法などのCVD法などを用いて形成することが
できる。
n−O系の材料や、三元系金属酸化物であるIn−Ga−Zn−O系の材料、In−Sn
−Zn−O系の材料、In−Al−Zn−O系の材料、Sn−Ga−Zn−O系の材料、
Al−Ga−Zn−O系の材料、Sn−Al−Zn−O系の材料や、二元系金属酸化物で
あるIn−Zn−O系の材料、Sn−Zn−O系の材料、Al−Zn−O系の材料、Zn
−Mg−O系の材料、Sn−Mg−O系の材料、In−Mg−O系の材料、In−Ga−
O系の材料や、単元系金属酸化物であるIn−O系の材料、Sn−O系の材料、Zn−O
系の材料などを用いることができる。また、上記の材料にSiO2を含ませてもよい。こ
こで、例えば、In−Ga−Zn−O系の材料とは、インジウム(In)、ガリウム(G
a)、亜鉛(Zn)を有する酸化物、という意味であり、その組成比は特に問わない。ま
た、InとGaとZn以外の元素を含んでいてもよい。
を用いた薄膜とすることができる。ここで、Mは、Ga、Al、MnおよびCoから選ば
れた一または複数の金属元素を示す。例えば、Mとして、Ga、GaおよびAl、Gaお
よびMn、またはGaおよびCoなどを用いることができる。
としては、例えば、組成比として、In2O3:Ga2O3:ZnO=1:1:1[mo
l数比]のターゲットを用いることができる。なお、ターゲットの材料および組成を上述
に限定する必要はない。例えば、In2O3:Ga2O3:ZnO=1:1:2[mol
数比]の組成比のターゲットを用いることもできる。
組成比は、原子数比で、In:Zn=50:1〜1:2(モル数比に換算するとIn2O
3:ZnO=25:1〜1:4)、好ましくはIn:Zn=20:1〜1:1(モル数比
に換算するとIn2O3:ZnO=10:1〜1:2)、さらに好ましくはIn:Zn=
15:1〜1.5:1(モル数比に換算するとIn2O3:ZnO=15:2〜3:4)
とする。例えば、In−Zn−O系酸化物半導体の形成に用いるターゲットは、原子数比
がIn:Zn:O=X:Y:Zのとき、Z>1.5X+Yとする。
下とする。充填率の高いターゲットを用いることにより、成膜した酸化物半導体層は緻密
な膜とすることができるためである。
半導体層を厚くしすぎると(例えば、膜厚を50nm以上)、トランジスタがノーマリー
オンとなってしまうおそれがあるためである。
作製するのが望ましい。例えば、スパッタリング法などを用いて作製することができる。
用いたスパッタリング法により形成する。
ガスと酸素の混合雰囲気下などとすればよい。また、酸化物半導体層への水素、水、水酸
基、水素化物などの混入を防ぐために、水素、水、水酸基、水素化物などの不純物が十分
に除去された高純度ガスを用いた雰囲気とすることが望ましい。
500℃以下、好ましくは300℃を超えて500℃以下、より好ましくは350℃以上
450℃以下となるように加熱する。
十分に除去された高純度ガスを導入し、上記ターゲットを用いて基板上に酸化物半導体層
を成膜する。成膜室内の残留水分を除去するためには、排気手段として、クライオポンプ
、イオンポンプ、チタンサブリメーションポンプなどの吸着型の真空ポンプを用いること
が望ましい。また、排気手段は、ターボポンプにコールドトラップを加えたものであって
もよい。クライオポンプを用いて排気した成膜室は、例えば、水素、水、水酸基または水
素化物などの不純物(より好ましくは炭素原子を含む化合物も)などが除去されているた
め、当該成膜室で成膜した酸化物半導体層に含まれる水素、水、水酸基または水素化物な
どの不純物の濃度を低減することができる。
含む物質が混入するおそれがあるため、基板を上述の温度で加熱することが好ましい。基
板を上述の温度で加熱して、酸化物半導体層の成膜を行うことにより、基板温度は高温と
なるため、水素結合は熱により切断され、水素原子を含む物質が酸化物半導体層に取り込
まれにくくなる。したがって、基板が上述の温度で加熱された状態で、酸化物半導体層の
成膜を行うことにより、酸化物半導体層に含まれる水素、水、水酸基または水素化物など
の不純物の濃度を十分に低減することができる。また、スパッタリングによる損傷を軽減
することができる。
、直流(DC)電源を0.5kW、基板温度を400℃、成膜雰囲気を酸素(酸素流量比
率100%)雰囲気とする。なお、パルス直流電源を用いると、成膜時に発生する粉状物
質(パーティクル、ごみともいう)が軽減でき、膜厚分布も均一となるため好ましい。
てプラズマを発生させる逆スパッタを行い、酸化物半導体層の被形成表面に付着している
粉状物質(パーティクル、ごみともいう)を除去することが好ましい。逆スパッタとは、
基板に電圧を印加し、基板近傍にプラズマを形成して、基板の表面を改質する方法である
。なお、アルゴンに代えて、窒素、ヘリウム、酸素などのガスを用いてもよい。
酸化物半導体層をエッチングすることによって行うことができる。上述のマスクは、フォ
トリソグラフィなどの方法を用いて形成することができる。または、インクジェット法な
どの方法を用いてマスクを形成しても良い。なお、酸化物半導体層のエッチングは、ドラ
イエッチングでもウェットエッチングでもよい。もちろん、これらを組み合わせて用いて
もよい。
処理を行うことによって、酸化物半導体層144中に含まれる水素原子を含む物質をさら
に除去し、酸化物半導体層144の構造を整え、エネルギーギャップ中の欠陥準位を低減
することができる。熱処理の温度は、不活性ガス雰囲気下、250℃以上700℃以下、
好ましくは450℃以上600℃以下、または基板の歪み点未満とする。不活性ガス雰囲
気としては、窒素、または希ガス(ヘリウム、ネオン、アルゴン等)を主成分とする雰囲
気であって、水、水素などが含まれない雰囲気を適用するのが望ましい。例えば、熱処理
装置に導入する窒素や、ヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99.
9999%)以上、好ましくは7N(99.99999%)以上(すなわち、不純物濃度
が1ppm以下、好ましくは0.1ppm以下)とする。
、450℃、1時間の条件で行うことができる。この間、酸化物半導体層144は大気に
触れさせず、水や水素の混入が生じないようにする。
脱水化処理や、脱水素化処理などと呼ぶこともできる。当該熱処理は、例えば、酸化物半
導体層を島状に加工する前、ゲート絶縁層の形成後などのタイミングにおいて行うことも
可能である。また、このような脱水化処理、脱水素化処理は、一回に限らず複数回行って
も良い。
層で形成される配線を含む)を形成するための導電層を形成し、当該導電層を加工して、
ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142bを形成
する(図4(B)参照)。
としては、アルミニウム、クロム、銅、タンタル、チタン、モリブデン、タングステンか
ら選ばれた元素や、上述した元素を成分とする合金等を用いることができる。マンガン、
マグネシウム、ジルコニウム、ベリリウム、ネオジム、スカンジウムのいずれか、または
これらを複数組み合わせた材料を用いてもよい。
タン膜や窒化チタン膜の単層構造、シリコンを含むアルミニウム膜の単層構造、アルミニ
ウム膜上にチタン膜が積層された2層構造、窒化チタン膜上にチタン膜が積層された2層
構造、チタン膜とアルミニウム膜とチタン膜とが積層された3層構造などが挙げられる。
なお、導電層を、チタン膜や窒化チタン膜の単層構造とする場合には、テーパー形状を有
するソース電極またはドレイン電極142a、およびソース電極またはドレイン電極14
2bへの加工が容易であるというメリットがある。
しては酸化インジウム(In2O3)、酸化スズ(SnO2)、酸化亜鉛(ZnO)、酸
化インジウム酸化スズ(In2O3−SnO2、ITOと略記する場合がある)、酸化イ
ンジウム酸化亜鉛(In2O3−ZnO)、または、これらの金属酸化物材料にシリコン
若しくは酸化シリコンを含有させたものを用いることができる。
ース電極またはドレイン電極142bの端部が、テーパー形状となるように行うことが好
ましい。ここで、テーパー角は、例えば、30°以上60°以下であることが好ましい。
ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142bの端部
をテーパー形状となるようにエッチングすることにより、後に形成されるゲート絶縁層1
46の被覆性を向上し、段切れを防止することができる。
およびソース電極またはドレイン電極142bの下端部の間隔によって決定される。なお
、チャネル長(L)が25nm未満のトランジスタを形成する場合に用いるマスク形成の
露光を行う際には、数nm〜数10nmと波長の短い超紫外線(Extreme Ult
raviolet)を用いるのが望ましい。超紫外線による露光は、解像度が高く焦点深
度も大きい。従って、後に形成されるトランジスタのチャネル長(L)を、10nm以上
1000nm(1μm)以下とすることも可能であり、回路の動作速度を高めることが可
能である。また、微細化によって、半導体装置の消費電力を低減することも可能である。
層144の一部と接するように、ゲート絶縁層146を形成する(図4(C)参照)。
。また、ゲート絶縁層146は、酸化シリコン、窒化シリコン、酸窒化シリコンなどの材
料を用いて形成する。また、ゲート絶縁層146は、13族元素および酸素を含む材料を
用いて形成することもできる。13族元素および酸素を含む材料としては、例えば、酸化
ガリウム、酸化アルミニウム、酸化アルミニウムガリウムなどを用いることができる。さ
らに、酸化タンタル、酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(Hf
SixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSix
OyNz(x>0、y>0、z>0))、窒素が添加されたハフニウムアルミネート(H
fAlxOyNz(x>0、y>0、z>0))、などを含むように形成してもよい。ゲ
ート絶縁層146は、単層構造としても良いし、上記の材料を組み合わせて積層構造とし
ても良い。また、その厚さは特に限定されないが、半導体装置を微細化する場合には、ト
ランジスタの動作を確保するために薄くするのが望ましい。例えば、酸化シリコンを用い
る場合には、1nm以上100nm以下、好ましくは10nm以上50nm以下とするこ
とができる。
とが好ましい。ゲート絶縁層146に水素、水などの不純物が含まれると、後に形成され
る酸化物半導体膜に水素、水などの不純物の浸入や、水素、水などの不純物による酸化物
半導体膜中の酸素の引き抜き、などによって酸化物半導体膜のバックチャネルが低抵抗化
(n型化)してしまい、寄生チャネルが形成されるおそれがあるためである。よって、ゲ
ート絶縁層146はできるだけ水素、水などの不純物が含まれないように作製することが
好ましい。例えば、スパッタリング法によって成膜するのが好ましい。成膜する際に用い
るスパッタガスとしては、水素、水などの不純物が除去された高純度ガスを用いることが
好ましい。
のが多い。このため、13族元素および酸素を含む材料を用いて、酸化物半導体層144
と接するゲート絶縁層146を形成する場合には、酸化物半導体層144との界面の状態
を良好に保つことができる。これは、13族元素および酸素を含む材料と、酸化物半導体
材料との相性が良いことによる。例えば、酸化物半導体層144と酸化ガリウムを用いた
ゲート絶縁層146を接して設けることにより、酸化物半導体層144とゲート絶縁層1
46との界面における水素のパイルアップを低減することができる。また、ゲート絶縁層
146として、酸化アルミニウムを用いる場合は、水を透過させにくいという特性を有し
ているため、当該材料を用いることは、酸化物半導体層144の水の浸入防止という点に
おいても好ましい。
が問題となる。ゲートリークの問題を解消するには、ゲート絶縁層146に、酸化ハフニ
ウム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfSixOy(x>
0、y>0))、窒素が添加されたハフニウムシリケート(HfSixOyNz(x>0
、y>0、z>0))、窒素が添加されたハフニウムアルミネート(HfAlxOyNz
(x>0、y>0、z>0))、などの高誘電率(high−k)材料を用いると良い。
high−k材料をゲート絶縁層146に用いることで、電気的特性を確保しつつ、ゲー
トリークを抑制するために膜厚を大きくすることが可能になる。なお、high−k材料
を含む膜と、酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化
アルミニウムなどのいずれかを含む膜との積層構造としてもよい。
。例えば、ゲート絶縁層146として酸化ガリウムを用いた場合、組成比はGa2O3+
α(0<α<1)と表すことができる。また、酸化アルミニウムを用いた場合は、Al2
O3+α(0<α<1)と表すことができる。さらに、酸化ガリウムアルミニウムを用い
た場合は、GaxAl2−xO3+α(0<x<2、0<α<1)と表すことができる。
146の形成後のいずれかにおいて、酸素ドープ処理を行ってもよい。酸素ドープとは、
酸素(少なくとも、酸素ラジカル、酸素原子、酸素イオン、のいずれかを含む)をバルク
に添加することを言う。なお、当該「バルク」の用語は、酸素を、薄膜表面のみでなく薄
膜内部に添加することを明確にする趣旨で用いている。また、「酸素ドープ」には、プラ
ズマ化した酸素をバルクに添加する「酸素プラズマドープ」が含まれる。酸素ドープ処理
を行うことにより、酸化物半導体層やゲート絶縁層に含まれる酸素を、化学量論的組成比
より多くすることができる。
:誘導結合型プラズマ)方式を用いて、マイクロ波(例えば、周波数2.45GHz)に
より励起された酸素プラズマを用いて行うことが好ましい。
縁層146の膜厚は、下記の値をとることが好ましい。
縁層146として酸化シリコンまたは酸化窒化シリコンを用いる場合は、絶縁層128の
膜厚tb≧300nm、ゲート絶縁層146の膜厚ta≦30nmとすることが好ましい
。なお、酸化シリコンまたは酸化窒化シリコンの誘電率は4程度である。
)を用い、ゲート絶縁層146に窒化シリコン(誘電率は7程度)を用いる場合は、絶縁
層128の膜厚tb≧180nm、ゲート絶縁層146の膜厚ta≦30nmとすること
が好ましい。
)を用い、ゲート絶縁層146に酸化ハフニウム(誘電率は14程度)を用いる場合は、
絶縁層128の膜厚tb≧90nm、ゲート絶縁層146の膜厚ta≦30nmとするこ
とが好ましい。
熱処理を行うのが望ましい。熱処理の温度は、200℃以上450℃以下、望ましくは2
50℃以上350℃以下である。例えば、窒素雰囲気下で250℃、1時間の熱処理を行
えばよい。第2の熱処理を行うことによって、トランジスタの電気的特性のばらつきを軽
減することができる。また、ゲート絶縁層146が酸素を含む場合、酸化物半導体層14
4に酸素を供給し、該酸化物半導体層144の酸素欠損を補填することができる。
、第2の熱処理のタイミングはこれに限定されない。例えば、ゲート電極の形成後に第2
の熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし、
第1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼ね
させても良い。
物半導体層144を、その水素原子を含む物質が極力含まれないように高純度化すること
ができる。
形成し、当該導電層を加工して、ゲート電極148aおよび導電層148bを形成する(
図4(D)参照)。
ステン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料またはこれらを主成分
とする合金材料を用いて形成することができる。なお、ゲート電極148aおよび導電層
148bは、単層構造としても良いし、積層構造としても良い。
150および絶縁層152を形成する(図5(A)参照)。絶縁層150および絶縁層1
52は、PVD法やCVD法などを用いて形成することができる。また、酸化シリコン、
酸窒化シリコン、窒化シリコン、酸化ハフニウム、酸化ガリウム、酸化アルミニウム、酸
化ガリウムアルミニウム等の無機絶縁材料を含む材料を用いて形成することができる。な
お、絶縁層150および絶縁層152には、誘電率の低い材料や、誘電率の低い構造(多
孔性の構造など)を用いることが望ましい。絶縁層150および絶縁層152の誘電率を
低くすることにより、配線や電極などの間に生じる容量を低減し、動作の高速化を図るこ
とができるためである。なお、本実施の形態では、絶縁層150および絶縁層152の単
層構造としているが、本発明の一態様はこれに限定されず、2層以上の積層構造としても
良い。
レイン電極142bにまで達する開口153を形成する。その後、絶縁層152上にソー
ス電極またはドレイン電極142bと接する電極154を形成し、絶縁層152上に電極
154に接する配線156を形成する(図5(B)参照)。なお、当該開口の形成は、マ
スクなどを用いた選択的なエッチングにより行われる。
層を形成した後、エッチング処理やCMP処理といった方法を用いて、上記導電層の一部
を除去することにより形成することができる。
し、CVD法により窒化チタン膜を薄く形成した後に、開口153に埋め込むようにタン
グステン膜を形成する方法を適用することができる。ここで、PVD法により形成される
チタン膜は、被形成面の酸化膜(自然酸化膜など)を還元し、下部電極など(ここではソ
ース電極またはドレイン電極142b)との接触抵抗を低減させる機能を有する。また、
その後に形成される窒化チタン膜は、導電性材料の拡散を抑制するバリア機能を備える。
また、チタンや窒化チタンなどによるバリア膜を形成した後に、メッキ法により銅膜を形
成してもよい。
るように加工することが望ましい。例えば、開口153を含む領域にチタン膜や窒化チタ
ン膜を薄く形成した後に、開口153に埋め込むようにタングステン膜を形成する場合に
は、その後のCMP処理によって、不要なタングステン、チタン、窒化チタンなどを除去
すると共に、その表面の平坦性を向上させることができる。このように、電極154を含
む表面を平坦化することにより、後の工程において、良好な電極、配線、絶縁層、半導体
層などを形成することが可能となる。
法を用いて導電層を形成した後、当該導電層をパターニングすることによって形成される
。また、導電層の材料としては、アルミニウム、クロム、銅、タンタル、チタン、モリブ
デン、タングステンから選ばれた元素や、上述した元素を成分とする合金等を用いること
ができる。マンガン、マグネシウム、ジルコニウム、ベリリウム、ネオジム、スカンジウ
ムのいずれか、またはこれらを複数組み合わせた材料を用いてもよい。詳細は、ソース電
極またはドレイン電極142a、142bなどと同様である。
の形態に示すトランジスタ162に用いられる酸化物半導体層144は、水素などの不純
物が十分に除去されることにより、高純度化されたものであることが望ましい。例えば、
酸化物半導体層144の水素濃度は5×1019atoms/cm3以下、望ましくは5
×1018atoms/cm3以下、より望ましくは5×1017atoms/cm3以
下とする。また、酸化物半導体層144は、十分な酸素の供給により酸素欠損が低減され
ることが好ましい。このように、水素濃度が十分に低減されて高純度化され、十分な酸素
の供給により酸素欠乏に起因するエネルギーギャップ中の欠陥準位が低減された酸化物半
導体層144では、キャリア濃度が1×1012/cm3未満、望ましくは、1×101
1/cm3未満、より望ましくは1.45×1010/cm3未満となる。例えば、室温
(25℃)でのオフ電流(ここでは、単位チャネル幅(1μm)あたりの値)は100z
A(1zA(ゼプトアンペア)は1×10−21A)以下、望ましくは10zA以下とな
る。このように、高純度化され、i型化(真性化)または実質的にi型化された酸化物半
導体層144を用いることで、極めて優れたオフ電流特性のトランジスタ162を得るこ
とができる。
半導体装置が完成する(図5(B)参照)。
ランジスタなど、他のデバイスや配線に影響を与えずに作製することができる。また、酸
化物半導体層を用いたトランジスタの作製工程は、酸化物半導体以外の半導体材料(例え
ば、シリコン)を用いたトランジスタに比べて作製工程が少ない。
次に、図1とは一部異なる半導体装置の構成について、図6を参照して説明する。図6
(A)には半導体装置の断面を、図6(B)には半導体装置の平面を、それぞれ示す。図
6(A)において、A1−A2は、トランジスタのチャネル長方向に垂直な断面図であり
、B1−B2は、トランジスタのチャネル長方向に平行な断面図である。図6に示す半導
体装置は、下部に第1の半導体材料を用いたトランジスタ160を有し、上部に第2の半
導体材料を用いたトランジスタ163を有する。なお、図6において、下部のトランジス
タ160の構成および容量素子164は、図1と同様であるため、詳細な説明は省略する
。
電極142a、ソース電極またはドレイン電極142b、ゲート絶縁層146、ゲート電
極148a、を含む点で、図1に示すトランジスタ162と共通している。トランジスタ
163とトランジスタ162との相違は、酸化物半導体層144と、ソース電極またはド
レイン電極142a、およびソース電極またはドレイン電極142bが接続する位置であ
る。すなわち、トランジスタ163では、酸化物半導体層144の下部において、酸化物
半導体層144とソース電極またはドレイン電極142a、およびソース電極またはドレ
イン電極142bとが、接続している。
適宜組み合わせて用いることができる。
次に、図1および図6に示す半導体装置の回路構成およびその動作について、図7を参
照して説明する。なお、回路図においては、酸化物半導体を用いたトランジスタであるこ
とを示すために、OSの符号を併せて付す場合がある。
図7(A−1)に示す半導体装置において、第1の配線(1st Line)とトラン
ジスタ160のソース電極(またはドレイン電極)とは、電気的に接続され、第2の配線
(2nd Line)とトランジスタ160のドレイン電極(またはソース電極)とは、
電気的に接続されている。また、第3の配線(3rd Line)とトランジスタ162
のソース電極(またはドレイン電極)とは、電気的に接続され、第4の配線(4th L
ine)と、トランジスタ162のゲート電極とは、電気的に接続されている。そして、
トランジスタ160のゲート電極と、トランジスタ162のドレイン電極(またはソース
電極)は、容量素子164の電極の一方と電気的に接続され、第5の配線(5th Li
ne)と、容量素子164の電極の他方は電気的に接続されている。なお、図7(A−1
)に示す回路構成は、図1に示す半導体装置に含まれる回路構成に相当する。
が適用される。酸化物半導体を用いたトランジスタは、オフ電流が極めて小さいという特
徴を有している。このため、トランジスタ162をオフ状態とすることで、トランジスタ
160のゲート電極の電位を極めて長時間にわたって保持することが可能である。そして
、容量素子164を有することにより、トランジスタ160のゲート電極に与えられた電
荷の保持が容易になり、また、保持された情報の読み出しが容易になる。また、酸化物半
導体を用いたトランジスタとして、トランジスタ162に換えて図6に示すトランジスタ
163を用いることもできる。
の半導体材料を用いたトランジスタが適用される。情報の読み出し速度を向上させるとい
う観点からは、例えば、単結晶シリコンを用いたトランジスタなど、スイッチング速度の
高いトランジスタを適用するのが好適である。
成とすることも可能である。
可能という特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能で
ある。
トランジスタ162がオン状態となる電位にして、トランジスタ162をオン状態とする
。これにより、第3の配線の電位が、トランジスタ160のゲート電極、および容量素子
164に与えられる。すなわち、トランジスタ160のゲート電極には、所定の電荷が与
えられる(書き込み)。ここでは、異なる二つの電位を与える電荷(以下、低電位を与え
る電荷を電荷QL、高電位を与える電荷を電荷QHという)のいずれかが与えられるもの
とする。なお、異なる三つまたはそれ以上の電位を与える電荷を適用して、記憶容量を向
上させても良い。その後、第4の配線の電位を、トランジスタ162がオフ状態となる電
位にして、トランジスタ162をオフ状態とすることにより、トランジスタ160のゲー
ト電極に与えられた電荷が保持される(保持)。
の電荷は長時間にわたって保持される。
少なくとも一部が重畳するように設けられている場合、トランジスタ160のソース領域
またはドレイン領域が、トランジスタ162のバックゲート電極として機能してしまうお
それがある。上述の書き込み動作において、第1の配線あるいは第2の配線に正電位が与
えられるような駆動方法が行われる場合には、トランジスタ162のしきい値電圧は、負
(ノーマリーオン側)にシフトしてしまう。その結果、トランジスタ162のリーク電流
が増加してしまい、メモリリテンション特性が低くなるおそれが生じる。
またはドレイン領域は、実質的にバックゲート電極として機能しなくなる。言い換えると
、トランジスタ162のしきい値変動を十分に抑制することができる。これにより、半導
体装置のメモリリテンション特性を向上させることができる。
状態で、第5の配線に適切な電位(読み出し電位)を与えると、トランジスタ160のゲ
ート電極に保持された電荷量に応じて、第2の配線は異なる電位をとる。一般に、トラン
ジスタ160をnチャネル型とすると、トランジスタ160のゲート電極にQHが与えら
れている場合の見かけのしきい値Vth_Hは、トランジスタ160のゲート電極にQL
が与えられている場合の見かけのしきい値Vth_Lより低くなるためである。ここで、
見かけのしきい値電圧とは、トランジスタ160を「オン状態」とするために必要な第5
の配線の電位をいうものとする。したがって、第5の配線の電位をVth_HとVth_
Lの中間の電位V0とすることにより、トランジスタ160のゲート電極に与えられた電
荷を判別できる。例えば、書き込みにおいて、QHが与えられていた場合には、第5の配
線の電位がV0(>Vth_H)となれば、トランジスタ160は「オン状態」となる。
QLが与えられていた場合には、第5の配線の電位がV0(<Vth_L)となっても、
トランジスタ160は「オフ状態」のままである。このため、第2の配線の電位を見るこ
とで、保持されている情報を読み出すことができる。
少なくとも一部が重畳するように設けられている場合、トランジスタ160のソース領域
またはドレイン領域が、トランジスタ162のバックゲート電極として機能してしまうお
それがある。つまり、上述の読み出し動作において、第1の配線あるいは第2の配線に正
電位が与えられると、トランジスタ162のしきい値電圧は、負(ノーマリーオン側)に
シフトしてしまう。その結果、トランジスタ162のリーク電流が増加してしまい、リテ
ンション特性が低くなるおそれが生じる。
またはドレイン領域は、実質的にバックゲート電極として機能しなくなる。言い換えると
、トランジスタ162のしきい値変動を十分に抑制することができる。これにより、半導
体装置のメモリリテンション特性を向上させることができる。
を読み出せることが必要になる。このように、所定のメモリセルの情報を読み出し、それ
以外のメモリセルの情報を読み出さない場合には、読み出しの対象ではないメモリセルの
第5の配線に対して、ゲート電極の状態にかかわらずトランジスタ160が「オフ状態」
となるような電位、つまり、Vth_Hより小さい電位を与えればよい。または、ゲート
電極の状態にかかわらずトランジスタ160が「オン状態」となるような電位、つまり、
Vth_Lより大きい電位を第5の配線に与えればよい。
び保持と同様に行われる。つまり、第4の配線の電位を、トランジスタ162がオン状態
となる電位にして、トランジスタ162をオン状態とする。これにより、第3の配線の電
位(新たな情報に係る電位)が、トランジスタ160のゲート電極および容量素子164
に与えられる。その後、第4の配線の電位を、トランジスタ162がオフ状態となる電位
にして、トランジスタ162をオフ状態とすることにより、トランジスタ160のゲート
電極は、新たな情報に係る電荷が与えられた状態となる。
的に情報を書き換えることが可能である。このためフラッシュメモリなどにおいて必要と
される高電圧を用いてのフローティングゲートからの電荷の引き抜きが不要であり、消去
動作に起因する動作速度の低下を抑制することができる。つまり、半導体装置の高速動作
が実現される。
0のゲート電極と電気的に接続されることにより、不揮発性メモリ素子として用いられる
フローティングゲート型トランジスタのフローティングゲートと同等の作用を奏する。こ
のため、図中、トランジスタ162のドレイン電極(またはソース電極)とトランジスタ
160のゲート電極が電気的に接続される部位をフローティングゲート部FGと呼ぶ場合
がある。トランジスタ162がオフの場合、当該フローティングゲート部FGは絶縁体中
に埋設されたと見ることができ、フローティングゲート部FGには電荷が保持される。酸
化物半導体を用いたトランジスタ162のオフ電流は、シリコン半導体などで形成される
トランジスタの10万分の1以下であるため、トランジスタ162のリークによる、フロ
ーティングゲート部FGに蓄積される電荷の消失を無視することが可能である。つまり、
酸化物半導体を用いたトランジスタ162により、電力の供給が無くても情報の保持が可
能な不揮発性の記憶装置を実現することが可能である。
トアンペア)は1×10−21A)以下であり、容量素子164の容量値が10fF程度
である場合には、少なくとも104秒以上のデータ保持が可能である。なお、当該保持時
間が、トランジスタ特性や容量値によって変動することはいうまでもない。
ゲート絶縁膜(トンネル絶縁膜)の劣化という問題が存在しない。つまり、従来問題とさ
れていた、電子をフローティングゲートに注入する際のゲート絶縁膜の劣化という問題を
解消することができる。これは、原理的な書き込み回数の制限が存在しないことを意味す
るものである。また、従来のフローティングゲート型トランジスタにおいて書き込みや消
去の際に必要であった高電圧も不要である。
素が抵抗および容量を含むものとして、図7(A−2)のように考えることが可能である
。つまり、図7(A−2)では、トランジスタ160および容量素子164が、それぞれ
、抵抗および容量を含んで構成されると考えていることになる。R1およびC1は、それ
ぞれ、容量素子164の抵抗値および容量値であり、抵抗値R1は、容量素子164を構
成する絶縁層による抵抗値に相当する。また、R2およびC2は、それぞれ、トランジス
タ160の抵抗値および容量値であり、抵抗値R2はトランジスタ160がオン状態の時
のゲート絶縁層による抵抗値に相当し、容量値C2はいわゆるゲート容量(ゲート電極と
、ソース電極またはドレイン電極との間に形成される容量、及び、ゲート電極とチャネル
形成領域との間に形成される容量)の容量値に相当する。
実効抵抗とも呼ぶ)をROSとすると、トランジスタ162のゲートリークが十分に小さ
い条件において、R1およびR2が、R1≧ROS、R2≧ROSを満たす場合には、電
荷の保持期間(情報の保持期間ということもできる)は、主としてトランジスタ162の
オフ電流によって決定されることになる。
とも、保持期間を十分に確保することが困難になる。トランジスタ162のオフ電流以外
のリーク電流(例えば、ソース電極とゲート電極の間において生じるリーク電流等)が大
きいためである。このことから、本実施の形態において開示する半導体装置は、上述の関
係を満たすものであることが望ましいといえる。
ことで、第5の配線によってフローティングゲート部FGの電位を制御する際に、第5の
配線の電位を効率よくフローティングゲート部FGに与えることができるようになり、第
5の配線に与える電位間(例えば、読み出しの電位と、非読み出しの電位)の電位差を低
く抑えることができるためである。
、R1およびR2は、トランジスタ160のゲート絶縁層や容量素子164の絶縁層によ
って制御される。C1およびC2についても同様である。よって、ゲート絶縁層の材料や
厚さなどを適宜設定し、上述の関係を満たすようにすることが望ましい。
ュメモリ等のフローティングゲート型トランジスタのフローティングゲートと同等の作用
をするが、本実施の形態のフローティングゲート部FGは、フラッシュメモリ等のフロー
ティングゲートと本質的に異なる特徴を有する。フラッシュメモリでは、コントロールゲ
ートに印加される電圧が高いため、その電位の影響が、隣接するセルのフローティングゲ
ートにおよぶことを防ぐために、セルとセルとの間隔をある程度保つ必要が生じる。この
ことは、半導体装置の高集積化を阻害する要因の一つである。そして、当該要因は、高電
界をかけてトンネル電流を発生させるというフラッシュメモリの根本的な原理に起因する
ものである。
チングによって動作し、上述のようなトンネル電流による電荷注入の原理を用いない。す
なわち、フラッシュメモリのような、電荷を注入するための高電界が不要である。これに
より、隣接セルに対する、コントロールゲートによる高電界の影響を考慮する必要がない
ため、高集積化が容易になる。
ッシュメモリに対するアドバンテージである。例えば、本実施の形態に係るメモリセルに
印加される電圧(メモリセルの各端子に同時に印加される電位の最大のものと最小のもの
の差)の最大値は、2段階(1ビット)の情報を書き込む場合、一つのメモリセルにおい
て、5V以下、好ましくは3V以下とすることができる。
絶縁層の比誘電率εr2とを異ならせる場合には、容量素子164を構成する絶縁層の面
積S1と、トランジスタ160を構成する絶縁層の面積S2とが、2・S2≧S1(望ま
しくはS2≧S1)を満たしつつ、C1≧C2を実現することが容易である。すなわち、
容量素子164を構成する絶縁層の面積を小さくしつつ、C1≧C2を実現することが容
易である。具体的には、例えば、容量素子164を構成する絶縁層においては、酸化ハフ
ニウムなどのhigh−k材料でなる膜、または酸化ハフニウムなどのhigh−k材料
でなる膜と酸化物半導体でなる膜との積層構造を採用してεr1を10以上、好ましくは
15以上とし、トランジスタ160を構成する絶縁層においては、酸化シリコンを採用し
て、εr2=3〜4とすることができる。
の高集積化が可能である。
採ることもできる。例えば、メモリセルの一に3段階以上の情報を書き込む構成とするこ
とで、2段階の情報を書き込む場合と比較して記憶容量を増大させることができる。例え
ば、上述のような、低電位を与える電荷QL、高電位を与える電荷QHに加え、他の電位
を与える電荷Qをトランジスタのゲート電極に与えることで、多値化を実現することがで
きる。この場合、F2が十分に小さくならない回路構成を採用しても十分な記憶容量を確
保することができる。
タ)を用いる場合についてのものであるが、n型トランジスタに代えて、正孔をキャリア
とするp型トランジスタを用いることができるのはいうまでもない。
態様に係る配線の共通化、コンタクト領域の縮小などにより、さらに集積度を高めた半導
体装置を提供することが可能である。
適宜組み合わせて用いることができる。
本実施の形態では、本発明の一態様に係る半導体装置の応用例について、図8および図
9を用いて説明する。ここでは、記憶装置の一例について説明する。なお、回路図におい
ては、酸化物半導体を用いたトランジスタであることを示すために、OSの符号を併せて
付す場合がある。
、メモリセルとも記載する。)を複数用いて形成される、記憶装置として用いることがで
きる半導体装置の回路図である。図8(A)および図8(B)は、メモリセルが直列に接
続された、いわゆるNAND型の半導体装置の回路図であり、図8(C)は、メモリセル
が並列に接続された、いわゆるNOR型の半導体装置の回路図である。
の第2信号線S2、m本のワード線WL、m個のメモリセルを有する。図8(A)では、
ソース線SLおよびビット線BLを1本ずつ有する構成となっているが、これに限られる
ことなく、ソース線SLおよびビット線BLを複数本有する構成としてもよい。
以下の整数)において、トランジスタ500(i)のゲート電極と、トランジスタ510
(i)のドレイン電極(またはソース電極)と、容量素子520(i)の電極の一方とは
、電気的に接続されている。また、第1信号線S1とトランジスタ510(i)のソース
電極(またはドレイン電極)とは、電気的に接続され、第2信号線S2(i)と、トラン
ジスタ510(i)のゲート電極とは、電気的に接続されている。そして、ワード線WL
(i)と、容量素子520(i)の電極の他方は電気的に接続されている。
接するメモリセル550(i−1)が有するトランジスタ500(i−1)のドレイン電
極と電気的に接続され、メモリセル550(i)が有するトランジスタ500(i)のド
レイン電極は、隣接するメモリセル550(i+1)が有するトランジスタ500(i+
1)のソース電極と電気的に接続される。ただし、直列に接続されたm個のメモリセルの
うち、メモリセル550(1)が有するトランジスタ500(1)のドレイン電極は、ビ
ット線BLと電気的に接続される。また、直列に接続されたm個のメモリセルのうち、メ
モリセル550(m)が有するトランジスタ500(m)のソース電極は、ソース線SL
と電気的に接続される。
してビット線BLと電気的に接続されていてもよい(図示せず)。この場合、選択トラン
ジスタのゲート電極には、選択線G(1)が接続される。また、メモリセル550(m)
が有するトランジスタ500(m)も、選択トランジスタを介してソース線SLと電気的
に接続されていてもよい(図示せず)。この場合、選択トランジスタのゲート電極には、
選択線G(2)が接続される。
書き込み動作は次のように行われる。書き込みを行う行(例えば、第i行のメモリセル5
50(i、1)〜(i、n))の第2の信号線S2(i)にトランジスタ510(i)が
オン状態となる電位を与え、書き込みを行う行のトランジスタ510(i)をオン状態に
する。これにより、指定した行のトランジスタ500(i)のゲート電極に第2の信号線
S2(i)の電位が与えられ、該ゲート電極に所定の電荷が与えられる。このようにして
、指定した行のメモリセルにデータを書き込むことができる。
電位を与えることにより、選択トランジスタをオンにする。また、読み出しを行う行(例
えば、第i行)以外のワード線WLに、トランジスタ500(i)のゲート電極に与えら
れた電荷によらず、読み出しを行う行以外のトランジスタ500がオン状態となるような
電位を与え、読み出しを行う行以外のトランジスタ500をオン状態とする。それから、
読み出しを行う行のワード線WL(i)に、トランジスタ500(i)のゲート電極が有
する電荷がどのデータに対応するかによって、トランジスタ500(i)のオン状態また
はオフ状態が選択されるような電位(読み出し電位)を与える。また、ソース線SLに定
電位を与え、ビット線BLに接続されている読み出し回路(図示しない)を動作状態とす
る。ここで、ソース線SL−ビット線BL間の複数のトランジスタ500(1)〜500
(m)のうち、読み出しを行う行のトランジスタ500(i)を除いてオン状態となって
いるため、ソース線SL−ビット線BL間のコンダクタンスの大小は、読み出しを行う行
のトランジスタ500(i)の状態(オン状態またはオフ状態)によって決定される。読
み出しを行う行のトランジスタ500(i)のゲート電極が有する電荷がどのデータに対
応するかによって、トランジスタの状態(オン状態またはオフ状態)は異なるから、それ
に応じて、ビット線BLの電位は異なる値をとることになる。ビット線の電位を読み出し
回路によって読み出すことで、指定した行のメモリセルから情報を読み出すことができる
。
8(B)に示す半導体装置では、ビット線BLと、メモリセル550(1)が有するトラ
ンジスタ500(1)のドレイン電極とが、選択トランジスタ530を介して電気的に接
続されている点が挙げられる。選択トランジスタ530はゲート電極において、選択トラ
ンジスタ530のオンオフを切り替えるための選択線G(1)と電気的に接続されている
。また、ソース線SLとメモリセル550(m)が有するトランジスタ500(m)のド
レイン電極とが、ゲート電極に選択線G(2)が電気的に接続された選択トランジスタを
介して電気的に接続される構成としても良い。
て、図8(A)に示す半導体装置においては、各メモリセルのトランジスタ510はソー
ス電極(またはドレイン電極)が第1信号線S1に接続されているのに対して、図8(B
)に示す半導体装置においては、各メモリセルのトランジスタ510は直列に接続されて
いる点が挙げられる。つまり、メモリセル550(i)が有するトランジスタ510(i
)のソース電極は、隣接するメモリセル550(i−1)が有するトランジスタ510(
i−1)のドレイン電極と電気的に接続され、メモリセル550(i)が有するトランジ
スタ510(i)のドレイン電極は、隣接するメモリセル550(i+1)が有するトラ
ンジスタ510(i+1)のソース電極と電気的に接続される。ただし、直列に接続され
たm個のメモリセルのうち、メモリセル550(1)が有するトランジスタ510(1)
のソース電極は、第1信号線S1と電気的に接続される。また、直列に接続された各メモ
リセルにおいて、トランジスタ510(i)のドレイン電極(またはソース電極)は、図
8(A)に示す半導体装置と同様に、トランジスタ500(i)のゲート電極と、容量素
子520(i)の電極の一方と電気的に接続される。
置と同様なので、詳細については上述の記載を参照することができる。
設けられているが、開示する発明はこれに限られるものではなく、第1信号線S1とビッ
ト線BLを同一の配線とする構成としても良い。
書き込み動作は次のように行われる。
みを行う場合には、書き込みを行う行(第i行)の第2信号線S2(i)にトランジスタ
510(i)がオン状態となる電位を与え、書き込みを行う行のトランジスタ510(i
)をオン状態にする。ここで、トランジスタ510(i)と第1信号線S1との間にトラ
ンジスタ510(1)乃至トランジスタ510(i−1)が存在する場合には、書き込み
を行う行までのトランジスタ510(1)乃至510(i−1)もオン状態として、書き
込みを行う行のメモリセル550(i)に第1信号線S1の電位が与えられるようにする
。これにより、指定した行のトランジスタ500(i)のゲート電極に第1信号線S1の
電位が与えられ、該ゲート電極に所定の電荷が与えられる。それから、第2信号線S2(
i)の電位をGNDに固定すると、トランジスタ500(i)のゲート電極に蓄積された
電荷が保持される。このようにして、指定した行(第i行)のメモリセルにデータを書き
込むことができる。
510を直列に接続するため、任意の行のデータのみを書き換えることは困難である。そ
のため、駆動方法として、複数行の一括消去動作を設けることが好ましい。例えば、第1
行から第m行までをブロックとして、ブロック毎の消去を行うことが好ましい。所定のブ
ロックのデータを書き換える場合には、まず当該ブロックのデータを消去して、第m行か
ら順番にデータを書き込むとよい。なお、直前に書き込んだ行のデータを書き換える場合
には、消去動作は不要である。
により、選択トランジスタをオンにする。なお、選択線G(1)に接続される選択トラン
ジスタと、選択線G(2)に接続される選択トランジスタがある場合には、2つのトラン
ジスタをオン状態とする。また、読み出しを行う行(例えば、第i行)以外のワード線W
Lに、トランジスタ500(i)のゲート電極に与えられた電荷によらず、読み出しを行
う行以外のトランジスタ500がオン状態となるような電位を与え、読み出しを行う行以
外のトランジスタ500をオン状態とする。それから、読み出しを行う行のワード線WL
(i)に、トランジスタ500(i)のゲート電極が有する電荷がどのデータに対応する
かによって、トランジスタ500(i)のオン状態またはオフ状態が選択されるような電
位(読み出し電位)を与える。また、ソース線SLに定電位を与え、ビット線BLに接続
されている読み出し回路(図示しない)を動作状態とする。ここで、ソース線SL−ビッ
ト線BL間の複数のトランジスタ500(1)〜500(m)のうち、読み出しを行う行
のトランジスタ500(i)を除いてオン状態となっているため、ソース線SL−ビット
線BL間のコンダクタンスの大小は、読み出しを行う行のトランジスタ500(i)の状
態(オン状態またはオフ状態)によって決定される。読み出しを行う行のトランジスタ5
00(i)のゲート電極が有する電荷がどのデータに対応するかによって、トランジスタ
の状態(オン状態またはオフ状態)は異なるから、それに応じて、ビット線BLの電位は
異なる値をとることになる。ビット線の電位を読み出し回路によって読み出すことで、指
定した行のメモリセルから情報を読み出すことができる。
それぞれn本有し、第2信号線S2およびワード線WLをそれぞれm数本有し、複数のメ
モリセル550(1、1)〜550(m、n)を有する。
上m以下の整数、jは1以上n以下の整数)は、トランジスタ500(i、j)のゲート
電極と、トランジスタ510(i、j)のドレイン電極(またはソース電極)と、容量素
子520(i、j)の電極の一方とは、電気的に接続されている。また、ソース線SL(
j)とトランジスタ500(i、j)のソース電極とは、電気的に接続され、ビット線B
L(j)とトランジスタ500(i、j)のドレイン電極とは、電気的に接続されている
。また、第1信号線S1(j)とトランジスタ510(i、j)のソース電極(またはド
レイン電極)とは、電気的に接続され、第2信号線S2(i)と、トランジスタ510(
i、j)のゲート電極とは、電気的に接続されている。そして、ワード線WL(i)と、
容量素子520(i、j)の電極の他方は電気的に接続されている。
書き込み動作は、上述の図8(A)に示す半導体装置と同様の方法で行われる。読み出し
動作は次のように行われる。まず、読み出しを行う行(例えば、第i行)以外のワード線
WLに、トランジスタ500(i、1)〜(i、n)のゲート電極に与えられた電荷がど
のデータに対応するかによらず、読み出しを行う行以外のトランジスタ500がオフ状態
となるような電位を与え、読み出しを行う行以外のトランジスタ500をオフ状態とする
。それから、読み出しを行う行のワード線WL(i)に、トランジスタ500(i、1)
〜(i、n)のゲート電極が有する電荷がどのデータに対応するかによってトランジスタ
500(i、1)〜(i、n)のオン状態またはオフ状態が選択されるような電位(読み
出し電位)を与える。また、ソース線SL(j)に定電位を与え、ビット線BL(j)に
接続されている読み出し回路(図示しない)を動作状態とする。ここで、ソース線SL(
j)−ビット線BL(j)間のコンダクタンスの大小は、読み出しを行う行のトランジス
タ500(i、1)〜(i、n)の状態(オン状態またはオフ状態)によって決定される
。つまり、読み出しを行う行のトランジスタ500(i、1)〜(i、n)のゲート電極
が有する電荷がどのデータに対応するかによって、ビット線BL(j)の電位は異なる値
をとることになる。ビット線BL(j)の電位を読み出し回路によって読み出すことで、
指定した行のメモリセルから情報を読み出すことができる。
本実施の形態に示す半導体装置の構成はこれに限られない。書き込み時に各トランジスタ
500のゲート電極に与える電位を3種類以上用意して、各メモリセル550が保持する
情報量を増加させても良い。例えば、書き込み時に各トランジスタ500のゲート電極に
あたえる電位を4種類とする場合には、各メモリセルに2ビットの情報を保持させること
ができる。
ビット線BLを兼用することにより、配線数を低減することができる。また、図8(C)
において、ソース線SLは共通化してもよい。
9を用いて説明する。
ンスアンプ回路を有する。
される。また、トランジスタのゲート電極にはバイアス電位Vbiasが印加され、トラ
ンジスタに流れる電流が制御される。
タンスの大小によって決まる。ソース線SL−ビット線BL間のコンダクタンスの大小は
、読み出しを行うメモリセルが有するトランジスタ500の状態(オン状態またはオフ状
態)によって決定される。つまり、読み出しを行うメモリセルが有するトランジスタ50
0のゲート電極が有する電荷がどのデータに対応するかによって、ソース線SL−ビット
線BL間のコンダクタンスの大小が異なる値をとることになる。
線SL−ビット線BL間のコンダクタンスは大きくなり、端子Aの電位は参照電位Vre
fより低くなる。その結果、センスアンプ回路はLowの信号を出力する。読み出しを行
うメモリセルが有するトランジスタ500がオフ状態の場合には、ソース線SL−ビット
線BL間のコンダクタンスは小さくなり、端子Aの電位は参照電位Vrefより高くなる
。その結果、センスアンプ回路はHighの信号を出力する。
きる。なお、本実施の形態の読み出し回路は一例である。例えば、参照電位Vrefの代
わりに参照用のビット線BLが接続される構成としても良い。また、あらかじめビット線
BLをプリチャージしておいて、プリチャージした電荷が放電されるかどうかによって決
まる端子Aの電位を読み出しても良い。プリチャージした電荷が放電されるかどうかは、
ソース線SL−ビット線BL間のコンダクタンスの大小によって決まる。この場合、図9
(A)に示したトランジスタのような電流源を有さなくてもよい。また、プリチャージ回
路を有しても良い。
スアンプは、入力端子Vin(+)とVin(−)と出力端子Voutを有し、Vin(
+)とVin(−)の差を増幅する。Vin(+)>Vin(−)であればVoutは、
概ねHigh出力、Vin(+)<Vin(−)であればVoutは、概ねLow出力と
なる。当該差動型センスアンプを読み出し回路に用いる場合、Vin(+)とVin(−
)の一方は入力端子Aと接続し、Vin(+)とVin(−)の他方には参照電位Vre
fを与える。
センスアンプは、ノードQ1及びノードQ2と、制御用信号Sp、Snの入力端子を有す
る。まず、信号SpをHigh、信号SnをLowとして、電源電位(Vdd)を遮断す
る。そして、比較を行う電位V1inとV2inを、ノードQ1とノードQ2にそれぞれ
与える。その後、ノードQ1とノードQ2を浮遊状態とする。さらに信号SpをLow、
信号SnをHighとして電源を供給する。その結果、V1in>V2inの関係にあれ
ば、ノードQ1はHigh、ノードQ2はLowとなり、V1in<V2inの関係にあ
れば、ノードQ1はLow、ノードQ2はHighとなる。そして、ノードQ1もしくは
ノードQ2と出力端子とを導通させることで、信号が出力される。当該ラッチ型センスア
ンプを読み出し回路に用いる場合、例えば、ノードQ1と端子Aとをスイッチを介して接
続し、ノードQ2と参照電位Vrefとをスイッチを介して接続する。そして、ノードQ
1と出力端子とをスイッチを介して接続すればよい。
み合わせて用いることができる。
本実施の形態では、上述の実施の形態で説明した半導体装置を電子機器に適用する場合
について、図10を用いて説明する。本実施の形態では、コンピュータ、携帯電話機(携
帯電話、携帯電話装置ともいう)、携帯情報端末(携帯型ゲーム機、音響再生装置なども
含む)、デジタルカメラ、デジタルビデオカメラ、電子ペーパー、テレビジョン装置(テ
レビ、またはテレビジョン受信機ともいう)などの電子機器に、上述の半導体装置を適用
する場合について説明する。
、表示部703、キーボード704などによって構成されている。筐体701と筐体70
2の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。そのため、
情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十
分に低減されたノート型のパーソナルコンピュータが実現される。
外部インターフェイス715と、操作ボタン714等が設けられている。また、携帯情報
端末を操作するスタイラス712などを備えている。本体711内には、先の実施の形態
に示す半導体装置が設けられている。そのため、情報の書き込みおよび読み出しが高速で
、長期間の記憶保持が可能で、且つ消費電力が十分に低減された携帯情報端末が実現され
る。
23の2つの筐体で構成されている。筐体721および筐体723には、それぞれ表示部
725および表示部727が設けられている。筐体721と筐体723は、軸部737に
より接続されており、該軸部737を軸として開閉動作を行うことができる。また、筐体
721は、電源731、操作キー733、スピーカー735などを備えている。筐体72
1、筐体723の少なくとも一には、先の実施の形態に示す半導体装置が設けられている
。そのため、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ
消費電力が十分に低減された電子書籍が実現される。
ている。さらに、筐体740と筐体741は、スライドし、図10(D)のように展開し
ている状態から重なり合った状態とすることができ、携帯に適した小型化が可能である。
また、筐体741は、表示パネル742、スピーカー743、マイクロフォン744、操
作キー745、ポインティングデバイス746、カメラ用レンズ747、外部接続端子7
48などを備えている。また、筐体740は、携帯電話機の充電を行う太陽電池セル74
9、外部メモリスロット750などを備えている。また、アンテナは、筐体741に内蔵
されている。筐体740と筐体741の少なくとも一には、先の実施の形態に示す半導体
装置が設けられている。そのため、情報の書き込みおよび読み出しが高速で、長期間の記
憶保持が可能で、且つ消費電力が十分に低減された携帯電話機が実現される。
操作スイッチ764、表示部765、バッテリー766などによって構成されている。本
体761内には、先の実施の形態に示す半導体装置が設けられている。そのため、情報の
書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低
減されたデジタルカメラが実現される。
ド775などで構成されている。テレビジョン装置770の操作は、筐体771が備える
スイッチや、リモコン操作機780により行うことができる。筐体771およびリモコン
操作機780には、先の実施の形態に示す半導体装置が搭載されている。そのため、情報
の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に
低減されたテレビジョン装置が実現される。
搭載されている。このため、消費電力を低減した電子機器が実現される。
102 保護層
104 半導体領域
106 素子分離絶縁層
108 ゲート絶縁層
110 ゲート電極
116 チャネル形成領域
120 不純物領域
122 金属層
124 金属化合物領域
126 電極
128 絶縁層
142a ソース電極またはドレイン電極
142b ソース電極またはドレイン電極
144 酸化物半導体層
146 ゲート絶縁層
148 ゲート電極
148a ゲート電極
148b 導電層
150 絶縁層
152 絶縁層
153 開口
154 電極
156 配線
160 トランジスタ
162 トランジスタ
163 トランジスタ
164 容量素子
500 トランジスタ
510 トランジスタ
520 容量素子
530 トランジスタ
550 メモリセル
701 筐体
702 筐体
703 表示部
704 キーボード
711 本体
712 スタイラス
713 表示部
714 操作ボタン
715 外部インターフェイス
720 電子書籍
721 筐体
723 筐体
725 表示部
727 表示部
731 電源
733 操作キー
735 スピーカー
737 軸部
740 筐体
741 筐体
742 表示パネル
743 スピーカー
744 マイクロフォン
745 操作キー
746 ポインティングデバイス
747 カメラ用レンズ
748 外部接続端子
749 太陽電池セル
750 外部メモリスロット
761 本体
763 接眼部
764 操作スイッチ
765 表示部
766 バッテリー
767 表示部
770 テレビジョン装置
771 筐体
773 表示部
775 スタンド
780 リモコン操作機
Claims (5)
- 酸化物半導体層と、第1及び第2の導電層と、第1及び第2の絶縁層と、を有し、
前記酸化物半導体層は、第1のトランジスタのチャネル形成領域を有し、
前記第1の導電層は、前記第1のトランジスタのゲート電極として機能する領域を有し、
前記第2の導電層は、前記第1のトランジスタのソース電極又はドレイン電極の一方として機能する領域を有し、
前記第1の絶縁層は、前記第1のトランジスタのゲート絶縁層として機能する領域を有し、
前記酸化物半導体層は、前記第1の絶縁層と前記第2の絶縁層との間の領域を有し、
前記第1の絶縁層は、前記酸化物半導体層と前記第1の導電層との間の領域を有し、
前記第1のトランジスタのソース電極又はドレイン電極の一方は、第2のトランジスタのゲート電極と電気的に接続され、
前記第1のトランジスタのソース電極又はドレイン電極の一方は、容量素子と電気的に接続され、
前記第2のトランジスタは、半導体材料を含む基板にチャネル形成領域を有し、
前記第2の絶縁層は、前記基板の不純物領域と前記酸化物半導体層との間の領域を有し、
前記第1の絶縁層及び前記第2の絶縁層は、下記式(1)を満たすことを特徴とする半導体装置。
(但し、式(1)中、taは前記第1の絶縁層の膜厚を示し、tbは前記第2の絶縁層の膜厚を示し、εraは前記第1の絶縁層の誘電率を示し、εrbは前記第2の絶縁層の誘電率を示す。) - 請求項1において、
前記第2の絶縁層は、2層以上の積層構造であることを特徴とする半導体装置。 - 請求項1において、
前記第2の絶縁層は、有機絶縁材料を有することを特徴とする半導体装置。 - 請求項1乃至請求項3のいずれか一項において、
第3の導電層を有し、
前記第2の導電層は、前記容量素子の第1の電極としての機能を有し、
前記第3の導電層は、前記容量素子の第2の電極としての機能を有し、
前記第1の絶縁層は、前記第2の導電層と前記第3の導電層との間の領域を有することを特徴とする半導体装置。 - 第3の導電層を有し、
前記第2の導電層は、前記容量素子の第1の電極としての機能を有し、
前記第3の導電層は、前記容量素子の第2の電極としての機能を有し、
前記第3の導電層は、前記第1の導電層と同じ工程を経て形成され、
前記第1の絶縁層は、前記第2の導電層と前記第3の導電層との間の領域を有することを特徴とする請求項1乃至請求項3のいずれか一項に記載の半導体装置の作製方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014258245A JP5950992B2 (ja) | 2010-07-16 | 2014-12-22 | 半導体装置及び半導体装置の作製方法 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010162184 | 2010-07-16 | ||
JP2010162184 | 2010-07-16 | ||
JP2014258245A JP5950992B2 (ja) | 2010-07-16 | 2014-12-22 | 半導体装置及び半導体装置の作製方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011153615A Division JP5674576B2 (ja) | 2010-07-16 | 2011-07-12 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016113319A Division JP6116737B2 (ja) | 2010-07-16 | 2016-06-07 | 半導体装置及び半導体装置の作製方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015111681A JP2015111681A (ja) | 2015-06-18 |
JP5950992B2 true JP5950992B2 (ja) | 2016-07-13 |
Family
ID=45466225
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011153615A Expired - Fee Related JP5674576B2 (ja) | 2010-07-16 | 2011-07-12 | 半導体装置 |
JP2014258245A Active JP5950992B2 (ja) | 2010-07-16 | 2014-12-22 | 半導体装置及び半導体装置の作製方法 |
JP2016113319A Active JP6116737B2 (ja) | 2010-07-16 | 2016-06-07 | 半導体装置及び半導体装置の作製方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011153615A Expired - Fee Related JP5674576B2 (ja) | 2010-07-16 | 2011-07-12 | 半導体装置 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016113319A Active JP6116737B2 (ja) | 2010-07-16 | 2016-06-07 | 半導体装置及び半導体装置の作製方法 |
Country Status (6)
Country | Link |
---|---|
US (2) | US8461586B2 (ja) |
JP (3) | JP5674576B2 (ja) |
KR (1) | KR101850567B1 (ja) |
CN (1) | CN103003934B (ja) |
TW (2) | TWI555175B (ja) |
WO (1) | WO2012008304A1 (ja) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105655340B (zh) * | 2009-12-18 | 2020-01-21 | 株式会社半导体能源研究所 | 半导体装置 |
JP5735872B2 (ja) * | 2010-07-27 | 2015-06-17 | 株式会社半導体エネルギー研究所 | 半導体装置 |
TWI524347B (zh) | 2010-08-06 | 2016-03-01 | 半導體能源研究所股份有限公司 | 半導體裝置及其驅動方法 |
US8422272B2 (en) | 2010-08-06 | 2013-04-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
WO2012029637A1 (en) | 2010-09-03 | 2012-03-08 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
JP6013682B2 (ja) | 2011-05-20 | 2016-10-25 | 株式会社半導体エネルギー研究所 | 半導体装置の駆動方法 |
JP2013125826A (ja) * | 2011-12-14 | 2013-06-24 | Renesas Electronics Corp | 半導体装置及び半導体装置の製造方法 |
US9312257B2 (en) | 2012-02-29 | 2016-04-12 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US9349849B2 (en) * | 2012-03-28 | 2016-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and electronic device including the semiconductor device |
JP2013229013A (ja) * | 2012-03-29 | 2013-11-07 | Semiconductor Energy Lab Co Ltd | アレイコントローラ及びストレージシステム |
KR102119914B1 (ko) | 2012-05-31 | 2020-06-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
US9153699B2 (en) | 2012-06-15 | 2015-10-06 | Semiconductor Energy Laboratory Co., Ltd. | Thin film transistor with multiple oxide semiconductor layers |
TWI799011B (zh) * | 2012-09-14 | 2023-04-11 | 日商半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
KR20140100307A (ko) * | 2013-02-06 | 2014-08-14 | 삼성디스플레이 주식회사 | 유기 발광 트랜지스터 |
JP6486712B2 (ja) * | 2014-04-30 | 2019-03-20 | 株式会社半導体エネルギー研究所 | 酸化物半導体膜 |
KR20170013240A (ko) | 2014-05-30 | 2017-02-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 이를 제조하기 위한 방법 |
US9831238B2 (en) | 2014-05-30 | 2017-11-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including insulating film having opening portion and conductive film in the opening portion |
US9647129B2 (en) * | 2014-07-04 | 2017-05-09 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US9705004B2 (en) | 2014-08-01 | 2017-07-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR20160034200A (ko) | 2014-09-19 | 2016-03-29 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치의 제작 방법 |
DE102015106979B4 (de) * | 2015-05-05 | 2023-01-12 | Infineon Technologies Austria Ag | Halbleiterwafer und Verfahren zum Herstellen von Halbleitervorrichtungen in einem Halbleiterwafer |
WO2017055967A1 (en) * | 2015-09-30 | 2017-04-06 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and electronic device |
FR3054920B1 (fr) * | 2016-08-05 | 2018-10-26 | Stmicroelectronics (Rousset) Sas | Dispositif compact de memoire non volatile |
US9871050B1 (en) * | 2016-08-10 | 2018-01-16 | Globalfoundries Inc. | Flash memory device |
US10692869B2 (en) * | 2016-11-17 | 2020-06-23 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing semiconductor device |
TWI648825B (zh) * | 2017-03-16 | 2019-01-21 | 日商東芝記憶體股份有限公司 | 半導體記憶體 |
Family Cites Families (155)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6034199B2 (ja) * | 1980-12-20 | 1985-08-07 | 株式会社東芝 | 半導体記憶装置 |
EP0053878B1 (en) | 1980-12-08 | 1985-08-14 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
JPS6070760A (ja) * | 1983-09-27 | 1985-04-22 | Fujitsu Ltd | 半導体記憶装置 |
JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
US5006913A (en) * | 1988-11-05 | 1991-04-09 | Mitsubishi Denki Kabushiki Kaisha | Stacked type semiconductor device |
JP2775040B2 (ja) | 1991-10-29 | 1998-07-09 | 株式会社 半導体エネルギー研究所 | 電気光学表示装置およびその駆動方法 |
JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
JPH07176184A (ja) * | 1993-12-20 | 1995-07-14 | Mitsubishi Electric Corp | 半導体記憶装置と、その半導体記憶装置におけるデータの書込および読出方法 |
US5612552A (en) * | 1994-03-31 | 1997-03-18 | Lsi Logic Corporation | Multilevel gate array integrated circuit structure with perpendicular access to all active device regions |
JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
JPH11505377A (ja) | 1995-08-03 | 1999-05-18 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 半導体装置 |
JP3625598B2 (ja) | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
JP4103968B2 (ja) | 1996-09-18 | 2008-06-18 | 株式会社半導体エネルギー研究所 | 絶縁ゲイト型半導体装置 |
US6150695A (en) * | 1996-10-30 | 2000-11-21 | Advanced Micro Devices, Inc. | Multilevel transistor formation employing a local substrate formed within a shallow trench |
US5926700A (en) * | 1997-05-02 | 1999-07-20 | Advanced Micro Devices, Inc. | Semiconductor fabrication having multi-level transistors and high density interconnect therebetween |
US5818069A (en) * | 1997-06-20 | 1998-10-06 | Advanced Micro Devices, Inc. | Ultra high density series-connected transistors formed on separate elevational levels |
JP4032454B2 (ja) * | 1997-06-27 | 2008-01-16 | ソニー株式会社 | 三次元回路素子の製造方法 |
US6392277B1 (en) * | 1997-11-21 | 2002-05-21 | Hitachi, Ltd. | Semiconductor device |
JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
JP2000150861A (ja) | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
JP2000269358A (ja) | 1999-03-17 | 2000-09-29 | Hitachi Ltd | 半導体装置およびその製造方法 |
JP2001093988A (ja) | 1999-07-22 | 2001-04-06 | Sony Corp | 半導体記憶装置 |
JP4654471B2 (ja) | 1999-07-29 | 2011-03-23 | ソニー株式会社 | 半導体装置 |
JP2001053164A (ja) | 1999-08-04 | 2001-02-23 | Sony Corp | 半導体記憶装置 |
TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
JP2001168198A (ja) | 1999-12-09 | 2001-06-22 | Sony Corp | メモリ混載半導体集積回路およびその設計方法 |
US6320228B1 (en) * | 2000-01-14 | 2001-11-20 | Advanced Micro Devices, Inc. | Multiple active layer integrated circuit and a method of making such a circuit |
US6429484B1 (en) * | 2000-08-07 | 2002-08-06 | Advanced Micro Devices, Inc. | Multiple active layer structure and a method of making such a structure |
JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
JP3749101B2 (ja) * | 2000-09-14 | 2006-02-22 | 株式会社ルネサステクノロジ | 半導体装置 |
KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
US6887753B2 (en) * | 2001-02-28 | 2005-05-03 | Micron Technology, Inc. | Methods of forming semiconductor circuitry, and semiconductor circuit constructions |
JP3997731B2 (ja) | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
JP2002368226A (ja) * | 2001-06-11 | 2002-12-20 | Sharp Corp | 半導体装置、半導体記憶装置及びその製造方法、並びに携帯情報機器 |
JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
US7061014B2 (en) | 2001-11-05 | 2006-06-13 | Japan Science And Technology Agency | Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
JP2003197772A (ja) | 2001-12-27 | 2003-07-11 | Sony Corp | キャパシタ、半導体記憶装置およびその製造方法 |
JP4083486B2 (ja) | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
US7049190B2 (en) | 2002-03-15 | 2006-05-23 | Sanyo Electric Co., Ltd. | Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device |
JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
JP2003332582A (ja) * | 2002-05-13 | 2003-11-21 | Toshiba Corp | 半導体装置及びその製造方法 |
US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
JP2004022625A (ja) | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
US6882010B2 (en) * | 2002-10-03 | 2005-04-19 | Micron Technology, Inc. | High performance three-dimensional TFT-based CMOS inverters, and computer systems utilizing such novel CMOS inverters |
US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
US7183611B2 (en) * | 2003-06-03 | 2007-02-27 | Micron Technology, Inc. | SRAM constructions, and electronic systems comprising SRAM constructions |
JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
US7262463B2 (en) | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
US8445946B2 (en) | 2003-12-11 | 2013-05-21 | International Business Machines Corporation | Gated diode memory cells |
US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
US20070194379A1 (en) | 2004-03-12 | 2007-08-23 | Japan Science And Technology Agency | Amorphous Oxide And Thin Film Transistor |
US7282782B2 (en) | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
JP2006041365A (ja) * | 2004-07-29 | 2006-02-09 | Toshiba Corp | 半導体記憶装置とその製造方法 |
JP2006100760A (ja) | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
US7285501B2 (en) | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
US7298084B2 (en) | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
US7453065B2 (en) | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
US7872259B2 (en) | 2004-11-10 | 2011-01-18 | Canon Kabushiki Kaisha | Light-emitting device |
WO2006051995A1 (en) | 2004-11-10 | 2006-05-18 | Canon Kabushiki Kaisha | Field effect transistor employing an amorphous oxide |
US7863611B2 (en) | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
EP2453480A2 (en) | 2004-11-10 | 2012-05-16 | Canon Kabushiki Kaisha | Amorphous oxide and field effect transistor |
CN100541803C (zh) * | 2004-11-11 | 2009-09-16 | 株式会社半导体能源研究所 | 半导体器件 |
US7579224B2 (en) | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
TWI412138B (zh) | 2005-01-28 | 2013-10-11 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
TWI390735B (zh) | 2005-01-28 | 2013-03-21 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
US7858451B2 (en) | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
US7948171B2 (en) | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
US20060197092A1 (en) | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
US8681077B2 (en) | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
WO2006105077A2 (en) | 2005-03-28 | 2006-10-05 | Massachusetts Institute Of Technology | Low voltage thin film transistor with high-k dielectric material |
US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
JP4849817B2 (ja) | 2005-04-08 | 2012-01-11 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
KR100684894B1 (ko) * | 2005-04-18 | 2007-02-20 | 삼성전자주식회사 | 적층된 트랜지스터들을 구비하는 반도체 장치의 형성 방법 |
KR100621633B1 (ko) * | 2005-04-18 | 2006-09-19 | 삼성전자주식회사 | 적층된 트랜지스터들을 구비하는 반도체 장치의 형성 방법및 그에 의해 형성된 반도체 장치 |
US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7402506B2 (en) | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
KR100711890B1 (ko) | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
JP2007059128A (ja) | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
JP5116225B2 (ja) | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
JP4280736B2 (ja) | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
EP1998373A3 (en) | 2005-09-29 | 2012-10-31 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method thereof |
JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
KR101103374B1 (ko) | 2005-11-15 | 2012-01-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체장치 |
TWI292281B (en) | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
US7867636B2 (en) | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
JP4977478B2 (ja) | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
US7576394B2 (en) | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
KR100714401B1 (ko) * | 2006-02-08 | 2007-05-04 | 삼성전자주식회사 | 적층된 트랜지스터를 구비하는 반도체 장치 및 그 형성방법 |
US7977169B2 (en) | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
US8008137B2 (en) | 2006-03-15 | 2011-08-30 | Marvell World Trade Ltd. | Method for fabricating 1T-DRAM on bulk silicon |
KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4999400B2 (ja) | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4609797B2 (ja) | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
JP4332545B2 (ja) | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
JP4274219B2 (ja) | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
US7622371B2 (en) | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
US7772021B2 (en) | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
JP2008140684A (ja) | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
KR101303578B1 (ko) | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
US8207063B2 (en) | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
JP2008276211A (ja) * | 2007-04-05 | 2008-11-13 | Fujifilm Corp | 有機電界発光表示装置およびパターニング方法 |
US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20080094300A (ko) | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
WO2008133345A1 (en) | 2007-04-25 | 2008-11-06 | Canon Kabushiki Kaisha | Oxynitride semiconductor |
KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
US8354674B2 (en) | 2007-06-29 | 2013-01-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer |
CN101765908A (zh) * | 2007-08-01 | 2010-06-30 | 夏普株式会社 | 半导体装置的制造方法、半导体装置以及曝光装置 |
US8232598B2 (en) * | 2007-09-20 | 2012-07-31 | Semiconductor Energy Laboratory Co., Ltd. | Display device and method for manufacturing the same |
JP5366517B2 (ja) * | 2007-12-03 | 2013-12-11 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP5215158B2 (ja) | 2007-12-17 | 2013-06-19 | 富士フイルム株式会社 | 無機結晶性配向膜及びその製造方法、半導体デバイス |
JP5121478B2 (ja) | 2008-01-31 | 2013-01-16 | 株式会社ジャパンディスプレイウェスト | 光センサー素子、撮像装置、電子機器、およびメモリー素子 |
JP2009253204A (ja) * | 2008-04-10 | 2009-10-29 | Idemitsu Kosan Co Ltd | 酸化物半導体を用いた電界効果型トランジスタ及びその製造方法 |
JP5480554B2 (ja) * | 2008-08-08 | 2014-04-23 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP2010074137A (ja) * | 2008-08-19 | 2010-04-02 | Fujifilm Corp | 撮像装置 |
JP4623179B2 (ja) | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
JP5451280B2 (ja) | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
WO2010047077A1 (ja) * | 2008-10-23 | 2010-04-29 | 出光興産株式会社 | 薄膜トランジスタ及びその製造方法 |
JP5781720B2 (ja) | 2008-12-15 | 2015-09-24 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の製造方法 |
CN105762152B (zh) | 2009-10-29 | 2021-03-09 | 株式会社半导体能源研究所 | 半导体器件 |
KR101761432B1 (ko) * | 2009-11-06 | 2017-07-25 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
EP2502272B1 (en) | 2009-11-20 | 2015-04-15 | Semiconductor Energy Laboratory Co. Ltd. | Nonvolatile latch circuit and logic circuit, and semiconductor device using the same |
KR20180133548A (ko) * | 2009-11-20 | 2018-12-14 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
WO2011065183A1 (en) | 2009-11-24 | 2011-06-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including memory cell |
KR101803254B1 (ko) | 2009-11-27 | 2017-11-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
TWM381174U (en) * | 2010-01-11 | 2010-05-21 | Tpv Electronics Fujian Co Ltd | Heat dissipating structure for chip and monitor |
WO2011105310A1 (en) | 2010-02-26 | 2011-09-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
WO2012002186A1 (en) * | 2010-07-02 | 2012-01-05 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
-
2011
- 2011-06-22 WO PCT/JP2011/064856 patent/WO2012008304A1/en active Application Filing
- 2011-06-22 KR KR1020137001409A patent/KR101850567B1/ko active IP Right Grant
- 2011-06-22 CN CN201180034897.4A patent/CN103003934B/zh not_active Expired - Fee Related
- 2011-07-01 US US13/175,542 patent/US8461586B2/en active Active
- 2011-07-06 TW TW100123846A patent/TWI555175B/zh not_active IP Right Cessation
- 2011-07-06 TW TW105123240A patent/TWI624931B/zh not_active IP Right Cessation
- 2011-07-12 JP JP2011153615A patent/JP5674576B2/ja not_active Expired - Fee Related
-
2013
- 2013-06-10 US US13/913,591 patent/US8847326B2/en not_active Expired - Fee Related
-
2014
- 2014-12-22 JP JP2014258245A patent/JP5950992B2/ja active Active
-
2016
- 2016-06-07 JP JP2016113319A patent/JP6116737B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
TWI555175B (zh) | 2016-10-21 |
US8847326B2 (en) | 2014-09-30 |
TWI624931B (zh) | 2018-05-21 |
US8461586B2 (en) | 2013-06-11 |
CN103003934B (zh) | 2015-07-01 |
JP5674576B2 (ja) | 2015-02-25 |
TW201639120A (zh) | 2016-11-01 |
JP6116737B2 (ja) | 2017-04-19 |
WO2012008304A1 (en) | 2012-01-19 |
JP2016195260A (ja) | 2016-11-17 |
US20130341615A1 (en) | 2013-12-26 |
JP2015111681A (ja) | 2015-06-18 |
CN103003934A (zh) | 2013-03-27 |
US20120012837A1 (en) | 2012-01-19 |
JP2012039101A (ja) | 2012-02-23 |
KR101850567B1 (ko) | 2018-04-19 |
TW201205781A (en) | 2012-02-01 |
KR20130043162A (ko) | 2013-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6116737B2 (ja) | 半導体装置及び半導体装置の作製方法 | |
JP6934912B2 (ja) | 半導体装置 | |
JP5779396B2 (ja) | 半導体装置 | |
JP5604290B2 (ja) | 半導体装置 | |
JP5695912B2 (ja) | 半導体装置 | |
JP5919366B2 (ja) | 半導体装置 | |
JP5695934B2 (ja) | 半導体装置 | |
JP5694045B2 (ja) | 半導体装置 | |
JP5736196B2 (ja) | 半導体装置 | |
JP5735872B2 (ja) | 半導体装置 | |
JP5690675B2 (ja) | 半導体装置 | |
JP2012039059A (ja) | 半導体装置 | |
JP5808580B2 (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20151022 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151027 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151120 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160329 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160420 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160517 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160607 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5950992 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |