JP2018005237A - 画素及びステージ回路並びにこれを有する有機電界発光表示装置 - Google Patents

画素及びステージ回路並びにこれを有する有機電界発光表示装置 Download PDF

Info

Publication number
JP2018005237A
JP2018005237A JP2017129588A JP2017129588A JP2018005237A JP 2018005237 A JP2018005237 A JP 2018005237A JP 2017129588 A JP2017129588 A JP 2017129588A JP 2017129588 A JP2017129588 A JP 2017129588A JP 2018005237 A JP2018005237 A JP 2018005237A
Authority
JP
Japan
Prior art keywords
transistor
thin film
supplied
node
turned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017129588A
Other languages
English (en)
Other versions
JP6993125B2 (ja
Inventor
智 鉉 賈
Ji-Hyun Ka
智 鉉 賈
漢 成 ▲裴▼
漢 成 ▲裴▼
Han Sung Bae
源 奎 郭
Won-Kyu Kwak
源 奎 郭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of JP2018005237A publication Critical patent/JP2018005237A/ja
Priority to JP2021200028A priority Critical patent/JP2022043138A/ja
Application granted granted Critical
Publication of JP6993125B2 publication Critical patent/JP6993125B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】本発明は、所望する輝度の映像を表示することができるようにした画素に関する。【解決手段】本発明の実施例による画素は、有機発光ダイオードと、第1電極が第1ノードに、第2電極が有機発光ダイオードのアノード電極に接続され、第1ノードに接続された第1駆動電源から有機発光ダイオードを流れる電流の量を制御する第1トランジスタと、データ線と第1ノードの間に接続され、i番目の第1走査線によりターンオンされる第2トランジスタと、第1トランジスタのゲート電極と第2電極の間に接続されi番目の第2走査線にによりターンオンされる第3トランジスタと、第1トランジスタのゲート電極と初期化電源の間に接続されi番目の第3走査線によりターンオンされる第4トランジスタと、を備える。第1トランジスタはP型LTPS薄膜トランジスタ、第3トランジスタ及び第4トランジスタはN型酸化物半導体薄膜トランジスタである。【選択図】図2

Description

本発明の実施例は、画素及びステージ回路並びにこれを有する有機電界発光表示装置に関し、特には所望する輝度の映像を表示できるようにした画素、及びステージ回路、並びにこれを有する有機電界発光表示装置に関する。
情報化技術が発達するにつれて、ユーザーと情報の間の連結媒体である表示装置の重要性が浮き彫りになっている。これに応じて、液晶表示装置(Liquid Crystal Display Device)及び有機電界発光表示装置(Organic Light Emitting Display Device)などの表示装置(Display Device)の使用が増えている。
表示装置のうち有機電界発光表示装置は、電子と正孔の再結合により光を発生させる有機発光ダイオード(Organic Light Emitting Diode)を用いて映像を表示する。このような有機電界発光表示装置は、速い応答速度を有するとともに低い消費電力で駆動されるメリットがある。
有機電界発光表示装置は、データ線及び走査線に接続される画素を備える。通常、画素は有機発光ダイオード、及び有機発光ダイオードに流れる電流の量を制御するための駆動トランジスタを含む。駆動トランジスタは、データ信号に応じて、第1駆動電源から有機発光ダイオードを経由して第2駆動電源に流れる電流の量を制御する。このとき、有機発光ダイオードは、駆動トランジスタからの電流の量に応じて所定輝度の光を生成する。
最近では、第2駆動電源の電圧を低く設定して高輝度を実現する方法や、有機電界発光表示装置を低周波で駆動して消費電力を最小化する方法が用いられている。しかし、第2駆動電源を低く設定したり、有機電界発光表示装置が低周波で駆動されると、駆動トランジスタのゲート電極から所定のリーク電流が発生する。この場合、データ信号の電圧が一フレームの間保持されず、これにより、所望する輝度の映像が表示されない。
韓国特許第10-1101070号公報
したがって、本発明は、リーク電流を最小化して所望する輝度の映像を表示できるようにした画素及びステージ回路並びにこれを有する有機電界発光表示装置を提供するものである。
本発明の実施例による画素は、有機発光ダイオードと、第1電極が第1ノードに接続されるとともに、第2電極が上記有機発光ダイオードのアノード電極に接続され、上記第1ノードに接続された第1駆動電源から上記有機発光ダイオードを経由して第2駆動電源に流れる電流の量を制御するための第1トランジスタと、データ線と上記第1ノードの間に接続され、i(iは自然数)番目の第1走査線に走査信号が供給されるときにターンオンされる第2トランジスタと、上記第1トランジスタのゲート電極と第2電極の間に接続され、i番目の第2走査線に走査信号が供給されるときにターンオンされる第3トランジスタと、上記第1トランジスタのゲート電極と初期化電源の間に接続され、i番目の第3走査線に走査信号が供給されるときにターンオンされる第4トランジスタと、を備え、上記第1トランジスタはP型LTPS薄膜トランジスタに設定され、上記第3トランジスタ及び上記第4トランジスタはN型酸化物半導体薄膜トランジスタに設定される。
また、上記第2トランジスタはP型LTPS薄膜トランジスタに設定される。
また、上記第2トランジスタはN型酸化物半導体薄膜トランジスタに設定される。
また、上記i番目の第1走査線と上記i番目の第2走査線は同じ走査線である。
また、上記初期化電源と上記有機発光ダイオードのアノード電極の間に接続され、上記第i番目の第1走査線に走査信号が供給されるときターンオンされる第5トランジスタをさらに備え、上記第5トランジスタはP型LTPS薄膜トランジスタに設定される。
また、上記初期化電源と、上記有機発光ダイオードのアノード電極との間に接続され、上記第i番目の第2走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、上記第5トランジスタはN型酸化物半導体薄膜トランジスタに設定される。
また、上記第1トランジスタの第2電極と、上記有機発光ダイオードのアノード電極との間に接続されるとともに、発光制御線に発光制御信号が供給されるときにターンオフされる第6トランジスタと、上記第1ノードと上記第1駆動電源の間に接続され、上記発光制御信号が供給されるときにターンオフされる第7トランジスタをさらに備え、上記第6トランジスタ及び上記第7トランジスタは、P型LTPS薄膜トランジスタに設定される。
本発明による他の実施例による画素は、有機発光ダイオードと、第1ノードの電圧に応じて、第1電極に接続された第1駆動電源から上記有機発光ダイオードを経由して第2駆動電源に流れる電流の量を制御するための第1トランジスタと、上記第1ノードと上記第1トランジスタの第2電極との間に接続され、i番目の第1走査線に走査信号が供給されるときにターンオンされる第2トランジスタと、上記第1ノードと第2ノードの間に接続されるストレージキャパシタと、データ線と上記第2ノードの間に接続され、i番目の第2走査線に走査信号が供給されるときにターンオンされる第3トランジスタと、上記第2ノードと初期化電源の間に接続され、反転発光制御線に反転発光制御信号が供給されるときにターンオフされる第4トランジスタと、を備え、上記第1トランジスタはP型LTPS薄膜トランジスタに設定され、上記第3トランジスタ及び上記第4トランジスタは、N型酸化物半導体薄膜トランジスタに設定される。
また、上記第2トランジスタはP型LTPS薄膜トランジスタに設定される。
また、上記第2トランジスタはN型酸化物半導体薄膜トランジスタに設定される。
また、上記i番目の第1走査線と上記i番目の第2走査線は同じ走査線である。
また、上記初期化電源と上記有機発光ダイオードのアノード電極との間に接続され、上記第i番目の第1走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、上記第5トランジスタはP型LTPS薄膜トランジスタに設定される。
また、上記初期化電源と上記有機発光ダイオードのアノード電極の間に接続され、上記第i番目の第2走査線に走査信号が供給されるときターンオンされる第5トランジスタをさらに備え、上記第5トランジスタはN型酸化物半導体薄膜トランジスタに設定される。
また、上記第1トランジスタの第2電極と上記有機発光ダイオードのアノード電極の間に接続され、発光制御線に発光制御信号が供給されるときにターンオフされる第6トランジスタをさらに備え、上記第6トランジスタはP型LTPS薄膜トランジスタに設定され、上記発光制御信号と上記反転発光制御信号は互いに反転された信号に設定される。
本発明の実施例によるステージ回路は、第1電源と上記第1電源より低い電圧に設定される第2電源との間に、直列に接続される第1トランジスタ、第2トランジスタ、第3トランジスタ、及び第4トランジスタと、上記第1電源と上記第2電源の間に、直列に接続される第5トランジスタ、第6トランジスタ、第7トランジスタ、及び第8トランジスタと、上記第1電源と上記第2電源の間に、直列に接続される第9トランジスタ及び第10トランジスタと、を備え、上記第1トランジスタはP型LTPS薄膜トランジスタに設定され、ゲート電極に前段ステージの出力信号またはスタートパルスの供給を受け、上記第2トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、上記第3トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に上記第1クロック信号と同じ周期を有し、反転された位相を有する第2クロック信号の供給を受け、上記第4トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に上記前段ステージの出力信号または上記スタートパルスの供給を受け、上記第5トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が出力端子と接続され、上記第6トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に上記第2クロック信号の供給を受け、上記第7トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、上記第8トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極が上記出力端子と接続され、上記第9トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が第1ノードと接続され、上記第10トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極が上記第1ノードと接続され、上記第2トランジスタ及び上記第3トランジスタの共通ノード、及び、上記第6トランジスタ及び上記第7トランジスタの共通ノードは、上記第1ノードと電気的に接続される。
本発明の実施例による有機電界発光表示装置は、走査線、発光制御線、及びデータ線と接続されるように位置する画素と、上記走査線及び上記発光制御線を駆動するための走査駆動部と、上記データ線を駆動するためのデータ駆動部と、を備え、上記画素のうちi(iは自然数)番目の水平ラインに位置した少なくとも1つの画素は、有機発光ダイオードと、第1電極が第1ノードに接続され、第2電極が上記有機発光ダイオードのアノード電極に接続されるとともに、上記第1ノードに接続された第1駆動電源から上記有機発光ダイオードを経由して第2駆動電源に流れる電流の量を制御するための第1トランジスタと、データ線と上記第1ノードの間に接続され、i番目の第1走査線に走査信号が供給されるときターンオンされる第2トランジスタと、上記第1トランジスタのゲート電極と第2電極の間に接続され、i番目の第2走査線に走査信号が供給されるときにターンオンされる第3トランジスタと、上記第1トランジスタのゲート電極と初期化電源の間に接続され、i番目の第3走査線に走査信号が供給されるときにターンオンされる第4トランジスタと、を備え、上記第1トランジスタはP型LTPS薄膜トランジスタに設定され、上記第3トランジスタ及び上記第4トランジスタは、N型酸化物半導体薄膜トランジスタに設定される。
また、上記画素は、上記初期化電源と上記有機発光ダイオードのアノード電極との間に接続され、上記第i番目の第2走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、上記第5トランジスタはN型酸化物半導体薄膜トランジスタに設定される。
また、上記画素は、上記第1トランジスタの第2電極と上記有機発光ダイオードのアノード電極との間に接続され、i番目の発光制御線に発光制御信号が供給されるときターンオフされる第6トランジスタと、上記第1ノードと上記第1駆動電源の間に接続され、上記発光制御信号が供給されるときにターンオフされる第7トランジスタをさらに備え、上記第6トランジスタ及び上記第7トランジスタは、P型LTPS薄膜トランジスタに設定される。
また、上記走査駆動部は、上記走査線、発光制御線を駆動するためのステージ回路を備え、上記ステージ回路のうち少なくとも1つは、第1電源と上記第1電源より低い電圧に設定される第2電源との間に、直列に接続される第11トランジスタ、第12トランジスタ、第13トランジスタ、及び第14トランジスタと、上記第1電源と上記第2電源の間に、直列に接続される第15トランジスタ、第16トランジスタ、第17トランジスタ、及び第18トランジスタと、上記第1電源と上記第2電源の間に、直列に接続される第19トランジスタ及び第20トランジスタと、を備え、上記第11トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に前段ステージの出力信号またはスタートパルスの供給を受け、上記第12トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、上記第13トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に上記第1クロック信号と同じ周期を有し、反転された位相を有する第2クロック信号の供給を受け、上記第14トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に上記前段ステージの出力信号または上記スタートパルスの供給を受け、上記第15トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が出力端子と接続され、上記第16トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に上記第2クロック信号の供給を受け、上記第17トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、上記第18トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極が上記出力端子と接続され、上記第19トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が第1ノードと接続され、上記第20トランジスタはN型酸化物半導体薄膜トランジスタに設定され、ゲート電極が上記第1ノードと接続され、上記第12トランジスタ及び上記第13トランジスタの共通ノード、及び、上記第16トランジスタ及び上記第17トランジスタの共通ノードは、上記第1ノードと電気的に接続される。
本発明の実施例によれば、画素は、酸化物半導体薄膜トランジスタ及びLTPS薄膜トランジスタを含む。ここで、オフ特性の良い酸化物半導体薄膜トランジスタは、電流のリーク経路に位置することで、リーク電流を最小化して所望する輝度の映像を表示することができる。
また、駆動特性の良いLTPS薄膜トランジスタは、有機発光ダイオードに電流を供給する電流供給経路に位置する。この場合、LTPS薄膜トランジスタの速い駆動特性によって安定的に有機発光ダイオードに電流を供給することができる。
また、本発明の実施例によれば、ステージの回路は、酸化物半導体薄膜トランジスタ及びLTPS薄膜トランジスタを含む。この場合、ステージ回路はリーク電流が最小化するとともに速い駆動速度を有することができる。
本発明の実施例による有機電界発光表示装置を示す図である。 本発明の実施例による画素を示す図である。 図2に示された画素の駆動方法の実施例を示す波形図である。 図2に示された画素の駆動方法の実施例を示す波形図である。 本発明の他の実施例による画素を示す図である。 本発明のさらに他の実施例による画素を示す図である。 図5に示された画素の駆動方法の実施例を示す波形図である。 本発明のさらに他の実施例による画素を示す図である。 図7に示された画素の駆動方法の実施例を示す波形図である。 本発明のさらに他の実施例による画素を示す図である。 図9に示された画素の駆動方法の実施例を示す波形図である。 本発明の実施例によるステージ回路を示す図である。
以下では、添付の図面を参照して本発明の実施例及びその他に当業者が本発明の内容を容易に理解するために必要な事項について詳細に記載する。ただし、本発明は、請求の範囲に記載の範囲内で様々な異なる形態で実現されることができるため、以下に説明する実施例は、表現有無に関わらず、例示的なものに過ぎない。
即ち、本発明は、以下に開示される実施例に限定されるものではなく、異なる多様な形態で実現されてもよく、以下の説明において、ある部分が他の部分と接続されているというときは、直接接続されている場合だけでなく、その中間に他の素子を挟んで電気的に接続されている場合も含む。また、図面における同じ構成要素に対しては、たとえ他の図面上に示されているとしても、できる限り同じ参照番号及び符号で示していることに留意すべきである。
図1は、本発明の実施例による有機電界発光表示装置を示す図である。
図1を参照すると、本発明の実施例による有機電界発光表示装置は、走査線S11〜S1n、S21〜S2n、S31〜S3n、発光制御線E1〜En、及びデータ線D1〜Dmと接続されるように位置する画素140と、走査線S11〜S1n、S21〜S2n、S31〜S3n及び発光制御線E1〜Enを駆動するための走査駆動部110と、データ線D1〜Dmを駆動するためのデータ駆動部120と、走査駆動部110及びデータ駆動部120を制御するためのタイミング制御部150と、を備える。
タイミング制御部150は、外部から供給される同期信号に応じて、データ駆動制御信号DCS及び走査駆動制御信号SCSを生成する。タイミング制御部150で生成されたデータ駆動制御信号DCSはデータ駆動部120に供給され、走査駆動制御信号SCSは走査駆動部110に供給される。そして、タイミング制御部150は、外部から供給されるデータDataを、再整列してデータ駆動部120に供給する。
走査駆動制御信号SCSにはスタートパルス及びクロック信号が含まれる。スタートパルスは、走査信号及び発光制御信号の最初のタイミングを制御する。クロック信号はスタートパルスをシフトさせるために使用される。
データ駆動制御信号DCSには、ソーススタートパルス及びクロック信号が含まれる。ソーススタートパルスは、データのサンプリングの開始時点を制御する。クロック信号は、サンプリング動作を制御するために使用される。
走査駆動部110は、タイミング制御部150から走査駆動制御信号SCSの供給を受ける。走査駆動制御信号SCSの供給を受けた走査駆動部110は、第1走査線S11〜S1n、第2走査線S21〜S2n、及び第3走査線S31〜S3nに、走査信号を供給する。例えば、走査駆動部110は、第1走査線S11〜S1nに第1走査信号を順に供給し、第2走査線S21〜S2nに第2走査信号を順に供給し、第3走査線S31〜S3nに第3走査信号を順に供給するのであってもよい。第1走査信号、第2走査信号及び第3走査信号が順に供給されると、画素140が、水平ライン単位で選択される。
走査駆動部110は、第i(iは自然数)番目の第1走査線S1iに供給される第1走査信号と時間的に重なるように、第i番目の第2走査線S2iに、第2走査信号を供給する。ここで、第1走査信号及び第2走査信号は、互いに反対の極性の信号に設定されてもよい。例えば、第1走査信号はロー電圧に設定され、第2走査信号はハイ電圧に設定されることができる。また、走査駆動部110は、i番目の第2走査線S2iに供給される第2走査信号より先に、i番目の第3走査線S3iに第3走査信号を供給する。ここで、第3走査信号はハイ電圧に設定される。このようなi番目の第3走査線S3iは、i−1番目の第2走査線S2i−1で代替しうる。
また、第1走査信号、第2走査信号、及び第3走査信号はゲートオン電圧に設定される。この場合、画素140に含まれ、第1走査信号の供給を受けるトランジスタは、第1走査信号が供給されるときに、ターンオン状態に設定される。同様に、画素140に含まれ、第2走査信号の供給を受けるトランジスタは、第2走査信号が供給されるときに、ターンオン状態に設定される。また、画素140に含まれ、第3走査信号の供給を受けるトランジスタは、第3走査信号が供給されるときに、ターンオン状態に設定される。
走査駆動制御信号SCSの供給を受けた走査駆動部110は、発光制御線E1〜Enに発光制御信号を供給する。例えば、走査駆動部110は、発光制御線E1〜Enに、発光制御信号を順に供給することができる。このような発光制御信号は、画素140の発光時間を制御するために使用される。このため、発光制御信号のパルスは、走査信号のパルスより広い幅に設定されてもよい。例えば、走査駆動部110は、i番目の発光制御線Eiに供給される発光制御信号と時間的に重なるように、i−1番目の第1走査線S1i−1及びi番目の第1走査線S1iに走査信号を供給してもよい。特には、発光制御線信号のパルスの開始後に、i−1番目の第1走査線S1i−1に走査信号のパルスを供給し、さらにi番目の第1走査線S1iへの走査信号のパルスが終了した後に、発光制御線信号のパルスが終了するようにすることができる。
走査駆動部110は薄膜成膜工程により基板に実装されてもよい。また、走査駆動部110は、画素部130を挟んで両側に位置してもよい。
また、図1には、走査駆動部110が走査信号及び発光制御信号を供給するものとして示されているが、本発明はこれに限定されない。例えば、走査信号及び発光制御信号は、それぞれ相異なる駆動部によって供給されてもよい。
また、発光制御信号は、画素140に含まれたトランジスタをターンオフできるゲートオフ電圧(例えば、ハイ電圧)に設定されてもよい。この場合、画素140に含まれており発光制御信号の供給を受けるトランジスタは、発光制御信号が供給されるときにターンオフされ、それ以外のときにはターンオン状態になるように設定される。
データ駆動部120は、データ駆動制御信号DCSに応じて、データ線D1〜Dmにデータ信号を供給する。データ線D1〜Dmに供給されたデータ信号は、第1走査信号(または第2走査信号)によって選択された画素140に供給される。このため、データ駆動部120は、第1走査信号(または第2走査信号)と同期するようにしてデータ線D1〜Dmにデータ信号を供給することができる。
画素部130に備えられる画素140は、いずれも、走査線S11〜S1n、S21〜S2n、S31〜S3n、発光制御線E1〜En、及びデータ線D1〜Dmと接続される。各画素140は、外部から、第1駆動電源ELVDD、第2駆動電源ELVSS、及び初期化電源Vintの供給を受ける。
画素140のそれぞれは、図1には示さない駆動トランジスタ及び有機発光ダイオードを備える。駆動トランジスタは、データ信号に応じて、第1駆動電源ELVDDから有機発光ダイオードを経由して第2駆動電源ELVSSに流れる電流の量を制御する。ここで、データ信号が供給される前に、駆動トランジスタのゲート電極は、初期化電源Vintの電圧によって初期化されてもよい。
一方、図1には、それぞれn個の走査線S11〜S1n、S21〜S2n、S31〜S3n及びn個の発光制御線E1〜Enが示されているが、本発明はこれに限定されない。例えば、画素140の回路構造に応じて、現在の水平ライン(自段)に位置した画素は、これより前の水平ライン(前段またはさらに前の段)に位置した走査線と、さらに接続されてもよい。このため、画素部130には、不図示のダミー走査線及び/またはダミー発光制御線がさらに形成されてもよい。
また、図1には、第1走査線S11〜S1n、第2走査線S21〜S2n、及び第3走査線S31〜S3nが示されているが、本発明はこれに限定されない。例えば、画素140の回路構造に応じて、(i)第1走査線S11〜S1n、(ii)第2走査線S21〜S2n、及び(iii)第3走査線S31〜S3nの3種のうちの、何れか一種のみ、または何れか2種のみが含まれてもよい。
さらに、図1には、発光制御線E1〜Enが示されているが、本発明はこれに限定されない。例えば、画素140の回路構造に応じて、不図示の反転発光制御線がさらに形成されてもよい。反転発光制御線は、発光制御信号を反転した反転発光制御信号の供給を受けることができる。
図2は本発明の実施例による画素を示す図である。図2では、説明の便宜のため、i番目の水平ラインに位置し、第mデータ線Dmと接続された画素を図示する。
図2を参照すると、本発明の実施例による画素140は、酸化物半導体薄膜トランジスタ及びLTPS(低温ポリシリコン;Low Temperature Poly−Silicon)薄膜トランジスタを含む。
酸化物半導体薄膜トランジスタはゲート電極、ソース電極、及びドレイン電極を含む。酸化物半導体薄膜トランジスタは、酸化物半導体で形成されたアクティブ層を備える。ここで、酸化物半導体は、非晶質または結晶の酸化物の半導体であってもよい。酸化物半導体薄膜トランジスタはN型トランジスタからなっている。
LTPS薄膜トランジスタは、ゲート電極、ソース電極及びドレイン電極を含む。LTPS薄膜トランジスタは、ポリシリコンで形成されたアクティブ層を備える。このようなLTPS薄膜トランジスタは、P型薄膜トランジスタまたはN型薄膜トランジスタからなってもよい。本発明の実施例では、LTPS薄膜トランジスタがP型トランジスタからなっていると仮定する。
LTPS薄膜トランジスタは、高い電子移動度を有するため、速い駆動特性を有する。
酸化物半導体薄膜トランジスタは低温工程が可能で、LTPS薄膜トランジスタに比べて低い電荷移動度を有する。このような酸化物半導体薄膜トランジスタは、オフ電流特性に優れる。
本発明の実施例による画素140は、画素回路142及び有機発光ダイオードOLEDを備える。
有機発光ダイオードOLEDは、アノード電極が画素回路142に接続され、カソード電極が第2駆動電源ELVSSに接続される。このような有機発光ダイオードOLEDは、画素回路142から供給される電流の量に応じて、所定輝度の光を生成する。
画素回路142は、データ信号に応じて、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSに流れる電流の量を制御する。このため、画素回路142は、第1トランジスタ(駆動トランジスタ)M1(L)、第2トランジスタM2(L)、第3トランジスタM3(O)、第4トランジスタM4(O)、第5トランジスタM5(L)、第6トランジスタM6(L)、第7トランジスタM7(L)、及びストレージキャパシタCstを備える。図2及びその他の回路図、及び本段落以降の説明において、薄膜トランジスタを示す参照符号に「(L)」または「(O)」が含まれている。これは、好ましい一典型例において、「(L)」を参照符号に含む薄膜トランジスタがLTPS薄膜トランジスタであること、及び、「(O)」参照符号に含む薄膜トランジスタがLTPS薄膜トランジスタであることを示す。但し、以下に説明するように、各画素における、少なくとも一つの薄膜トランジスタについて、種別を、典型例のものから変更可能である。
第1トランジスタM1(L)は、第1電極が第1ノードN1に接続され、第2電極が第6トランジスタM6(L)の第1電極に接続される。また、第1トランジスタM1(L)のゲート電極は第2ノードN2に接続される。この第1トランジスタM1(L)は、ストレージキャパシタCstに保存された電圧に応じて、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSに供給される電流の量を制御する。速い駆動速度を確保するために、第1トランジスタM1(L)はLTPS薄膜トランジスタで形成される。第1トランジスタM1(L)はP型トランジスタで形成される。
第2トランジスタM2(L)は、データ線Dmと第1ノードN1の間に接続される。また、第2トランジスタM2(L)のゲート電極は、i番目の第1走査線S1iに接続される。この第2トランジスタM2(L)は、i番目の第1走査線S1iに第1走査信号が供給されるときにターンオンされ、データ線Dmと第1ノードN1を電気的に接続させる。第2トランジスタM2(L)はLTPS薄膜トランジスタで形成されてもよい。第2トランジスタM2(L)はP型トランジスタで形成される。
第3トランジスタM3(O)は、第1トランジスタM1(L)の第2電極と、第2ノードN2との間に接続される。また、第3トランジスタM3(O)のゲート電極は、i番目の第2走査線S2iに接続される。この第3トランジスタM3(O)は、i番目の第2走査線S2iに第2走査信号が供給されるときにターンオンされて、第1トランジスタM1(L)をダイオードの形態に接続させる。
第3トランジスタM3(O)は酸化物半導体薄膜トランジスタで形成される。また、このことと関連して、第1トランジスタM1(L)及び第2トランジスタM2(L)がP型トランジスタで形成される本実施形態において、第3トランジスタM3(O)はN型トランジスタで形成される。第3トランジスタM3(O)が酸化物半導体薄膜トランジスタで形成されると、第2ノードN2から第1トランジスタM1(L)の第2電極の側に流れ出るリーク電流が最小化されるため、所望する輝度の映像を表示することができる。
第4トランジスタM4(O)は、第2ノードN2と初期化電源Vintの間に接続される。また、第4トランジスタM4(O)のゲート電極は、i番目の第3走査線S3iに接続される。この第4トランジスタM4(O)は、i番目の第3走査線S3iに第3走査信号が供給されるときにターンオンされて、第2ノードN2に初期化電源Vintの電圧を供給する。
第4トランジスタM4(O)は酸化物半導体薄膜トランジスタで形成される。また、このことと関連して、本実施形態において、第4トランジスタM4(O)はN型トランジスタで形成される。第4トランジスタM4(O)が酸化物半導体薄膜トランジスタで形成されると、第2ノードN2から初期化電源Vintに流れるリーク電流が最小化されるため、所望する輝度の映像を表示することができる。
第5トランジスタM5(L)は、有機発光ダイオードOLEDのアノード電極と、初期化電源Vintとの間に接続される。また、第5トランジスタM5(L)のゲート電極はi番目の第1走査線S1iに接続される。この第5トランジスタM5(L)は、i番目の第1走査線S1iに第1走査信号が供給されるときにターンオンされて、有機発光ダイオードOLEDのアノード電極に、初期化電源Vintの電圧を供給する。第5トランジスタM5(L)はLTPS薄膜トランジスタで形成されてもよい。第5トランジスタM5(L)はP型トランジスタで形成される。
一方、初期化電源Vintの電圧は、データ信号より低い電圧に設定されてもよい。初期化電源Vintの電圧が、有機発光ダイオードOLEDのアノード電極に供給されると、有機発光ダイオードOLEDの寄生キャパシタ(以下、「有機キャパシタColed」とする)が放電される。有機キャパシタColedが放電されると、画素140のブラック表現能力が向上する。
詳しく説明すると、有機キャパシタColedは、現在のフレームより前のフレーム期間にて画素回路142から供給される電流に応じて、所定の電圧を保存する。有機キャパシタColedに所定の電圧が保存されると、有機発光ダイオードOLEDは、低い電流でも容易に発光しうる。
一方、現在のフレーム期間にて、画素回路142にブラックデータ信号が供給されうる。ブラックデータ信号が供給されると、理想的には、画素回路142は有機発光ダイオードOLEDに電流を供給してはならない。しかし、ブラックデータ信号が供給されても、第1トランジスタM1(L)から所定のリーク電流が有機発光ダイオードOLEDに供給されることがある。このとき、有機キャパシタColedに電荷及び電圧が保存された状態であれば、有機発光ダイオードOLEDは微細に発光することがあり、これにより、ブラック表現能力が低下する。
しかし、本発明のように、初期化電源Vintによって有機キャパシタColedが放電された状態であると、第1トランジスタM1(L)からリーク電流が供給されても、有機発光ダイオードOLEDは非発光状態に設定される。即ち、第1トランジスタM1(L)からのリーク電流は、有機キャパシタColedを先に充電するため、有機発光ダイオードOLEDは、非発光状態を保持することができる。
第6トランジスタM6(L)は、第1トランジスタM1(L)の第2電極と、有機発光ダイオードOLEDのアノード電極との間に接続される。また、第6トランジスタM6(L)のゲート電極は発光制御線Eiに接続される。この第6トランジスタM6(L)は、発光制御線Eiに発光制御信号が供給されるときにターンオフされ、発光制御信号が供給されないときにはターンオンされたままとなっている。第6トランジスタM6(L)は、LTPS薄膜トランジスタで形成されてもよい。第6トランジスタM6(L)はP型トランジスタで形成される。
第7トランジスタM7(L)は、第1駆動電源ELVDDと第1ノードN1の間に接続される。また、第7トランジスタM7(L)のゲート電極は発光制御線Eiに接続される。この第7トランジスタM7(L)は、発光制御線Eiに発光制御信号が供給されるときにターンオフされ、発光制御信号が供給されないときにはターンオンされたままとなっている。第7トランジスタM7(L)はLTPS薄膜トランジスタで形成されてもよい。第7トランジスタM7(L)はP型トランジスタで形成される。
ストレージキャパシタCstは、第1駆動電源ELVDDと第2ノードN2の間に接続される。このストレージキャパシタCstは、データ信号及び第1トランジスタM1(L)のしきい値電圧に対応する電圧を保存する。
一方、上述した本発明の実施例では、第2ノードN2と接続された第3トランジスタM3(O)及び第4トランジスタM4(O)を酸化物半導体薄膜トランジスタで形成する。このように、第3トランジスタM3(O)及び第4トランジスタM4(O)が酸化物半導体薄膜トランジスタで形成されると、第2ノードN2からのリーク電流が最小化されるため、所望する輝度の映像を表示することができる。
また、上述した本発明の実施例では、有機発光ダイオードOLEDに電流を供給するための電流供給経路に位置したトランジスタM7(L)、M1(L)、M6(L)を、LTPS薄膜トランジスタで形成する。このように電流供給経路に位置したトランジスタM7(L)、M1(L)、M6(L)をLTPS薄膜トランジスタで形成すると、速い駆動特性によって、安定的に有機発光ダイオードOLEDに電流を供給することができる。
図3aは、図2に示された画素の駆動方法の実施例を示す波形図である。
図3aを参照すると、まず、発光制御線Eiに発光制御信号(ハイ電圧)が供給され、これにより、P型で形成された第6トランジスタM6(L)及び第7トランジスタM7(L)がターンオフされる。第6トランジスタM6(L)がターンオフされると、第1トランジスタM1(L)と有機発光ダイオードOLEDの電気的接続が遮断される。第7トランジスタM7(L)がターンオフされると、第1駆動電源ELVDDと第1ノードN1の電気的接続が遮断される。したがって、発光制御信号が供給される期間中、画素140は非発光状態に設定される。
その後、i番目の第3走査線S3iに、第3走査信号(ハイ電圧)が供給される。i番目の第3走査線S3iに第3走査信号が供給されると、N型で形成された第4トランジスタM4(O)がターンオンされる。第4トランジスタM4(O)がターンオンされると、初期化電源Vintの電圧が、第2ノードN2に供給される。
第2ノードN2に初期化電源Vintの電圧が供給された後、i番目の第1走査線S1iに第1走査信号(ロー電圧)が供給され、i番目の第2走査線S2iに第2走査信号(ハイ電圧)が供給される。
i番目の第1走査線S1iに第1走査信号が供給されると、P型で形成された第2トランジスタM2(L)及び第5トランジスタM5(L)がターンオンされる。
第5トランジスタM5(L)がターンオンされると、有機発光ダイオードOLEDのアノード電極に、初期化電源Vintの電圧が供給される。有機発光ダイオードOLEDのアノード電極に初期化電源Vintの電圧が供給されると、有機キャパシタColedが放電される。
第2トランジスタM2(L)がターンオンされると、データ線Dmと第1ノードN1が電気的に接続される。そうすると、データ線Dmからのデータ信号が第1ノードN1に供給される。
i番目の第2走査線S2iに第2走査信号が供給されると、N型で形成された第3トランジスタM3(O)がターンオンされる。第3トランジスタM3(O)がターンオンされると、第1トランジスタM1(L)がダイオードの形態に接続される。すると、第2ノードN2が、データ信号より低い初期化電源Vintの電圧に初期化されていたため、第1トランジスタM1(L)がターンオンされる。
第1トランジスタM1(L)がターンオンされると、第1ノードN1に供給されたデータ信号が、ダイオードの形態に接続された第1トランジスタM1(L)を経由して、第2ノードN2に供給される。このとき、第2ノードN2は、データ信号及び第1トランジスタM1(L)のしきい値電圧に対応する電圧に設定される。ストレージキャパシタCstは、第2ノードN2に印加された電圧を保存する。
ストレージキャパシタCstに第2ノードN2の電圧が保存された後、発光制御線Eiへの発光制御信号の供給が中断される。発光制御線Eiへの発光制御信号の供給が中断されると、第6トランジスタM6(L)及び第7トランジスタM7(L)がターンオンされる。
第6トランジスタM6(L)がターンオンされると、第1トランジスタM1(L)と有機発光ダイオードOLEDが電気的に接続される。第7トランジスタM7(L)がターンオンされると、第1駆動電源ELVDDと第1ノードN1が電気的に接続される。このように電気的に接続されたとき、第1トランジスタM1(L)は、第2ノードN2の電圧に応じて、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSに流れる電流の量を制御する。
一方、第2ノードN2は、酸化物半導体薄膜トランジスタである第3トランジスタM3(O)及び第4トランジスタM4(O)と接続されるため、リーク電流が最小化される。したがって、第2ノードN2は、一フレーム期間中、所望する電圧を保持することができ、これにより、画素140は、一フレーム期間中、データ信号に応じて所望する輝度の光を生成することができる。
一方、本発明の実施例では、i番目の第3走査線S3iは、i−1番目の第2走査線S2i−1で代替されてもよい。この場合、図3bに示されたように、i−1番目の第2走査線S2i−1に供給される第2走査信号が、第4トランジスタM4(O)に供給される。この場合も、動作の過程は上述と同様であるため、詳細な説明は省略する。
図4は本発明の他の実施例による画素を示す図である。図4を説明するにおいて、図2と同様の構成に対しては同じ符号を付し、詳細な説明は省略する。
図4を参照すると、本発明の他の実施例による画素140は、画素回路142’及び有機発光ダイオードOLEDを備える。
有機発光ダイオードOLEDは、そのアノード電極は画素回路142’に接続され、カソード電極が第2駆動電源ELVSSに接続される。このような有機発光ダイオードOLEDは、画素回路142’から供給される電流の量に応じて所定輝度の光を生成する。
画素回路142’は、第1トランジスタM1(L)、第2トランジスタM2(L)、第3トランジスタM3(O)、第4トランジスタM4(O)、第5トランジスタM5(O)、第6トランジスタM6(L)、第7トランジスタM7(L)、及びストレージキャパシタCstを備える。
このような本発明の他の実施例による画素回路142’の構成は、第5トランジスタM5(O)が酸化物半導体薄膜トランジスタで形成され、これに伴い、第5トランジスタM5(O)のゲート電極が、下記のように、i番目の第2走査線S2iに接続されることを除き、図2の画素回路142の構成と同様である。
第5トランジスタM5(O)は、図2の画素回路142と同様に、有機発光ダイオードOLEDのアノード電極と、初期化電源Vintとの間に接続される。しかし、第5トランジスタM5(O)のゲート電極は、i番目の第2走査線S2iに接続される。この第5トランジスタM5(O)は、i番目の第2走査線S2iに第2走査信号が供給されるときにターンオンされて、有機発光ダイオードOLEDのアノード電極に、初期化電源Vintの電圧を供給する。このため、第5トランジスタM5(O)はN型トランジスタで形成される。
一方、第5トランジスタM5(O)が酸化物半導体薄膜トランジスタで形成されると、発光期間中、有機発光ダイオードOLEDのアノード電極から初期化電源Vintに供給されるリーク電流を、最小化することができる。このように、有機発光ダイオードOLEDのアノード電極から初期化電源Vintに供給されるリーク電流が、最小化されると、有機発光ダイオードOLEDにて、所望する輝度の光を生成することができる。
なお、第5トランジスタM5(O)は、i番目の第2走査線S2iに第2走査信号が供給されるときにターンオンされるということを除き、実質的な動作過程は、図2と同様である。したがって、駆動方法に関する詳細な説明は省略する。
図5は、本発明のさらに他の実施例による画素を示す図である。図5を説明するにおいて、図4と同様の構成に対しては同じ符号を付し、詳細な説明は省略する。
図5を参照すると、本発明のさらに他の実施例による画素140は、画素回路142”及び有機発光ダイオードOLEDを備える。
有機発光ダイオードOLEDは、そのアノード電極が画素回路142”に接続され、カソード電極が第2駆動電源ELVSSに接続される。このような有機発光ダイオードOLEDは、画素回路142”から供給される電流の量に応じて所定輝度の光を生成する。
画素回路142”は、第1トランジスタM1(L)、第2トランジスタM2(O)、第3トランジスタM3(O)、第4トランジスタM4(O)、第5トランジスタM5(O)、第6トランジスタM6(L)、第7トランジスタM7(L)、及びストレージキャパシタCstを備える。
このような、本発明のさらに他の実施例による画素回路142”の構成は、第2トランジスタM2(O)が酸化物半導体薄膜トランジスタで形成されること、及びこれに伴い、下記のように、第2トランジスタM2(O)のゲート電極がi番目の第2走査線S2iに接続される点を除き、図4の画素回路142’と同様である。
第2トランジスタM2(O)は、図4の画素回路142’並びに図2の画素回路142と同様に、データ線Dmと第1ノードN1の間に接続される。しかし、第2トランジスタM2(O)のゲート電極はi番目の第2走査線S2iに接続される。この第2トランジスタM2(O)は、i番目の第2走査線S2iに第2走査信号が供給されるときにターンオンされて、データ線Dmと第1ノードN1を電気的に接続させる。このため、第2トランジスタM2(O)はN型トランジスタで形成される。
一方、第2トランジスタM2(O)が酸化物半導体薄膜トランジスタで形成されると、第1ノードN1とデータ線Dmの間の、所望しない電流の流れが、最小化される。そのため、有機発光ダイオードOLEDにて、所望する輝度の光を生成することができる。
また、第2トランジスタM2(O)がN型トランジスタで形成される場合、第1走査線S1を省略してもよい。
図6は、図5に示された画素の駆動方法の実施例を示す波形図である。図6を説明する際、図2と同様の駆動方法については簡単に説明する。
図6を参照すると、まず、発光制御線Eiに発光制御信号が供給され、第6トランジスタM6(L)及び第7トランジスタM7(L)がターンオフされる。第6トランジスタM6(L)及び第7トランジスタM7(L)がターンオフされると、画素140は非発光状態に設定される。
その後、i番目の第3走査線S3iに第3走査信号が供給される。i番目の第3走査線S3iに第3走査信号が供給されると、第4トランジスタM4(O)がターンオンされる。第4トランジスタM4(O)がターンオンされると、初期化電源Vintの電圧が第2ノードN2に供給される。
第2ノードN2に初期化電源Vintの電圧が供給された後、i番目の第2走査線S2iに第2走査信号が供給される。
i番目の第2走査線S2iに第2走査信号が供給されると、第2トランジスタM2(O)、第3トランジスタM3(O)、及び第5トランジスタM5(O)がターンオンされる。
第5トランジスタM5(O)がターンオンされると、有機発光ダイオードOLEDのアノード電極に初期化電源Vintの電圧が供給される。
第2トランジスタM2(O)がターンオンされると、データ線Dmと第1ノードN1が電気的に接続される。そうすると、データ線Dmからのデータ信号が第1ノードN1に供給される。
第3トランジスタM3(O)がターンオンされると、第1トランジスタM1(L)がダイオードの形態に接続される。このとき、第2ノードN2が、データ信号より低い初期化電源Vintの電圧に初期化されていたため、第1トランジスタM1(L)がターンオンされる。
第1トランジスタM1(L)がターンオンされると、第1ノードN1に供給されたデータ信号が、ダイオードの形態に接続された第1トランジスタM1(L)を経由して、第2ノードN2に供給される。すると、第2ノードN2は、データ信号及び第1トランジスタM1(L)のしきい値電圧に対応する電圧に設定される。ストレージキャパシタCstは第2ノードN2に印加された電圧を保存する。
ストレージキャパシタCstに第2ノードN2の電圧が保存された後、発光制御線Eiへの発光制御信号の供給が中断される。発光制御線Eiへの発光制御信号の供給が中断されると、第6トランジスタM6(L)及び第7トランジスタM7(L)がターンオンされる。
第6トランジスタM6(L)及び第7トランジスタM7(L)がターンオンされると、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSにまで繋がる、電流供給経路が形成される。このとき、第1トランジスタM1(L)は、第2ノードN2の電圧に応じて、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSに流れる電流の量を制御する。
一方、上述した本発明の実施例では、有機発光ダイオードOLEDに電流を供給するための電流供給経路に位置したトランジスタM7(L)、M1(L)、M6(L)を、LTPS薄膜トランジスタで形成する。このように、電流供給経路に位置したトランジスタM7(L)、M1(L)、M6(L)をLTPS薄膜トランジスタで形成すると、速い駆動特性によって安定的に有機発光ダイオードOLEDに電流を供給することができる。
また、本発明の実施例では、電流供給経路に位置しないトランジスタM2(O)、M3(O)、M4(O)、M5(O)を、いずれも、酸化物半導体薄膜トランジスタで形成する。このように、電流供給経路に位置しないトランジスタM2(O)、M3(O)、M4(O)、M5(O)を、いずれも酸化物半導体薄膜トランジスタで形成すると、リーク電流が最小化されるため、所望する輝度の映像を表示することができる。
図7は、本発明のさらに他の実施例による画素を示す図である。図7では、説明の便宜上、i番目の水平ラインに位置し、第mデータ線Dmと接続された画素を図示する。
図7を参照すると、本発明のさらに他の実施例による画素140は、有機発光ダイオードOLED及び画素回路144を備える。
有機発光ダイオードOLEDのアノード電極は画素回路144に接続され、カソード電極は第2駆動電源ELVSSに接続される。このような有機発光ダイオードOLEDは、画素回路144から供給される電流量に応じて所定輝度の光を生成する。
画素回路144は、データ信号に応じて、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSに流れる電流の量を制御する。このため、画素回路144は、第1トランジスタM11(L)、第2トランジスタM12(L)、第3トランジスタM13(O)、第4トランジスタM14(O)、第5トランジスタM15(L)、第6トランジスタM16(L)、及びストレージキャパシタCstを備える。
第1トランジスタM11(L)は、その第1電極が第1駆動電源ELVDDに接続され、第2電極が第6トランジスタM16(L)の第1電極に接続される。また、第1トランジスタM11(L)のゲート電極は、第1ノードN1に接続される。この第1トランジスタM11(L)は、第1ノードN1の電圧に応じて、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSに供給される電流の量を制御する。速い駆動速度を確保するために、第1トランジスタM11(L)はP型LTPS薄膜トランジスタで形成される。
第2トランジスタM12(L)は、第1ノードN1と、第1トランジスタM11(L)の第2電極との間に接続される。また、第2トランジスタM12(L)のゲート電極は、i番目の第1走査線S1iに接続される。この第2トランジスタM12(L)は、i番目の第1走査線S1iに第1走査信号が供給されるときにターンオンされる。第2トランジスタM12(L)がターンオンされると、第1トランジスタM11(L)がダイオードの形態に接続される。第2トランジスタM12(L)はP型LTPS薄膜トランジスタで形成される。
第3トランジスタM13(O)は、データ線Dmと第2ノードN2の間に接続される。また、第3トランジスタM13(O)のゲート電極はi番目の第2走査線S2iに接続される。この第3トランジスタM13(O)は、i番目の第2走査線S2iに第2走査信号が供給されるときにターンオンされる。第3トランジスタM13(O)がターンオンされると、データ線Dmと第2ノードN2が電気的に接続される。
第3トランジスタM13(O)は酸化物半導体薄膜トランジスタで形成される。このような実施形態において、第3トランジスタM13(O)はN型トランジスタで形成される。第3トランジスタM13(O)が酸化物半導体薄膜トランジスタで形成されると、第2ノードN2とデータ線Dmの間のリーク電流が最小化されるため、所望する輝度の映像を表示することができる。
第4トランジスタM14(O)は、第2ノードN2と初期化電源Vintの間に接続される。また、第4トランジスタM14(O)のゲート電極は、反転発光制御線/Eiに接続される。この第4トランジスタM14(O)は、反転発光制御線/Eiに反転発光制御信号が供給されるときにターンオフされ、反転発光制御信号が供給されないときにはターンオンされたままとなっている。反転発光制御信号の供給が中段・停止されることで第4トランジスタM14(O)がターンオンされると、第2ノードN2に初期化電源Vintの電圧が供給される。
第4トランジスタM14(O)は酸化物半導体薄膜トランジスタで形成される。このような実施形態において、第4トランジスタM14(O)はN型トランジスタで形成される。第4トランジスタM14(O)が酸化物半導体薄膜トランジスタで形成されると、第2ノードN2と初期化電源Vintの間のリーク電流が最小化されるため、所望する輝度の映像を表示することができる。
また、反転発光制御線/Eiに供給される反転発光制御信号は、発光制御線Eiに供給される発光制御信号を反転した信号に設定される。例えば、発光制御信号がハイ電圧に設定されている場合、反転発光制御信号はロー電圧に設定されることができる。
第5トランジスタM15(L)は、有機発光ダイオードOLEDのアノード電極と、初期化電源Vintとの間に接続される。また、第5トランジスタM15(L)のゲート電極は、i番目の第1走査線S1iに接続される。この第5トランジスタM15(L)は、i番目の第1走査線S1iに第1走査信号が供給されるときにターンオンされる。第5トランジスタM15(L)がターンオンされると、有機発光ダイオードOLEDのアノード電極に、初期化電源Vintの電圧が供給される。このような第5トランジスタM15(L)はP型LTPS薄膜トランジスタで形成される。
第6トランジスタM16(L)は、第1トランジスタM11(L)の第2電極と、有機発光ダイオードOLEDのアノード電極との間に接続される。また、第6トランジスタM16(L)のゲート電極は、発光制御線Eiに接続される。この第6トランジスタM16(L)は、発光制御線Eiに発光制御信号が供給されるときにターンオフされ、発光制御信号が供給されないときにはターンオンされたままとなっている。第6トランジスタM16(L)はP型LTPS薄膜トランジスタで形成される。
ストレージキャパシタCstは、第1ノードN1と第2ノードN2の間に接続される。このストレージキャパシタCstは、データ信号及び第1トランジスタM11(L)のしきい値電圧に対応する電圧を保存する。
一方、上述した本発明の実施例では、いずれも第2ノードN2に接続されている第3トランジスタM13(O)及び第4トランジスタM14(O)を、酸化物半導体薄膜トランジスタで形成する。このように、第3トランジスタM13(O)及び第4トランジスタM14(O)が酸化物半導体薄膜トランジスタで形成されると、リーク電流による第2ノードN2の電圧変動が最小化されるため、所望する輝度の映像を表示することができる。
また、上述した本発明の実施例では、有機発光ダイオードOLEDに電流を供給するための電流供給経路に位置したトランジスタM11(L)、M16(L)を、LTPS薄膜トランジスタで形成する。このように、電流供給経路に位置したトランジスタM11(L)、M16(L)を、LTPS薄膜トランジスタで形成すると、速い駆動特性によって、安定的に有機発光ダイオードOLEDに電流を供給することができる。
図8は、図7に示された画素の駆動方法の実施例を示す波形図である。
図8を参照すると、まず、i番目の第1走査線S1iに第1走査信号が供給され、i番目の第2走査線S2iに第2走査信号が供給される。
i番目の第1走査線S1iに第1走査信号が供給されると、第2トランジスタM12(L)及び第5トランジスタM15(L)がターンオンされる。
第5トランジスタM15(L)がターンオンされると、初期化電源Vintの電圧が、有機発光ダイオードOLEDのアノード電極に供給される。有機発光ダイオードOLEDのアノード電極に初期化電源Vintの電圧が供給されると、有機キャパシタColedが放電される。
第2トランジスタM12(L)がターンオンされると、第1トランジスタM11(L)がダイオードの形態に接続される。このとき、第1ノードN1は、第6トランジスタM16(L)及び第5トランジスタM15(L)を経由して、初期化電源Vintと電気的に接続される。これにより、第1ノードN1は初期化電源Vintの電圧に初期化される。
i番目の第2走査線S2iに第2走査信号が供給されると、第3トランジスタM13(O)がターンオンされる。第3トランジスタM13(O)がターンオンされると、データ線Dmと第2ノードN2が電気的に接続される。
第1走査信号及び第2走査信号の供給の開始後、第1走査信号及び第2走査信号の供給期間と少なくとも一部が重なる期間中、発光制御線Eiに発光制御信号が供給され、反転発光制御線/Eiに反転発光制御信号が供給される。図8に示す一具体例によると、第1走査信号及び第2走査信号、並びに、発光制御線信号及び反転発光制御信号は、いずれもパルス幅が同一である。
発光制御線Eiに発光制御信号が供給されると、第6トランジスタM16(L)がターンオフされる。第6トランジスタM16(L)がターンオフされると、ダイオードの形態に接続された第1トランジスタM11(L)によって、第1ノードN1には、第1駆動電源ELVDDから第1トランジスタM11(L)のしきい値電圧の絶対値を引いた電圧が印加される。
反転発光制御線/Eiに反転発光制御信号が供給されると、第4トランジスタM14(O)がターンオフされる。第4トランジスタM14(O)がターンオフされると、第2ノードN2と初期化電源Vintとの間の電気的接続が遮断される。このとき、第3トランジスタM13(O)がターンオン状態を保持するため、第2ノードN2にはデータ信号の電圧が印加される。
このとき、ストレージキャパシタCstには、第2ノードN2と第1ノードN1との差電圧に対応する電圧が充電される。即ち、ストレージキャパシタCstには、データ信号及び第1トランジスタM11(L)のしきい値電圧に対応する電圧が保存される。
ストレージキャパシタCstに所定の電圧が充電された後、i番目の第1走査線S1iへの第1走査信号の供給が中断されるとともに、i番目の第2走査線S2iへの第2走査信号の供給が中断される。第1走査信号の供給が中断される。すると、第2トランジスタM12(L)及び第5トランジスタM15(L)がターンオフされる。第2走査信号の供給が中断されると、第3トランジスタM13(O)がターンオフされる。
その後、発光制御線Eiへの発光制御信号の供給が中断され、反転発光制御線/Eiへの反転発光制御信号の供給が中断される。発光制御線Eiへの発光制御信号の供給が中断されると、第6トランジスタM16(L)がターンオンされる。第6トランジスタM16(L)がターンオンされると、第1トランジスタM11(L)と有機発光ダイオードOLEDが電気的に接続される。
反転発光制御線/Eiへの反転発光制御信号の供給が中断されると、初期化電源Vintの電圧が第2ノードN2に供給される。ここで、初期化電源Vintの電圧は、データ信号の電圧範囲内の特定の電圧に設定されてもよい。
例えば、初期化電源Vintは、ブラックデータ信号と同一であるか、または、これより高く、その他の階調を有するデータ信号より低い電圧に設定されるのであってもよい。
第2ノードN2にブラックデータ信号が印加されていた場合、初期化電源Vintの電圧が供給されると、第2ノードN2の電圧は、同一の電圧のままに保持されるか、または、所定の電圧だけ上昇するのでありうる。このとき、第1ノードN1の電圧は、第2ノードN2の電圧の変更に応じて所定の電圧だけ上昇するか、これより前の期間の電圧のままに保持される。例えば、第1ノードN1は、第1駆動電源ELVSSから第1トランジスタM11(L)のしきい値電圧の絶対値を引いた電圧に保持されてもよい。この場合、第1トランジスタM11(L)はターンオフ状態を保持する。
第2ノードN2に、ブラックを除いた他の階調に対応するデータ信号が印加されていた場合、初期化電源Vintの電圧が供給されると、第2ノードN2の電圧は所定の電圧だけ下降する。このとき、第1ノードN1の電圧は、第2ノードN2の電圧変更に応じて所定の電圧だけ下降する。第1ノードN1の電圧が下降すると、第1トランジスタM11(L)がターンオンされる。このとき、第1トランジスタM11(L)は、第1ノードN1に対応する電流を、有機発光ダイオードOLEDに供給する。
一方、第2ノードN2の電圧の下降幅は、データ信号によって決まる。即ち、第1ノードN1の電圧の下降幅はデータ信号によって決まるため、第1トランジスタM11(L)は、データ信号に応じて電流の量を制御することができる。
図9は本発明のさらに他の実施例による画素を示す図である。図9を説明するにおいて、図7と同じ構成に対しては同じ符号を付し、詳細な説明は省略する。
図9を参照すると、本発明のさらに他の実施例による画素140は、画素回路144’及び有機発光ダイオードOLEDを備える。
有機発光ダイオードOLEDは、そのアノード電極は画素回路144’に接続され、カソード電極が第2駆動電源ELVSSに接続される。このような有機発光ダイオードOLEDは、画素回路144’から供給される電流の量に応じて所定輝度の光を生成する。
画素回路144’は、第1トランジスタM11(L)、第2トランジスタM12(O)、第3トランジスタM13(O)、第4トランジスタM14(O)、第5トランジスタM15(O)、第6トランジスタM16(L)、及びストレージキャパシタCstを備える。
このような本発明のさらに他の実施例による画素回路144’は、第2トランジスタM12(O)及び第5トランジスタM15(O)が酸化物半導体薄膜トランジスタで形成され、これに伴い、第2トランジスタM12(O)のゲート電極、及び第5トランジスタM5(O)のゲート電極が、下記のように、i番目の第2走査線S2iに接続されることを除き、図7の画素回路144の構成と同様である。
第2トランジスタM12(O)は、第1ノードN1と、第1トランジスタM11(L)の第2電極との間に接続される。また、第2トランジスタM12(O)のゲート電極はi番目の第2走査線S2iに接続される。この第2トランジスタM12(O)は、i番目の第2走査線S2iに第2走査信号が供給されるときにターンオンされる。第2トランジスタM12(O)がターンオンされると、第1トランジスタM11(L)がダイオードの形態に接続される。この第2トランジスタM12(O)はN型酸化物半導体薄膜トランジスタで形成される。
第2トランジスタM12(O)が酸化物半導体薄膜トランジスタで形成されると、第1ノードN1から第1トランジスタM11(L)の第2電極に流れるリーク電流が最小化できるため、有機発光ダイオードOLEDで所望する輝度の光を生成することができる。
第5トランジスタM15(O)は、有機発光ダイオードOLEDのアノード電極と初期化電源Vintの間に接続される。また、第5トランジスタM15(O)のゲート電極はi番目の第2走査線S2iに接続される。この第5トランジスタM15(O)は、i番目の第2走査線S2iに第2走査信号が供給されるときにターンオンされる。第5トランジスタM15(O)がターンオンされると、有機発光ダイオードOLEDのアノード電極に初期化電源Vintの電圧が供給される。この第5トランジスタM15(O)はN型酸化物半導体薄膜トランジスタで形成される。
第5トランジスタM15(O)が酸化物半導体薄膜トランジスタで形成されると、有機発光ダイオードOLEDのアノード電極から初期化電源Vintに流れるリーク電流を最小化できるため、有機発光ダイオードOLEDで所望する輝度の光を生成することができる。
また、第2トランジスタM12(O)及び第5トランジスタM15(O)がN型トランジスタで形成されると、第1走査線S1は省略してもよい。この場合、画素140は、発光制御線Ei及び反転発光制御線/Eiの他は、第2走査線S2のみによって駆動することができる。
図10は、図9に示された画素の駆動方法の実施例を示す波形図である。図10を説明するにおいて、図7と同じ駆動方法については簡単に説明する。
図10を参照すると、まず、i番目の第2走査線S2iに第2走査信号が供給される。i番目の第2走査線S2iに第2走査信号が供給されると、第2トランジスタM12(O)、第3トランジスタM13(O)、及び第5トランジスタM15(O)がターンオンされる。
第5トランジスタM15(O)がターンオンされると、初期化電源Vintの電圧が有機発光ダイオードOLEDのアノード電極に供給される。有機発光ダイオードOLEDのアノード電極に初期化電源Vintの電圧が供給されると、有機キャパシタColedが放電される。
第2トランジスタM12(O)がターンオンされると、第1トランジスタM11(L)がダイオード形態に接続される。このとき、第1ノードN1は、第6トランジスタM16(L)及び第5トランジスタM15(O)を経由して初期化電源Vintと電気的に接続される。これにより、第1ノードN1は初期化電源Vintの電圧に初期化される。
第3トランジスタM13(O)がターンオンされると、データ線Dmと第2ノードN2が電気的に接続される。
第2走査信号の供給の開始後、第2走査信号の供給期間と少なくとも一部の期間が重なる期間中、発光制御線Eiに発光制御信号が供給され、反転発光制御線/Eiに反転発光制御信号が供給される。図10に示す一具体例によると、第2走査信号、並びに、発光制御線Ei及び反転発光制御信号/Eiは、いずれもパルス幅が同一である。
発光制御線Eiに発光制御信号が供給されると、第6トランジスタM16(L)がターンオフされる。第6トランジスタM16(L)がターンオフされると、ダイオードの形態に接続された第1トランジスタM11(L)によって、第1ノードN1には、第1駆動電源ELVDDから第1トランジスタM11(L)のしきい値電圧の絶対値を引いた電圧が印加される。
反転発光制御線/Eiに反転発光制御信号が供給されると、第4トランジスタM14(O)がターンオフされる。第4トランジスタM14(O)がターンオフされると、第2ノードN2と初期化電源Vintの電気的接続が遮断される。このとき、第3トランジスタM13(O)がターンオン状態を保持するため、第2ノードN2にはデータ信号の電圧が印加される。
このとき、ストレージキャパシタCstには、第2ノードN2と第1ノードN1との差電圧に対応する電圧が充電される。即ち、ストレージキャパシタCstには、データ信号及び第1トランジスタM11(L)のしきい値電圧に対応する電圧が保存される。
ストレージキャパシタCstに所定の電圧が充電された後、i番目の第2走査線S2iへの第2走査信号の供給が中断される。i番目の第2走査線S2iへの第2走査信号の供給が中断されると、第2トランジスタM12(O)、第3トランジスタM13(O)、及び第5トランジスタM15(O)がターンオフされる。
その後、発光制御線Eiへの発光制御信号の供給が中断され、反転発光制御線/Eiへの反転発光制御信号の供給が中断される。発光制御線Eiへの発光制御信号の供給が中断されると、第6トランジスタM16(L)がターンオンされる。第6トランジスタM16(L)がターンオンされると、第1トランジスタM11(L)と有機発光ダイオードOLEDが電気的に接続される。反転発光制御線/Eiへの反転発光制御信号の供給が中断されると、初期化電源Vintの電圧が第2ノードN2に供給される。
このとき、第2ノードN2の電圧変化に応じて、第1ノードN1の電圧が変更される。第1トランジスタM11(L)は、第1ノードN1の電圧に応じて、第1駆動電源ELVDDから有機発光ダイオードOLEDを経由して第2駆動電源ELVSSに流れる電流の量を制御する。
一方、本発明の走査駆動部110は、第1走査信号、第2走査信号、及び発光制御信号のうちの少なくとも1つを生成するために複数のステージ回路を備える。
図11は、本発明の実施例によるステージ回路を示す図である。
図11を参照すると、本発明の実施例によるステージ回路は、酸化物半導体薄膜トランジスタ及びLTPS(Low Temperature Poly−Silicon)薄膜トランジスタを含む。
例えば、本発明の実施例によるステージ回路は、LTPS薄膜トランジスタで形成される第1トランジスタT1(L)、第2トランジスタT2(L)、第5トランジスタT5(L)、第6トランジスタT6(L)、及び第9トランジスタT9(L)を備える。また、本発明の実施例によるステージ回路は、酸化物半導体薄膜トランジスタで形成される第3トランジスタT3(O)、第4トランジスタT4(O)、第7トランジスタT7(O)、第8トランジスタT8(O)、及び第10トランジスタT10(O)を備える。
第1トランジスタT1(L)、第2トランジスタT2(L)、第3トランジスタT3(O)、及び第4トランジスタT4(O)は、第1電源VDDから第2電源VSSの間に直列に、この順に接続される。ここで、第1電源VDDはハイ電圧に設定され、第2電源VSSはロー電圧に設定されてもよい。
第1トランジスタT1(L)のゲート電極は、スタートパルスFLMまたは前段ステージの出力信号の供給を受ける。この第1トランジスタT1(L)は、P型トランジスタで形成され、スタートパルスFLMまたは前段ステージの出力信号(ハイ電圧)が供給されないときにはターンオンされる。
第2トランジスタT2(L)のゲート電極は、第1クロック信号CLK1の供給を受ける。この第2トランジスタT2(L)はP型トランジスタで形成され、第1クロック信号CLK1がロー電圧に設定されるときにターンオンされる。
第3トランジスタT3(O)のゲート電極は、第2クロック信号CLK2の供給を受ける。この第3トランジスタT3(O)は、N型トランジスタで形成され、第2クロック信号CLK2がハイ電圧に設定されるときにターンオンされる。
ここで、第1クロック信号CLK1及び第2クロック信号CLK2は同じ周期を有し、位相が反転された信号に設定されてもよい。
第4トランジスタT4(O)のゲート電極は、スタートパルスFLMまたは前段ステージの出力信号の供給を受ける。この第4トランジスタT4(O)は、N型トランジスタで形成され、スタートパルスFLMまたは前段ステージの出力信号(ハイ電圧)が供給されるときにターンオンされる。
また、第2トランジスタT2(L)及び第3トランジスタT3(O)の間の共通ノードは、第1ノードN1と電気的に接続される。
第5トランジスタT5(L)、第6トランジスタT6(L)、第7トランジスタT7(O)、及び第8トランジスタT8(O)は、第1電源VDDから第2電源VSSの間に直列に、この順で接続される。
第5トランジスタT5(L)のゲート電極は、出力端子と電気的に接続される。この第5トランジスタT5(L)は、P型トランジスタで形成され、出力端子の電圧に応じてターンオンまたはターンオフされる。
第6トランジスタT6(L)のゲート電極は、第2クロック信号CLK2の供給を受ける。この第6トランジスタT6(L)はP型トランジスタで形成され、第2クロック信号CLK2がロー電圧に設定されるときターンオンされる。
第7トランジスタT7(O)のゲート電極は、第1クロック信号CLK1の供給を受ける。この第7トランジスタT7(O)は、N型トランジスタで形成され、第1クロック信号CLK1がハイ電圧に設定されるときターンオンされる。
第8トランジスタT8(O)のゲート電極は、出力端子と電気的に接続される。この第8トランジスタT8(O)は、N型トランジスタで形成され、出力端子の電圧に応じてターンオンまたはターンオフされる。
また、第6トランジスタT6(L)及び第7トランジスタT7(O)の共通ノードは、第1ノードN1と電気的に接続される。
第9トランジスタT9(L)及び第10トランジスタT10(O)は、第1電源VDDと第2電源VSSの間に直列接続される。
第9トランジスタT9(L)のゲート電極は、第1ノードN1に接続される。この第9トランジスタT9(L)は、P型トランジスタで形成され、第1ノードN1の電圧に応じてターンオンまたはターンオフされる。
第10トランジスタT10(O)のゲート電極は、第1ノードN1に接続される。この第10トランジスタT10(O)は、N型トランジスタで形成され、第1ノードN1の電圧に応じてターンオンまたはターンオフされる。
また、第9トランジスタT9(L)及び第10トランジスタT10(O)の共通ノードは、出力端子と電気的に接続される。
このようなステージ回路はP型トランジスタ及びN型トランジスタを含むもので、公知であって使用されている回路である。したがって、動作過程に対する詳細な説明は省略する。
ただし、本願発明のステージ回路は、P型トランジスタをLTPS薄膜トランジスタで形成し、N型トランジスタを酸化物半導体薄膜トランジスタで形成することを特徴とする。このようにLTPS薄膜トランジスタ及び酸化物半導体薄膜トランジスタを用いてステージ回路を実現すると、リーク電流を最小化するとともに、速い駆動速度を確保することができる。
本発明の技術思想は上記好ましい実施例を参照して具体的に述べたが、上記した実施例はその説明のためのものであり、制限するためのものではないことに注意すべきである。また、本発明の技術分野の通常の知識を有する者であれば、本発明の技術思想の範囲内で多様な変形例が可能であることが理解できるだろう。
上述した発明の権利範囲は添付の特許請求の範囲により定められるものであって、明細書の本文の記載に拘束されず、請求の範囲の均等な範囲に属する変形や変更はすべて本発明の範囲に属する。
110 走査駆動部
120 データ駆動部
130 画素部
140 画素
150 タイミング制御部
142、144 画素回路

Claims (19)

  1. 有機発光ダイオードと、
    第1電極が第1ノードに接続され、第2電極が上記有機発光ダイオードのアノード電極に接続されるとともに、前記第1ノードに接続された第1駆動電源から前記有機発光ダイオードを経由して第2駆動電源に流れる電流の量を制御するための第1トランジスタと、
    データ線と前記第1ノードの間に接続され、i(iは自然数)番目の第1走査線に走査信号が供給されるときにターンオンされる第2トランジスタと、
    前記第1トランジスタのゲート電極と第2電極の間に接続され、i番目の第2走査線に走査信号が供給されるときにターンオンされる第3トランジスタと、
    前記第1トランジスタのゲート電極と初期化電源の間に接続され、i番目の第3走査線に走査信号が供給されるときにターンオンされる第4トランジスタと、を備え、
    前記第1トランジスタはP型LTPS薄膜トランジスタに設定され、
    前記第3トランジスタ及び前記第4トランジスタはN型酸化物半導体薄膜トランジスタに設定されることを特徴とする画素。
  2. 前記第2トランジスタは、P型LTPS薄膜トランジスタに設定されることを特徴とする請求項1に記載の画素。
  3. 前記第2トランジスタは、N型酸化物半導体薄膜トランジスタに設定されることを特徴とする請求項1に記載の画素。
  4. 前記i番目の第1走査線と前記i番目の第2走査線は、同じ走査線であることを特徴とする請求項3に記載の画素。
  5. 前記初期化電源と前記有機発光ダイオードのアノード電極との間に接続され、前記第i番目の第1走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、
    前記第5トランジスタはP型LTPS薄膜トランジスタに設定されることを特徴とする請求項1に記載の画素。
  6. 前記初期化電源と、前記有機発光ダイオードのアノード電極との間に接続され、前記第i番目の第2走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、
    前記第5トランジスタはN型酸化物半導体薄膜トランジスタに設定されることを特徴とする請求項1に記載の画素。
  7. 前記第1トランジスタの第2電極と、前記有機発光ダイオードのアノード電極との間に接続されるとともに、発光制御線に発光制御信号が供給されるときにターンオフされる第6トランジスタと、
    前記第1ノードと前記第1駆動電源の間に接続され、前記発光制御信号が供給されるときにターンオフされる第7トランジスタをさらに備え、
    前記第6トランジスタ及び前記第7トランジスタは、P型LTPS薄膜トランジスタに設定されることを特徴とする請求項1に記載の画素。
  8. 有機発光ダイオードと、
    第1ノードの電圧に応じて、第1電極に接続された第1駆動電源から前記有機発光ダイオードを経由して第2駆動電源に流れる電流の量を制御するための第1トランジスタと、
    前記第1ノードと前記第1トランジスタの第2電極との間に接続され、i番目の第1走査線に走査信号が供給されるときにターンオンされる第2トランジスタと、
    前記第1ノードと第2ノードの間に接続されるストレージキャパシタと、
    データ線と前記第2ノードの間に接続され、i番目の第2走査線に走査信号が供給されるときにターンオンされる第3トランジスタと、
    前記第2ノードと初期化電源の間に接続され、反転発光制御線に反転発光制御信号が供給されるときにターンオフされる第4トランジスタと、を備え、
    前記第1トランジスタはP型LTPS薄膜トランジスタに設定され、
    前記第3トランジスタ及び前記第4トランジスタは、N型酸化物半導体薄膜トランジスタに設定されることを特徴とする画素。
  9. 前記第2トランジスタは、P型LTPS薄膜トランジスタに設定されることを特徴とする請求項8に記載の画素。
  10. 前記第2トランジスタは、N型酸化物半導体薄膜トランジスタに設定されることを特徴とする請求項8に記載の画素。
  11. 前記i番目の第1走査線と前記i番目の第2走査線は、同じ走査線であることを特徴とする請求項10に記載の画素。
  12. 前記初期化電源と前記有機発光ダイオードのアノード電極との間に接続され、前記第i番目の第1走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、
    前記第5トランジスタはP型LTPS薄膜トランジスタに設定されることを特徴とする請求項8に記載の画素。
  13. 前記初期化電源と前記有機発光ダイオードのアノード電極との間に接続され、前記第i番目の第2走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、
    前記第5トランジスタはN型酸化物半導体薄膜トランジスタに設定されることを特徴とする請求項8に記載の画素。
  14. 前記第1トランジスタの第2電極と前記有機発光ダイオードのアノード電極との間に接続され、発光制御線に発光制御信号が供給されるときにターンオフされる第6トランジスタをさらに備え、
    前記第6トランジスタはP型LTPS薄膜トランジスタに設定され、
    前記発光制御信号と前記反転発光制御信号は、互いに反転された信号に設定されることを特徴とする請求項8に記載の画素。
  15. 第1電源と前記第1電源より低い電圧に設定される第2電源との間に、直列に接続される第1トランジスタ、第2トランジスタ、第3トランジスタ、及び第4トランジスタと、
    前記第1電源と前記第2電源の間に、直列に接続される第5トランジスタ、第6トランジスタ、第7トランジスタ、及び第8トランジスタと、
    前記第1電源と前記第2電源の間に、直列に接続される第9トランジスタ及び第10トランジスタと、を備え、
    前記第1トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に前段ステージの出力信号またはスタートパルスの供給を受け、
    前記第2トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、
    前記第3トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に、前記第1クロック信号と同じ周期を有するとともに反転された位相を有する第2クロック信号の供給を受け、
    前記第4トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に、前記前段ステージの出力信号または前記スタートパルスの供給を受け、
    前記第5トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が出力端子と接続され、
    前記第6トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に前記第2クロック信号の供給を受け、
    前記第7トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、
    前記第8トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極が前記出力端子と接続され、
    前記第9トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が第1ノードと接続され、
    前記第10トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極が前記第1ノードと接続され、
    前記第2トランジスタ及び前記第3トランジスタの共通ノード、及び、前記第6トランジスタ及び前記第7トランジスタの共通ノードは、前記第1ノードと電気的に接続されることを特徴とするステージ回路。
  16. 走査線、発光制御線、及びデータ線と接続されるように位置する画素と、
    前記走査線及び前記発光制御線を駆動するための走査駆動部と、
    前記データ線を駆動するためのデータ駆動部と、を備え、
    前記画素のうちi(iは自然数)番目の水平ラインに位置した少なくとも1つの画素は、
    有機発光ダイオードと、
    第1電極が第1ノードに接続され、第2電極が前記有機発光ダイオードのアノード電極に接続されるとともに、前記第1ノードに接続された第1駆動電源から前記有機発光ダイオードを経由して第2駆動電源に流れる電流の量を制御するための第1トランジスタと、
    データ線と前記第1ノードの間に接続され、i番目の第1走査線に走査信号が供給されるときにターンオンされる第2トランジスタと、
    前記第1トランジスタのゲート電極と第2電極の間に接続され、i番目の第2走査線に走査信号が供給されるときにターンオンされる第3トランジスタと、
    前記第1トランジスタのゲート電極と初期化電源の間に接続され、i番目の第3走査線に走査信号が供給されるときにターンオンされる第4トランジスタと、を備え、
    前記第1トランジスタはP型LTPS薄膜トランジスタに設定され、
    前記第3トランジスタ及び前記第4トランジスタは、N型酸化物半導体薄膜トランジスタに設定されることを特徴とする有機電界発光表示装置。
  17. 前記画素は、
    前記初期化電源と前記有機発光ダイオードのアノード電極との間に接続され、前記第i番目の第2走査線に走査信号が供給されるときにターンオンされる第5トランジスタをさらに備え、
    前記第5トランジスタはN型酸化物半導体薄膜トランジスタに設定されることを特徴とする請求項16に記載の有機電界発光表示装置。
  18. 前記画素は、
    前記第1トランジスタの第2電極と前記有機発光ダイオードのアノード電極との間に接続され、i番目の発光制御線に発光制御信号が供給されるときにターンオフされる第6トランジスタと、
    前記第1ノードと前記第1駆動電源の間に接続され、前記発光制御信号が供給されるときにターンオフされる第7トランジスタをさらに備え、
    前記第6トランジスタ及び前記第7トランジスタは、P型LTPS薄膜トランジスタに設定されることを特徴とする請求項16に記載の有機電界発光表示装置。
  19. 前記走査駆動部は、前記走査線及び前記発光制御線を駆動するためのステージ回路を備え、
    前記ステージ回路のうち少なくとも1つは、
    第1電源と前記第1電源より低い電圧に設定される第2電源との間に、直列に接続される第11トランジスタ、第12トランジスタ、第13トランジスタ、及び第14トランジスタと、
    前記第1電源と前記第2電源の間に、直列に接続される第15トランジスタ、第16トランジスタ、第17トランジスタ、及び第18トランジスタと、
    前記第1電源と前記第2電源の間に、直列に接続される第19トランジスタ及び第20トランジスタと、を備え、
    前記第11トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に前段ステージの出力信号またはスタートパルスの供給を受け、
    前記第12トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、
    前記第13トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に前記第1クロック信号と同じ周期を有し、反転された位相を有する第2クロック信号の供給を受け、
    前記第14トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に前記前段ステージの出力信号または前記スタートパルスの供給を受け、
    前記第15トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が出力端子と接続され、
    前記第16トランジスタはP型LTPS薄膜トランジスタに設定され、ゲート電極に前記第2クロック信号の供給を受け、
    前記第17トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極に第1クロック信号の供給を受け、
    前記第18トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極が前記出力端子と接続され、
    前記第19トランジスタは、P型LTPS薄膜トランジスタに設定され、ゲート電極が第1ノードと接続され、
    前記第20トランジスタは、N型酸化物半導体薄膜トランジスタに設定され、ゲート電極が前記第1ノードと接続され、
    前記第12トランジスタ及び前記第13トランジスタの共通ノード、及び、前記第16トランジスタ及び前記第17トランジスタの共通ノードは、前記第1ノードと電気的に接続されることを特徴とする請求項16に記載の有機電界発光表示装置。
JP2017129588A 2016-07-01 2017-06-30 画素及びステージ回路並びにこれを有する有機電界発光表示装置 Active JP6993125B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2021200028A JP2022043138A (ja) 2016-07-01 2021-12-09 有機電界発光表示装置の画素

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2016-0083492 2016-07-01
KR1020160083492A KR102561294B1 (ko) 2016-07-01 2016-07-01 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2021200028A Division JP2022043138A (ja) 2016-07-01 2021-12-09 有機電界発光表示装置の画素

Publications (2)

Publication Number Publication Date
JP2018005237A true JP2018005237A (ja) 2018-01-11
JP6993125B2 JP6993125B2 (ja) 2022-01-13

Family

ID=59269861

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2017129588A Active JP6993125B2 (ja) 2016-07-01 2017-06-30 画素及びステージ回路並びにこれを有する有機電界発光表示装置
JP2021200028A Pending JP2022043138A (ja) 2016-07-01 2021-12-09 有機電界発光表示装置の画素
JP2023065980A Pending JP2023103232A (ja) 2016-07-01 2023-04-13 画素

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2021200028A Pending JP2022043138A (ja) 2016-07-01 2021-12-09 有機電界発光表示装置の画素
JP2023065980A Pending JP2023103232A (ja) 2016-07-01 2023-04-13 画素

Country Status (6)

Country Link
US (5) US10381426B2 (ja)
EP (3) EP3985655A1 (ja)
JP (3) JP6993125B2 (ja)
KR (2) KR102561294B1 (ja)
CN (1) CN107564468A (ja)
TW (1) TWI740972B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020112795A (ja) * 2019-01-11 2020-07-27 アップル インコーポレイテッドApple Inc. ハイブリッド画素内及び外部補償を備えた電子ディスプレイ

Families Citing this family (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102561294B1 (ko) * 2016-07-01 2023-08-01 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
KR20180081196A (ko) 2017-01-05 2018-07-16 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시 장치
KR20180098442A (ko) 2017-02-24 2018-09-04 삼성디스플레이 주식회사 화소 및 이를 가지는 유기전계발광 표시장치
CN109427310B (zh) * 2017-08-31 2020-07-28 京东方科技集团股份有限公司 移位寄存器单元、驱动装置、显示装置以及驱动方法
KR102480481B1 (ko) 2017-09-22 2022-12-26 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102482575B1 (ko) * 2017-10-31 2022-12-28 엘지디스플레이 주식회사 유기 발광 표시 장치
CN108206008B (zh) * 2018-01-11 2019-12-31 京东方科技集团股份有限公司 像素电路、驱动方法、电致发光显示面板及显示装置
KR102637791B1 (ko) * 2018-02-13 2024-02-19 삼성디스플레이 주식회사 디스플레이 장치
KR102575554B1 (ko) 2018-04-10 2023-09-08 삼성디스플레이 주식회사 화소 및 이를 포함한 표시 장치
CN108564920B (zh) * 2018-04-26 2019-11-05 上海天马有机发光显示技术有限公司 一种像素电路及显示装置
CN110176213B (zh) 2018-06-08 2023-09-26 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
KR102527847B1 (ko) * 2018-06-18 2023-05-03 삼성디스플레이 주식회사 표시 장치
KR102678548B1 (ko) * 2018-06-19 2024-06-26 삼성디스플레이 주식회사 표시장치
KR102514242B1 (ko) 2018-06-20 2023-03-28 삼성전자주식회사 픽셀 및 이를 포함하는 유기전계발광 표시장치
KR20190143309A (ko) * 2018-06-20 2019-12-30 삼성전자주식회사 픽셀 및 이를 포함하는 유기전계발광 표시장치
KR102641997B1 (ko) * 2018-07-09 2024-02-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102654591B1 (ko) 2018-08-03 2024-04-05 삼성디스플레이 주식회사 클럭 및 전압 발생 회로 및 그것을 포함하는 표시 장치
KR20240019384A (ko) * 2018-08-20 2024-02-14 소니 세미컨덕터 솔루션즈 가부시키가이샤 전기 광학 장치, 전자 기기 및 구동 방법
KR102426708B1 (ko) 2018-09-07 2022-07-29 삼성디스플레이 주식회사 디스플레이 장치
KR102482335B1 (ko) 2018-10-04 2022-12-29 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20200040052A (ko) * 2018-10-08 2020-04-17 엘지디스플레이 주식회사 표시 장치
KR102693495B1 (ko) 2018-10-08 2024-08-12 삼성디스플레이 주식회사 표시 장치
KR102583819B1 (ko) * 2018-12-18 2023-10-04 삼성디스플레이 주식회사 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN114822377A (zh) 2019-02-23 2022-07-29 华为技术有限公司 显示驱动电路、显示模组、显示屏的驱动方法及电子设备
CN111613181B (zh) * 2019-02-23 2022-03-29 华为技术有限公司 显示驱动电路、显示模组、显示屏的驱动方法及电子设备
CN109686314B (zh) 2019-03-01 2021-01-29 京东方科技集团股份有限公司 像素电路、显示基板和显示装置
KR20200128289A (ko) * 2019-05-02 2020-11-12 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102670113B1 (ko) * 2019-05-07 2024-05-30 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 표시 장치
KR102706311B1 (ko) * 2019-05-08 2024-09-19 삼성디스플레이 주식회사 화소, 화소를 포함하는 표시 장치 및 그의 구동 방법
KR20200133118A (ko) 2019-05-17 2020-11-26 삼성디스플레이 주식회사 표시장치
CN110277060B (zh) * 2019-05-21 2021-11-16 合肥维信诺科技有限公司 一种像素电路和显示装置
CN110264946A (zh) * 2019-05-21 2019-09-20 合肥维信诺科技有限公司 一种像素电路和显示装置
CN112424856B (zh) * 2019-06-03 2023-03-14 京东方科技集团股份有限公司 像素电路、像素电路的驱动方法、显示装置及其驱动方法
CN110223636B (zh) 2019-06-17 2021-01-15 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
TWI713011B (zh) * 2019-08-27 2020-12-11 友達光電股份有限公司 畫素電路
KR102715248B1 (ko) * 2019-11-11 2024-10-11 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR102632710B1 (ko) * 2019-12-10 2024-02-02 엘지디스플레이 주식회사 화소 구동 회로를 포함한 전계발광 표시장치
CN113096602A (zh) * 2019-12-23 2021-07-09 深圳市柔宇科技股份有限公司 像素单元、显示面板与电子装置
KR20210081505A (ko) 2019-12-23 2021-07-02 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20210099706A (ko) 2020-02-04 2021-08-13 삼성디스플레이 주식회사 화소 및 표시장치
CN111179841B (zh) * 2020-02-28 2021-05-11 京东方科技集团股份有限公司 像素补偿电路及其驱动方法、显示装置
KR20210149976A (ko) * 2020-06-02 2021-12-10 삼성디스플레이 주식회사 표시 장치
CN117542318A (zh) * 2020-07-15 2024-02-09 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置
CN112365844A (zh) * 2020-12-09 2021-02-12 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN112489599B (zh) * 2020-12-23 2022-09-27 武汉华星光电半导体显示技术有限公司 Amoled像素驱动电路、驱动方法及显示面板
CN112562588A (zh) * 2020-12-24 2021-03-26 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN112599097A (zh) * 2021-01-06 2021-04-02 武汉华星光电半导体显示技术有限公司 像素驱动电路及显示面板
KR20220130303A (ko) 2021-03-17 2022-09-27 삼성디스플레이 주식회사 표시 장치
CN113140179B (zh) 2021-04-12 2022-08-05 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
WO2022222055A1 (zh) * 2021-04-21 2022-10-27 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板及其驱动方法
US12014683B2 (en) 2021-04-26 2024-06-18 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, pixel driving method and display device
US20230028312A1 (en) * 2021-04-26 2023-01-26 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, pixel driving method and display device
CN113436579B (zh) * 2021-05-13 2023-09-22 北京大学深圳研究生院 一种三维集成电路及其制造方法
CN113362769A (zh) * 2021-06-25 2021-09-07 合肥维信诺科技有限公司 像素电路、栅极驱动电路和显示面板
KR20230007609A (ko) 2021-07-05 2023-01-13 삼성디스플레이 주식회사 표시 장치
CN114514573B (zh) 2021-07-30 2022-08-09 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
WO2023004818A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN113690259A (zh) * 2021-09-14 2021-11-23 厦门天马显示科技有限公司 显示面板及显示装置
CN113781961B (zh) * 2021-10-27 2023-05-02 京东方科技集团股份有限公司 一种像素电路、显示面板及驱动方法
CN114141200B (zh) * 2021-12-03 2023-03-10 武汉天马微电子有限公司 显示模组及漏电流检测方法
KR20230129108A (ko) 2022-02-28 2023-09-06 삼성디스플레이 주식회사 표시 장치
KR20230143650A (ko) * 2022-04-05 2023-10-13 삼성디스플레이 주식회사 픽셀 회로 및 이를 포함하는 표시 장치

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060271757A1 (en) * 2005-05-24 2006-11-30 Samsung Sdi Co., Ltd. Shift register and organic light emitting display having the same
JP2013101373A (ja) * 2008-09-10 2013-05-23 Sharp Corp 表示装置およびその駆動方法
JP2014032379A (ja) * 2012-08-02 2014-02-20 Samsung Display Co Ltd 有機発光表示装置
KR101408809B1 (ko) * 2013-04-30 2014-07-02 금오공과대학교 산학협력단 유기발광다이오드 표시장치의 문턱전압 보상 화소회로
US20150243220A1 (en) * 2014-02-25 2015-08-27 Lg Display Co., Ltd. Display Backplane and Method of Fabricating the Same
JP2015225104A (ja) * 2014-05-26 2015-12-14 株式会社ジャパンディスプレイ 表示装置
US20160064411A1 (en) * 2014-08-28 2016-03-03 Samsung Display Co., Ltd. Thin film transistor substrate and display apparatus including the same

Family Cites Families (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4232193B2 (ja) * 2003-05-26 2009-03-04 カシオ計算機株式会社 電流生成供給回路及び電流生成供給回路を備えた表示装置
KR100742063B1 (ko) 2003-05-26 2007-07-23 가시오게산키 가부시키가이샤 전류생성공급회로 및 표시장치
KR101152119B1 (ko) * 2005-02-07 2012-06-15 삼성전자주식회사 표시 장치 및 그 구동 방법
JP4762655B2 (ja) 2005-09-28 2011-08-31 株式会社 日立ディスプレイズ 表示装置
KR100732828B1 (ko) * 2005-11-09 2007-06-27 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
US8330492B2 (en) * 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
KR100822205B1 (ko) 2006-10-16 2008-04-17 삼성에스디아이 주식회사 화소 회로 및 그를 포함하는 유기 발광 표시 장치
KR100833754B1 (ko) * 2007-01-15 2008-05-29 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그의 구동회로
JP5235516B2 (ja) 2008-06-13 2013-07-10 富士フイルム株式会社 表示装置及び駆動方法
KR101048965B1 (ko) 2009-01-22 2011-07-12 삼성모바일디스플레이주식회사 유기 전계발광 표시장치
KR20180094132A (ko) * 2009-09-24 2018-08-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 구동 회로, 상기 구동 회로를 포함하는 표시 장치, 및 상기 표시 장치를 포함하는 전자 기기
KR101101070B1 (ko) 2009-10-12 2011-12-30 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR101056297B1 (ko) * 2009-11-03 2011-08-11 삼성모바일디스플레이주식회사 화소 및 이를 구비한 유기전계발광 표시장치
KR101127582B1 (ko) * 2010-01-04 2012-03-27 삼성모바일디스플레이주식회사 화소 회로, 유기 전계 발광 표시 장치 및 그 구동 방법
TWI436335B (zh) * 2011-03-17 2014-05-01 Au Optronics Corp 具臨界電壓補償機制之有機發光顯示裝置及其驅動方法
KR101870925B1 (ko) * 2011-06-30 2018-06-26 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101907959B1 (ko) * 2011-11-23 2018-12-20 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치
TWI441138B (zh) * 2011-12-30 2014-06-11 Au Optronics Corp 發光二極體電路,驅動發光二極體電路之方法及發光二極體顯示器
KR101869056B1 (ko) 2012-02-07 2018-06-20 삼성디스플레이 주식회사 화소 및 이를 이용한 유기 발광 표시 장치
KR101911489B1 (ko) * 2012-05-29 2018-10-26 삼성디스플레이 주식회사 화소를 갖는 유기전계발광 표시장치와 그의 구동방법
KR20130141153A (ko) 2012-06-15 2013-12-26 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101918270B1 (ko) * 2012-06-28 2019-01-30 삼성디스플레이 주식회사 화소 회로, 유기 발광 표시 장치 및 화소 회로의 구동 방법
KR20140024155A (ko) * 2012-08-20 2014-02-28 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101962897B1 (ko) 2012-08-30 2019-03-29 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR20140028921A (ko) * 2012-08-31 2014-03-10 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101965724B1 (ko) * 2012-10-18 2019-04-04 삼성디스플레이 주식회사 표시장치를 위한 발광 구동 장치, 표시장치 및 그 구동 방법
KR102023598B1 (ko) * 2012-11-20 2019-09-23 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
KR101992405B1 (ko) * 2012-12-13 2019-06-25 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
US9501976B2 (en) 2012-12-26 2016-11-22 Shanghai Tianma Micro-electronics Co., Ltd. Pixel circuit for organic light emitting display and driving method thereof, organic light emitting display
KR102046442B1 (ko) * 2013-05-09 2019-11-20 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102043980B1 (ko) * 2013-05-13 2019-11-14 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102048562B1 (ko) * 2013-05-13 2019-11-26 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102141238B1 (ko) * 2013-05-22 2020-08-06 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR20140140271A (ko) * 2013-05-29 2014-12-09 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
US9378844B2 (en) * 2013-07-31 2016-06-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including transistor whose gate is electrically connected to capacitor
KR20150019592A (ko) 2013-08-14 2015-02-25 삼성디스플레이 주식회사 화소, 화소 구동 방법 및 이를 이용한 표시장치
JP6282823B2 (ja) * 2013-09-02 2018-02-21 株式会社ジャパンディスプレイ 駆動回路、表示装置、及び駆動方法
KR20150040447A (ko) * 2013-10-07 2015-04-15 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102090189B1 (ko) * 2013-11-04 2020-04-16 삼성디스플레이 주식회사 유기전계발광 표시장치와 그 구동방법
KR102081993B1 (ko) * 2013-11-06 2020-02-27 삼성디스플레이 주식회사 유기전계발광 표시장치와 그 구동방법
KR102117889B1 (ko) * 2013-12-11 2020-06-02 엘지디스플레이 주식회사 표시 장치의 화소 회로 및 이를 포함하는 유기 발광 표시 장치 및 그의 구동 방법
CN104715714B (zh) * 2013-12-17 2017-08-04 昆山国显光电有限公司 像素电路及其驱动方法及一种有源矩阵有机发光显示装置
KR102113650B1 (ko) * 2013-12-27 2020-06-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US9489882B2 (en) 2014-02-25 2016-11-08 Lg Display Co., Ltd. Display having selective portions driven with adjustable refresh rate and method of driving the same
KR101672091B1 (ko) 2014-02-25 2016-11-02 엘지디스플레이 주식회사 복합형 박막 트랜지스터를 갖는 유기 전계 발광 표시 장치
US9449994B2 (en) * 2014-02-25 2016-09-20 Lg Display Co., Ltd. Display backplane having multiple types of thin-film-transistors
US9276050B2 (en) 2014-02-25 2016-03-01 Lg Display Co., Ltd. Organic light emitting display device
KR102111747B1 (ko) * 2014-02-25 2020-05-18 삼성디스플레이 주식회사 유기전계발광 표시장치
KR102298336B1 (ko) 2014-06-20 2021-09-08 엘지디스플레이 주식회사 유기발광다이오드 표시장치
CN104064149B (zh) * 2014-07-07 2016-07-06 深圳市华星光电技术有限公司 像素电路、具备该像素电路的显示面板和显示器
CN204029330U (zh) * 2014-07-22 2014-12-17 京东方科技集团股份有限公司 像素驱动电路、阵列基板及显示装置
KR20160024274A (ko) * 2014-08-25 2016-03-04 삼성디스플레이 주식회사 유기전계발광 표시장치
CN104575386B (zh) * 2015-01-26 2017-01-11 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104575387B (zh) * 2015-01-26 2017-02-22 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104575394B (zh) * 2015-02-03 2017-02-22 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104575395B (zh) * 2015-02-03 2017-10-13 深圳市华星光电技术有限公司 Amoled像素驱动电路
CN104575393B (zh) * 2015-02-03 2017-02-01 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104637445B (zh) * 2015-02-03 2017-03-08 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104658482B (zh) * 2015-03-16 2017-05-31 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104658483B (zh) * 2015-03-16 2017-02-01 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
US10008609B2 (en) * 2015-03-17 2018-06-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing the same, or display device including the same
CN104680982B (zh) * 2015-03-27 2017-03-08 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN104700778B (zh) * 2015-03-27 2017-06-27 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
KR102303216B1 (ko) * 2015-06-16 2021-09-17 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102524459B1 (ko) * 2015-08-27 2023-04-25 삼성디스플레이 주식회사 화소 및 그의 구동방법
CN105427805B (zh) * 2016-01-04 2018-09-14 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN105427807A (zh) 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板以及显示器
CN105679243B (zh) * 2016-03-17 2019-01-01 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN105679244B (zh) * 2016-03-17 2017-11-28 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN105679250B (zh) * 2016-04-06 2019-01-18 京东方科技集团股份有限公司 一种像素电路及其驱动方法、阵列基板、显示面板和显示装置
CN105741781B (zh) * 2016-04-12 2018-10-26 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
CN105702214B (zh) * 2016-04-12 2018-03-06 深圳市华星光电技术有限公司 Amoled像素驱动电路及像素驱动方法
KR102561294B1 (ko) * 2016-07-01 2023-08-01 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
KR20180004370A (ko) * 2016-07-01 2018-01-11 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060271757A1 (en) * 2005-05-24 2006-11-30 Samsung Sdi Co., Ltd. Shift register and organic light emitting display having the same
JP2013101373A (ja) * 2008-09-10 2013-05-23 Sharp Corp 表示装置およびその駆動方法
JP2014032379A (ja) * 2012-08-02 2014-02-20 Samsung Display Co Ltd 有機発光表示装置
KR101408809B1 (ko) * 2013-04-30 2014-07-02 금오공과대학교 산학협력단 유기발광다이오드 표시장치의 문턱전압 보상 화소회로
US20150243220A1 (en) * 2014-02-25 2015-08-27 Lg Display Co., Ltd. Display Backplane and Method of Fabricating the Same
JP2015225104A (ja) * 2014-05-26 2015-12-14 株式会社ジャパンディスプレイ 表示装置
US20160064411A1 (en) * 2014-08-28 2016-03-03 Samsung Display Co., Ltd. Thin film transistor substrate and display apparatus including the same

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020112795A (ja) * 2019-01-11 2020-07-27 アップル インコーポレイテッドApple Inc. ハイブリッド画素内及び外部補償を備えた電子ディスプレイ
JP7037588B2 (ja) 2019-01-11 2022-03-16 アップル インコーポレイテッド ハイブリッド画素内及び外部補償を備えた電子ディスプレイ
US11282462B2 (en) 2019-01-11 2022-03-22 Apple Inc. Electronic display with hybrid in-pixel and external compensation
US11651736B2 (en) 2019-01-11 2023-05-16 Apple Inc. Electronic display with hybrid in-pixel and external compensation
US11887546B2 (en) 2019-01-11 2024-01-30 Apple Inc. Electronic display with hybrid in-pixel and external compensation

Also Published As

Publication number Publication date
TW201804452A (zh) 2018-02-01
US11476315B2 (en) 2022-10-18
US20240334742A1 (en) 2024-10-03
JP6993125B2 (ja) 2022-01-13
US10930724B2 (en) 2021-02-23
US20180006099A1 (en) 2018-01-04
TWI740972B (zh) 2021-10-01
US20190363148A1 (en) 2019-11-28
KR20180004369A (ko) 2018-01-11
EP4339931A2 (en) 2024-03-20
US12010873B2 (en) 2024-06-11
JP2022043138A (ja) 2022-03-15
EP3264408A2 (en) 2018-01-03
EP3264408A3 (en) 2018-02-28
KR102561294B1 (ko) 2023-08-01
EP3985655A1 (en) 2022-04-20
KR20230117308A (ko) 2023-08-08
US20210175310A1 (en) 2021-06-10
EP4339931A3 (en) 2024-06-26
CN107564468A (zh) 2018-01-09
JP2023103232A (ja) 2023-07-26
US10381426B2 (en) 2019-08-13
US20230029637A1 (en) 2023-02-02

Similar Documents

Publication Publication Date Title
JP6993125B2 (ja) 画素及びステージ回路並びにこれを有する有機電界発光表示装置
JP7187138B2 (ja) 画素及び有機電界発光表示装置
US10700146B2 (en) Pixel and organic light-emitting display device having the same
US10559261B2 (en) Electroluminescent display
US11688342B2 (en) Pixel and organic light emitting display device having the pixel
JP7025137B2 (ja) 有機電界発光表示装置の発光時間を制御するステージ及びこれを用いた有機電界発光表示装置
JP4398413B2 (ja) スレッショルド電圧の補償を備えた画素駆動回路
US10692440B2 (en) Pixel and organic light emitting display device including the same
JP2017223955A (ja) 画素及びこれを用いた有機電界発光表示装置並びにその駆動方法
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
JP2015025978A (ja) 駆動回路、表示装置、及び駆動方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200610

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210323

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210623

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210720

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211020

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211109

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211209

R150 Certificate of patent or registration of utility model

Ref document number: 6993125

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150