JP5235516B2 - 表示装置及び駆動方法 - Google Patents
表示装置及び駆動方法 Download PDFInfo
- Publication number
- JP5235516B2 JP5235516B2 JP2008155442A JP2008155442A JP5235516B2 JP 5235516 B2 JP5235516 B2 JP 5235516B2 JP 2008155442 A JP2008155442 A JP 2008155442A JP 2008155442 A JP2008155442 A JP 2008155442A JP 5235516 B2 JP5235516 B2 JP 5235516B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- diode element
- transistor
- source
- discharge line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 27
- 230000003071 parasitic effect Effects 0.000 claims description 102
- 239000003990 capacitor Substances 0.000 claims description 79
- 239000003086 colorant Substances 0.000 claims description 15
- 230000004044 response Effects 0.000 claims description 15
- 230000001737 promoting effect Effects 0.000 claims 1
- 238000001514 detection method Methods 0.000 description 32
- 230000007423 decrease Effects 0.000 description 18
- 238000012937 correction Methods 0.000 description 13
- ORQBXQOJMQIAOY-UHFFFAOYSA-N nobelium Chemical compound [No] ORQBXQOJMQIAOY-UHFFFAOYSA-N 0.000 description 11
- 239000010409 thin film Substances 0.000 description 9
- 238000010586 diagram Methods 0.000 description 8
- 239000010408 film Substances 0.000 description 7
- 239000011159 matrix material Substances 0.000 description 7
- 238000004088 simulation Methods 0.000 description 6
- 229910021417 amorphous silicon Inorganic materials 0.000 description 5
- 238000007599 discharging Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000001629 suppression Effects 0.000 description 2
- 101001074571 Homo sapiens PIN2/TERF1-interacting telomerase inhibitor 1 Proteins 0.000 description 1
- 102100036257 PIN2/TERF1-interacting telomerase inhibitor 1 Human genes 0.000 description 1
- 241000282376 Panthera tigris Species 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 229910052809 inorganic oxide Inorganic materials 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 230000002269 spontaneous effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
Id = μ*Cox*(W/L)*(Vgs-Vth)2
(μは移動度、Coxはゲート絶縁膜の単位面積あたりの静電容量、Wはチャネル幅、Lはチャネル長である)
で表されるため、この時の保持容量素子102に書込まれる電圧Vcsは、Vcs=Vgs=Vthとなる。
Vs=VB-Vth<Vf0
が条件となる。従って、前述したように、電圧VBは、
VB<Vf0+Vth
となる。
Vod=Vgs-Vth
である。
Vs=VB-Vth+Vod*Cs/(Cd+Cs)
で表されるが、寄生容量108の容量値Cdが、保持容量素子102の容量値Csより遙かに大きい(Cd≫Cs)ならば、ソース電圧Vsは、ほぼ「VB-Vth」に等しくなるため、駆動トランジスタ104のゲート・ソース間電圧Vgsは、
Vgs=Vg-Vs=(VB+Vod)-(VB-Vth)=Vth+Vod
となり、駆動トランジスタ104のゲート・ソース間に位置する保持容量素子102には、ほぼ閾値電圧検出動作期間T2で検出した閾値電圧Vthにオーバードライブ電圧Vodを加算した電圧が設定される。ここで設定された電圧をプログラム電圧と呼称する。
ΔV=Tx*Id/Cd
Id = μ*Cox*(W/L)*(Vgs-Vth)2
であり、既に閾値電圧VthはT2の期間で補正されているため、
Id =μ*Cox*(W/L)*Vod2
となる。
Vs0=VA+Vf0
に初期化される。
VB>Vs0+Vthmax
の条件を満たす電圧でなくてはならない。
Vs0<Vf0-ΔVth
が条件となる。これは、後述する駆動トランジスタ36の閾値電圧Vth検出動作においては、発光用OLED38の寄生容量40および放電用OLED42の寄生容量44を充電させてソース電圧Vsを上昇させ、最終的にVthを検出するという動作になるが、このときソース電圧Vsが発光用OLED38、放電用OLED42の発光閾値電圧Vf0より高くなると発光用OLED38、放電用OLED42が発光してしまうので、ソース電圧Vsはこれよりも低くなくてはならない。従って、ソース電圧Vsの初期値Vs0は、発光電圧閾値Vf0からVthmin(下限値)〜Vthmax(上限値)の差分ΔVthだけ低い電圧であることが条件となる。
VA+Vf0<Vf0-ΔVth
となる。従って、電圧VAは、
VA<-ΔVth
に設定する。
Vs1=Vs0-VA*Cd2/(Cd1+Cd2)
となる。ここで、例えば、Cd1=Cd2ならば、
Vs1=Vs0-VA/2
となる。
VA<-ΔVth*(Cd1+Cd2)/Cd1
に設定すべきことに留意する。
Vgs=Vg-Vs=VB-Vs1>Vth
VB<Vf0+Vthmin
に設定しておく。
Vs=(VB-Vth)+Vod*Cs/(Cd1+Cd2+Cs)
となる。
Vgs=Vg-Vs=(VB+Vod)-(VB-Vth)=Vth+Vod
となり、駆動トランジスタ36のゲート・ソース間に位置する保持容量素子34には、ほぼ閾値電圧検出動作期間T2で検出した閾値電圧Vthにオーバードライブ電圧Vodを加算した電圧が設定される。ここで設定される電圧をプログラム電圧と呼称する。
Id=μ*Cox*(W/L)*(Vgs-Vth)2=μ*Cox*(W/L)*Vod2
(μは移動度、Coxはゲート絶縁膜の単位面積あたりの静電容量、Wはチャネル幅、Lはチャネル長である)
の電流Idが流れ出す。
ΔV=Tx*Id/(Cd1+Cd2)
Id = μ*Cox*(W/L)*(Vgs-Vth)2
であり、既に閾値電圧VthはT2の期間で補正されているため、
Id =μ*Cox*(W/L)*Vod2
となる。
12 スキャンドライバ
14 データドライバ
16 行スキャン信号線(Scan線)
18 列データ信号線(Data線)
20 リセット線(Vres線)
22 リセットドライバ
30 画素回路
32 選択ゲート接続スイッチ
34 保持容量素子
36 駆動トランジスタ
38 発光用OLED
40 寄生容量
42 放電用OLED
44 寄生容量
Claims (7)
- 並列に配列された複数のスキャン線と、
前記複数のスキャン線と交差する方向に並列に配列された複数のデータ線と、
各々が前記スキャン線の各々に対応して配列された複数の放電線と、
前記複数のスキャン線及び前記複数のデータ線の交差部の各々に対応して配置された複数の画素回路であって、各々が、
駆動トランジスタ、
カソードが接地されると共にアノードが前記駆動トランジスタのソースに接続され、前記駆動トランジスタの作動に応じて基準色光を発光する第1ダイオード素子と、カソードが前記放電線に接続されると共にアノードが前記駆動トランジスタのソースに接続され、前記第1ダイオード素子と同じ基準色光を発光する第2ダイオード素子とに分割された発光ダイオード、
前記駆動トランジスタのゲートとソースとの間に接続された保持容量素子、および
ドレインまたはソースの一方が前記データ線に接続され、かつドレインまたはソースの他方が前記駆動トランジスタのゲートに接続されると共に、前記スキャン線からのスキャン信号に応じてオンオフする選択トランジスタ、
を含む複数の画素回路と、
前記選択トランジスタをオンにし、前記放電線に0V以下のリセット電圧を供給すると共に前記データ線に前記第1ダイオード素子及び前記第2ダイオード素子を発光させずに前記駆動トランジスタに放電線方向の電流を流すための固定電圧を供給することにより、前記保持容量素子及び前記第1ダイオード素子の寄生容量を前記第2ダイオード素子を介して前記放電線に放電させて前記駆動トランジスタのソース電圧をリセットし、前記選択トランジスタのオン状態と前記データ線に対する前記固定電圧の供給とを継続すると共に、前記放電線に対する電圧を前記リセット電圧から前記第2ダイオード素子のカソード電位に変更して、前記第1ダイオード素子の寄生容量及び前記第2ダイオード素子の寄生容量を所定時間充電することにより、前記駆動トランジスタの閾値電圧を前記保持容量素子に保持させ、前記選択トランジスタのオン状態、及び前記放電線に対する前記第2ダイオード素子のカソード電位の供給を継続すると共に、前記固定電圧に、前記駆動トランジスタのゲート・ソース間電圧と前記閾値電圧との差分であるオーバードライブ電圧を加算した電圧を前記データ線に供給することにより、前記閾値電圧に前記オーバードライブ電圧を加算した電圧を前記保持容量素子に保持させ、前記放電線に対する前記第2ダイオード素子のカソード電位の供給を継続すると共に、前記選択トランジスタをオフすることにより、前記保持容量素子に保持された電圧を用いて前記第1ダイオード素子、または前記第1ダイオード素子及び前記第2ダイオード素子の双方を発光させる制御回路と、
を備えた表示装置。 - 並列に配列された複数のスキャン線と、
前記複数のスキャン線と交差する方向に並列に配列された複数のデータ線と、
各々が前記スキャン線の各々に対応して配列された複数の放電線と、
前記複数のスキャン線及び前記複数のデータ線の交差部の各々に対応して配置された複数の画素回路であって、各々が、
駆動トランジスタ、
カソードが接地されると共にアノードが前記駆動トランジスタのソースに接続され、前記駆動トランジスタの作動に応じて基準色光を発光する第1ダイオード素子と、カソードが前記放電線に接続されると共にアノードが前記駆動トランジスタのソースに接続され、前記第1ダイオード素子と同じ基準色光を発光する第2ダイオード素子とに分割された発光ダイオード、
前記駆動トランジスタのゲートとソースとの間に接続された保持容量素子、および
ドレインまたはソースの一方が前記データ線に接続され、かつドレインまたはソースの他方が前記駆動トランジスタのゲートに接続されると共に、前記スキャン線からのスキャン信号に応じてオンオフする選択トランジスタ、
を含む複数の画素回路と、
前記選択トランジスタをオンにし、前記放電線に0V以下のリセット電圧を供給すると共に前記データ線に前記第1ダイオード素子及び前記第2ダイオード素子を発光させずに前記駆動トランジスタに放電線方向の電流を流すための固定電圧を供給することにより、前記保持容量素子及び前記第1ダイオード素子の寄生容量を前記放電線に放電させて前記駆動トランジスタのソース電圧をリセットし、前記選択トランジスタのオン状態と前記データ線に対する前記固定電圧の供給とを継続すると共に、前記放電線に対する電圧を前記リセット電圧から前記リセットされた前記駆動トランジスタのソース電圧の値以下の所定範囲内の電圧まで上昇させた後、前記放電線を電源電圧から電気的に切り離して開放し、前記第1ダイオード素子の寄生容量を所定時間充電することにより、前記駆動トランジスタの閾値電圧を前記保持容量素子に保持させ、前記選択トランジスタのオン状態と前記放電線の開放状態を継続すると共に、前記固定電圧に、前記駆動トランジスタのゲート・ソース間電圧と前記閾値電圧との差分であるオーバードライブ電圧を加算した電圧を前記データ線に供給することにより、前記閾値電圧に前記オーバードライブ電圧を加算した電圧を前記保持容量素子に保持させ、前記選択トランジスタをオフすると共に、前記放電線の電位を前記第2ダイオード素子のカソード電位に設定することにより、前記保持容量素子に保持された電圧を用いて前記第1ダイオード素子及び前記第2ダイオード素子の双方を発光させる制御回路と、を備え、
前記複数の画素回路の各々の発光ダイオードにより複数の基準色の各々を発光させ、
前記発光ダイオードを前記第1ダイオード素子と前記第2ダイオード素子とに分割するときの分割比を、前記第1ダイオード素子の寄生容量値が前記複数の基準色間で共通となるような比率にした
表示装置。 - 前記制御回路は、更に、
前記保持容量素子に保持された電圧を用いて前記第1ダイオード素子、または前記第1ダイオード素子及び前記第2ダイオード素子の双方を発光させる前に、予め定められた時間だけ、前記選択トランジスタのオン状態、前記放電線に対する前記第2ダイオード素子のカソード電位の供給、及び前記データ線に対する前記固定電圧にオーバードライブ電圧を加算した電圧の供給を継続することにより、移動度の補正を行なう
請求項1に記載の表示装置。 - 前記制御回路は、更に、
前記駆動トランジスタのソース電圧のリセットを開始した直後は前記リセット電圧として放電を促進するための所定の大きさの電圧を前記放電線に供給し、その後前記駆動トランジスタのソース電圧がリセットされるまで前記放電線に供給する前記リセット電圧の大きさを徐々に小さくするように制御する
請求項1または請求項3に記載の表示装置。 - 前記制御回路は、更に、
前記保持容量素子に保持された電圧を用いて前記第1ダイオード素子及び前記第2ダイオード素子の双方を発光させる前に、予め定められた時間だけ、前記選択トランジスタのオン状態、前記放電線の開放状態、及び前記データ線に対する前記固定電圧にオーバードライブ電圧を加算した電圧の供給を継続することにより、移動度の補正を行なう
請求項2に記載の表示装置。 - 並列に配列された複数のスキャン線と、前記複数のスキャン線と交差する方向に並列に配列された複数のデータ線と、各々が前記スキャン線の各々に対応して配列された複数の放電線と、前記複数のスキャン線及び前記複数のデータ線の交差部の各々に対応して配置された複数の画素回路であって、各々が、駆動トランジスタ、カソードが接地されると共にアノードが前記駆動トランジスタのソースに接続され、前記駆動トランジスタの作動に応じて基準色光を発光する第1ダイオード素子と、カソードが前記放電線に接続されると共にアノードが前記駆動トランジスタのソースに接続され、前記第1ダイオード素子と同じ基準色光を発光する第2ダイオード素子とに分割された発光ダイオード、前記駆動トランジスタのゲートとソースとの間に接続された保持容量素子、およびドレインまたはソースの一方が前記データ線に接続され、かつドレインまたはソースの他方が前記駆動トランジスタのゲートに接続されると共に、前記スキャン線からのスキャン信号に応じてオンオフする選択トランジスタ、を含む複数の画素回路と、を備えた表示装置を駆動する駆動方法であって、
前記選択トランジスタをオンにし、前記放電線に0V以下のリセット電圧を供給すると共に前記データ線に前記第1ダイオード素子及び前記第2ダイオード素子を発光させずに前記駆動トランジスタに放電線方向の電流を流すための固定電圧を供給することにより、前記保持容量素子及び前記第1ダイオード素子の寄生容量を前記第2ダイオード素子を介して前記放電線に放電させて前記駆動トランジスタのソース電圧をリセットし、
前記選択トランジスタのオン状態と前記データ線に対する前記固定電圧の供給とを継続すると共に、前記放電線に対する電圧を前記リセット電圧から前記第2ダイオード素子のカソード電位に変更して、前記第1ダイオード素子の寄生容量及び前記第2ダイオード素子の寄生容量を所定時間充電することにより、前記駆動トランジスタの閾値電圧を前記保持容量素子に保持させ、
前記選択トランジスタのオン状態、及び前記放電線に対する前記第2ダイオード素子のカソード電位の供給を継続すると共に、前記固定電圧に、前記駆動トランジスタのゲート・ソース間電圧と前記閾値電圧との差分であるオーバードライブ電圧を加算した電圧を前記データ線に供給することにより、前記閾値電圧に前記オーバードライブ電圧を加算した電圧を前記保持容量素子に保持させ、
前記放電線に対する前記第2ダイオード素子のカソード電位の供給を継続すると共に、前記選択トランジスタをオフすることにより、前記保持容量素子に保持された電圧を用いて前記第1ダイオード素子、または前記第1ダイオード素子及び前記第2ダイオード素子の双方を発光させる駆動方法。 - 並列に配列された複数のスキャン線と、前記複数のスキャン線と交差する方向に並列に配列された複数のデータ線と、各々が前記スキャン線の各々に対応して配列された複数の放電線と、前記複数のスキャン線及び前記複数のデータ線の交差部の各々に対応して配置された複数の画素回路であって、各々が、駆動トランジスタ、カソードが接地されると共にアノードが前記駆動トランジスタのソースに接続され、前記駆動トランジスタの作動に応じて基準色光を発光する第1ダイオード素子と、カソードが前記放電線に接続されると共にアノードが前記駆動トランジスタのソースに接続され、前記第1ダイオード素子と同じ基準色光を発光する第2ダイオード素子とに分割された発光ダイオード、前記駆動トランジスタのゲートとソースとの間に接続された保持容量素子、およびドレインまたはソースの一方が前記データ線に接続され、かつドレインまたはソースの他方が前記駆動トランジスタのゲートに接続されると共に、前記スキャン線からのスキャン信号に応じてオンオフする選択トランジスタ、を含む複数の画素回路と、を備え、 前記複数の画素回路の各々の発光ダイオードにより複数の基準色の各々を発光させ、前記発光ダイオードを前記第1ダイオード素子と前記第2ダイオード素子とに分割するときの分割比を、前記第1ダイオード素子の寄生容量値が前記複数の基準色間で共通となるような比率にした表示装置を駆動する駆動方法であって、
前記選択トランジスタをオンにし、前記放電線に0V以下のリセット電圧を供給すると共に前記データ線に前記第1ダイオード素子及び前記第2ダイオード素子を発光させずに前記駆動トランジスタに放電線方向の電流を流すための固定電圧を供給することにより、前記保持容量素子及び前記第1ダイオード素子の寄生容量を前記放電線に放電させて前記駆動トランジスタのソース電圧をリセットし、
前記選択トランジスタのオン状態と前記データ線に対する前記固定電圧の供給とを継続すると共に、前記放電線に対する電圧を前記リセット電圧から前記リセットされた前記駆動トランジスタのソース電圧の値以下の所定範囲内の電圧まで上昇させた後、前記放電線を電源電圧から電気的に切り離して開放し、前記第1ダイオード素子の寄生容量を所定時間充電することにより、前記駆動トランジスタの閾値電圧を前記保持容量素子に保持させ、
前記選択トランジスタのオン状態と前記放電線の開放状態を継続すると共に、前記固定電圧に、前記駆動トランジスタのゲート・ソース間電圧と前記閾値電圧との差分であるオーバードライブ電圧を加算した電圧を前記データ線に供給することにより、前記閾値電圧に前記オーバードライブ電圧を加算した電圧を前記保持容量素子に保持させ、
前記選択トランジスタをオフすると共に、前記放電線の電位を前記第2ダイオード素子のカソード電位に設定することにより、前記保持容量素子に保持された電圧を用いて前記第1ダイオード素子及び前記第2ダイオード素子の双方を発光させる駆動方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008155442A JP5235516B2 (ja) | 2008-06-13 | 2008-06-13 | 表示装置及び駆動方法 |
US12/478,474 US8362985B2 (en) | 2008-06-13 | 2009-06-04 | Organic EL display device and method of driving thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008155442A JP5235516B2 (ja) | 2008-06-13 | 2008-06-13 | 表示装置及び駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009300753A JP2009300753A (ja) | 2009-12-24 |
JP5235516B2 true JP5235516B2 (ja) | 2013-07-10 |
Family
ID=41414306
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008155442A Active JP5235516B2 (ja) | 2008-06-13 | 2008-06-13 | 表示装置及び駆動方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8362985B2 (ja) |
JP (1) | JP5235516B2 (ja) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102473377A (zh) * | 2009-07-23 | 2012-05-23 | 夏普株式会社 | 显示装置和显示装置的驱动方法 |
KR101178912B1 (ko) * | 2010-06-01 | 2012-09-03 | 삼성디스플레이 주식회사 | 유기 전계발광 표시장치 |
JP2012053447A (ja) * | 2010-08-06 | 2012-03-15 | Canon Inc | 表示装置及びその駆動方法 |
JP5630203B2 (ja) * | 2010-10-21 | 2014-11-26 | セイコーエプソン株式会社 | 電気光学装置、および電子機器。 |
JP5630210B2 (ja) * | 2010-10-25 | 2014-11-26 | セイコーエプソン株式会社 | 画素回路の駆動方法、電気光学装置および電子機器 |
KR20150006637A (ko) * | 2013-07-09 | 2015-01-19 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
CN103927990B (zh) * | 2014-04-23 | 2016-09-14 | 上海天马有机发光显示技术有限公司 | 有机发光显示器的像素电路及驱动方法、有机发光显示器 |
KR102223152B1 (ko) * | 2014-09-16 | 2021-03-05 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102512224B1 (ko) * | 2016-01-08 | 2023-03-22 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
CN105405396B (zh) | 2016-01-11 | 2017-11-10 | 京东方科技集团股份有限公司 | 一种有机发光二极管的驱动方法、驱动电路和显示装置 |
CN105933623B (zh) | 2016-06-29 | 2019-03-05 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、图像传感器及图像获取装置 |
KR102561294B1 (ko) | 2016-07-01 | 2023-08-01 | 삼성디스플레이 주식회사 | 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치 |
CN106340270A (zh) * | 2016-10-19 | 2017-01-18 | 深圳市华星光电技术有限公司 | 补偿电路及有机发光二极管显示器 |
JP6789796B2 (ja) * | 2016-12-15 | 2020-11-25 | 株式会社Joled | 表示装置および駆動方法 |
CN107845361B (zh) * | 2017-12-11 | 2023-10-20 | 成都晶砂科技有限公司 | 一种子像素驱动电路及全局显示方法 |
KR102528519B1 (ko) * | 2018-08-23 | 2023-05-03 | 삼성디스플레이 주식회사 | 표시장치 |
CN109547713B (zh) * | 2018-11-23 | 2022-01-28 | 京东方科技集团股份有限公司 | 平板探测器及其像素驱动电路 |
CN111312162B (zh) * | 2018-12-11 | 2023-03-31 | 成都辰显光电有限公司 | 一种像素电路、显示装置和像素电路的驱动方法 |
CN111128076B (zh) * | 2019-12-31 | 2021-06-29 | 合肥视涯技术有限公司 | 显示面板、显示面板的短路防护方法和显示装置 |
KR20220007808A (ko) * | 2020-07-10 | 2022-01-19 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치, 및 구동 특성 센싱 방법 |
CN113436578B (zh) * | 2021-06-30 | 2022-06-14 | 合肥维信诺科技有限公司 | 显示面板及显示装置 |
CN115019729B (zh) * | 2022-08-04 | 2022-11-25 | 惠科股份有限公司 | 像素驱动电路、显示面板及其控制方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5684365A (en) | 1994-12-14 | 1997-11-04 | Eastman Kodak Company | TFT-el display panel using organic electroluminescent media |
JP3956347B2 (ja) | 2002-02-26 | 2007-08-08 | インターナショナル・ビジネス・マシーンズ・コーポレーション | ディスプレイ装置 |
JP3613253B2 (ja) * | 2002-03-14 | 2005-01-26 | 日本電気株式会社 | 電流制御素子の駆動回路及び画像表示装置 |
US7876294B2 (en) * | 2002-03-05 | 2011-01-25 | Nec Corporation | Image display and its control method |
JP2008521033A (ja) * | 2004-11-16 | 2008-06-19 | イグニス・イノベイション・インコーポレーテッド | アクティブマトリクス型発光デバイス表示器のためのシステム及び駆動方法 |
WO2007063814A1 (en) * | 2005-12-02 | 2007-06-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device, and electronic device |
JP5508664B2 (ja) * | 2006-04-05 | 2014-06-04 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置及び電子機器 |
TWI430234B (zh) * | 2006-04-05 | 2014-03-11 | Semiconductor Energy Lab | 半導體裝置,顯示裝置,和電子裝置 |
JP4240059B2 (ja) | 2006-05-22 | 2009-03-18 | ソニー株式会社 | 表示装置及びその駆動方法 |
JP2007316454A (ja) * | 2006-05-29 | 2007-12-06 | Sony Corp | 画像表示装置 |
JP2008014968A (ja) * | 2006-06-30 | 2008-01-24 | Sanyo Electric Co Ltd | エレクトロルミネッセンス表示装置及びその駆動方法 |
JP4240068B2 (ja) * | 2006-06-30 | 2009-03-18 | ソニー株式会社 | 表示装置及びその駆動方法 |
JP4222396B2 (ja) * | 2006-09-11 | 2009-02-12 | ソニー株式会社 | アクティブマトリクス表示装置 |
JP2008226491A (ja) * | 2007-03-08 | 2008-09-25 | Sony Corp | 有機エレクトロルミネッセンス表示装置 |
-
2008
- 2008-06-13 JP JP2008155442A patent/JP5235516B2/ja active Active
-
2009
- 2009-06-04 US US12/478,474 patent/US8362985B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20090309863A1 (en) | 2009-12-17 |
US8362985B2 (en) | 2013-01-29 |
JP2009300753A (ja) | 2009-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5235516B2 (ja) | 表示装置及び駆動方法 | |
KR102025378B1 (ko) | 표시 장치 | |
US9640109B2 (en) | Pixel driving circuit, pixel driving method, display panel and display device | |
US9852687B2 (en) | Display device and driving method | |
US9183782B2 (en) | Image display device | |
JP5455307B2 (ja) | 画像表示装置およびその駆動方法 | |
JP2009300752A (ja) | 表示装置及び駆動方法 | |
US10074310B2 (en) | Display device and display device control method | |
KR20170132016A (ko) | Oled 표시 장치 및 그의 구동 방법 | |
US20140168195A1 (en) | Electro-optic device and driving method thereof | |
US20210248960A1 (en) | Display apparatus | |
US8830215B2 (en) | Display device including plural displays | |
US9852690B2 (en) | Drive method and display device | |
KR20110071114A (ko) | 픽셀 트랜지스터 이동도에서의 변화를 보상하는 디스플레이 디바이스 | |
KR20170122432A (ko) | Oled 표시 장치 및 그의 구동 방법 | |
KR102203776B1 (ko) | 유기 발광 다이오드 소자의 열화 센싱 장치 및 방법 | |
KR20160074772A (ko) | 유기 발광 표시 장치 및 그의 구동 방법 | |
US11270639B2 (en) | Pixel circuit and display device | |
US20120001948A1 (en) | Display device, pixel circuit and display drive method thereof | |
JP2016075787A (ja) | 表示装置 | |
JP5238665B2 (ja) | アクティブ型表示装置およびその駆動方法 | |
JP2010026209A (ja) | 表示装置 | |
JP2011145479A (ja) | 表示装置、表示駆動方法 | |
JP2011191472A (ja) | 表示装置、表示駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110207 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120625 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120731 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120912 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130129 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130305 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130326 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5235516 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160405 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |