CN110176213B - 像素电路及其驱动方法、显示面板 - Google Patents

像素电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN110176213B
CN110176213B CN201810588684.XA CN201810588684A CN110176213B CN 110176213 B CN110176213 B CN 110176213B CN 201810588684 A CN201810588684 A CN 201810588684A CN 110176213 B CN110176213 B CN 110176213B
Authority
CN
China
Prior art keywords
circuit
transistor
signal
driving circuit
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810588684.XA
Other languages
English (en)
Other versions
CN110176213A (zh
Inventor
李瀚�
朱艺丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810588684.XA priority Critical patent/CN110176213B/zh
Priority to US16/492,676 priority patent/US11373582B2/en
Priority to PCT/CN2019/075239 priority patent/WO2019233120A1/zh
Publication of CN110176213A publication Critical patent/CN110176213A/zh
Priority to US17/824,046 priority patent/US11631369B2/en
Priority to US18/119,915 priority patent/US11837162B2/en
Application granted granted Critical
Publication of CN110176213B publication Critical patent/CN110176213B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

一种像素电路及其驱动方法、显示面板。该像素电路包括:驱动电路、数据写入电路、补偿电路、第一发光控制电路和发光元件。驱动电路包括控制端、第一端和第二端,且配置为控制流经第一端和第二端的用于驱动发光元件发光的驱动电流;数据写入电路配置为响应于第一扫描信号将数据信号写入驱动电路的第一端;补偿电路配置为存储数据写入电路写入的数据信号并响应于第二扫描信号对驱动电路进行补偿;第一发光控制电路配置为响应于第一发光控制信号将第一电压端的第一电压施加至驱动电路的第一端;发光元件的第一端配置为接收驱动电流,发光元件的第二端与第二电压端连接。该像素电路可以实现低频率驱动。

Description

像素电路及其驱动方法、显示面板
技术领域
本公开的实施例涉及一种像素电路及其驱动方法、显示面板。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示装置由于具有视角宽、对比度高、响应速度快以及相比于无机发光显示器件更高的发光亮度、更低的驱动电压等优势而逐渐受到人们的广泛关注。由于上述特点,有机发光二极管(OLED)可以适用于手机、显示器、笔记本电脑、数码相机、仪器仪表等具有显示功能的装置。
OLED显示装置中的像素电路一般采用矩阵驱动方式,根据每个像素单元中是否引入开关元器件分为有源矩阵(Active Matrix,AM)驱动和无源矩阵(Passive Matrix,PM)驱动。PMOLED虽然工艺简单、成本较低,但因存在交叉串扰、高功耗、低寿命等缺点,不能满足高分辨率大尺寸显示的需求。相比之下,AMOLED在每一个像素的像素电路中都集成了一组薄膜晶体管和存储电容,通过对薄膜晶体管和存储电容的驱动控制,实现对流过OLED的电流的控制,从而使OLED根据需要发光。相比PMOLED,AMOLED所需驱动电流小、功耗低、寿命更长,可以满足高分辨率多灰度的大尺寸显示需求。同时,AMOLED在可视角度、色彩的还原、功耗以及响应时间等方面具有明显的优势,适用于高信息含量、高分辨率的显示装置。
发明内容
本公开至少一实施例提供一种像素电路,包括:驱动电路、数据写入电路、补偿电路、第一发光控制电路和发光元件。所述驱动电路包括控制端、第一端和第二端,且配置为控制流经所述第一端和所述第二端的用于驱动所述发光元件发光的驱动电流;所述数据写入电路与所述驱动电路的第一端连接,且配置为响应于第一扫描信号将数据信号写入所述驱动电路的第一端;所述补偿电路与所述驱动电路的控制端以及第二端连接且与第一电压端连接,且配置为存储所述数据写入电路写入的所述数据信号并响应于第二扫描信号对所述驱动电路进行补偿;所述第一发光控制电路与所述驱动电路的第一端以及所述第一电压端连接,且配置为响应于第一发光控制信号将所述第一电压端的第一电压施加至所述驱动电路的第一端;所述发光元件包括第一端和第二端,所述发光元件的第一端配置为接收所述驱动电流,所述发光元件的第二端与第二电压端连接。
例如,本公开一实施例提供的像素电路,还包括第二发光控制电路,所述第二发光控制电路与所述驱动电路的第二端以及所述发光元件的第一端连接,且配置为响应于第二发光控制信号将所述驱动电流施加至所述发光元件。
例如,本公开一实施例提供的像素电路,还包括复位电路,所述复位电路与复位电压端以及所述发光元件的第一端连接,且配置为响应于复位信号将复位电压施加至所述发光元件的第一端;所述复位信号为所述第二扫描信号。
例如,在本公开一实施例提供的像素电路中,所述驱动电路包括第一晶体管;所述第一晶体管的栅极作为所述驱动电路的控制端,所述第一晶体管的第一极作为所述驱动电路的第一端,所述第一晶体管的第二极作为所述驱动电路的第二端。
例如,在本公开一实施例提供的像素电路中,所述数据写入电路包括第二晶体管;所述第二晶体管的栅极和第一扫描线连接以接收所述第一扫描信号,所述第二晶体管的第一极和数据线连接以接收所述数据信号,所述第二晶体管的第二极和所述驱动电路的第一端连接。
例如,在本公开一实施例提供的像素电路中,所述补偿电路包括第三晶体管和电容;所述第三晶体管的栅极和第二扫描线连接以接收所述第二扫描信号,所述第三晶体管的第一极和所述驱动电路的第二端连接,所述第三晶体管的第二极和所述驱动电路的控制端连接;所述电容的第一极和所述驱动电路的控制端连接,所述电容的第二极和所述第一电压端连接。
例如,在本公开一实施例提供的像素电路中,所述第一发光控制电路包括第四晶体管,所述第二发光控制电路包括第五晶体管;所述第四晶体管的栅极和第一发光控制线连接以接收所述第一发光控制信号,所述第四晶体管的第一极和所述第一电压端连接以接收所述第一电压,所述第四晶体管的第二极和所述驱动晶体管的第一端连接;所述第五晶体管的栅极和第二发光控制线连接以接收所述第二发光控制信号,所述第五晶体管的第一极和所述驱动电路的第二端连接,所述第五晶体管的第二极和所述发光元件的第一端连接。
例如,在本公开一实施例提供的像素电路中,所述复位电路包括第六晶体管;所述第六晶体管的栅极和第二扫描线连接以接收所述第二扫描信号作为所述复位信号,所述第六晶体管的第一极和复位电压端连接以接收所述复位电压,所述第六晶体管的第二极和所述发光元件的第一端连接。
例如,在本公开一实施例提供的像素电路中,所述第三晶体管和所述第六晶体管为N型晶体管,所述第一晶体管、所述第二晶体管、所述第四晶体管和所述第五晶体管为P型晶体管。
例如,在本公开一实施例提供的像素电路中,所述补偿电路和所述复位电路均采用N型晶体管,所述驱动电路、所述数据写入电路、所述第一发光控制电路以及所述第二发光控制电路均采用P型晶体管。
本公开至少一实施例还提供一种显示面板,包括阵列布置的多个像素单元,所述像素单元每个包括本公开任一实施例提供的像素电路。
例如,本公开一实施例提供的显示面板,还包括多条发光控制线,所述多个像素单元排列为多行,第n行像素单元的像素电路的第一发光控制电路连接到同一条发光控制线,所述第n行像素单元的像素电路的第二发光控制电路连接到另一条发光控制线,且所述另一条发光控制线还与第n+1行的像素单元的像素电路的第一发光控制电路连接,n为大于1的整数。
本公开至少一实施例还提供一种像素电路的驱动方法,包括:数据写入及补偿阶段和发光阶段。在所述数据写入及补偿阶段,输入所述第一扫描信号、所述第二扫描信号和所述数据信号以开启所述数据写入电路、所述驱动电路和所述补偿电路,所述数据写入电路将所述数据信号写入所述驱动电路,所述补偿电路存储所述数据信号,且所述补偿电路对所述驱动电路进行补偿;在所述发光阶段,输入所述第一发光控制信号以开启所述第一发光控制电路和所述驱动电路,所述第一发光控制电路将所述驱动电流施加至所述发光元件以使其发光;所述第一扫描信号和所述第二扫描信号至少部分时间段内同时为开启信号。
本公开至少一实施例还提供一种像素电路的驱动方法,包括:初始化阶段、数据写入及补偿阶段、预发光阶段和发光阶段。在所述初始化阶段,输入所述复位信号、所述第二扫描信号和所述第二发光控制信号以开启所述复位电路、所述补偿电路和所述第二发光控制电路,将所述复位电压施加至所述驱动电路的控制端、第一端和第二端以及所述发光元件的第一端;在所述数据写入及补偿阶段,输入所述第一扫描信号、所述第二扫描信号和所述数据信号以开启所述数据写入电路、所述驱动电路和所述补偿电路,所述数据写入电路将所述数据信号写入所述驱动电路,所述补偿电路存储所述数据信号,且所述补偿电路对所述驱动电路进行补偿;在所述预发光阶段,输入所述第一发光控制信号以开启所述第一发光控制电路和所述驱动电路,所述第一发光控制电路将所述第一电压施加至所述驱动电路的第一端;在所述发光阶段,输入所述第一发光控制信号和所述第二发光控制信号以开启所述第一发光控制电路、所述第二发光控制电路和所述驱动电路,所述第二发光控制电路将所述驱动电流施加至所述发光元件以使其发光;所述第一扫描信号和所述第二扫描信号至少部分时间段内同时为开启信号,所述第一发光控制信号和所述第二发光控制信号至少部分时间段内同时为开启信号。
例如,本公开一实施例提供的驱动方法,还包括:数据写入保持阶段;在所述数据写入保持阶段,输入所述第一扫描信号以开启所述数据写入电路,输入所述第二扫描信号以关闭所述补偿电路,以保持所述驱动电路的控制端的电压。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为本公开一实施例提供的一种像素电路的示意框图;
图2为本公开一实施例提供的另一种像素电路的示意框图;
图3为图2中所示的像素电路的一种具体实现示例的电路图;
图4为本公开一实施例提供的一种像素电路的驱动方法的时序图;
图5至图9分别为图3中所示的像素电路对应于图4中四个阶段的电路示意图;以及
图10为本公开一实施例提供的一种显示面板的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
下面,将参照附图详细描述根据本公开的各个实施例。需要注意的是,在附图中,将相同的附图标记赋予基本上具有相同或类似结构和功能的组成部分,并且将省略关于它们的重复描述。
OLED显示装置通常包括多个按阵列排布的像素单元,每个像素单元可以通过像素电路来实现驱动OLED发光的基本功能。AMOLED显示装置中使用的基础像素电路通常为2T1C像素电路,即利用两个TFT(Thin-film transistor,薄膜晶体管)和一个存储电容Cs来实现驱动OLED发光的基本功能。需要注意的是,本公开实施例中的像素电路不限于上述像素电路,还可以是其他结构的像素电路,例如4T1C、4T2C、6T1C或8T2C的像素电路等。在一些视频图像的显示过程中,为了降低OLED的功耗,可以采用低频信号对像素电路进行驱动,然而在上述像素电路全部采用P型晶体管实现时,由于P型晶体管的漏电流比较大,采用低频驱动会产生闪屏(Flicker)等现象,从而限制了该像素电路的使用。
本公开至少一实施例提供一种像素电路,包括驱动电路、数据写入电路、补偿电路、第一发光控制电路和发光元件。驱动电路包括控制端、第一端和第二端,且配置为控制流经第一端和第二端的用于驱动发光元件发光的驱动电流;数据写入电路与驱动电路的第一端连接,且配置为响应于第一扫描信号将数据信号写入驱动电路的第一端;补偿电路与驱动电路的控制端以及第二端连接且与第一电压端连接,且配置为存储数据写入电路写入的数据信号并响应于第二扫描信号对驱动电路进行补偿;第一发光控制电路与驱动电路的第一端以及第一电压端连接,且配置为响应于第一发光控制信号将第一电压端的第一电压施加至驱动电路的第一端;发光元件包括第一端和第二端,发光元件的第一端配置为接收驱动电流,发光元件的第二端与第二电压端连接。
本公开至少一实施例还提供了一种对应于上述像素电路的驱动方法和显示面板。
本公开至少一实施例提供的像素电路,一方面,该像素电路采用混合P型晶体管和N型晶体管的方式,从而可以实现低频率驱动,同时,由于该N型晶体管的尺寸和漏电流较小,因此还可以增加显示面板的分辨率;另一方面,由于该像素电路的N型晶体管的漏电流较小,所以在该像素电路的使用过程中无需考虑该N型晶体管的老化问题。
下面结合附图对本公开的实施例进行详细说明。应当注意的是,不同的附图中相同的附图标记将用于指代已描述的相同的元件。
本公开实施例的一个示例提供一种像素电路10,该像素电路10例如用于OLED显示装置的子像素。如图1和图2所示,该像素电路10包括驱动电路100、数据写入电路200、补偿电路300、第一发光控制电路400和发光元件500。
例如,驱动电路100包括第一端110、第二端120和控制端130,其配置为控制驱动发光元件500发光的驱动电流,且驱动电路100的控制端130和第一节点N1连接,驱动电路100的第一端110和第二节点N2连接,驱动电路100的第二端120和第三节点N3连接。例如,在发光阶段,驱动电路100可以向发光元件500提供驱动电流以驱动发光元件500进行发光,且可以根据需要的“灰度”发光。例如,发光元件500可以采用OLED,且配置为和第三节点N3以及第二电压端VSS(例如,提供低电平,例如接地)连接,本公开的实施例包括但不限于此情形。
例如,在本公开的其他示例中,如图2所示的示例中,在像素电路10包括第二发光控制电路600的情形下,发光元件500还可以通过第二发光控制电路600与第三节点N3连接。本公开的实施例包括但不限于此情形。
例如,数据写入电路200与驱动电路100的第一端110(第二节点N2)连接,且配置为响应于第一扫描信号将数据信号写入驱动电路100的第一端110。例如,数据写入电路200和数据线(数据信号端Vdata)、第二节点N2以及第一扫描线(第一扫描信号端Gate_N)连接。例如,来自第一扫描信号端Gate_N的第一扫描信号被施加至数据写入电路200以控制数据写入电路200开启与否。
例如,在数据写入阶段,数据写入电路200可以响应于第一扫描信号而开启,从而可以将数据信号写入驱动电路100的第一端110(第二节点N2),并将数据信号存储在补偿电路300中,以在例如发光阶段时可以根据该数据信号生成驱动发光元件500发光的驱动电流。
例如,补偿电路300与驱动电路的控制端130(第一节点N1)以及第二端120(第三节点N3)连接且与第一电压端VDD连接,配置为存储数据写入电路200写入的所述数据信号并响应于第二扫描信号对驱动电路100进行补偿。例如,补偿电路300可以与第二扫描信号线(第二扫描信号端Gate_N-1)、第一电压端VDD、第一节点N1以及第三节点N3连接。例如,来自第二扫描信号端Gate_N-1的第二扫描信号被施加至补偿电路300以控制其开启与否。例如,在补偿电路300包括电容的情形下,例如在数据写入和补偿阶段,补偿电路300可以响应于第二扫描信号而开启,从而可以将数据写入电路200写入的数据信号存储在该电容中。例如,同时在数据写入和补偿阶段,补偿电路300可以将驱动电路100的控制端130和第二端120电连接,从而可以使驱动电路100的阈值电压的相关信息也相应地存储在该电容中,从而例如在发光阶段可以利用存储的数据信号以及阈值电压对驱动电路100进行控制,使得驱动电路100的输出得到补偿。例如,补偿电路300可以包括N型晶体管,例如,该N型晶体管和P型晶体管的开启电压不同,例如,P型晶体管响应于低电平信号开启,N型晶体管响应于高电平信号(高于前述低电平信号)开启,从而可以避免高电平的数据信号在发光阶段写入驱动电路和补偿电路以使得驱动晶体管截止,从而避免该像素电路在低频驱动时出现闪屏现象,从而该像素电路可以适用于低频驱动。例如,采用N型晶体管时,其可以采用IGZO(Indium Gallium Zinc Oxide,氧化铟镓锌)作为薄膜晶体管的有源层,相对于采用LTPS(Low Temperature Poly Silicon,低温多晶硅)或非晶硅(例如氢化非晶硅)作为薄膜晶体管的有源层,可以有效减小晶体管的尺寸以及防止漏电流,从而在使得该像素电路的可以适用于低频驱动的同时,还可以增加显示面板的分辨率,以下实施例与此相同,不再赘述。
例如,第一发光控制电路400与驱动电路100的第一端110(第二节点N2)以及第一电压端VDD连接,且配置为响应于第一发光控制信号将第一电压端VDD的第一电压施加至驱动电路100的第一端110。例如,如图1所示,第一发光控制电路400和第一发光控制端EM1、第一电压端VDD以及第二节点N2连接。例如,第一发光控制端EM1可以和提供第一发光控制信号的第一发光控制线连接,或者与提供第一发光控制信号的控制电路连接。例如,在发光阶段,第一发光控制电路400可以响应于第一发光控制信号而开启,从而可以将第一电压VDD施加至驱动电路100的第一端110,在驱动电路100导通时,驱动电路100将此第一电压VDD施加至发光元件500以提供驱动电压,从而驱动发光元件发光。例如,第一电压VDD可以是驱动电压,例如高电压(高于第二电压VSS)。
例如,发光元件500包括第一端510和第二端520,发光元件500的第一端510配置为从驱动电路100的第二端120接收驱动电流,发光元件500的第二端520配置为与第二电压端VSS连接。例如,在一个示例中,如图1所示,发光元件500的第一端510与第三节点N3连接。例如,在本公开的其他示例中,如图2所示的示例中,在像素电路10包括第二发光控制电路600的情形下,发光元件500的第一端510还可以和第四节点N4连接,且通过第二发光控制电路600与第三节点N3连接。本公开的实施例包括但不限于此情形。
例如,如图2所示,在图1所示的示例的基础上,像素电路10还包括第二发光控制电路600和复位电路700。
例如,第二发光控制电路600和第二发光控制端EM2、发光元件500的第一端510以及驱动电路100的第二端120连接,且配置为响应于第二发光控制信号将驱动电流可被施加至发光元件500。
例如,在发光阶段,第二发光控制电路600响应于第二发光控制端EM2提供的第二发光控制信号而开启,从而驱动电路100可以通过第二发光控制电路600将驱动电流施加至发光元件500以使其发光;而在非发光阶段,第二发光控制电路600响应于第二发光控制信号而截止,从而避免有电流流过发光元件500而使其发光,可以提高相应的显示装置的对比度。
又例如,在初始化阶段,第二发光控制电路600也可以响应于第二发光控制信号而开启,从而可以结合复位电路以对驱动电路100以及发光元件500进行复位操作。
例如,第二发光控制信号不同于第一发光控制信号,例如二者可以连接到不同的信号输出端,如上所述例如在初始化阶段可以单独使第二发光控制信号为开启信号。例如,第一发光控制信号和第二发光控制信号至少部分时间段内同时为开启信号,例如在发光阶段,可以使第一发光控制信号和第二发光控制信号同时为开启信号,以使得发光元件500可发光。例如,在一个示例中,第二发光控制信号的下降沿也可以与第一发光控制信号下降沿同时,从而由数据写入与补偿阶段直接进入发光阶段。
需要说明的是,在本公开的实施例中所述的第一发光控制信号和第二发光控制信号是两个时序不同的发光控制信号。例如,在一个显示装置中,当多个子像素的像素电路10呈阵列排布时,对于一行像素单元而言,第一发光控制信号可以为控制本行像素单元的像素电路10中的第一发光控制电路400的控制信号,同时,该第一发光控制信号还控制上一行像素电路10中的第二发光控制电路600;同样的,第二发光控制信号为控制本行像素电路10中的第二发光控制电路600的控制信号,同时,该第二发光控制信号还控制下一行像素电路10中的第一发光控制电路400。
通过这种上一行和本行或本行和下一行共用发光控制信号的方式可以简化显示面板周围的布局空间,从而可以实现高分辨率显示面板的开发。
例如,复位电路700与复位电压端Vinit以及发光元件500的第一端510连接,且配置为响应于复位信号将复位电压施加至发光元件500的第一端510。例如,复位信号为第二扫描信号,复位信号还可以是和第二扫描信号同步的其他信号,本公开的实施例对此不作限制。需要注意的是,以下是实施例与此相同,不再赘述。例如,如图2所示,该复位电路700分别和第四节点N4、复位电压端Vinit、发光元件500的第一端510以及复位控制端Rst(复位控制线)连接。例如,在初始化阶段,复位电路700可以响应于复位信号而开启,从而可以将复位电压施加至发光元件500的第一端510(第四节点N4),并通过第二发光控制电路600将复位电压再施加至第三节点N3,通过补偿电路300将复位电压再施加至第一节点N1,从而可以对驱动电路100、补偿电路300以及发光元件500进行复位操作,消除之前的发光阶段的影响。例如,该复位电路700可以采用N型晶体管实现。
本公开至少一实施例提供的像素电路,一方面,该像素电路同时包括N型晶体管和P型晶体管,由于N型晶体管的漏电流较小,因此可以在该像素电路用于低频率驱动时克服闪屏现象,又由于N型晶体管的尺寸较小,从而可以增加显示面板的分辨;另一方面,由于该像素电路的N型晶体管的漏电流较小,所以无需考虑N型晶体管的老化问题。
例如,在驱动电路100实现为驱动晶体管的情形时,例如驱动晶体管的栅极可以作为驱动电路100的控制端130(连接到第一节点N1),第一极(例如源极)可以作为驱动电路100的第一端110(连接到第二节点N2),第二极(例如漏极)可以作为驱动电路100的第二端120(连接到第三节点N3)。
需要说明的是,本公开的实施例中的第一电压端VDD例如保持输入直流高电平信号,将该直流高电平称为第一电压;第二电压端VSS例如保持输入直流低电平信号,将该直流低电平称为第二电压,低于第一电压。以下各实施例与此相同,不再赘述。
需要注意的是,在本公开实施例的说明中,第一节点N1、第二节点N2、第三节点N3以及第四节点N4并非表示实际存在的部件,而是表示电路图中相关电路连接的汇合点。
需要说明的是,在本公开的实施例的描述中,符号Vdata既可以表示数据信号端又可以表示数据信号的电平,同样地,符号Vinit既可以表示复位电压端又可以表示复位电压,符号VDD既可以表示第一电压端又可以表示第一电压,符号VSS既可以表示第二电压端又可以表示第二电压。以下各实施例与此相同,不再赘述。
例如,图2中所示的像素电路10可以具体实现为图3所示的像素电路结构。如图3所示,该像素电路10包括:第一至第六晶体管T1、T2、T3、T4、T5、T6以及包括电容C和发光元件L1。例如,第一晶体管T1被用作驱动晶体管,其他的第二至第六晶体管被用作开关晶体管。例如,发光元件L1可以为各种类型的OLED,例如顶发射、底发射、双侧发射等,可以发红光、绿光、蓝光或白光等,本公开的实施例对此不作限制。
例如,如图3所示,更详细地,驱动电路100可以实现为第一晶体管T1。第一晶体管T1的栅极作为驱动电路100的控制端130,和第一节点N1连接;第一晶体管T1的第一极作为驱动电路100的第一端110,和第二节点N2连接;第一晶体管T1的第二极作为驱动电路100的第二端120,和第三节点N3连接。例如,该第一晶体管T1为P型晶体管。例如,P型晶体管响应于低电平信号开启,以下实施例与此相同,不再赘述。需要注意的是,不限于此,驱动电路100也可以是由其他的组件组成的电路。
数据写入电路200可以实现为第二晶体管T2。第二晶体管T2的栅极和第一扫描线(第一扫描信号端Gate_N)连接以接收第一扫描信号,第二晶体管T2的第一极和数据线(数据信号端Vdata)连接以接收数据信号,第二晶体管T2的第二极和驱动电路100的第一端110(第二节点N2)连接。例如,该第二晶体管T2为P型晶体管,例如有源层为低温掺杂多晶硅的薄膜晶体管。需要注意的是,不限于此,数据写入电路200也可以是由其他的组件组成的电路。
补偿电路300可以实现为第三晶体管T3和电容C。第三晶体管T3的栅极配置为和第二扫描线(第二扫描信号端Gate_N-1)连接以接收扫描信号,第三晶体管T3的第一极和驱动电路100的控制端130(第一节点N1)连接,第三晶体管T3的第二极和驱动电路100的第二端120(第三节点N3)连接;电容C的第一极和驱动电路100的控制端130连接,电容C的第二极和第一电压端VDD连接。该第三晶体管T3为N型晶体管。例如,采用N型晶体管时,其可以采用IGZO作为薄膜晶体管的有源层,以减小驱动晶体管的尺寸以及防止漏电流。例如,N型晶体管响应于高电平信号开启,以下实施例与此相同,不再赘述。需要注意的是,不限于此,补偿电路300也可以是由其他的组件组成的电路。
第一发光控制电路400可以实现为第四晶体管T4。第四晶体管T4的栅极和第一发光控制线(第一发光控制端EM1)连接以接收第一发光控制信号,第四晶体管T4的第一极和第一电压端VDD连接以接收第一电压,第四晶体管T4的第二极和驱动晶体管的第一端110(第二节点N2)连接。该第四晶体管T4为P型晶体管,例如有源层为低温掺杂多晶硅的薄膜晶体管。需要注意的是,不限于此,第一发光控制电路400也可以是由其他的组件组成的电路。
发光元件L1的第一端510(这里为阳极)和第四节点N4连接配置为通过第二发光控制电路600从驱动电路100的第二端120接收驱动电流,发光元件L1的第二端520(这里为阴极)配置为和第二电压端VSS连接以接收第二电压。例如第二电压端可以接地,即VSS可以为0V。
第二发光控制电路600可以实现为第五晶体管T5。第五晶体管T5的栅极和第二发光控制线(第二发光控制端EM2)连接以接收第二发光控制信号,第五晶体管T5的第一极和驱动电路100的第二端120(第三节点N3)连接,第五晶体管T5的第二极和发光元件L1的第一端510(第四节点N4)连接。例如,该第五晶体管T5为P型晶体管,例如有源层为低温掺杂多晶硅的薄膜晶体管。需要注意的是,不限于此,第二发光控制电路700也可以是由其他的组件组成的电路。
复位电路400可以实现为第六晶体管T6。第六晶体管T6的栅极配置为和第二扫描线(复位控制端Rst)连接以接收第二扫描信号作为复位信号,第六晶体管T6的第一极和复位电压端Vinit连接以接收复位电压,第六晶体管T6的第二极配置为和发光元件500的第一端510连接。例如,该第六晶体管T6为N型晶体管,例如有源层为IGZO的薄膜晶体管。需要注意的是,不限于此,复位电路400也可以是由其他的组件组成的电路。
在一些视频图像的显示过程中,为了降低OLED的功耗,可以采用低频信号对像素电路进行驱动,然而在像素电路全部采用P型晶体管实现时,由于P型晶体管的漏电流比较大,采用低频驱动会产生闪屏(Flicker)等现象,从而限制了该像素电路的使用。在本公开实施例中,该像素电路采用混合N型和P型晶体管的像素电路,例如,第三晶体管T3和第六晶体管T6采用N型晶体管,其余的晶体管采用P型晶体管,由于N型晶体管的漏电流较小,因此可以在该像素电路用于低频率驱动时克服闪屏现象。又由于,像素电路中补偿电路的第三晶体管T3采用漏电流和尺寸较小的N型晶体管,所以该补偿电路的电容C可以采用尺寸较小的电容,从而可以增加显示面板的分辨,同时,由于N型晶体管的漏电流较小,所以无需考虑N型晶体管的老化问题。
下面结合图4所示的信号时序图,对图3所示的像素电路10的工作原理进行说明。
如图4所示,每一帧图像的显示过程包括五个阶段,分别为初始化阶段1、数据写入及补偿阶段2、数据写入保持阶段3、预发光阶段4和发光阶段5,图中示出了每个阶段中各个信号的时序波形。
需要说明的是,图5为图3中所示的像素电路处于初始化阶段1时的示意图,图6为图3中所示的像素电路处于数据写入及补偿阶段2时的示意图,图7为图3中所示的像素电路处于数据写入保持阶段3时的示意图,图8为图3中所示的像素电路处于预发光阶段4时的示意图,图9为图3中所示的像素电路处于发光阶段5时的示意图。另外图7至图10中用虚线标识的晶体管均表示在对应阶段内处于截止状态,图5至图9中带箭头的虚线表示像素电路在对应阶段内的电流方向。图5至图9中所示的晶体管均以第一晶体管T1和第六晶体管T6为N型晶体管,其他晶体管为P型晶体管为例进行说明,即各个N型晶体管的栅极在接入高电平时导通,而在接入低电平时截止,各个P型晶体管的栅极在接入低电平时导通,而在接入高电平时截止。以下实施例与此相同,不再赘述。
在初始化阶段1,输入复位信号、第二扫描信号和第二发光控制信号以开启复位电路700、补偿电路300和第二发光控制电路600,将复位电压施加至驱动电路100的控制端130、第一端110和第二端120以及发光元件500的第一端510。例如,如图4所示,第二扫描信号和复位信号同步,即复位信号也可以是第二扫描信号,以下实施例与此相同,不再赘述。
如图4和图5示,在初始化阶段1,由于第三晶体管T3和第六晶体管T6是N型晶体管,第六晶体管T6被复位信号的高电平导通,第三晶体管T3被第二扫描信号的高电平导通,第五晶体管T5被第二发光控制信号的低电平导通;同时,第二晶体管T2被第一扫描信号的高电平截止,第四晶体管T4被第一发光控制信号的高电平截止。
如图5所示,在初始化阶段1,形成一条复位路径(如图5中带箭头的虚线所示)。所以在此阶段,存储电容C以及第一晶体管T1的栅极通过第三晶体管T3、第五晶体管T5和第六晶体管T6放电,第一晶体管T1发光元件L1通过第五晶体管T5和第六晶体管T6放电,发光元件L1通过第六晶体管T6放电,从而将第一节点N1、第二节点N2、第三节点N3和发光元件L1(即第四节点N4)复位。所以,经过初始化阶段1后第一节点N1、第三节点N3以及第四节点N4的电位为复位电压Vinit(低电平信号,例如可以接地或为其他低电平信号)。在此阶段,由于第一晶体管T1和第五晶体管T5导通,第四晶体管T4截止,根据第一晶体管T1自身的特性,第一晶体管T1的源极的电位被放电至Vinit-Vth截止。从而在此阶段,可以使第一晶体管T1的栅极(即第一节点N1)和源极(即第二节点N2)的电压VGS满足:|VGS|<|Vth|,从而使第一晶体管T1处于VGS为固定偏置的截止状态(off-bias)。采用这种配置方式,可以实现不论前一帧的数据信号为黑态还是白态信号,第一晶体管T1都由固定偏置的截止状态开始进入数据写入及补偿阶段2,从而可以改善采用像素电路10的显示装置的由于迟滞效应可能产生的短期残像问题。
经过初始化阶段1后,第一节点N1的电位为复位电压Vinit,第二节点N2的电位为Vinit-Vth。在初始化阶段1,电容C被复位,使存储在电容C中的电压放电,从而使后续阶段中的数据信号可以被更迅速、更可靠地存储在电容C中;同时,第三节点N3和发光元件L1(即第四节点N4)也被复位,从而可以使发光元件L1在发光阶段5之前显示为黑态不发光,改善采用上述像素电路的显示装置的对比度等显示效果。
在数据写入及补偿阶段2,输入第一扫描信号、第二扫描信号和数据信号以开启数据写入电路200、驱动电路100和补偿电路300,数据写入电路200将数据信号写入驱动电路100,补偿电路300存储数据信号,且补偿电路300对驱动电路100进行补偿。
如图4和图6所示,在数据写入及补偿阶段2,第二晶体管T2被第一扫描信号的低电平导通,第三晶体管T3被第二扫描信号的高电平导通,在该示例中,由于第二扫描信号为复位信号,第六晶体管T6被复位信号的高电平导通;同时,第四晶体管T4被第一发光控制信号的高电平截止,第五晶体管T5被第二发光控制信号的高电平截止。
如图6所示,在数据写入及补偿阶段2,形成一条数据写入及补偿路径(如图6中带箭头的虚线1所示)和一条复位路径(如图6中带箭头的虚线2所示),数据信号经过第二晶体管T2、第一晶体管T1和第三晶体管T3后对第一节点N1进行充电(即对电容C充电),也就是说第一节点N1的电位升高。容易理解,第二节点N2的电位保持为Vdata,同时根据第一晶体管T1的自身特性,当第一节点N1的电位增大到Vdata+Vth时,第一晶体管T1截止,充电过程结束。需要说明的是,Vdata表示数据信号的电压值,Vth表示第一晶体管的阈值电压,由于在本实施例中,第一晶体管T1是以P型晶体管为例就行说明的,所以此处阈值电压Vth可以是个负值。同时,在此阶段,第四节点N4继续通过第六晶体管T6进行放电,所以,第四节点N4的电压依然为复位电压Vinit。需要注意的是,在此阶段,复位电路700也可以响应于其他的复位信号而关闭,不会对该像素电路的后续发光阶段造成影响,本公开的实施例对此不作限制。
经过数据写入阶段2后,第一节点N1和第三节点N3的电位均为Vdata+Vth,也就是说将带有数据信号和阈值电压Vth的电压信息存储在了电容C中,以用于后续在发光阶段时,提供灰度显示数据和对第一晶体管T1自身的阈值电压进行补偿。
在数据写入保持阶段3,输入第一扫描信号以开启数据写入电路200,输入第二扫描信号以关闭补偿电路300,以保持驱动电路100的控制端130的电压。
如图4和图7所示,在数据写入保持阶段3,第二晶体管T2被第一扫描信号的低电平导通;同时,第三晶体管T3被第二扫描信号的低电平截止,在该示例中,由于第二扫描信号为复位信号,第六晶体管T6被复位信号的低电平截止,第四晶体管T4被第一发光控制信号的高电平截止,第五晶体管T5被第二发光控制信号的高电平截止。
如图7所示,在数据写入保持阶段3,形成一条数据写入保持路径(如图7中带箭头的虚线所示)。在此阶段,第三晶体管T3截止,且由于存储电容的性质,第一节点N1的电位保持在Vdata+Vth。
经过数据写入保持阶段3后,第一节点N1的电位保持为Vdata+Vth。也就是说将带有数据信号和阈值电压Vth的电压信息继续存储在电容C中,以用于后续在发光阶段时,提供灰度显示数据和对第一晶体管T1自身的阈值电压进行补偿。
在预发光阶段4,输入第一发光控制信号以开启第一发光控制电路400和驱动电路100,第一发光控制电路400将第一电压施加至驱动电路100的第一端110。
如图4和图8所示,在预发光阶段4,第四晶体管T4被第一发光控制信号的低电平导通;同时,第二晶体管T2被第一扫描信号的高电平截止,第三晶体管T3被第二扫描信号的低电平截止,第六晶体管T6被复位信号的低电平截止,第五晶体管T5被第二发光控制信号的高电平截止。
如图8所示,在预发光阶段3,形成一条预发光路径(如图8中带箭头的虚线所示)。第一电压经过第四晶体管T4对第二节点N2进行充电,第二节点N2的电位由Vdata变为第一电压VDD,由于在此阶段第五晶体管T5截止,所以为下一阶段的发光元件L1的发光做准备。
在发光阶段5,输入第一发光控制信号和第二发光控制信号以开启第一发光控制电路400、第二发光控制电路600和驱动电路100,第二发光控制电路600将驱动电流施加至发光元件L1以使其发光。
如图4和图9所示,在发光阶段5,第四晶体管T4被第一发光控制信号的低电平导通,第五晶体管T5被第二发光控制信号的低电平导通;同时,第二晶体管T2被第一扫描信号的高电平截止,第三晶体管T3被第二扫描信号的低电平截止,第六晶体管T6被复位信号的低电平截止。同时,第一节点N1的电位Vdata+Vth,第二节点N2的电位为VDD,所以在此阶段第一晶体管T1也保持导通。
如图9所示,在发光阶段5,形成一条驱动发光路径(如图9中带箭头的虚线所示)。发光元件L1可以在流经第一晶体管T1的驱动电流的作用下发光。
具体地,流经发光元件L1的驱动电流IL1的值可以根据下述公式得出:
IL1=K(VGS-Vth)2
=K[(Vdata+Vth-VDD)-Vth]2
=K(Vdata-VDD)2
其中,K=W*COX*U/L。
在上述公式中,Vth表示第一晶体管T1的阈值电压,VGS表示第一晶体管T1的栅极和源极(这里为第一极)之间的电压,K为与驱动晶体管本身相关的一常数值。从上述IL1的计算公式可以看出,流经发光元件L1的驱动电流IL1不再与第一晶体管T1的阈值电压Vth有关,由此可以实现对该像素电路的补偿,解决了驱动晶体管(在本公开的实施例中为第一晶体管T1)由于工艺制程及长时间的操作造成阈值电压漂移的问题,消除其对驱动电流IL1的影响,从而可以改善采用其的显示装置的显示效果。
需要说明的是,本公开的实施例中采用的晶体管均可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,本公开的实施例中均以薄膜晶体管为例进行说明。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极。
另外,需要说明的是,图3中所示的像素电路10中的晶体管是以第三晶体管T3和第六晶体管T6为N型晶体管,其它晶体管为P型晶体管为例进行说明的,此时,第一极可以是漏极,第二极可以是源极。如图5所示,该像素电路10中的发光元件L1的阴极和第二电压端VSS连接以接收第二电压。例如,在一个显示面板中,当图5中所示的像素电路10呈阵列排布时,发光元件L1的阴极可以电连接到同一个电压端,即采用共阴极连接方式。
本公开至少一个实施例还提供一种显示面板,包括阵列布置的多个像素单元,该多个像素单元每个包括本公开任一实施例提供的像素电路。
图10为本公开一实施例提供的一种显示面板的示意框图。如图10所示显示面板11设置在显示装置1中,并与栅极驱动器12、定时控制器13和数据驱动器14电连接。该显示面板11包括根据多条扫描线GL和多条数据线DL交叉限定的像素单元P;栅极驱动器12用于驱动多条扫描线GL;数据驱动器14用于驱动多条数据线DL;定时控制器13用于处理从显示装置1外部输入的图像数据RGB、向数据驱动器14提供处理的图像数据RGB以及向栅极驱动器12和数据驱动器14输出扫描控制信号GCS和数据控制信号DCS,以对栅极驱动器12和数据驱动器14进行控制。
例如,该显示面板11包括多个像素单元P,该像素单元P包括上述实施例中提供的任一像素电路10。例如,包括图3所示像素电路10。如图10所示,显示面板11还包括多条扫描线GL和多条数据线DL。例如,该多条扫描线对应连接到每行像素单元的像素电路10中的数据写入电路200以提供第一扫描信号,并且该多条扫描线还对应连接到每行像素单元的像素电路10中的补偿电路300和复位电路700以将第二扫描信号作为复位信号。
例如,像素单元P设置在扫描线GL和数据线DL的交叉区域。例如,如图10所示,每个像素单元P连接到五条扫描线GL(分别提供第一扫描信号、第二扫描信号、复位信号、第一发光控制信号以及第二发光控制信号)、一条数据线DL、用于提供第一电压的第一电压线、用于提供第二电压的第二电压线以及用于提供复位电压的复位电压线。例如,第一电压线或第二电压线可以用相应的板状公共电极(例如公共阳极或公共阴极)替代。需要说明的是,在图10中仅示出了部分的像素单元P、扫描线GL、数据线DL。需要注意的是,在本公开实施例中,由于第二扫描线提供的第二扫描信号用作复位信号,所以每个像素单元P可以仅连接到四条扫描线GL,即上述第二扫描信号和复位信号由一条第二扫描线GL提供。需要注意的是,以下实施例与此相同,不再赘述。
例如,该多个像素单元P排列为多行,每一行像素单元P的像素电路的补偿电路300和复位电路700连接到同一条扫描线GL,每一行像素单元P的像素电路的数据写入电路200连接到另一条扫描线GL以接收第一扫描信号。例如,每一列的数据线DL和本列像素电路10中的数据写入电路200连接以提供数据信号。
例如,在像素电路10包括第二发光控制电路600的情形下,该显示面板还包括多条发光控制线。
例如,多个像素单元排列为多行,第n(n为大于1的整数)行像素单元的像素电路的第一发光控制电路400连接到同一条发光控制线,第n行像素单元的像素电路的第二发光控制电路600连接到另一条发光控制线,且另一条发光控制线还与第n+1行的像素单元的像素电路的第一发光控制电路400连接。通过这种上一行和本行或本行和下一行共用发光控制信号的方式可以简化显示面板周围的布局空间,从而可以实现高分辨率显示面板的开发。
例如,栅极驱动器12根据源自定时控制器13的多个扫描控制信号GCS向多个扫描线GL提供多个选通信号。多个选通信号包括第一扫描信号、第二扫描信号、第一发光控制信号、第二发光控制信号以及复位信号(即第二扫描信号)。这些信号通过多个扫描线GL提供给每个像素单元P。
例如,数据驱动器14使用参考伽玛电压根据源自定时控制器13的多个数据控制信号DCS将从定时控制器13输入的数字图像数据RGB转换成数据信号。数据驱动器14向多条数据线DL提供转换的数据信号。
例如,定时控制器13对外部输入的图像数据RGB进行处理以匹配显示面板11的大小和分辨率,然后向数据驱动器14提供处理的图像数据。定时控制器13使用从显示装置外部输入的同步信号(例如点时钟DCLK、数据使能信号DE、水平同步信号Hsync以及垂直同步信号Vsync)产生多条扫描控制信号GCS和多条数据控制信号DCS。定时控制器13分别向栅极驱动器12和数据驱动器14提供产生的扫描控制信号GCS和数据控制信号DCS,以用于栅极驱动器12和数据驱动器14的控制。
例如,数据驱动电器14可以与多条数据线DL连接,以提供数据信号Vdata;同时还可以与多条第一电压线、多条第二电压线和多条复位电压线连接以分别提供第一电压、第二电压和复位电压。
例如,栅极驱动器12和数据驱动器14可以实现为半导体芯片。该显示装置1还可以包括其他部件,例如信号解码电路、电压转换电路等,这些部件例如可以采用已有的常规部件,这里不再详述。
例如,本实施例提供的显示面板11可以应用于电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件中。
关于显示面板11的技术效果可以参考本公开的实施例中提供的像素电路10的技术效果,这里不再赘述。
本公开的实施例还提供一种驱动方法,可以用于驱动本公开的实施例提供的像素电路10。例如,在图1所示的示例中,该驱动方法包括如下操作:
在数据写入及补偿阶段,输入第一扫描信号、第二扫描信号和数据信号以开启数据写入电路200、驱动电路100和补偿电路300,数据写入电路200将数据信号写入驱动电路100,补偿电路300存储数据信号,且补偿电路300对驱动电路100进行补偿;以及
在发光阶段,输入第一发光控制信号以开启第一发光控制电路400和驱动电路100,第一发光控制电路400将驱动电流施加至发光元件以使其发光。
例如,第一扫描信号和第二扫描信号至少部分时间段内同时为开启信号。
例如,在图2所示的示例中,在补偿电路300包括第二发光控制电路600的情况下,该驱动方法包括如下操作:
在初始化阶段,输入复位信号、第二扫描信号和第二发光控制信号以开启复位电路700、补偿电路300和第二发光控制电路600,将复位电压施加至驱动电路100的控制端130、第一端110和第二端120以及发光元件500的第一端510;
在数据写入及补偿阶段,输入第一扫描信号、第二扫描信号和数据信号以开启数据写入电路200、驱动电路100和补偿电路300,数据写入电路200将数据信号写入驱动电路100,补偿电路300存储数据信号,且补偿电路300对驱动电路100进行补偿;
在预发光阶段,输入第一发光控制信号以开启第一发光控制电路400和驱动电路100,第一发光控制电路400将第一电压施加至驱动电路100的第一端110;以及
在发光阶段,输入第一发光控制信号和第二发光控制信号以开启第一发光控制电路400、第二发光控制电路600和驱动电路100,第二发光控制电路600将驱动电流施加至发光元件500以使其发光。
例如,在该示例中,第一扫描信号和第二扫描信号至少部分时间段内同时为开启信号,第一发光控制信号和第二发光控制信号至少部分时间段内同时为开启信号。
例如,在另一个示例中,该驱动方法还可以包括数据写入保持阶段。
在数据写入保持阶段,输入第一扫描信号和数据信号以开启数据写入电路200和驱动电路100,数据写入电路200将数据信号写入驱动电路100的第一端110和第二端120。
需要说明的是,关于该驱动方法的详细描述可以参考本公开的实施例中对于像素电路10的工作原理的描述,这里不再赘述。
本实施例提供的驱动方法,可以实现低频率驱动以及增加显示面板的分辨,同时,由于N型晶体管的漏电流较小,所以在使用过程中无需考虑N型晶体管的老化问题。
有以下几点需要说明:
(1)本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上所述仅是本发明的示范性实施方式,而非用于限制本发明的保护范围,本发明的保护范围由所附的权利要求确定。

Claims (26)

1.一种像素电路,包括:驱动电路、数据写入电路、补偿电路、第一发光控制电路和发光元件;其中,
所述驱动电路包括控制端、第一端和第二端,且配置为控制流经所述第一端和所述第二端的用于驱动所述发光元件发光的驱动电流;
所述数据写入电路的一端与所述驱动电路的第一端连接,所述数据写入电路的另一端与数据线连接以接收数据信号,所述数据写入电路配置为响应于第一扫描信号将所述数据信号写入所述驱动电路的第一端;
所述补偿电路与所述驱动电路的控制端以及第二端连接且与第一电压端连接,且配置为存储所述数据写入电路写入的所述数据信号并响应于第二扫描信号对所述驱动电路进行补偿;
所述第一发光控制电路与所述驱动电路的第一端以及所述第一电压端连接,且配置为响应于第一发光控制信号将所述第一电压端的第一电压施加至所述驱动电路的第一端;
所述发光元件包括第一端和第二端,所述发光元件的第一端配置为接收所述驱动电流,所述发光元件的第二端与第二电压端连接,
其中,所述补偿电路采用N型晶体管,所述驱动电路、所述数据写入电路、所述第一发光控制电路均采用P型晶体管,
每一帧图像的显示过程包括多个阶段,所述多个阶段包括初始化阶段,所述驱动电路的第一端在所述初始化阶段被复位后的电位大于复位电压端提供的复位电压,且小于所述第一电压端的所述第一电压;
其中,所述数据写入电路包括第二晶体管,所述第二晶体管为P型晶体管;
所述第二晶体管的栅极和第一扫描线连接以接收所述第一扫描信号,所述第二晶体管的第一极和所述数据线连接以接收所述数据信号,所述第二晶体管的第二极和所述驱动电路的第一端连接;
其中,所述补偿电路包括第三晶体管,所述第三晶体管为N型晶体管;
所述第三晶体管的栅极和第二扫描线连接以接收所述第二扫描信号,所述第三晶体管的第一极和所述驱动电路的第二端连接,所述第三晶体管的第二极和所述驱动电路的控制端连接;
所述补偿电路还包括电容,所述电容的第一极和所述驱动电路的控制端连接,所述电容的第二极和所述第一电压端连接;
所述第二扫描线和所述第一扫描线提供的信号不同;
在一帧的时间内,所述第一扫描信号的有效电平脉宽比所述数据信号的有效电平脉宽更宽,且所述第一扫描信号和所述第二扫描信号处于有效电平的时间完全覆盖所述数据信号处于有效电平的时间。
2.根据权利要求1所述的像素电路,还包括第二发光控制电路,其中,
所述第二发光控制电路与所述驱动电路的第二端以及所述发光元件的第一端连接,且配置为响应于第二发光控制信号将所述驱动电流施加至所述发光元件。
3.根据权利要求2所述的像素电路,还包括复位电路,其中,
所述复位电路与所述复位电压端以及所述发光元件的第一端连接,且配置为响应于复位信号将所述复位电压施加至所述发光元件的第一端。
4.根据权利要求1所述的像素电路,其中,所述驱动电路包括第一晶体管,所述第一晶体管为P型晶体管;
所述第一晶体管的栅极作为所述驱动电路的控制端,所述第一晶体管的第一极作为所述驱动电路的第一端,所述第一晶体管的第二极作为所述驱动电路的第二端。
5.根据权利要求3所述的像素电路,其中,所述第一发光控制电路包括第四晶体管,所述第二发光控制电路包括第五晶体管,所述第四晶体管为P型晶体管;
所述第四晶体管的栅极和第一发光控制线连接以接收所述第一发光控制信号,所述第四晶体管的第一极和所述第一电压端连接以接收所述第一电压,所述第四晶体管的第二极和所述驱动电路的第一端连接;
所述第五晶体管的栅极和第二发光控制线连接以接收所述第二发光控制信号,所述第五晶体管的第一极和所述驱动电路的第二端连接,所述第五晶体管的第二极和所述发光元件的第一端连接。
6.根据权利要求5所述的像素电路,其中,所述复位电路包括第六晶体管;
所述第六晶体管的栅极和复位控制端连接以接收所述复位控制端提供的信号作为所述复位信号,所述第六晶体管的第一极和复位电压端连接以接收所述复位电压,所述第六晶体管的第二极和所述发光元件的第一端连接。
7.根据权利要求6所述的像素电路,其中,所述第六晶体管为N型晶体管,所述第五晶体管为P型晶体管。
8.根据权利要求3所述的像素电路,其中,所述复位电路采用N型晶体管,所述第二发光控制电路采用P型晶体管。
9.根据权利要求1所述的像素电路,其中,所述第二扫描线提供的所述第二扫描信号的有效电平是第一电平,所述第二扫描线提供的所述第二扫描信号在所述多个阶段中的至少两个阶段处于有效电平,其中,所述N型晶体管响应于所述第一电平开启。
10.根据权利要求9所述的像素电路,其中,所述多个阶段还包括数据写入与补偿阶段,所述数据写入与补偿阶段与所述初始化阶段相邻且位于所述初始化阶段之后,
所述驱动电路的控制端在所述初始化阶段被复位至所述复位电压,且在进入所述数据写入与补偿阶段之前,所述驱动电路的控制端的电位小于所述驱动电路的第一端的电位。
11.根据权利要求10所述的像素电路,其中,对所述驱动电路的第一端进行复位的操作时间与所述数据写入与补偿阶段相邻。
12.根据权利要求10所述的像素电路,其中,对所述驱动电路的控制端进行复位的操作时间与所述数据写入与补偿阶段相邻。
13.根据权利要求3所述的像素电路,其中,所述复位电路在所述多个阶段中的至少两个阶段对所述发光元件的第一端进行复位。
14.根据权利要求4所述的像素电路,其中,所述多个阶段还包括数据写入与补偿阶段,
所述第一晶体管的第一端配置为在所述数据写入与补偿阶段之前复位,所述第一晶体管由固定偏置的状态开始进入所述数据写入与补偿阶段,所述第一晶体管处于固定偏置的状态表示所述第一晶体管的栅极的电位为所述复位电压,且所述第一晶体管的第一极的电位大于所述复位电压并小于所述第一电压。
15.根据权利要求4所述的像素电路,其中,所述多个阶段还包括预发光阶段,
所述驱动电路的第一端被配置为在所述预发光阶段复位,所述驱动电路的第一端在所述预发光阶段的电位不等于在所述数据写入与补偿阶段写入的所述数据信号的电位。
16.根据权利要求1所述的像素电路,其中,所述电容设置为尺寸较小的电容。
17.根据权利要求1-16任一项所述的像素电路,其中,所述像素电路采用低频信号驱动。
18.一种显示面板,包括阵列布置的多个像素单元,其中,所述像素单元每个包括权利要求1-17任一所述的像素电路。
19.一种权利要求1所述的像素电路的驱动方法,包括:初始化阶段、数据写入及补偿阶段和发光阶段;其中,
在所述初始化阶段,输入复位信号以开启复位电路,将复位电压施加至所述驱动电路的控制端、第一端以及所述发光元件的第一端;
在所述数据写入及补偿阶段,输入所述第一扫描信号、所述第二扫描信号和所述数据信号以开启所述数据写入电路、所述驱动电路和所述补偿电路,所述数据写入电路将所述数据信号写入所述驱动电路,所述补偿电路存储所述数据信号,且所述补偿电路对所述驱动电路进行补偿;
在所述发光阶段,输入所述第一发光控制信号以开启所述第一发光控制电路和所述驱动电路,所述第一发光控制电路将所述驱动电流施加至所述发光元件以使其发光;
其中,所述第一扫描信号和所述第二扫描信号至少部分时间段内同时为开启信号。
20.一种权利要求1所述的像素电路的驱动方法,包括:初始化阶段、数据写入及补偿阶段、预发光阶段和发光阶段;其中,
在所述初始化阶段,输入复位信号以开启复位电路,将复位电压施加至所述驱动电路的控制端、第一端以及所述发光元件的第一端;
在所述数据写入及补偿阶段,输入所述第一扫描信号、所述第二扫描信号和所述数据信号以开启所述数据写入电路、所述驱动电路和所述补偿电路,所述数据写入电路将所述数据信号写入所述驱动电路,所述补偿电路存储所述数据信号,且所述补偿电路对所述驱动电路进行补偿;
在所述预发光阶段,所述驱动电路的第一端被写入第一电压;
在所述发光阶段,输入所述第一发光控制信号和第二发光控制信号以开启所述第一发光控制电路、第二发光控制电路和所述驱动电路,所述第二发光控制电路将所述驱动电流施加至所述发光元件以使其发光;
其中,所述第一扫描信号和所述第二扫描信号至少部分时间段内同时为开启信号,所述第一发光控制信号和所述第二发光控制信号至少部分时间段内同时为开启信号。
21.根据权利要求19或20所述的像素电路的驱动方法,还包括:数据写入保持阶段;其中,
在所述数据写入保持阶段,输入所述第一扫描信号以开启所述数据写入电路,输入所述第二扫描信号以关闭所述补偿电路,以保持所述驱动电路的控制端的电压。
22.一种显示面板,包括阵列布置的多个像素单元,其中,所述像素单元每个包括像素电路,
所述像素电路包括:驱动电路、数据写入电路、补偿电路、第一发光控制电路、复位电路和发光元件;其中,所述驱动电路包括控制端、第一端和第二端,且配置为控制流经所述第一端和所述第二端的用于驱动所述发光元件发光的驱动电流;
所述数据写入电路的一端与所述驱动电路的第一端连接,所述数据写入电路的另一端与数据线连接以接收数据信号,所述数据写入电路配置为响应于第一扫描信号将所述数据信号写入所述驱动电路的第一端;
所述补偿电路与所述驱动电路的控制端以及第二端连接且与第一电压端连接,且配置为存储所述数据写入电路写入的所述数据信号并响应于第二扫描信号对所述驱动电路进行补偿;
所述第一发光控制电路与所述驱动电路的第一端以及所述第一电压端连接,且配置为响应于第一发光控制信号将所述第一电压端的第一电压施加至所述驱动电路的第一端;
所述发光元件包括第一端和第二端,所述发光元件的第一端配置为接收所述驱动电流,所述发光元件的第二端与第二电压端连接,
其中,所述补偿电路采用N型晶体管,所述驱动电路、所述数据写入电路、所述第一发光控制电路均采用P型晶体管,
每一帧图像的显示过程包括多个阶段,所述多个阶段包括初始化阶段,
其中,所述复位电路配置为响应于复位信号,在初始化阶段将复位电压施加至所述驱动电路的控制端、第一端以及所述发光元件的第一端,
所述驱动电路的栅极和源极的电位在所述初始化阶段被复位至不同的电位,其中,所述驱动电路的第一端被复位后的电位大于所述驱动电路的控制端被复位后的电位,且所述驱动电路的第一端被复位后的电位小于所述第一电压端的所述第一电压;
其中,所述数据写入电路包括第二晶体管,所述第二晶体管为P型晶体管;
所述第二晶体管的栅极和第一扫描线连接以接收所述第一扫描信号,所述第二晶体管的第一极和所述数据线连接以接收所述数据信号,所述第二晶体管的第二极和所述驱动电路的第一端连接;
其中,所述补偿电路包括第三晶体管,所述第三晶体管为N型晶体管;
所述第三晶体管的栅极和第二扫描线连接以接收所述第二扫描信号,所述第三晶体管的第一极和所述驱动电路的第二端连接,所述第三晶体管的第二极和所述驱动电路的控制端连接;
所述补偿电路还包括电容,所述电容的第一极和所述驱动电路的控制端连接,所述电容的第二极和所述第一电压端连接;
所述第二扫描线和所述第一扫描线提供的信号不同;
在一帧的时间内,所述第一扫描信号的有效电平脉宽比所述数据信号的有效电平脉宽更宽,且所述第一扫描信号和所述第二扫描信号处于有效电平的时间完全覆盖所述数据信号处于有效电平的时间。
23.根据权利要求22所述的显示面板,其中,所述复位电路配置为响应于复位信号,在初始化阶段将所述复位电压施加至所述驱动电路的控制端、第一端和第二端以及所述发光元件的第一端,
所述驱动电路包括第一晶体管,
所述第一晶体管的栅极、漏极和源极的电位在所述初始化阶段被复位,以使得所述第一晶体管在所述初始化阶段处于固定偏置的状态。
24.根据权利要求23所述的显示面板,其中,所述驱动电路的第一端配置为在所述多个阶段中的至少两个阶段被复位。
25.根据权利要求24所述的显示面板,其中,所述多个阶段还包括预发光阶段,
所述驱动电路的第一端配置为在所述初始化阶段和所述预发光阶段复位。
26.根据权利要求22-25任一项所述的显示面板,其中,所述像素电路采用低频信号驱动。
CN201810588684.XA 2018-06-08 2018-06-08 像素电路及其驱动方法、显示面板 Active CN110176213B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201810588684.XA CN110176213B (zh) 2018-06-08 2018-06-08 像素电路及其驱动方法、显示面板
US16/492,676 US11373582B2 (en) 2018-06-08 2019-02-15 Pixel circuit and driving method thereof, display panel
PCT/CN2019/075239 WO2019233120A1 (zh) 2018-06-08 2019-02-15 像素电路及其驱动方法、显示面板
US17/824,046 US11631369B2 (en) 2018-06-08 2022-05-25 Pixel circuit and driving method thereof, display panel
US18/119,915 US11837162B2 (en) 2018-06-08 2023-03-10 Pixel circuit and driving method thereof, display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810588684.XA CN110176213B (zh) 2018-06-08 2018-06-08 像素电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN110176213A CN110176213A (zh) 2019-08-27
CN110176213B true CN110176213B (zh) 2023-09-26

Family

ID=67689234

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810588684.XA Active CN110176213B (zh) 2018-06-08 2018-06-08 像素电路及其驱动方法、显示面板

Country Status (3)

Country Link
US (3) US11373582B2 (zh)
CN (1) CN110176213B (zh)
WO (1) WO2019233120A1 (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11069282B2 (en) * 2019-08-15 2021-07-20 Samsung Display Co., Ltd. Correlated double sampling pixel sensing front end
TWI713006B (zh) * 2019-09-24 2020-12-11 友達光電股份有限公司 畫素電路
CN110634432B (zh) * 2019-10-25 2023-05-12 京东方科技集团股份有限公司 Oled像素电路、驱动方法、老化检测方法和显示面板
KR20210126177A (ko) 2020-04-09 2021-10-20 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
CN112133242B (zh) * 2020-10-15 2023-10-27 厦门天马微电子有限公司 显示面板及其驱动方法以及显示装置
CN112289266B (zh) * 2020-10-30 2021-11-16 维沃移动通信有限公司 像素补偿电路、显示装置和像素补偿方法
CN112435630A (zh) * 2020-11-25 2021-03-02 京东方科技集团股份有限公司 一种像素驱动电路、驱动方法及显示面板
CN114822387B (zh) * 2021-01-28 2023-11-14 成都辰显光电有限公司 像素电路和显示面板
CN112967684B (zh) * 2021-02-08 2023-04-21 成都京东方光电科技有限公司 像素电路及其驱动方法、显示装置
GB2609149A (en) * 2021-02-10 2023-01-25 Boe Technology Group Co Ltd Pixel circuit and driving method therefor, and display device
CN112992071A (zh) * 2021-04-22 2021-06-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN113950715B (zh) 2021-04-30 2023-04-11 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN113892132B (zh) * 2021-06-23 2022-08-09 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
WO2023004813A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
CN113707086B (zh) * 2021-08-26 2023-12-19 京东方科技集团股份有限公司 像素补偿电路及其驱动方法、显示面板和显示装置
CN113763880B (zh) * 2021-09-18 2023-03-14 广州国显科技有限公司 像素电路、像素电路的驱动方法及显示装置
CN113823222B (zh) * 2021-09-26 2023-08-18 合肥维信诺科技有限公司 显示面板的驱动方法、驱动装置及显示装置
CN114093318B (zh) * 2021-11-18 2023-06-20 广州国显科技有限公司 像素电路、像素电路的控制方法及显示装置
CN114067720A (zh) * 2021-12-03 2022-02-18 武汉华星光电半导体显示技术有限公司 像素电路及显示装置
CN114446241B (zh) * 2022-02-28 2023-07-21 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板
CN114333702B (zh) * 2022-03-03 2022-05-31 惠科股份有限公司 显示面板的驱动电路、显示面板
CN114758612A (zh) * 2022-04-18 2022-07-15 深圳市华星光电半导体显示技术有限公司 像素补偿电路、显示面板及像素补偿方法
CN115035854A (zh) * 2022-06-24 2022-09-09 惠科股份有限公司 像素驱动电路、驱动方法和显示装置
WO2024065614A1 (zh) * 2022-09-30 2024-04-04 京东方科技集团股份有限公司 像素驱动电路、驱动方法及其显示装置
CN115938307B (zh) * 2022-12-28 2024-01-09 惠科股份有限公司 像素电路、显示面板及显示装置
CN116564233B (zh) * 2023-04-27 2024-06-18 惠科股份有限公司 像素驱动电路及其驱动方法、显示装置

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101206832A (zh) * 2006-12-15 2008-06-25 株式会社半导体能源研究所 半导体装置以及半导体装置的驱动方法
CN101964175A (zh) * 2005-10-18 2011-02-02 株式会社半导体能源研究所 显示装置及其驱动方法
CN104575367A (zh) * 2013-10-15 2015-04-29 昆山工研院新型平板显示技术中心有限公司 一种像素电路及其驱动方法和应用
CN104851392A (zh) * 2015-06-03 2015-08-19 京东方科技集团股份有限公司 一种像素驱动电路及方法、阵列基板和显示装置
CN105869573A (zh) * 2015-02-05 2016-08-17 三星显示有限公司 有机发光二极管显示器
CN105895022A (zh) * 2016-04-13 2016-08-24 信利(惠州)智能显示有限公司 一种amoled像素驱动电路及像素驱动方法
CN106157880A (zh) * 2015-04-23 2016-11-23 上海和辉光电有限公司 Oled像素补偿电路
CN106531075A (zh) * 2017-01-10 2017-03-22 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN107078135A (zh) * 2014-02-25 2017-08-18 乐金显示有限公司 具有多种类型的薄膜晶体管的显示器背板
CN107564468A (zh) * 2016-07-01 2018-01-09 三星显示有限公司 像素、级电路和具有该像素和级电路的有机发光显示装置
CN107945743A (zh) * 2018-01-04 2018-04-20 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置
CN108122542A (zh) * 2016-11-29 2018-06-05 乐金显示有限公司 显示面板及使用该显示面板的电致发光显示器

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100658257B1 (ko) 2004-06-07 2006-12-14 삼성에스디아이 주식회사 발광 표시장치
KR102212423B1 (ko) 2014-02-14 2021-02-04 삼성디스플레이 주식회사 구동 회로 및 이를 포함하는 표시 장치
CN105575327B (zh) 2016-03-21 2018-03-16 京东方科技集团股份有限公司 一种像素电路、其驱动方法及有机电致发光显示面板
CN105679236B (zh) * 2016-04-06 2018-11-30 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
CN109215581B (zh) * 2017-06-30 2020-05-29 京东方科技集团股份有限公司 一种显示面板的补偿方法、补偿装置及显示装置
CN109509427A (zh) 2017-09-15 2019-03-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
US11069282B2 (en) * 2019-08-15 2021-07-20 Samsung Display Co., Ltd. Correlated double sampling pixel sensing front end
CN112767883A (zh) * 2019-11-01 2021-05-07 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN110942743B (zh) * 2019-12-26 2021-04-13 云谷(固安)科技有限公司 像素电路的驱动方法、显示面板和显示装置
KR20210149976A (ko) * 2020-06-02 2021-12-10 삼성디스플레이 주식회사 표시 장치
CN112017593A (zh) * 2020-09-28 2020-12-01 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101964175A (zh) * 2005-10-18 2011-02-02 株式会社半导体能源研究所 显示装置及其驱动方法
CN101206832A (zh) * 2006-12-15 2008-06-25 株式会社半导体能源研究所 半导体装置以及半导体装置的驱动方法
CN104575367A (zh) * 2013-10-15 2015-04-29 昆山工研院新型平板显示技术中心有限公司 一种像素电路及其驱动方法和应用
CN107078135A (zh) * 2014-02-25 2017-08-18 乐金显示有限公司 具有多种类型的薄膜晶体管的显示器背板
CN105869573A (zh) * 2015-02-05 2016-08-17 三星显示有限公司 有机发光二极管显示器
CN106157880A (zh) * 2015-04-23 2016-11-23 上海和辉光电有限公司 Oled像素补偿电路
CN104851392A (zh) * 2015-06-03 2015-08-19 京东方科技集团股份有限公司 一种像素驱动电路及方法、阵列基板和显示装置
CN105895022A (zh) * 2016-04-13 2016-08-24 信利(惠州)智能显示有限公司 一种amoled像素驱动电路及像素驱动方法
CN107564468A (zh) * 2016-07-01 2018-01-09 三星显示有限公司 像素、级电路和具有该像素和级电路的有机发光显示装置
CN108122542A (zh) * 2016-11-29 2018-06-05 乐金显示有限公司 显示面板及使用该显示面板的电致发光显示器
CN106531075A (zh) * 2017-01-10 2017-03-22 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN107945743A (zh) * 2018-01-04 2018-04-20 京东方科技集团股份有限公司 一种像素电路、其驱动方法及显示装置

Also Published As

Publication number Publication date
US20210366363A1 (en) 2021-11-25
US11631369B2 (en) 2023-04-18
US20230215348A1 (en) 2023-07-06
CN110176213A (zh) 2019-08-27
US20220284851A1 (en) 2022-09-08
US11373582B2 (en) 2022-06-28
WO2019233120A1 (zh) 2019-12-12
US11837162B2 (en) 2023-12-05

Similar Documents

Publication Publication Date Title
CN110176213B (zh) 像素电路及其驱动方法、显示面板
CN113838421B (zh) 像素电路及其驱动方法、显示面板
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
CN110268465B (zh) 像素电路、显示面板及像素电路的驱动方法
CN109523956B (zh) 像素电路及其驱动方法、显示装置
CN110021273B (zh) 像素电路及其驱动方法、显示面板
US11620942B2 (en) Pixel circuit, driving method thereof and display device
US10978002B2 (en) Pixel circuit and driving method thereof, and display panel
US11257432B2 (en) Display panel, driving method thereof, and display device comprising a plurality of pixel units, data lines and sensing lines
CN109872692B (zh) 像素电路及其驱动方法、显示装置
CN113838419B (zh) 像素电路及其驱动方法、显示面板
WO2019062579A1 (zh) 像素电路及其驱动方法、显示装置
CN108376534B (zh) 像素电路及其驱动方法、显示面板
GB2620507A (en) Pixel circuit and driving method therefor and display panel
US11527199B2 (en) Pixel circuit including discharge control circuit and storage control circuit and method for driving pixel circuit, display panel and electronic device
CN117672139A (zh) 像素电路及其驱动方法、显示面板、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant