CN112967684B - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN112967684B
CN112967684B CN202110184463.8A CN202110184463A CN112967684B CN 112967684 B CN112967684 B CN 112967684B CN 202110184463 A CN202110184463 A CN 202110184463A CN 112967684 B CN112967684 B CN 112967684B
Authority
CN
China
Prior art keywords
circuit
sub
driving
light
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110184463.8A
Other languages
English (en)
Other versions
CN112967684A (zh
Inventor
吴博
周鹏
祁小敬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110184463.8A priority Critical patent/CN112967684B/zh
Publication of CN112967684A publication Critical patent/CN112967684A/zh
Application granted granted Critical
Publication of CN112967684B publication Critical patent/CN112967684B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开涉及显示技术领域,具体是关于一种像素电路及其驱动方法、显示装置,用于驱动第一发光元件和第二发光元件,所述第一发光元件的第一端连接第一电源端,第二发光元件的第一端连接第一电源端,所述像素驱动电路包括:第一储能子电路、第一驱动子电路、第二储能子电路、第二驱动子电路、发光控制子电路、第一开关子电路、第一补偿子电路、第二开关子电路、第二补偿子电路和第三开关子电路,通过一个像素电路驱动两个发光单元,从而减少了像素单元对应的像素电路的器件数量,有利于节约像素的电路的布线空间,从而简化显示装置的制造工艺,降低显示装置的成本。

Description

像素电路及其驱动方法、显示装置
技术领域
本公开涉及显示技术领域,具体而言,涉及一种像素电路及其驱动方法、显示装置。
背景技术
随着技术的发展和进步,人们对显示装置的像素密度要求越来越高,在OLED显示装置中,每个像素单元都需要对应的像素电路进行驱动。随着显示装置像素密度的提高,每个像素单元对应的像素电路的布置空间越来越小。因此需要将像素电路中的TFT等器件的尺寸控制的较小,如此对于器件的制造工艺要求越来越高,也增加了显示装置的制造成本。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种像素电路及其驱动方法、显示装置,进而至少一定程度上节约像素电路的布置空间。
根据本公开的第一方面,提供一种像素电路,用于驱动第一发光元件和第二发光元件,所述第一发光元件的第一端连接第一电源端,第二发光元件的第一端连接第一电源端,所述像素电路包括:
第一储能子电路,第一端和所述第一电源端连接;
第一驱动子电路,控制端和所述第一储能子电路的第二端连接;
第二储能子电路,第一端和所述第一电源端连接;
第二驱动子电路,控制端和所述第二储能子电路的第二端连接
发光控制子电路,分别连接所述第一发光元件、第二发光元件、第一驱动子电路、第二驱动子电路和发光控制端,以响应发光控制信号而电连接第一发光元件和第一驱动子电路,及电连接第二发光元件和第二驱动子电路;
第一开关子电路,分别连接数据信号端、第一扫描信号端和所述第一驱动子电路,以响应第一扫描信号而将第一数据信号传至所述第一储能子电路;
第一补偿子电路,分别连接第一扫描信号端、所述第一驱动子电路的第二端和控制端,以对所述第一驱动子电路进行补偿;
第二开关子电路,分别连接数据信号端、第二扫描信号端和所述第二驱动子电路,以响应第二扫描信号而将第二数据信号传至所述第二储能子电路;
第二补偿子电路,分别连接第二扫描信号端、所述第二驱动子电路的第二端和控制端,以对所述第二驱动子电路进行补偿;
第三开关子电路,分别连接第一节点、第二电源端和第三扫描信号端,所述第三开关子电路响应第三扫描信号而导通,所述第一驱动子电路第二端连接所述第一节点,所述第二驱动子电路第二端连接所述第一节点。
根据本公开的一实施方式,所述发光控制子电路包括:
第一发光控制开关,第一端连接所述第一发光元件的第二端,第二端连接所述第一驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通;
第二发光控制开关,第一端连接所述第二发光元件的第二端,第二端连接所述第二驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通。
根据本公开的一实施方式,所述第一驱动子电路包括:
第一驱动晶体管,第一端连接所述第一发光控制开关的第二端,第二端和所述第一节点连接,控制端和所述第一储能子电路的第二端连接;
所述第二驱动子电路包括:
第二驱动晶体管,第一端连接所述第二发光控制开关的第二端,第二端和所述第一节点连接,控制端和所述第二储能子电路的第二端连接。
根据本公开的一实施方式,所述第一发光控制开关包括:
第一晶体管,第一端连接所述第一发光元件的第二端,第二端连接所述第一驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通;
所述第二发光控制开关包括:
第二晶体管,第一端连接所述第二发光元件的第二端,第二端连接所述第二驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通。
根据本公开的一实施方式,所述第一开关子电路包括:
第三晶体管,第一端连接数据信号端,第二端连接所述第一驱动子电路的第一端,控制端连接第一扫描信号端;
所述第二开关子电路包括:
第四晶体管,第一端连接数据信号端,第二端连接所述第二驱动子电路的第一端,控制端连接第二扫描信号端。
根据本公开的一实施方式,所述第一补偿子电路包括:
第五晶体管,第一端连接所述第一驱动子电路的第二端,第二端连接所述第一驱动子电路的控制端,控制端连接所述第一扫描信号端;
所述第二补偿子电路包括:
第六晶体管,第一端连接所述第二驱动子电路的第二端,第二端连接所述第二驱动子电路的控制端,控制端连接所述第二扫描信号端。
根据本公开的一实施方式,所述第三开关子电路包括:
第七晶体管,第一端连接所述第一节点,第二端连接所述第二电源端,控制端连接所述第三扫描信号端。
根据本公开的一实施方式,所述数据信号端输出所述第一数据信号和所述第二数据信号,在一帧画面显示时所述第一数据信号早于所述第二数据信号。
根据本公开的第二个方面,提供一种像素电路的驱动方法,用于驱动上述的像素电路,所述方法包括:
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第一开关子电路、第二开关子电路、第三开关子电路、第一补偿子电路和第二补偿子电路,并关断发光控制子电路,以初始化所述第一储能子电路和所述第二储能子电路;
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第一开关子电路和第一补偿子电路,并关断第二开关子电路、第三开关子电路、发光控制子电路和第二补偿子电路,以将第一数据信号写入第一储能子电路;
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第二开关子电路和第二补偿子电路,并关断第一开关子电路、第三开关子电路、发光控制子电路和第一补偿子电路,以将第二数据信号写入第二储能子电路;
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通发光控制子电路和第三开关子电路,并关断第一开关子电路、第一补偿子电路、第二开关子电路和第二补偿子电路,以通过第一储能子电路中的第一数据信号控制第一发光元件发光,并通过第二储能子电路中的第二数据信号控制第二发光元件发光。
根据本公开的第三个方面,提供一种显示装置,所述显示装置包括上述的像素电路。
本公开实施例提供的像素电路,通过第一开关子电路和第一补偿子电路将第一数据信号和第一阈值电压写入第一储能子电路,并利用第一数据信号驱动第一发光元件,通过第二开关子电路和第二补偿子电路将第二数据信号和第二阈值电压写入第二储能子电路,并利用第二数据信号驱动第二发光元件,实现了通过一个像素电路驱动两个发光单元,从而减少了像素单元对应的像素电路的器件数量,有利于节约像素的电路的布线空间,从而简化显示装置的制造工艺,降低显示装置的成本。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
通过参照附图来详细描述其示例实施例,本公开的上述和其它特征及优点将变得更加明显。
图1为本公开示例性实施例提供的第一种像素电路的示意图;
图2为本公开示例性实施例提供的第二种像素电路的示意图;
图3为本公开示例性实施例提供的第三种像素电路的示意图;
图4为本公开示例性实施例提供的一种像素电路的驱动时序图;
图5为本公开示例性实施例提供的一种像素电路的驱动方法的流程图;
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本公开将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、材料、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现、材料或者操作以避免模糊本公开的各方面。
附图中所示的方框图仅仅是功能实体,不一定必须与物理上独立的实体相对应。即,可以采用软件形式来实现这些功能实体,或在一个或多个软件硬化的模块中实现这些功能实体或功能实体的一部分,或在不同网络和/或处理器装置和/或微控制器装置中实现这些功能实体。
本公开示例性实施例首先提供一种像素电路,用于驱动第一发光元件110和第二发光元件120,第一发光元件110的第一端连接第一电源端,第二发光元件120的第一端连接第一电源端。如图1所示,该像素电路包括:第一储能子电路210、第一驱动子电路310、第二储能子电路220、第二驱动子电路320、发光控制子电路230、第一开关子电路240、第一补偿子电路260、第二开关子电路250、第二补偿子电路270和第三开关子电路280。第一储能子电路210的第一端和第一电源端连接;第一驱动子电路310的控制端和第一储能子电路210的第二端连接;第二储能子电路220的第一端和第一电源端连接;第二驱动子电路320的控制端和第二储能子电路220的第二端连接;发光控制子电路230分别连接第一发光元件110、第二发光元件120、第一驱动子电路310、第二驱动子电路320和发光控制端,以响应发光控制信号而导通第一发光元件110和第一驱动子电路310,及导通第二发光元件120和第二驱动子电路320;第一开关子电路240分别连接数据信号端、第一扫描信号端和第一驱动子电路310,以响应第一扫描信号CR1而将第一数据信号传至第一储能子电路210;第一补偿子电路260分别连接第一扫描信号端、第一驱动子电路310的第二端和控制端,以对第一驱动子电路310进行补偿;第二开关子电路250分别连接数据信号端、第二扫描信号端和第二驱动子电路320,以响应第二扫描信号CR2而将第二数据信号传至第二储能子电路220;第二补偿子电路270分别连接第二扫描信号端、第二驱动子电路320的第二端和控制端,以对第二驱动子电路320进行补偿;第三开关子电路280分别连接第一节点、第二电源端和第三扫描信号端,第三开关子电路280响应第三扫描信号CR3而导通,第一驱动子电路310第二端连接第一节点,第二驱动子电路320第二端连接第一节点。
本公开实施例提供的像素电路,通过第一开关子电路240和第一补偿子电路260将第一数据信号和第一阈值电压写入第一储能子电路210,并利用第一数据信号驱动第一发光元件110,通过第二开关子电路250和第二补偿子电路270将第二数据信号和第二阈值电压写入第二储能子电路220,并利用第二数据信号驱动第二发光元件120,实现了通过一个像素电路驱动两个发光单元,从而减少了像素单元对应的像素电路的器件数量,有利于节约像素的电路的布线空间,从而简化显示装置的制造工艺,降低显示装置的成本。
下面将对本公开实施例提供的像素电路的各部分进行详细说明:
如图2所示,发光控制子电路230包括:第一发光控制开关231和第二发光控制开关232,第一发光控制开关231的第一端连接第一发光元件110的第二端,第一发光控制开关231的第二端连接第一驱动子电路310的第一端,第一发光控制开关231的控制端连接发光控制端,以响应发光控制信号而导通;第二发光控制开关232的第一端连接第二发光元件120的第二端,第二发光控制开关232的第二端连接第二驱动子电路320的第一端,第二发光控制开关232的控制端连接发光控制端,以响应发光控制信号而导通。
如图3所示,第一驱动子电路310包括第一驱动晶体管DT1,第二驱动子电路320包括第二驱动晶体管DT2,第一发光控制开关231包括第一晶体管T1,第二发光控制开关232包括第二晶体,第一开关子电路240包括第三晶体管T3,第二开关子电路250包括第四晶体管T4,第一补偿子电路260包括第五晶体管T5,第二补偿子电路270包括第六晶体管T6,第三开关子电路280包括第七晶体管T7。第一储能子电路210包括第一电容C1,第二储能子电路220包括第二电容C2。
第一驱动晶体管DT1的第一端连接第一发光控制开关231的第二端,第一驱动晶体管DT1的第二端和第一节点连接,第一驱动晶体管DT1的控制端和第一储能子电路210的第二端连接;第二驱动晶体管DT2的第一端连接第二发光控制开关232的第二端,第二驱动晶体管DT2的第二端和第一节点连接,第二驱动晶体管DT2的控制端和第二储能子电路220的第二端连接。
第一晶体管T1的第一端连接第一发光元件110的第二端,第一晶体管T1的第二端连接第一驱动子电路310的第一端,第一晶体管T1的控制端连接发光控制端,第一晶体管T1响应发光控制信号而导通;第二晶体管T2的第一端连接第二发光元件120的第二端,第二晶体管T2的第二端连接第二驱动子电路320的第一端,第二晶体管T2的控制端连接发光控制端,第二晶体管T2响应发光控制信号而导通。
第三晶体管T3的第一端连接数据信号端,第三晶体管T3的第二端连接第一驱动子电路310的第一端,第三晶体管T3的控制端连接第一扫描信号端;第四晶体管T4的第一端连接数据信号端,第四晶体管T4的第二端连接第二驱动子电路320的第一端,第四晶体管T4的控制端连接第二扫描信号端。
第五晶体管T5的第一端连接第一驱动子电路310的第二端,第五晶体管T5的第二端连接第一驱动子电路310的控制端,第五晶体管T5的控制端连接第一扫描信号端;第六晶体管T6的第一端连接第二驱动子电路320的第二端,第六晶体管T6的第二端连接第二驱动子电路320的控制端,第六晶体管T6的控制端连接第二扫描信号端。第七晶体管T7的第一端连接第一节点,第七晶体管T7的第二端连接第二电源端,第七晶体管T7的控制端连接第三扫描信号端。
第一电源端提供第一电源信号VDD,第二电源端提供第二电源信号VSS,第一扫描信号端,第一扫描信号端输出第一扫描信号CR1,第二扫描信号端输出第二扫描信号CR2,第三扫描信号端输出第三扫描信号CR3,数据信号端输出第一数据信号和第二数据信号,在一帧画面显示时第一数据信号早于第二数据信号。
在本示例实施方式中,各个晶体管均具有一控制端、第一端和第二端。具体的,各个晶体管的控制端可以为栅极、第一端可以为源极、第二端可以为漏极;或者,各个晶体管的控制端可以为栅极、第一端可以为漏极、第二端可以为源极。此外,各个晶体管还可以为增强型晶体管或者耗尽型晶体管,本示例实施方式对此不作具体限定。
在此基础上,所有晶体管可以均为N型薄膜晶体管,各个晶体管的驱动电压为高电平电压;在此情况下,第一电源信号VDD可以为高电平信号,第二电源信号VSS可以为低电平信号,发光元件的第一端为OLED的阳极,发光元件的第二端为OLED的阴极。
或者,所有晶体管可以均为P型薄膜晶体管,各个晶体管的驱动电压为低电平电压;在此情况下,第一电源信号VDD可以为低电平信号,第二电源信号VSS可以为高电平信号,发光元件的第一端为OLED的阴极,发光元件的第二端为OLED的阳极。
图4为本公开实施例提供的像素电路的驱动时序图,下面将结合图4所示的时序图对本公开实施例提供的像素电路进行说明,以所有晶体管为P型晶体管为例,第一电源信号VDD可以为高电平信号,第二电源信号VSS可以为低电平信号,发光元件的第一端为OLED的阳极,发光元件的第二端为OLED的阴极。
第一时间段t1(复位阶段),发光控制端输出的发光控制信号为高电平,第一扫描信号端输出的第一扫描信号CR1为低电平,第二扫描信号端输出的第二扫描信号CR2为低电平,第三扫描信号端输出的第三扫描信号CR3为低电平,第一晶体管T1和第二晶体管T2关断,第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7导通,第一电容C1的两端分别连接第一电源端和第二电源端,第二电容C2的两端分别连接第一电源端和第二电源端,即A点和B点的电压均为VSS,第一电容C1和第二电容C2放电至低电平(VSS),实现第一电容C1和第二电容C2的复位。
第二时间段t2(第一写入阶段),发光控制端输出的发光控制信号为高电平,第一扫描信号端输出的第一扫描信号CR1为低电平,第二扫描信号端输出的第二扫描信号CR2为高电平,第三扫描信号端输出的第三扫描信号CR3为高电平,第一晶体管T1、第二晶体管T2、第四晶体管T4、第六晶体管T6和第七晶体管T7关断,第三晶体管T3和第五晶体管T5导通,第一驱动晶体管DT1为二极体连接,第一驱动晶体管DT1的第一端输入第一数据电压,故A点电压为Vdata1+Vth1,第一电容C1两端的电压为VC1=Vdata1+Vth1-VDD,第一驱动晶体管DT1的临界电压Vth1和第一数据电压Vdata1写入至第一电容C1。
第三时间段t3(第二写入阶段),发光控制端输出的发光控制信号为高电平,第一扫描信号端输出的第一扫描信号CR1为高电平,第二扫描信号端输出的第二扫描信号CR2为低电平,第三扫描信号端输出的第三扫描信号CR3为高电平,第一晶体管T1、第二晶体管T2、第三晶体管T3、第五晶体管T5和第七晶体管T7关断,第四三晶体管和第六晶体管T6导通,第二驱动晶体管DT2为二极体连接,第二驱动晶体管DT2的第一端输入第二数据电压,故B点电压为Vdata2+Vth2,第二电容C2两端的电压为VC2=Vdata2+Vth2-VDD,第二驱动晶体管DT2的临界电压Vth2和第二数据电压Vdata2写入至第二电容C2。
第四时间段t4(发光阶段),发光控制端输出的发光控制信号为低电平,第一扫描信号端输出的第一扫描信号CR1为高电平,第二扫描信号端输出的第二扫描信号CR2为高电平,第三扫描信号端输出的第三扫描信号CR3为低电平,第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6关断,第一晶体管T1、第二晶体管T2和第七晶体管T7导通。第一电容C1第二端电压驱动第一驱动晶体管DT1,使第一发光元件110开始发光,第二电容C2的第二端电压驱动第二驱动晶体管DT2,使第二发光元件120开始发光。
由于第一电容C1和第二电容C2的电压不能突变,并且没有充电或者放电的路径,根据电荷守恒原理,没有消耗电荷的回路,第一电容C1和第二电容C2的电荷、两端的电压均保持不变,即A点、B点的电压不变,故流过第一发光元件110的电流为:
I1=K(Vgs-Vth)2=K(Vdata1+Vth1-VDD-Vth1)2=K(Vdata1-VDD)2
流过第二发光元件120的电流为:
I2=K(Vgs-Vth)2=K(Vdata2+Vth2-VDD-Vth2)2=K(Vdata2-VDD)2,第
一发光元件110和第二发光元件120保持此发光状态。
需要说明的是:在上述具体的实施例中,所有晶体管均为P型晶体管;但本领域技术人员容易根据本公开所提供的像素驱动电路得到所有晶体管均为N型晶体管的像素驱动电路。当然,本公开所提供的像素驱动电路也可以改为CMOS(Complementary Metal OxideSemiconductor,互补金属氧化物半导体)电路等,并不局限于本实施例中所提供的像素驱动电路,这里不再赘述。
本公开实施例提供的像素电路,通过第一开关子电路240和第一补偿子电路260将第一数据信号和第一阈值电压写入第一储能子电路210,并利用第一数据信号驱动第一发光元件110,通过第二开关子电路250和第二补偿子电路270将第二数据信号和第二阈值电压写入第二储能子电路220,并利用第二数据信号驱动第二发光元件120,实现了通过一个像素电路驱动两个发光单元,从而减少了像素单元对应的像素电路的器件数量,有利于节约像素的电路的布线空间,从而简化显示装置的制造工艺,降低显示装置的成本。进一步的,通过第一补偿子电路260将第一驱动子电路310的阈值电压在第一写入阶段写入第一储能子电路210,通过第二补偿子电路270将第二驱动子电路320的阈值电压在第二写入阶段写入第二储能子电路220,解决了阈值电压对显示影响的问题。
本公开示例性实施例还提供一种像素电路的驱动方法,用于驱动上述的像素电路,如图5所示,该像素电路的驱动方法可以包括如下步骤:
步骤S510,利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第一开关子电路、第二开关子电路、第三开关子电路、第一补偿子电路和第二补偿子电路,并关断发光控制子电路,以初始化第一储能子电路和第二储能子电路;
步骤S520,利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第一开关子电路和第一补偿子电路,并关断第二开关子电路、第三开关子电路、发光控制子电路和第二补偿子电路,以将第一数据信号写入第一储能子电路;
步骤S530,利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第二开关子电路和第二补偿子电路,并关断第一开关子电路、第三开关子电路、发光控制子电路和第一补偿子电路,以将第二数据信号写入第二储能子电路;
步骤S540,利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通发光控制子电路和第三开关子电路,并关断第一开关子电路、第一补偿子电路、第二开关子电路和第二补偿子电路,以通过第一储能子电路中的第一数据信号控制第一发光元件发光,并通过第二储能子电路中的第二数据信号控制第二发光元件发光。
本公开实施例提供的像素电路的驱动方法,利用第一扫描信号CR1、第二扫描信号CR2、第三扫描信号CR3和发光控制信号控制各子电路,实现了通过第一开关子电路240和第一补偿子电路260将第一数据信号和第一阈值电压写入第一储能子电路210,并利用第一数据信号驱动第一发光元件110,通过第二开关子电路250和第二补偿子电路270将第二数据信号和第二阈值电压写入第二储能子电路220,并利用第二数据信号驱动第二发光元件120,通过一个像素电路驱动两个发光单元,从而减少了像素单元对应的像素电路的器件数量,有利于节约像素的电路的布线空间,从而简化显示装置的制造工艺,降低显示装置的成本。进一步的,通过第一补偿子电路260将第一驱动子电路310的阈值电压在第一写入阶段写入第一储能子电路210,通过第二补偿子电路270将第二驱动子电路320的阈值电压在第二写入阶段写入第二储能子电路220,解决了阈值电压对显示影响的问题。
在步骤S510中,可以利用第一扫描信号CR1、第二扫描信号CR2、第三扫描信号CR3和发光控制信号,导通第一开关子电路240、第二开关子电路250、第三开关子电路280、第一补偿子电路260和第二补偿子电路270,并关断发光控制子电路230,以初始化第一储能子电路210和第二储能子电路220。
其中,步骤S510可以是初始化步骤,该初始化步骤用于对第一电容C1和第二电容C2进行复位。发光控制端输出的发光控制信号为高电平,第一扫描信号端输出的第一扫描信号CR1为低电平,第二扫描信号端输出的第二扫描信号CR2为低电平,第三扫描信号端输出的第三扫描信号CR3为低电平,第一晶体管T1和第二晶体管T2关断,第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7导通,第一电容C1的两端分别连接第一电源端和第二电源端,第二电容C2的两端分别连接第一电源端和第二电源端,即A点和B点的电压均为VSS,第一电容C1和第二电容C2放电至低电平(VSS),实现第一电容C1和第二电容C2的复位。
在步骤S520中,可以利用第一扫描信号CR1、第二扫描信号CR2、第三扫描信号CR3和发光控制信号,导通第一开关子电路240和第一补偿子电路260,并关断第二开关子电路250、第三开关子电路280、发光控制子电路230和第二补偿子电路270,以将第一数据信号写入第一储能子电路210。
其中,步骤S520中第一数据信号和第一阈值电压被写入第一电容C1。发光控制端输出的发光控制信号为高电平,第一扫描信号端输出的第一扫描信号CR1为低电平,第二扫描信号端输出的第二扫描信号CR2为高电平,第三扫描信号端输出的第三扫描信号CR3为高电平,第一晶体管T1、第二晶体管T2、第四晶体管T4、第六晶体管T6和第七晶体管T7关断,第三晶体管T3和第五晶体管T5导通,第一驱动晶体管DT1为二极体连接,第一驱动晶体管DT1的第一端输入第一数据电压,故A点电压为V1+Vth1,第一电容C1两端的电压为VC1=V1+Vth1-VDD,第一驱动晶体管DT1的临界电压Vth1和第一数据电压V1写入至第一电容C1。
在步骤S530中,可以利用第一扫描信号CR1、第二扫描信号CR2、第三扫描信号CR3和发光控制信号,导通第二开关子电路250和第二补偿子电路270,并关断第一开关子电路240、第三开关子电路280、发光控制子电路230和第一补偿子电路260,以将第二数据信号写入第二储能子电路220。
其中,步骤S530中第二数据信号和第二阈值电压被写入第二电容C2。发光控制端输出的发光控制信号为高电平,第一扫描信号端输出的第一扫描信号CR1为高电平,第二扫描信号端输出的第二扫描信号CR2为低电平,第三扫描信号端输出的第三扫描信号CR3为高电平,第一晶体管T1、第二晶体管T2、第三晶体管T3、第五晶体管T5和第七晶体管T7关断,第四三晶体管和第六晶体管T6导通,等效电路如图3(b)所示,第二驱动晶体管DT2为二极体连接,第二驱动晶体管DT2的第一端输入第二数据电压,故B点电压为V2+Vth2,第二电容C2两端的电压为VC2=V2+Vth2-VDD,第二驱动晶体管DT2的临界电压Vth2和第二数据电压V2写入至第二电容C2。
在步骤S540中,可以利用第一扫描信号CR1、第二扫描信号CR2、第三扫描信号CR3和发光控制信号,导通发光控制子电路230和第三开关子电路280,并关断第一开关子电路240、第一补偿子电路260、第二开关子电路250和第二补偿子电路270,以通过第一储能子电路210中的第一数据信号控制第一发光元件110发光,并通过第二储能子电路220中的第二数据信号控制第二发光元件120发光。
其中,步骤S540可以是发光步骤,第一发光元件110和第二发光元件120在该时刻发光。发光控制端输出的发光控制信号为低电平,第一扫描信号端输出的第一扫描信号CR1为高电平,第二扫描信号端输出的第二扫描信号CR2为高电平,第三扫描信号端输出的第三扫描信号CR3为低电平,第三晶体管T3、第四晶体管T4、第五晶体管T5和第六晶体管T6关断,第一晶体管T1、第二晶体管T2和第七晶体管T7导通,等效电路如图3(d)所示。第一电容C1第二端电压驱动第一驱动晶体管DT1,使第一发光元件110开始发光,第二电容C2的第二端电压驱动第二驱动晶体管DT2,使第二发光元件120开始发光。
需要说明的是,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
本公开示例性实施例还提供一种显示装置,包括上述的像素电路。
该像素电路包括:第一储能子电路210、第一驱动子电路310、第二储能子电路220、第二驱动子电路320、发光控制子电路230、第一开关子电路240、第一补偿子电路260、第二开关子电路250、第二补偿子电路270和第三开关子电路280。第一储能子电路210的第一端和第一电源端连接;第一驱动子电路310的控制端和第一储能子电路210的第二端连接;第二储能子电路220的第一端和第一电源端连接;第二驱动子电路320的控制端和第二储能子电路220的第二端连接;发光控制子电路230分别连接第一发光元件110、第二发光元件120、第一驱动子电路310、第二驱动子电路320和发光控制端,以响应发光控制信号而导通第一发光元件110和第一驱动子电路310,及导通第二发光元件120和第二驱动子电路320;第一开关子电路240分别连接数据信号端、第一扫描信号端和第一驱动子电路310,以响应第一扫描信号CR1而将第一数据信号传至第一储能子电路210;第一补偿子电路260分别连接第一扫描信号端、第一驱动子电路310的第二端和控制端,以对第一驱动子电路310进行补偿;第二开关子电路250分别连接数据信号端、第二扫描信号端和第二驱动子电路320,以响应第二扫描信号CR2而将第二数据信号传至第二储能子电路220;第二补偿子电路270分别连接第二扫描信号端、第二驱动子电路320的第二端和控制端,以对第二驱动子电路320进行补偿;第三开关子电路280分别连接第一节点、第二电源端和第三扫描信号端,第三开关子电路280响应第三扫描信号CR3而导通,第一驱动子电路310第二端连接第一节点,第二驱动子电路320第二端连接第一节点。
该显示装置还可以包括:多条扫描线,用于提供扫描信号;多条数据线,用于提供数据信号;多个像素电路,电连接于上述的扫描线和数据线;其中至少之一的像素电路包括为本示例实施方式中的上述任一像素电路。由于该像素驱动电路对驱动晶体管的阈值电压进行了补偿,因此可改善OLED显示装置的显示画面的亮度均匀性,从而极大的提升显示品质。其中,显示装置例如可以包括手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
在显示装置中像素单元可以是逐行扫描的,第一发光元件110和第二发光元件120可以是同一扫描行中相邻的两个像素单元中的发光元件。或者第一发光元件110和第二发光元件120可以是相邻的两个扫描行中的像素单元的发光元件。比如,第一扫描行和第二扫描行相邻,第一发光元件110设于第一扫描行,第二发光元件120设于第二扫描行,并且第一发光元件110和第二发光元件120处于同一列。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。

Claims (9)

1.一种像素电路,其特征在于,用于驱动第一发光元件和第二发光元件,所述第一发光元件的第一端连接第一电源端,第二发光元件的第一端连接第一电源端,所述像素电路包括:
第一储能子电路,第一端和所述第一电源端连接;
第一驱动子电路,控制端和所述第一储能子电路的第二端连接;
第二储能子电路,第一端和所述第一电源端连接;
第二驱动子电路,控制端和所述第二储能子电路的第二端连接
发光控制子电路,分别连接所述第一发光元件、第二发光元件、第一驱动子电路、第二驱动子电路和发光控制端,以响应发光控制信号而电连接第一发光元件和第一驱动子电路,及电连接所述第二发光元件和第二驱动子电路;其中,所述发光控制子电路包括:第一发光控制开关,第一端连接所述第一发光元件的第二端,第二端连接所述第一驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通;第二发光控制开关,第一端连接所述第二发光元件的第二端,第二端连接所述第二驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通;
第一开关子电路,分别连接数据信号端、第一扫描信号端和所述第一驱动子电路,以响应第一扫描信号而将第一数据信号传至所述第一储能子电路;
第一补偿子电路,分别连接第一扫描信号端、所述第一驱动子电路的第二端和控制端,以对所述第一驱动子电路进行补偿;
第二开关子电路,分别连接所述数据信号端、第二扫描信号端和第二驱动子电路,以响应第二扫描信号而将第二数据信号传至所述第二储能子电路;
第二补偿子电路,分别连接第二扫描信号端、所述第二驱动子电路的第二端和控制端,以对所述第二驱动子电路进行补偿;
第三开关子电路,分别连接第一节点、第二电源端和第三扫描信号端,所述第三开关子电路响应第三扫描信号而导通,所述第一驱动子电路第二端连接所述第一节点,所述第二驱动子电路第二端连接所述第一节点;
其中,在复位阶段利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第一开关子电路、第二开关子电路、第三开关子电路、第一补偿子电路和第二补偿子电路,并关断发光控制子电路,以初始化所述第一储能子电路和所述第二储能子电路。
2.如权利要求1所述的像素电路,其特征在于,所述第一驱动子电路包括:
第一驱动晶体管,第一端连接所述第一发光控制开关的第二端,第二端和所述第一节点连接,控制端和所述第一储能子电路的第二端连接;
所述第二驱动子电路包括:
第二驱动晶体管,第一端连接所述第二发光控制开关的第二端,第二端和所述第一节点连接,控制端和所述第二储能子电路的第二端连接。
3.如权利要求1所述的像素电路,其特征在于,所述第一发光控制开关包括:
第一晶体管,第一端连接所述第一发光元件的第二端,第二端连接所述第一驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通;
所述第二发光控制开关包括:
第二晶体管,第一端连接所述第二发光元件的第二端,第二端连接所述第二驱动子电路的第一端,控制端连接所述发光控制端,以响应发光控制信号而导通。
4.如权利要求1所述的像素电路,其特征在于,所述第一开关子电路包括:
第三晶体管,第一端连接数据信号端,第二端连接所述第一驱动子电路的第一端,控制端连接第一扫描信号端;
所述第二开关子电路包括:
第四晶体管,第一端连接数据信号端,第二端连接所述第二驱动子电路的第一端,控制端连接第二扫描信号端。
5.如权利要求1所述的像素电路,其特征在于,所述第一补偿子电路包括:
第五晶体管,第一端连接所述第一驱动子电路的第二端,第二端连接所述第一驱动子电路的控制端,控制端连接所述第一扫描信号端;
所述第二补偿子电路包括:
第六晶体管,第一端连接所述第二驱动子电路的第二端,第二端连接所述第二驱动子电路的控制端,控制端连接所述第二扫描信号端。
6.如权利要求1所述的像素电路,其特征在于,所述第三开关子电路包括:
第七晶体管,第一端连接所述第一节点,第二端连接所述第二电源端,控制端连接所述第三扫描信号端。
7.如权利要求1-6任一所述的像素电路,其特征在于,所述数据信号端输出所述第一数据信号和所述第二数据信号,在一帧画面显示时所述第一数据信号早于所述第二数据信号。
8.一种像素电路的驱动方法,用于驱动权利要求1-7任一所述的像素电路,其特征在于,所述方法包括:
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第一开关子电路、第二开关子电路、第三开关子电路、第一补偿子电路和第二补偿子电路,并关断发光控制子电路,以初始化所述第一储能子电路和所述第二储能子电路;
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第一开关子电路和第一补偿子电路,并关断第二开关子电路、第三开关子电路、发光控制子电路和第二补偿子电路,以将第一数据信号写入第一储能子电路;
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通第二开关子电路和第二补偿子电路,并关断第一开关子电路、第三开关子电路、发光控制子电路和第一补偿子电路,以将第二数据信号写入第二储能子电路;
利用第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号,导通发光控制子电路和第三开关子电路,并关断第一开关子电路、第一补偿子电路、第二开关子电路和第二补偿子电路,以通过第一储能子电路中的第一数据信号控制第一发光元件发光,并通过第二储能子电路中的第二数据信号控制第二发光元件发光。
9.一种显示装置,其特征在于,所述显示装置包括权利要求1-7任一所述的像素电路。
CN202110184463.8A 2021-02-08 2021-02-08 像素电路及其驱动方法、显示装置 Active CN112967684B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110184463.8A CN112967684B (zh) 2021-02-08 2021-02-08 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110184463.8A CN112967684B (zh) 2021-02-08 2021-02-08 像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN112967684A CN112967684A (zh) 2021-06-15
CN112967684B true CN112967684B (zh) 2023-04-21

Family

ID=76284847

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110184463.8A Active CN112967684B (zh) 2021-02-08 2021-02-08 像素电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN112967684B (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104050919B (zh) * 2014-06-18 2016-03-16 京东方科技集团股份有限公司 像素电路和显示装置
CN104078004B (zh) * 2014-06-18 2016-08-31 京东方科技集团股份有限公司 像素电路和显示装置
CN104091820B (zh) * 2014-07-10 2017-01-18 京东方科技集团股份有限公司 像素电路和显示装置
CN108230982A (zh) * 2018-01-19 2018-06-29 京东方科技集团股份有限公司 像素驱动电路及方法、显示面板
CN110176213B (zh) * 2018-06-08 2023-09-26 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板

Also Published As

Publication number Publication date
CN112967684A (zh) 2021-06-15

Similar Documents

Publication Publication Date Title
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
EP3596723B1 (en) Pixel circuit, display panel, and driving method
JP7025213B2 (ja) 電子回路及び駆動方法、表示パネル、並びに表示装置
US10818228B2 (en) Pixel circuit, method for driving pixel circuit and display panel
CN106991968B (zh) 像素补偿电路及补偿方法、显示装置
CN106486051B (zh) 像素结构
WO2020001027A1 (zh) 像素驱动电路及方法、显示装置
US11410600B2 (en) Pixel driving circuit and method, display apparatus
EP3163562B1 (en) Pixel circuit, display panel and display device
CN107331351B (zh) 一种像素补偿电路、其驱动方法、显示面板及显示装置
CN109801592B (zh) 像素电路及其驱动方法、显示基板
JP2020519925A (ja) 画素の駆動回路、画素の駆動方法及び表示装置
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN109712570B (zh) 一种像素驱动电路及其驱动方法、显示装置
US20180226015A1 (en) Pixel circuit, driving method thereof and display panel
CN110223639B (zh) 像素电路、像素驱动方法、显示基板和显示装置
CN112908258B (zh) 像素驱动电路、驱动方法、显示面板与显示装置
CN113421514B (zh) 像素电路及其驱动方法、显示面板及显示装置
CN109712568B (zh) 一种像素驱动电路及其驱动方法、显示面板、显示装置
CN113112964B (zh) 像素电路、像素驱动方法和显示装置
US11195454B2 (en) Pixel driving circuit, driving method thereof, display panel and display device
CN112116893A (zh) 一种像素驱动电路及其控制方法、显示面板
CN110189698B (zh) 像素电路及其驱动方法、显示装置
CN114898712B (zh) 像素电路、像素驱动方法及显示装置
CN114724511A (zh) 像素驱动电路、像素驱动方法及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant