KR20230007609A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20230007609A
KR20230007609A KR1020210088074A KR20210088074A KR20230007609A KR 20230007609 A KR20230007609 A KR 20230007609A KR 1020210088074 A KR1020210088074 A KR 1020210088074A KR 20210088074 A KR20210088074 A KR 20210088074A KR 20230007609 A KR20230007609 A KR 20230007609A
Authority
KR
South Korea
Prior art keywords
transistor
scan
electrode
initialization
electrode connected
Prior art date
Application number
KR1020210088074A
Other languages
English (en)
Inventor
최연우
이승규
손민성
정세민
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210088074A priority Critical patent/KR20230007609A/ko
Priority to CN202210728553.3A priority patent/CN115588410A/zh
Priority to US17/857,437 priority patent/US11769456B2/en
Publication of KR20230007609A publication Critical patent/KR20230007609A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치는 화소를 포함하는 표시 패널, 상기 화소를 구동하기 위한 복수의 스캔 신호들을 상기 복수의 스캔 라인들로 출력하는 스캔 구동 회로, 액티브 구간동안 데이터 신호를 상기 데이터 라인으로 출력하는 데이터 구동 회로 및 상기 스캔 구동 회로 및 상기 데이터 구동 회로를 제어하는 구동 컨트롤러를 포함하되, 상기 화소는, 발광 다이오드 및 초기화 전압 라인과 상기 발광 다이오드의 제1 전극 사이에 연결되고, 상기 복수의 스캔 라인들 중 제1 스캔 라인과 연결된 게이트 전극을 포함하는 초기화 트랜지스터를 포함하고, 블랭크 구간동안 상기 제1 스캔 라인으로 제공되는 제1 스캔 신호는 미리 설정된 초기화 시간동안 액티브 레벨이고, 상기 미리 설정된 초기화 시간은 상기 표시 패널의 휘도 특성에 대응하는 시간으로 설정된다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
표시 장치 중 유기 발광 표시 장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드(Organic Light Emitting Diode)를 이용하여 영상을 표시한다. 이러한, 유기 발광 표시 장치는 빠른 응답 속도를 가짐과 동시에 낮은 소비 전력으로 구동되는 장점이 있다.
유기 발광 표시 장치는 데이터 라인들 및 스캔 라인에 연결되는 화소들을 포함한다. 화소들은 일반적으로 유기 발광 다이오드와, 유기 발광 다이오드로 흐르는 전류량을 제어하기 위한 회로부를 포함한다. 유기 발광 다이오드는 회로부로부터 전달된 전류량에 대응하여 소정 휘도의 빛을 생성한다.
본 발명의 목적은 영상의 표시 품질이 향상된 표시 장치를 제공하는 것이다.
이와 같은 목적을 달성하기 위한 본 발명의 일 특징에 의하면, 표시 장치는 복수의 스캔 라인들 및 데이터 라인에 연결된 화소를 포함하는 표시 패널, 상기 화소를 구동하기 위한 복수의 스캔 신호들을 상기 복수의 스캔 라인들로 출력하는 스캔 구동 회로, 액티브 구간동안 데이터 신호를 상기 데이터 라인으로 출력하는 데이터 구동 회로 및 상기 스캔 구동 회로 및 상기 데이터 구동 회로를 제어하는 구동 컨트롤러를 포함한다. 상기 화소는 제1 전극 및 제2 전극을 포함하는 발광 다이오드 및 초기화 전압 라인과 상기 발광 다이오드의 상기 제1 전극 사이에 연결되고, 상기 복수의 스캔 라인들 중 제1 스캔 라인과 연결된 게이트 전극을 포함하는 초기화 트랜지스터를 포함하고, 블랭크 구간동안 상기 제1 스캔 라인으로 제공되는 제1 스캔 신호는 미리 설정된 초기화 시간동안 액티브 레벨이고, 상기 미리 설정된 초기화 시간은 상기 표시 패널의 휘도 특성에 대응하는 시간으로 설정된다.
일 실시예에 있어서, 상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 제1 시간을 가지며, 상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 상기 제1 시간과 다른 제2 시간을 가질 수 있다.
일 실시예에 있어서, 상기 초기화 전압 라인으로 제공되는 초기화 전압은 상기 표시 패널의 상기 휘도 특성에 대응하는 전압 레벨을 가질 수 있다.
일 실시예에 있어서, 상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 초기화 전압은 제1 전압 레벨을 가지며, 상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 초기화 전압은 상기 제1 전압 레벨과 다른 다른 제2 전압 레벨을 가질 수 있다.
일 실시예에 있어서, 상기 화소는 제1 전극, 상기 발광 다이오드의 사이 제2 전극과 전기적으로 연결되는 제2 전극 및 게이트 전극을 포함하는 제1 트랜지스터 및 바이어스 전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 상기 제1 스캔 라인과 연결된 게이트 전극을 포함하는 스위칭 트랜지스터를 더 포함할 수 있다.
일 실시예에 있어서, 상기 화소는 데이터 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 제2 스캔 라인과 연결된 게이트 전극을 포함하는 제2 트랜지스터, 상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 전극 및 제3 스캔 라인과 연결된 게이트 전극을 포함하는 제3 트랜지스터, 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제1 전극, 제2 초기화 전압 라인과 연결된 제2 전극 및 제4 스캔 라인과 연결된 게이트 전극을 포함하는 제4 트랜지스터, 전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제5 트랜지스터, 상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 발광 다이오드의 상기 제1 전극과 연결된 제2 전극 및 상기 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제6 트랜지스터 및 상기 전압 라인과 연결된 제1 단자 및 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 단자를 포함하는 커패시터를 더 포함할 수 있다.
일 실시예에 있어서, 상기 제1 내지 제6 트랜지스터들, 상기 초기화 트랜지스터 및 상기 스위칭 트랜지스터 중 적어도 하나는 N-타입 트랜지스터이고, 나머지는 P-타입 트랜지스터일 수 있다.
일 실시예에 있어서, 제1, 제2, 제4, 제5, 제6 트랜지스터들, 상기 초기화 트랜지스터 및 상기 스위칭 트랜지스터는 각각 P-타입 트랜지스터이고, 상기 제3 트랜지스터 및 상기 제4 트랜지스터는 N-타입 트랜지스터일 수 있다.
일 실시예에 있어서, 상기 블랭크 구간동안 상기 제2, 제3 및 제4 스캔 라인들로 제공되는 제2, 제3 및 제4 스캔 신호들 각각은 인액티브 레벨일 수 있다.
일 실시예에 있어서, 상기 제2 스캔 라인으로 제공되는 상기 제2 스캔 신호는 상기 액티브 구간에서 1 수평 주기동안 액티브 레벨이고, 상기 블랭크 구간에서 상기 제1 스캔 라인으로 제공되는 상기 제1 스캔 신호의 상기 초기화 시간은 상기 1 수평 주기보다 길 수 있다.
일 실시예에 있어서, 상기 제2 스캔 신호의 구동 주파수가 제1 주파수일 때 한 프레임은 상기 액티브 구간을 포함하고, 상기 제2 스캔 신호의 구동 주파수가 상기 제1 주파수보다 낮은 제2 주파수일 때 한 프레임은 상기 액티브 구간 및 상기 블랭크 구간을 포함할 수 있다.
본 발명의 일 특징에 따른 표시 장치는 복수의 스캔 라인들 및 데이터 라인에 연결된 화소를 포함하는 표시 패널, 상기 화소를 구동하기 위한 복수의 스캔 신호들을 상기 복수의 스캔 라인들로 출력하는 스캔 구동 회로, 데이터 신호를 상기 데이터 라인으로 출력하는 데이터 구동 회로 및 상기 스캔 구동 회로 및 상기 데이터 구동 회로를 제어하는 구동 컨트롤러를 포함한다. 상기 화소는 제1 전극 및 제2 전극을 포함하는 발광 다이오드, 초기화 전압 라인과 상기 발광 다이오드의 상기 제1 전극 사이에 연결되고, 상기 복수의 스캔 라인들 중 제1 스캔 라인과 연결된 게이트 전극을 포함하는 초기화 트랜지스터, 제1 전극, 상기 발광 다이오드의 상기 제1 전극과 전기적으로 연결되는 제2 전극 및 게이트 전극을 포함하는 제1 트랜지스터 및 상기 데이터 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 제2 스캔 라인과 연결된 게이트 전극을 포함하는 제2 트랜지스터를 포함하고, 한 프레임은 액티브 구간 및 블랭크 구간을 포함하며, 상기 블랭크 구간동안 상기 제1 스캔 라인으로 제공되는 제1 스캔 신호는 미리 설정된 초기화 시간동안 액티브 레벨이고, 상기 미리 설정된 초기화 시간은 상기 표시 패널의 휘도 특성에 대응하는 시간으로 설정될 수 있다.
일 실시예에 있어서, 상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 제1 시간을 가지며, 상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 상기 제1 시간과 다른 제2 시간을 가질 수 있다.
일 실시예에 있어서, 상기 초기화 전압 라인으로 제공되는 초기화 전압은 상기 표시 패널의 상기 휘도 특성에 대응하는 전압 레벨을 가질 수 있다.
일 실시예에 있어서, 상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 초기화 전압은 제1 전압 레벨을 가지며, 상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 초기화 전압은 상기 제1 전압 레벨과 다른 다른 제2 전압 레벨을 가질 수 있다.
일 실시예에 있어서, 상기 화소는 바이어스 전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 상기 제1 스캔 라인과 연결된 게이트 전극을 포함하는 스위칭 트랜지스터를 더 포함할 수 있다.
일 실시예에 있어서, 상기 화소는 상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 전극 및 제3 스캔 라인과 연결된 게이트 전극을 포함하는 제3 트랜지스터, 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제1 전극, 제2 초기화 전압 라인과 연결된 제2 전극 및 제4 스캔 라인과 연결된 게이트 전극을 포함하는 제4 트랜지스터, 전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제5 트랜지스터, 상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 발광 다이오드의 상기 제1 전극과 연결된 제2 전극 및 상기 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제6 트랜지스터 및 상기 전압 라인과 연결된 제1 단자 및 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 단자를 포함하는 커패시터를 더 포함할 수 있다.
일 실시예에 있어서, 상기 제1 내지 제6 트랜지스터들, 상기 초기화 트랜지스터 및 상기 스위칭 트랜지스터 중 적어도 하나는 N-타입 트랜지스터이고, 나머지는 P-타입 트랜지스터일 수 있다.
일 실시예에 있어서, 상기 블랭크 구간동안 상기 제2, 제3 및 제4 스캔 라인들로 제공되는 제2, 제3 및 제4 스캔 신호들 각각은 인액티브 레벨일 수 있다.
일 실시예에 있어서, 상기 제2 스캔 라인으로 제공되는 상기 제2 스캔 신호는 상기 액티브 구간에서 1 수평 주기동안 액티브 레벨이고, 상기 블랭크 구간에서 상기 제1 스캔 라인으로 제공되는 상기 제1 스캔 신호의 상기 초기화 시간은 상기 1 수평 주기보다 길 수 있다.
이와 같은 구성을 갖는 표시 장치는 낮은 구동 주파수에서 주기적으로 발광 다이오드의 애노드의 전압을 초기화한다. 따라서 낮은 구동 주파수 및 높은 구동 주파수에서 표시 영상의 휘도 차가 사용자에 인지되는 것을 방지할 수 있다.
특히, 낮은 구동 주파수에서 발광 다이오드의 애노드의 전압을 초기화하는 시간을 표시 패널의 특성에 맞춰 최적화함으로써 표시 영상의 품질이 향상될 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 2는 본 발명의 일 실시예에 따른 화소의 등가 회로도이다.
도 3a, 도 3b 및 도 3c는 표시 장치의 동작을 설명하기 위한 타이밍도이다.
도 4a 및 도 4b는 도 2에 도시된 화소의 동작을 설명하기 위한 타이밍도이다.
도 5a 및 도 5b는 동일한 영상이 표시될 때, 구동 주파수에 따른 표시 장치의 휘도 변화를 예시적으로 보여주는 도면들이다.
도 6은 블랭크 구간에서 스캔 신호가 액티브 레벨로 유지되는 초기화 시간에 따른 표시 장치의 휘도 비율을 예시적으로 보여주는 도면이다.
도 7은 블랭크 구간에서 스캔 신호가 액티브 레벨로 유지되는 초기화 시간에 따른 표시 장치의 색도 편차를 예시적으로 보여주는 도면이다.
도 8a, 도 8b, 도 9a 및 도 9c는 스캔 신호의 초기화 시간을 설정하는 방법을 설명하기 위한 도면들이다.
도 10a 및 도 10b는 도 2에 도시된 화소의 동작을 설명하기 위한 타이밍도이다.
도 11은 휘도 특성이 100인 표시 장치 및 휘도 특성이 4인 표시 장치에서 게이트 신호의 초기화 시간에 따른 휘도 비율을 예시적으로 보여준다.
도 12는 휘도 특성이 100인 표시 장치 및 휘도 특성이 4인 표시 장치에서 게이트 신호의 초기화 시간에 따른 플리커를 예시적으로 보여준다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. "및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 갖는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 여기서 명시적으로 정의되지 않는 한 너무 이상적이거나 지나치게 형식적인 의미로 해석되어서는 안된다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 본 발명의 실시예에 따른 표시 장치(DD)는 태블릿 PC, 스마트폰, PDA(Personal Digital Assistant), PMP(Portable Multimedia Player), 게임기, 손목 시계형 전자 기기 등의 휴대용 단말기 일 수 있다. 그러나, 본 발명은 이에 한정되는 것은 아니다. 본 발명은 텔레비전 또는 외부 광고판과 같은 대형 전자 장비를 비롯하여, 퍼스널 컴퓨터, 노트북 컴퓨터, 키오스크, 자동차 네비게이션 유닛, 카메라와 같은 중소형 전자 장비 등에 사용될 수 있다. 이것들은 단지 실시예로 제시된 것들이며, 본 발명의 개념에서 벗어나지 않은 이상 다른 전자 기기에도 채용될 수 있음은 물론이다.
표시 장치(DD)는 표시 패널(DP), 구동 컨트롤러(100), 데이터 구동 회로(200) 및 전압 발생기(300)를 포함한다.
구동 컨트롤러(100)는 영상 신호(RGB) 및 제어 신호(CTRL)를 수신한다. 구동 컨트롤러(100)는 데이터 구동 회로(200)와의 인터페이스 사양에 맞도록 영상 신호(RGB)의 데이터 포맷을 변환한 영상 데이터 신호(DATA)를 생성한다. 구동 컨트롤러(100)는 스캔 제어 신호(SCS), 데이터 제어 신호(DCS) 및 발광 구동 신호(ECS)를 출력한다.
데이터 구동 회로(200)는 구동 컨트롤러(100)로부터 데이터 제어 신호(DCS) 및 영상 데이터 신호(DATA)를 수신한다. 데이터 구동 회로(200)는 영상 데이터 신호(DATA)를 데이터 신호들로 변환하고, 데이터 신호들을 후술하는 복수 개의 데이터 라인들(DL1-DLm)에 출력한다. 데이터 신호들은 영상 데이터 신호(DATA)의 계조 값에 대응하는 아날로그 전압들이다.
전압 발생기(300)는 표시 패널(DP)의 동작에 필요한 전압들을 발생한다. 이 실시예에서, 전압 발생기(300)는 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS), 제1 초기화 전압(VINT1), 제2 초기화 전압(VINT2) 및 바이어스 전압(VOBS)을 발생한다.
표시 패널(DP)은 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn, GBL1-GBLn), 발광 제어 라인들(EML1-EMLn), 데이터 라인들(DL1-DLm) 및 화소들(PX)을 포함한다. 표시 패널(DP)은 스캔 구동 회로(SD) 및 발광 구동 회로(EDC)를 더 포함할 수 있다.
표시 패널(DP)은 표시 영역(DA)과 표시 영역(DA)을 둘러싼 비표시 영역(NDA)으로 구분될 수 있다. 화소들(PX)은 표시 영역(DA)에 배치될 수 있다. 스캔 구동 회로(SD) 및 발광 구동 회로(EDC)는 비표시 영역(NDA)에 배치될 수 있다.
일 실시예에서, 스캔 구동 회로(SD)는 표시 패널(DP)의 제1 측에 배열된다. 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn, GBL1-GBLn)은 스캔 구동 회로(SD)로부터 제1 방향(DR1)으로 연장된다.
발광 구동 회로(EDC)는 표시 패널(DP)의 제2 측에 배열된다. 발광 제어 라인들(EML1-EMLn)은 발광 구동 회로(EDC)로부터 제1 방향(DR1)의 반대 방향으로 연장된다. 발광 구동 회로(EDC)는 구동 컨트롤러(100)로부터의 발광 구동 신호(ECS)를 수신하고, 발광 제어 라인들(EML1-EMLn)로 발광 제어 신호들을 출력한다.
스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn, GBL1-GBLn) 및 발광 제어 라인들(EML1-EMLn)은 제2 방향(DR2)으로 서로 이격되어 배열된다. 데이터 라인들(DL1-DLm)은 데이터 구동 회로(200)로부터 제2 방향(DR2)의 반대 방향으로 연장되며, 제1 방향(DR1)으로 서로 이격되어 배열된다.
도 4에 도시된 예에서, 스캔 구동 회로(SD) 및 발광 구동 회로(EDC)는 화소들(PX)을 사이에 두고 마주보고 배열되나, 본 발명은 이에 한정되지 않는다. 예를 들어, 스캔 구동 회로(SD) 및 발광 구동 회로(EDC)는 표시 패널(DP)의 제1 측 및 제2 측 중 어느 하나에 서로 인접하게 배치될 수 있다. 일 실시예에서, 스캔 구동 회로(SD) 및 발광 구동 회로(EDC)는 하나의 회로로 구성될 수 있다.
복수의 화소들(PX)은 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn, GBL1-GBLn), 발광 제어 라인들(EML1-EMLn), 그리고 데이터 라인들(DL1-DLm)에 각각 전기적으로 연결된다. 복수의 화소들(PX) 각각은 4개의 스캔 라인들 및 1개의 발광 제어 라인에 전기적으로 연결될 수 있다. 예를 들어, 도 4에 도시된 바와 같이, 1 번째 행의 화소들은 스캔 라인들(GIL1, GCL1, GWL1, GBL1) 및 발광 제어 라인(EML1)에 연결될 수 있다. 또한 j 번째 행의 화소들은 스캔 라인들(GILj, GCLj, GWLj, GBLj) 및 발광 제어 라인(EMLj)에 연결될 수 있다.
복수의 화소들(PX) 각각은 발광 다이오드(ED, 도 2 참조) 및 발광 다이오드(ED)의 발광을 제어하는 화소 회로부를 포함한다. 화소 회로부는 1개 이상의 트랜지스터 및 1개 이상의 커패시터를 포함할 수 있다. 스캔 구동 회로(SD) 및 발광 구동 회로(EDC)는 화소 회로부(PXC)와 동일한 공정을 통해 형성된 트랜지스터들을 포함할 수 있다.
복수의 화소들(PX) 각각은 전압 발생기(300)로부터의 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS), 제1 초기화 전압(VINT1) 및 제2 초기화 전압(VINT2)을 수신한다.
스캔 구동 회로(SD)는 구동 컨트롤러(100)로부터 스캔 제어 신호(SCS)를 수신한다. 스캔 구동 회로(SD)는 스캔 제어 신호(SCS)에 응답해서 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn, GBL1-GBLn)로 스캔 신호들을 출력할 수 있다. 스캔 구동 회로(SD)의 회로 구성 및 동작은 추후 상세히 설명된다.
본 발명의 일 실시예에 따른 구동 컨트롤러(100)는 구동 주파수를 결정하고, 결정된 구동 주파수에 따라 데이터 구동 회로(200), 스캔 구동 회로(SD) 및 발광 구동 회로(EDC)를 제어할 수 있다. 일 실시예에 따른 구동 컨트롤러(100)는 구동 주파수를 240Hz, 120Hz, 60Hz, 10Hz 등과 같이 다양하게 변경할 수 있다.
도 2는 본 발명의 일 실시예에 따른 화소의 등가 회로도이다.
도 2에는 도 1에 도시된 데이터 라인들(DL1-DLm) 중 i번째 데이터 라인(DLi), 스캔 라인들(GIL1-GILn, GCL1-GCLn, GWL1-GWLn) 중 j번째 스캔 라인들(GILj, GCLj, GWLj, GBLj) 그리고 발광 제어 라인들(EML1-EMLn) 중 j번째 발광 제어 라인(EMLj)에 접속된 화소(PXij)의 등가 회로도를 예시적으로 도시하였다.
도 1에 도시된 복수의 화소들(PX) 각각은 도 2에 도시된 화소(PXij)의 등가 회로도와 동일한 회로 구성을 가질 수 있다.
일 실시예에 따른 표시 장치(DD)의 화소(PXij)는 제1 내지 제8 트랜지스터들(T1, T2, T3, T4, T5, T6, T7, T8), 커패시터(Cst), 그리고 적어도 하나의 발광 다이오드(light emitting diode)(ED)를 포함한다. 이 실시예에서는 하나의 화소(PXij)가 하나의 발광 다이오드(ED)를 포함하는 예를 설명하나, 본 발명은 이에 한정되지 않는다.
일 실시예에서, 제1 내지 제8 트랜지스터들(T1-T8) 중 제3 및 제4 트랜지스터들(T3, T4)은 산화물 반도체를 반도체층으로 하는 N-타입 트랜지스터이고, 제1, 제2, 제5, 제6, 제7, 제8 트랜지스터들(T1, T2, T5, T6, T7, T8) 각각은 LTPS(low-temperature polycrystalline silicon) 반도체층을 갖는 P-타입 트랜지스터이다. 그러나 본 발명은 이에 한정되는 것은 아니고, 제1 내지 제7 트랜지스터들(T1-T7) 전체가 P-타입 트랜지스터 또는 N-타입 트랜지스터일 수 있다. 다른 실시예에서, 제1 내지 제8 트랜지스터들(T1-T8) 중 적어도 하나는 N-타입 트랜지스터이고, 나머지는 P-타입 트랜지스터일 수 있다. 또한 본 발명에 따른 화소의 회로 구성은 도 2에 제한되지 않는다. 도 2에 도시된 화소(PXij)는 하나의 예시에 불과하고 화소(PXij)의 회로 구성은 변형되어 실시될 수 있다.
도 2를 참조하면, 스캔 라인들(GILj, GCLj, GWLj, GBLj)은 스캔 신호들(GIj, GCj, GWj, GBj)을 각각 전달하고, 발광 제어 라인(EMLj)은 발광 신호(EMj)를 전달할 수 있다. 데이터 라인(DLi)은 데이터 신호(Di)를 전달한다. 데이터 신호(Di)는 표시 장치(DD, 도 1 참조)에 입력되는 영상 신호(RGB)에 대응하는 전압 레벨을 가질 수 있다. 제1 내지 제4 전압 라인들(VL1, VL2, VL3, VL4)은 제1 구동 전압(ELVDD), 제2 구동 전압(ELVSS), 제1 초기화 전압(VINT1) 및 제2 초기화 전압(VINT2)을 전달할 수 있다.
제1 트랜지스터(T1)는 제5 트랜지스터(T5)를 경유하여 제1 전압 라인(VL1)과 연결된 제1 전극, 제6 트랜지스터(T6)를 경유하여 발광 다이오드(ED)의 애노드(anode)와 전기적으로 연결된 제2 전극, 커패시터(Cst)의 일단과 연결된 게이트 전극을 포함한다. 제1 트랜지스터(T1)는 제2 트랜지스터(T2)의 스위칭 동작에 따라 데이터 라인(DLi)이 전달하는 데이터 신호(Di)를 전달받아 발광 다이오드(ED)에 구동 전류(Ied)를 공급할 수 있다.
제2 트랜지스터(T2)는 데이터 라인(DLi)과 연결된 제1 전극, 제1 트랜지스터(T1)의 제1 전극과 연결된 제2 전극 및 스캔 라인(GWLj)과 연결된 게이트 전극을 포함한다. 제2 트랜지스터(T2)는 스캔 라인(GWLj)을 통해 전달받은 스캔 신호(GWj)에 따라 턴 온되어 데이터 라인(DLi)으로부터 전달된 데이터 신호(Di)를 제1 트랜지스터(T1)의 제1 전극으로 전달할 수 있다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 게이트 전극과 연결된 제1 전극, 제1 트랜지스터(T1)의 제2 전극과 연결된 제2 전극, 스캔 라인(GCLj)과 연결된 게이트 전극을 포함한다. 제3 트랜지스터(T3)는 스캔 라인(GCLj)을 통해 전달받은 스캔 신호(GCj)에 따라 턴 온되어 제1 트랜지스터(T1)의 게이트 전극과 제2 전극을 서로 연결하여 제1 트랜지스터(T1)를 다이오드 연결시킬 수 있다.
제4 트랜지스터(T4)는 제1 트랜지스터(T1)의 게이트 전극과 연결된 제1 전극, 제1 초기화 전압(VINT1)이 전달되는 제3 전압 라인(VL3)과 연결된 제2 전극 및 스캔 라인(GILj)과 연결된 게이트 전극을 포함한다. 제4 트랜지스터(T4)는 스캔 라인(GILj)을 통해 전달받은 스캔 신호(GIj)에 따라 턴 온되어 제1 초기화 전압(VINT1)을 제1 트랜지스터(T1)의 게이트 전극에 전달하여 제1 트랜지스터(T1)의 게이트 전극의 전압을 초기화시키는 초기화 동작을 수행할 수 있다.
제5 트랜지스터(T5)는 제1 전압 라인(VL1)과 연결된 제1 전극, 제1 트랜지스터(T1)의 제1 전극과 연결된 제2 전극 및 발광 제어 라인(EMLj)에 연결된 게이트 전극을 포함한다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)의 제2 전극과 연결된 제1 전극, 발광 다이오드(ED)의 애노드에 연결된 제2 전극 및 발광 제어 라인(EMLj)에 연결된 게이트 전극을 포함한다.
제5 트랜지스터(T5) 및 제6 트랜지스터(T6)는 발광 제어 라인(EMLj)을 통해 전달받은 발광 신호(EMj)에 따라 동시에 턴 온된다. 따라서, 제5 트랜지스터(T5), 제1 트랜지스터(T1) 및 제6 트랜지스터(T6)를 통해 제1 전압 라인(VL1)과 발광 다이오드(ED) 사이에 전류 경로가 형성될 수 있다.
제7 트랜지스터(T7)는 발광 다이오드(ED)의 애노드와 연결된 제1 전극, 제4 전압 라인(VL4)과 연결된 제2 전극 및 스캔 라인(GBLj)과 연결된 게이트 전극을 포함한다. 제7 트랜지스터(T7)는 스캔 라인(GBLj)을 통해 전달받은 스캔 신호(GBj)에 따라 턴 온되어 발광 다이오드(ED)의 애노드의 전류(Ibp)를 제4 전압 라인(VL4)으로 바이패스한다. 제7 트랜지스터(T7)는 스캔 신호(GBj)에 응답해서 발광 다이오드(ED)의 애노드를 초기화하는 초기화 트랜지스터일 수 있다. 제4 전압 라인(VL4)으로 제공되는 제2 초기화 전압(VINT2)은 발광 다이오드(ED)의 애노드를 초기화하는데 적합한 전압 레벨로 설정될 수 있다.
제8 트랜지스터(T8)는 제5 전압 라인(VL5)과 연결된 제1 전극, 제1 트랜지스터(T1)의 제1 전극과 연결된 제2 전극 및 게이트 라인(GBLj)과 연결된 게이트 전극을 포함한다. 제8 트랜지스터(T8)는 게이트 라인(GBLj)을 통해 수신되는 게이트 신호(GBj)에 응답해서 제1 트랜지스터(T1)의 제1 전극으로 바이어스 전압(VOBS)을 전달할 수 있다. 바이어스 전압(VOBS)은 제1 트랜지스터(T1)의 히스테리시스 특성을 보상하는데 적합한 전압 레벨(예를 들면, 4~5V)로 설정될 수 있다.
커패시터(Cst)의 제1 단자는 제1 전압 라인(VL1)과 연결되고, 제2 단자는 제1 트랜지스터(T1)의 게이트 전극과 연결된다. 발광 다이오드(ED)의 캐소드(cathode)는 제2 구동 전압(ELVSS)을 전달하는 제2 전압 라인(VL2)과 연결될 수 있다.
도 3a, 도 3b 및 도 3c는 표시 장치의 동작을 설명하기 위한 타이밍도이다.
도 1, 도 2, 도 3a, 도 3b 및 도 3c를 참조하면, 설명의 편의를 위해 표시 장치(DD)는 제1 주파수(예를 들면, 240Hz), 제2 주파수(예를 들면, 120Hz) 및 제3 주파수(예를 들면, 60Hz)로 동작하는 것을 일 예로 설명하나, 본 발명은 이에 한정되지 않는다. 표시 장치(DD)의 구동 주파수는 다양하게 변경될 수 있다. 일 실시예에서, 영상 신호(RGB)의 타입에 따라 표시 장치(DD)의 구동 주파수는 제1 주파수, 제2 주파수 및 제3 주파수 중 어느 하나로 선택될 수 있다. 또한 표시 장치(DD)는 동작 중 구동 주파수를 특정 주파수로 고정하지 않고, 제1 내지 제3 주파수 중 어느 하나로 수시로 변경할 수 있다.
구동 컨트롤러(100)는 스캔 제어 신호(SCS)를 스캔 구동 회로(SD)로 제공한다. 스캔 제어 신호(SCS)는 표시 장치(DD)의 구동 주파수에 대한 정보를 포함할 수 있다. 스캔 구동 회로(SD)는 스캔 제어 신호(SCS)에 응답해서 구동 주파수에 대응하는 스캔 신호들(GI1-GIn, GC1-GCn, GW1-GWn, GB1-GBn)을 출력할 수 있다.
도 3a는 표시 장치(DD)의 구동 주파수가 제1 주파수(예를 들면, 240Hz)일 때 스캔 신호들의 타이밍도이다.
도 1 및 도 3a를 참조하면, 구동 주파수가 제1 주파수(예를 들면, 240Hz)일 때 스캔 구동 회로(SD)는 프레임들(F11, F12, F13, F14) 각각에서 스캔 신호들(GI1-GIn)을 순차적으로 액티브 레벨(예를 들면, 하이 레벨)로 활성화하고, 스캔 신호들(GW1-GWn)을 순차적으로 액티브 레벨(예를 들면, 로우 레벨)로 활성화한다. 도 2에 도시된 예에서, 제4 트랜지스터(T4)가 N-타입 트랜지스터이므로, 스캔 신호들(GI1-GIn)은 하이 레벨이 액티브 레벨이다. 또한 제2 트랜지스터(T2)가 P-타입 트랜지스터이므로, 스캔 신호들(GW1-GWn)은 로우 레벨이 액티브 레벨이다.
도 3a에는 스캔 신호들(GI1-GIn) 및 스캔 신호들(GW1-GWn)만 도시되었으나, 스캔 신호들(GC1-GCn, GB1-GBn) 및 발광 제어 신호들(EM1-EMn)도 프레임들(F11, F12, F13, F14) 각각에서 순차적으로 활성화될 수 있다.
도 3b는 표시 장치(DD)의 구동 주파수가 제2 주파수(예를 들면, 120Hz)일 때 스캔 신호들의 타이밍도이다.
도 1 및 도 3b를 참조하면, 구동 주파수가 제2 주파수(예를 들면, 120Hz)일 때 프레임들(F21, F22) 각각의 지속 시간은 도 3a에 도시된 프레임들(F11, F12, F13, F14) 각각의 지속 시간의 2배일 수 있다. 프레임들(F21, F22) 각각은 1개의 액티브 구간(AP)과 1개의 블랭크 구간(BP)을 포함할 수 있다. 스캔 구동 회로(SD)는 액티브 구간(AP)동안 스캔 신호들(GI1-GIn), 스캔 신호들(GC1-GCn), 스캔 신호들(GW1-GWn), 스캔 신호들(GB1-GBn) 및 발광 제어 신호들(EM1-EMn)을 미리 설정된 순서대로 순차적으로 액티브 레벨로 활성화한다.
도 3b에는 스캔 신호들(GI1-GIn) 및 스캔 신호들(GW1-GWn)만 도시되었으나, 스캔 신호들(GC1-GCn), 스캔 신호들(GB1-GBn) 및 발광 제어 신호들(EM1-EMn)도 액티브 구간(AP)동안 순차적으로 액티브 레벨로 활성화될 수 있다.
스캔 구동 회로(SD)는 블랭크 구간(BP)동안 스캔 신호들(GI1-GIn) 및 스캔 신호들(GW1-GWn)을 인액티브 레벨로 유지한다. 블랭크 구간(BP)은 셀프 스캔 구간으로 불릴 수 있다.
도 3b에 도시되지 않았으나, 스캔 구동 회로(SD)는 블랭크 구간(BP)동안 스캔 신호들(GC1-GCn)을 인액티브 레벨(예를 들면, 로우 레벨)로 유지하고, 스캔 신호들(GB1-GBn) 및 발광 제어 신호들(EM1-EMn)을 미리 설정된 순서대로 액티브 레벨(예를 들면, 로우 레벨)로 활성화할 수 있다.
앞서 설명한 도 3a에 도시된 예에서, 프레임들(F11, F12, F13, F14) 각각은 도 3b에 도시된 액티브 구간(AP)에 대응할 수 있다.
도 3c는 표시 장치(DD)의 구동 주파수가 제3 주파수(예를 들면, 60Hz)일 때 시작 신호(STV) 및 스캔 신호들의 타이밍도이다.
도 1 및 도 3c를 참조하면, 구동 주파수가 제3 주파수(예를 들면, 60Hz)일 때 프레임(F31)의 지속 시간은 도 3b에 도시된 프레임들(F21, F22) 각각의 지속 시간의 2배일 수 있다. 프레임(F31)의 지속 시간은 도 3a에 도시된 프레임들(F11, F12, F13, F14) 각각의 지속 시간의 4배일 수 있다.
프레임(F31)은 1개의 액티브 구간(AP)과 3개의 블랭크 구간(BP)을 포함할 수 있다. 스캔 구동 회로(SD)는 액티브 구간(AP)동안 스캔 신호들(GI1-GIn), 스캔 신호들(GC1-GCn), 스캔 신호들(GS1-GSn), 스캔 신호들(EB1-EBn) 및 발광 제어 신호들(EM1-EMn)을 미리 설정된 순서대로 순차적으로 활성화한다.
도 3c에는 스캔 신호들(GI1-GIn) 및 스캔 신호들(GW1-GWn)만 도시되었으나, 스캔 신호들(GC1-GCn), 스캔 신호들(GB1-GBn) 및 발광 제어 신호들(EM1-EMn)도 액티브 구간(AP)동안 순차적으로 활성화될 수 있다.
스캔 구동 회로(SD)는 3개의 블랭크 구간(BP)들 각각에서 스캔 신호들(GI1-GIn) 및 스캔 신호들(GW1-GWn)을 인액티브 레벨로 유지한다.
도 3c에 도시되지 않았으나, 스캔 구동 회로(SD)는 블랭크 구간(BP)동안 스캔 신호들(GC1-GCn)을 인액티브 레벨(예를 들면, 로우 레벨)로 유지하고, 스캔 신호들(GB1-GBn) 및 발광 제어 신호들(EM1-EMn)을 미리 설정된 순서대로 액티브 레벨(예를 들면, 로우 레벨)로 활성화할 수 있다.
도 4a 및 도 4b는 도 2에 도시된 화소의 동작을 설명하기 위한 타이밍도이다.
도 4a 및 도 4b는 액티브 구간(AP) 및 블랭크 구간(BP) 각각에서 도 2에 도시된 화소(PXij)로 제공되는 스캔 신호들(GIj, GCj, GWj, GBj) 및 발광 제어 신호(EMj)를 예시적으로 보여준다.
도 2 및 도 4a를 참조하면, 액티브 구간(AP)에서 스캔 라인(GCLj)을 통해 하이 레벨의 스캔 신호(GCj)가 공급되면 제3 트랜지스터(T3)가 턴 온된다. 제1 트랜지스터(T1)는 턴 온된 제3 트랜지스터(T3)에 의해 다이오드 연결되고, 순방향으로 바이어스된다.
스캔 라인(GBLj)을 통해 로우 레벨의 스캔 신호(GBj)가 입력되면, 제7 트랜지스터(T7)가 턴 온된다. 제7 트랜지스터(T7)에 의해 발광 다이오드(ED)의 애노드는 제4 전압 라인(VL4)과 전기적으로 연결된다. 제7 트랜지스터(T7)에 의해 구동 전류(Id)의 일부는 바이패스 전류(Ibp)로서 제7 트랜지스터(T7)를 통해 빠져나갈 수 있다.
다음 스캔 라인(GILj)을 통해 하이 레벨의 스캔 신호(GIj)가 제공된다. 하이 레벨의 스캔 신호(GIj)에 응답해서 제4 트랜지스터(T4)가 턴 온되면, 제4 트랜지스터(T4)를 통해 제1 초기화 전압(VINT1)이 제1 트랜지스터(T1)의 게이트 전극에 전달되어서 제1 트랜지스터(T1)가 초기화된다.
스캔 라인(GCLj)을 통해 다시 하이 레벨의 스캔 신호(GCj)가 공급되면 제3 트랜지스터(T3)가 턴 온된다. 제1 트랜지스터(T1)는 턴 온된 제3 트랜지스터(T3)에 의해 다이오드 연결되고, 순방향으로 바이어스된다. 이때 로우 레벨의 스캔 신호(GIj)에 의해 제2 트랜지스터(T2)가 턴 온된다. 그러면, 데이터 라인(DLi)으로부터 공급된 데이터 신호(Di)에서 제1 트랜지스터(T1)의 문턱 전압만큼 감소한 보상 전압이 제1 트랜지스터(T1)의 게이트 전극에 인가된다. 즉, 제1 트랜지스터(T1)의 게이트 전극에 인가된 게이트 전압은 보상 전압이 될 수 있다.
커패시터(Cst)의 양단에는 제1 구동 전압(ELVDD)과 보상 전압이 인가되고, 커패시터(Cst)에는 양단 전압 차에 대응하는 전하가 저장될 수 있다.
한편, 스캔 라인(GBLj)을 통해 두 번째 로우 레벨의 스캔 신호(GBj)가 전달되면, 제7 트랜지스터(T7)가 턴 온된다. 제7 트랜지스터(T7)가 턴 온됨에 따라 발광 다이오드(ED)의 애노드의 전압 레벨은 제2 초기화 전압(VINT2)으로 초기화될 수 있다.
블랙 영상을 표시하는 제1 트랜지스터(T1)의 최소 전류가 구동 전류로 흐를 경우에도 발광 다이오드(ED)가 발광하게 된다면 제대로 블랙 영상이 표시되지 않는다. 따라서, 본 발명의 일 실시예에 따른 화소(PXij) 내 제7 트랜지스터(T7)는 제1 트랜지스터(T1)의 최소 전류의 일부를 바이패스 전류(Ibp)로서 발광 다이오드 쪽의 전류 경로 외의 다른 전류 경로로 분산시킬 수 있다. 여기서 제1 트랜지스터(T1)의 최소 전류란 제1 트랜지스터(T1)의 게이트-소스 전압이 문턱 전압보다 작아서 제1 트랜지스터(T1)가 오프되는 조건에서의 전류를 의미한다. 이렇게 제1 트랜지스터(T1)를 오프시키는 조건에서의 최소 구동 전류(예를 들어 10pA 이하의 전류)가 발광 다이오드(ED)에 전달되어 블랙 휘도의 영상으로 표현된다. 블랙 영상을 표시하는 최소 구동 전류가 흐르는 경우 바이패스 전류(Ibp)의 우회 전달의 영향이 큰 반면, 일반 영상 또는 화이트 영상과 같은 영상을 표시하는 큰 구동 전류가 흐를 경우에는 바이패스 전류(Ibp)의 영향이 거의 없다고 할 수 있다. 따라서, 블랙 영상을 표시하는 구동 전류가 흐를 경우에 구동 전류(Id)로부터 제7 트랜지스터(T7)를 통해 빠져나온 바이패스 전류(Ibp)의 전류량만큼 감소된 발광 다이오드(ED)의 발광 전류(Ied)는 블랙 영상을 확실하게 표현할 수 있는 수준으로 최소의 전류량을 가지게 된다. 따라서, 제7 트랜지스터(T7)를 이용하여 정확한 블랙 휘도 영상을 구현하여 콘트라스트비를 향상시킬 수 있다. 이 실시예에서, 바이패스 신호는 로우 레벨의 스캔 신호(GBj)이나, 반드시 이에 한정되는 것은 아니다.
다음, 발광 제어 라인(EMLj)으로부터 공급되는 발광 신호(EMj)가 하이 레벨에서 로우 레벨로 변경된다. 로우 레벨의 발광 신호(EMj)에 의해 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 턴 온 된다. 그러면, 제1 트랜지스터(T1)의 게이트 전극의 게이트 전압과 제1 구동 전압(ELVDD) 간의 전압 차에 따르는 구동 전류(Id)가 발생하고, 제6 트랜지스터(T6)를 통해 구동 전류(Id)가 발광 다이오드(ED)에 공급되어 발광 다이오드(ED)에 전류(Ied)가 흐른다.
블랭크 구간(BP)동안 스캔 신호들(GIj, GCj, GWj)은 각각 인액티브 레벨로 유지될 수 있다. 예를 들어, 블랭크 구간동안 스캔 신호들(GIj, GCj)은 각각 로우 레벨이고, 스캔 신호(GWj)는 하이 레벨일 수 있다.
블랭크 구간(BP)에서 스캔 신호(GBj)는 미리 설정된 초기화 시간(It)동안 액티브 레벨(예를 들면, 로우 레벨)이다. 스캔 신호(GBj)가 액티브 레벨인 동안 제7 트랜지스터(T7) 및 제8 트랜지스터(T8)는 각각 턴 온된다. 제7 트랜지스터(T7)가 턴 온됨에 따라 발광 다이오드(ED)의 애노드는 제2 초기화 전압(VINT2)으로 초기화될 수 있다. 제8 트랜지스터(T8)가 턴 온됨에 따라 제1 트랜지스터(T1)의 제1 전극은 바이어스 전압(VOBS)으로 초기화될 수 있다.
액티브 구간(AP)에서 스캔 신호(GWj)가 액티브 레벨(예를 들면, 로우 레벨)로 유지되는 시간을 1 수평 주기(1H)라 할 때, 블랭크 구간(BP)에서 스캔 신호(GBj)가 로우 레벨로 유지되는 초기화 시간(It)은 수~수십 수평 주기일 수 있다.
도 4b를 참조하면, 블랭크 구간(BP)에서 스캔 신호(GBj)는 인액티브 레벨로 유지될 수 있다. 즉, 블랭크 구간(BP)동안 스캔 신호들(GIj, GCj, GWj, GBj)은 모두 인액티브 레벨로 유지될 수 있다.
도 5a 및 도 5b는 동일한 영상이 표시될 때, 구동 주파수에 따른 표시 장치의 휘도 변화를 예시적으로 보여주는 도면들이다.
도 5a는 도 4a에 도시된 것과 같이, 블랭크 구간(BP)에서 스캔 신호(GBj)가 초기화 시간(It)동안 액티브 레벨일 때 표시 장치의 휘도 변화를 예시적으로 보여주는 도면이다.
도 5b는 도 4b에 도시된 것과 같이, 블랭크 구간(BP)에서 스캔 신호(GBj)가 초기화 시간(It)동안 액티브 레벨일 때 표시 장치의 휘도 변화를 예시적으로 보여주는 도면이다.
도 5a 및 도 5b에서 F41은 구동 주파수(F)가 10Hz일 때 1 프레임이고, F21은 도 3b에 도시된 것과 같이, 구동 주파수(F)가 120Hz일 때 1 프레임을 나타낸다. 구동 주파수(F)가 120Hz일 때 1 프레임(F21)은 1개의 액티브 구간(AP)과 1개의 블랭크 구간(BP)을 포함할 수 있다. 구동 주파수(F)가 10Hz일 때 1 프레임은 1개의 액티브 구간(AP)과 23개의 블랭크 구간(BP)을 포함할 수 있다.
블랭크 구간(BP)동안 발광 다이오드(ED)의 애노드를 초기화하는 경우, 액티브 구간(AP)과 블랭크 구간(BP)의 휘도 변화는 유사하다. 그러나, 블랭크 구간(BP)동안 발광 다이오드(EB)의 애노드를 초기화하지 않는 경우, 액티브 구간(AP)과 블랭크 구간(BP)의 휘도 변화는 서로 다르다.
도 5a에 도시된 것과 같이, 블랭크 구간(BP)동안 발광 다이오드(ED)의 애노드를 초기화하는 경우, 구동 주파수(F)가 10Hz에서 120Hz로 변화할 때 표시 장치(DD)의 평균 휘도(AV_L1)의 변화 폭은 크지 않다.
도 5b에 도시된 것과 같이, 블랭크 구간(BP)동안 발광 다이오드(ED)의 애노드를 초기화하지 않는 경우, 구동 주파수(F)가 10Hz에서 120Hz로 변화할 때 표시 장치(DD)의 평균 휘도(AV_L2)의 변화 폭은 도 5a에 도시된 평균 휘도(AV_L2)의 변화 폭보다 크다.
동일한 영상이 표시되더라도 구동 주파수(F)에 따라 표시 장치(DD)의 휘도가 달라지는 경우 사용자는 플리커로 인지하게 된다.
또한 제2 초기화 전압(VINT2)의 전압 레벨 및 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨로 유지되는 초기화 시간(It)도 표시 장치(DD)의 휘도에 영향을 줄 수 있다.
도 6은 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨로 유지되는 초기화 시간(It)에 따른 표시 장치(DD)의 휘도 비율(VRR)을 예시적으로 보여주는 도면이다.
도 6에는 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨로 유지되는 초기화 시간(It)이 각각 20 수평 주기(20H), 24 수평 주기(24H) 및 28 수평 주기(28H)일 때 표시 장치의 휘도 변화를 예시적으로 보여준다.
도 6에서 가로축은 제2 초기화 전압(VINT2)과 제1 구동 전압(ELVDD)의 차이값(VAR)이다. 세로축은 구동 주파수가 제1 주파수(예를 들면, 10Hz)일 때 표시 장치(DD)의 휘도에 대한 구동 주파수가 제2 주파수(예를 들면,120Hz)일 때 표시 장치(DD)의 휘도의 비율(VRR)이다.
도 6에서 알 수 있는 바와 같이, 표시 장치(DD)의 휘도 비율(VRR)은 제2 초기화 전압(VINT2)과 제1 구동 전압(ELVDD)의 차이값(VAR) 및 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨로 유지되는 초기화 시간(It)에 따라 달라질 수 있다.
구동 주파수가 제1 주파수일 때 표시 장치(DD)의 휘도에 대한 구동 주파수가 제2 주파수일 때 표시 장치(DD)의 휘도의 비율(VRR)은 +1.5%부터 -1.5% 사이가 적절하다.
즉, 휘도의 비율(VRR)이 +1.5%부터 -1.5%까지의 범위(VRR_S) 기준을 만족하는 초기화 시간을 스캔 신호(GBj)의 초기화 시간(It)으로 설정하는 것이 적절하다.
도 7은 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨로 유지되는 초기화 시간(It)에 따른 표시 장치(DD)의 색도 편차를 예시적으로 보여주는 도면이다.
도 7에는 스캔 신호(GBj)가 액티브 레벨로 유지되는 초기화 시간(It)이 각각 20 수평 주기(20H), 24 수평 주기(24H) 및 28 수평 주기(28H)일 때 표시 장치의 색도 편차를 예시적으로 보여준다.
도 7에서 가로축은 제2 초기화 전압(VINT2)과 제1 구동 전압(ELVDD)의 차이값(VAR)이다. 세로축은 표시 장치(DD)의 색도 편차(DUV)이다.
표시 장치(DD)의 색도 편차(DUV)는 0.004 이하인 것이 적절하다.
즉, 색도 편차(DUV)가 0부터 0.004까지 범위(DUV_S) 기준을 만족하는 초기화 시간을 스캔 신호(GBj)의 초기화 시간(It)으로 설정하는 것이 적절하다.
또한 스캔 신호(GBj)의 초기화 시간(It)을 최적의 값으로 설정하기 위해, 도 6에 도시된 휘도의 비율(VRR)이 +1.5%부터 -1.5%까지의 범위(VRR_S) 기준을 만족하고, 도 7에 도시된 색도 편차(DUV)가 0부터 0.004까지 범위(DUV_S) 기준을 만족하는 스캔 신호(GBj)의 초기화 시간(It)을 찾는 과정이 필요하다.
특히, 표시 장치(DD)의 표시 패널(DP)마다 휘도 특성이 상이한 경우 표시 패널(DP)의 휘도 특성에 적합한 스캔 신호(GBj)의 초기화 시간(It)을 찾는 과정이 필요하다.
도 8a, 도 8b, 도 9a 및 도 9c는 스캔 신호(GBj)의 초기화 시간(It)을 설정하는 방법을 설명하기 위한 도면들이다.
도 8a 및 도 8b는 휘도 특성(DBV)이 100인 표시 장치(DD)의 휘도 비율(VRR)과 색도 편차(DUV)를 예시적으로 보여준다.
휘도 특성(DBV)은 도 2에 도시된 화소(PXij)로 제공되는 데이터 신호(Di)가 최대 계조에 대응할 때 표시 패널(DP)(도 1 참조)의 발광 휘도를 의미한다. 예를 들어, 휘도 특성(DBV)이 100이면, 255 계조 레벨에서 표시 패널(DP)의 발광 휘도가 100 니트(nit)이다.
도 8a 및 도 8b는 휘도 특성(DBV)이 100인 표시 장치(DD)에서 데이터 신호(Di)가 15 계조 레벨일 때 휘도 비율(VRR)과 색도 편차(DUV)를 예시적으로 보여준다.
도 6에서 설명한 바와 같이, 휘도 비율(VRR)은 구동 주파수가 제1 주파수(예를 들면, 10Hz)일 때 표시 장치(DD)의 휘도에 대한 구동 주파수가 제2 주파수(예를 들면,120Hz)일 때 표시 장치(DD)의 휘도의 비율이므로, 휘도 비율(VRR)은 0%에 가까울수록 좋다.
도 8a에 도시된 것과 같이, 스캔 신호(GBj)의 초기화 시간(It)이 20 수평 주기(20H), 24 수평 주기(24H) 및 28 수평 주기(28H)일 때 휘도 비율(VRR)이 0%에 가장 근접한 포인트들(b11, b12, b13)을 찾는다.
도 7에서 설명한 바와 같이, 색도 편차(DUV)는 0.004 이하인 것이 적절하나, 색도 편차(DUV)는 0%에 가까울수록 좋다.
도 8a을 참조하면, 스캔 신호(GBj)의 초기화 시간(It)이 20 수평 주기(20H), 24 수평 주기(24H) 및 28 수평 주기(28H)일 때 색도 편차(DUV)가 0에 가장 근접한 포인트들(a11, a12, a13)를 찾는다.
도 8b에 도시된 것과 같이, 휘도 비율(VRR)이 0%에 가장 근접한 포인트들(b11, b12, b13)과 동일한 수평 주기(H) 및 동일한 전압 차(VAR)를 갖는 대응하는 포인트들(b21, b22, b23)을 찾는다.
또한, 색도 편차(DUV)가 0에 가장 근접한 포인트들(a11, a12, a13)과 동일한 수평 주기(H) 및 동일한 전압 차(VAR)를 갖는 대응하는 포인트들(a21, a22, a23)을 찾는다.
도 8b에 도시된 예에서, 초기화 시간(It)이 20 수평 주기(20H)인 포인트들(a11, a21)과 포인트들(b11, b21) 사이의 전압 차(VAR) 간격은 d1이다. 초기화 시간(It)이 24 수평 주기(24H)인 포인트들(a12, a22)과 포인트들(b12, b22) 사이의 전압 차(VAR) 간격은 d2이다. 초기화 시간(It)이 28 수평 주기(28H)인 포인트들(a13, a23)과 포인트들(b13, b23) 사이의 전압 차(VAR) 간격은 d3이다.
전압 차(VAR)가 d1>d3>d2의 관계를 가지므로, 이 경우 전압 차(VAR)가 가장 작은 24 수평 주기(24H)를 스캔 신호(GBj)의 초기화 시간(It)으로 설정할 수 있다.
또한 제2 초기화 전압(VINT2)은 초기화 시간(It)이 24 수평 주기(24H)인 포인트들(a12, a22)과 포인트들(b12, b22) 사이의 전압에 근거해서 설정될 수 있다. 도 8a 및 8b에 도시된 예에서, 전압 차(VAR)가 0V로 선택되는 경우, 제2 초기화 전압(VINT2)은 제1 구동 전압(ELVDD)과 동일한 전압 레벨로 설정될 수 있다.
도 9a 및 도 9b는 휘도 특성(DBV)이 100인 표시 장치(DD)의 휘도 비율(VRR)과 색도 편차(DUV)를 예시적으로 보여준다.
휘도 특성(DBV)은 도 2에 도시된 화소(PXij)로 제공되는 데이터 신호(Di)가 최대 계조에 대응할 때 표시 패널(DP)(도 1 참조)의 발광 휘도를 의미한다. 예를 들어, 휘도 특성(DBV)이 4이면, 255 계조 레벨에서 표시 패널(DP)의 발광 휘도가 4 니트(nit)이다.
도 9a 및 9b는 휘도 특성(DBV)이 4인 표시 장치(DD)에서 데이터 신호(Di)가 15 계조 레벨일 때 휘도 비율(VRR)과 색도 편차(DUV)를 예시적으로 보여준다.
도 6에서 설명한 바와 같이, 휘도 비율(VRR)은 구동 주파수가 제1 주파수(예를 들면, 10Hz)일 때 표시 장치(DD)의 휘도에 대한 구동 주파수가 제2 주파수(예를 들면,120Hz)일 때 표시 장치(DD)의 휘도의 비율이므로, 휘도 비율(VRR)은 0%에 가까울수록 좋다.
도 9a에 도시된 것과 같이, 스캔 신호(GBj)의 초기화 시간(It)이 20 수평 주기(20H), 24 수평 주기(24H) 및 28 수평 주기(28H)일 때 휘도 비율(VRR)이 0%에 가장 근접한 포인트들(b31, b32, b33)을 찾는다.
도 7에서 설명한 바와 같이, 색도 편차(DUV)는 0.004 이하인 것이 적절하나, 색도 편차(DUV)는 0%에 가까울수록 좋다.
도 9a에 도시된 것과 같이, 스캔 신호(GBj)의 초기화 시간(It)이 20 수평 주기(20H), 24 수평 주기(24H) 및 28 수평 주기(28H)일 때 색도 편차(DUV)가 0에 가장 근접한 포인트들(a31, a32, a33)를 찾는다.
도 9b를 참조하면, 휘도 비율(VRR)이 0%에 가장 근접한 포인트들(b31, b32, b33)과 동일한 수평 주기(H) 및 동일한 전압 차(VAR)를 갖는 대응하는 포인트들(b41, b42, b43)을 찾는다.
또한, 색도 편차(DUV)가 0에 가장 근접한 포인트들(a31, a32, a33)과 동일한 수평 주기(H) 및 동일한 전압 차(VAR)를 갖는 대응하는 포인트들(a41, a42, a43)을 찾는다.
도 9b에 도시된 예에서, 초기화 시간(It)이 20 수평 주기(20H)인 포인트들(a31, a41)과 포인트들(b31, b41) 사이의 전압 차(VAR) 간격은 d4이다. 초기화 시간(It)이 24 수평 주기(24H)인 포인트들(a32, a42)과 포인트들(b32, b42) 사이의 전압 차(VAR) 간격은 d5이다. 초기화 시간(It)이 28 수평 주기(28H)인 포인트들(a33, a43)과 포인트들(b33, b43) 사이의 전압 차(VAR) 간격은 d3이다.
전압 차(VAR)가 d4>d5>d6의 관계를 가지므로, 이 경우 전압 차(VAR)가 가장 작은 28 수평 주기(28H)를 스캔 신호(GBj)의 초기화 시간(It)으로 설정할 수 있다.
또한 제2 초기화 전압(VINT2)은 초기화 시간(It)이 28 수평 주기(28H)인 포인트들(a33, a43)과 포인트들(b33, b33) 사이의 전압에 근거해서 설정될 수 있다. 도 9a 및 9b에 도시된 예에서, 전압 차(VAR)가 0.02V로 선택되는 경우, 제2 초기화 전압(VINT2)은 제1 구동 전압(ELVDD)보다 0.02V 높은 전압 레벨로 설정될 수 있다.
도 10a 및 도 10b는 도 2에 도시된 화소의 동작을 설명하기 위한 타이밍도이다.
도 10a 및 도 10b는 액티브 구간(AP) 및 블랭크 구간(BP) 각각에서 도 2에 도시된 화소(PXij)로 제공되는 스캔 신호들(GIj, GCj, GWj, GBj) 및 발광 제어 신호(EMj)를 예시적으로 보여준다.
도 10a 및 도 10b는 도 4a에 도시된 타이밍도와 유사하므로 중복되는 설명은 생략한다.
도 10a를 참조하면, 도 8a 및 도 8b에서 설명한 바와 같이, 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨(예를 들면, 로우 레벨)로 유지되는 초기화 시간(It)은 24 수평 주기(24H)이다.
도 10b를 참조하면, 도 9a 및 도 9b에서 설명한 바와 같이, 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨(예를 들면, 로우 레벨)로 유지되는 초기화 시간(It)은 28 수평 주기(28H)이다.
즉, 표시 패널(DP, 도 1 참조)의 휘도 특성(DBV), 휘도 비율(VRR) 및 색도 편차(DUV)에 따라 블랭크 구간(BP)에서 스캔 신호(GBj)가 액티브 레벨(예를 들면, 로우 레벨)로 유지되는 초기화 시간(It)이 결정될 수 있다.
도 11은 휘도 특성(DBV)이 100인 표시 장치 및 휘도 특성(DBV)이 4인 표시 장치에서 게이트 신호(GBj)의 초기화 시간에 따른 휘도 비율(VRR)을 예시적으로 보여준다.
도 11에서 가로축은 화소(PXij)(도 2 참조)로 제공되는 데이터 신호(Di)의 계조 레벨이고, 세로축은 휘도 비율(VRR)이다.
휘도 특성(DBV)이 100인 표시 장치는 게이트 신호(GBj)의 초기화 시간이 24 수평주기(24H)일 때 계조 레벨들(15G, 31G, 63G, 255G) 모두에서 휘도 비율(VRR)이 +1.5%부터 -1.5%까지의 범위(VRR_S) 기준을 만족할 수 있다.
휘도 특성(DBV)이 4인 표시 장치는 게이트 신호(GBj)의 초기화 시간이 28 수평주기(28H)일 때 계조 레벨들(63G, 255G) 모두에서 휘도 비율(VRR)이 +1.5%부터 -1.5%까지의 범위(VRR_S) 기준을 만족할 수 있다.
도 12는 휘도 특성(DBV)이 100인 표시 장치 및 휘도 특성(DBV)이 4인 표시 장치에서 게이트 신호(GBj)의 초기화 시간에 따른 플리커를 예시적으로 보여준다.
도 12에서 가로축은 화소(PXij)(도 2 참조)로 제공되는 데이터 신호(Di)의 계조 레벨이고, 세로축은 플리커 지수이다. 플리커 지수는 낮은 값일수록 사용자에 의해 인지되는 플리커의 양이 적음을 의미한다.
휘도 특성(DBV)이 100인 표시 장치는 게이트 신호(GBj)의 초기화 시간이 24 수평주기(24H)일 때 계조 레벨들(15G, 31G, 63G)에서 20 수평주기(20H) 및 28 수평주기(28H)보다 플리커 지수가 낮다.
휘도 특성(DBV)이 4인 표시 장치는 게이트 신호(GBj)의 초기화 시간이 28 수평주기(24H)일 때 계조 레벨(255G)에서 20 수평주기(20H) 및 28 수평주기(28H)보다 플리커 지수가 낮다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정해져야만 할 것이다.
DD: 표시 장치
DP: 표시 패널
100: 구동 컨트롤러
200: 데이터 구동 회로
300: 전압 발생기
SD: 스캔 구동 회로
EDC: 발광 구동 회로
PX: 화소

Claims (20)

  1. 복수의 스캔 라인들 및 데이터 라인에 연결된 화소를 포함하는 표시 패널;
    상기 화소를 구동하기 위한 복수의 스캔 신호들을 상기 복수의 스캔 라인들로 출력하는 스캔 구동 회로;
    액티브 구간동안 데이터 신호를 상기 데이터 라인으로 출력하는 데이터 구동 회로; 및
    상기 스캔 구동 회로 및 상기 데이터 구동 회로를 제어하는 구동 컨트롤러를 포함하되,
    상기 화소는,
    제1 전극 및 제2 전극을 포함하는 발광 다이오드; 및
    초기화 전압 라인과 상기 발광 다이오드의 상기 제1 전극 사이에 연결되고, 상기 복수의 스캔 라인들 중 제1 스캔 라인과 연결된 게이트 전극을 포함하는 초기화 트랜지스터를 포함하고,
    블랭크 구간동안 상기 제1 스캔 라인으로 제공되는 제1 스캔 신호는 미리 설정된 초기화 시간동안 액티브 레벨이고, 상기 미리 설정된 초기화 시간은 상기 표시 패널의 휘도 특성에 대응하는 시간으로 설정되는 표시 장치.
  2. 제 1 항에 있어서,
    상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 제1 시간을 가지며,
    상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 상기 제1 시간과 다른 제2 시간을 갖는 표시 장치.
  3. 제 1 항에 있어서,
    상기 초기화 전압 라인으로 제공되는 초기화 전압은 상기 표시 패널의 상기 휘도 특성에 대응하는 전압 레벨을 갖는 표시 장치.
  4. 제 3 항에 있어서,
    상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 초기화 전압은 제1 전압 레벨을 가지며,
    상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 초기화 전압은 상기 제1 전압 레벨과 다른 다른 제2 전압 레벨을 갖는 표시 장치.
  5. 제 1 항에 있어서,
    상기 화소는
    제1 전극, 상기 발광 다이오드의 사이 제2 전극과 전기적으로 연결되는 제2 전극 및 게이트 전극을 포함하는 제1 트랜지스터; 및
    바이어스 전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 상기 제1 스캔 라인과 연결된 게이트 전극을 포함하는 스위칭 트랜지스터를 더 포함하는 표시 장치.
  6. 제 5 항에 있어서,
    상기 화소는,
    데이터 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 제2 스캔 라인과 연결된 게이트 전극을 포함하는 제2 트랜지스터;
    상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 전극 및 제3 스캔 라인과 연결된 게이트 전극을 포함하는 제3 트랜지스터;
    상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제1 전극, 제2 초기화 전압 라인과 연결된 제2 전극 및 제4 스캔 라인과 연결된 게이트 전극을 포함하는 제4 트랜지스터;
    전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제5 트랜지스터;
    상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 발광 다이오드의 상기 제1 전극과 연결된 제2 전극 및 상기 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제6 트랜지스터; 및
    상기 전압 라인과 연결된 제1 단자 및 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 단자를 포함하는 커패시터를 더 포함하는 표시 장치.
  7. 제 6 항에 있어서,
    상기 제1 내지 제6 트랜지스터들, 상기 초기화 트랜지스터 및 상기 스위칭 트랜지스터 중 적어도 하나는 N-타입 트랜지스터이고, 나머지는 P-타입 트랜지스터인 표시 장치.
  8. 제 6 항에 있어서,
    상기 제1, 제2, 제4, 제5, 제6 트랜지스터들, 상기 초기화 트랜지스터 및 상기 스위칭 트랜지스터는 각각 P-타입 트랜지스터이고, 상기 제3 트랜지스터 및 상기 제4 트랜지스터는 N-타입 트랜지스터인 표시 장치.
  9. 제 6 항에 있어서,
    상기 블랭크 구간동안 상기 제2, 제3 및 제4 스캔 라인들로 제공되는 제2, 제3 및 제4 스캔 신호들 각각은 인액티브 레벨인 표시 장치.
  10. 제 6 항에 있어서,
    상기 제2 스캔 라인으로 제공되는 상기 제2 스캔 신호는 상기 액티브 구간에서 1 수평 주기동안 액티브 레벨이고,
    상기 블랭크 구간에서 상기 제1 스캔 라인으로 제공되는 상기 제1 스캔 신호의 상기 초기화 시간은 상기 1 수평 주기보다 긴 표시 장치.
  11. 제 10 항에 있어서,
    상기 제2 스캔 신호의 구동 주파수가 제1 주파수일 때 한 프레임은 상기 액티브 구간을 포함하고,
    상기 제2 스캔 신호의 구동 주파수가 상기 제1 주파수보다 낮은 제2 주파수일 때 한 프레임은 상기 액티브 구간 및 상기 블랭크 구간을 포함하는 표시 장치.
  12. 복수의 스캔 라인들 및 데이터 라인에 연결된 화소를 포함하는 표시 패널;
    복수의 스캔 신호들을 상기 복수의 스캔 라인들로 출력하는 스캔 구동 회로;
    데이터 신호를 상기 데이터 라인으로 출력하는 데이터 구동 회로; 및
    상기 스캔 구동 회로 및 상기 데이터 구동 회로를 제어하는 구동 컨트롤러를 포함하되,
    상기 화소는,
    제1 전극 및 제2 전극을 포함하는 발광 다이오드;
    초기화 전압 라인과 상기 발광 다이오드의 상기 제1 전극 사이에 연결되고, 상기 복수의 스캔 라인들 중 제1 스캔 라인과 연결된 게이트 전극을 포함하는 초기화 트랜지스터;
    제1 전극, 상기 발광 다이오드의 상기 제1 전극과 전기적으로 연결되는 제2 전극 및 게이트 전극을 포함하는 제1 트랜지스터; 및
    상기 데이터 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 제2 스캔 라인과 연결된 게이트 전극을 포함하는 제2 트랜지스터를 포함하고,
    한 프레임은 액티브 구간 및 블랭크 구간을 포함하며,
    상기 블랭크 구간동안 상기 제1 스캔 라인으로 제공되는 제1 스캔 신호는 미리 설정된 초기화 시간동안 액티브 레벨이고, 상기 미리 설정된 초기화 시간은 상기 표시 패널의 휘도 특성에 대응하는 시간으로 설정되는 표시 장치.
  13. 제 12 항에 있어서,
    상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 제1 시간을 가지며,
    상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 블랭크 구간동안 상기 제1 스캔 신호의 상기 초기화 시간은 상기 제1 시간과 다른 제2 시간을 갖는 표시 장치.
  14. 제 12 항에 있어서,
    상기 초기화 전압 라인으로 제공되는 초기화 전압은 상기 표시 패널의 상기 휘도 특성에 대응하는 전압 레벨을 갖는 표시 장치.
  15. 제 13 항에 있어서,
    상기 표시 패널의 상기 휘도 특성이 제1 값을 가질 때, 상기 초기화 전압은 제1 전압 레벨을 가지며,
    상기 표시 패널의 상기 휘도 특성이 제2 값을 가질 때, 상기 초기화 전압은 상기 제1 전압 레벨과 다른 다른 제2 전압 레벨을 갖는 표시 장치.
  16. 제 12 항에 있어서,
    상기 화소는
    바이어스 전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 상기 제1 스캔 라인과 연결된 게이트 전극을 포함하는 스위칭 트랜지스터를 더 포함하는 표시 장치.
  17. 제 16 항에 있어서,
    상기 화소는
    상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 전극 및 제3 스캔 라인과 연결된 게이트 전극을 포함하는 제3 트랜지스터;
    상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제1 전극, 제2 초기화 전압 라인과 연결된 제2 전극 및 제4 스캔 라인과 연결된 게이트 전극을 포함하는 제4 트랜지스터;
    전압 라인과 연결된 제1 전극, 상기 제1 트랜지스터의 상기 제1 전극과 연결된 제2 전극 및 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제5 트랜지스터;
    상기 제1 트랜지스터의 상기 제2 전극과 연결된 제1 전극, 상기 발광 다이오드의 상기 제1 전극과 연결된 제2 전극 및 상기 발광 제어 신호를 수신하는 게이트 전극을 포함하는 제6 트랜지스터; 및
    상기 전압 라인과 연결된 제1 단자 및 상기 제1 트랜지스터의 상기 게이트 전극과 연결된 제2 단자를 포함하는 커패시터를 더 포함하는 표시 장치.
  18. 제 17 항에 있어서,
    상기 제1 내지 제6 트랜지스터들, 상기 초기화 트랜지스터 및 상기 스위칭 트랜지스터 중 적어도 하나는 N-타입 트랜지스터이고, 나머지는 P-타입 트랜지스터인 표시 장치.
  19. 제 17 항에 있어서,
    상기 블랭크 구간동안 상기 제2, 제3 및 제4 스캔 라인들로 제공되는 제2, 제3 및 제4 스캔 신호들 각각은 인액티브 레벨인 표시 장치.
  20. 제 12 항에 있어서,
    상기 제2 스캔 라인으로 제공되는 상기 제2 스캔 신호는 상기 액티브 구간에서 1 수평 주기동안 액티브 레벨이고,
    상기 블랭크 구간에서 상기 제1 스캔 라인으로 제공되는 상기 제1 스캔 신호의 상기 초기화 시간은 상기 1 수평 주기보다 긴 표시 장치.
KR1020210088074A 2021-07-05 2021-07-05 표시 장치 KR20230007609A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020210088074A KR20230007609A (ko) 2021-07-05 2021-07-05 표시 장치
CN202210728553.3A CN115588410A (zh) 2021-07-05 2022-06-24 显示装置
US17/857,437 US11769456B2 (en) 2021-07-05 2022-07-05 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210088074A KR20230007609A (ko) 2021-07-05 2021-07-05 표시 장치

Publications (1)

Publication Number Publication Date
KR20230007609A true KR20230007609A (ko) 2023-01-13

Family

ID=84772562

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210088074A KR20230007609A (ko) 2021-07-05 2021-07-05 표시 장치

Country Status (3)

Country Link
US (1) US11769456B2 (ko)
KR (1) KR20230007609A (ko)
CN (1) CN115588410A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116072076A (zh) * 2023-02-13 2023-05-05 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102561294B1 (ko) 2016-07-01 2023-08-01 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
CN110010074B (zh) * 2019-04-28 2021-05-07 武汉华星光电半导体显示技术有限公司 一种像素补偿电路及驱动方法、显示装置

Also Published As

Publication number Publication date
US11769456B2 (en) 2023-09-26
US20230005431A1 (en) 2023-01-05
CN115588410A (zh) 2023-01-10

Similar Documents

Publication Publication Date Title
KR20200081616A (ko) 구동 컨트롤러, 그것을 포함하는 표시 장치 및 표시 장치의 구동 방법
US11790858B2 (en) Display device and driving method thereof
CN112365843B (zh) 像素驱动电路及其驱动方法、显示面板及装置
US11854496B2 (en) Display device and driving method thereof
US11756482B2 (en) Light emitting display apparatus and driving method thereof
CN113096600A (zh) 折叠显示面板、装置及其驱动方法、电子设备
JP4981108B2 (ja) 表示装置及びその駆動方法
KR20230056076A (ko) 표시 장치 및 그것의 구동 방법
US11380249B2 (en) Display device and driving method thereof
KR20230050024A (ko) 발광표시장치
KR20230046544A (ko) 표시 장치
US11769456B2 (en) Display device
CN114512090B (zh) 显示装置及其驱动方法
KR20230049176A (ko) 표시 장치
US11715419B2 (en) Display device
KR20240033711A (ko) 화소 및 표시 장치
CN116137128A (zh) 显示装置、驱动电路及显示驱动方法
US11705074B2 (en) Display device and method for driving the same
KR20230116984A (ko) 표시 장치 및 그것의 구동 방법
KR20230016744A (ko) 표시 장치 및 그것의 구동 방법
KR20230011547A (ko) 화소 및 표시 장치
KR20230124160A (ko) 화소 및 표시 장치
KR20230043284A (ko) 구동 컨트롤러, 표시 장치 및 그것의 구동 방법
CN117133216A (zh) 显示装置