JP2013532378A - メモリー素子に関する柱状構造及び方法 - Google Patents

メモリー素子に関する柱状構造及び方法 Download PDF

Info

Publication number
JP2013532378A
JP2013532378A JP2013514403A JP2013514403A JP2013532378A JP 2013532378 A JP2013532378 A JP 2013532378A JP 2013514403 A JP2013514403 A JP 2013514403A JP 2013514403 A JP2013514403 A JP 2013514403A JP 2013532378 A JP2013532378 A JP 2013532378A
Authority
JP
Japan
Prior art keywords
wiring structure
cover
dielectric
columnar
contact
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013514403A
Other languages
English (en)
Other versions
JP5981424B2 (ja
Inventor
スコット ブラッド ハーナー,
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Crossbar Inc
Original Assignee
Crossbar Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Crossbar Inc filed Critical Crossbar Inc
Publication of JP2013532378A publication Critical patent/JP2013532378A/ja
Application granted granted Critical
Publication of JP5981424B2 publication Critical patent/JP5981424B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/884Other compounds of groups 13-15, e.g. elemental or compound semiconductors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of the switching material, e.g. layer deposition
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of the switching material, e.g. layer deposition
    • H10N70/023Formation of the switching material, e.g. layer deposition by chemical vapor deposition, e.g. MOCVD, ALD
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Patterning of the switching material
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Patterning of the switching material
    • H10N70/063Patterning of the switching material by etching of pre-deposited switching material layers, e.g. lithography
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • H10N70/245Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies the species being metal cations, e.g. programmable metallization cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices

Abstract

メモリー素子を形成する方法。上記方法は、表面領域を備える半導体基板を提供する。第一誘電体層は、上記半導体基板の表面領域を覆うように形成される。下部配線構造は、上記第一誘電体層を覆うように形成される。第二誘電体材料は、上記上部配線構造を覆うように形成される。下部金属バリア材料は、上記下部配線構造と金属間接触を提供するために形成される。上記方法は、上記下部金属バリア材料、コンタクト材料、スイッチング材料、導電材料及び上部バリア材料を含む材料スタックをパターニング及びエッチングすることによって柱状構造を形成する。エッチングの間、上記下部配線構造に対する上記柱状構造の整列配置に関係なく、上記柱状構造は、上記下部配線構造と金属間接触を維持する。上部配線構造は、上記下部配線構造に対してある角度で柱状構造を覆うように形成される。
【参考図】図1

Description

背景
本発明は、スイッチング素子に関する。より詳しくは、本発明は、望ましい特性を有する不揮発性抵抗スイッチングメモリー素子の構造及び形成方法を提供する。
半導体素子の発展は、高密度トランジスターの小型化プロセスによって主に推進されてきた。しかしながら、電界効果トランジスター(FET)が100nm未満に近づくにつれて、短チャネル効果のような問題が素子の適切な動作を阻害し始める。さらに、トランジスターを基礎としたメモリーは、一般的にはフラッシュとして知られており、素子サイズが小さくなるにつれて更に性能が低下する。例えば、フラッシュメモリー素子のプログラミングには、高電圧が通常必要とされる。高電圧は、絶縁破壊を引き起こす可能性があり、メカニズムに支障をきたす可能性が高くなる。フラッシュメモリーは、不揮発性メモリー素子の1つのタイプである。
他の不揮発性ランダムアクセスメモリー(RAM)素子(例えば強誘電性RAM(Fe RAM)、磁気抵抗RAM(MRAM)、有機RAM(ORAM)及び相変化RAM(PCRAM))は、とりわけ、次世代メモリー素子として研究されてきた。多くの場合、これらの素子は、新規物質及び素子構造が、シリコンを主成分とする素子と結合してメモリーセルを形成することを必要とする。しかしながら、これらの新規なメモリーセルは、通常1又は複数の重要な特性が欠如しており、このことが大量生産品として広く採用されることを妨げている。例えば、FeRAM及びMRAM素子は、急速なスイッチング特性(即ち、「0」と「1」とをスイッチする時間と、良好なプログラム耐久性)を備えるが、それらの製造は、標準的なシリコン製造プロセスとは適合せず、製造されるメモリーセルは、小型化が容易ではない可能性がある。PCRAM素子のスイッチングは、ジュール加熱を使用するものであり、本質的には電力を多く消費する。有機RAM又はORAMは、シリコンベースの製造プロセスで大量生産することに不向きであり、一般的に素子の信頼性が低い。
以上のことから、寸法をより小さくできる改良型の半導体メモリー素子と技術は、従って魅力的である。
本発明の簡単な要約
本発明は、メモリー素子に関する。より詳しくは、本発明の実施形態は、一連のスイッチング素子に関する複数の柱状構造を形成する方法を提供する。柱状構造が高密度メモリーの製造を可能にする。上記方法は、不揮発性メモリー素子に適用されるが、本発明の実施形態は応用範囲が非常に広いことを認識すべきである。
特定の実施形態において、スイッチング素子に関する柱状構造を形成する方法が提供される。上記方法には、表面領域を備える半導体基板を提供する工程と、上記半導体基板の表面領域を覆うように第一誘電体層を形成する工程とが含まれる。下部配線構造は、第一誘電体層を覆うように形成される。特定の実施形態において、下部配線構造には、少なくとも第一導体材料(例えば金属材料)が含まれる。第二誘電体材料は、下部配線構造を覆うように形成される。特定の実施形態において、第二誘電体材料は、下部配線構造表面を露出させるために平坦化される。この方法には、第二誘電体層表面及び下部配線構造表面を覆うように下部金属バリア材料を形成する工程が含まれる。特定の実施形態において、下部金属バリア材料は、下部配線構造と金属間接触を形成している。この方法は、下部配線材料を覆うようにコンタクト材料を堆積させ、上記コンタクト材料を覆うようにスイッチング材料を堆積させる。特定の実施形態において、導電材料はスイッチング材料を覆うように形成され、上部バリア材料は導電材料を覆うように形成される。特定の実施形態において、この方法は、パターニング及びエッチング処理を実行して、少なくとも下部金属バリア材料、コンタクト材料、スイッチング材料、導電材料及び上部バリア材料から複数の柱状構造を形成する。ある種の実施形態では、柱状構造は、下部配線構造に対して整列配置されずに下部配線構造と金属間接触を維持する。第三誘電体材料は、少なくとも複数の柱状構造を覆うように形成される。そして、この第三誘電体材料は、柱状構造の表面領域を露出させるために平坦化される。そして、この方法は、少なくとも柱状構造の露出表面領域を覆うように、少なくとも第二導体材料を含む上部配線構造を形成する。
本発明の方法によって多くの利益が達成できる。例えば、本発明は、スイッチング素子に関する柱状構造を形成する方法を提供するものであり、これは、高密度不揮発性メモリー素子に使用することができる。特定の実施形態において、この方法は、より厳しくないエッチング条件によって、スイッチング素子が適切に機能するために配線構造との電気的接触を維持させつつ、柱状構造を形成する構造。特定の実施形態において、本発明は、高密度メモリー素子を製造する歩留まりの高い方法を提供する。下部配線構造と柱状構造との金属間接触は、下部配線構造に対する柱状構造の厳密な重ね合わせの必要性を低減して素子の歩留まりを増加させる。加えて、本方法によれば、素子の製造プロセスは、各々の直交配線構造を形成する工程と、柱状構造を形成する工程とに分けられる。これらの各柱状構造をエッチングすることは、一工程中でメモリーセルをエッチングして配線することと比較すると、これらの各柱状構造のアスペクト比(構造の幅に対する高さの比)を減少させるため容易である。加えて、隙間を各誘電体材料で埋めることも、アスペクト比の減少により容易である。用途によっては、1又は複数のこれらの利益を得ることができる。当業者は、他の変形形態、変更形態及び代替形態を理解するであろう。
図1-17は、本発明の一実施形態によるメモリー素子を形成する方法を図示している簡略図である。
図18は、本発明の一実施形態によるスイッチング素子に関する素子構造を図示している簡略図である。
本発明の詳細な説明
本発明は、概して言えばスイッチング素子に関するものである。より詳しくは、本発明の実施形態は、各々が柱状構造を有する複数の抵抗スイッチング素子の構造及び形成方法を提供する。本発明は、高密度不揮発性メモリー素子の製造に適用される。しかし、本発明の実施形態は、応用範囲が非常に広いことを認識すべきである。
図1-17は、本発明の実施形態によるスイッチング素子を形成する方法を図示する。これらの線図は、単なる例示であり、本願の請求項を過度に制限すべきではない。当業者は、他の変形形態、変更形態及び代替形態を理解するであろう。
図1に示すように、表面領域104を備える基板102が提供される。特定の実施形態において、基板は半導体基板であってもよい。半導体基板は、用途によっては、単結晶シリコンウェーハ、シリコンゲルマニウムウェーハ又はシリコンオンインシュレータ基板(一般にSOIとして知られているもの)等としてもよい。実施形態に応じて、基板は、その上に形成される1又は複数の素子(例えば1又は複数のトランジスター素子)を備えることができる。特定の実施形態において、1又は複数の素子は、スイッチング素子と動作可能な状態で接続することができる。
図2を参照するとわかるように、この方法は、半導体基板の表面領域を覆うように第一誘電体材料202を形成する。第一誘電体材料は、実施形態によっては、例えば酸化シリコン、窒化シリコン又はそれらの組合せのような適切な誘電体材料とすることができる。第一誘電体材料は、用途によっては、プラズマ化学気相堆積法又は低圧化学気相堆積法を含む化学気相堆積法(CVD)処理等の技術を使用して堆積させることができる。例えば、酸化シリコンは、実施形態によっては、シラン、ジシラン、適切なクロロシラン又はTEOS及び他の適切なシリコン含有材料を使用して形成させることができる。
特定の実施形態において、この方法は、第一誘電体材料を覆うように第一接着層302を形成する。第一接着層は、チタン、窒化チタン、タンタル、窒化タンタル若しくは窒化タングステン又はこれらの組合せとしてもよい。第一接着層は、特定の実施形態において、物理的気相堆積処理(例えばスパッタリング)を使用して堆積させることができる。適切な前駆体を使用する化学気相堆積法のような技術を用いることもできる。例えば、接着層302は、窒化チタン材料をスパッタリングすることによって第一誘電体材料上にチタン金属を最初に堆積させて形成できる。
図4を参照するとわかるように、この方法は、第一接着層を覆うように第一配線材料402を形成する。第一配線材料は、タングステン、銅、アルミニウム又は合金を含む他の適切な金属材料であってもよい。第一配線材料は、物理的気相堆積法、蒸着法、化学気相堆積法、電気化学法(例えば液体媒体からの電気メッキ法又は無電極析出法)、又は組合せを含む他の適切な堆積技術等の技術を使用して堆積させることができる。ある種の実施形態では、第一配線材料は、ドープ半導体(例えば、ドープシリコン材料)であってもよい。特定の実施形態において、第一接着層は、第一配線材料と第一誘電体層との間における接着層として機能する。特定の実施形態においては、スパッタリングによって層302上にタングステンを形成して層402を形成する。タングステンは、厚さ100nmから1000nm、好ましくは厚さ200nmから500nmの厚みであってもよい。
図5に示すように、この方法は、第一パターン及びエッチング処理506を実施して、第一配線構造502を形成する。特定の実施形態において、第一配線構造には、第一配線材料及び第一接着材料が含まれる。ここで示されている通り、第一配線構造は、幅504によって特徴づけられる。第一パターン及びエッチング処理には、第一配線材料を覆うようにマスク層を形成して、その後エッチング処理する工程が含まれる。マスク層は、用途によっては、有機フォトレジスト材料又はハードマスクであってもよい。第一配線材料としてタングステンを例に取れば、第一接着層は、特定の実施形態において窒化チタンであってもよい。特定の実施形態として、エッチング処理は、エッチング液としてフッ素含有種(例えばCF4)を使用することができる。特定の実施形態において、第一配線構造は、約5nmから約1200nmの幅にすることができる。他の実施形態においては、約30nmから約100nmの幅にすることができる。当然、当業者は、他の変形形態、変更形態及び代替形態を認識するであろう。
特定の実施形態において、この方法には、図6にて図示したように、第一配線構造を覆うように第二誘電体材料602を形成させる工程が含まれる。第二誘電体材料は、実施形態によっては、酸化シリコン、窒化シリコン又は、誘電スタック、及び様々な誘電体材料の組合せを含む任意の適切な誘電体材料であってもよい。単なる例示として、第二誘電体材料は、特定の実施形態において、前駆体としてテトラエチルオキシシリケート(TEOS)を用いるプラズマ化学気相堆積(PECVD)処理により堆積する酸化シリコンであってもよい。他の堆積法としては、例えばスピンオンガラスを適切に硬化処理する方法を用いてもよい。あるいは、用途によっては、複数の堆積処理の組合せを用いてもよい。
図7を参照するとわかるように、この方法には、特定の実施形態において、平坦化処理を実施して平坦化された第二誘電体層表面領域702を形成し、第一配線構造表面704を露出させる工程が含まれる。平坦化処理は、特定の実施形態において、第一配線(例えば、タングステン)構造表面を研摩ストップ面として用いる化学機械研磨(CMP)処理であってもよい。平坦化処理は、特定の実施形態において、例えば第一配線(例えば、タングステン)構造表面をエッチングストップ面として用いた選択性エッチング処理(例:反応性イオンエッチング)であってもよい。
この方法は、図8に示すように、露出した第一配線構造表面を含む平坦化された第二誘電体層表面領域を覆うように下部金属バリア材料802を堆積させる。下部金属バリア材料802は、チタン、窒化チタン、タンタル、窒化タンタル、若しくは窒化タングステン、又はこれらの組合せであってもよい。下部金属バリア材料は、特定の実施形態において、物理的気相堆積処理(例えばスパッタリング)を用いて堆積させることができる。適切な前駆体を用いた化学気相堆積法のような技術を用いることもできる。
図9に示すように、この方法には、下部金属バリア材料を覆うようにコンタクト層902を堆積させる工程が含まれる。ある種の実施形態では、コンタクト層は、スイッチング素子のスイッチングを制御及び改善するのに役立つ。スイッチング材料としてアモルファスシリコンを用いるスイッチング素子の例において、コンタクト層は、特定の実施形態においては、多結晶シリコン材料であってもよい。特定の実施形態において、多結晶シリコン材料は、1E18/cm3から1E22/cm3の範囲のホウ素原子濃度におけるホウ素含有種を使用してpドープされている。特定の実施形態において、多結晶シリコン材料は、プラズマ化学気相堆積処理又は低圧化学気相堆積処理と、ケイ素含有種(例えばシラン、ジシラン、適切なクロロシラン等)を用いて形成される。不純物種は、実施形態においては、インサイツ(in-situ)又はエクスサイツ(ex-situ)でドープしてもよい。堆積温度は、実施形態によっては、摂氏約300度から摂氏約550度の範囲である。他の実施形態の場合には、コンタクト層は、p+不純物特性がある多結晶シリコンゲルマニウム材料であってもよい。p+不純物特性がある多結晶シリコンゲルマニウム材料は、適切なシリコン前駆体、適切なゲルマニウム前駆体及び適切なp型不純物種を用いてプラズマ化学気相堆積処理又は低圧化学気相堆積処理等を使用して形成できる。シリコン前駆体は、シラン、ジシラン、適切なクロロシラン等であってもよい。ゲルマニウム前駆体は、ゲルマン(GeH4)、ゲルマニウム塩化物(GeCl4)及び他の適切なゲルマニウム含有種であってもよい。p+不純物は、ホウ素含有種、アルミニウム含有種、ガリウム含有種、インジウム含有種等を使用して提供することができる。p+不純物特性がある多結晶シリコンゲルマニウム材料のための堆積温度は、摂氏約350度から摂氏約500度の範囲とすることができ、そしてアニール処理することなしに多結晶化とドーパントの活性化を行うことができる。
この方法には、図10に示すように、コンタクト層を覆うようにスイッチング材料1002を形成させる工程が含まれる。スイッチング材料は、特定の実施形態において、イントリンシックアモルファスシリコン材料(即ち、故意にドープされていないもの)であってもよい。イントリンシックアモルファスシリコン材料は、実施形態によっては、化学堆積法又は物理堆積法を使用して堆積させることができる。化学堆積法には、前駆体としてシラン、ジシラン、適切なクロロシラン又は適切なシリコン含有ガスを使用する化学気相堆積処理を挙げることができる。特定の実施形態において、イントリンシックアモルファスシリコン材料は、プラズマ化学堆積法を使用して堆積させることができる。アモルファスシリコン材料のための堆積温度は、摂氏約200度から摂氏約500度、好ましくは摂氏約350度から摂氏約400度の範囲とすることができる。実施形態によって、アモルファスシリコン材料は、約5nmから約100nmの厚みで提供することができる。好ましい実施形態においては、アモルファスシリコン材料は、約10nmから約50nmの厚みで提供される。用途によっては、アモルファスシリコン材料は、適切なシリコン標的材料を用いた物理的気相堆積法(例えばスパッタリング)を使用して堆積させることもできる。
特定の実施形態において、この方法は、図11に示すようにスイッチング材料を覆うように導電材料1102を堆積させる。特定の実施形態において、アモルファスシリコンスイッチング材料との関係では、導電材料1102は銀材料を含むことができる。銀材料は、物理堆積処理(例えばスパッタリング又は蒸着法)を使用して堆積させることができる。銀材料は、用途によって、化学堆積処理(例えば化学気相堆積法、電気化学法(例:電気メッキ法又は無電極析出法)、又は組合せを使用して形成させることもできる。この方法は、図12に示すように、導電材料を覆うように上部バリア材料1202を堆積させる。上部バリア材料1202層は、特定の実施形態において、導電材料(例えば、銀材料)を酸化処理から保護することができる。上部バリア材料1202は、導電材料1102とその後の材料との間の拡散バリアとしての役割を担うこともでき、そして導電材料1102とその後の材料との間に電気的接触も形成する。上部バリア材料1202は、CMP処理に関するその後の工程において研磨ストップ材料としての役割を担うこともできる。上部バリア材料1202は、実施形態によって、チタン、窒化チタン、タンタル若しくは窒化タンタル、タングステン若しくは窒化タングステン、又は任意の適切なバリア材料であってもよい。用途に応じて、上部バリア材料1202は、化学堆積法(例えば原子層堆積法、化学気相堆積法等)又は物理堆積法(例えばスパッタ)を使用して形成させることができる。
特定の実施形態において、この方法には、図13に示すように、下部金属バリア材料、コンタクト材料、スイッチング材料、導電材料及び上部バリア材料を含む材料のスタックを第二パターン及びエッチング処理して、複数の柱状構造1302を形成する工程が含まれる。各柱状構造には、下部金属バリア材料、コンタクト材料、スイッチング材料、導電材料及び上部バリア材料が含まれる。ここに示されている通り、下部金属バリア材料を含む各柱状構造は、特定の実施形態において、第一配線構造との金属間接触1304を維持している。実施形態に応じて、柱状構造は、図13aに示す通り、下部配線構造に対して整列配置することができる。特定の実施形態において、柱状構造は、図13bに示す通り、第一配線構造に対して完全に整列配置されなくてもよい一方で、金属間接触は維持している。
単なる例示として、柱状構造は、採用する技術ノードによって、約250nm、好ましくは約90nm又は更に40nm未満の形状とすることができる。下部配線構造は、約90nm以上の幅とすることができる。特定の実施形態において、第二パターン及びエッチング処理中に、第一配線構造に対する柱状構造の配置が良好でなくても、下部金属バリア材料を備える柱状構造は、第一配線構造との金属間接触が可能である。第一配線構造1404上の複数の柱状構造1402の斜視図が図14に図示されている。
柱状構造を形成した後に、この方法には、第一配線構造の露出領域を含む少なくとも複数の柱状構造を覆うように第三誘電体材料1502を堆積させる工程が含まれる。第三誘電体材料は、実施形態によって、酸化シリコン、窒化シリコン又は様々な誘電体材料の組合せを有する誘電スタックを含む適切な誘電体材料であってもよい。単なる例示として、第三誘電体材料は、特定の実施形態として、前駆体としてテトラエチルオキシシリケートを用いるプラズマ化学気相堆積(PECVD)処理により堆積する酸化シリコンであってもよい。他の堆積法としては、例えばスピンオンガラスを適切に硬化処理する方法を用いてもよい。あるいは、用途によっては、複数の堆積処理の組合せを用いてもよい。
特定の実施形態において、図16に示す通り、第三誘電体層は、平坦化処理されて平坦化された第三誘電体層表面1602を形成し、柱状構造の上面領域1604を露出させられる。柱状構造の露出した上面領域は、特定の実施形態において上部バリア材料の表面領域を備える。平坦化処理は、特定の実施形態において、上部バリア材料を研摩ストップ面として用いる化学機械研磨(CMP)処理であってもよい。平坦化処理は、特定の実施形態において、上部バリア材料表面をエッチングストップ面として用いた選択性エッチング処理(例えば反応性イオンエッチング)であってもよい。当然、当業者は、他の変形形態、変更形態及び代替形態を認識するであろう。
図17を参照されたい。この方法には、平坦化された第三誘電体層表面及び柱状構造の上面領域を覆うように第二接着材料1702を堆積させる工程が含まれる。第二接着層は、チタン、窒化チタン、タンタル、窒化タンタル、若しくは窒化タングステン、又はこれらの組合せであってもよい。第二接着材料は、特定の実施形態において、物理的気相堆積処理(例えばスパッタリング)を使用して堆積させることができる。適切な前駆体を使用する化学気相堆積法(原子層堆積法を含む)のような技術を用いることができる。特定の実施形態において、この方法は、上部コンタクト材料を覆うように上部配線材料を堆積させる。第二配線材料は、タングステン、銅、アルミニウム又は合金を含む他の適切な金属材料であってもよい。上部配線材料は、物理的気相堆積法、蒸着法、化学気相堆積法、電気化学法(例えば液体媒体からの電気メッキ法又は無電極析出法)のような技術、又は組合せを含む他の適切な堆積技術を使用して堆積させることができる。ある種の実施形態では、上部配線材料は、ドープ半導体(例えば、ドープシリコン材料)であってもよい。特定の実施形態において、第二接着材料は、上部配線材料と第三誘電体層との間の接着層として機能する。第二配線材料としてタングステンを例に取ると、タングステンは、用途によって、約100nmから約1000nmの範囲、好ましくは約200nmから約500nmの範囲の厚みであってもよい。この方法は、図18に示す通り、第三パターン及びエッチング処理を実施して、上部配線構造1804を形成する。上部配線構造には、特定の実施形態において、上部配線材料及び第二接着材料が含まれる。特定の実施形態において、上部配線構造は、下部配線構造に対してある角度で形成される。ある種の実施形態では、上部配線構造は、下部配線構造に対して直角で形成される。当然、当業者は、他の変形形態、変更形態及び代替形態を認識するであろう。
特定の実施形態において、導電材料は、電圧(例えばフォーミング電圧)が上部配線構造又は下部配線構造に印加されると、スイッチング材料の一部においてフィラメント構造物を含む複数の導電材料粒子を形成する。フィラメント構造物は、長さが上部電極又は下部電極に印加される電圧の振幅及び極性に依存する特徴がある。このフィラメントの形成は、特定の実施形態において、スイッチング材料の抵抗率を変える。導電材料として銀材料を、そしてスイッチング材料としてアモルファスシリコンを例に取ると、下部配線構造に対する陽電圧を上部配線構造に印加することに応じて、複数の銀粒子がアモルファスシリコン材料の領域に形成される。複数の銀粒子は、ある長さの銀フィラメント構造物を含み得る。銀フィラメント構造物の長さは、ある種の電圧(例えば作動電圧(例:書込電圧又は消去電圧))を印加することによって変化し、アモルファスシリコン材料の抵抗性が変化する。かかる素子構造は、2007年10月19日に出願の米国特許出願番号第11/875,541号と一般に指定されているものに記載されており、本願明細書においてその全部が参照によって組み込まれる。
特定の実施形態において、上部配線構造、下部配線構造及び、第一配線構造と第二配線構造との間に挟まれているスイッチングエレメントは、不揮発性メモリー素子に関するスイッチング素子を提供する。当然、当業者は、他の変形形態、変更形態及び代替形態を認識するであろう。
実施形態に応じて、変形形態があってもよい。例えば、第一配線構造は、図3A、3B、3C、及び3Dにて図示したように、第一ダマシン処理を使用して形成してもよい。第一ダマシン処理には、第一誘電体材料202の一部に1又は複数の第一溝状開口部304を形成する一方で、パターン及び誘電体エッチング処理を用いて水平面領域306を露出させる工程が含まれる。1又は複数の第一溝状開口部は、第一方向に延在するように構成される。第一接着材料308は、図3Bに示す通り、水平面領域306を含む1又は複数の第一溝状開口部を覆うように整合的に形成される。第一接着材料は、チタン、窒化チタン、チタンタングステン、タンタル、窒化タンタル等、及びこれらの任意の組合せを含むことができる。図3Cに示す通り、第一配線材料308(例えば、銅、タングステン又はアルミニウム)は、第一接着材料を覆い、1又は複数の溝状開口部の各々を充填するように形成される。特定の実施形態において、第一接着材料を含む第一配線材料は、第一化学機械研磨処理されて、第一誘電体材料の水平面領域から第一配線材料及び第一接着材料が除去され、1又は複数の第一配線構造312を形成して第一配線構造の各々を区分する。ここに示される通り、化学機械研磨処理も、特定の実施形態において、第一誘電体材料の表面領域314を露出させる。そして、この方法は、図8及び残りの図9-18の工程の通り、第一誘電表面領域314及び第一配線構造312を覆うように下部金属バリア材料802を形成する。
同様に、第二配線構造は、第一ダマシン処理と実質的に同じ第二ダマシン処理を使用して、構造1302の各々を覆う第三誘電体材料(図15の1502を参照)に第二溝状開口部を形成することによって形成することができる。第二溝開口部は、第二配線材料を使用して埋め戻される。第二溝状開口部は、図18のように第二方向に延在するように構成される。当然、当業者は、他の変形形態、変更形態及び代替形態を認識するであろう。本願明細書において記載されている実施例及び実施形態が解説の目的のためにだけあることが、そして、それを考慮すると様々な変形形態又は代替形態が当業者に示唆され、本願の精神及び意図と添付の特許請求の範囲の範囲中に含まれていることもよく理解している。

Claims (29)

  1. メモリー素子に関する柱状構造を形成する方法であって、前記方法は、
    表面領域を備える半導体基板を提供する工程と、
    前記半導体基板の前記表面領域を覆うように第一誘電体層を形成する工程と、
    前記第一誘電体層を覆うように第一配線構造を形成する工程と、
    前記第一配線構造を覆うように第二誘電体材料を形成する工程と、
    平坦化された第二誘電体層表面を形成する工程と、
    前記第一配線構造表面を露出させる工程と、
    前記第一配線構造表面を含む前記第二誘電体層表面を覆うように下部金属バリア材料を形成する工程と、
    前記下部金属バリア材料を覆うようにコンタクト材料を堆積させる工程と、
    前記コンタクト材料を覆うようにスイッチング材料を堆積させる工程と、
    前記スイッチング材料を覆うように導電材料を堆積させる工程と、
    前記導電材料を覆うように上部バリア材料を堆積させる工程と、
    パターニング及びエッチング処理を実施して、少なくとも前記下部金属バリア材料、前記コンタクト材料、前記スイッチング材料、前記導電材料及び前記上部バリア材料から複数の柱状構造を形成する工程と、
    少なくとも前記複数の柱状構造を覆うように第三誘電体材料を堆積させる工程と、
    前記第三誘電体材料を平坦化する工程と、
    前記柱状構造の表面領域を露出させる工程と、
    前記柱状構造の少なくとも露出表面領域を覆うように上部配線構造を形成する工程と、を含み、
    前記第一配線構造は、少なくとも第一導体材料を含み、
    前記下部金属バリアは、前記第一配線構造と金属間接触を形成しており、
    前記第三誘電体材料は、非平面の表面領域を備え、
    前記柱状構造の表面領域は、前記上部バリア材料の表面領域を含み、
    前記上部配線構造は、少なくとも第二導体材料を含む、方法。
  2. 前記複数の柱状構造の各々は、前記第一配線構造に対して整列配置され、前記第一配線構造と金属間接触を維持している、請求項1に記載の方法。
  3. 前記複数の柱状構造の各々は、前記第一配線構造に対して整列配置されていない一方で、前記下部金属バリア材料は、前記第一配線構造と金属間接触を維持している、請求項1に記載の方法。
  4. 前記半導体基板は、その上に形成された1又は複数のCOMS素子を備え、
    前記1又は複数のCMOS素子は、前記メモリー素子に動作可能な状態で接続している、請求項1に記載の方法。
  5. 前記第一配線構造及び前記第二配線構造の各々には、少なくともタングステン、アルミニウム、銅又はドープ半導体が含まれる、請求項1に記載の方法。
  6. 前記第二誘電体材料には、酸化シリコン、窒化シリコン又は組合せが含まれる、請求項1に記載の方法。
  7. 前記下部金属バリア材料及び前記上部コンタクト材料の各々は、接着材料を備え、
    前記接着材料は、チタン、窒化チタン、タンタル、窒化タンタル、タングステン及び 窒化タングステン、又はこれらの組合せから選択される、請求項1に記載の方法。
  8. 前記下部金属バリア材料には、約5nmから約100nmの範囲の厚みがある窒化チタン又は窒化タングステンが含まれる、請求項7に記載の方法。
  9. 前記下部金属バリア材料には、約10nmから約35nmの範囲の厚みを有する窒化チタン又は窒化タングステンが含まれる、請求項7に記載の方法。
  10. 前記上部バリア材料には、約5nmから約100nmの範囲の厚みを有する窒化チタン又は窒化タングステンが含まれる、請求項7に記載の方法。
  11. 前記コンタクト材料には、多結晶シリコン材料が含まれる、請求項1に記載の方法。
  12. 前記多結晶シリコン材料は、高濃度pドープ不純物特性を有し、
    前記pドープ不純物特性は、1E18/cm3から1E22/cm3の範囲の原子濃度におけるホウ素種によって提供される、請求項11に記載の方法。
  13. 前記多結晶シリコン材料は、プラズマ化学堆積処理を用いて摂氏約320度から摂氏約550度の範囲の温度で堆積させる、請求項11に記載の方法。
  14. 前記多結晶シリコン材料は、低圧化学堆積処理を用いて摂氏約350度から摂氏約450度の範囲の温度で堆積させる、請求項11の方法。
  15. 前記多結晶シリコン材料は、約10nmから約100nmの範囲の厚みを有する、請求項11に記載の方法。
  16. 前記コンタクト材料には、p+多結晶シリコンゲルマニウム材料が含まれる、請求項1に記載の方法。
  17. 前記スイッチング材料には、イントリンシック半導体特性があるアモルファスシリコン材料が含まれる、請求項1に記載の方法。
  18. 前記アモルファスシリコン材料は、プラズマ化学堆積処理又は低圧化学堆積処理を用いて摂氏約360度から摂氏約420度の範囲の温度で形成する、請求項17に記載の方法。
  19. 前記アモルファスシリコン材料は、約10nmから約100nmの範囲の厚みを有する、請求項17に記載の方法。
  20. 前記導電材料には、銀材料、又は金材料、又はプラチナ材料、又はパラジウム材料、又はそれらのそれぞれの合金、又はこれらの任意の組合せが含まれる、請求項1に記載の方法。
  21. 前記銀材料は、物理的気相堆積処理又は化学気相堆積処理又は、電気メッキ若しくは無電極メッキを含む電気化学堆積処理又はこれらの任意の組合せを使用して堆積させる、請求項20に記載の方法。
  22. 前記銀材料は、約5nmから約75nmの範囲の厚みを有する、請求項20に記載の方法。
  23. 前記複数の柱状構造の各々は、少なくともスイッチングエレメントを備える、請求項1に記載の方法。
  24. 前記平坦化された第二誘電体材料表面を形成する工程には、エッチバック処理を含む異方性エッチング処理、化学機械研磨処理及びこれらの任意の組合せが含まれ、
    前記第一配線構造は、エッチングストップ面又は研磨ストップ面として用いられる、請求項1に記載の方法。
  25. 前記第三誘電体材料を平坦化する工程には、エッチバック処理を含む異方性エッチング処理、化学機械研磨処理及びこれらの任意の組合せが含まれ、
    前記上部バリア材料は、エッチングストップ面又は研磨ストップ面として用いられる、請求項1に記載の方法。
  26. 前記上部配線構造と前記下部配線構造は、互いにある角度で空間的に構成されている、請求項1に記載の方法。
  27. 前記スイッチング材料は、前記上部配線構造又は前記下部配線構造に印加される電圧に依る抵抗性によって特徴づけられる、請求項1に記載の方法。
  28. 前記上部配線構造に印加される電圧は、前記導電材料から生じる複数の導電性粒子を前記スイッチング材料中に形成させる、請求項27に記載の方法。
  29. 前記複数の導電性粒子には、長さが前記上部配線構造又は前記下部配線構造に印加される電圧の振幅及び極性に依存するフィラメント構造物が含まれる、請求項28に記載の方法。
JP2013514403A 2010-06-11 2011-06-10 メモリー素子に関する柱状構造及び方法 Active JP5981424B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US35416610P 2010-06-11 2010-06-11
US61/354,166 2010-06-11
PCT/US2011/040090 WO2011156787A2 (en) 2010-06-11 2011-06-10 Pillar structure for memory device and method

Publications (2)

Publication Number Publication Date
JP2013532378A true JP2013532378A (ja) 2013-08-15
JP5981424B2 JP5981424B2 (ja) 2016-08-31

Family

ID=45098724

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013514403A Active JP5981424B2 (ja) 2010-06-11 2011-06-10 メモリー素子に関する柱状構造及び方法

Country Status (5)

Country Link
US (3) US8198144B2 (ja)
JP (1) JP5981424B2 (ja)
KR (1) KR101883236B1 (ja)
CN (1) CN103081093B (ja)
WO (1) WO2011156787A2 (ja)

Families Citing this family (80)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9601692B1 (en) 2010-07-13 2017-03-21 Crossbar, Inc. Hetero-switching layer in a RRAM device and method
US9570678B1 (en) 2010-06-08 2017-02-14 Crossbar, Inc. Resistive RAM with preferental filament formation region and methods
US9012307B2 (en) 2010-07-13 2015-04-21 Crossbar, Inc. Two terminal resistive switching device structure and method of fabricating
US8946046B1 (en) 2012-05-02 2015-02-03 Crossbar, Inc. Guided path for forming a conductive filament in RRAM
CN103081093B (zh) 2010-06-11 2015-06-03 科洛斯巴股份有限公司 存储器件的柱结构以及方法
US8441835B2 (en) 2010-06-11 2013-05-14 Crossbar, Inc. Interface control for improved switching in RRAM
US8351241B2 (en) * 2010-06-24 2013-01-08 The Regents Of The University Of Michigan Rectification element and method for resistive switching for non volatile memory device
US8374018B2 (en) 2010-07-09 2013-02-12 Crossbar, Inc. Resistive memory using SiGe material
US8467227B1 (en) 2010-11-04 2013-06-18 Crossbar, Inc. Hetero resistive switching material layer in RRAM device and method
US8947908B2 (en) 2010-11-04 2015-02-03 Crossbar, Inc. Hetero-switching layer in a RRAM device and method
US8884261B2 (en) 2010-08-23 2014-11-11 Crossbar, Inc. Device switching using layered device structure
US8168506B2 (en) 2010-07-13 2012-05-01 Crossbar, Inc. On/off ratio for non-volatile memory device and method
US8569172B1 (en) 2012-08-14 2013-10-29 Crossbar, Inc. Noble metal/non-noble metal electrode for RRAM applications
US8889521B1 (en) 2012-09-14 2014-11-18 Crossbar, Inc. Method for silver deposition for a non-volatile memory device
US9401475B1 (en) 2010-08-23 2016-07-26 Crossbar, Inc. Method for silver deposition for a non-volatile memory device
US8492195B2 (en) 2010-08-23 2013-07-23 Crossbar, Inc. Method for forming stackable non-volatile resistive switching memory devices
US8841196B1 (en) 2010-09-29 2014-09-23 Crossbar, Inc. Selective deposition of silver for non-volatile memory device fabrication
US8391049B2 (en) 2010-09-29 2013-03-05 Crossbar, Inc. Resistor structure for a non-volatile memory device and method
US8558212B2 (en) 2010-09-29 2013-10-15 Crossbar, Inc. Conductive path in switching material in a resistive random access memory device and control
US8187945B2 (en) 2010-10-27 2012-05-29 Crossbar, Inc. Method for obtaining smooth, continuous silver film
US8258020B2 (en) 2010-11-04 2012-09-04 Crossbar Inc. Interconnects for stacked non-volatile memory device and method
USRE46335E1 (en) 2010-11-04 2017-03-07 Crossbar, Inc. Switching device having a non-linear element
US8502185B2 (en) 2011-05-31 2013-08-06 Crossbar, Inc. Switching device having a non-linear element
US8930174B2 (en) 2010-12-28 2015-01-06 Crossbar, Inc. Modeling technique for resistive random access memory (RRAM) cells
US8791010B1 (en) 2010-12-31 2014-07-29 Crossbar, Inc. Silver interconnects for stacked non-volatile memory device and method
US8815696B1 (en) 2010-12-31 2014-08-26 Crossbar, Inc. Disturb-resistant non-volatile memory device using via-fill and etchback technique
US9153623B1 (en) 2010-12-31 2015-10-06 Crossbar, Inc. Thin film transistor steering element for a non-volatile memory device
US9620206B2 (en) 2011-05-31 2017-04-11 Crossbar, Inc. Memory array architecture with two-terminal memory cells
US8619459B1 (en) 2011-06-23 2013-12-31 Crossbar, Inc. High operating speed resistive random access memory
US9166163B2 (en) 2011-06-30 2015-10-20 Crossbar, Inc. Sub-oxide interface layer for two-terminal memory
US9627443B2 (en) 2011-06-30 2017-04-18 Crossbar, Inc. Three-dimensional oblique two-terminal memory with enhanced electric field
US9564587B1 (en) 2011-06-30 2017-02-07 Crossbar, Inc. Three-dimensional two-terminal memory with enhanced electric field and segmented interconnects
US8946669B1 (en) 2012-04-05 2015-02-03 Crossbar, Inc. Resistive memory device and fabrication methods
US8659929B2 (en) 2011-06-30 2014-02-25 Crossbar, Inc. Amorphous silicon RRAM with non-linear device and operation
CN103828047A (zh) 2011-07-22 2014-05-28 科洛斯巴股份有限公司 用于非易失性存储器装置的p+硅锗材料的种子层及方法
US10056907B1 (en) 2011-07-29 2018-08-21 Crossbar, Inc. Field programmable gate array utilizing two-terminal non-volatile memory
US9729155B2 (en) 2011-07-29 2017-08-08 Crossbar, Inc. Field programmable gate array utilizing two-terminal non-volatile memory
US8674724B2 (en) 2011-07-29 2014-03-18 Crossbar, Inc. Field programmable gate array utilizing two-terminal non-volatile memory
US8716098B1 (en) 2012-03-09 2014-05-06 Crossbar, Inc. Selective removal method and structure of silver in resistive switching device for a non-volatile memory device
US9087576B1 (en) 2012-03-29 2015-07-21 Crossbar, Inc. Low temperature fabrication method for a three-dimensional memory device and structure
US8946667B1 (en) 2012-04-13 2015-02-03 Crossbar, Inc. Barrier structure for a silver based RRAM and method
US9685608B2 (en) 2012-04-13 2017-06-20 Crossbar, Inc. Reduced diffusion in metal electrode for two-terminal memory
US8658476B1 (en) 2012-04-20 2014-02-25 Crossbar, Inc. Low temperature P+ polycrystalline silicon material for non-volatile memory device
US8796658B1 (en) 2012-05-07 2014-08-05 Crossbar, Inc. Filamentary based non-volatile resistive memory device and method
US8765566B2 (en) 2012-05-10 2014-07-01 Crossbar, Inc. Line and space architecture for a non-volatile memory device
US9070859B1 (en) * 2012-05-25 2015-06-30 Crossbar, Inc. Low temperature deposition method for polycrystalline silicon material for a non-volatile memory device
US8883603B1 (en) 2012-08-01 2014-11-11 Crossbar, Inc. Silver deposition method for a non-volatile memory device
US9583701B1 (en) 2012-08-14 2017-02-28 Crossbar, Inc. Methods for fabricating resistive memory device switching material using ion implantation
US10096653B2 (en) 2012-08-14 2018-10-09 Crossbar, Inc. Monolithically integrated resistive memory using integrated-circuit foundry compatible processes
US8946673B1 (en) 2012-08-24 2015-02-03 Crossbar, Inc. Resistive switching device structure with improved data retention for non-volatile memory device and method
US8796102B1 (en) 2012-08-29 2014-08-05 Crossbar, Inc. Device structure for a RRAM and method
US9312483B2 (en) 2012-09-24 2016-04-12 Crossbar, Inc. Electrode structure for a non-volatile memory device and method
US9576616B2 (en) 2012-10-10 2017-02-21 Crossbar, Inc. Non-volatile memory with overwrite capability and low write amplification
US11068620B2 (en) 2012-11-09 2021-07-20 Crossbar, Inc. Secure circuit integrated with memory layer
US8982647B2 (en) 2012-11-14 2015-03-17 Crossbar, Inc. Resistive random access memory equalization and sensing
US9412790B1 (en) 2012-12-04 2016-08-09 Crossbar, Inc. Scalable RRAM device architecture for a non-volatile memory device and method
US9406379B2 (en) 2013-01-03 2016-08-02 Crossbar, Inc. Resistive random access memory with non-linear current-voltage relationship
US9112145B1 (en) 2013-01-31 2015-08-18 Crossbar, Inc. Rectified switching of two-terminal memory via real time filament formation
US9324942B1 (en) 2013-01-31 2016-04-26 Crossbar, Inc. Resistive memory cell with solid state diode
US8934280B1 (en) 2013-02-06 2015-01-13 Crossbar, Inc. Capacitive discharge programming for two-terminal memory cells
EP2858117A1 (en) * 2013-10-02 2015-04-08 Nxp B.V. Semiconductor device and method of manufacturing
US10290801B2 (en) 2014-02-07 2019-05-14 Crossbar, Inc. Scalable silicon based resistive memory device
US9425237B2 (en) 2014-03-11 2016-08-23 Crossbar, Inc. Selector device for two-terminal memory
US9768234B2 (en) 2014-05-20 2017-09-19 Crossbar, Inc. Resistive memory architecture and devices
US10211397B1 (en) 2014-07-07 2019-02-19 Crossbar, Inc. Threshold voltage tuning for a volatile selection device
US9633724B2 (en) 2014-07-07 2017-04-25 Crossbar, Inc. Sensing a non-volatile memory device utilizing selector device holding characteristics
US9460788B2 (en) 2014-07-09 2016-10-04 Crossbar, Inc. Non-volatile memory cell utilizing volatile switching two terminal device and a MOS transistor
US10115819B2 (en) 2015-05-29 2018-10-30 Crossbar, Inc. Recessed high voltage metal oxide semiconductor transistor for RRAM cell
US9698201B2 (en) 2014-07-09 2017-07-04 Crossbar, Inc. High density selector-based non volatile memory cell and fabrication
US9685483B2 (en) 2014-07-09 2017-06-20 Crossbar, Inc. Selector-based non-volatile cell fabrication utilizing IC-foundry compatible process
US9425046B1 (en) * 2014-07-18 2016-08-23 Crossbar, Inc. Method for surface roughness reduction after silicon germanium thin film deposition
US9525008B2 (en) * 2015-03-31 2016-12-20 Taiwan Semiconductor Manufacturing Company, Ltd. RRAM devices
US10062845B1 (en) * 2016-05-13 2018-08-28 Crossbar, Inc. Flatness of memory cell surfaces
US10522754B2 (en) 2016-06-15 2019-12-31 Crossbar, Inc. Liner layer for dielectric block layer
US10749110B1 (en) 2016-07-15 2020-08-18 Crossbar, Inc. Memory stack liner comprising dielectric block layer material
US10096362B1 (en) 2017-03-24 2018-10-09 Crossbar, Inc. Switching block configuration bit comprising a non-volatile memory cell
US10714684B2 (en) * 2018-07-02 2020-07-14 International Business Machines Corporation Phase change memory with doped silicon germanium alloy-containing electrodes and air gap-containing spacer
KR20210118236A (ko) * 2019-02-19 2021-09-29 어플라이드 머티어리얼스, 인코포레이티드 폴리실리콘 라이너들
US11276732B2 (en) * 2019-09-20 2022-03-15 International Business Machines Corporation Semiconductor memory devices formed using selective barrier metal removal
US11856801B2 (en) * 2020-06-16 2023-12-26 Taiwan Semiconductor Manufacturing Company Limited Threshold voltage-modulated memory device using variable-capacitance and methods of forming the same

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004274055A (ja) * 2003-03-04 2004-09-30 Samsung Electronics Co Ltd 記憶素子のための貯蔵セル、ならびに相変化記憶素子及びその形成方法
JP2008147343A (ja) * 2006-12-08 2008-06-26 Sharp Corp 不揮発性半導体記憶装置
US20090001407A1 (en) * 2006-02-17 2009-01-01 Showa Denko K.K. Semiconductor light-emitting device, manufacturing method thereof, and lamp
US20090014707A1 (en) * 2006-10-20 2009-01-15 Wei Lu Non-volatile solid state resistive switching devices
WO2009126871A1 (en) * 2008-04-11 2009-10-15 Sandisk 3D, Llc A memory cell that includes a carbon-based memory element and methods of forming the same
WO2010002682A1 (en) * 2008-06-30 2010-01-07 Sandisk 3D Llc Triangle two dimensional complementary patterning of pillars

Family Cites Families (233)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US680652A (en) 1897-11-08 1901-08-13 Leonard L Elden Circuit-breaker.
JPS56134757A (en) 1980-03-26 1981-10-21 Nec Corp Complementary type mos semiconductor device and its manufacture
JPS5890790A (ja) 1981-08-07 1983-05-30 ザ ブリテイッシュ ペトロレアム カンパニ− ピ−.エル.シ− 半導体装置
JPS6188578A (ja) 1984-10-08 1986-05-06 Nec Corp 非線形素子
JPH02181160A (ja) 1989-01-04 1990-07-13 Fuji Xerox Co Ltd 電子写真感光体
GB8910854D0 (en) 1989-05-11 1989-06-28 British Petroleum Co Plc Semiconductor device
US5614756A (en) 1990-04-12 1997-03-25 Actel Corporation Metal-to-metal antifuse with conductive
JPH0770731B2 (ja) 1990-11-22 1995-07-31 松下電器産業株式会社 電気可塑性素子
US5335219A (en) 1991-01-18 1994-08-02 Ovshinsky Stanford R Homogeneous composition of microcrystalline semiconductor material, semiconductor devices and directly overwritable memory elements fabricated therefrom, and arrays fabricated from the memory elements
JPH05343316A (ja) 1991-09-30 1993-12-24 Nec Corp 半導体装置の製造方法
JP2550248B2 (ja) * 1991-10-14 1996-11-06 株式会社東芝 半導体集積回路装置およびその製造方法
GB9122362D0 (en) 1991-10-22 1991-12-04 British Telecomm Resistive memory element
US5278085A (en) 1992-08-11 1994-01-11 Micron Semiconductor, Inc. Single mask process for forming both n-type and p-type gates in a polycrystalline silicon layer during the formation of a semiconductor device
US5538564A (en) 1994-03-18 1996-07-23 Regents Of The University Of California Three dimensional amorphous silicon/microcrystalline silicon solar cells
KR960005765A (ko) 1994-07-14 1996-02-23 모리시다 요이치 반도체 장치의 배선형성에 이용하는 무전해 도금욕 및 반도체 장치의 배선성형방법
US5457649A (en) 1994-08-26 1995-10-10 Microchip Technology, Inc. Semiconductor memory device and write-once, read-only semiconductor memory array using amorphous-silicon and method therefor
DE69606478T2 (de) 1995-03-28 2000-09-07 Koninkl Philips Electronics Nv Verfahren zur herstellung eines halbleiterbauteils mit bicmos schaltkreis
US5594363A (en) 1995-04-07 1997-01-14 Zycad Corporation Logic cell and routing architecture in a field programmable gate array
US6420725B1 (en) 1995-06-07 2002-07-16 Micron Technology, Inc. Method and apparatus for forming an integrated circuit electrode having a reduced contact area
US5751012A (en) 1995-06-07 1998-05-12 Micron Technology, Inc. Polysilicon pillar diode for use in a non-volatile memory cell
WO1997047041A2 (en) 1996-06-05 1997-12-11 Philips Electronics N.V. Programmable, non-volatile memory device, and method of manufacturing such a device
US5998244A (en) 1996-08-22 1999-12-07 Micron Technology, Inc. Memory cell incorporating a chalcogenide element and method of making same
JP4034380B2 (ja) 1996-10-31 2008-01-16 株式会社東芝 画像符号化/復号化方法及び装置
TW307048B (en) 1996-11-22 1997-06-01 United Microelectronics Corp High density read only memory structure and manufacturing method thereof
US6015997A (en) 1997-02-19 2000-01-18 Micron Technology, Inc. Semiconductor structure having a doped conductive layer
US6133075A (en) 1997-04-25 2000-10-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
GB9722149D0 (en) 1997-10-22 1997-12-17 Philips Electronics Nv Semiconductior memory devices
US6143642A (en) 1997-12-22 2000-11-07 Vlsi Technology, Inc. Programmable semiconductor structures and methods for making the same
US6492694B2 (en) 1998-02-27 2002-12-10 Micron Technology, Inc. Highly conductive composite polysilicon gate for CMOS integrated circuits
US6180998B1 (en) 1998-03-30 2001-01-30 Lsi Logic Corporation DRAM with built-in noise protection
JP2000012787A (ja) 1998-06-10 2000-01-14 Lucent Technol Inc 集積回路デバイスおよび集積回路に用いる抵抗性素子を形成する方法
US6603883B1 (en) 1998-09-08 2003-08-05 Canon Kabushiki Kaisha Image processing apparatus including an image data encoder having at least two scalability modes and method therefor
KR100304962B1 (ko) * 1998-11-24 2001-10-20 김영환 텅스텐비트라인형성방법
US6128214A (en) 1999-03-29 2000-10-03 Hewlett-Packard Molecular wire crossbar memory
JP2001189448A (ja) 1999-12-28 2001-07-10 Fujitsu Ltd 半導体装置及びその製造方法
US6563156B2 (en) 2001-03-15 2003-05-13 Micron Technology, Inc. Memory elements and methods for making same
US6881994B2 (en) 2000-08-14 2005-04-19 Matrix Semiconductor, Inc. Monolithic three dimensional array of charge storage devices containing a planarized surface
US6627530B2 (en) 2000-12-22 2003-09-30 Matrix Semiconductor, Inc. Patterning three dimensional structures
US6436765B1 (en) 2001-02-09 2002-08-20 United Microelectronics Corp. Method of fabricating a trenched flash memory cell
US7102150B2 (en) 2001-05-11 2006-09-05 Harshfield Steven T PCRAM memory cell and method of making same
US6927430B2 (en) 2001-06-28 2005-08-09 Sharp Laboratories Of America, Inc. Shared bit line cross-point memory array incorporating P/N junctions
US6489645B1 (en) * 2001-07-03 2002-12-03 Matsushita Electric Industrial Co., Ltd. Integrated circuit device including a layered superlattice material with an interface buffer layer
US6768157B2 (en) 2001-08-13 2004-07-27 Advanced Micro Devices, Inc. Memory device
CN100419906C (zh) 2001-08-13 2008-09-17 先进微装置公司 存储器单元
US6858481B2 (en) 2001-08-13 2005-02-22 Advanced Micro Devices, Inc. Memory device with active and passive layers
US6838720B2 (en) 2001-08-13 2005-01-04 Advanced Micro Devices, Inc. Memory device with active passive layers
JP2005506703A (ja) 2001-10-16 2005-03-03 ミッドウエスト リサーチ インスティチュート 積層されたスイッチ可能素子およびダイオードの組み合わせ
US20030141565A1 (en) 2002-01-28 2003-07-31 Fumihiko Hirose Diode
US6643213B2 (en) 2002-03-12 2003-11-04 Hewlett-Packard Development Company, L.P. Write pulse circuit for a magnetic memory
US6858482B2 (en) 2002-04-10 2005-02-22 Micron Technology, Inc. Method of manufacture of programmable switching circuits and memory cells employing a glass layer
US20040026682A1 (en) 2002-06-17 2004-02-12 Hai Jiang Nano-dot memory and fabricating same
TWI233204B (en) 2002-07-26 2005-05-21 Infineon Technologies Ag Nonvolatile memory element and associated production methods and memory element arrangements
US6870755B2 (en) 2002-08-02 2005-03-22 Unity Semiconductor Corporation Re-writable memory with non-linear memory element
US7020006B2 (en) 2002-08-02 2006-03-28 Unity Semiconductor Corporation Discharge of conductive array lines in fast memory
US20050020510A1 (en) 2002-08-29 2005-01-27 Benedict Dale L. D-mannose contraceptives
US6848012B2 (en) 2002-09-27 2005-01-25 Broadcom Corporation Method and system for an adaptive multimode media queue
US6873015B2 (en) 2002-10-02 2005-03-29 Micron Technology, Inc. Semiconductor constructions comprising three-dimensional thin film transistor devices and resistors
US7023093B2 (en) 2002-10-24 2006-04-04 International Business Machines Corporation Very low effective dielectric constant interconnect Structures and methods for fabricating the same
US7589343B2 (en) 2002-12-13 2009-09-15 Intel Corporation Memory and access device and method therefor
US7238607B2 (en) 2002-12-19 2007-07-03 Sandisk 3D Llc Method to minimize formation of recess at surface planarized by chemical mechanical planarization
US6946719B2 (en) 2003-12-03 2005-09-20 Matrix Semiconductor, Inc Semiconductor device including junction diode contacting contact-antifuse unit comprising silicide
US7800932B2 (en) 2005-09-28 2010-09-21 Sandisk 3D Llc Memory cell comprising switchable semiconductor memory element with trimmable resistance
US7176064B2 (en) 2003-12-03 2007-02-13 Sandisk 3D Llc Memory cell comprising a semiconductor junction diode crystallized adjacent to a silicide
US8637366B2 (en) 2002-12-19 2014-01-28 Sandisk 3D Llc Nonvolatile memory cell without a dielectric antifuse having high- and low-impedance states
US7433253B2 (en) 2002-12-20 2008-10-07 Qimonda Ag Integrated circuit, method of operating an integrated circuit, method of manufacturing an integrated circuit, memory module, stackable memory module
CN1759450B (zh) 2003-03-18 2012-02-29 株式会社东芝 可编程阻抗存储器器件
US7729158B2 (en) 2003-04-03 2010-06-01 Kabushiki Kaisha Toshiba Resistance change memory device
DE60315613T2 (de) 2003-06-16 2008-05-08 Stmicroelectronics S.R.L., Agrate Brianza Schreibschaltung für Phasenwechsel-Speicher
US7136300B2 (en) 2003-10-06 2006-11-14 Hewlett-Packard Development Company, Lp. Magnetic memory device including groups of series-connected memory elements
EP2270796A3 (en) 2003-11-10 2015-03-18 Panasonic Corporation Recording medium, playback apparatus, program, playback method, system integrated circuit
US7682920B2 (en) 2003-12-03 2010-03-23 Sandisk 3D Llc Method for making a p-i-n diode crystallized adjacent to a silicide in series with a dielectric antifuse
US7474000B2 (en) 2003-12-05 2009-01-06 Sandisk 3D Llc High density contact to relaxed geometry layers
US7139198B2 (en) 2004-01-27 2006-11-21 Sandisk Corporation Efficient verification for coarse/fine programming of non-volatile memory
US20050175099A1 (en) 2004-02-06 2005-08-11 Nokia Corporation Transcoder and associated system, method and computer program product for low-complexity reduced resolution transcoding
DE102004007633B4 (de) 2004-02-17 2010-10-14 Qimonda Ag Speicherzelle, Halbleiter-Speicherbauelement und Verfahren zur Herstellung einer Speicherzelle
US7339818B2 (en) 2004-06-04 2008-03-04 Micron Technology, Inc. Spintronic devices with integrated transistors
US7084691B2 (en) 2004-07-21 2006-08-01 Sharp Laboratories Of America, Inc. Mono-polarity switchable PCMO resistor trimmer
US7365411B2 (en) 2004-08-12 2008-04-29 Micron Technology, Inc. Resistance variable memory with temperature tolerant materials
US7122853B1 (en) 2004-08-17 2006-10-17 Fasl, Inc. Method to improve yield and simplify operation of polymer memory cells
US7289353B2 (en) 2004-08-17 2007-10-30 Spansion, Llc Systems and methods for adjusting programming thresholds of polymer memory cells
US7135696B2 (en) 2004-09-24 2006-11-14 Intel Corporation Phase change memory with damascene memory element
US7221599B1 (en) 2004-11-01 2007-05-22 Spansion, Llc Polymer memory cell operation
US7189626B2 (en) * 2004-11-03 2007-03-13 Micron Technology, Inc. Electroless plating of metal caps for chalcogenide-based memory devices
US7307268B2 (en) 2005-01-19 2007-12-11 Sandisk Corporation Structure and method for biasing phase change memory array for reliable writing
US7749805B2 (en) 2005-03-10 2010-07-06 Qimonda Ag Method for manufacturing an integrated circuit including an electrolyte material layer
US7835170B2 (en) 2005-05-09 2010-11-16 Nantero, Inc. Memory elements and cross point switches and arrays of same using nonvolatile nanotube blocks
JP2006344746A (ja) 2005-06-08 2006-12-21 Toshiba Corp 不揮発性半導体記憶装置およびその製造方法
US7426128B2 (en) 2005-07-11 2008-09-16 Sandisk 3D Llc Switchable resistive memory with opposite polarity write pulses
US7446010B2 (en) 2005-07-18 2008-11-04 Sharp Laboratories Of America, Inc. Metal/semiconductor/metal (MSM) back-to-back Schottky diode
US20070015348A1 (en) 2005-07-18 2007-01-18 Sharp Laboratories Of America, Inc. Crosspoint resistor memory device with back-to-back Schottky diodes
US7303971B2 (en) 2005-07-18 2007-12-04 Sharp Laboratories Of America, Inc. MSM binary switch memory device
US7521705B2 (en) 2005-08-15 2009-04-21 Micron Technology, Inc. Reproducible resistance variable insulating memory devices having a shaped bottom electrode
KR100630437B1 (ko) 2005-08-31 2006-10-02 삼성전자주식회사 비휘발성 유기물 저항 메모리 장치 및 그 제조 방법
US20070105390A1 (en) 2005-11-09 2007-05-10 Oh Travis B Oxygen depleted etching process
US7187577B1 (en) 2005-11-23 2007-03-06 Grandis, Inc. Method and system for providing current balanced writing for memory cells and magnetic devices
US7324363B2 (en) 2005-12-12 2008-01-29 Synopsys, Inc. SPICE optimized for arrays
US8222746B2 (en) 2006-03-03 2012-07-17 Intel Corporation Noble metal barrier layers
US7875871B2 (en) 2006-03-31 2011-01-25 Sandisk 3D Llc Heterojunction device comprising a semiconductor and a resistivity-switching oxide or nitride
US7829875B2 (en) 2006-03-31 2010-11-09 Sandisk 3D Llc Nonvolatile rewritable memory cell comprising a resistivity-switching oxide or nitride and an antifuse
JP2007281208A (ja) 2006-04-07 2007-10-25 Matsushita Electric Ind Co Ltd 多層抵抗変化素子アレイ、抵抗変化装置、多層不揮発性記憶素子アレイ、及び不揮発性記憶装置
KR101239962B1 (ko) 2006-05-04 2013-03-06 삼성전자주식회사 하부 전극 상에 형성된 버퍼층을 포함하는 가변 저항메모리 소자
JP4297136B2 (ja) 2006-06-07 2009-07-15 ソニー株式会社 記憶装置
US7626518B2 (en) 2006-06-08 2009-12-01 Via Technologies, Inc. Decoding systems and methods in computational core of programmable graphics processing unit
KR101159075B1 (ko) 2006-06-27 2012-06-25 삼성전자주식회사 n+ 계면층을 구비한 가변 저항 랜덤 액세스 메모리 소자
US7719001B2 (en) 2006-06-28 2010-05-18 Semiconductor Energy Laboratory Co., Ltd Semiconductor device with metal oxides and an organic compound
KR100738116B1 (ko) 2006-07-06 2007-07-12 삼성전자주식회사 가변 저항 물질을 포함하는 비휘발성 메모리 소자
JP2008021750A (ja) 2006-07-11 2008-01-31 Matsushita Electric Ind Co Ltd 抵抗変化素子およびその製造方法、ならびにそれを用いた抵抗変化型メモリ
KR101309111B1 (ko) * 2006-07-27 2013-09-17 삼성전자주식회사 폴리실리콘 패턴의 형성방법과 폴리실리콘 패턴을 포함한다층 교차점 저항성 메모리 소자 및 그의 제조방법
US7499355B2 (en) 2006-07-31 2009-03-03 Sandisk 3D Llc High bandwidth one time field-programmable memory
US20100090192A1 (en) 2006-08-31 2010-04-15 Nxp, B.V. Method for controlled formation of the resistive switching material in a resistive switching device and device obtained thereof
US7772581B2 (en) 2006-09-11 2010-08-10 Macronix International Co., Ltd. Memory device having wide area phase change element and small electrode contact area
JP4560025B2 (ja) 2006-09-29 2010-10-13 株式会社東芝 磁気ランダムアクセスメモリ及びその製造方法
US8766224B2 (en) 2006-10-03 2014-07-01 Hewlett-Packard Development Company, L.P. Electrically actuated switch
US7778061B2 (en) 2006-10-16 2010-08-17 Hewlett-Packard Development Company, L.P. Crossbar-memory systems and methods for writing to and reading from crossbar memory junctions of crossbar-memory systems
US7872900B2 (en) 2006-11-08 2011-01-18 Symetrix Corporation Correlated electron memory
US7778063B2 (en) 2006-11-08 2010-08-17 Symetrix Corporation Non-volatile resistance switching memories and methods of making same
KR100782496B1 (ko) 2006-11-09 2007-12-05 삼성전자주식회사 자기 정렬된 셀 다이오드를 갖는 반도체 소자의 제조방법및 이를 이용하는 상변화 기억소자의 제조방법
EP2089764B1 (en) 2006-11-09 2016-01-06 Sage Electrochromics, Inc. Method of making an ion-switching device without a separate lithiation step
US7728318B2 (en) 2006-11-16 2010-06-01 Sandisk Corporation Nonvolatile phase change memory cell having a reduced contact area
JP4334589B2 (ja) 2006-12-06 2009-09-30 株式会社東芝 半導体装置、およびその製造方法
EP1933563A1 (en) 2006-12-14 2008-06-18 Thomson Licensing Method and apparatus for encoding and/or decoding bit depth scalable video data using adaptive enhancement layer residual prediction
JP2008160031A (ja) 2006-12-26 2008-07-10 Sony Corp 記憶素子及びメモリ
CN101501851B (zh) 2006-12-28 2010-11-17 松下电器产业株式会社 电阻变化型元件和电阻变化型存储装置
US7972897B2 (en) 2007-02-05 2011-07-05 Intermolecular, Inc. Methods for forming resistive switching memory elements
US8265136B2 (en) 2007-02-20 2012-09-11 Vixs Systems, Inc. Motion refinement engine for use in video encoding in accordance with a plurality of sub-pixel resolutions and methods for use therewith
US7382647B1 (en) 2007-02-27 2008-06-03 International Business Machines Corporation Rectifying element for a crosspoint based memory array architecture
US20080205179A1 (en) 2007-02-28 2008-08-28 Qimonda Ag Integrated circuit having a memory array
WO2008107941A1 (ja) 2007-03-01 2008-09-12 Fujitsu Limited 半導体装置及びその製造方法
US7629198B2 (en) 2007-03-05 2009-12-08 Intermolecular, Inc. Methods for forming nonvolatile memory elements with resistive-switching metal oxides
US7984776B2 (en) 2007-03-30 2011-07-26 The Regents Of The University Of Michigan Energy storage and control system for a vehicle electrified drivetrain
JP5175333B2 (ja) 2007-03-30 2013-04-03 ザ レジェンツ オブ ザ ユニバーシティ オブ ミシガン 積層微小構造化電池と製造方法
WO2008140979A1 (en) 2007-05-09 2008-11-20 Intermolecular, Inc. Resistive-switching nonvolatile memory elements
JP4967176B2 (ja) 2007-05-10 2012-07-04 シャープ株式会社 可変抵抗素子とその製造方法及び不揮発性半導体記憶装置
US7800094B2 (en) 2007-06-11 2010-09-21 Macronix International Co., Ltd. Resistance memory with tungsten compound and manufacturing
US7855119B2 (en) 2007-06-15 2010-12-21 Sandisk 3D Llc Method for forming polycrystalline thin film bipolar transistors
US7991237B2 (en) 2007-06-28 2011-08-02 Mitsubishi Electric Corporation Image encoding device, image decoding device, image encoding method and image decoding method
US8233308B2 (en) 2007-06-29 2012-07-31 Sandisk 3D Llc Memory cell that employs a selectively deposited reversible resistance-switching element and methods of forming the same
US7824956B2 (en) 2007-06-29 2010-11-02 Sandisk 3D Llc Memory cell that employs a selectively grown reversible resistance-switching element and methods of forming the same
US7846785B2 (en) 2007-06-29 2010-12-07 Sandisk 3D Llc Memory cell that employs a selectively deposited reversible resistance-switching element and methods of forming the same
JP2010532568A (ja) 2007-06-29 2010-10-07 サンディスク スリーディー,エルエルシー 選択成長による可逆的抵抗スイッチング素子を使用するメモリセルおよびその形成方法
US7566643B2 (en) 2007-07-23 2009-07-28 Ovonyx, Inc. Liquid phase deposition of contacts in programmable resistance and switching devices
KR101326077B1 (ko) 2007-08-24 2013-11-07 삼성전자주식회사 저항성 메모리 소자
JP5255801B2 (ja) * 2007-09-07 2013-08-07 株式会社半導体エネルギー研究所 半導体装置の作製方法
US9000408B2 (en) 2007-10-12 2015-04-07 Ovonyx, Inc. Memory device with low reset current
KR100908819B1 (ko) * 2007-11-02 2009-07-21 주식회사 하이닉스반도체 수직채널트랜지스터를 구비한 반도체소자 및 그 제조 방법
US7786464B2 (en) 2007-11-20 2010-08-31 Infineon Technologies Ag Integrated circuit having dielectric layer including nanocrystals
US7718990B2 (en) 2007-12-04 2010-05-18 Ovonyx, Inc. Active material devices with containment layer
US7706169B2 (en) 2007-12-27 2010-04-27 Sandisk 3D Llc Large capacity one-time programmable memory cell using metal oxides
US7897953B2 (en) 2008-01-16 2011-03-01 Micron Technology, Inc. Multi-level programmable PCRAM memory
US7955958B2 (en) 2008-02-07 2011-06-07 International Business Machines Corporation Method for fabrication of polycrystalline diodes for resistive memories
US8035099B2 (en) 2008-02-27 2011-10-11 Spansion Llc Diode and resistive memory device structures
US7960216B2 (en) 2008-05-10 2011-06-14 Intermolecular, Inc. Confinement techniques for non-volatile resistive-switching memories
US8183553B2 (en) 2009-04-10 2012-05-22 Intermolecular, Inc. Resistive switching memory element including doped silicon electrode
US8143092B2 (en) 2008-03-10 2012-03-27 Pragati Kumar Methods for forming resistive switching memory elements by heating deposited layers
US7961507B2 (en) 2008-03-11 2011-06-14 Micron Technology, Inc. Non-volatile memory with resistive access component
JP2009253033A (ja) 2008-04-07 2009-10-29 Panasonic Corp 半導体記憶装置及びその製造方法
US7830698B2 (en) 2008-04-11 2010-11-09 Sandisk 3D Llc Multilevel nonvolatile memory device containing a carbon storage material and methods of making and using same
US8304284B2 (en) 2008-04-11 2012-11-06 Sandisk 3D Llc Memory cell that employs a selectively fabricated carbon nano-tube reversible resistance-switching element, and methods of forming the same
JP2009267219A (ja) 2008-04-28 2009-11-12 Hitachi Ltd 半導体記憶装置およびその製造方法
US8624214B2 (en) 2008-06-10 2014-01-07 Panasonic Corporation Semiconductor device having a resistance variable element and a manufacturing method thereof
US8154005B2 (en) * 2008-06-13 2012-04-10 Sandisk 3D Llc Non-volatile memory arrays comprising rail stacks with a shared diode component portion for diodes of electrically isolated pillars
WO2009155359A1 (en) 2008-06-20 2009-12-23 Nantero, Inc. Nram arrays with nanotube blocks, nanotube traces, and nanotube planes and methods of making same
US7732235B2 (en) * 2008-06-30 2010-06-08 Sandisk 3D Llc Method for fabricating high density pillar structures by double patterning using positive photoresist
WO2010009364A1 (en) 2008-07-18 2010-01-21 Sandisk 3D, Llc Carbon-based resistivity-switching materials and methods of forming the same
US7932506B2 (en) 2008-07-22 2011-04-26 Macronix International Co., Ltd. Fully self-aligned pore-type memory cell having diode access device
JP5430890B2 (ja) 2008-07-25 2014-03-05 株式会社東芝 半導体記憶装置
US8466044B2 (en) 2008-08-07 2013-06-18 Sandisk 3D Llc Memory cell that includes a carbon-based memory element and methods forming the same
TW201009954A (en) 2008-08-19 2010-03-01 Chunghwa Picture Tubes Ltd Thin film transistor, pixel structure and fabrication methods thereof
US7615439B1 (en) 2008-09-29 2009-11-10 Sandisk Corporation Damascene process for carbon memory element with MIIM diode
US8344348B2 (en) 2008-10-02 2013-01-01 Ovonyx, Inc. Memory device
KR20110080153A (ko) 2008-10-08 2011-07-12 더 리젠츠 오브 더 유니버시티 오브 미시건 저항을 조정할 수 있는 실리콘계 나노 스케일 저항 디바이스
US8071972B2 (en) 2008-10-20 2011-12-06 The Regents Of The University Of Michigan Silicon based nanoscale crossbar memory
ITTO20080784A1 (it) 2008-10-24 2010-04-25 Terra Srl Ricerca & Sviluppo Procedimento per la produzione di un agente per il trattamento di terreni agricoli
US8097874B2 (en) 2008-10-30 2012-01-17 Seagate Technology Llc Programmable resistive memory cell with sacrificial metal
US7898838B2 (en) 2008-10-31 2011-03-01 Seagate Technology Llc Resistive sense memory calibration for self-reference read method
US7855923B2 (en) 2008-10-31 2010-12-21 Seagate Technology Llc Write current compensation using word line boosting circuitry
US8067815B2 (en) 2008-12-11 2011-11-29 Macronix International Co., Lt.d. Aluminum copper oxide based memory devices and methods for manufacture
US7978496B2 (en) 2008-12-18 2011-07-12 Sandisk 3D Llc Method of programming a nonvolatile memory device containing a carbon storage material
US8027215B2 (en) 2008-12-19 2011-09-27 Unity Semiconductor Corporation Array operation using a schottky diode as a non-ohmic isolation device
TW201025588A (en) 2008-12-30 2010-07-01 Ind Tech Res Inst Phase-change memory devices and methods for fabricating the same
JP2010165803A (ja) 2009-01-14 2010-07-29 Toshiba Corp 半導体記憶装置の製造方法及び半導体記憶装置
US8021897B2 (en) 2009-02-19 2011-09-20 Micron Technology, Inc. Methods of fabricating a cross point memory array
JP5044586B2 (ja) 2009-02-24 2012-10-10 株式会社東芝 半導体記憶装置
JP4956598B2 (ja) * 2009-02-27 2012-06-20 シャープ株式会社 不揮発性半導体記憶装置及びその製造方法
BRPI1011333A2 (pt) 2009-05-29 2016-03-08 Mitsubishi Electric Corp dispositivo de codificação e de decodificação de vídeo, e, métodos de codificação e de decodificação de vídeo
US8227783B2 (en) 2009-07-13 2012-07-24 Seagate Technology Llc Non-volatile resistive sense memory with praseodymium calcium manganese oxide
US8207064B2 (en) 2009-09-17 2012-06-26 Sandisk 3D Llc 3D polysilicon diode with low contact resistance and method for forming same
US8274130B2 (en) 2009-10-20 2012-09-25 Sandisk 3D Llc Punch-through diode steering element
WO2011064801A1 (en) 2009-11-30 2011-06-03 Andrea Redaelli Memory including a low thermal budget selector switch on a variable resistance memory cell
US8298887B2 (en) 2009-12-03 2012-10-30 Applied Materials, Inc. High mobility monolithic p-i-n diodes
JP5439147B2 (ja) 2009-12-04 2014-03-12 株式会社東芝 抵抗変化メモリ
US8385100B2 (en) 2009-12-08 2013-02-26 Intel Corporation Energy-efficient set write of phase change memory with switch
US8045364B2 (en) 2009-12-18 2011-10-25 Unity Semiconductor Corporation Non-volatile memory device ion barrier
TWI416661B (zh) 2009-12-29 2013-11-21 Ind Tech Res Inst 空隙製造方法、電阻式記憶元件及其製造方法
JP5732827B2 (ja) 2010-02-09 2015-06-10 ソニー株式会社 記憶素子および記憶装置、並びに記憶装置の動作方法
US8848430B2 (en) 2010-02-23 2014-09-30 Sandisk 3D Llc Step soft program for reversible resistivity-switching elements
US8237146B2 (en) 2010-02-24 2012-08-07 Sandisk 3D Llc Memory cell with silicon-containing carbon switching layer and methods for forming the same
DE102010002454A1 (de) 2010-02-26 2011-09-01 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Metallisierungssystem eines Halbleiterbauelements mit verrundeten Verbindungen, die durch Hartmaskenverrundung hergestellt sind
KR20130007572A (ko) * 2010-03-16 2013-01-18 쌘디스크 3디 엘엘씨 금속 산화물 저항률 전환층과 함께 사용하기 위한 하부 전극
US8564070B2 (en) 2010-05-24 2013-10-22 Chengdu Haicun Ip Technology Llc Large bit-per-cell three-dimensional mask-programmable read-only memory
US9012307B2 (en) 2010-07-13 2015-04-21 Crossbar, Inc. Two terminal resistive switching device structure and method of fabricating
US8441835B2 (en) 2010-06-11 2013-05-14 Crossbar, Inc. Interface control for improved switching in RRAM
CN103081093B (zh) 2010-06-11 2015-06-03 科洛斯巴股份有限公司 存储器件的柱结构以及方法
US8274812B2 (en) 2010-06-14 2012-09-25 Crossbar, Inc. Write and erase scheme for resistive memory device
US9508425B2 (en) 2010-06-24 2016-11-29 The Regents Of The University Of Michigan Nanoscale metal oxide resistive switching element
US8351241B2 (en) 2010-06-24 2013-01-08 The Regents Of The University Of Michigan Rectification element and method for resistive switching for non volatile memory device
JP4921620B2 (ja) 2010-07-01 2012-04-25 パナソニック株式会社 不揮発性メモリセル、不揮発性メモリセルアレイ、およびその製造方法
US8374018B2 (en) 2010-07-09 2013-02-12 Crossbar, Inc. Resistive memory using SiGe material
US20120007035A1 (en) 2010-07-12 2012-01-12 Crossbar, Inc. Intrinsic Programming Current Control for a RRAM
US8884261B2 (en) 2010-08-23 2014-11-11 Crossbar, Inc. Device switching using layered device structure
US8168506B2 (en) 2010-07-13 2012-05-01 Crossbar, Inc. On/off ratio for non-volatile memory device and method
US8467227B1 (en) 2010-11-04 2013-06-18 Crossbar, Inc. Hetero resistive switching material layer in RRAM device and method
US20120033479A1 (en) 2010-08-06 2012-02-09 Lsi Corporation Modification of logic by morphological manipulation of a semiconductor resistive element
US8546254B2 (en) 2010-08-19 2013-10-01 Taiwan Semiconductor Manufacturing Company, Ltd. Mechanisms for forming copper pillar bumps using patterned anodes
US8404553B2 (en) 2010-08-23 2013-03-26 Crossbar, Inc. Disturb-resistant non-volatile memory device and method
US8492195B2 (en) 2010-08-23 2013-07-23 Crossbar, Inc. Method for forming stackable non-volatile resistive switching memory devices
US8315079B2 (en) 2010-10-07 2012-11-20 Crossbar, Inc. Circuit for concurrent read operation and method therefor
EP2630799A4 (en) 2010-10-20 2014-07-02 Nokia Corp METHOD AND DEVICE FOR VIDEO CODING AND DECODING
US8187945B2 (en) 2010-10-27 2012-05-29 Crossbar, Inc. Method for obtaining smooth, continuous silver film
US8258020B2 (en) 2010-11-04 2012-09-04 Crossbar Inc. Interconnects for stacked non-volatile memory device and method
US8088688B1 (en) 2010-11-05 2012-01-03 Crossbar, Inc. p+ polysilicon material on aluminum for non-volatile memory device and method
CN102064739B (zh) 2010-11-28 2013-10-30 吴世永 用于太阳能供电装置夜间铺设发光板的驱动机构
CN102479925A (zh) 2010-11-30 2012-05-30 中国科学院微电子研究所 具有高变比能力的电阻转变存储器结构及其制备方法
CA2722993A1 (fr) 2010-12-01 2012-06-01 Ecole De Technologie Superieure Systeme d'ecodage video parallele multitrames et multitranches avec encodage simultane de trames predites
US8557654B2 (en) 2010-12-13 2013-10-15 Sandisk 3D Llc Punch-through diode
JP2012133836A (ja) 2010-12-20 2012-07-12 Toshiba Corp 抵抗変化型メモリ
KR101157105B1 (ko) 2011-02-14 2012-06-22 동국대학교 산학협력단 그라핀 옥사이드의 저항 스위칭 특성을 이용한 비휘발성 메모리 소자 및 이의 제조 방법
US8320160B2 (en) 2011-03-18 2012-11-27 Crossbar, Inc. NAND architecture having a resistive memory cell connected to a control gate of a field-effect transistor
JP2012199336A (ja) 2011-03-18 2012-10-18 Sony Corp 記憶素子および記憶装置
US8394670B2 (en) 2011-05-31 2013-03-12 Crossbar, Inc. Vertical diodes for non-volatile memory device
US8525290B2 (en) 2011-06-24 2013-09-03 Macronix International Co., Ltd. Method of forming memory cell access device
CN103828047A (zh) 2011-07-22 2014-05-28 科洛斯巴股份有限公司 用于非易失性存储器装置的p+硅锗材料的种子层及方法
US8658476B1 (en) 2012-04-20 2014-02-25 Crossbar, Inc. Low temperature P+ polycrystalline silicon material for non-volatile memory device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004274055A (ja) * 2003-03-04 2004-09-30 Samsung Electronics Co Ltd 記憶素子のための貯蔵セル、ならびに相変化記憶素子及びその形成方法
US20090001407A1 (en) * 2006-02-17 2009-01-01 Showa Denko K.K. Semiconductor light-emitting device, manufacturing method thereof, and lamp
US20090014707A1 (en) * 2006-10-20 2009-01-15 Wei Lu Non-volatile solid state resistive switching devices
JP2008147343A (ja) * 2006-12-08 2008-06-26 Sharp Corp 不揮発性半導体記憶装置
WO2009126871A1 (en) * 2008-04-11 2009-10-15 Sandisk 3D, Llc A memory cell that includes a carbon-based memory element and methods of forming the same
WO2010002682A1 (en) * 2008-06-30 2010-01-07 Sandisk 3D Llc Triangle two dimensional complementary patterning of pillars

Also Published As

Publication number Publication date
WO2011156787A2 (en) 2011-12-15
WO2011156787A3 (en) 2012-04-26
US20110312151A1 (en) 2011-12-22
US8519485B2 (en) 2013-08-27
US20120220100A1 (en) 2012-08-30
US8993397B2 (en) 2015-03-31
KR101883236B1 (ko) 2018-08-01
US8198144B2 (en) 2012-06-12
CN103081093A (zh) 2013-05-01
JP5981424B2 (ja) 2016-08-31
KR20130111521A (ko) 2013-10-10
US20140127876A1 (en) 2014-05-08
CN103081093B (zh) 2015-06-03

Similar Documents

Publication Publication Date Title
JP5981424B2 (ja) メモリー素子に関する柱状構造及び方法
JP5863302B2 (ja) 二端子抵抗性スイッチングデバイス構造及びその製造方法
US9735358B2 (en) Noble metal / non-noble metal electrode for RRAM applications
US9755143B2 (en) On/off ratio for nonvolatile memory device and method
US8426306B1 (en) Three dimension programmable resistive random accessed memory array with shared bitline and method
US10192927B1 (en) Semiconductor device for a non-volatile (NV) resistive memory and array structure for an array of NV resistive memory
US9312483B2 (en) Electrode structure for a non-volatile memory device and method
US8450710B2 (en) Low temperature p+ silicon junction material for a non-volatile memory device
US8716098B1 (en) Selective removal method and structure of silver in resistive switching device for a non-volatile memory device
US9673255B2 (en) Resistive memory device and fabrication methods
US9385319B1 (en) Filamentary based non-volatile resistive memory device and method
US9269897B2 (en) Device structure for a RRAM and method
TWI604645B (zh) 供可變電阻式記憶體用之貴金屬/非貴金屬電極
US8765566B2 (en) Line and space architecture for a non-volatile memory device
US9070859B1 (en) Low temperature deposition method for polycrystalline silicon material for a non-volatile memory device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140604

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150210

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150430

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150609

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150709

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150804

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151117

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20160217

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160311

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160628

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160728

R150 Certificate of patent or registration of utility model

Ref document number: 5981424

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250