JP2006100804A - レーザ処理装置、レーザ処理方法及び半導体装置の作製方法 - Google Patents

レーザ処理装置、レーザ処理方法及び半導体装置の作製方法 Download PDF

Info

Publication number
JP2006100804A
JP2006100804A JP2005244026A JP2005244026A JP2006100804A JP 2006100804 A JP2006100804 A JP 2006100804A JP 2005244026 A JP2005244026 A JP 2005244026A JP 2005244026 A JP2005244026 A JP 2005244026A JP 2006100804 A JP2006100804 A JP 2006100804A
Authority
JP
Japan
Prior art keywords
film
laser
substrate
gas
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005244026A
Other languages
English (en)
Other versions
JP5030405B2 (ja
JP2006100804A5 (ja
Inventor
Koichiro Tanaka
幸一郎 田中
Yoshiaki Yamamoto
良明 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2005244026A priority Critical patent/JP5030405B2/ja
Publication of JP2006100804A publication Critical patent/JP2006100804A/ja
Publication of JP2006100804A5 publication Critical patent/JP2006100804A5/ja
Application granted granted Critical
Publication of JP5030405B2 publication Critical patent/JP5030405B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Recrystallisation Techniques (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】
線状レーザの走査回数を減少させ、レーザアニールにかかる時間を短縮させ、半導体装置の作製工程、作製時間、作製にかかるコストを短縮させることを課題とする。
【解決手段】
本発明では、線状レーザビームの照射面に重なり合うように高温の気体を局所的に噴き付ける。線状レーザビームは、レーザ発振器から射出したレーザビームをレンズに入射することにより得られる。高温の気体は、気体圧縮ポンプで圧縮された気体をノズル型ヒータにより加熱することによって得られる。加熱された気体は、線状レーザビームの照射面に重ね合わせるように噴出する。
【選択図】 図1

Description

本発明はレーザ光の照射方法に関する。また、前記レーザ光の照射を用いた半導体装置の作製方法に関する。
近年、基板上に半導体装置、例えば薄膜トランジスタ(Thin Film Transistor、以下、「TFT」と記す)を製造する技術が大幅に進歩し、例えば、アクティブマトリクス型の表示装置への応用開発が進められている。特に結晶性半導体膜を用いたTFTは、従来の非晶質半導体膜を用いたTFTよりも電界効果移動度(モビリティともいう)が高いので、高速動作が可能である。そのため、従来、基板の外に設けられた駆動回路で行っていた画素の制御を、画素と同一の基板上に形成した駆動回路で行うことが試みられている。
ところで半導体装置に用いる基板は、コストの面から石英基板よりも、ガラス基板が有望視されている。ガラス基板は耐熱性に劣り、熱変形しやすいため、ガラス基板上に結晶性半導体膜を用いたTFTを形成する場合には、ガラス基板の熱変形を避けるために、半導体膜の結晶化にレーザアニールが用いられる。
レーザアニールの特徴は輻射加熱あるいは伝導加熱を利用するアニール法と比較して処理時間を大幅に短縮できることや、半導体基板又は半導体膜を選択的、局所的に加熱して、基板にほとんど熱的損傷を与えないことなどが挙げられている。
なお、ここでいうレーザアニール法とは、半導体基板又は半導体膜に形成された損傷層やアモルファス層を結晶化させる技術や、基板上に形成された非晶質半導体膜を結晶化させる技術や、単結晶ではない結晶性半導体膜(上記した単結晶ではない半導体膜をまとめて非単結晶半導体膜と呼ぶ)を加熱(アニール)する技術を指している。また、半導体基板又は半導体膜の平坦化や表面改質に適用される技術も含んでいる。
レーザアニールには、エキシマレーザがよく用いられる。エキシマレーザは出力が大きく、高周波数での繰り返し照射が可能であるという利点を有し、さらにエキシマレーザから発振されるレーザビームは半導体膜としてよく用いられる珪素膜に対しての吸収係数が高いという利点を有する。
そして、レーザビームの照射には、照射面におけるレーザビームの形状が線状となるように光学系にて整形し、線状のレーザビーム(以下「線状ビーム」と呼ぶ)の幅方向にレーザビームの照射位置を照射面に対し相対的に移動させて、照射する方法は生産性が高く、工業的に優れている(特許文献1参照)。
特開平8−195357号公報
連続発振のレーザ(以下、「CWレーザ」と呼ぶ)を線状に整形し、線状ビームの幅方向にレーザの照射位置を相対的に移動させることで、移動方向に結晶粒が長く伸びた大粒径結晶ができる。大粒径結晶の伸びた方向に合わせてTFTを作製した場合、エキシマレーザで作製したTFTに比べ、移動度の高いTFTが作製できる。このTFTを用いれば回路を高速で駆動させることができるため、ドライバやCPUなどを作製することが可能である。
なお本明細書においては、線状ビームを長く伸ばした方向を、線状ビームの長軸方向又は長手方向と呼ぶことにし、短い方の軸の方向を、線状ビームの短軸方向又は幅方向と呼ぶことにする。
半導体膜のレーザアニールには可視あるいは紫外域の波長を持ったレーザ光が多く用いられる。これは、半導体膜への吸収効率が良いためである。しかし、本レーザアニールにCW或いは擬似CWレーザのような固体レーザを適用する場合、その基本波の波長域は赤から近赤外域であり、半導体膜での吸収効率は低い。従って、そのような固体レーザを本レーザアニールに使用する場合は、非線形光学素子を用いて波長を可視域以下の高調波に変換して用いる。一般的には、大出力を得やすい近赤外の基本波を第二高調波であるグリーンのレーザ光に変換する方法が最も変換効率が高く、頻繁に用いられている。
なおここで擬似CWレーザというのは、発振周波数が10MHz以上、好ましくは80MHz以上であるような、高繰り返しのほぼCWレーザと同じとみなせるパルス発振レーザのことをいう。
高調波はレーザ媒質から発振した基本波を非線形光学素子に入射させることで得られる。しかし、レーザの出力が大きくなると、多光子吸収などの非線形光学効果により、非線形光学素子にダメージが与えられ、ブレークダウンにつながるなどの問題がある。よって、現在、生産されている可視域のCWレーザは、非線形光学素子の問題から、最大でも15W程度である。
CW或いは擬似CWレーザを用いてレーザアニールを行った場合、エキシマレーザを用いた場合に比べ生産性が悪く、更なる生産性の向上が必要である。例えば、10Wの532nmのCWレーザを長手方向300μm、短手方向10μm程度の線状に整形してレーザアニールを行う場合、一度のスキャンでできる大粒径結晶の領域の幅は200μm程度となる。このため、量産プロセスで通常用いられる一辺数100mm以上の長方形状の半導体膜全面を結晶化するためには、ビームスポットの走査を数千回繰り返さなくてはならない。
そこで本発明は、線状ビームのビームスポットの大きさを大きくすることで、線状ビームの走査回数を減少させ、レーザアニールにかかる時間を短縮させ、半導体装置の作製工程、作製時間、作製にかかるコストを短縮させることを課題とする。
本発明では、半導体膜上のレーザスポットに重なり合うように高温の気体を局所的に噴き付ける。ガラス基板全面を同時に高温に曝すことがなく、一時的な局所過熱であるため、熱による基板の歪みを抑えることができる。これにより半導体膜の温度を局所的に高温に保つことができ、レーザ結晶化時に必要なエネルギー密度を下げることができるため、線状ビームの長さを伸ばすことが可能となる。このとき、吹き付ける気体は窒素やアルゴン等の不活性ガス、あるいは空気を用いることができる。また、気体の温度は、300℃以上1500℃以下の温度でレーザスポットに十分重なり合う大きさで吹き付けられるようにするのが好ましい。
レーザ照射面(レーザスポット)に、300℃以上1500℃以下の温度の気体を吹き付けることにより、線状ビームの長さを伸ばしても、充分な温度分布を持つレーザスポットでレーザアニールを行うことができる。気体を加熱する温度は、300℃以上でないと気体を吹き付ける効果が小さいので、300℃以上が好ましい。また半導体、代表的にはシリコン(Si)の融点は1414℃であるので、1500℃まで加熱する気体を吹き付ければ、アニールには充分である。
本発明は、レーザ光を射出するレーザ発振器と、前記射出されたレーザ光を線状ビーム光に加工するレンズと、気体を加熱するヒータとを有し、前記線状ビーム光の照射面に、前記加熱した気体を吹き付けることを特徴とするレーザ処理装置に関するものである。
また本発明は、レーザ発振器と、レンズと、ヒータとを有するレーザ処理装置を用いて、前記レーザ発振器からレーザ光を射出し、前記射出されたレーザ光を前記レンズにより線状ビーム光に加工し、気体を前記ヒータにより加熱し、前記線状ビーム光の照射面に、前記加熱した気体を吹き付けることを特徴とするレーザ処理方法に関するものである。
また本発明は、基板上に半導体膜を形成し、前記半導体膜に線状ビーム光を照射しながら加熱された気体を吹きつけ、前記線状ビーム光を照射しながら加熱された気体を吹き付けた半導体膜を用いて形成されることを特徴とする半導体装置の作製方法に関するものである。前記線状ビーム光は、レーザ発振器と、レンズと、ヒータとを有するレーザ処理装置を用いて、前記レーザ発振器からレーザ光を射出し、前記射出されたレーザ光を前記レンズにより線状ビーム光に加工することにより得られる。また前記加熱された気体は、気体を前記ヒータにより加熱することによって得られる。
本発明において、前記レーザ光は、連続発振のレーザ光である。
本発明において、前記レーザ光は、発振周波数が10MHz以上のパルス発振レーザ光である。
本発明において、前記レーザ光は、発振周波数が好ましくは80MHz以上のパルス発振レーザ光である。
本発明において、前記加熱された気体は、300℃以上1500℃以下で加熱される。
本発明において、前記気体は窒素やアルゴン等の不活性ガス、又は空気である。
本発明において、前記気体は酸素を含む気体である。
本発明において、加熱された気体の代わりにプラズマを用いることも可能である。
本発明では、半導体膜上のレーザスポットに重なり合うように高温の気体を局所的に噴き付けることで、レーザ結晶化時に必要なエネルギー密度を下げることができ、線状ビームのビームスポットの長さを伸ばすのに効果的である。
図1を用いて、本発明の実施の形態を説明する。ただし、本発明は多くの異なる態様で実施することが可能であり、本発明の主旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は本実施の形態の記載内容に限定して解釈されるものではない。
図1に本発明のレーザ処理装置を示す。図1において、レーザ発振器101から射出したレーザ光はミラー102によって反射し、ガラス基板106と平行に設置した平凸レンズ103に入射する。このとき、平凸レンズ103に対し、入射するレーザ光に入射角(0°でない)を与えることで、レンズの非点収差により、照射面でのビームスポット105はレーザ光の入射方向のみが引き伸ばされ、線状ビームとなる。
このとき線状ビームをより細くすることで、線状ビームのビームスポットをより長くすることができる。この線状ビームの短軸方向にビームスポットを走査することで、一度に結晶化できる領域の幅を広くできるため、生産性が良く好ましい。
また、気体圧縮ポンプ110によって圧縮された気体は、ノズル型ヒータ109によって300℃以上1500℃以下、例えば600℃に加熱され、ノズル型ヒータ109の先端部より半導体膜104上のビームスポット105に点線の矢印に示すように重ね合わせるように噴出する。これにより、半導体膜104を局所的に加熱でき、半導体膜を溶融させるのに必要な線状ビームのエネルギー密度を低くすることができる。故に、線状ビームをより長くすることが可能である。
ただし、加熱される気体は必ずしも気体圧縮ポンプによって圧縮された気体である必要はなく、例えばガスボンベから流量計又は圧力計を経てノズル型ヒータ109に管を接続して気体を流してもよい。
また加熱された気体の代わりに、平行平板状電極もしくは同心円筒状電極を有するプラズマ発送装置にてプラズマを発生させ、発生したプラズマをビームスポット105に重ね合わせるように噴出させてもよい。
ガラス基板106は0〜100mm/secで移動できるXステージ107及びYステージ108上に設置する。Xステージ107は線状ビームのビームスポット105の短軸方向に移動し、Yステージ108は線状ビームのビームスポット105の長軸方向に移動する。Xステージ107が実線で示した矢印の方向(往路)に移動後、Yステージ108がビームスポットの長軸方向の長さに合わせて移動する。次に、Xステージ107が点線で示した矢印の方向(復路)に移動し、Yステージ108がビームスポットの長方向の長さに合わせて移動する。この動作を繰り返すことで、基板全面をレーザアニールすることができる。
上記の方法により、半導体膜104に大粒径結晶を形成することができ、さらに、大粒径結晶を形成した半導体膜104を用いて、周知の手段により半導体装置、例えばTFTを作製することで、高速デバイスを作製することができる。
本実施例を図2、図3(A)〜図3(C)、図4(A)〜図4(C)及び図5(A)〜図5(C)を用いて説明する。
図2において、200は波長532nm、10WのCWレーザを線状に成形した線状ビームの長軸方向の温度分布を示しており、通常、その分布はガウス分布となる。半導体膜に非晶質珪素膜(アモルファスシリコン膜)を用いた場合、大粒径結晶の形成はアモルファスシリコンを完全溶融させる必要があるが、アモルファスシリコンを溶融させるのに必要な温度が1414℃であるとすると、200において、アモルファスシリコンを完全溶融させる温度以上になる線状ビームの長軸方向の長さは200μm程度となる。このとき短軸方向の長さは10μmとする。
201は200と積分値が同じになるよう半値全幅と強度を変えて、線状ビームのビームスポットの長さがより長くなるようにしたものである。このとき、線状ビームのビームスポットの長さ全域に渡って、半導体膜の温度はアモルファスシリコンを溶融させるのに必要な温度に達しないため、シリコンを溶融させることができず、大粒径結晶を形成することができない。
202は201のガウス分布の線状ビームに600℃の高温気体を噴きつけたときの温度分布である。600℃の高温気体を噴きつけることにより、半導体膜は局所的に600℃に加熱される。その領域に201の温度分布をもつ線状ビームを照射することにより、202の温度分布を得ることができるため、半導体膜をより広範囲に溶融させることが出来る。
また、レーザアニールにより非晶質半導体膜が一旦溶融し、結晶化すると、原子は結晶構造をとるため、原子同士の結合角が揃い半導体膜の柔軟性が小さくなる。これにより、ガラス基板と半導体膜との密着性や大粒径結晶間の密着性が悪くなるため、半導体膜が剥がれやすくなる原因となると考えられる。
このとき、半導体膜にアモルファスシリコンを用いた場合、噴きつける気体として酸素を含んだ気体を用いるとシリコンは溶融状態のときに酸素を取り込み、Si−O−Si結合ができることで、結晶化後の柔軟性がよくなる為シリコン膜が剥がれにくくなると考えられる。
これにより、結晶化に必要となるレーザのエネルギー密度の許容範囲を広げることができるため、大粒径結晶領域の幅を広げやすくなる。
本実施例を行うには、実施の形態で述べた図1に示すレーザ処理装置を用いればよい。図1中の線状ビームのビームスポット105の温度分布を図2の温度分布201となるように加工し、ノズル型ヒータ109より加熱された気体を吹き付けることにより、ビームスポット105の温度分布を温度分布202に変化させることができる。これにより、半導体膜104をより広範囲に溶融させることができ、大粒径結晶を得ることが可能となる。
本発明を用いて半導体装置の作製方法を用いる例を、図3(A)〜図3(C)、図4(A)〜図4(C)及び図5(A)〜図5(C)を用いて説明する。
まず図3(A)に示すように、基板500上に下地膜501を成膜する。基板500には、例えばバリウムホウケイ酸ガラスや、アルミノホウケイ酸ガラスなどのガラス基板、石英基板、ステンレス基板等を用いることができる。また、PET、PES、PENに代表されるプラスチックや、アクリル等の可撓性を有する合成樹脂からなる基板を用いることも可能である。
下地膜501は基板500中に含まれるNaなどのアルカリ金属やアルカリ土類金属が、半導体膜中に拡散し、半導体素子の特性に悪影響を及ぼすのを防ぐために設ける。よってアルカリ金属やアルカリ土類金属の半導体膜への拡散を抑えることができる窒化珪素、窒素を含む酸化珪素などの絶縁膜を用いて形成する。本実施例では、プラズマCVD法を用いて窒素を含む酸化珪素膜を10nm〜400nm(好ましくは50nm〜300nm)の膜厚になるように成膜する。
なお下地膜501は窒化珪素、窒素を含む酸化珪素、酸素を含む窒化珪素などの絶縁膜単層であっても、酸化珪素、窒化珪素、窒素を含む酸化珪素、酸素を含む窒化珪素などの絶縁膜を複数積層したものであっても良い。またガラス基板、ステンレス基板またはプラスチック基板のように、アルカリ金属やアルカリ土類金属が多少なりとも含まれている基板を用いる場合、不純物の拡散を防ぐという観点から下地膜を設けることは有効であるが、石英基板など不純物の拡散がさして問題とならない場合は、必ずしも設ける必要はない。
次に下地膜501上に半導体膜502を形成する。半導体膜502の膜厚は25nm〜100nm(好ましくは30nm〜60nm)とする。なお半導体膜502は、非晶質半導体であっても良いし、多結晶半導体であっても良い。また半導体はシリコン(Si)だけではなくシリコンゲルマニウム(SiGe)も用いることができる。シリコンゲルマニウムを用いる場合、ゲルマニウムの濃度は0.01〜4.5atomic%程度であることが好ましい。
次に図3(B)に示すように、図1に示すレーザ処理装置を用いて半導体膜502に線状ビームを照射し、結晶化を行なう。線状ビームのビームスポット105は図2に示される温度分布202を有している。
レーザ結晶化を行なう場合、レーザ結晶化の前に、レーザに対する半導体膜502の耐性を高めるために、500℃、1時間の加熱処理を該半導体膜502に加えてもよい。
レーザ結晶化は、連続発振のレーザ、または擬似CWレーザとして、発振周波数が10MHz以上、好ましくは80MHz以上のパルス発振レーザを用いることができる。
具体的には、連続発振のレーザとして、Arレーザ、Krレーザ、CO2レーザ、YAGレーザ、YVO4レーザ、フォルステライト(Mg2SiO4)レーザ、YLFレーザ、YAlO3レーザ、GdVO4レーザ、Y23レーザ、アレキサンドライトレーザ、Ti:サファイアレーザ、ヘリウムカドミウムレーザ、多結晶(セラミック)のYAG、Y23、YVO4、YAlO3、GdVO4にドーパントとしてNd、Yb、Cr、Ti、Ho、Er、Tm、Taのうち1種または複数種添加されているものを媒質とするレーザなどが挙げられる。
また擬似CWレーザとして、発振周波数が10MHz以上、好ましくは80MHz以上のパルス発振させることができるのであれば、Arレーザ、Krレーザ、エキシマレーザ、CO2レーザ、YAGレーザ、Y23レーザ、YVO4レーザ、フォルステライト(Mg2SiO4)レーザ、YLFレーザ、YAlO3レーザ、GdVO4レーザ、アレキサンドライトレーザ、Ti:サファイアレーザ、銅蒸気レーザまたは金蒸気レーザ、多結晶(セラミック)のYAG、Y23、YVO4、YAlO3、GdVO4にドーパントとしてNd、Yb、Cr、Ti、Ho、Er、Tm、Taのうち1種または複数種添加されているものを媒質とするレーザのようなパルス発振レーザを用いることができる。
このようなパルス発振レーザは、発振周波数を増加させていくと、いずれは連続発振レーザと同等の効果を示すものである。
例えば連続発振が可能な固体レーザを用いる場合、第2高調波〜第4高調波のレーザ光を照射することで、大粒径の結晶を得ることができる。代表的には、YAGレーザ(基本波1064nm)の第2高調波(532nm)や第3高調波(355nm)を用いるのが望ましい。例えば、連続発振のYAGレーザから射出されたレーザ光を非線形光学素子により高調波に変換して、半導体膜502に照射する。エネルギー密度は0.01〜100MW/cm2程度(好ましくは0.1〜10MW/cm2)とすれば良い。そして走査速度を10〜2000cm/sec程度として照射する。
なお、単結晶のYAG、YVO4、フォルステライト(Mg2SiO4)、YAlO3、GdVO4、若しくは多結晶(セラミック)のYAG、Y23、YVO4、YAlO3、GdVO4に、ドーパントとしてNd、Yb、Cr、Ti、Ho、Er、Tm、Taのうち1種または複数種添加されているものを媒質とするレーザ、Arレーザ、Krレーザ、またはTi:サファイアレーザは、連続発振をさせることが可能なものであり、Qスイッチ動作やモード同期などを行うことによってパルス発振をさせることも可能である。10MHz以上の発振周波数でレーザビームを発振させると、半導体膜がレーザによって溶融してから固化するまでの間に、次のパルスが半導体膜に照射される。従って、発振周波数が低いパルスレーザを用いる場合と異なり、半導体膜中において固液界面を連続的に移動させることができるため、走査方向に向かって連続的に成長した結晶粒を得ることができる。
媒質としてセラミック(多結晶)を用いると、短時間かつ低コストで自由な形状に媒質を形成することが可能である。単結晶を用いる場合、通常、直径数mm、長さ数十mmの円柱状の媒質が用いられているが、セラミックを用いる場合はさらに大きいものを作ることが可能である。
発光に直接寄与する媒質中のNd、Ybなどのドーパントの濃度は、単結晶中でも多結晶中でも大きくは変えられないため、濃度を増加させることによるレーザの出力向上にはある程度限界がある。しかしながら、セラミックの場合、単結晶と比較して媒質の大きさを著しく大きくすることができるため大幅な出力向上が期待できる。
さらに、セラミックの場合では、平行六面体形状や直方体形状の媒質を容易に形成することが可能である。このような形状の媒質を用いて、発振光を媒質の内部でジグザグに進行させると、発振光路を長くとることができる。そのため、増幅が大きくなり、大出力で発振させることが可能になる。また、このような形状の媒質から射出されるレーザビームは出射時の断面形状が四角形状であるため、丸状のビームと比較すると、線状ビームに整形するのに有利である。このように出射されたレーザビームを、光学系を用いて整形することによって、短辺の長さ1mm以下、長辺の長さ数mm〜数mの線状ビームを容易に得ることが可能となる。また、励起光を媒質に均一に照射することにより、線状ビームは長辺方向にエネルギー分布の均一なものとなる。
この線状ビームを半導体膜に照射することによって、半導体膜の全面をより均一にアニールすることが可能になる。線状ビームの両端まで均一なアニールが必要な場合は、その両端にスリットを配置し、エネルギーの減衰部を遮光するなどの工夫が必要となる。
上述した半導体膜502へのレーザ光の照射により、結晶性がより高められた結晶性半導体膜504が形成される。
次に、図3(C)に示すように結晶性半導体膜504をパターニングすることで、島状半導体膜507〜509が形成される。この島状半導体膜507〜509は、以降の工程で形成されるTFTの活性層となる。
次に島状半導体膜にしきい値制御のための不純物を導入する。本実施例においてはジボラン(B26)をドープすることによってボロン(B)を島状半導体膜中に導入する。
次に島状半導体膜507〜509を覆うように絶縁膜510を成膜する。絶縁膜510には、例えば酸化珪素、窒化珪素または窒素を含んだ酸化珪素等を用いることができる。また成膜方法は、プラズマCVD法、スパッタ法などを用いることができる。
次に、絶縁膜510上に導電膜を成膜した後、導電膜をパターニングすることで、ゲート電極570〜572を形成する。
ゲート電極570〜572は、導電膜を単層または2層以上積層させた構造を用いて形成する。導電膜を2層以上積層させている場合は、タンタル(Ta)、タングステン(W)、チタン(Ti)、モリブデン(Mo)、アルミニウム(Al)から選ばれた元素、または前記元素を主成分とする合金材料、若しくは化合物材料を積層させてゲート電極570〜572を形成してもよい。また、リン(P)等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜を用いてゲート電極を形成してもよい。
本実施例では、ゲート電極570〜572は以下のようにして形成される。まず第1の導電膜511として、例えば窒化タンタル(TaN)膜を10〜50nm、例えば30nmの膜厚で形成する。そして第1の導電膜511上に第2の導電膜512として、例えばタングステン(W)膜を200〜400nm、例えば370nmの膜厚で形成し、第1の導電膜511及び第2の導電膜512の積層膜を形成する(図3(D))。
次に第2の導電膜512を異方性エッチングでエッチングし、上層ゲート電極560〜562を形成する(図4(A))。次いで第1の導電膜511を等方性エッチングでエッチングし、下層ゲート電極563〜565を形成する(図4(B))。以上よりゲート電極570〜572を形成する。
ゲート電極570〜572は、ゲート配線の一部として形成してもよいし、別にゲート配線を形成して、そのゲート配線にゲート電極570〜572を接続してもよい。
そして、ゲート電極570〜572や、あるいはレジストを成膜してパターニングしたものをマスクとして用い、島状半導体膜507〜509それぞれに一導電性(n型またはp型の導電性)を付与する不純物を添加し、ソース領域、ドレイン領域、さらには低濃度不純物領域等を形成する。
まず、フォスフィン(PH3)を用いて、リン(P)を、加速電圧を60〜120keV、ドーズ量を1×1013〜1×1015cm-2として島状半導体膜中に導入する。この不純物導入の際にnチャネル型TFT550及び552のチャネル形成領域522及び527が形成される。
またpチャネル型TFT551を作製するために、ジボラン(B26)を印加電圧60〜100keV、例えば80keV、ドーズ量1×1013〜5×1015cm-2、例えば3×1015cm-2の条件で、島状半導体膜中にボロン(B)を導入する。これによりpチャネル型TFTのソース領域又はドレイン領域523、またこの不純物導入の際にチャネル形成領域524が形成される(図4(C))。
次に絶縁膜510をパターニングしてゲート絶縁膜580〜582を形成する。
ゲート絶縁膜580〜582形成後、nチャネル型TFT550及び552となる島状半導体膜中に、フォスフィン(PH3)を用いて、印加電圧40〜80keV、例えば50keV、ドーズ量1.0×1015〜2.5×1016cm-2、例えば3.0×1015cm-2で、リン(P)を導入する。これによりnチャネル型TFTの低濃度不純物領域521及び526、及びソース領域又はドレイン領域520及び525が形成される(図5(A))。
本実施例においては、nチャネル型TFT550及び552のソース領域又はドレイン領域520及び525のそれぞれには、1×1019〜5×1021cm-3の濃度でリン(P)が含まれることとなる。またnチャネル型TFT550及び552の低濃度不純物領域521及び526のそれぞれには、1×1018〜5×1019cm-3の濃度でリン(P)が含まれる。さらに、pチャネル型TFT551のソース又はドレイン領域523には、1×1019〜5×1021cm-3の濃度でボロン(B)が含まれる。
次に島状半導体膜507〜509、ゲート電極570〜572を覆って、第1層間絶縁膜530を形成する(図5(B))。
第1層間絶縁膜530としては、プラズマCVD法またはスパッタ法を用いて、シリコンを含む絶縁膜、例えば酸化珪素膜、窒化珪素膜、窒素を含む酸化珪素膜、またはその積層膜で形成する。勿論、第1層間絶縁膜530は窒素を含む酸化珪素膜や窒化珪素膜、またはその積層膜に限定されるものでなく、他のシリコンを含む絶縁膜を単層または積層構造として用いても良い。
本実施例では、不純物を導入した後、窒素を含む酸化珪素膜をプラズマCVD法により50nm形成し、実施の形態で述べたレーザ照射方法又は他のレーザ照射方法によって不純物を活性化する。又は窒素を含む酸化珪素膜形成後、窒素雰囲気中550℃で4時間加熱して、不純物を活性化してもよい。
次にプラズマCVD法により窒化珪素膜を50nm形成し、更に窒素を含む酸化珪素膜を600nm形成する。この、窒素を含む酸化珪素膜、窒化珪素膜及び窒素を含む酸化珪素膜の積層膜が第1層間絶縁膜530である。
次に全体を410℃で1時間加熱し、窒化珪素膜から水素を放出させることにより水素化を行う。
次に第1層間絶縁膜530を覆って、平坦化膜として機能する第2層間絶縁膜531を形成する。
第2層間絶縁膜531としては、感光性または非感光性の有機材料(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジストまたはベンゾシクロブテン)、シロキサン、及びそれらの積層構造を用いることができる。有機材料として、ポジ型感光性有機樹脂又はネガ型感光性有機樹脂を用いることができる。
なおシロキサンとは、シリコン(Si)と酸素(O)との結合で骨格構造で構成され、置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられるものである。また置換基として、フルオロ基を用いてもよい。さらに置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。
本実施例では、第2層間絶縁膜531としてシロキサンをスピンコート法で形成する。
第1層間絶縁膜530及び第2層間絶縁膜531をエッチングして、第1層間絶縁膜530及び第2層間絶縁膜531に、島状半導体膜507〜509に到達するコンタクトホールを形成する。
なお、第2層間絶縁膜531上に第3層間絶縁膜を形成し、第1層間絶縁膜〜第3層間絶縁膜にコンタクトホールを形成してもよい。第3の層間絶縁膜としては、水分や酸素などを他の絶縁膜と比較して透過させにくい膜を用いる。代表的には、スパッタ法またはCVD法により得られる窒化珪素膜、酸化珪素膜、酸素を含む窒化珪素膜(組成比N>O)または窒素を含む酸化珪素膜(組成比N<O)、炭素を主成分とする薄膜(例えばDLC膜、CN膜)などを用いることができる。
第2層間絶縁膜531上にコンタクトホールを介して、第3の導電膜を形成し、第3の導電膜をパターニングして、電極又は配線540〜544を形成する。
本実施例として、第3の導電膜は金属膜を用いる。該金属膜は、アルミニウム(Al)、チタン(Ti)、モリブデン(Mo)、タングステン(W)もしくはシリコン(Si)の元素からなる膜又はこれらの元素を用いた合金膜を用いればよい。本実施例では、チタン膜(Ti)、窒化チタン膜(TiN)、シリコン−アルミニウム合金膜(Al−Si)、チタン膜(Ti)をそれぞれ60nm、40nm、300nm、100nmに積層したのち、所望の形状にパターニング及びエッチングして電極又は配線540〜544を形成する。
またこの電極又は配線540〜544を、ニッケル、コバルト、鉄のうち少なくとも1種の元素、及び炭素を含むアルミニウム合金膜で形成してもよい。このようなアルミニウム合金膜は、シリコンと接触してもシリコンとアルミニウムの相互拡散が防止できる。またこのようなアルミニウム合金膜は、透明導電膜、例えばITO(Indium Tin Oxide)膜と接触しても酸化還元反応が起こらないため、両者を直接接触させることができる。さらにこのようなアルミ合金膜は、比抵抗が低く耐熱性にも優れているので、配線材料としては有用である。
また電極又は配線540〜544はそれぞれ、電極と配線を同じ材料で同一工程でして形成してもよいし、電極と配線を別々に形成してそれらを接続させてもよい。
上記一連の工程によってnチャネル型TFT550及びpチャネル型TFT551を含むCMOS回路553、及びnチャネル型TFT552を含む半導体装置を形成することができる(図5(C))。なお本発明の半導体装置の作製方法は、島状半導体膜の形成以降の、上述した作製工程に限定されない。本発明のレーザ照射方法を用いて結晶化された島状半導体膜をTFTの活性層として用いることで、素子間の移動度、閾値電圧及びオン電流のばらつきを抑えることができる。
なお本実施例では、半導体膜の結晶化に本発明のレーザ照射方法を用いた例を示したが、島状半導体膜にドーピングした不純物元素の活性化を行なうのに用いても良い。
また、本実施例は、必要であれば実施の形態のいかなる記載とも自由に組み合わせることが可能である。
本実施例では、本発明を用いて液晶表示装置(Liquid Crystal Display(LCD))を作製する例を図6、図7、図8、図9、図18(A)〜図18(B)を用いて示す。
本実施例で説明する表示装置の作製方法は画素TFTを含む画素部とその周辺に設けられる駆動回路部のTFTを同時に作製する方法である。但し、説明を簡単にするために、駆動回路に関しては基本単位であるCMOS回路を図示することとする。
まず実施例1に基づいて図5(C)における電極又は配線540〜544形成までを行う。なお、実施例1と同じものは同じ符号で表す。
次に第2層間絶縁膜531及び電極又は配線540〜544上に第3層間絶縁膜610を形成する。なお第3層間絶縁膜610は、第2層間絶縁膜531と同様の材料を用いて形成することが可能である。
次いで、フォトマスクを用いてレジストマスクを形成し、第3層間絶縁膜610の一部をドライエッチングにより除去して開孔(コンタクトホールを形成)する。このコンタクトホール形成においては、エッチングガスとして四フッ化炭素(CF4)、酸素(O2)、ヘリウム(He)を、CF4、O2、Heをそれぞれ50sccm、50sccm、30sccmの流量で用いた。なお、コンタクトホールの底部は電極又は配線544に達している。
次いで、レジストマスクを除去した後、全面に第2の導電膜を成膜する。次いでフォトマスクを用いて、第2の導電膜のパターニングを行い、電極又は配線544に電気的に接続される画素電極623を形成する(図6)。本実施例では、反射型の液晶表示パネルを作製するので、画素電極623スパッタ法によりAg(銀)、Au(金)、Cu(銅)、W(タングステン)、Al(アルミニウム)等の光反射性を有する金属材料を用いて形成すればよい。
また、透過型の液晶表示パネルを作製する場合は、インジウム錫酸化物(ITO)、酸化珪素を含むインジウム錫酸化物、酸化亜鉛(ZnO)、酸化スズ(SnO2)などの透明導電膜を用い、画素電極623を形成する。
なお、図8に画素TFTを含む画素部650の一部を拡大した上面図を示す。また、図8は画素電極の形成途中を示しており、左側の画素においては画素電極が形成されているが、右側の画素においては画素電極を形成していない状態を示している。図8において、実線A−A’で切断した図が、図6の画素部の断面と対応しており、図6と対応する箇所には同じ符号を用いている。
図8に示すように、ゲート電極572はゲート配線630に接続されている。また電極543はソース配線と一体形成されている。
また、容量配線631が設けてあり、保持容量は、第1層間絶縁膜530を誘電体とし、画素電極623と、該画素電極と重なる容量配線631とで形成されている。
なお本実施例においては、画素電極623と容量配線631が重なる領域は、第2層間絶縁膜531及び第3層間絶縁膜610をエッチングし、保持容量は画素電極623,第1層間絶縁膜530及び容量配線631によって形成されている。しかし第2層間絶縁膜531及び第3層間絶縁膜610も誘電体として用いることが可能であれば、第2層間絶縁膜531及び第3層間絶縁膜610をエッチングしなくてもよい。その場合第1層間絶縁膜530及び第2層間絶縁膜531及び第3層間絶縁膜610が誘電体として機能する。もしくは第3層間絶縁膜610のみをエッチングして、第1層間絶縁膜530と第2層間絶縁膜531を誘電体として用いてもよい。
以上の工程により、基板500上にトップゲート型の画素TFT552、トップゲイト型TFT550及び551からなるCMOS回路553および画素電極623が形成された液晶表示装置のTFT基板が完成する。本実施例では、トップゲート型TFTを形成したが、ボトムゲート型TFTを適宜用いることができる。
次いで、画素電極623を覆うように、配向膜624aを形成する。なお、配向膜624aは、液滴吐出法やスクリーン印刷法やオフセット印刷法を用いればよい。その後、配向膜624aの表面にラビング処理を行う。
そして、対向基板625には、着色層626a、遮光層(ブラックマトリクス)626b、及びオーバーコート層627からなるカラーフィルタを設け、さらに透明電極もしくは反射電極からなる対向電極628と、その上に配向膜624bを形成する(図7)。そして、閉パターンであるシール材600を液滴吐出法により画素TFTを含む画素部650と重なる領域を囲むように形成する(図9(A))。ここでは液晶を滴下するため、閉パターンのシール材600を描画する例を示すが、開口部を有するシールパターンを設け、基板500を貼りあわせた後に毛細管現象を用いて液晶を注入するディップ式(汲み上げ式)を用いてもよい。
次いで、気泡が入らないように減圧下で液晶629の滴下を行い(図9(B))、両方の基板500及び625を貼り合わせる(図9(C))。閉ループのシールパターン内に液晶を1回若しくは複数回滴下する。液晶629の配向モードとしては、液晶分子の配列が光の入射から出射に向かって90°ツイスト配向したTNモードを用いる場合が多い。TNモードの液晶表示装置を作製する場合には、基板のラビング方向が直交するように貼り合わせる。
なお、一対の基板間隔は、球状のスペーサを散布したり、樹脂からなる柱状のスペーサを形成したり、シール材600にフィラーを含ませることによって維持すればよい。上記柱状のスペーサは、アクリル、ポリイミド、ポリイミドアミド、エポキシの少なくとも1つを主成分とする有機樹脂材料、もしくは酸化珪素、窒化珪素、窒素を含む酸化珪素のいずれか一種の材料、或いはこれらの積層膜からなる無機材料であることを特徴としている。
次いで、基板の分断を行う。多面取りの場合、それぞれのパネルを分断する。また、1面取りの場合、予めカットされている対向基板を貼り合わせることによって、分断工程を省略することもできる(図9(D))。
そして、異方性導電体層を介し、公知の技術を用いてFPC(Flexible Printed Circuit)を貼りつける。以上の工程で液晶表示装置が完成する。また、必要があれば光学フィルムを貼り付ける。透過型の液晶表示装置とする場合、偏光板は、TFT基板と対向基板の両方に貼り付ける。
以上の工程によって得られた液晶表示装置の上面図を図18(A)に示すとともに、他の液晶表示装置の上面図の例を図18(B)に示す。
図18(A)中、500はTFT基板、625は対向基板、650は画素部、600はシール材、801はFPCである。なお、液晶を液滴吐出法により吐出させ、減圧下で一対の基板500及び625をシール材600で貼り合わせている。
図18(B)中、500はTFT基板、625は対向基板、802はソース信号線駆動回路、803はゲート信号線駆動回路、650は画素部、600aは第1シール材、801はFPCである。なお、液晶を液滴吐出法により吐出させ、一対の基板500及び625を第1シール材600aおよび第2シール材600bで貼り合わせている。駆動回路部802及び803には液晶は不要であるため、画素部650のみに液晶を保持させており、第2シール材600bはパネル全体の補強のために設けられている。
以上示したように、本実施例では、本発明のレーザ処理方法を用いて結晶化された結晶性半導体膜を有するTFTを用いて、液晶表示装置を作製することができる。これにより、作製時間、作製にかかるコストを削減することが可能になる。本実施例で作製される液晶表示装置は各種電子機器の表示部として用いることができる。
なお、本実施例では、TFTをトップゲート型TFTとしたが、この構造に限定されるものではなく、適宜ボトムゲート型(逆スタガ型)TFTや、順スタガ型TFTを用いることが可能である。また、シングルゲート構造のTFTに限定されず、複数のチャネル形成領域を有するマルチゲート型TFT、例えばダブルゲート型TFTとしてもよい。
また、本実施例は、必要であれば実施の形態及び実施例1のいかなる記載とも自由に組み合わせることが可能である。
本実施例では、液晶滴下に液滴吐出法を用いる例を示す。本実施例では、大面積基板1110を用い、パネル4枚取りの作製例を図10(A)〜図10(D)、図11(A)〜図11(B)、図12(A)〜図12(B)、に示す。
図10(A)は、ディスペンサ(またはインクジェット)による液晶層形成の途中の断面図を示しており、シール材1112で囲まれた画素部1111を覆うように液晶材料1114を液滴吐出装置1116のノズル1118から吐出、噴射、または滴下させている。液滴吐出装置1116は、図10(A)中の矢印方向に移動させる。なお、ここではノズル1118を移動させた例を示したが、ノズルを固定し、基板を移動させることによって液晶層を形成してもよい。
また、図10(B)には斜視図を示している。シール材1112で囲まれた領域のみに選択的に液晶材料1114を吐出、噴射、または滴下させ、ノズル走査方向1113に合わせて滴下面1115が移動している様子を示している。
また、図10(A)の点線で囲まれた部分1119を拡大した断面図が図10(C)、図10(D)である。液晶材料の粘性が高い場合は、連続的に吐出され、図10(C)のように繋がったまま付着される。一方、液晶材料の粘性が低い場合には、間欠的に吐出され、図10(D)に示すように液滴が滴下される。
なお、図10(C)中、1120はトップゲート型TFT、1121は画素電極をそれぞれ指している。画素部1111は、マトリクス状に配置された画素電極と、該画素電極と接続されているスイッチング素子、ここではトップゲート型TFTと、保持容量とで構成されている。
なお本実施例ではトップゲート型TFTを用いたが、ボトムゲート型TFTを用いてもよい。
ここで、図11(A)〜図11(B)及び図12(A)〜図12(B)を用いて、パネル作製の流れを以下に説明する。
まず、絶縁表面に画素部1111が形成された第1基板1110を用意する。第1基板1110は、予め、配向膜の形成、ラビング処理、球状スペーサ散布、或いは柱状スペーサ形成、またはカラーフィルタの形成などを行っておく。次いで、図11(A)に示すように、不活性気体雰囲気または減圧下で第1基板1110上にディスペンサ装置またはインクジェット装置でシール材1112を所定の位置(画素部1111を囲むパターン)に形成する。半透明なシール材1112としてはフィラー(直径6μm〜24μm)を含み、且つ、粘度40〜400Pa・sのものを用いる。なお、後に接する液晶に溶解しない材料を選択することが好ましい。シール材1112としては、アクリル系光硬化樹脂やアクリル系熱硬化樹脂を用いればよい。また、簡単なシールパターンであるのでシール材1112は、印刷法で形成することもできる。
次いで、シール材1112に囲まれた領域に液晶1114をインクジェット法により滴下する(図11(B))。液晶1114としては、インクジェット法によって吐出可能な粘度を有する公知の液晶材料を用いればよい。また、液晶材料は温度を調節することによって粘度を設定することができるため、インクジェット法に適している。インクジェット法により無駄なく必要な量だけの液晶1114をシール材1112に囲まれた領域に保持することができる。
次いで、画素部1111が設けられた第1基板1110と、対向電極や配向膜が設けられた第2基板1031とを気泡が入らないように減圧下で貼りあわせる。(図12(A))ここでは、貼りあわせると同時に紫外線照射や熱処理を行って、シール材1112を硬化させる。なお、紫外線照射に加えて、熱処理を行ってもよい。
また、図13(A)及び図13(B)に貼り合わせ時または貼り合わせ後に紫外線照射や熱処理が可能な貼り合わせ装置の例を示す。
図13(A)及び図13(B)中、1041は第1基板支持台、1042は第2基板支持台、1044は透光性の窓、1048は下側定盤、1049は紫外光の光源である。なお、図13(A)〜図13(B)において、図10(A)〜図10(D)、図11(A)〜図11(B)及び図12(A)〜図12(B)と対応する部分は同一の符号を用いている。
下側定盤1048は加熱ヒータが内蔵されており、シール材1112を硬化させる。また、第2基板支持台1042には透光性の窓1044が設けられており、光源1049からの紫外光などを通過させるようになっている。ここでは図示していないが窓1044を通して基板の位置アライメントを行う。また、対向基板となる第2基板1031は予め、所望のサイズに切断しておき、第2基板支持台1042に真空チャックなどで固定しておく。図13(A)は貼り合わせ前の状態を示している。
貼り合わせ時には、第1基板支持台1041と第2基板支持台1042とを下降させた後、圧力をかけて第1基板1110と第2基板1031を貼り合わせ、そのまま紫外光を照射することによって硬化させる。貼り合わせ後の状態を図13(B)に示す。
次いで、スクライバー装置、ブレイカー装置、ロールカッターなどの切断装置を用いて第1基板1110を切断する(図12(B))。こうして、1枚の基板から4つのパネルを作製することができる。そして、公知の技術を用いてFPCを貼りつける。
なお、第1基板1110、第2基板1031としてはガラス基板、またはプラスチック基板を用いることができる。
また、本実施例は、必要であれば実施の形態及び実施例1〜2のいかなる記載と自由に組み合わせることが可能である。
本実施例では、本発明を用いて両面出射型表示装置を作製する例を図14(A)〜図14(C)、図15(A)〜図15(B)、図16及び図17を用いて示す。
まず実施例1に基づいて図3(C)の島状半導体膜507〜509形成を行う。なお、実施例1と同じものは同じ符号で表す。
次に、島状半導体膜507〜509にしきい値制御のための不純物を導入する。本実施例においてはジボラン(B26)をドープすることによってボロン(B)を島状半導体膜中に導入する。
次に島状半導体膜507〜509を覆うように絶縁膜700を成膜する。絶縁膜700には、例えば酸化珪素、窒化珪素または窒素を含んだ酸化珪素等を用いることができる。また成膜方法は、プラズマCVD法、スパッタ法などを用いることができる。
次に、絶縁膜700上に導電膜を成膜した後、導電膜をパターニングすることで、ゲート電極707〜709を形成する。
ゲート電極707〜709は、導電膜を単層または2層以上積層させた構造を用いて形成する。導電膜を2層以上積層させている場合は、タンタル(Ta)、タングステン(W)、チタン(Ti)、モリブデン(Mo)、アルミニウム(Al)から選ばれた元素、または前記元素を主成分とする合金材料、若しくは化合物材料を積層させてゲート電極707〜709を形成してもよい。また、リン(P)等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜を用いてゲート電極を形成してもよい。
本実施例では、窒化タンタル(TaN)とタングステン(W)をそれぞれ、30nm、370nm積層した積層膜を用いて、ゲート電極707〜709を形成する。本実施例では、タングステン(W)を用いて上層ゲート電極701〜703を形成し、窒化タンタル(TaN)を用いて下層ゲート電極704〜706を形成する。
ゲート電極707〜709は、ゲート配線の一部として形成してもよいし、別にゲート配線を形成して、そのゲート配線にゲート電極707〜709を接続してもよい。
そして、ゲート電極707〜709や、あるいはレジストを成膜してパターニングしたものをマスクとして用い、島状半導体膜507〜509にn型またはp型の導電性を付与する不純物を添加し、ソース領域、ドレイン領域、さらには低濃度不純物領域等を形成する。
まず、フォスフィン(PH3)を用いてリン(P)を、加速電圧を60〜120keV、ドーズ量を1×1013〜1×1015cm-2として島状半導体膜中に導入する。この不純物導入によりnチャネル型TFT761及び762のチャネル形成領域713及び716が形成される。
またpチャネル型TFTを作製するために、ジボラン(B26)を印加電圧60〜100keV、例えば80keV、ドーズ量1×1013〜5×1015cm-2、例えば3×1015cm-2の条件で、島状半導体膜中にボロン(B)を導入する。これによりpチャネル型TFT763のソース領域又はドレイン領域717、またこの不純物導入によりチャネル形成領域718が形成される(図14(A))。
次に絶縁膜700をパターニングしてゲート絶縁膜721〜723を形成する。
ゲート絶縁膜580〜582形成後、nチャネル型TFT761及び762となる島状半導体膜507及び508に、フォスフィン(PH3)を用いて、印加電圧40〜80keV、例えば50keV、ドーズ量1.0×1015〜2.5×1016cm-2、例えば3.0×1015cm-2で、リン(P)を導入する。これによりnチャネル型TFT761及び762の低濃度不純物領域712及び715、ソース領域又はドレイン領域711及び714が形成される(図14(B))。
本実施例においては、nチャネル型TFT761及び762のソース領域又はドレイン領域711及び714のそれぞれには、1×1019〜5×1021cm-3の濃度でリン(P)が含まれることとなる。またnチャネル型TFT761及び762の低濃度不純物領域712及び715のそれぞれには、1×1018〜5×1019cm-3の濃度でリン(P)が含まれる。さらに、pチャネル型TFT763のソース領域又はドレイン領域717には、1×1019〜5×1021cm-3の濃度でボロン(B)が含まれる。
本実施例においては、pチャネル型TFT763は本両面出射型表示装置の画素TFTとして用いられる。またnチャネル型TFT761及び762は、画素TFT763を駆動する駆動回路のTFTとして用いられる。ただし画素TFTは必ずしもpチャネル型TFTである必要はなく、nチャネル型TFTを用いてもよい。また駆動回路も複数のnチャネル型TFTを組み合わせた回路である必要はなく、nチャネル型TFTとpチャネル型TFTを相補的に組み合わせた回路、もしくは複数のpチャネル型TFTを組み合わせた回路であってもよい。
次に水素を含む絶縁膜730を成膜し、その後島状半導体膜に添加された不純物元素の活性化を行う。この不純物元素の活性化は実施の形態及び実施例1に記載したレーザ処理方法によって行えばよい。又は水素を含む絶縁膜形成後、窒素雰囲気中550℃で4時間加熱して、不純物を活性化してもよい。
水素を含む絶縁膜は、PCVD法により得られる窒素を含む酸化珪素膜を用いる。もしくは酸素を含む窒化珪素膜を用いてもよい。また、結晶化を助長する金属元素、代表的にはニッケルを用いて半導体膜を結晶化させている場合、活性化と同時にチャネル形成領域におけるニッケルの低減を行うゲッタリングをも行うことができる。なお、水素を含む絶縁膜730は、第1層間絶縁膜であり、酸化珪素を含んでいる透光性を有する絶縁膜である。
その後全体を410℃で1時間加熱することにより、島状半導体膜の水素化を行う。
次いで、第2層間絶縁膜731となる平坦化膜を形成する。平坦化膜としては、透光性を有する無機材料(酸化珪素、窒化珪素、酸素を含む窒化珪素など)、感光性または非感光性の有機材料(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジストまたはベンゾシクロブテン)、またはこれらの積層などを用いる。また、平坦化膜に用いる他の透光性を有する膜としては、塗布法によって得られるアルキル基を含む酸化珪素膜からなる絶縁膜、例えばシリカガラス、アルキルシロキサンポリマー、アルキルシルセスキオキサンポリマー、水素化シルセスキオキサンポリマー、水素化アルキルシルセスキオキサンポリマーなどを用いて形成された絶縁膜を用いることができる。シロキサン系ポリマーの一例としては、東レ製塗布絶縁膜材料であるPSB−K1、PSB−K31や触媒化成製塗布絶縁膜材料であるZRS−5PHが挙げられる。
次いで、透光性を有する第3層間絶縁膜732を形成する。第3層間絶縁膜732は、後の工程で透明電極750をパターニングする際、第2層間絶縁膜731である平坦化膜を保護するためのエッチングストッパー膜として設けるものである。ただし、透明電極750をパターニングする際、第2層間絶縁膜731がエッチングストッパー膜となるのであれば第3層間絶縁膜732は不要である。
次いで、新たなマスクを用いて第1層間絶縁膜730、第2層間絶縁膜731及び第3層間絶縁膜732にコンタクトホールを形成する。次いで、マスクを除去し、導電膜(TiN、Al及びTiNの積層膜)を形成した後、また別のマスクを用いてエッチング(BCl3とCl2との混合ガスでのドライエッチング)を行い、電極又は配線741〜745(TFTのソース配線及びドレイン配線や、電流供給配線など)を形成する(図14(C))。ただし、本実施例では電極と配線を一体形成するが、電極と配線を別々に形成して、電気的に接続させてもよい。なお、TiNは、高耐熱性平坦化膜との密着性が良好な材料の一つである。加えて、TFTのソース領域またはドレイン領域と良好なオーミックコンタクトを取るためにTiNのN含有量は44%より少なくすることが好ましい。
次いで、新たなマスクを用いて透明電極750、即ち、有機発光素子の陽極を膜厚10nm〜800nmの範囲で形成する。透明電極750としては、インジウム錫酸化物(ITO)の他、例えば、Si元素を含むインジウム錫酸化物や酸化インジウムに2〜20%の酸化亜鉛(ZnO)を混合した酸化インジウム酸化亜鉛(Indium Zinc Oxide)などの仕事関数の高い(仕事関数4.0eV以上)透明導電材料を用いることができる(図15(A))。
次いで、新たなマスクを用いて透明電極750の端部を覆う絶縁物733(バンク、隔壁、障壁、土手などと呼ばれる)を形成する。絶縁物733としては、塗布法により得られる感光性または非感光性の有機材料(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジストまたはベンゾシクロブテン)、またはSOG膜(例えば、アルキル基を含む酸化珪素膜)を膜厚0.8μm〜1μmの範囲で用いる。
次いで、第1の有機化合物を含む層751、第2の有機化合物を含む層752、第3の有機化合物を含む層753、第4の有機化合物を含む層754及び第5の有機化合物を含む層755を、蒸着法または塗布法を用いて形成する。なお、発光素子の信頼性を向上させるため、第1の有機化合物を含む層751の形成前に真空加熱を行って脱気を行うことが好ましい。例えば、有機化合物材料の蒸着を行う前に、基板に含まれるガスを除去するために減圧雰囲気や不活性雰囲気で200℃〜300℃の加熱処理を行うことが望ましい。なお、層間絶縁膜と隔壁とを高耐熱性を有する酸化珪素膜で形成した場合には、さらに高い加熱処理(410℃)を加えることもできる。
次に、蒸着マスクを用いて選択的に透明電極750上にモリブデン酸化物(MoOx)と、4,4’−ビス[N−(1−ナフチル)−N−フェニル−アミノ]−ビフェニル(α−NPD)と、ルブレンとを共蒸着して正孔注入層751(第1の有機化合物を含む層)を形成する。
なお、MoOxの他、銅フタロシアニン(CuPc)やバナジウム酸化物(VOx)、ルテニウム酸化物(RuOx)、タングステン酸化物(WOx)等の正孔注入性の高い材料を用いることができる。また、ポリ(エチレンジオキシチオフェン)/ポリ(スチレンスルホン酸)水溶液(PEDOT/PSS)等の正孔注入性の高い高分子材料を塗布法によって成膜したものを正孔注入層751として用いてもよい。
次いで、蒸着マスクを用いて選択的にα−NPDを蒸着し、正孔注入層751の上に正孔輸送層(第2の有機化合物を含む層)752を形成する。なお、α−NPDの他、4,4’−ビス[N−(3−メチルフェニル)−N−フェニル−アミノ]−ビフェニル(略称:TPD)、4,4’,4’’−トリス(N,N−ジフェニル−アミノ)−トリフェニルアミン(略称:TDATA)、4,4’,4’’−トリス[N−(3−メチルフェニル)−N−フェニル−アミノ]−トリフェニルアミン(略称:MTDATA)等の芳香族アミン系化合物に代表される正孔輸送性の高い材料を用いることができる。
次いで、選択的に発光層753(第3の有機化合物を含む層)を形成する。フルカラー表示装置とするためには発光色(R、G、B)ごとに蒸着マスクのアライメントを行ってそれぞれ選択的に蒸着する。
赤色の発光を示す発光層753Rとしては、Alq3:DCM、またはAlq3:ルブレン:BisDCJTMなどの材料を用いる。また、緑色の発光を示す発光層753Gとしては、Alq3:DMQD(N,N’−ジメチルキナクリドン)、またはAlq3:クマリン6などの材料を用いる。また、青色の発光を示す発光層753Bとしては、α―NPD、またはtBu−DNAなどの材料を用いる。
次いで、蒸着マスクを用いて選択的にAlq3(トリス(8−キノリノラト)アルミニウム)を蒸着し、発光層753上に電子輸送層(第4の有機化合物を含む層)754を形成する。なお、Alq3の他、トリス(5−メチル−8−キノリノラト)アルミニウム(略称:Almq3)、ビス(10−ヒドロキシベンゾ[h]−キノリナト)ベリリウム(略称:BeBq2)、ビス(2−メチル−8−キノリノラト)−4−フェニルフェノラト−アルミニウム(略称:BAlq)等のキノリン骨格またはベンゾキノリン骨格を有する金属錯体等に代表される電子輸送性の高い材料を用いることができる。また、この他ビス[2−(2−ヒドロキシフェニル)−ベンゾオキサゾラト]亜鉛(略称:Zn(BOX)2)、ビス[2−(2−ヒドロキシフェニル)−ベンゾチアゾラト]亜鉛(略称:Zn(BTZ)2)などのオキサゾール系、チアゾール系配位子を有する金属錯体なども用いることができる。さらに、金属錯体以外にも、2−(4−ビフェニリル)−5−(4−tert−ブチルフェニル)−1,3,4−オキサジアゾール(略称:PBD)や、1,3−ビス[5−(p−tert−ブチルフェニル)−1,3,4−オキサジアゾール−2−イル]ベンゼン(略称:OXD−7)、3−(4−tert−ブチルフェニル)−4−フェニル−5−(4−ビフェニリル)−1,2,4−トリアゾール(略称:TAZ)、3−(4−tert−ブチルフェニル)−4−(4−エチルフェニル)−5−(4−ビフェニリル)−1,2,4−トリアゾール(略称:p−EtTAZ)、バソフェナントロリン(略称:BPhen)、バソキュプロイン(略称:BCP)なども電子輸送性が高いため、電子輸送層754として用いることができる。
次いで、4,4−ビス(5−メチルベンズオキサゾル−2−イル)スチルベン(略称:BzOs)とリチウム(Li)とを共蒸着し、電子輸送層および絶縁物を覆って全面に電子注入層(第5の有機化合物を含む層)755を形成する。ベンゾオキサゾール誘導体(BzOS)を用いることで、後の工程に行われる透明電極756形成時におけるスパッタ法に起因する損傷を抑制している。なお、BzOs:Li以外に、CaF2、フッ化リチウム(LiF)、フッ化セシウム(CsF)等のようなアルカリ金属又はアルカリ土類金属の化合物等の電子注入性の高い材料を用いることができる。また、この他、Alq3とマグネシウム(Mg)とを混合したものも用いることができる。
次に、電子注入層755の上に透明電極756、即ち、有機発光素子の陰極を膜厚10nm〜800nmの範囲で形成する。透明電極756としては、インジウム錫酸化物(ITO)の他、例えば、Si元素を含むインジウム錫酸化物や酸化インジウムに2〜20%の酸化亜鉛(ZnO)を混合したIZO(Indium Zinc Oxide)を用いることができる。
以上のようにして、発光素子が作製される。発光素子を構成する陽極、有機化合物を含む層(第1の有機化合物を含む層751〜第5の有機化合物を含む層755)、および陰極の各材料は適宜選択し、各膜厚も調整する。陽極と陰極とで同じ材料を用い、且つ、同程度の膜厚、好ましくは100nm程度の薄い膜厚とすることが望ましい。
また、必要であれば、発光素子を覆って、水分の侵入を防ぐ透明保護層757を形成する。透明保護層757としては、スパッタ法またはCVD法により得られる窒化珪素膜、酸化珪素膜、酸素を含む窒化珪素膜(組成比N>O)または窒素を含む酸化珪素膜(組成比N<O)、炭素を主成分とする薄膜(例えばDLC膜、CN膜)などを用いることができる(図15(B))。
次いで、基板間隔を確保するためのギャップ材を含有するシール材を用い、第2の基板770と基板500とを貼り合わせる。第2の基板770も、光透過性を有するガラス基板や石英基板を用いればよい。なお、一対の基板の間は、空隙(不活性気体)として乾燥剤を配置してもよいし、透明なシール材(紫外線硬化または熱硬化のエポキシ樹脂など)を一対の基板間に充填してもよい。
発光素子は、透明電極750及び756が透光性材料で形成されるため、一つの発光素子から2方向、即ち両面側から採光することができる。
以上に示すパネル構成とすることで上面からの発光と、下面からの発光とでほぼ同一とすることができる。
最後に光学フィルム(偏光板、または円偏光板)771、772を設けてコントラストを向上させる(図16)。
図17に発光色(R、G、B)ごとの発光素子の断面図を示す。赤色(R)の発光素子は、画素TFT763R、透明電極(陽極)750R、第1の層751R、第2の層(正孔輸送層)752R、第3の層(発光層)753R、第4の層(電子輸送層)754R、第5の層(電子注入層)755、透明電極(陰極)756、透明保護層757を有している。
また、緑色(G)の発光素子は、画素TFT763G、透明電極(陽極)750G、第1の層751G、第2の層(正孔輸送層)752G、第3の層(発光層)753G、第4の層(電子輸送層)754G、第5の層(電子注入層)755、透明電極(陰極)756、透明保護層757を有している。
さらに、青色(B)の発光素子は、画素TFT763B、透明電極(陽極)750B、第1の層751B、第2の層(正孔輸送層)752B、第3の層(発光層)753B、第4の層(電子輸送層)754B、第5の層(電子注入層)755、透明電極(陰極)756、透明保護層757を有している。
なお、本実施例では、TFTをトップゲート型TFTとしたが、この構造に限定されるものではなく、適宜ボトムゲート型(逆スタガ型)TFTや、順スタガ型TFTを用いることが可能である。また、シングルゲート構造のTFTに限定されず、複数のチャネル形成領域を有するマルチゲート型TFT、例えばダブルゲート型TFTとしてもよい。
また、本実施例は、必要であれば実施の形態及び実施例1のいかなる記載と自由に組み合わせることが可能である。
本実施例では、本発明を用いてCPU(中央演算装置:Central Processing Unit)を作製した例を図19(A)〜図19(C)、図20(A)〜図20(B)、図21、図22及び図23(A)〜図23(C)を用いて示す。
図19(A)に示すように、絶縁表面を有する基板3000上に下地膜3001を形成する。基板3000には、例えばバリウムホウケイ酸ガラスや、アルミノホウケイ酸ガラスなどのガラス基板、石英基板、ステンレス基板等を用いることができる。また、PET、PES、PENに代表されるプラスチックや、アクリル等の可撓性を有する合成樹脂からなる基板は、一般的に他の基板と比較して耐熱温度が低い傾向にあるが、作製工程における処理温度に耐え得るのであれば用いることが可能である。
下地膜3001は基板3000中に含まれるNaなどのアルカリ金属やアルカリ土類金属が、半導体膜中に拡散し、半導体素子の特性に悪影響を及ぼすのを防ぐために設ける。よってアルカリ金属やアルカリ土類金属の半導体膜への拡散を抑えることができる酸化珪素や、窒化珪素、窒素を含む酸化珪素などの絶縁膜を用いて形成する。本実施例では、プラズマCVD法を用いてSiH4、NH3、N2O及びH2を反応ガスとして形成される酸素を含む窒化珪素膜を10〜200nm(本実施例では50nm)、SiH4及びN2Oを反応ガスとして形成される酸素を含む窒化珪素膜を50〜200nm(本実施例では100nm)の順に積層する。なお下地膜3001は単層構造を有してもよく、例えば窒素を含む酸化珪素膜を10〜400nm(好ましくは50〜300nm)の膜厚になるように形成することができる。
ガラス基板、ステンレス基板またはプラスチック基板のように、アルカリ金属やアルカリ土類金属が多少なりとも含まれている基板を用いる場合、不純物の拡散を防ぐという観点から下地膜を設けることは有効であるが、石英基板など不純物の拡散がさして問題とならない場合は、必ずしも設ける必要はない。
下地膜3001上に非晶質半導体膜3002を形成する。非晶質半導体膜3002の膜厚は25〜100nm(好ましくは30〜60nm)とする。また非晶質半導体は珪素だけではなくシリコンゲルマニウムも用いることができ、シリコンゲルマニウムを用いる場合、ゲルマニウムの濃度は0.01〜4.5atomic%程度であることが好ましい。本実施例では66nmの珪素を主成分とする半導体膜(非晶質珪素膜、アモルファスシリコンとも表記する)を用いる。
次に、非晶質半導体膜3002に触媒元素を添加する。ここで添加とは、少なくとも非晶質半導体膜の結晶化が促進されるように非晶質半導体膜3002の表面上に触媒元素を形成することをいう。触媒元素を形成することにより、非晶質半導体膜が低温で結晶化できるため好ましい。
例えば、非晶質半導体膜3002上にスピンコーティング法やディップ法といった塗布方法によりNi溶液(水溶液や酢酸溶液を含む)を塗布し、Niを含む膜3003(但し、極めて薄いため膜として観測できない場合もある)を形成する。このとき非晶質半導体膜3002の表面の濡れ性を改善し、非晶質半導体膜の表面全体に溶液を行き渡らせるため、酸素雰囲気中でのUV光の照射、熱酸化法、ヒドロキシラジカルを含むオゾン水又は過酸化水素による処理等により、酸化膜(図示しない)を1nm〜5nmに成膜することが望ましい。また、イオン注入法によりNiイオンを非晶質半導体膜中に注入したり、Niを含有する水蒸気雰囲気中で加熱したり、ターゲットをNi材料としてArプラズマでスパッタリングしてもよい。本実施例では、Ni酢酸塩10ppmを含有した水溶液をスピンコーティング法により塗布する。
その後、実施の形態及び実施例1で説明したように、非晶質半導体膜3002にレーザ光(レーザビーム)105を照射する(図19(B))。
またこのようなレーザ照射において、精度よく重ね合わせたり、照射開始位置や照射終了位置を制御したりするため、マーカーを形成することもできる。マーカーはフォトリソグラフ法を用いて、基板へ形成すればよい。
このレーザ照射により、非晶質半導体膜3002は結晶化し、結晶性半導体膜3004が形成される。
その後、触媒元素を低減、又は除去するためにゲッタリング工程を施す。本実施例では、非晶質半導体膜をゲッタリングシンクとして触媒元素を捕獲する方法を説明する。まず、結晶性半導体膜上に酸素雰囲気中でのUV光の照射、熱酸化法、ヒドロキシラジカルを含むオゾン水又は過酸化水素による処理等により、酸化膜を形成する。次いでプラズマCVD法を用いて、原料ガスにSH4、Ar、圧力が0.3パスカル、RFパワーが3kW、基板温度が150℃として非晶質半導体膜を150nmの膜厚で形成する。
その後、窒素雰囲気で550℃、4時間の加熱処理を行い、触媒元素を低減、又は除去する。そして、ゲッタリングシンクとなる非晶質半導体膜、及び酸化膜をフッ酸等により除去し、触媒元素が低減、又は除去された結晶性半導体膜を得ることができる。
図19(C)に示すように、結晶性半導体膜3004を所定の形状にパターニングし、島状半導体膜3006〜3009を得る。パターニングに際し、結晶性半導体膜3004にフォトレジストを塗布し、所定のマスク形状を露光し、焼成して、結晶性半導体膜上にマスクを形成する。このマスクを用いて、ドライエッチング法により結晶性半導体膜をパターニングする。ドライエッチング法のガスは、CF4と、O2とを用いることができる。
その後、実施例1と同様の工程によって、図5(A)の不純物導入までを行って、TFTを形成する。また本実施例の作製条件、作製工程、成膜材料等について、特に記載のないものは実施例1と同様の作製条件、作製工程、成膜材料等を用いている。
ただし、本実施例においては、基板3000上にnチャネル型TFT3201及び3203、pチャネル型TFT3202及び3204を形成する。図20(A)において、nチャネル型TFT3201は下地膜3001上に、島状半導体膜3006、ゲート絶縁膜3020、第1層ゲート電極(下層ゲート電極)3050及び第2層ゲート電極(上層ゲート電極)3040からなるゲート電極3060を有している。また島状半導体膜3006中には、ソース領域又はドレイン領域3010、低濃度不純物領域3011、及びチャネル形成領域3012を有する。
また、pチャネル型TFT3202は下地膜3001上に、島状半導体膜3007、ゲート絶縁膜3021、第1層ゲート電極(下層ゲート電極)3051及び第2層ゲート電極(上層ゲート電極)3041からなるゲート電極3061を有している。また島状半導体膜3007中には、ソース領域又はドレイン領域3013、及びチャネル形成領域3014を有する。
nチャネル型TFT3203は下地膜3001上に、島状半導体膜3008、ゲート絶縁膜3022、第1層ゲート電極(下層ゲート電極)3052及び第2層ゲート電極(上層ゲート電極)3042からなるゲート電極3062を有している。また島状半導体膜3008中には、ソース領域又はドレイン領域3015、低濃度不純物領域3016、及びチャネル形成領域3017を有する。
さらに、pチャネル型TFT3204は下地膜3001上に、島状半導体膜3009、ゲート絶縁膜3023、第1層ゲート電極(下層ゲート電極)3053及び第2層ゲート電極(上層ゲート電極)3043からなるゲート電極3063を有している。また島状半導体膜3009中には、ソース領域又はドレイン領域3018、及びチャネル形成領域3019を有する。
次に、島状半導体膜3006〜3009、ゲート絶縁膜3020〜3023、ゲート電極3060〜3063を覆うように第1の絶縁膜3101を形成する。第1の絶縁膜3101は窒素を有する絶縁膜であればよく、本実施例では、プラズマCVD法により100nmの窒化珪素を形成する。
その後、加熱処理を行い、水素化を施す。本実施例では、窒素雰囲気中410℃で1時間の加熱処理を行う。その結果、窒化珪素から放出される水素により、酸化珪素膜や珪素膜のダングリングボンドを終端する。
そして、第1の絶縁膜3101を覆うように第2の絶縁膜3102を形成する。第2の絶縁膜3102は、無機材料(酸化珪素、窒化珪素、酸素を含む窒化珪素など)、感光性または非感光性の有機材料(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジストまたはベンゾシクロブテン)、シロキサン、及びそれらの積層構造を用いることができる。
シロキサンとは、シリコン(Si)と酸素(O)との結合で骨格構造で構成さ、置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられるものである。また置換基として、フルオロ基を用いてもよい。さらには置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。
また第2の絶縁膜3102として有機材料を用いて形成する場合は、ポジ型感光性有機樹脂又はネガ型感光性有機樹脂を用いることができる。例えば、有機材料としてポジ型の感光性アクリルを用いた場合、フォトリソグラフィ工程による露光処理により感光性有機樹脂をエッチングすると上端部に曲率を有する開口部を形成することができる。本実施例では、原料ガスにSiH4、N2Oを用いるプラズマCVD法により形成される窒化された酸化珪素膜を600nmの膜厚に形成する。このとき、基板の温度を300〜450℃に加熱し、本実施例では400℃に加熱する。
次いで、第1の絶縁膜3101、第2の絶縁膜3102に開口部、いわゆるコンタクトホールを形成し、不純物領域と接続する電極又は配線3301〜3308を形成する。本実施例では電極と配線を一体形成するが、電極と配線を別々に形成して電気的に接続させてもよい。また電極又は配線3301〜3308と同時にゲート電極と接続する配線を形成する。このとき、開口部の直径を1.0μm程度とするため、開口部は垂直に開口するとよい。そのため、意図的にレジスト端部がテーパー形状とならないように形成する。またレジストとコンタクトホールを開口する絶縁膜の選択比が高ければ、レジスト端部がテーパー形状となっても構わない。本実施例では、第2の絶縁膜3102に窒化された酸化珪素膜を用いるため、端部が垂直となるように、つまり意図的にテーパー形状とならないように形成されたレジストマスクを用いて、ドライエッチング法により開口部を形成する。このとき、実際のレジスト端部はテーパー形状となることがある。エッチングガスにCHF3、Heを用い、第1のエッチング時間として数sec、例えば3sec、第2のエッチング時間として100〜130sec、例えば117sec、第3のエッチング時間として200〜270sec、例えば256secとしてエッチングを行う。このとき、開口部のエッチング状況に応じて、エッチングガスの流量を決定することができる。
なお第2の絶縁膜3102に、有機材料やシロキサンを用いる場合、開口部の側面を垂直とするため、レジストマスクよりも高硬度を有するマスク、例えば酸化珪素膜等の無機材料から形成するハードマスクを用いるとよい。
その後、レジストマスクをO2アッシングやレジスト剥離液により除去する。
そして開口部に配線3301〜3308を形成する。配線は、アルミニウム(Al)、チタン(Ti)、モリブデン(Mo)、タングステン(W)もしくはシリコン(Si)の元素からなる膜又はこれらの元素を用いた合金膜を用いればよい。本実施例では、チタン膜(Ti)、窒化チタン膜(TiN)、チタンーアルミニウム合金膜(Al−Si)、チタン膜(Ti)をそれぞれ60nm、40nm、300nm、100nmに積層したのち、所望の形状にパターニング及びエッチングして配線、つまりソース電極、ドレイン電極を形成する。
またこの配線3301〜3308を、ニッケル、コバルト、鉄のうち少なくとも1種の元素、及び炭素を含むアルミニウム合金膜で形成してもよい。このようなアルミニウム合金膜は、シリコンと接触してもシリコンとアルミニウムの相互拡散が防止できる。またこのようなアルミニウム合金膜は、透明導電膜、例えばITO(Indium Tin Oxide)膜と接触しても酸化還元反応が起こらないため、両者を直接接触させることができる。さらにこのようなアルミ合金膜は、比抵抗が低く耐熱性にも優れているので、配線材料としては有用である。
以上のようにして、低濃度不純物領域を有するように形成するLDD構造からなり、ゲート長が1.0μm以下となるnチャネル型の薄膜トランジスタを形成することができる。また、低濃度不純物領域を有さないように形成するいわゆるシングル・ドレイン構造からなり、ゲート長が1.0μm以下となるpチャネル型の薄膜トランジスタが完成する。なおゲート長が1.0μm以下となるTFTをサブミクロンTFTとも表記できる。pチャネル型の薄膜トランジスタは、ホットキャリアによる劣化や短チャネル効果が生じにくいことから、シングル・ドレイン構造とすることができる。
なお本発明において、pチャネル型の薄膜トランジスタをLDD構造としてもよい。さらにnチャネル型の薄膜トランジスタ、及びpチャネル型の薄膜トランジスタにおいて、LDD構造に代えて、低濃度不純物領域がゲート電極と重なる、いわゆるGOLD構造を有してもよい。
以上のように形成された薄膜トランジスタを有する半導体装置、本実施例においてはCPUを作製することができ、駆動電圧5Vで、動作周波数30MHzと高速動作が可能となる。
更に本実施例のCPUの構成についてブロック図を用いて説明する。
図21に示すCPUは、基板3600上に、演算回路(ALU:Arithmetic logic unit)3601、演算回路用の制御部(ALU Controller)3602、命令解析部(Instruction Decoder)3603、割り込み制御部(Interrupt Controller)3604、タイミング制御部(Timing Controller)3605、レジスタ(Register)3606、レジスタ制御部(Register Controller)3607、バスインターフェース(Bus I/F)3608、書き換え可能なROM3609、ROMインターフェース(ROM I/F)3620とを主に有している。またROM3609及びROM I/F3620は、別チップに設けても良い。
勿論、図21に示すCPUは、その構成を簡略化して示した一例にすぎず、実際のCPUはその用途によって多種多様な構成を有している。
バスインターフェース3608を介してCPUに入力された命令は、命令解析部3603に入力され、デコードされた後、演算回路用の制御部3602、割り込み制御部3604、レジスタ制御部3607、タイミング制御部3605に入力される。
演算回路用の制御部3602、割り込み制御部3604、レジスタ制御部3607、タイミング制御部3605は、デコードされた命令に基づき、各種制御を行う。具体的に演算回路用の制御部3602は、演算回路3601の駆動を制御するための信号を生成する。また、割り込み制御部3604は、CPUのプログラム実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク状態から判断し、処理する。レジスタ制御部3607は、レジスタ3606のアドレスを生成し、CPUの状態に応じてレジスタ3606の読み出しや書き込みを行う。
またタイミング制御部3605は、演算回路3601、演算回路用の制御部3602、命令解析部3603、割り込み制御部3604、レジスタ制御部3607の駆動のタイミングを制御する信号を生成する。例えばタイミング制御部3605は、基準クロック信号CLK1(3621)を元に、内部クロック信号CLK2(3622)を生成する内部クロック生成部を備えており、クロック信号CLK2を上記各種回路に供給する。
図22には、画素部と、CPU、その他の回路が同一基板に形成された表示装置、いわゆるシステムオンパネルを示す。基板3700上に画素部3701、画素部3701が有する画素を選択する走査線駆動回路3702と、選択された画素にビデオ信号を供給する信号線駆動回路3703とが設けられている。走査線駆動回路3702、及び信号線駆動回路3703から引き回される配線によりCPU3704、その他の回路、例えばコントロール回路3705とが接続されている。なおコントロール回路にはインターフェースが含まれている。そして、基板の端部にFPC端子との接続部を設け、外部信号とのやりとりを行う。
その他の回路として、映像信号処理回路、電源回路、階調電源回路、ビデオRAM、メモリ(DRAM、SRAM、PROM)等を基板上に設けることができる。またこれら回路は、ICチップにより形成し、基板上に実装してもよい。さらに必ずしも走査線駆動回路3702、及び信号線駆動回路3703を同一基板に形成する必要はなく、例えば走査線駆動回路3702のみを同一基板に形成し、信号線駆動回路3703をICチップにより形成し、実装してもよい。
図23(A)には、パッケージングされたCPUの形態を示す。基板3800上に形成されたCPUの機能を有する薄膜トランジスタアレイ3801を、CPU表面に設けられた電極(ソース電極やドレイン電極、又はそれらの上に絶縁膜を介して形成された電極等)3802が下側となるフェイスダウン状態とする。基板3800は、ガラス、プラスチックを用いることができる。また銅やその合金で形成される配線3803が設けられた配線基板、例えばプリント基板3807を用意する。プリント基板3807には、接続端子(ピン)3804が設けられている。そして電極3802と、配線3803とを異方性導電膜3808等を介して接続する。その後、エポキシ樹脂等の樹脂3805で基板3800上方から覆い、パッケージングされたCPUとして完成する。または中空に保った状態で外周をプラスチックなどで囲んでもよい。
図23(B)には、図23(A)と異なり、CPU表面に設けられた電極3802が上側となるフェイスアップ状態とする。そしてプリント基板3807上に基板3800を固定し、電極3802と、配線3803とをワイヤ3818により接続する。このようにワイヤにより接続することをワイヤボンディングという。そして電極3802と、配線3803に接続されるバンプ3814とが接続する。その後、中空に保った状態で外周をプラスチック3815等で囲み、パッケージングされたCPUとして完成する。
図23(C)には、フレキシブル性を有する基板、例えばFPC(Flexible printed circuit)上に、CPUの機能を有する薄膜トランジスタアレイ3801を固定する例を示す。基板3810に形成されたCPUの機能を有する薄膜トランジスタアレイ3801を、CPU表面に設けられた電極3802が下側となるフェイスダウン状態とする。基板3810には、ガラス、石英、金属、バルク半導体、プラスチックを用いることができるが、図23(C)ではフレキシブル性の高いプラスチックを用いると好ましい。また、銅やその合金で形成される配線3803が設けられたフレキシブル性を有するFPC3817を用意する。そして、電極3802と、配線3803とを異方性導電膜3808を介して接続する。その後、エポキシ樹脂等の樹脂3805で基板3810上方から覆い、パッケージングされたCPUとして完成する。
このようにパッケージングされたCPUは、外部から保護され、さらに携帯しやすくなる。そして所望箇所に、CPUを実装することができ、特に図23(C)のようにフレキシブル性を有すると、実装する位置の自由度が高まる。またパッケージングすることによりCPUの機能を補助することもできる。
以上のように、本発明のTFTを用いて、CPU等の半導体装置を作製することができる。薄膜トランジスタにより形成されるCPUは軽量であるため、携帯や実装するときの負担を軽減することができる。また、本実施例で説明したCPUや実施例2〜3に記載された液晶表示装置、実施例4に記載されたEL表示装置等、本発明を用いて作製された様々な表示装置を用いて、システムオンパネルを作製することが可能である。
また、本実施例は、必要であれば実施の形態、実施例1〜4のいかなる記載とも自由に組み合わせることが可能である。
本実施例では、本発明を用いてIDチップを作製した例を図24(A)〜図24(B)、図25(A)〜図25(B)、図26(A)〜図26(B)及び図27(A)〜図27(B)を用いて示す。
本実施例では、半導体素子として絶縁分離されたTFTを例示するが、集積回路に用いられる半導体素子はこれに限定されず、あらゆる回路素子を用いることができる。例えば、TFTの他に、記憶素子、ダイオード、光電変換素子、抵抗素子、コイル、容量素子、インダクタなどが代表的に挙げられる。
まず図24(A)に示すように、スパッタ法を用いて耐熱性を有する基板(第1の基板)4000上に剥離層4001を形成する。第1の基板4000として、例えばバリウムホウケイ酸ガラスや、アルミノホウケイ酸ガラスなどのガラス基板、石英基板、セラミック基板等を用いることができる。また、ステンレス基板を含む金属基板または半導体基板の表面に絶縁膜を形成したものを用いても良い。プラスチック等の可撓性を有する合成樹脂からなる基板は、一般的に上記基板と比較して耐熱温度が低い傾向にあるが、作製工程における処理温度に耐え得るのであれば用いることが可能である。
剥離層4001は、非晶質シリコン、多結晶シリコン、単結晶シリコン、微結晶シリコン(セミアモルファスシリコンを含む)等、シリコンを主成分とする層を用いることができる。剥離層4001は、スパッタ法、減圧CVD法、プラズマCVD法等を用いて形成することができる。本実施例では、膜厚50nm程度の非晶質シリコンを減圧CVD法で形成し、剥離層4001として用いる。なお剥離層4001はシリコンに限定されず、エッチングにより選択的に除去できる材料で形成すれば良い。剥離層4001の膜厚は、50〜60nmとするのが望ましい。セミアモルファスシリコンに関しては、30〜50nmとしてもよい。
なおセミアモルファスシリコンに代表されるセミアモルファス半導体とは、非晶質半導体と結晶構造を有する半導体(単結晶、多結晶を含む)の中間的な構造の半導体を含む膜である。このセミアモルファス半導体は、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩序を持ち格子歪みを有する結晶質なものであり、その粒径を0.5〜20nmとして非単結晶半導体中に分散させて存在せしめることが可能である。セミアモルファス半導体は、そのラマンスペクトルが520cm-1よりも低波数側にシフトしており、またX線回折ではSi結晶格子に由来するとされる(111)、(220)の回折ピークが観測される。また、未結合手(ダングリングボンド)の中和剤として水素またはハロゲンを少なくとも1原子%またはそれ以上含ませている。ここでは便宜上、このような半導体をセミアモルファス半導体(SAS)と呼ぶ。さらに、ヘリウム、アルゴン、クリプトン、ネオンなどの希ガス元素を含ませて格子歪みをさらに助長させることで安定性が増し良好なセミアモルファス半導体が得られる。
またSASは珪化物気体をグロー放電分解することにより得ることができる。代表的な珪化物気体としては、SiH4であり、その他にもSi26、SiH2Cl2、SiHCl3、SiCl4、SiF4などを用いることができる。また水素や、水素にヘリウム、アルゴン、クリプトン、ネオンから選ばれた一種または複数種の希ガス元素を加えたガスで、この珪化物気体を希釈して用いることで、SASの形成を容易なものとすることができる。希釈率は2倍〜1000倍の範囲で珪化物気体を希釈することが好ましい。
次に、剥離層4001上に、下地膜4002を形成する。下地膜4002は第1の基板4000中に含まれるNaなどのアルカリ金属やアルカリ土類金属が、半導体膜中に拡散し、TFTなどの半導体素子の特性に悪影響を及ぼすのを防ぐために設ける。また下地膜4002は、後の半導体素子を剥離する工程において、半導体素子を保護する役目も有している。下地膜4002は単層であっても複数の絶縁膜を積層したものであっても良い。よってアルカリ金属やアルカリ土類金属の半導体膜への拡散を抑えることができる酸化珪素や、窒化珪素、窒素を含む酸化珪素、酸素を含む窒化珪素などの絶縁膜を用いて形成する。
本実施例では、下層下地膜4002aとして膜厚100nmの窒素を含む酸化珪素膜、中層下地膜4002bとして膜厚50nmの酸素を含む窒化珪素膜、上層下地膜4002cとして膜厚100nmの窒素を含む酸化珪素膜を順に積層して下地膜4002を形成するが、各膜の材質、膜厚、積層数は、これに限定されるものではない。例えば、下層の窒素を含む酸化珪素膜に代えて、膜厚0.5〜3μmのシロキサン系樹脂をスピンコート法、スリットコーター法、液滴吐出法などによって形成しても良い。また、中層の酸素を含む窒化珪素膜に代えて、窒化珪素膜(Si34等)を用いてもよい。また、上層の窒素を含む酸化珪素膜に代えて、酸化珪素膜を用いていても良い。また、それぞれの膜厚は、0.05〜3μmとするのが望ましく、その範囲から自由に選択することができる。
或いは、剥離層4001に最も近い、下地膜4002の下層を窒素を含む酸化珪素膜または酸化珪素膜で形成し、中層をシロキサン系樹脂で形成し、上層を酸化珪素膜で形成しても良い。
ここで、酸化珪素膜は、SiH4とO2、又はTEOS(テトラエトキシシラン)とO2等の混合ガスを用い、熱CVD、プラズマCVD、常圧CVD、バイアスECRCVD等の方法によって形成することができる。また、窒化珪素膜は、代表的には、SiH4とNH3の混合ガスを用い、プラズマCVDによって形成することができる。また、窒素を含む酸化珪素膜(組成比O>N)、酸素を含む窒化珪素(組成比N>O)は、代表的には、SiH4とN2Oの混合ガスを用い、プラズマCVDによって形成することができる。
次に、下地膜4002上に半導体膜を形成する。半導体膜は、下地膜4002を形成した後、大気に曝さずに形成することが望ましい。半導体膜の膜厚は20〜200nm(望ましくは40〜170nm、好ましくは50〜150nm)とする。なお半導体膜は、非晶質半導体であっても良いし、セミアモルファス半導体であっても良いし、多結晶半導体であっても良い。また半導体は珪素だけではなくシリコンゲルマニウムも用いることができる。シリコンゲルマニウムを用いる場合、ゲルマニウムの濃度は0.01〜4.5atomic%程度であることが好ましい。
非晶質半導体は、珪化物気体をグロー放電分解することにより得ることができる。代表的な珪化物気体としては、SiH4、Si26が挙げられる。この珪化物気体を、水素、水素とヘリウムで希釈して用いても良い。
なお上述したようにセミアモルファス半導体は、珪化物気体をグロー放電分解することにより得ることができるが、珪化物気体中に、CH4、C26などの炭化物気体、GeH4、GeF4などのゲルマニウム化気体、F2などを混入させて、エネルギーバンド幅を1.5〜2.4eV、若しくは0.9〜1.1eVに調節しても良い。
例えば、SiH4にH2を添加したガスを用いる場合、或いはSiH4にF2を添加したガスを用いる場合、形成したセミアモルファス半導体を用いてTFTを作製すると、該TFTのサブスレッショルド係数(S値)を0.35V/sec以下、代表的には0.25〜0.09V/secとし、移動度を10cm2/Vsecとすることができる。そして上記セミアモルファス半導体を用いたTFTで、例えば19段リングオシレータを形成した場合、電源電圧3〜5Vにおいて、その発振周波数は1MHz以上、好ましくは100MHz以上の特性を得ることができる。また電源電圧3〜5Vにおいて、インバータ1段あたりの遅延時間は26ns、好ましくは0.26ns以下とすることができる。
そして実施の形態及び実施例1に示すように、半導体膜を、レーザを用いて結晶化する。或いは、触媒元素を用いる結晶化法と、レーザを用いたレーザ結晶化法とを組み合わせも良い。
更に、実施例1と同様の工程により、図5(A)に示す不純物導入までの工程を行う。
以上により、nチャネル型TFT4011、pチャネル型TFT4012、nチャネル型TFT4013が形成される(図24(A))。なお、本実施例では、TFT4011〜4013をトップゲート構造としたが、ボトムゲート構造(逆スタガ構造)としてもよい。
nチャネル型TFT4011は、上層下地膜4002c上に島状結晶性半導体膜4100、ゲート絶縁膜4120、下層ゲート電極4150及び上層ゲート電極4140からなるゲート電極4160を有している。島状結晶性半導体膜4100には、チャネル形成領域4112、低濃度不純物領域4111及びソース領域又はドレイン領域4110が形成される。
pチャネル型TFT4012は、上層下地膜4002c上に島状結晶性半導体膜4101、ゲート絶縁膜4121、下層ゲート電極4151及び上層ゲート電極4141からなるゲート電極4161を有している。島状結晶性半導体膜4101には、チャネル形成領域4114及びソース領域又はドレイン領域4113が形成される。
nチャネル型TFT4013は、上層下地膜4002c上に島状結晶性半導体膜4102、ゲート絶縁膜4122、下層ゲート電極4152及び上層ゲート電極4142からなるゲート電極4162を有している。島状結晶性半導体膜4102には、チャネル形成領域4117、低濃度不純物領域4116及びソース領域又はドレイン領域4115が形成される。
さらに、この後、TFT4011〜4013を保護するためのパッシベーション膜4200を形成しても良い。パッシベーション膜は、アルカリ金属やアルカリ土類金属のTFT4011〜4013への侵入を防ぐことができる、窒化珪素、窒素を含む酸化珪素、窒化アルミニウム、酸化アルミニウム、酸化珪素などを用いるのが望ましい。具体的には、例えば膜厚600nm程度の窒素を含む酸化珪素膜を、パッシベーション膜として用いることができる。この場合、水素化処理工程は、該窒素を含む酸化珪素膜形成後に行っても良い。上記構成を用いることで、TFT4011〜4013が下地膜4002とパッシベーション膜4200とで覆われるため、Naなどのアルカリ金属やアルカリ土類金属が、半導体素子に用いられている半導体膜中に拡散し、半導体素子の特性に悪影響を及ぼすのをより防ぐことができる。
次にTFT4011〜4013及びパッシベーション膜4200を覆うように、第1の層間絶縁膜4201を形成する。第1の層間絶縁膜4201は、ポリイミド、アクリル、ポリアミド等の、耐熱性を有する有機樹脂を用いることができる。また上記有機樹脂の他に、低誘電率材料(low−k材料)、シロキサン系材料を出発材料として形成されたSi−O−Si結合を含む樹脂(以下、シロキサン系樹脂と呼ぶ)等を用いることができる。
シロキサンとは、シリコン(Si)と酸素(O)との結合で骨格構造で構成され、置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられるものである。また置換基として、フルオロ基を用いてもよい。さらに置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。
第1の層間絶縁膜4201の形成には、その材料に応じて、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイフコーター等を採用することができる。また、無機材料を用いてもよく、その際には、酸化珪素、窒化珪素、酸窒化珪素、PSG(リンガラス)、BPSG(リンボロンガラス)、アルミナ膜等を用いることができる。なお、これらの絶縁膜を積層させて、第1の層間絶縁膜4201を形成しても良い。
さらに本実施例では、第1の層間絶縁膜4201上に、第2の層間絶縁膜4202を形成する。第2の層間絶縁膜4202としては、DLC(ダイヤモンドライクカーボン)或いは窒化炭素(CN)等の炭素を有する膜、又は、酸化珪素膜、窒化珪素膜或いは窒素を含む酸化珪素膜等を用いることができる。形成方法としては、プラズマCVD法や、大気圧プラズマ等を用いることができる。あるいは、ポリイミド、アクリル、ポリアミド、レジスト又はベンゾシクロブテン等の感光性又は非感光性の有機材料や、シロキサン系樹脂等を用いてもよい。
なお、第1の層間絶縁膜4201又は第2の層間絶縁膜4202と、後に形成される配線を構成する導電材料等との熱膨張率の差から生じる応力によって、第1の層間絶縁膜4201又は第2の層間絶縁膜4202の膜剥がれや割れが生じるのを防ぐために、第1の層間絶縁膜4201又は第2の層間絶縁膜4202中にフィラーを混入させておいても良い。
次に、第1の層間絶縁膜4201及び第2の層間絶縁膜4202にコンタクトホールを形成し、TFT4011〜4013に接続する電極又は配線4300〜4304を形成する。本実施例では電極と配線を一体形成するが、電極と配線を別々に形成して電気的に接続させてもよい。コンタクトホール開孔時のエッチングに用いられるガスは、CHF3とHeの混合ガスを用いたが、これに限定されるものではない。本実施例では、配線4300〜4304を、Ti、TiN、Al−Si、Ti、TiNを積層して5層構造とし、スパッタ法によって形成した後、パターニング形成する。
なお、Alにおいて、Siを混入させることにより、配線パターニング時のレジストベークにおけるヒロックの発生を防止することができる。また、Siの代わりに、0.5%程度のCuを混入させても良い。また、TiやTiNでAl−Si層をサンドイッチすることにより、耐ヒロック性がさらに向上する。なお、パターニング時には、窒素を含む酸化珪素等からなる上記ハードマスクを用いるのが望ましい。なお、配線の材料や、形成方法はこれらに限定されるものではなく、前述したゲート電極に用いられる材料を採用しても良い。
またこの配線4300〜4304を、ニッケル、コバルト、鉄のうち少なくとも1種の元素、及び炭素を含むアルミニウム合金膜で形成してもよい。このようなアルミニウム合金膜は、シリコンと接触してもシリコンとアルミニウムの相互拡散が防止できる。またこのようなアルミニウム合金膜は、透明導電膜、例えばITO(Indium Tin Oxide)膜と接触しても酸化還元反応が起こらないため、両者を直接接触させることができる。さらにこのようなアルミ合金膜は、比抵抗が低く耐熱性にも優れているので、配線材料としては有用である。
なお、配線4300、4301はnチャネル型TFT4011のソース領域又はドレイン領域4110に、配線4301、4302はpチャネル型TFT4012のソース領域又はドレイン領域4113に、配線4303、4304はnチャネル型TFT4013のソース領域又はドレイン領域4115に、それぞれ接続されている。さらに配線4304は、nチャネル型TFT4013のゲート電極4162にも接続されている。nチャネル型TFT4013は、乱数ROMのメモリ素子として用いることができる(図24(B))。
次に配線4300〜4304を覆うように、第2の層間絶縁膜4202上に第3の層間絶縁膜4203を形成する。第3の層間絶縁膜4203は、配線4300が一部露出する様な位置に開口部を有するように形成する。なお第3の層間絶縁膜4203は、第1の層間絶縁膜4201と同様の材料を用いて形成することが可能である。
次に、第3の層間絶縁膜4203上にアンテナ4305を形成する(図25(A))。アンテナ4305は、Ag、Au、Cu、Pd、Cr、Mo、Ti、Ta、W、Al、Fe、Co、Zn、Sn、Niなどの金属、金属化合物を1つまたは複数有する導電材料を用いることができる。そしてアンテナ4305は、配線4300と接続されている。なお図25(A)では、アンテナ4305が配線4300と直接接続されているが、本発明のIDチップはこの構成に限定されない。例えば別途形成した配線を用いて、アンテナ4305と配線4300とを電気的に接続するようにしても良い。
アンテナ4305は印刷法、フォトリソグラフィ法、蒸着法または液滴吐出法などを用いて形成することができる。本実施例では、アンテナ4305が単層の導電膜で形成されているが、複数の導電膜が積層されたアンテナ4305を形成することも可能である。例えば、Niなどで形成した配線に、Cuを無電解めっきでコーティングして、アンテナ4305を形成しても良い。
なお液滴吐出法とは、所定の組成物を含む液滴を細孔から吐出して所定のパターンを形成する方法を意味し、インクジェット法などがその範疇に含まれる。また印刷法にはスクリーン印刷法、オフセット印刷法などが含まれる。印刷法、液滴吐出法を用いることで、露光用のマスクを用いずとも、アンテナ4305を形成することが可能になる。また、液滴吐出法、印刷法だと、フォトリソグラフィ法と異なり、エッチングにより除去されてしまうような材料の無駄がない。また高価な露光用のマスクを用いなくとも良いので、IDチップの作製に費やされるコストを抑えることができる。
液滴吐出法または各種印刷法を用いる場合、例えば、CuをAgでコートした導電粒子なども用いることが可能である。なお液滴吐出法を用いてアンテナ4305を形成する場合、該アンテナ4305の密着性が高まるような処理を、第3の層間絶縁膜4203の表面に施すことが望ましい。
密着性を高めることができる方法として、具体的には、例えば触媒作用により導電膜または絶縁膜の密着性を高めることができる金属または金属化合物を第3の層間絶縁膜4203の表面に付着させる方法、形成される導電膜または絶縁膜との密着性が高い有機系の絶縁膜、金属、金属化合物を第3の層間絶縁膜4203の表面に付着させる方法、第3の層間絶縁膜4203の表面に大気圧下または減圧下においてプラズマ処理を施し、表面改質を行なう方法などが挙げられる。また、上記導電膜または絶縁膜との密着性が高い金属として、チタン、チタン酸化物の他、3d遷移元素であるSc、Ti、V、Cr、Mn、Fe、Co、Ni、Cu、Znなどが挙げられる。また金属化合物として、上述した金属の酸化物、窒化物、酸窒化物などが挙げられる。上記有機系の絶縁膜として、例えばポリイミド、シロキサン系樹脂等が挙げられる。
第3の層間絶縁膜4203に付着させる金属または金属化合物が導電性を有する場合、アンテナの正常な動作が妨げられないように、そのシート抵抗を制御する。具体的には、導電性を有する金属または金属化合物の平均の厚さを、例えば1〜10nmとなるように制御したり、該金属または金属化合物を酸化により部分的に、または全体的に絶縁化したりすれば良い。或いは、密着性を高めたい領域以外は、付着した金属または金属化合物をエッチングにより選択的に除去しても良い。また金属または金属化合物を、予め基板の全面に付着させるのではなく、液滴吐出法、印刷法、ゾル−ゲル法などを用いて特定の領域にのみ選択的に付着させても良い。なお金属または金属化合物は、第3の層間絶縁膜4203の表面において完全に連続した膜状である必要はなく、ある程度分散した状態であっても良い。
そして図25(B)に示すように、アンテナ4305を形成した後、アンテナ4305を覆うように、第3の層間絶縁膜4203上に保護層4400を形成する。保護層4400は、後に剥離層4001をエッチングにより除去する際に、アンテナ4305を保護することができる材料を用いる。例えば、水またはアルコール類に可溶なエポキシ系、アクリレート系、シリコン系の樹脂を全面に塗布することで保護層4400を形成することができる。
本実施例では、スピンコート法で水溶性樹脂(東亜合成製:VL−WSHL10)を膜厚30μmとなるように塗布し、仮硬化させるために2分間の露光を行ったあと、UV光を裏面から2.5分、表面から10分、合計12.5分の露光を行って本硬化させて、保護層4400を形成する。なお、複数の有機樹脂を積層する場合、有機樹脂同士では使用している溶媒によって塗布または焼成時に一部溶解したり、密着性が高くなりすぎたりする恐れがある。従って、第3の層間絶縁膜4203と保護層4400を共に同じ溶媒に可溶な有機樹脂を用いる場合、後の工程において保護層4400の除去がスムーズに行なわれるように、第3の層間絶縁膜4203を覆うように、無機絶縁膜(窒化珪素膜、酸素を含む窒化珪素膜、窒素を含む酸化珪素膜、窒化アルミニウム膜、または酸素を含む窒化アルミニウム膜、窒素を含む酸化アルミニウム膜)を形成しておくことが好ましい。
次に図26(A)に示すように、IDチップどうしを分離するために溝4401を形成する。溝4401は、剥離層4001が露出する程度であれば良い。溝4401の形成は、ダイシング、スクライビングなどを用いることができる。なお、第1の基板4000上に形成されているIDチップを分離する必要がない場合、必ずしも溝4401を形成する必要はない。
次に図26(B)に示すように、剥離層4001をエッチングにより除去する。本実施例では、エッチングガスとしてフッ化ハロゲンを用い、該ガスを溝4401から導入する。本実施例では、例えばClF3(三フッ化塩素)を用い、温度:350℃、流量:300sccm、気圧:798パスカル(798Pa)、時間:3hの条件で行なう。また、ClF3ガスに窒素を混ぜたガスを用いても良い。ClF3等のフッ化ハロゲンを用いることで、剥離層4001が選択的にエッチングされ、第1の基板4000をTFT4011〜4013から剥離することができる。なおフッ化ハロゲンは、気体であっても液体であってもどちらでも良い。
次に図27(A)に示すように、剥離されたTFT4011〜4013及びアンテナ4305を、接着剤4501を用いて第2の基板4500に貼り合わせる。接着剤4501は、第2の基板4500と下地膜4002とを貼り合わせることができる材料を用いる。接着剤4501は、例えば反応硬化型接着剤、熱硬化型接着剤、紫外線硬化型接着剤等の光硬化型接着剤、嫌気型接着剤などの各種硬化型接着剤を用いることができる。
第2の基板4500として、フレキシブルな紙またはプラスチックなどの有機材料を用いることができる。または第2の基板4500として、フレキシブル無機材料を用いていても良い。プラスチック基板は、極性基のついたポリノルボルネンからなるARTON(JSR製)を用いることができる。また、ポリエチレンテレフタレート(PET)に代表されるポリエステル、ポリエーテルスルホン(PES)、ポリエチレンナフタレート(PEN)、ポリカーボネート(PC)、ナイロン、ポリエーテルエーテルケトン(PEEK)、ポリスルホン(PSF)、ポリエーテルイミド(PEI)、ポリアリレート(PAR)、ポリブチレンテレフタレート(PBT)、ポリイミド、アクリロニトリルブタジエンスチレン樹脂、ポリ塩化ビニル、ポリプロピレン、ポリ酢酸ビニル、アクリル樹脂などが挙げられる。第2の基板4500は集積回路において発生した熱を拡散させるために、2〜30W/mK程度の高い熱伝導率を有する方が望ましい。
次に図27(B)に示すように、保護層4400を除去した後、アンテナ4305を覆うように接着剤4503を第3の層間絶縁膜4203上に塗布し、カバー材4502を貼り合わせる。カバー材4502は第2の基板4500と同様に、フレキシブルな紙またはプラスチックなどの有機材料を用いることができる。接着剤4503の厚さは、例えば10〜200μmとすれば良い。
また接着剤4503は、カバー材4502と第3の層間絶縁膜4203及びアンテナ4305とを貼り合わせることができる材料を用いる。接着剤4503は、例えば反応硬化型接着剤、熱硬化型接着剤、紫外線硬化型接着剤等の光硬化型接着剤、嫌気型接着剤などの各種硬化型接着剤を用いることができる。
上述した各工程を経て、IDチップが完成する。上記作製方法によって、トータルの膜厚0.3μm以上3μm以下、代表的には2μm程度の飛躍的に薄い集積回路を第2の基板4500とカバー材4502との間に形成することができる。なお集積回路の厚さは、半導体素子自体の厚さのみならず、接着剤4501と接着剤4503間に形成された各種絶縁膜及び層間絶縁膜の厚さを含めるものとする。またIDチップが有する集積回路の占める面積を、5mm四方(25mm2)以下、より望ましくは0.3mm四方(0.09mm2)〜4mm四方(16mm2)程度とすることができる。
なお集積回路を、第2の基板4500とカバー材4502の間のより中央に位置させることで、IDチップの機械的強度を高めることができる。具体的には、第2の基板4500とカバー材4502の間の距離をdとすると、第2の基板4500と、集積回路の厚さ方向における中心との距離が、以下の数1を満たすように、接着剤4501、接着剤4503の厚さを制御することが望ましい。
Figure 2006100804
また好ましくは、以下の数2を満たすように、接着剤4501、接着剤4503の厚さを制御する。
Figure 2006100804
なお図27(B)では、カバー材4502を用いる例を示しているが、本発明はこの構成に限定されない。例えば図27(A)に示した工程までで終了としても良い。
なお本実施例では、耐熱性の高い第1の基板4000と集積回路の間に剥離層を設け、エッチングにより該剥離層を除去することで基板と集積回路とを剥離する方法について示したが、本発明のIDチップの作製方法は、この構成に限定されない。例えば、耐熱性の高い基板と集積回路の間に金属酸化膜を設け、該金属酸化膜を結晶化により脆弱化して集積回路を剥離しても良い。或いは、耐熱性の高い基板と集積回路の間に、水素を含む非晶質半導体膜を用いた剥離層を設け、レーザ光の照射により該剥離層を除去することで基板と集積回路とを剥離しても良い。或いは、集積回路が形成された耐熱性の高い基板を機械的に削除または溶液やガスによるエッチングで除去することで集積回路を基板から切り離しても良い。
またIDチップの可撓性を確保するために、下地膜4002に接する接着剤4501に有機樹脂を用いる場合、下地膜4002として窒化珪素膜または窒素を含む酸化珪素膜を用いることで、有機樹脂からNaなどのアルカリ金属やアルカリ土類金属が半導体膜中に拡散するのを防ぐことができる。
また対象物の表面が曲面を有しており、それにより該曲面貼り合わされたIDチップの第2の基板4500が、錐面、柱面など母線の移動によって描かれる曲面を有するように曲がってしまう場合、該母線の方向とTFT4011〜4013のキャリアが移動する方向とを揃えておくことが望ましい。上記構成により、第2の基板4500が曲がっても、それによってTFT4011〜4013の特性に影響が出るのを抑えることができる。また、島状の半導体膜が集積回路内において占める面積の割合を、1〜30%とすることで、第2の基板4500が曲がっても、それによってTFT4011〜4013の特性に影響が出るのをより抑えることができる。
なお本実施例では、アンテナを集積回路と同じ基板上に形成している例について説明したが、本発明はこの構成に限定されない。別の基板上に形成したアンテナと集積回路とを、後に貼り合わせることで、電気的に接続するようにしても良い。
なお一般的にIDチップで用いられている電波の周波数は、13.56MHz、2.45GHzが多く、該周波数の電波を検波できるようにIDチップを形成することが、汎用性を高める上で非常に重要である。
また本実施例のIDチップでは、半導体基板を用いて形成されたIDチップよりも電波が遮蔽されにくく、電波の遮蔽により信号が減衰するのを防ぐことができるというメリットを有している。よって、半導体基板を用いずに済むので、IDチップのコストを大幅に低くすることができる。例えば、直径12インチのシリコン基板を用いた場合と、730×920mm2のガラス基板を用いた場合とを比較する。前者のシリコン基板の面積は約73000mm2であるが、後者のガラス基板の面積は約672000mm2であり、ガラス基板はシリコン基板の約9.2倍に相当する。後者のガラス基板の面積は約672000mm2では、基板の分断により消費される面積を無視すると、1mm四方のIDチップが約672000個形成できる計算になり、該個数はシリコン基板の約9.2倍の数に相当する。そしてIDチップの量産化を行なうための設備投資は、730×920mm2のガラス基板を用いた場合の方が直径12インチのシリコン基板を用いた場合よりも工程数が少なくて済むため、額を3分の1で済ませることができる。さらに本発明では、集積回路を剥離した後、ガラス基板を再び利用できる。よって、破損したガラス基板を補填したり、ガラス基板の表面を清浄化したりする費用を踏まえても、シリコン基板を用いる場合より大幅にコストを抑えることができる。またガラス基板を再利用せずに廃棄していったとしても、730×920mm2のガラス基板の値段は、直径12インチのシリコン基板の半分程度で済むので、IDチップのコストを大幅に低くすることができることがわかる。
従って、730×920mm2のガラス基板を用いた場合、直径12インチのシリコン基板を用いた場合よりも、IDチップの値段を約30分の1程度に抑えることができることがわかる。IDチップは、使い捨てを前提とした用途も期待されているので、コストを大幅に低くすることができる本発明のIDチップは上記用途に非常に有用である。
なお本実施例では、集積回路を剥離して、可撓性を有する基板に貼り合わせる例について説明したが、本発明はこの構成に限定されない。例えばガラス基板のように、集積回路の作製工程における熱処理に耐えうるような、耐熱温度を有している基板を用いる場合、必ずしも集積回路を剥離する必要はない。
また、本実施例は、必要であれば実施の形態及び実施例1〜実施例5のいかなる記載と自由に組み合わせることが可能である。
本発明が適用される電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル型ディスプレイ、ナビゲーションシステム、音響再生装置(カーオーディオコンポ等)、コンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile Disc(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。それらの電子機器の具体例を図28(A)〜図28(D)及び図29(A)〜図29(D)に示す。
図28(A)は発光表示装置でありテレビ受像器などがこれに当たる。筐体5001、表示部5003、スピーカー部5004等を含む。本発明は、表示部5003及び制御用回路部等に適用することができる。画素部にはコントランスを高めるため、偏光板、または円偏光板を備えるとよい。例えば、封止基板へ1/4λ板、1/2λ板、偏光板の順にフィルムを設けるとよい。さらに偏光板上に反射防止膜を設けてもよい。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
図28(B)は液晶ディスプレイもしくはOLEDディスプレイであり、筐体5101、支持台5102、表示部5103などによって構成されている。本発明は表示部5103及び制御用回路部等に適用が可能である。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
図28(C)は携帯電話であり、本体5201、筐体5202、表示部5203、音声入力部5204、音声出力部5205、操作キー5206、アンテナ5208等を含む。本発明は表示部5203及び制御用回路部等に適用することができる。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
図28(D)はノート型パーソナルコンピュータであり、本体5301、筐体5302、表示部5303、キーボード5304、外部接続ポート5305、ポインティングマウス5306等を含む。本発明は、表示部5303及び制御用回路部等に適用することができる。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
図29(A)はモバイルコンピュータであり、本体6001、表示部6002、スイッチ6003、操作キー6004、赤外線ポート6005等を含む。本発明は、表示部6002及び制御用回路部等に適用することができる。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
図29(B)は携帯型のゲーム機であり、筐体6101、表示部6102、スピーカー部6103、操作キー6104、記録媒体挿入部6105等を含む。本発明は表示部6102及び制御用回路部等に適用することができる。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
図29(C)は記録媒体を備えた携帯型の画像再生装置(具体的にはDVD再生装置)であり、本体6201、筐体6202、表示部A6203、表示部B6204、記録媒体(DVD等)読み込み部6205、操作キー6206、スピーカー部6207等を含む。表示部A6203は主として画像情報を表示し、表示部B6204は主として文字情報を表示する。本発明は表示部A6203、表示部B6204及び制御用回路部等に適用することができる。なお、記録媒体を備えた画像再生装置には家庭用ゲーム機器なども含まれる。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
図29(D)は、ワイヤレスでディスプレイのみを持ち運び可能なTVである。筐体6302にはバッテリー及び信号受信器が内蔵されており、そのバッテリーで表示部6303やスピーカ部6307を駆動させる。バッテリーは充電器6300で繰り返し充電が可能となっている。また、充電器6300は映像信号を送受信することが可能で、その映像信号をディスプレイの信号受信器に送信することができる。筐体6302は操作キー6306によって制御する。また、図29(D)に示す装置は、操作キー6306を操作することによって、筐体6302から充電器6300に信号を送ることも可能であるため映像音声双方向通信装置とも言える。また、操作キー6306を操作することによって、筐体6302から充電器6300に信号を送り、さらに充電器6300が送信できる信号を他の電子機器に受信させることによって、他の電子機器の通信制御も可能であり、汎用遠隔制御装置とも言える。本発明は表示部6303及び制御用回路部等に適用することができる。本発明を使用することにより、コスト高、歩留まり低下を抑制することができる。また実施例6により作製されたID Chipを本発光表示装置に貼り付けることにより、流通経路などを明確にすることができる。
これらの電子機器に使われる表示装置は、大きさや強度、または使用目的に応じて、ガラス基板だけでなく耐熱性のプラスチック基板を用いることも可能である。それによってよりいっそうの軽量化を図ることができる。
なお、本実施例に示した例はごく一例であり、これらの用途に限定するものではないこを付記する。
また本実施例は、実施の形態及び実施例1〜実施例6のいかなる記載とも自由に組み合せて実施することが可能である。
本発明により、半導体膜上のレーザスポットに重なり合うように高温の気体を局所的に噴き付けることで、レーザ結晶化時に必要なエネルギー密度を下げることができ、線状ビームのビームスポットの長さを伸ばすことが可能になる。これにより、作製工程の時間が短縮でき、コスト高、歩留まり低下を抑制することができる。
本発明のレーザ処理装置を示す図。 本発明の線状ビームの温度分布を示す図。 本発明の半導体装置の作製工程を示す図。 本発明の半導体装置の作製工程を示す図。 本発明の半導体装置の作製工程を示す図。 本発明の液晶表示装置の作製工程を示す図。 本発明の液晶表示装置の作製工程を示す図。 本発明の液晶表示装置の1つの画素を示す図。 本発明の液晶表示装置の作製工程を示す図。 本発明の液晶滴下方法を用いた液晶表示装置の作製工程を示す図。 本発明の液晶滴下方法を用いた液晶表示装置の作製工程を示す図。 本発明の液晶滴下方法を用いた液晶表示装置の作製工程を示す図。 本発明の液晶滴下方法を用いた液晶表示装置の作製工程を示す図。 本発明のEL表示装置の作製工程を示す図。 本発明のEL表示装置の作製工程を示す図。 本発明のEL表示装置の作製工程を示す図。 本発明のEL表示装置の作製工程を示す図。 本発明の液晶表示装置の作製工程を示す図。 本発明のCPUを作製工程を示す図。 本発明のCPUを作製工程を示す図。 本発明のCPUの上面図。 本発明のシステムオンパネルを示す図。 本発明のCPUを作製工程を示す図。 本発明のIDチップの作製工程を示す図。 本発明のIDチップの作製工程を示す図。 本発明のIDチップの作製工程を示す図。 本発明のIDチップの作製工程を示す図。 本発明が適用される電子機器の例を示す図。 本発明が適用される電子機器の例を示す図。
符号の説明
101 レーザ発振器
102 ミラー
103 平凸レンズ
104 半導体膜
105 ビームスポット
106 ガラス基板
107 Xステージ
108 Yステージ
109 ノズル型ヒータ
110 気体圧縮ポンプ

Claims (15)

  1. レーザ光を射出するレーザ発振器と、
    前記射出されたレーザ光を線状レーザ光に加工するレンズと、
    気体を加熱するヒータと、
    を有し、
    前記線状レーザ光の照射面に、前記加熱した気体を吹き付けることを特徴とするレーザ処理装置。
  2. レーザ発振器と、
    レンズと、
    ヒータと、
    を有するレーザ処理装置において、
    前記レーザ発振器からレーザ光を射出し、
    前記射出されたレーザ光を前記レンズにより線状レーザ光に加工し、
    気体を前記ヒータにより加熱し、
    前記線状レーザ光の照射面に、前記加熱した気体を吹き付けることを特徴とするレーザ処理方法。
  3. 請求項2において、
    前記レーザ光は、連続発振のレーザ光であることを特徴とするレーザ処理方法。
  4. 請求項2において、
    前記レーザ光は、発振周波数が10MHz以上のパルス発振レーザ光であることを特徴とするレーザ処理方法。
  5. 請求項2において、
    前記レーザ光は、発振周波数が80MHz以上のパルス発振レーザ光であることを特徴とするレーザ処理方法。
  6. 請求項2乃至請求項5のいずれか1項において、
    前記加熱された気体は、300℃以上1500℃以下で加熱されることを特徴とするレーザ処理方法。
  7. 請求項2乃至請求項6のいずれか1項において、
    前記気体は、窒素やアルゴン等の不活性ガス、又は空気であることを特徴とするレーザ処理方法。
  8. 請求項2乃至請求項7のいずれか1項において、
    前記気体は、酸素を含む気体であることを特徴とするレーザ処理方法。
  9. 基板上に半導体膜を形成し、
    前記半導体膜に線状レーザ光を照射しながら加熱された気体を吹きつけ、
    前記線状レーザ光は、
    レーザ発振器と、レンズと、ヒータとを有するレーザ処理装置において、
    前記レーザ発振器からレーザ光を射出し、
    前記射出されたレーザ光を前記レンズにより線状レーザ光に加工することにより得られ、
    前記加熱された気体は、
    気体を前記ヒータにより加熱することによって得られ、
    前記線状レーザ光を照射しながら加熱された気体を吹き付けた半導体膜を用いて形成されることを特徴とする半導体装置の作製方法。
  10. 請求項9において、
    前記レーザ光は、連続発振のレーザ光であることを特徴とする半導体装置の作製方法。
  11. 請求項9において、
    前記レーザ光は、発振周波数が10MHz以上のパルス発振レーザ光であることを特徴とする半導体装置の作製方法。
  12. 請求項9において、
    前記レーザ光は、発振周波数が好ましくは80MHz以上のパルス発振レーザ光であることを特徴とする半導体装置の作製方法。
  13. 請求項9乃至請求項12のいずれか1項において、
    前記加熱された気体は、300℃以上1500℃以下で加熱されることを特徴とする半導体装置の作製方法。
  14. 請求項9乃至請求項13のいずれか1項において、
    前記気体は、窒素やアルゴン等の不活性ガス、又は空気であることを特徴とする半導体装置の作製方法。
  15. 請求項9乃至請求項14のいずれか1項において、
    前記気体は、酸素を含む気体であることを特徴とする半導体装置の作製方法。
JP2005244026A 2004-09-01 2005-08-25 半導体装置の作製方法 Expired - Fee Related JP5030405B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005244026A JP5030405B2 (ja) 2004-09-01 2005-08-25 半導体装置の作製方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004253925 2004-09-01
JP2004253925 2004-09-01
JP2005244026A JP5030405B2 (ja) 2004-09-01 2005-08-25 半導体装置の作製方法

Publications (3)

Publication Number Publication Date
JP2006100804A true JP2006100804A (ja) 2006-04-13
JP2006100804A5 JP2006100804A5 (ja) 2008-08-07
JP5030405B2 JP5030405B2 (ja) 2012-09-19

Family

ID=36240266

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005244026A Expired - Fee Related JP5030405B2 (ja) 2004-09-01 2005-08-25 半導体装置の作製方法

Country Status (1)

Country Link
JP (1) JP5030405B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008112985A (ja) * 2006-10-06 2008-05-15 Semiconductor Energy Lab Co Ltd 露光装置、および当該露光装置を用いた半導体装置の作製方法
JP2009010356A (ja) * 2007-05-31 2009-01-15 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2009194370A (ja) * 2008-01-16 2009-08-27 Semiconductor Energy Lab Co Ltd レーザ処理装置、および半導体基板の作製方法
JP2013232451A (ja) * 2012-04-27 2013-11-14 Lg Display Co Ltd 薄膜トランジスタおよびその製造方法、並びに表示装置
JP2019023750A (ja) * 2010-08-17 2019-02-14 株式会社半導体エネルギー研究所 液晶装置の作製方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10200118A (ja) * 1997-01-08 1998-07-31 Seiko Epson Corp 薄膜トランジスタの製造方法
JP2002299237A (ja) * 2001-04-04 2002-10-11 Hitachi Ltd 多結晶半導体膜の製造方法
JP2003017411A (ja) * 2001-04-20 2003-01-17 Semiconductor Energy Lab Co Ltd レーザ照射装置、並びに半導体装置の作製方法
JP2004056058A (ja) * 2002-07-24 2004-02-19 Hitachi Ltd 画像表示装置の製造方法
JP2004179653A (ja) * 2002-11-15 2004-06-24 Semiconductor Energy Lab Co Ltd 半導体膜の作製方法及び半導体装置の作製方法、並びにレーザー処理装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10200118A (ja) * 1997-01-08 1998-07-31 Seiko Epson Corp 薄膜トランジスタの製造方法
JP2002299237A (ja) * 2001-04-04 2002-10-11 Hitachi Ltd 多結晶半導体膜の製造方法
JP2003017411A (ja) * 2001-04-20 2003-01-17 Semiconductor Energy Lab Co Ltd レーザ照射装置、並びに半導体装置の作製方法
JP2004056058A (ja) * 2002-07-24 2004-02-19 Hitachi Ltd 画像表示装置の製造方法
JP2004179653A (ja) * 2002-11-15 2004-06-24 Semiconductor Energy Lab Co Ltd 半導体膜の作製方法及び半導体装置の作製方法、並びにレーザー処理装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008112985A (ja) * 2006-10-06 2008-05-15 Semiconductor Energy Lab Co Ltd 露光装置、および当該露光装置を用いた半導体装置の作製方法
JP2009010356A (ja) * 2007-05-31 2009-01-15 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US8487342B2 (en) 2007-05-31 2013-07-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101442522B1 (ko) * 2007-05-31 2014-09-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 그 제작 방법
JP2009194370A (ja) * 2008-01-16 2009-08-27 Semiconductor Energy Lab Co Ltd レーザ処理装置、および半導体基板の作製方法
KR101563136B1 (ko) * 2008-01-16 2015-10-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 레이저 처리 장치 및 반도체 기판의 제작 방법
JP2019023750A (ja) * 2010-08-17 2019-02-14 株式会社半導体エネルギー研究所 液晶装置の作製方法
JP2013232451A (ja) * 2012-04-27 2013-11-14 Lg Display Co Ltd 薄膜トランジスタおよびその製造方法、並びに表示装置

Also Published As

Publication number Publication date
JP5030405B2 (ja) 2012-09-19

Similar Documents

Publication Publication Date Title
US7521368B2 (en) Method for manufacturing semiconductor device
US7459406B2 (en) Laser processing unit, laser processing method, and method for manufacturing semiconductor device
JP5025095B2 (ja) 半導体装置の作製方法
JP2023030048A (ja) 表示装置
US8058652B2 (en) Semiconductor device used as electro-optical device having channel formation region containing first element, and source or drain region containing second element
JP3980465B2 (ja) 半導体装置の作製方法
JP4373115B2 (ja) 半導体装置の作製方法
US7883989B2 (en) Method for manufacturing semiconductor device
US7390704B2 (en) Laser process apparatus, laser irradiation method, and method for manufacturing semiconductor device
JP5354940B2 (ja) 半導体装置の作製方法
JP2012151483A (ja) 半導体装置の作製方法、及び半導体装置
JP5364282B2 (ja) 半導体装置の作製方法
US7358165B2 (en) Semiconductor device and method for manufacturing semiconductor device
CN100474502C (zh) 半导体器件的制造方法
KR20040077537A (ko) 레이저 조사방법 및 레이저 조사장치, 및 반도체장치의제조방법
JP2006310445A (ja) 半導体装置の作製方法
JP5201790B2 (ja) 半導体装置の作製方法
JP4963163B2 (ja) レーザ処理装置及び半導体装置の作製方法
JP5030405B2 (ja) 半導体装置の作製方法
JP4628032B2 (ja) 半導体装置及びその作製方法
JP5291866B2 (ja) 半導体装置の作製方法
JP4583797B2 (ja) 半導体装置の作製方法
JP2006156972A (ja) 半導体装置及びその作製方法
JP4364674B2 (ja) 半導体装置の作製方法
JP4879530B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080623

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080623

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110926

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111004

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111102

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120228

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120307

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120619

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120626

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150706

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150706

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees