ES2305972T3 - Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. - Google Patents
Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. Download PDFInfo
- Publication number
- ES2305972T3 ES2305972T3 ES05019078T ES05019078T ES2305972T3 ES 2305972 T3 ES2305972 T3 ES 2305972T3 ES 05019078 T ES05019078 T ES 05019078T ES 05019078 T ES05019078 T ES 05019078T ES 2305972 T3 ES2305972 T3 ES 2305972T3
- Authority
- ES
- Spain
- Prior art keywords
- signal
- circuit
- output
- amplitude
- oscillation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B7/00—Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
- G11B7/004—Recording, reproducing or erasing methods; Read, write or erase circuits therefor
- G11B7/0045—Recording
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
- G11B27/19—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
- G11B27/24—Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by sensing features on the record carrier other than the transducing track ; sensing signals or marks recorded by another method than the main recording
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B7/00—Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
- G11B7/004—Recording, reproducing or erasing methods; Read, write or erase circuits therefor
- G11B7/005—Reproducing
- G11B7/0053—Reproducing non-user data, e.g. wobbled address, prepits, BCA
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
- G11B2220/25—Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
- G11B2220/2537—Optical discs
- G11B2220/2562—DVDs [digital versatile discs]; Digital video discs; MMCDs; HDCDs
- G11B2220/257—DVDs belonging to the plus family, i.e. +R, +RW, +VR
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B7/00—Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
- G11B7/24—Record carriers characterised by shape, structure or physical properties, or by the selection of the material
- G11B7/2407—Tracks or pits; Shape, structure or physical properties thereof
- G11B7/24073—Tracks
- G11B7/24082—Meandering
Landscapes
- Optical Recording Or Reproduction (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Un circuito de detección señal de oscilación (30) para detectar una señal de oscilación basada en señales proporcionadas desde el primero y segundo elementos de recepción de luz (80a, 80b) que están divididos entre sí en una dirección tangencial a una zona de grabación espiral o concéntrica de un soporte de grabación óptica (15), en el que el primer y segundo elementos de recepción de luz (80a, 80b) reciben luz que es reflejada desde una superficie del soporte de grabación óptica (15), comprendiendo el circuito de detección de señal de oscilación (30): un primer circuito de regulación de amplitud (52a) para regular una amplitud de una primera señal de tensión correspondiente a una señal eléctrica convertida a partir de una señal óptica basándose en la luz reflejada recibida por el primer elemento de recepción de luz (80a), y entregar a su salida la primera señal de tensión regulada; un segundo circuito de regulación de amplitud (52b) para regular una amplitud de una segunda señal de tensión correspondiente a una señal eléctrica convertida a partir de una señal óptica basándose en la luz reflejada recibida por el segundo elemento de recepción de luz (80b), y entregar a su salida la segunda señal de tensión regulada; y un circuito de ajuste de velocidad (73a) para ajustar velocidades de respuesta primera y segunda del primer circuito de regulación de amplitud (64a) a la primera señal de tensión aplicada a su entrada, y las velocidades de respuesta primera y segunda del segundo circuito de regulación de amplitud a la segunda señal de tensión aplicada a su entrada, caracterizándose porque la primera velocidad de respuesta ajustada para justo después de efectuarse la conmutación entre una operación de grabación y una operación de reproducción es más grande que la segunda velocidad de respuesta ajustada para el transcurso de la operación de grabación.
Description
Circuito de detección de señal de ondulación y
dispositivo de disco óptico.
La presente invención se refiere a un circuito
de detección de señal de oscilación y un dispositivo para discos
ópticos. Más específicamente, la presente invención se refiere a un
circuito de detección de señal de oscilación para detectar una
señal de oscilación grabada en un soporte de grabación óptica tal
como un CD (disco compacto), un DVD (videodisco digital), un DVR+R
(DVD + grabable) y un DVD+RW (DVD + regrabable), y se refiere a un
dispositivo para discos que incluye este circuito de detección de
señal de oscilación.
Se ha llevado al uso en la práctica un
dispositivo de grabación/reproducción de información (por ejemplo,
un dispositivo para discos ópticos) para grabar información en un
disco óptico, que es un soporte de grabación óptica que tiene una
región de grabación helicoidal, y reproducir información grabada en
un disco óptico, usando luz de láser emitida desde un cabezal
óptico del dispositivo de
grabación-reproducción.
Recientemente, funciones mejoradas de un
ordenador personal han permitido al ordenador personal procesar
información audio y visual tal como música y una imagen. Puesto que
una cantidad de información de la información audio y visual es
sustancialmente grande, un disco óptico se considera un soporte de
grabación de información importante. El precio del disco óptico se
ha vuelto barato, y un dispositivo para discos ópticos ha
prevalecido como equipo periférico del ordenador personal.
Por lo general, se proporciona de antemano un
surco denominado pista (surco pregrabado) sobre zonas de grabación
de un disco óptico grabable una sola vez, tal como el DVD+R y un
disco óptico regrabable tal como el DVD+RW. Asimismo, se
proporciona una oscilación a esta pista a fin de grabar varias
informaciones suplementarias, como señal de oscilación.
De las informaciones adicionales, la más
importante es la información ADIP (dirección en el surco
pregrabado). La información ADIP incluye información de direcciones
que indica una posición en el disco óptico. La información de
direcciones es necesaria para controlar con precisión la posición
del cabezal óptico cuando se efectúa la grabación o reproducción.
La información ADIP incluye además información que sincroniza con
una velocidad de rotación del disco óptico, de modo que puede
grabarse información con precisión en una posición predeterminada
del disco
óptico.
óptico.
Si no puede detectarse con precisión la
información ADIP, el dispositivo para discos ópticos no puede
efectuar una operación que sincroniza con la rotación del disco
óptico, y puede tener lugar un error de grabación. Particularmente,
en el caso del disco óptico grabable una sola vez, si se genera el
error de grabación en el disco óptico, este disco óptico no puede
volver a usarse. Por esta razón, es sustancialmente importante
detectar con precisión la información ADIP, es decir, la señal de
oscilación.
La luz reflejada desde la pista del disco óptico
incluye la señal de oscilación. Sin embargo, la luz reflejada
incluye ruidos provocados por cambios de datos que se han grabado en
el disco óptico o cambios de la potencia de la luz de láser. En la
manera convencional de tratar este problema, los elementos de
recepción de luz que están divididos entre sí en una dirección
tangencial a la pista reciben la luz reflejada desde la pista. Para
extraer la señal de oscilación, se obtiene la diferencia entre las
señales (señales eléctricas convertidas a partir de señales
ópticas) proporcionadas a la salida de los dos elementos de
recepción de luz, a fin de eliminar el componente de ruido. Antes
del envío del dispositivo para discos ópticos, la posición acoplada
de los dos elementos de recepción de luz se regula de tal modo que
la luz reflejada desde la pista se recibe en los centros de las
superficies de recepción de los dos elementos de recepción de luz.
Sin embargo, la posición en la que se recibe la luz reflejada puede
desplazarse de los centros de las superficies de recepción de los
dos elementos de recepción de luz, debido a cambios de posición con
el tiempo o la edad provocados por cambios de temperatura o
vibraciones durante el funcionamiento del dispositivo para discos
ópticos. En este caso, puesto que los componentes ruidosos
incluidos en las señales proporcionadas a la salida de los dos
elementos de recepción de luz son diferentes entre sí debido a los
cambios de posición, incluso si se obtiene la diferencia entre las
señales proporcionadas a la salida de los dos elementos de recepción
de luz, queda una cierta cantidad de la componente de ruido. En
consecuencia, disminuye la relación de señal a ruido de la señal de
oscilación y resulta difícil detectar con precisión la señal de
oscilación.
Para afrontar este problema, de acuerdo con un
dispositivo para discos ópticos desvelado en la publicación de
patente japonesa abierta a consulta por el público n.º
8-194969, un CAG (control automático de ganancia)
de amplitud constante efectúa un control de ganancia de manera que
normaliza las amplitudes de las señales de salida procedentes de
los dos elementos de recepción de luz, que están divididos entre sí
en una dirección tangencial a la pista, y después, se detecta la
señal de oscilación sobre la base de la diferencia entre las
amplitudes normalizadas.
En el dispositivo para discos ópticos, los datos
"1" y "0" corresponden respectivamente a una región de
marcas (hoyos) y una región de espacios. La reflectancia de la
región de marcas es diferente de la reflectancia de la región de
espacios. En algunos casos, un procedimiento de formación de la
región de marcas y la región de espacios difiere en función del
tipo de dispositivo para discos ópticos.
Por ejemplo, en el momento de formar la región
de marcas sobre un soporte de tipo por cambio de fase tal como el
DVD+RW, que incluye aleación específica en la capa de grabación, se
eleva la temperatura de la aleación específica a una primera
temperatura mediante luz de láser y, después, se enfría rápidamente
reduciendo la potencia de la luz de láser de modo que la aleación
específica pueda ser amorfa. Entretanto, en el momento de formar la
región de espacios del soporte de tipo por cambio de fase, se eleva
la temperatura de la aleación específica a una segunda temperatura
inferior a la primera temperatura, y después, se enfría gradualmente
de modo que la aleación específica pueda ser cristalina. De este
modo, la reflectancia de la región de marcas se vuelve inferior a
la reflectancia de la región de espacios. En este caso, según se
muestra en la Fig. 1, la intensidad de la potencia media de luz de
láser en el momento de formar la región de marcas es aproximadamente
igual a la intensidad de la potencia media de luz de láser en el
momento de formar la región de espacios.
Por otra parte, en el momento de formar la
región de marcas sobre un soporte del tipo mediante pigmento tal
como el DVD+R, que incluye pigmento orgánico en la capa de
grabación, se calienta el pigmento y se funde incrementando la
potencia de la luz de láser, de modo que puede transformarse la
parte del sustrato en contacto con el pigmento. Entretanto, en el
momento de formar la región de espacios sobre un soporte del tipo
mediante pigmento, la potencia de la luz de láser se ajusta para
que sea una potencia pequeña aproximadamente igual a la potencia de
reproducción de datos de la luz de láser, de modo que el sustrato no
puede transformarse. De este modo, la reflectancia de la región de
marcas se vuelve inferior a la reflectancia de la región de
espacios. En el caso del soporte del tipo mediante pigmento, según
se muestra en la Fig. 1, la intensidad de la potencia de la luz de
láser en el momento de formar la región de espacios es muy inferior
a la intensidad de la potencia de la luz de láser en el momento de
formar la región de marcas. Para ser específicos, como ejemplo, la
intensidad de la potencia de luz de láser para formar la región de
espacios es aproximadamente 1, 5 mW, mientras que la intensidad de
la potencia de luz de láser para formar la región de marcas es
aproximadamente 30 mW.
De acuerdo con la publicación de patente
japonesa abierta a consulta por el público n.º
8-194969 anteriormente mencionada, en el momento de
reproducir datos tanto en el soporte de tipo por cambio de fase como
en el soporte del tipo mediante pigmento, es posible detectar con
precisión la señal de oscilación. Esto es debido a que la
intensidad de la potencia de la luz de láser en el momento de
reproducir los datos es aproximadamente constante, y los cambios de
las señales de salida procedentes de los elementos de recepción de
luz vienen provocados sólo por cambios en la reflectancia del disco
óptico. En este caso, los niveles de las señales de salida
procedentes de los elementos de recepción de luz son pequeños, de
modo que los niveles de las señales de oscilación también son
amplificados por la regulación de ganancia efectuada en el circuito
CAG de amplitud constante.
Sin embargo, en el caso de grabación de
información en un soporte del tipo mediante pigmento, la intensidad
de la potencia de la luz de láser para formar la región de marcas es
muy diferente de la intensidad de la potencia de la luz de láser
para formar la región de espacios, de modo que los niveles de las
señales de salida procedentes de los elementos de recepción de luz
correspondientes a la región de marcas pueden ser 20 veces más
grandes o aún más que los niveles de las señales de salida
procedentes de los elementos de recepción de luz correspondientes a
la región de espacios. Es decir, puesto que los niveles de las
señales de salida procedentes de los elementos de recepción de luz
correspondientes a la región de marcas son grandes, el circuito CAG
de amplitud constante regula la ganancia de tal modo que los
niveles de señal regulados están en el intervalo de tensiones
admisibles (margen dinámico). En consecuencia, la ganancia en el
momento de grabar se vuelve más pequeña que la ganancia en el
momento de reproducir, de modo que la componente de señal de
oscilación correspondiente a la región de espacios se vuelve
indistinguible del componente de ruido. Asimismo, en el momento de
formar la región de marcas del soporte de grabación del tipo
mediante pigmento, puesto que el calor se acumula en la película de
grabación, la longitud de la región de marcas tiende a alargarse, la
potencia de la luz de láser para formar la región de marcas se
conmuta para ser la potencia inferior antes de que la región
irradiada por la luz de láser conmute realmente de la región de
marcas a la región de espacios, según se muestra en la Fig. 1. Por
ejemplo, cuando la relación entre el área de las regiones de marcas
y el área de las regiones de espacios es de 1 a 1, la relación
entre el tiempo durante el que se emite la luz de láser a la
potencia superior y el tiempo durante el que se emite la luz de
láser a la potencia inferior es aproximadamente de 0, 7 a 1,3. El
tiempo durante el que las señales (incluyendo las componentes de
señal de oscilación indistinguibles debidas a la ganancia inferior)
correspondientes a la luz de láser de potencia superior se
proporcionan a la salida de los elementos de recepción de luz es
considerablemente más corto que el tiempo durante el que las
señales (incluyendo la componente de señal de oscilación
distinguible debida a la ganancia superior) correspondientes a la
luz de láser de potencia inferior se proporcionan a la salida de los
elementos de recepción de luz. En consecuencia, puede obtenerse de
forma intermitente una parte de las componentes de la señal de
oscilación mediante la regulación de ganancia efectuada en el
circuito CAG de amplitud constante, porqué la sola señal de
oscilación correspondiente a las regiones de espacios se amplifica
suficientemente usando la ganancia controlada por el CAG de
amplitud constante. Es decir, la señal de oscilación no puede
detectarse con precisión.
Incluso durante la grabación en el disco óptico,
es necesario reescribir información de gestión grabada en una
posición predeterminada de la zona de grabación a una temporización
predeterminada. En el momento de reescribir la información de
gestión, la grabación se detiene momentáneamente, la información de
gestión se lee y se altera, y la información de gestión alterada se
graba entonces en la posición predeterminada de la zona de
grabación. En otras palabras, incluso durante la grabación, la
reproducción se efectúa a la temporización predeterminada. Sin
embargo, cuando se tiene en cuenta una velocidad de respuesta del
circuito CAG de amplitud constante, se requiere un cierto espacio
de tiempo en el momento de conmutar entre la grabación y la
reproducción, de modo que la ganancia puede pasar a ser un valor
predeterminado. En consecuencia, durante el período de transición
entre los valores de ganancia, no puede obtenerse la señal de
oscilación precisa.
El documento US2001/0026512, frente al que se
enmarca la reivindicación 1, se refiere a un circuito de
reproducción de señal de oscilación con medios para la detección
estable de la señal de oscilación en presencia de un arañazo. El
tiempo de respuesta cambia si se detecta un arañazo (Figura 12,
párrafo 66).
En vista de lo anterior, la presente invención
tiene por objeto proporcionar un circuito de detección de señal de
oscilación que puede usarse para varios tipos de soportes de
grabación y detectar una señal de oscilación con precisión y
estabilidad elevadas, por lo menos cuando se efectúa una operación
de grabación.
Otro objeto de la presente invención es
proporcionar un dispositivo para discos ópticos que puede usarse
para varios tipos de soportes de grabación óptica y efectuar una
operación de grabación con buena calidad y fiabilidad.
De acuerdo con un primer aspecto de la presente
invención, se proporciona un circuito de detección de señal de
oscilación tal y como se expone en la reivindicación 1.
En consecuencia, incluso cuando el nivel de la
componente de señal de oscilación incluida en la señal generada
durante la grabación es diferente del nivel de la componente de
señal de oscilación incluida en la señal generada durante la
reproducción, es posible detectar la señal de oscilación estable
inmediatamente después de efectuarse la conmutación entre la
grabación y la reproducción.
Asimismo, los circuitos de ajuste de velocidad
ajustan la velocidad lenta de respuesta durante la operación de
grabación y la operación de grabación no se ve afectada por los
cambios de señal provocados por el arañazo sobre el soporte de
grabación óptica. En consecuencia, es posible detectar la señal de
oscilación con la precisión y estabilidad elevadas.
En las reivindicaciones 2 y 3 se exponen
características preferidas.
De acuerdo con un segundo aspecto de la presente
invención, se proporciona un dispositivo para discos ópticos tal y
como se expone en la reivindicación 4.
La Fig. 1 muestra diagramas de potencias de
láser para un soporte del tipo mediante pigmento y un soporte de
tipo por cambio de fase;
la Fig. 2 es un diagrama de bloques que muestra
una configuración de un dispositivo para discos ópticos según una
forma de realización de la presente invención;
la Fig. 3A es una ilustración que muestra un
ejemplo de disposición de elementos de recepción de luz del
dispositivo para discos ópticos mostrado en la Fig. 2;
la Fig. 3B es una vista cuando se ve desde el
lado de la Fig. 3A;
la Fig. 4A es una ilustración que muestra partes
que son irradiadas por la luz reflejada desde un disco óptico y
están en los elementos de recepción de luz de las Figs. 3A y 3B;
la Fig. 4B es una ilustración que muestra partes
de los elementos de recepción de luz de las Figs. 3A y 3B
irradiadas por la luz reflejada;
la Fig. 5 es un diagrama de bloques que muestra
una configuración de un amplificador I/V mostrado en la Fig. 2;
la Fig. 6 es un diagrama de bloques que muestra
una configuración de un circuito de detección de señal de
oscilación mostrado en la Fig. 2;
la Fig. 7 es un diagrama de bloques que muestra
una configuración de un circuito aritmético mostrado en la Fig.
6;
la Fig. 8A es un diagrama de bloques que muestra
una configuración de un primer circuito de regulación de la señal
de muestreo mostrado en la Fig. 6;
la Fig. 8B es un diagrama de bloques que muestra
una configuración de un primer CAG de tensión constante mostrado en
la Fig. 7;
la Fig. 9A es un diagrama de bloques que muestra
una configuración de un primer CAG de amplitud constante mostrado
en la Fig. 6;
Fig. 9B es un diagrama de bloques que muestra
una configuración de un tercer CAG de amplitud constante de la Fig.
que se puede usar en lugar del primer CAG de tensión constante de la
Fig. 8B;
la Fig. 10 es un diagrama de flujo que muestra
un procedimiento de ajuste para el circuito de detección de señal
de oscilación mostrado en la Fig. 6;
la Fig. 11 muestra una parte de formas de onda
de señales en el circuito de detección de señal de oscilación
cuando el circuito de detección de señal de oscilación detecta una
señal de oscilación basándose sólo en señales generadas en el
momento de formar una región de espacios durante un período para
grabar información en un soporte de grabación del tipo mediante
pigmento;
la Fig. 12 muestra una parte de formas de onda
de señales en el circuito de detección de señal de oscilación
cuando el circuito de detección de señal de oscilación detecta una
señal de oscilación basándose en señales generadas en el momento de
formar una región de espacios y señales generadas en el momento de
formar una región de marcas durante un período para grabar
información en un soporte de grabación del tipo mediante pigmento;
y
la Fig. 13 muestra una parte de formas de onda
de señales en el circuito de detección de señal de oscilación
cuando el dispositivo para discos ópticos mostrado en la Fig. 2
reproduce información grabada en el soporte de grabación del tipo
mediante pigmento.
Sobre la base de las Figs. 2 a 13, se describirá
una forma de realización de la presente invención.
La Fig. 2 muestra un dispositivo para discos
ópticos 20 que incluye un circuito de detección de señal de
oscilación 30 según la forma de realización de la presente
invención. Como se muestra en la Fig. 2, el dispositivo para discos
ópticos 20 incluye además un motor de eje 22 para accionar el giro
de un disco óptico 15 que es un soporte de grabación óptica, una
cabeza óptica de lectura 23, un circuito de mando del láser 24, un
codificador 25, un circuito excitador del motor 27, un circuito de
procesamiento de señales analógicas 28, un descodificador 31, un
servorregulador 33, una memoria RAM intermedia 34, un convertidor
D/A 36, un circuito de gestión de memoria intermedia 37, una
interfaz 38, una ROM 39, una UCP 40 y una RAM 41. Las flechas en la
Fig. 1 indican el flujo de señales e información, pero no indican
todas las conexiones entre bloques respectivos en la Fig. 2. En
esta forma de realización, se usa un DVD como ejemplo de disco
óptico 15.
La cabeza óptica de lectura 23 incluye una
fuente de láser de semiconductor y un sistema óptico para guiar el
flujo de luz emitido desde la fuente de láser de semiconductor hasta
la superficie de grabación del disco óptico 15 y guiar el flujo de
luz de retorno reflejado por la superficie de grabación hasta una
posición predeterminada de recepción de luz. La cabeza óptica de
lectura 23 incluye además un receptor de luz colocado en la posición
predeterminada de recepción de luz para recibir el flujo de luz de
retorno y un sistema de accionamiento que tiene un servomotor de
focalización, un servomotor de seguimiento de pista, un motor de
posicionamiento (no mostrado) y similares.
El receptor de luz incluye un elemento de
recepción de luz 80 de tipo de división en cuatro que tiene un
primer elemento de recepción de luz 80a, un segundo elemento de
recepción de luz 80b, un tercer elemento de recepción de luz 80c y
un cuarto elemento de recepción de luz 80d, como se muestra en la
Fig. 3A. En la Fig. 3A, la dirección del eje X designa la dirección
superior sobre la hoja en la Fig. 3A, la dirección del eje Y designa
la dirección derecha en la Fig. 3A y la dirección del eje Z designa
la dirección desde el lado frontal hacia el lado posterior de la
Fig. 3A. En la Fig. 3A, el primer elemento de recepción de luz 80a y
el segundo elemento de recepción de luz 80b tienen cada uno una
forma rectangular cuyos lados más largos se extienden en la
dirección del eje Y (las direcciones izquierda y derecha en la Fig.
3A). En la Fig. 3A, el tercer elemento de recepción de luz 80c y el
cuarto elemento de recepción de luz 80d tienen cada uno una forma
rectangular cuyos lados más largos se extienden en la dirección del
eje X (la dirección del lado superior al lado inferior en la Fig.
3A). En el lado inferior del primer elemento de recepción de luz
80a, está dispuesto el segundo elemento de recepción de luz 80b, de
manera que entra en contacto con el primer elemento de recepción de
luz 80a, como se muestra en la Fig. 3A. Según se muestra en la Fig.
3A, en el lado izquierdo del tercer elemento de recepción de luz
80c, está dispuesto el cuarto elemento de recepción de luz 80d, de
manera que entra en contacto con el tercer elemento de recepción de
luz 80c.
Según se muestra en la Fig. 3B, que es una vista
cuando se ve desde el lado derecho de la Fig. 3A, el haz luminoso
reflejado RB procedente de la superficie de grabación del disco
óptico 15 se ramifica en dos direcciones en un prisma 85 que
constituye el sistema óptico de la cabeza óptica de lectura 23, de
manera que pasa a ser un haz luminoso RB1 y un haz luminoso RB2. El
primer elemento de recepción de luz 80a y el segundo elemento de
recepción de luz 80b son irradiados por el haz luminoso RB1 que
penetra en el prisma 85. Por otra parte, según se muestra en la
Fig. 3B, la dirección de transmisión del haz luminoso RB2, que se
ramifica en la dirección X de la Fig. 3B en el prisma 85, se curva
mediante un espejo ustorio 86, de modo que el tercer elemento de
recepción de luz 80c y el cuarto elemento de recepción de luz 80d
pueden recibir el haz luminoso RB2.
Según se muestra en la Fig. 4A, el primer
elemento de recepción de luz 80a recibe un haz luminoso RBa que es
la parte superior del haz luminoso RB, y el segundo elemento de
recepción de luz 80b recibe un haz luminoso RBb que es la parte
inferior del haz luminoso RB. Según se muestra en la Fig. 4B, el
tercer elemento de recepción de luz 80c recibe un haz luminoso RBc
que es la parte derecha del haz luminoso RB, y el cuarto elemento de
recepción de luz 80d recibe un haz luminoso RBd que es la parte
izquierda del haz luminoso RB. Cada uno de los elementos de
recepción de luz 80a a 80d convierte la señal luminosa en la señal
eléctrica, y entrega en salida al circuito de procesamiento de
señales analógicas 28 una corriente eléctrica (señal eléctrica) como
señal eléctrica convertida a partir de la señal luminosa. Esta
salida de corriente eléctrica se basa en una cantidad de la luz
recibida por los elementos de recepción de luz 80a a 80d.
El receptor de luz no queda limitado a este
elemento de recepción de luz 80 de tipo de división en cuatro, sino
que puede estar configurado de manera que incluya un elemento de
recepción de luz de tipo de división en dos, que tiene los
elementos de recepción de luz primero y segundo 80a y 80b, y otro
elemento de recepción de luz de tipo de división en dos, que tiene
los elementos de recepción de luz tercero y cuarto 80c y 80d.
Asimismo, los cuatro elementos de recepción de luz pueden estar
dispuestos en una fila. Además, las formas y la disposición de los
elementos de recepción de luz no quedan limitadas a esta forma de
realización de la presente invención.
Haciendo referencia a la Fig. 2, el circuito de
procesamiento de señales analógicas 28 incluye una unidad de
amplificador de conversión de corriente en tensión 81a para
convertir, en señales de tensión, señales de corriente que son las
señales proporcionadas a la salida de los elementos de recepción de
luz 80a a 80d de la cabeza óptica de lectura 23; un circuito de
detección de señal de oscilación 30 para detectar la señal de
oscilación; un circuito de detección de señal de radiofrecuencia
(RF) para detectar una señal de RF, que tiene información de
reproducción; y un circuito de detección de errores 83 para detectar
una señal de error tal como una señal de error de focalización y
una señal de error de seguimiento de pista.
Según se muestra en la Fig. 5, la unidad de
amplificador de conversión de corriente en tensión 81 incluye un
primer amplificador de conversión de corriente en tensión 80a para
convertir, en una señal de tensión (señal Sa), la señal de
corriente proporcionada a la salida del primer elemento de recepción
de luz 80a; un segundo amplificador de conversión de corriente en
tensión 81b para convertir, en una señal de tensión (señal Sb), la
señal de corriente proporcionada a la salida del segundo elemento de
recepción de luz 80b; un tercer amplificador de conversión de
corriente en tensión 81c para convertir, en una señal de tensión
(señal Sc), la señal de corriente proporcionada a la salida del
tercer elemento de recepción de luz 80c; y un cuarto amplificador
de conversión de corriente en tensión para convertir, en una señal
de tensión (señal Sd), la señal de corriente proporcionada a la
salida del cuarto elemento de recepción de luz 80d.
El circuito de detección de señal de RF 82
adiciona la señal Sa, la señal Sb, la señal Sc y la señal Sd y
convierte el valor adicionado en una variable binaria para detectar
la variable binaria como señal de RF.
El circuito de detección de señal de error 83
calcula la diferencia de nivel entre la señal Sa y la señal Sb y
convierte la diferencia obtenida en una variable binaria para
detectar la variable binaria como señal de error de focalización.
Asimismo, el circuito de detección de señal de error 83 calcula la
diferencia de nivel entre la señal Sc y la señal Sd y convierte la
diferencia calculada en una variable binaria para detectar la
variable binaria como señal de error de seguimiento de pista. El
circuito de detección de señal de error 83 aplica en salida al
servorregulador 33 la señal de error de focalización y la señal de
error de seguimiento de pista detectadas.
Entretanto, el circuito de detección de señal de
oscilación 30 detecta la señal de oscilación basándose en la señal
Sc y la señal Sd.
El descodificador 31 extrae información de
direcciones, señal de sincronización y similares basándose en la
información ADIP incluida en la señal de oscilación detectada por el
circuito de detección de señal de oscilación 30. El descodificador
31 aplica en salida a la UCP 40 información de direcciones extraída
y aplica la señal de sincronización en salida al codificador
25.
El descodificador 31 efectúa un procedimiento de
reproducción tal como un procedimiento de desmodulación y un
procedimiento de corrección de errores en la señal de RF detectada
por el circuito de detección de señal RF 82. Cuando los datos que
han de reproducirse son datos tales como datos de imagen y datos de
documento que no sean datos de música, el descodificador 31 efectúa
un procedimiento de comprobación de errores y el procedimiento de
corrección de errores, basándose en el código de comprobación
adicionado a los datos, y almacena los datos en la memoria RAM
intermedia 34 a través del circuito de gestión de memoria intermedia
37.
Sobre la base de la señal de error de
focalización detectada por el circuito de detección de señal de
error 83, el servorregulador 33 genera una señal de control para
controlar un servomotor de focalización de la cabeza óptica de
lectura 23 y aplica en salida al circuito excitador del motor 27 la
señal de control generada. Asimismo, basándose en la señal de error
de seguimiento de pista, el servorregulador 33 genera una señal de
control para controlar un servomotor de seguimiento de pista de la
cabeza óptica de lectura 23 y aplica en salida al circuito
excitador del motor 27 la señal de control generada.
\newpage
Entretanto, cuando los datos grabados en el
disco óptico 15 son datos de música, el convertidor D/A 36 convierte
en datos analógicos la señal proporcionada a la salida del
descodificador 31, y entrega los datos analógicos convertidos, como
señal de audiofrecuencia, en salida a un equipo de audio o
similares.
El circuito de gestión de memoria intermedia 37
acumula y gestiona los datos que deben proporcionarse a la memoria
RAM intermedia 34. Cuando una cantidad de los datos acumulados en la
memoria RAM intermedia 34 alcanza una cantidad predeterminada, el
dispositivo de gestión de memoria intermedia notifica este hecho a
la UCP 40.
El circuito excitador del motor 27 excita el
servomotor de focalización y el servomotor de seguimiento de pista
de la cabeza óptica de lectura 23, basándose en las señales de
control proporcionadas desde el servorregulador 33. Sobre la base
de la instrucción proporcionada desde la UCP 40, el circuito
excitador del motor 27 controla el motor de eje 22 de tal modo que
una velocidad lineal del disco óptico 15 se vuelva constante, o una
velocidad angular del disco óptico 15 se vuelva constante.
Asimismo, sobre la base de la instrucción dada por la UCP 40, el
circuito excitador del motor 27 excita el motor de posicionamiento
de la cabeza óptica de lectura 23 a fin de controlar la posición de
la cabeza óptica de lectura 23 con respecto a la dirección de
arrastre de la cabeza óptica de lectura 23, es decir, la dirección
radial del disco óptico 15.
El codificador 25 adiciona el código de
corrección de error a los datos retenidos por la memoria RAM
intermedia 34 y genera los datos que han de escribirse sobre el
disco óptico 15. Entonces, en sincronización con la señal de
sincronización proporcionada desde el descodificador 31, el
codificador 25 entrega en salida al circuito de mando del láser 24
los datos que han de escribirse sobre el disco óptico 15, basándose
en la instrucción proporcionada desde la UCP 40.
El circuito de mando del láser 24 controla la
potencia del láser de semiconductor emitido desde la cabeza óptica
de lectura 23, basándose en los datos que han de escribirse sobre el
disco óptico 15 proporcionados desde el codificador 25. Asimismo,
durante la grabación, el circuito de mando del láser 24 entrega en
salida, al circuito de detección de señal de oscilación 30, señales
de temporización simultáneas con el tiempo de grabación en la
región de marcas y el tiempo de grabación en la región de
espacios.
La interfaz 39 es una interfaz de comunicación
que permite la comunicación interactiva con un dispositivo
principal tal como un ordenador personal. La interfaz 38 está basada
en la interfaz estándar tal como la ATAPI (interfaz de paquetes de
conexión de tecnología avanzada) y la SCSI (interfaz para sistemas
informáticos de pequeño
tamaño).
tamaño).
A continuación se describirá, con referencia a
las Figs. 6 a 9, una configuración del circuito de detección de
señal de oscilación 30.
Según se muestra en la Fig. 6, el circuito de
detección de señal de oscilación 30 incluye un primer circuito de
extracción de señal 30a, un segundo circuito de extracción de señal
30b, un selector de circuito 61, un circuito de limitación de
bandas 62 y un circuito de variable binaria 63.
El primer circuito de extracción de señal 30a
incluye un primer circuito de muestreo de espacio 51a, un primer
circuito de regulación de la señal de muestreo 52a, un primer
circuito combinador de c.a. 53a, un segundo circuito de muestreo de
espacio 51b, un segundo circuito de regulación de la señal de
muestreo 52b, un segundo circuito combinador de c.a. 53b y un
circuito aritmético de 90.
El segundo circuito de extracción de señal 30b
incluye un CAG de amplitud constante 59a, un segundo CAG de
amplitud constante 59b y una unidad sustracción 60.
Según se muestra en la Fig. 7, el circuito
aritmético 90 incluye un primer CAG de tensión constante 57a, un
primer adicionador 54a, un primer circuito selector de señales 56a,
un segundo CAG de tensión constante 57b, un segundo adicionador
54b, un segundo circuito selector de señales 56b, una segunda unidad
de sustracción 58a, una tercera unidad de sustracción 58b, una
cuarta unidad de sustracción 58c, un tercer adicionador 54c, una
unidad de conmutación 55a y un selector de señales 55b.
En la Fig. 6, durante la grabación, el primer
circuito de muestreo de espacio 51a muestrea la componente de señal
de la señal Sc en el momento de grabar en la región de espacios, en
sincronización con la señal de temporización proporcionada desde el
circuito de mando del láser 24, y entrega a su salida, como señal
S1a, la componente de señal muestreada. El nivel de señal de la
señal S1a se determina sobre la base de un nivel de referencia (una
tensión de referencia) correspondiente al nivel de señal en el
momento de grabar en la región de marcas. Durante la reproducción,
el primer circuito de muestreo de espacio 51a no muestrea la
componente de la señal Sc y entrega a su salida la propia señal Sc
como señal S1a.
El primer circuito de regulación de muestreo 52a
incluye un circuito de regulación de amplitud 64a, un amplificador
65a, un circuito de eliminación de componente continua 66a y un
conmutador de la señal de salida 67a, según se muestra en la Fig.
8A.
El circuito de regulación de amplitud 64a regula
la amplitud de la señal S1a, proporcionada a la salida del primer
circuito de muestreo de espacio 51a, a una amplitud apropiada que es
indistinguible del ruido y no está saturada. En este ejemplo, se
ajustan con antelación por lo menos dos valores de ganancia G1 y G2
como ganancias de regulación. El circuito de regulación de amplitud
64a selecciona uno de los dos valores de ganancia G1 y G2 mediante
la instrucción proporcionada desde la UCP 40. De acuerdo con la
forma de realización de la presente invención, como ejemplo, el
circuito de regulación de amplitud 64a selecciona la ganancia G1 en
el momento de reproducir, y selecciona la ganancia G2 en el momento
de grabar, de acuerdo con las instrucciones proporcionadas desde la
UCP 40.
El amplificador 65a amplifica la señal S1a
proporcionada a la salida del primer circuito de muestreo de espacio
51a. Las ganancias del amplificador 65a se ajustan de tal modo que
el nivel de señal de la componente de señal de oscilación incluida
en la señal S1a se vuelve aproximadamente igual al nivel de señal de
la componente de señal de oscilación incluida en la señal Sc
obtenida en el momento de formar la región de marcas.
El circuito de eliminación de componente
continua 66a elimina la componente continua incluida en la señal
proporcionada a la salida del amplificador 65a.
La UCP 40 controla el conmutador de la señal de
salida 67a de modo que el conmutador de la señal de salida 67a
pueda seleccionar bien la señal proporcionada a la salida del
circuito de regulación de amplitud 64a, bien la señal proporcionada
a la salida del circuito de eliminación de componente continua 66a,
para entregar a su salida la señal seleccionada como señal S2a
proporcionada a la salida del primer circuito de regulación de la
señal de muestreo 52a.
En la Fig. 6, el primer circuito combinador de
c.a. 53a elimina la componente continua de la señal Sc para
entregar a su salida la señal como señal S3a en la que se ha
efectuado el procedimiento de eliminación de la componente
continua.
Durante la grabación, el segundo circuito de
muestreo de espacio 51b muestrea la componente de señal de la señal
Sd en el momento de formar la región de espacios, en sincronización
con la señal de temporización proporcionada desde el circuito de
mando del láser 24, y entrega a su salida, como señal S1b, la
componente de señal muestreada. El nivel de señal de la señal S1b
se determina sobre la base de un nivel de referencia (una tensión de
referencia) correspondiente al nivel de señal en el momento de
formar la región de marcas. Por otra parte, durante la
reproducción, el segundo circuito de muestreo de espacio 51b no
muestrea la componente de señal de la señal Sd y entrega a su
salida la propia señal Sd como señal S1b.
El segundo circuito de regulación de la señal de
muestreo 52b incluye un circuito de regulación de amplitud 64b, un
amplificador 65b, un circuito de eliminación de componente continua
66b y un conmutador de la señal de salida 67b (que no se muestra),
de modo similar con relación al primer circuito de regulación de la
señal de muestreo 52a. El segundo circuito de regulación de la
señal de muestreo 52b regula la señal S1b proporcionada a la salida
del segundo circuito de muestreo de espacio 51b, de la misma manera
efectuada por el primer circuito de regulación de la señal de
muestreo 52a, y entrega la señal a su salida como señal S2b.
El segundo circuito combinador de c.a. 53b
elimina la componente continua de la señal Sd y entrega a su salida
la señal como señal S3b en la que se ha efectuado el procedimiento
de eliminación de la componente continua.
El circuito aritmético 90 recibe la señal S2a
proporcionada a la salida del primer circuito de regulación de la
señal de muestreo 52a, la señal S3a proporcionada a la salida del
primer circuito combinador de c.a. 53a, la señal S2b proporcionada
a la salida del segundo circuito de regulación de la señal de
muestreo 52b y la señal S3b proporcionada a la salida del segundo
circuito combinador de c.a. 53b. El circuito aritmético 90 efectúa
un procedimiento predeterminado basándose en estas señales de
entrada.
Según se muestra en la Fig. 9A, el primer CAG de
amplitud constante 59a incluye un circuito VCA 75a, un circuito de
filtro 76a, un circuito de detección de amplitud 77a, y un circuito
de ajuste de ganancia 78a, de modo similar que con relación al CAG
de amplitud constante del estado de la técnica. El circuito de
filtro 76a elimina la componente de alta frecuencia de la señal
proporcionada a la salida del circuito VCA 75a. El circuito de
detección de amplitud 77a detecta la amplitud de la señal
proporcionada a la salida del circuito de filtro 76a. El circuito
de ajuste de ganancia 78a ajusta la ganancia del circuito VCA 75a
basándose en la amplitud detectada por el circuito de detección de
amplitud 77a. El circuito VCA 75a regula la amplitud de la señal Sc
basándose en la ganancia ajustada por el circuito de ajuste de
ganancia 78a.
El segundo CAG de amplitud constante 59b tiene
la misma configuración que el primer CAG de amplitud constante 59a.
El segundo CAG de amplitud constante 59b regula la amplitud de la
señal Sd. El ajuste de los CAG de amplitud constante primero y
segundo 59a y 59b se hace de tal modo que la amplitud de la señal
S1c proporcionada a la salida del primer CAG de amplitud constante
59a es igual a la amplitud de la señal S1d proporcionada a la
salida del segundo CAG de amplitud constante 59b.
En la Fig. 6, la primera unidad de sustracción
60 entrega a su salida una señal S9b que es la diferencia de nivel
entre la señal S1c proporcionada a la salida del primer CAG de
amplitud constante 59a y la señal S1d proporcionada a la salida del
segundo CAG de amplitud constante 59b.
La UCP 40 controla el selector de circuito 61 de
modo que el selector de circuito 61 puede seleccionar bien una
señal S9a proporcionada a la salida del circuito aritmético 90, bien
la señal S9b proporcionada a la salida de la primera unidad de
sustracción 60. El selector de circuito 61 entrega entonces a su
salida, como señal S10, la señal seleccionada. En otras palabras,
el selector de circuito 61 selecciona bien el primer circuito de
extracción de señal 30a, bien el segundo circuito de extracción de
señal 30b.
El circuito de limitación de bandas 62 incluye
un BPF (filtro paso banda) y extrae la señal de oscilación de la
señal S10 proporcionada a la salida del selector de circuito 61.
Como alternativa, el circuito de limitación de bandas 62 puede
incluir un LPF (filtro paso bajo), en lugar del BPF.
El circuito de variable binaria 63 incluye, por
ejemplo, un comparador y convierte la señal proporcionada a la
salida del circuito de limitación de bandas 62 en una variable
binaria para entregar a su salida, como señal de oscilación, la
variable binaria convertida.
A continuación se describirá el circuito
aritmético.
El primer adicionador 54a adiciona la señal S2a
proporcionada a la salida del primer circuito de regulación de la
señal de muestreo 52a y la señal S3a proporcionada a la salida del
primer circuito combinador de c.a. 57a, para entregar a su salida,
como señal S4a, la señal adicionada.
Según se muestra en la Fig. 8A, el primer CAG de
amplitud constante 57a incluye un circuito VCA (amplificador de
control de tensión) 68a, un circuito de filtro 69a, un circuito de
detección de d.c. 70a, un circuito de ajuste de ganancia 71a, un
circuito de ajuste de la tensión de destino 72a y un circuito de
ajuste de velocidad 73a.
La UCP 40 controla el circuito de ajuste de la
tensión de destino 73a de modo que el circuito de ajuste de la
tensión de destino 72a puede ajustar una tensión de destino. De
acuerdo con esta forma de realización de la presente invención, el
circuito de ajuste de la tensión de destino 72a ajusta la tensión de
reproducción para que sea una tensión de destino Vs, y ajusta una
tensión de grabación para que sea una tensión de destino Vk. La UCP
40 controla el circuito de ajuste de velocidad 73a de modo que el
circuito de ajuste de velocidad 73a pueda ajustar una velocidad de
respuesta en la señal de entrada destinada al circuito VCA 68a. En
esta forma de realización, el circuito de ajuste de velocidad 73a
ajusta la velocidad de respuesta para que sea una velocidad de
respuesta VRf inmediatamente después de efectuarse la conmutación
entre la operación de grabación y la operación de reproducción. En
el período que no sea inmediatamente después de efectuarse la
conmutación entre la operación de grabación y la operación de
reproducción, el circuito de ajuste de velocidad 73a ajusta la
velocidad de respuesta para que sea una velocidad de respuesta VRs
que es inferior a la velocidad de respuesta VRf. El circuito de
filtro 69a elimina una componente de alta frecuencia de la señal
proporcionada a la salida del circuito VCA 68a. El circuito de
detección de c.c. 70a detecta un nivel medio de tensión de d.c. de
la señal proporcionada a la salida del circuito de filtro 69a. El
circuito de ajuste de ganancia 71a ajusta la ganancia del circuito
VCA 68a de tal modo que el nivel medio de tensión de d.c. detectado
por el circuito de detección de c.c. 70a se vuelve igual a la
tensión de destino ajustada por el circuito de ajuste de la tensión
de destino 72a. A la velocidad de respuesta ajustada por el circuito
de ajuste de velocidad 73a, el circuito VCA 68a regula la señal S2a
proporcionada a la salida del primer circuito de regulación de la
señal de
muestreo 52a.
muestreo 52a.
La UCP 40 controla el primer circuito selector
de señales 56a de modo que el primer circuito selector de señales
56a puede seleccionar bien la señal S6a proporcionada a la salida
del primer CAG de tensión constante 57a, bien la señal S4a
proporcionada a la salida del primer adicionador 54a. El primer
circuito selector de señales 56a entrega a su salida, como señal
S7a, la señal seleccionada.
El segundo adicionador 54b adiciona la señal S2b
proporcionada a la salida del segundo circuito de regulación de la
señal de muestreo 52b y la señal S3b proporcionada a la salida del
segundo circuito combinador de c.a. 53b, para entregar a su salida,
como señal S4b, la señal adicionada.
De modo similar, con respecto al primer CAG de
tensión constante 57a, el segundo CAG de tensión constante 57b
incluye un circuito VCA 68b, un circuito de filtro 69b, un circuito
de detección de c.c. 70b, un circuito de ajuste de ganancia 71b, un
circuito de ajuste de la tensión de destino 72b y un circuito de
ajuste de velocidad 73b (que no se muestra en los dibujos). El
segundo CAG de tensión constante 57b regula el nivel de señal de la
señal S2b proporcionada a la salida del segundo circuito de
regulación de la señal de muestreo 52b, de tal modo que el nivel
medio de tensión de c.c. de la señal S2b se vuelve igual a la
tensión de destino. Entonces, el segundo CAG de tensión constante
57b entrega a su salida, como señal S6b, la señal regulada de este
modo. Los valores de la tensión de destino y la velocidad de
respuesta ajustados para el segundo CAG de tensión constante 57b se
hacen de modo que sean iguales a los valores de la tensión de
destino y la velocidad de respuesta ajustados para el primer CAG de
tensión constante 57a.
La UCP 40 controla el segundo circuito selector
de señales 56b de modo que el segundo circuito selector de señales
56a puede seleccionar bien la señal S6b proporcionada a la salida
del segundo CAG de tensión constante 57b, bien la señal S4b
proporcionada a la salida del segundo adicionador 54b. El segundo
circuito selector de señales 56b entrega a su salida, como señal
S7b, la señal seleccionada.
La segunda unidad de sustracción 58a entrega a
su salida una señal S8a, que es la diferencia de nivel entre la
señal S7a proporcionada a la salida del primer circuito selector de
señales 56a y la señal S7b proporcionada a la salida del segundo
circuito selector de señales 56b. La fase de la componente de señal
de oscilación incluida en la señal S7a proporcionada a la salida
del primer circuito selector de señales 56a es la opuesta a la fase
de la componente de señal de oscilación incluida en la señal S7b
proporcionada a la salida del segundo circuito selector de señales
56b. En consecuencia, la componente de señal de oscilación se
amplifica mediante la segunda unidad de sustracción 58a.
La tercera unidad de sustracción 58b entrega a
su salida la señal que es la diferencia de nivel entre la señal S3a
y la señal S3b.
La cuarta unidad de sustracción 58c entrega a su
salida la señal que es la diferencia de nivel entre la señal S2a y
la señal S2b.
En sincronización con la señal de temporización
proporcionada desde el circuito de mando del láser 24, la unidad de
conmutación 55a selecciona la señal proporcionada a la salida de la
tercera unidad de sustracción 58b en el momento de forma la región
de marcas y selecciona la señal proporcionada a la salida de la
cuarta unidad de sustracción 58c en el momento de formar la región
de espacios. La unidad de conmutación 55a entrega a su salida, como
señal S8c, la señal seleccionada.
El tercer adicionador 54c adiciona la señal
proporcionada a la salida de la tercera unidad de sustracción 58b y
la señal proporcionada a la salida de la cuarta unidad de
sustracción 58c, para entregar a su salida, como señal S8b, las
señales adicionadas.
La UCP 40 controla un selector de señales 55b de
modo que el selector de señales 55b puede seleccionar una señal a
partir de la señal S8a proporcionada a su salida por la segunda
unidad de sustracción 58a, la señal S8b proporcionada a su salida
por el tercer adicionador 54c y la señal S8c proporcionada a su
salida por la unidad de conmutación 55a, para entregar a su salida,
como señal S9a, la señal seleccionada.
Según se muestra en la Fig.9B, en lugar del
primer CAG de amplitud constante 57a, se puede usar un tercer CAG
de tensión constante 57a' que incluye un circuito VCA 68a', un
circuito de filtro 69a', un circuito de detección de amplitud 70a',
un circuito de ajuste de ganancia 71a', un circuito de ajuste de la
amplitud de destino 72a' y un circuito de ajuste de velocidad
73a'.
El circuito de ajuste de la amplitud de destino
72a' está controlado por la UCP 40 para ajustar una amplitud de
destino. El circuito de ajuste de la amplitud de destino 72a' ajusta
la amplitud de destino para reproducir, y la amplitud de destino
para grabar, individualmente. El circuito de ajuste de velocidad
73a' está controlado por la UCP 40 para ajustar una velocidad de
respuesta a la señal de entrada destinada al circuito VCA 68a'. Del
mismo modo que el caso del primer CAG de tensión constante 57a, la
velocidad de respuesta es ajustada por el circuito de ajuste de
velocidad 73a' de tal modo que la velocidad de respuesta ajustada
para inmediatamente después de llevarse a cabo la conmutación entre
la operación de grabación y la operación de reproducción es
superior a la velocidad de respuesta ajustada para el otro período.
El circuito de filtro 69a' elimina la componente de alta frecuencia
de la señal proporcionada a la salida del circuito VCA 68a'. El
circuito de detección de amplitud 70a' detecta la amplitud de la
señal proporcionada a la salida del circuito de filtro 69a'. El
circuito de ajuste de ganancia 71a' ajusta la ganancia del circuito
VCA 68a' de tal modo que la amplitud detectada por el circuito de
detección de amplitud 70a' se vuelve igual a la amplitud de destino
ajustada por el circuito de ajuste de la amplitud de destino 72a'.
A la velocidad de respuesta ajustada por el circuito de ajuste de
velocidad 73a', el circuito VCA 68a' regula la amplitud de la señal
S2a proporcionada a la salida del primer circuito de regulación de
la señal de muestreo 52a, usando la ganancia ajustada por el
circuito de ajuste de ganancia 71a'. En consecuencia, regulando la
amplitud de destino, puede hacerse que la forma de onda de la señal
S6a' proporcionada a la salida del tercer CAG de amplitud constante
57a' sea la misma que la forma de onda de la señal S6a
proporcionada a la salida del primer CAG de tensión constante 57a.
Del mismo modo, en lugar del segundo CAG de tensión constante 57b,
se puede usar un cuarto CAG de amplitud constante 57b' que incluye
un circuito VCA 68b', un circuito de filtro 69b', un circuito de
detección de amplitud 70b', un circuito de ajuste de ganancia 71b',
un circuito de ajuste de la amplitud de destino 72b' y un circuito
de ajuste de velocidad 73b' (que no está mostrado).
A continuación se describirá un procedimiento de
detección de señal de oscilación efectuado por el circuito de
detección de señal de oscilación 30.
La UCP 40 realiza varios ajustes del circuito de
detección de señal de oscilación 30 antes de iniciar el
procedimiento de detección de señal de oscilación. Un diagrama de
flujo mostrado en la Fig. 10 corresponde a una serie de algoritmos
ejecutados por la UCP 40.
En la etapa 401, se determina si el disco óptico
15 es o no el soporte del tipo mediante pigmento. Si el disco
óptico 15 no es el soporte del tipo mediante pigmento, el
procedimiento avanza a la etapa 403. El soporte del tipo mediante
pigmento puede distinguirse del soporte de tipo por cambio de fase
basándose en la intensidad de la luz reflejada por la superficie de
grabación del disco óptico 15. La reflectancia del soporte del tipo
mediante pigmento tal como el DVD+R es aproximadamente el 80%,
mientras que la reflectancia del soporte de tipo por cambio de fase
tal como el DVD+RW es aproximadamente el 30%.
En la etapa 403, el selector de circuito 61
recibe de la UCP 40 la instrucción de seleccionar la señal S9b
proporcionada a la salida de la primera unidad de sustracción 60.
Entonces finaliza el procedimiento de ajuste.
Por el contrario, si en la etapa 401 se
determina que el disco óptico 15 es el soporte del tipo mediante
pigmento, el procedimiento avanza a la etapa 405.
En la etapa 405, el selector de circuito 61
recibe de la UCP 40 la instrucción de seleccionar la señal S9a
proporcionada a la salida del circuito aritmético 90.
Posteriormente, en la etapa 407, se determina si
la finalidad de acceder al disco óptico 15 es o no la grabación de
información. Si la grabación de información no es la finalidad del
acceso al disco óptico 15, el procedimiento avanza a la etapa
409.
En la etapa 409, los circuitos de regulación de
amplitud 64a y 64b reciben de la UCP 40 la instrucción de ajustar
la ganancia para que sea la ganancia G1.
Posteriormente, en la etapa 411, los circuitos
de ajuste de la tensión de destino 72a y 72b reciben de la UCP 40
la instrucción de ajustar la tensión de destino de modo que sea la
tensión de destino Vs.
Entonces, en la etapa 413, el conmutador de la
señal de salida 67a recibe de la UCP 40 la instrucción de llevar a
cabo la operación de conmutación de tal modo que la señal
proporcionada a la salida del circuito de regulación de amplitud
64a sea proporcionada, como señal S2a, a la salida del primer
circuito de regulación de la señal de muestreo 52a. Asimismo, en la
etapa 413, el conmutador de la señal de salida 67b recibe de la UCP
40 la instrucción de llevar a cabo la operación de conmutación de
tal modo que la señal proporcionada a la salida del circuito de
regulación de amplitud 64b sea proporcionada, como señal S2b, a la
salida del segundo circuito de regulación de la señal de muestreo
52b. En el diagrama de flujo, el procedimiento avanza a la etapa
S415.
En la etapa 415, el circuito selector de señales
56a recibe de la UCP 40 la instrucción de seleccionar la señal S6a
proporcionada a la salida del primer CAG de tensión constante 57a.
Asimismo, en la etapa 415, el segundo circuito selector de señales
56b recibe de la UCP 40 la instrucción de seleccionar la señal S6b
proporcionada a la salida del segundo CAG de tensión constante
57b.
En la etapa 419, el selector de señales 55b
recibe la instrucción de seleccionar la señal S8a proporcionada a
la salida de la segunda unidad de sustracción 58a. Entonces finaliza
el procedimiento de ajuste.
Por el contrario, si en la etapa 407 se
determina que la finalidad de acceder al disco óptico 15 es la
grabación de información, el procedimiento avanza a la etapa
421.
En la etapa 421, los circuitos de regulación de
amplitud 64a y 64b reciben de la UCP 40 la instrucción de ajustar
la ganancia para que sea la ganancia G2.
Posteriormente, en la etapa 423, los circuitos
de ajuste de la tensión de destino 72a y 72b reciben de la UCP 40
la instrucción de ajustar la tensión de destino para que sea la
tensión de destino Vk.
En la etapa 425, se determina si la señal de
oscilación se detecta o no basándose solamente en la señal generada
en el momento de formar la región de espacios. Esta determinación se
puede realizar de acuerdo con la instrucción proporcionada desde el
dispositivo principal. Si se determina que la señal de oscilación se
detecta basándose solamente en la señal generada en el momento de
formar la región de espacios, el procedimiento avanza a la etapa
427.
En la etapa 427, el conmutador de la señal de
salida 67a recibe de la UCP 40 la instrucción de llevar a cabo la
operación de conmutación, de tal modo que la señal proporcionada a
la salida del circuito de regulación de amplitud 64a sea
proporcionada, como señal S2a, a la salida del primer circuito de
regulación de la señal de muestreo 52a. Asimismo, en la etapa 427,
el conmutador de la señal de salida 67b recibe de la UCP 40 la
instrucción de llevar a cabo la operación de conmutación de tal modo
que la señal proporcionada a la salida del circuito de regulación
de amplitud 64b sea proporcionada, como señal S2b, a la salida del
segundo circuito de regulación de la señal de muestreo 52b.
Posteriormente, en la etapa 429, el primer
circuito selector de señales 56a recibe de la UCP 40 la instrucción
de seleccionar la señal S6a proporcionada a la salida del primer CAG
de tensión constante 57a. Asimismo, en la etapa 429, el segundo
circuito de conmutación de señales 56b recibe de la UCP 40 la
instrucción de seleccionar la señal S6b proporcionada a la salida
del segundo CAG de tensión constante 57b.
Entonces, en la etapa 433, el selector de
señales 55b recibe de la UCP 40 la instrucción de seleccionar la
señal S8a proporcionada a la salida de la segunda unidad de
sustracción 58a, y el procedimiento finaliza.
Entretanto, cuando en la etapa 425, de acuerdo
con la instrucción procedente del dispositivo principal, se detecta
la señal de oscilación basándose tanto en la señal generada en el
momento de formar la región de espacios como en la señal generada
en el momento de formar la región de marcas, el procedimiento avanza
a la etapa 435 desde la etapa 425.
En la etapa 435, el conmutador de la señal de
salida 67a recibe de la UCP 40 la instrucción de llevar a cabo la
operación de conmutación de tal modo que la señal proporcionada a la
salida del circuito de eliminación de componente continua 66a sea
proporcionada, como señal S2a, a la salida del primer circuito de
regulación de la señal de muestreo 52a. Asimismo, en la etapa 435,
el conmutador de la señal de salida 67b recibe de la UCP 40 la
instrucción de llevar a cabo la operación de conmutación de tal modo
que la señal proporcionada a la salida del circuito de eliminación
de componente continua 66b sea proporcionada, como señal S2b, a la
salida del segundo circuito de regulación de la señal de muestreo
52b.
A continuación, en la etapa 437, se determina si
la conmutación entre la señal generada en el momento de formar la
región de espacios y la señal generada en el momento de formar la
región de marcas se efectúa o no para detectar la señal de
oscilación. Si la conmutación entre la señal generada en el momento
de formar la región de espacios y la señal generada en el momento
de formar la región de marcas se efectúa de acuerdo con la
instrucción procedente del dispositivo principal, el procedimiento
avanza a la etapa 439.
En la etapa 439, el selector de señales 55b
recibe de la UCP 40 la instrucción de seleccionar la señal S8c
proporcionada a la salida de la unidad de conmutación 55a, y el
procedimiento finaliza.
Por el contrario, si en la etapa 437, de acuerdo
con la instrucción procedente del dispositivo principal, la señal
generada en el momento de formar la región de espacios y la señal
generada en el momento de formar la región de marcas se adicionan
sin efectuar la conmutación entre la señal generada en el momento de
formar la región de espacios y la señal generada en el momento de
formar la región de marcas, el procedimiento avanza a la etapa 441
desde la etapa 437.
En la etapa 441, se determina si el selector de
señales 55b selecciona o no la señal S8a proporcionada a la salida
de la segunda unidad de sustracción 58a. Cuando, de acuerdo con la
instrucción procedente del dispositivo principal, el selector de
señales 55b no selecciona la señal S8a proporcionada a la salida de
la segunda unidad de sustracción 58a, el procedimiento avanza a la
etapa 443.
En la etapa 443, el selector de señales 55b
recibe de la UCP 40 la instrucción de seleccionar la señal S8b
proporcionada a la salida del tercer adicionador 54c, y el
procedimiento de ajuste finaliza.
Entretanto, si en la etapa 441, de acuerdo con
la instrucción procedente del dispositivo principal, el selector de
señales 55b selecciona la señal S8a proporcionada a la salida de la
segunda unidad de sustracción 58a, el procedimiento avanza a la
etapa 445.
En la etapa 445, el primer circuito selector de
señales 56a recibe de la UCP 40 la instrucción de seleccionar la
señal S4a proporcionada a la salida del primer adicionador 54a.
Asimismo, en la etapa 445, el segundo circuito selector de señales
56b recibe de la UCP 40 la instrucción de seleccionar la señal S4b
proporcionada a la salida del segundo adicionador 54b.
Durante la etapa de grabación, la UCP 40 envía a
los circuitos de ajuste de velocidad 73a y 73b la instrucción de
ajustar las velocidades predeterminadas.
A continuación se describirá el procedimiento
efectuado por el circuito de detección de señal de oscilación 30.
Como se muestra en la Fig. 11, la señal de oscilación que no está
influenciada por los cambios de potencia de la luz de láser se
muestra como una señal de oscilación ideal.
En lo sucesivo se describirán ejemplos del
procedimiento de detección de señal de oscilación durante un período
para la grabación de información en el soporte del tipo mediante
pigmento.
\vskip1.000000\baselineskip
1. Primer
ejemplo
El primer ejemplo está orientado al caso en el
que la señal de oscilación se detecta basándose solamente en la
señal de oscilación generada al formar la región de espacios. Se
parte de la suposición de que la UCP 40 ya ha hecho el ajuste para
este caso en el circuito de detección de señal de oscilación 30.
Asimismo, se parte de la suposición de que la potencia de la luz de
láser tiene la forma de impulso rectangular correspondiente a los
datos que han de grabarse, según se muestra en la Fig. 11, por
motivos de sencillez. Sin embargo, en realidad, la potencia de la
luz de láser tiene una forma complicada.
En sincronización con la señal de temporización
proporcionada desde el circuito de mando del láser 24, el primer
circuito de muestreo de espacio 51a muestrea la componente de señal
de la señal Sc en el momento de formar la región de espacios y
entrega en salida al primer circuito de regulación de la señal de
muestreo 52a la componente de señal muestreada. Asimismo, en
sincronización con la señal de temporización proporcionada desde el
circuito de mando del láser 24, el segundo circuito de muestreo de
espacio 51b muestrea la componente de señal de la señal Sd en el
momento de formar la región de espacios y entrega en salida al
segundo circuito de regulación de la señal de muestreo 52b la
componente de señal muestreada. El circuito de regulación de
amplitud 64a en el primer circuito de regulación de la señal de
muestreo 52a regula la amplitud de la señal S1a proporcionada a la
salida del primer circuito de muestreo de espacio 51a, usando la
ganancia G2. Entonces, a través del conmutador de la señal de
salida 67a, el primer circuito de regulación de la señal de muestreo
52a entrega a su salida esta señal regulada S2a, que tiene una
forma de impulso mostrada en la Fig. 11 a título de ejemplo. Del
mismo modo, el circuito de regulación de amplitud 64b en el segundo
circuito de regulación de la señal de muestreo 52b regula la
amplitud de la señal S1b proporcionada a la salida del segundo
circuito de muestreo de espacio 51b, usando la ganancia G2.
Entonces, el segundo circuito de regulación de la señal de muestreo
52b entrega a su salida la señal regulada S2b, que tiene una forma
de onda mostrada en la Fig. 11 a título de ejemplo.
El primer CAG de tensión constante 57a regula la
señal S2a de tal modo que la tensión media de d.c. de la señal S2a
se vuelve la tensión de destino Vk. Entonces, el primer CAG de
tensión constante 57a aplica en salida, al primer circuito selector
de señales 56a, como señal S6a, la señal regulada que tiene la forma
de onda mostrada en la Fig. 11 a título de ejemplo. El segundo CAG
de tensión constante 57b regula la señal S2b de tal modo que la
tensión media de d.c. de la señal S2b pasa a ser la tensión de
destino Vk. Entonces, el segundo CAG de tensión constante 57b
aplica en salida, al segundo circuito selector de señales 56b, como
señal S6b, la señal regulada que tiene la forma de onda mostrada en
la Fig. 11 a título de ejemplo.
El primer circuito selector de señales 56a
selecciona la señal S6a proporcionada a la salida del primer CAG de
tensión constante 57a y aplica la señal seleccionada S6a en salida a
la segunda unidad de sustracción 58a. El segundo circuito selector
de señales 56b selecciona la señal S6b proporcionada a la salida del
segundo CAG de tensión constante 57b y aplica la señal seleccionada
S6b en salida a la segunda unidad de sustracción 58a.
La segunda unidad de sustracción 58a sustrae la
señal S7b (igual a la señal S6b), entregada a su salida por el
segundo circuito selector de señales 56b, de la señal S7a (igual a
la señal S6a) entregada a su salida por el primer circuito selector
de señales 56a. La segunda unidad de sustracción 58a aplica en
salida, al selector de señales 55b, como señal S8a, la señal
sustraída que tiene la forma de onda de la Fig. 11 como
ejemplo.
El selector de señales 55b selecciona la señal
S8a proporcionada a la salida de la segunda unidad de sustracción
58a y entrega a su salida, como señal S9a, la señal seleccionada. El
selector de circuito 61 selecciona la señal S9a y entrega a su
salida, como señal S10, la señal seleccionada. El circuito de
limitación de bandas 62 extrae de la señal S10 la componente de
señal de oscilación. El circuito de variable binaria 72 convierte
la componente de señal de oscilación extraída en la variable binaria
y aplica en salida al descodificador 31, como señal de oscilación,
la variable binaria convertida.
\vskip1.000000\baselineskip
2. Segundo
ejemplo
El segundo ejemplo está orientado al caso 25 en
el que la señal de oscilación se detecta basándose tanto en la
señal generada en el momento de formar la región de espacios como en
la señal generada en el momento de formar la región de marcas. Se
parte de la suposición de que la conmutación entre la señal generada
en el momento de formar la región de espacios y la señal generada
en el momento de formar la región de marcas no se lleva a cabo, el
selector de señales 55b selecciona la señal S8b y la UCP 40 ya ha
hecho el ajuste para este caso en el circuito de detección de señal
de oscilación 30.
En sincronización con la señal de temporización
proporcionada a la salida del circuito de mando del láser 24, el
primer circuito de muestreo de espacio 51a muestrea la componente de
señal de la señal Sc generada en el momento de formar la región de
espacios. El primer circuito de muestreo de espacio 51a entrega
entonces la componente de señal muestreada en salida el primer
circuito de regulación de la señal de muestreo 52a. Por otra parte,
en sincronización con la señal de temporización proporcionada desde
el circuito de mando del láser 24, el segundo circuito de muestreo
de espacio 51b muestrea la componente de señal de la señal Sd
generada en el momento de formar la región de espacios. El segundo
circuito de muestreo de espacio 51b aplica la componente de señal
muestreada en salida al segundo circuito de regulación de la señal
de muestreo 52b.
En el primer circuito de regulación de la señal
de muestreo 52a, el amplificador 65a amplifica la señal S1a
proporcionada a la salida del primer circuito de muestreo de espacio
51a, y el circuito de eliminación de componente continua 66a
elimina la componente continua de la señal amplificada. A través del
conmutador de la señal de salida 67a, el primer circuito de
regulación de la señal de muestreo 52a entrega a su salida la señal
S2a proporcionada desde el amplificador 65a que tiene la forma de
onda mostrada en la Fig. 12 a título de ejemplo. Del mismo modo, en
el segundo circuito de regulación de la señal de muestreo 52b, el
amplificador 65b amplifica la señal S1b, y el circuito de
eliminación de componente continua 66b elimina la componente
continua de la señal amplificada. A través del conmutador de la
señal de salida 67b, el segundo circuito de regulación de la señal
de muestreo 52b entrega a su salida la señal S2b proporcionada desde
el circuito de eliminación de componente continua 66b que tiene la
forma de onda mostrada en la Fig. 12.
Entretanto, el circuito combinador de c.a. 53a
elimina la componente continua de la señal Sc y entrega entonces a
su salida la señal S3a que tiene la forma de onda mostrada en la
Fig. 12 a título de ejemplo. El segundo circuito combinador de c.a.
53b elimina la componente continua de la señal Sd y entrega entonces
a su salida la señal S3b que tiene la forma de onda mostrada en la
Fig. 12 a título de ejemplo.
La tercera unidad de sustracción 58b entrega a
su salida la señal que es la diferencia de nivel entre la señal S3a
y la señal S3b. La cuarta unidad de sustracción 58c entrega a su
salida la señal que es la diferencia de nivel entre la señal S2a y
la señal S2b.
El tercer adicionador 54c adiciona la señal
proporcionada a la salida de la tercera unidad de sustracción 58b y
la señal proporcionada a la salida de la cuarta unidad de
sustracción 58c, y entrega entonces a su salida, como señal S8b,
las señales adicionadas.
El selector de señales 55b selecciona la señal
S8b proporcionada a la salida del tercer adicionador 54c y entrega
a su salida, como señal S9a, la señal seleccionada. El selector de
circuito 61 selecciona la señal S9a proporcionada a la salida del
selector de señales 55b y entrega a su salida, como señal S10, la
señal seleccionada. El circuito de limitación de bandas 62 extrae
de la señal S10 la componente de señal de oscilación. Después de
ello, el circuito de variable binaria 72 convierte la componente de
señal de oscilación extraída en la variable binaria y aplica en
salida al descodificador 31, como señal de oscilación, la variable
binaria.
\vskip1.000000\baselineskip
3. Tercer
ejemplo
El tercer ejemplo está orientado al caso en el
que, mediante la instrucción proporcionada desde el dispositivo
principal, se detecta la señal de oscilación basándose tanto en la
señal generada en el momento de formar la región de espacios como
en la señal generada en el momento de formar la región de marcas. Se
parte de la suposición de que la conmutación entre la señal
generada en el momento de formar la región de espacios y la señal
generada en el momento de formar la región de marcas no se lleva a
cabo, el selector de señales 55b selecciona la señal S8a y la UCP
40 ya ha hecho el ajuste corregido a este caso en el circuito de
detección de señal de oscilación 30.
Los procedimientos distintos de los
procedimientos efectuados en el circuito aritmético 90 son los
mismos que los procedimientos efectuados en el segundo ejemplo. En
este ejemplo, se describirán solamente los procedimientos
efectuados en el circuito aritmético 90.
El primer adicionador 54a adiciona la señal S2a
y la señal S3a y entrega la señal adicionada, como señal S4a, en
salida al primer circuito selector de señales de 56a. El segundo
adicionador 54b adiciona la señal S2b y la señal S3b y entrega la
señal adicionada, como señal S4b, en salida al segundo circuito
selector de señales 56b.
El primer circuito selector de señales 56a
selecciona la señal S4a proporcionada a la salida del primer
adicionador 54a y entrega la señal seleccionada, como señal S7a, en
salida a la segunda unidad de sustracción 58a. Por otra parte, el
segundo circuito selector de señales 56b selecciona la señal S4b
proporcionada a la salida del segundo adicionador 54b y entrega la
señal seleccionada, como señal S7b, en salida a la segunda unidad
de sustracción 58a.
La segunda unidad de sustracción 58a aplica en
salida, al selector de señales 55b, la señal S8a, que es la
diferencia de nivel entre la señal S7a y la señal S7b. El selector
de señales 55b selecciona la señal S8a proporcionada a la salida de
la segunda unidad de sustracción 58a.
\vskip1.000000\baselineskip
4. Cuarto
ejemplo
El cuarto ejemplo está orientado al caso en el
que, mediante la instrucción proporcionada desde el dispositivo
principal, la señal de oscilación se detecta basándose en la señal
generada en el momento de formar la región de espacios y en la
señal generada en el momento de formar la región de marcas. Se parte
de la suposición de que se lleva a cabo la conmutación de señales
entre la señal generada en el momento de formar la región de
espacios y la señal generada en el momento de formar la región de
marcas, mediante la instrucción procedente del dispositivo
principal, y la UCP 40 ya ha hecho el ajuste corregido a este caso
en el circuito de detección de señal de oscilación 30.
Los procedimientos distintos de los
procedimientos efectuados en el circuito aritmético 90 son los
mismos que los procedimientos efectuados en el segundo caso. Sólo
se describirán los procedimientos efectuados en el circuito
aritmético 90.
La tercera unidad de sustracción 58b entrega a
su salida la señal que es la diferencia de nivel entre la señal S3a
y la señal S3b. La cuarta unidad de sustracción 58c entrega a su
salida la señal que es la diferencia de nivel entre la señal S2a y
la señal S2b.
En sincronización con la señal de temporización
proporcionada desde el circuito de mando del láser 24, la unidad de
conmutación 55a selecciona la señal proporcionada a la salida de la
tercera unidad de sustracción 58b durante un período para formar la
región de marcas y selecciona la señal proporcionada a la salida de
la cuarta unidad de sustracción 58c durante un período para formar
la región de espacios. La unidad de conmutación 55a entrega
entonces a su salida, como señal S8c, la señal seleccionada.
El selector de señales 55b selecciona la señal
S8c proporcionada a la salida de la unidad de conmutación 55a y
entrega a su salida, como señal S9a, la señal seleccionada.
Se describirá un ejemplo del procedimiento de
detección de señal de oscilación durante la grabación en el soporte
de tipo por cambio de fase.
1.
Ejemplo
Se parte de la suposición de que la UCP 40 ya ha
hecho el ajuste en el circuito de detección de señal de oscilación
30. En otras palabras, en el circuito de detección de señal de
oscilación 30, se selecciona el segundo circuito de extracción de
señal 30b.
El primer CAG de amplitud constante 59a regula
la señal Sc de modo que la amplitud de la señal Sc puede volverse
un valor predeterminado, y aplica la señal regulada en salida a la
primera unidad de sustracción 60. El segundo CAG de amplitud
constante 59b regula la señal Sd de modo que la amplitud de la señal
Sd puede volverse el valor predeterminado, y aplica la señal
regulada en salida a la primera unidad de sustracción 60.
La primera unidad de sustracción 60 sustrae la
señal S1d entregada a su salida por el segundo CAG de amplitud
constante 59b de la señal S1c entregada a su salida por el primer
CAG de amplitud constante 59a, y aplica en salida la señal
sustraída, como señal S9b, al selector de circuito 61. El selector
de circuito 61 aplica en salida, como señal S10, al circuito de
limitación de bandas 62, la señal S9b proporcionada a la salida de
la primera unidad de sustracción 60. El circuito de limitación de
bandas 62 extrae de la señal S10 la componente de señal de
oscilación. El circuito de variable binaria 72 convierte la
componente de señal de oscilación extraída en la variable binaria y
aplica en salida al descodificador 31 la variable binaria como señal
de oscilación.
Se describirá un ejemplo de procedimiento de
detección de señal de oscilación durante un período para la
reproducción de información en el soporte del tipo mediante
pigmento.
1.
Ejemplo
Se parte de la suposición de que la UCP 40 ya ha
hecho el ajuste en el circuito de detección de señal de oscilación
30.
El primer circuito de muestreo de espacio 51a
aplica la señal Sc tal como está en salida al primer circuito de
regulación de la señal de muestreo 52a. El segundo circuito de
muestreo de espacio 51b aplica la señal Sd tal como está en salida
al segundo circuito de regulación de la señal de muestreo 52b.
En el circuito de regulación de la señal
muestreo 52a, el circuito de regulación de amplitud 64a regula la
amplitud de la señal S1a igual a la señal Sc proporcionada a la
salida del primer circuito de muestreo de espacio, usando la
ganancia G1. Entonces, el primer circuito de regulación de la señal
de muestreo 52a entrega a su salida, como señal S2a, la señal
regulada, a través del conmutador de la señal de salida 67a. Del
mismo modo, en el segundo circuito de regulación de la señal de
muestreo 52b, el circuito de regulación de amplitud 64b regula la
amplitud de la señal S1b igual a la señal Sd proporcionada a la
salida del segundo circuito de muestreo de espacio 51b. El segundo
circuito de regulación de la señal de muestreo 52b entrega a su
salida la señal regulada, como señal S2b, a través del conmutador
de la señal de salida 67b.
El primer CAG de tensión constante 57a regula la
señal S2a proporcionada a la salida del primer circuito de
regulación de la señal de muestreo 52a, de modo que la tensión media
de d.c. de la señal S2a puede volverse la tensión de destino Vs. El
primer CAG de tensión constante 57a aplica en salida, al primer
circuito selector de señales 56a, como señal S6a, la señal regulada
(que es igual a la señal S7a que tiene la forma de onda mostrada en
la Fig. 13 a título de ejemplo). El segundo CAG de tensión constante
57b regula la señal S2b proporcionada a la salida del segundo
circuito de regulación de la señal de muestreo 52b de modo que la
tensión media de c.c. de la señal S2b puede volverse la tensión de
destino Vs. El segundo CAG de tensión constante 57b aplica entonces
en salida, al segundo circuito selector de señales 56b, como señal
S6b, la señal regulada (que es igual a la señal S7a que tiene la
forma de onda mostrada en la Fig. 13 a título de ejemplo).
El primer circuito selector de señales 56a
selecciona la señal S6a proporcionada a la salida del primer CAG de
tensión constante 57a y entrega la señal seleccionada, como señal
S7a, en salida a la segunda unidad de sustracción 58a. El segundo
circuito selector de señales 56b selecciona la señal S6b
proporcionada a la salida del segundo CAG de tensión constante 57b
y aplica la señal seleccionada, como señal S7b, en salida a la
segunda unidad de sustracción 58a.
La segunda unidad de sustracción 58a sustrae la
señal S7b, proporcionada a su salida por el segundo circuito
selector de señales 56b, de la señal S7a, proporcionada a su salida
por el primer circuito selector de señales 56a. La segunda unidad
de sustracción 58a aplica en salida, al selector de señales 55b,
como señal S8a, la señal sustraída que tiene la forma de onda
mostrada en la Fig. 13 a título de ejemplo.
El selector de señales 55b selecciona la señal
S8a proporcionada a la salida de la segunda unidad de sustracción
58a y entrega a su salida, como señal S9a, la señal seleccionada. El
selector de circuito 61 selecciona la señal S9a proporcionada a la
salida del selector de señales 55b y entrega a su salida, como señal
S10, la señal seleccionada. El circuito de limitación de bandas 62
extrae de la señal S10 la componente de señal de oscilación. El
circuito de variable binaria 72 convierte la componente de señal de
oscilación extraída en la variable binaria y aplica en salida al
descodificador 31 la variable binaria.
A continuación se describirán los procedimientos
de grabación de datos en el disco óptico 15 usando el dispositivo
para discos ópticos 20.
Cuando la UCP 40 recibe la petición de grabación
desde el dispositivo principal a través de la interfaz 38, la UCP
40 aplica en salida, al circuito excitador del motor 27, la señal de
control para controlar la rotación del motor de eje 22.
El circuito de detección de señal de oscilación
30 detecta la señal de oscilación basándose en las señales Sc y Sd
proporcionadas desde el cabezal óptico 23, y aplica en salida al
descodificador 31 la señal de oscilación detectada. El
descodificador 31 extrae la información ADIP de la señal de
oscilación y notifica la información ADIP a la UCP 40. Cuando el
descodificador 31 determina que la información ADIP incluye un
error, basándose en el código detector de errores o similares
incorporado en la información ADIP, el descodificador 31 notifica
el error de detección de la información ADIP a la UCP 40. La UCP 40
mide la tasa de error de detección de la información ADIP y, cuando
la tasa de error de detección de la información ADIP es más grande
que un valor predeterminado, la UCP 40 detiene la operación de
grabación de datos y notifica este hecho al dispositivo
principal.
El circuito de detección de errores 83 detecta
la señal de error de focalización y la señal de error de seguimiento
pista basándose en la señal proporcionada a la salida de la cabeza
óptica de lectura 23, y aplica en salida al servorregulador 33 la
señal de error de focalización y la señal de error de seguimiento de
pista detectadas. El servorregulador 33 excita el servomotor de
focalización y el servomotor de seguimiento de pista de la cabeza
óptica de lectura 23 basándose en la señal de error de focalización
y la señal de error de seguimiento de pista proporcionadas a la
salida del circuito de detección de señal de error 83, a fin de
corregir la desviación de la focalización y la desviación en el
seguimiento de pista.
Cuando la UCP 40 recibe datos desde el
dispositivo principal, la UCP 40 hace que la memoria RAM intermedia
34 almacene los datos a través del circuito de gestión de memoria
intermedia 37. Cuando una cantidad de los datos acumulados en la
memoria RAM intermedia 34 se vuelve más grande que un valor
predeterminado, el circuito de gestión de memoria intermedia 37
notifica este hecho a la UCP 40.
Cuando la UCP 40 recibe este informe, la UCP 40
envía al codificador 25 la instrucción de preparar datos para
grabar en el disco óptico 15. El codificador 25 obtiene los datos de
la memoria RAM intermedia 34, adiciona el código de corrección de
error y prepara los datos que han de grabarse en el disco óptico
15.
Sobre la base de la información ADIP
proporcionada desde el descodificador 31, la UCP 40 aplica en
salida, al circuito excitador del motor 27, una señal para hacer
que el circuito excitador del motor 27 efectúe la operación de
posicionamiento de la cabeza óptica de lectura 23, de modo que la
cabeza óptica de lectura 23 puede situarse en una posición
predeterminada para iniciar la operación de grabación.
Cuando, basándose en la información ADIP, la UCP
40 determina que la cabeza óptica de lectura 23 está posicionada
donde se inicia la operación de grabación, la UCP 40 notifica este
hecho al codificador 25. El codificador 25 proporciona los datos
que han de grabarse a la cabeza óptica de lectura 23 a través del
circuito de mando del láser 24, de modo que los datos pueden
grabarse en el disco óptico 15. El codificador 25 efectúa la
operación actuando conforme a la rotación del motor de eje 22, de
acuerdo con la señal de sincronización proporcionada desde el
descodificador 31. De este modo, puede llevarse a cabo la grabación
en una posición precisa.
Cuando se lleva a cabo la conmutación de
operaciones entre la grabación y la reproducción, la UCP 40 controla
los circuitos de ajuste de velocidad 73a y 73b de modo que las
velocidades de respuesta de los CAG de tensión constante 57a y 57b
pueden volverse VRf. Durante la operación de grabación o
reproducción, la UCP 40 controla los circuitos de ajuste de
velocidad 73a y 73b de modo que las velocidades de respuesta de los
CAG de tensión constante 57a y 57b pueden volverse VRs, a fin de
ralentizar las velocidades de respuesta de los CAG de tensión
constante 57a y 57b. Como alternativa, en lugar de la UCP 40, el
codificador 25 puede controlar los circuitos de ajuste de velocidad
73a y 73b.
Se describirán los procedimientos en el momento
en que el dispositivo para discos ópticos 20 reproduce los datos
grabados en el disco óptico 15.
Cuando la UCP 40 recibe la petición de
reproducción desde el dispositivo principal, la UCP 40 aplica en
salida, al circuito excitador del motor 27, una señal de control
para controlar la rotación del motor de eje 22 sobre la base de la
velocidad de reproducción.
El circuito de detección de señal de oscilación
30 detecta la señal de oscilación basándose en la señal Sc y la
señal Sd proporcionadas desde la cabeza óptica de lectura 23 y
entrega en salida al descodificador 31 la señal de oscilación
detectada. El descodificador 31 extrae la información ADIP de la
señal de oscilación, y proporciona a la UCP 40 la información ADIP
extraída. Cuando, sobre la base del código detector de errores o
similares incorporados en la información ADIP, el descodificador 31
determina que la información ADIP incluye un error, el
descodificador 31 notifica a la UCP 40 la detección del error en la
información ADIP. La UCP 40 mide la tasa de error del error
detectado en la información ADIP y, cuando la tasa de error resulta
más grande que un valor predeterminado, la UCP 40 detiene la
operación de reproducción de datos y notifica este hecho al
dispositivo principal.
El circuito de detección de señal de error 83
detecta la señal de error de focalización y la señal de error de
seguimiento de pista basándose en la señal proporcionada a la salida
de la cabeza óptica de lectura 23, y aplica en salida al
servorregulador 33 la señal de error de focalización y la señal de
error de seguimiento de pista detectadas. Sobre la base de la señal
de error de focalización y la señal de error de seguimiento de
pista proporcionadas desde el circuito de detección de señal de
error 83, el servorregulador 33 excita el servomotor de
focalización y el servomotor de seguimiento de pista de la cabeza
óptica de lectura 23 a través del circuito excitador del motor 27,
a fin de corregir la desviación de la focalización y la desviación
en el seguimiento de pista.
La UCP 40 entrega a su salida una señal para
hacer que el circuito excitador del motor 27 efectúe la operación
de posicionamiento, de modo que la cabeza óptica de lectura 23 puede
situarse en una posición predeterminada para iniciar la operación de
lectura.
La UCP 40 determina si la cabeza óptica de
lectura 23 está o no posicionada donde se inicia la operación de
lectura. Cuando la UCP 40 determina que la cabeza óptica de lectura
23 está situada en la posición de inicio de la operación de
lectura, la UCP 40 notifica este hecho al circuito de detección de
señal de RF 82. El circuito de detección de señal de RF 82 detecta
una señal de RF basándose en la señal proporcionada a la salida de
la cabeza óptica de lectura 23 y entrega en salida al descodificador
31 la señal de RF detectada. El descodificador 31 efectúa el
procedimiento de corrección de error o similares en la señal de
RF.
Cuando los datos grabados en el disco óptico son
datos de música, el convertidor D/A 36 convierte los datos
proporcionados a la salida del descodificador 31 en datos analógicos
y entrega los datos analógicos en salida al equipo de audio o
similares.
Por el contrario, cuando los datos grabados en
el disco óptico 15 son datos distintos de los datos de música, el
descodificador 31 efectúa el procedimiento de comprobación de
errores, el procedimiento de corrección de errores y similares.
Después de ello, los datos procesados por el descodificador 31 se
acumulan en la memoria RAM intermedia 34.
Cuando una cantidad de los datos acumulados en
la RAM 34 alcanza la cantidad de los datos del sector, el circuito
de gestión de memoria intermedia 37 reenvía los datos al dispositivo
principal a través de la interfaz 38.
De acuerdo con la forma de realización de la
presente invención, un dispositivo de procesamiento del dispositivo
de cabezal óptico 20 puede estar configurado de manera que incluya
la UCP 40, el codificador 25 y el circuito de mando del láser
24.
Asimismo, con el circuito de detección de señal
de oscilación de la forma de realización anteriormente descrita, en
el momento de grabar datos en el disco óptico 15, el primer circuito
de muestreo de espacio 51a muestrea la señal de tensión Sc en
sincronización con la señal de temporización proporcionada desde el
circuito de mando del láser 24. La señal de tensión Sc corresponde
a la señal proporcionada desde el tercer elemento de recepción de
luz 80c que se ha convertido en la señal eléctrica procedente de la
señal luminosa. Entonces, la señal que incluye la señal de
oscilación generada durante el período en el que se forma la región
de espacios puede extraerse de la señal de tensión Sc. Del mismo
modo, en sincronización con la señal de temporización, el segundo
circuito de muestreo de espacio 51b muestrea la señal de tensión Sd
correspondiente a la señal proporcionada desde el cuarto elemento
de recepción de luz 80d que se ha convertido en la señal eléctrica
procedente de la señal luminosa. Con ello, la señal que incluye la
señal de oscilación generada durante el período en el que se forma
la región de espacios puede extraerse de la señal de tensión Sd. En
este caso, se extrae la señal durante el período en el que la
potencia de láser es pequeña y está estabilizada. El primer CAG de
tensión constante 57a regula el nivel de señal de modo que la
tensión media de la señal procedente del primer circuito de
muestreo de espacio 51a puede volverse igual a la tensión de
destino. El segundo CAG de tensión constante 57b regula el nivel de
señal de modo que la tensión media de la señal procedente del
segundo circuito de muestreo de espacio 51b puede volverse igual a
la tensión de destino. En este caso, puesto que la tensión media de
la señal muestreada es mucho más pequeña que la tensión de destino,
la señal se regula usando la ganancia importante. De este modo,
durante el período para formar la región de espacios, es posible
extraer con elevada precisión la componente de señal de oscilación
que, en el estado de la técnica, no puede distinguirse de forma
adecuada del ruido, mediante la regulación de señal de un circuito
CAG convencional de amplitud constante. La segunda unidad de
sustracción 58a entrega a su salida, como señal de oscilación, la
diferencia de nivel entre la señal proporcionada a la salida del
primer CAG de tensión constante 57a y la señal proporcionada a la
salida del segundo CAG de tensión constante 57b. De este modo, se
amplifica la señal de oscilación. En consecuencia, incluso cuando
se usa solamente la señal generada en el momento de formar la
región de espacios, es posible detectar con elevada precisión la
señal de oscilación. Asimismo, de acuerdo con la forma de
realización de la presente invención, la señal de oscilación se
detecta extrayendo la componente de señal de oscilación durante el
período para formar la región de espacios. En consecuencia, como en
el caso del DVD+R, incluso cuando la potencia de la luz de láser
para formar la región de marcas es mucho más grande que la potencia
de la luz de láser para formar la región de espacios, la precisión
de la detección de la señal de oscilación no se ve influida por la
diferencia de las potencias de la luz de láser. Evidentemente,
cuando la potencia de la luz de láser para formar la región de
marcas no es mucho más grande que la potencia de la luz de láser
para formar la región de espacios, puede detectarse con elevada
precisión la señal de oscilación de varios tipos de soporte de
grabación óptica. Asimismo, se ajusta la misma tensión de destino en
el primer CAG de tensión constante 57a y el segundo CAG de tensión
constante 57b. En consecuencia, incluso cuando la luz reflejada
desde la superficie del disco óptico 15 se recibe en la posición que
se desvía de los centros de los elementos de recepción de luz, es
posible detectar con elevada precisión la señal de oscilación.
De acuerdo con la forma de realización de la
presente invención, la regulación de amplitud se efectúa en la
señal proporcionada a la salida del circuito de muestreo de espacio
de tal modo que la ganancia usada en el momento de la grabación es
diferente de la ganancia usada en el momento de la reproducción.
Puesto que la potencia de la luz de láser para reproducir los datos
es muy diferente de la potencia de la luz de láser para grabar
datos, la amplitud de la señal proporcionada a la salida del
circuito de muestreo de espacio en el momento de la reproducción es
muy diferente de la amplitud de la señal proporcionada a la salida
del circuito de muestreo de espacio en el momento de la grabación.
Por esta razón, en función de la reproducción de datos y de la
grabación de datos, las ganancias se ajustan de tal modo que las
amplitudes de las señales proporcionadas a la salida del circuito
de muestreo de espacio pasan a ser un valor predeterminado. De este
modo, es posible usar de forma eficaz los márgenes dinámicos del
primer CAG de tensión constante 57a y del segundo CAG de tensión
constante 57b, así como detectar con elevada precisión la señal de
oscilación tanto en la reproducción como en la grabación. Los
circuitos de regulación de amplitud 64a y 64b pueden estar
dispuestos respectivamente en la corriente superior de los
circuitos de muestreo de espacio 51a y 51b, con respecto al flujo de
señales procedente de la cabeza óptica de lectura 23.
De acuerdo con la forma de realización de la
presente invención, la UCP 40 controla el CAG de tensión constante
de modo que la tensión de destino ajustada por el circuito de ajuste
de la tensión de destino en el momento de la reproducción de datos
puede ser diferente de la tensión de destino ajustada por el
circuito de ajuste de la tensión de destino en el momento de la
grabación de datos. Puesto que la amplitud de la señal proporcionada
a la salida de la cabeza óptica de lectura 23 en el momento de la
reproducción de datos habitualmente es más grande que la amplitud
de la señal proporcionada a la salida de la cabeza óptica de lectura
23 en el momento de la grabación de datos, cuando se ajusta la
misma tensión de destino para la reproducción de datos y la
grabación de datos, la velocidad amplificada de la señal de salida
en el momento de la grabación de datos se vuelve más grande que la
velocidad amplificada de la señal de salida en el momento de la
reproducción de datos. En otras palabras, la amplitud de la señal
de oscilación en el momento de la reproducción de datos se vuelve
más grande que la amplitud de la señal de oscilación en el momento
de la reproducción de datos. La gran amplitud de la componente de
señal de oscilación no es necesariamente ventajosa, es decir, la
componente de señal de oscilación precisa ser detectada a una
amplitud predeterminada a fin de extraer con elevada precisión la
información asociada, tal como la información ADIP. Habida cuenta de
ello, de acuerdo con la forma de realización de la presente
invención, la tensión de destino para la grabación de datos que es
diferente de la tensión de destino para la reproducción de datos se
ajusta de modo que la amplitud de la componente de señal de
oscilación durante la grabación de datos puede pasar a ser
aproximadamente igual a la amplitud de la componente de señal de
oscilación durante la reproducción de datos. De este modo, es
posible detectar con elevada precisión la señal de oscilación tanto
durante la grabación de datos como durante la reproducción de datos.
Puesto que la tensión de destino para la grabación de datos se
ajusta de tal modo que el nivel de la señal de oscilación detectada
durante la grabación de datos pasa a ser aproximadamente igual al
nivel de la señal de oscilación detectada durante la reproducción
de datos, es posible impedir el error de detección de la señal de
oscilación inmediatamente después de la conmutación entre la
operación de grabación y la operación de reproducción. En otras
palabras, es posible detectar con elevada precisión la señal de
oscilación estable.
Asimismo, de acuerdo con la forma de realización
de la presente invención, la UCP 40 controla el CAG de tensión
constante de modo que el circuito de ajuste de la velocidad de
destino del CAG de tensión constante puede ajustar la velocidad de
respuesta VRf usada para inmediatamente después de llevarse a cabo
la conmutación entre la operación de grabación y la operación de
reproducción, y el circuito de ajuste de la velocidad de destino
puede ajustar la velocidad de respuesta VRs usada para después de
iniciarse la operación de grabación o la operación de reproducción.
La velocidad de respuesta VRs es inferior a la velocidad de
respuesta VRf. De este modo, incluso cuando, al principio del
circuito de detección de señal de oscilación, el nivel de la señal
de oscilación detectada durante la operación de grabación es
diferente del nivel de la señal de oscilación detectada durante la
operación de reproducción, es posible detectar la señal de
oscilación en el estado estable inmediatamente después de la
conmutación entre la operación de grabación y la operación de
reproducción. Asimismo, durante la operación de grabación, puesto
que está ajustada la velocidad de respuesta más baja, es posible
impedir que la operación se vea influenciada por el cambio de la
amplitud de señal provocado por el arañazo sobre el disco óptico
15. En consecuencia, es posible detectar con elevada precisión la
señal de oscilación de manera estable.
Asimismo, de acuerdo con la presente invención,
el dispositivo para discos ópticos 20 graba información en el disco
óptico 15, los amplificadores 65a y 65b amplifican las amplitudes de
las señales proporcionadas a la salida de los circuitos de muestreo
de espacio 51a y 51b, de tal modo que los niveles de señal de las
señales de oscilación incluidas en las señales proporcionadas a la
salida de los circuitos de muestreo de espacio 51a y 51b son los
mismos tanto en el momento de formar la región de espacios como en
el momento de formar la región de marcas. El primer adicionador 54a
adiciona la señal amplificada por el amplificador 65a y la señal de
tensión Sc proporcionada desde el tercer elemento de recepción de
luz 80c, y el segundo adicionador 54b adiciona la señal amplificada
por el amplificador 65b y la señal Sd proporcionada desde el cuarto
elemento de recepción de luz 80d. De este modo, los niveles de
señal de las componentes de señal de oscilación adicionadas pueden
ser aproximadamente los mismos tanto en el momento de formar la
región de espacios como en el momento de formar la región de
marcas. Asimismo, la segunda unidad de sustracción 54b entrega a su
salida la señal que es la diferencia de nivel entre la señal
proporcionada a su salida por el primer adicionador 54a y la señal
proporcionada a su salida por el segundo adicionador 54b. En
consecuencia, la señal de oscilación proporcionada a la salida de
la segunda unidad de sustracción 58a puede ser precisa y
estable.
De acuerdo con la forma de realización de la
presente invención, cuando el dispositivo para discos ópticos 20
graba información en el disco óptico 15, la cuarta unidad de
sustracción 58c entrega a su salida la señal que es la diferencia
de nivel entre la señal amplificada por el amplificador 65a y la
señal amplificada por el amplificador 65b, para proporcionar a su
salida la señal de oscilación generada en el momento de formar la
región de espacios. Por otra parte, la tercera unidad de sustracción
58b entrega a su salida la señal que es la diferencia de nivel
entre la señal Sc proporcionada por el tercer elemento de recepción
de luz 80c y la señal Sd proporcionada por el cuarto elemento de
recepción de luz 80d, de manera que entrega a su salida la señal de
oscilación generada en el momento de formar la región de marcas.
Asimismo, el tercer adicionador 54c adiciona la señal proporcionada
a la salida de la tercera unidad de sustracción 58b y la señal
proporcionada a la salida de la cuarta unidad de sustracción 58c,
de manera que se adicionan la señal de oscilación generada en el
momento de formar la región de espacios y la señal de oscilación
generada en el momento de formar la región de marcas. Como
resultado, la señal de oscilación proporcionada a la salida del
tercer adicionador 54c puede ser precisa y estable.
De acuerdo con la forma de realización de la
presente invención, cuando el dispositivo para discos ópticos 20
graba información en el disco óptico 15, la unidad de conmutación
55a selecciona la señal proporcionada a la salida de la cuarta
unidad de sustracción 58c en el momento de formar la región de
espacios y selecciona la señal proporcionada a la salida de la
tercera unidad de sustracción 58b en el momento de formar la región
de marcas, en sincronización con la señal de temporización
proporcionada desde el circuito de mando del láser 24. La unidad de
conmutación 55a entrega a su salida la señal seleccionada. Es decir,
la señal de oscilación generada en el momento de formar la región
de espacios se combina con la señal de oscilación generada en el
momento de formar la región de marcas. De este modo, es posible
prevenir la generación de ruido provocada por el retardo de
respuesta del circuito y la ambigüedad de la forma de onda cuando se
conmuta la operación entre la formación de la región de espacios y
la formación de la región de marcas. Como resultado, la señal de
oscilación proporcionada a la salida de la unidad de conmutación 55a
puede tener precisión y estabilidad elevadas.
Asimismo, de acuerdo con la forma de realización
de la presente invención, cuando la tensión media aplicada a la
entrada del circuito aritmético 90 se desvía ampliamente de la
tensión de referencia, es preciso que el circuito aritmético tenga
un margen dinámico muy amplio. Asimismo, cuando las señales Sc y Sd
proporcionadas a la salida de la cabeza óptica de lectura 23 son
diferentes entre sí, se genera el desplazamiento en la señal de
oscilación detectada. Sin embargo, en la forma de realización de la
presente invención, puesto que los circuitos combinadores de c.a.
53a y 53b y los circuitos de eliminación de componente continua 66a
y 66b están colocados en el lado de la corriente superior del
circuito aritmético 90, no es necesario ensanchar ampliamente el
margen dinámico del circuito aritmético 90. Además, como resultado,
incluso cuando los niveles de señal de las señales Sc y Sd
proporcionadas a la salida de la cabeza óptica de lectura 23 son muy
diferentes entre sí, no se genera el desplazamiento en la señal de
oscilación detectada. En consecuencia, es posible llevar a cabo la
producción en masa a bajo precio de los circuitos aritméticos usando
componentes electrónicos comercializados.
De acuerdo con las formas de realización de la
presente invención, cuando el disco óptico 15 es el soporte del
tipo mediante pigmento, el selector de circuito 61 selecciona el
primer circuito de extracción de señal 30a y, cuando el disco
óptico 15 es el soporte distinto del soporte del tipo mediante
pigmento, el selector de circuito 61 selecciona el segundo circuito
de extracción de señal 30b. De este modo, puede seleccionarse la
configuración óptima de circuitos en función del tipo de disco
óptico 15, de modo que puede detectarse la señal de oscilación con
precisión elevada de acuerdo con los varios tipos de disco
óptico.
Asimismo, de acuerdo con la forma de realización
de la presente invención, se puede usar el tercer CAG de amplitud
constante 57a' en lugar del primer CAG de tensión constante 57a y se
puede usar el cuarto CAG de amplitud constante 57b' en lugar del
segundo CAG de tensión constante 57b. Los circuitos de ajuste de la
amplitud de destino 72a' y 72b' ajustan individualmente las
amplitudes de destino de los CAG de amplitud constante 57a' y 57b'.
Por ejemplo, los circuitos de ajuste de la amplitud de destino 72a'
y 72b' ajustan la amplitud de destino para la grabación de datos,
de modo que el nivel de señal de la señal de oscilación generada
durante la grabación de datos puede ser aproximadamente igual al
nivel de señal de la señal de oscilación generada durante la
reproducción de datos. De este modo, es posible impedir el error en
la detección de la señal de oscilación inmediatamente después de
efectuarse la conmutación entre la operación de grabación y la
operación de reproducción. En otras palabras, puede detectarse la
señal de oscilación que tiene precisión y estabilidad elevadas.
Conformemente a la señal de control, los circuitos de ajuste de
velocidad 73a' y 73b' ajustan las velocidades de respuesta en las
señales de entrada de modo que la velocidad de respuesta
inmediatamente después de la conmutación entre la operación de
grabación y la operación de reproducción puede ser más grande que
la velocidad de respuesta durante la operación de grabación. En
consecuencia, incluso cuando el nivel de señal de la señal de
oscilación detectada durante la operación de grabación es diferente
del nivel de señal de la señal de oscilación durante la operación
de reproducción, puede detectarse la señal de oscilación que tiene
una precisión elevada inmediatamente después de llevarse a cabo la
conmutación entre la operación de grabación y la operación de
reproducción. Además, puesto que para la grabación de datos se
ajusta la velocidad de respuesta baja, los cambios de señal
provocados por el arañazo o similares sobre el disco óptico 15 no
afectan a la operación del dispositivo para discos ópticos 20. En
consecuencia, es posible detectar la señal de oscilación que tiene
precisión y estabilidad elevadas.
De acuerdo con el dispositivo para discos
ópticos de la forma de realización de la presente invención, cuando
el dispositivo para discos ópticos 20 graba información en el disco
óptico 15, el circuito de detección de señal de oscilación 30 puede
detectar la señal de oscilación de los varios tipos de disco óptico
con elevada precisión. Como resultado, puede efectuarse la
grabación fiable y estable en los varios tipos de disco óptico.
En la forma de realización de la presente
invención, los circuitos de regulación de amplitud 64a y 64b regulan
las señales proporcionadas a la salida de los circuitos de muestreo
de espacio 51a y 51b. Sin embargo, siempre que los niveles de la
señal proporcionada a la salida de los circuitos de muestreo de
espacio 51a y 51b sean más grandes que un valor predeterminado, se
pueden eliminar los circuitos de regulación de amplitud 64a y
64b.
De acuerdo con la forma de realización de la
presente invención, los circuitos combinadores de c.a. 51a y 51b y
los circuitos de eliminación de componente continua 66a y 66b
eliminan la componente continua. Sin embargo, cuando la tensión
media de la señal aplicada a la entrada del circuito aritmético 90
no es muy diferente de la tensión de referencia, se pueden omitir
los circuitos combinadores de c.a. 53a y 53b y los circuitos
combinadores de c.c. 66a y 66b.
Asimismo, en la forma de realización de la
presente invención, la UCP 40 controla los CAG de tensión constante
57a y 57b de modo que los circuitos de ajuste de la tensión de
destino 72a y 72b pueden ajustar las tensiones de destino tanto en
el momento de grabar como en el momento de reproducir, que son
diferentes entre sí. Sin embargo, cuando puede obtenerse un nivel
predeterminado de la señal, los circuitos de ajuste de la tensión
de destino 72a y 72b se pueden omitir incluso si la tensión obtenida
durante la grabación es la misma que la tensión obtenida durante la
reproducción.
Además, en la forma de realización de la
presente invención, los CAG de tensión constante 57a y 57b incluyen
tanto los circuitos de ajuste de la tensión de destino 72a y 72b
como los circuitos de ajuste de velocidad 73a y 73b,
respectivamente. Sin embargo, la presente invención no queda
limitada a esto, y los CAG de tensión constante 57a y 57b pueden
incluir bien los circuitos de ajuste de la tensión de destino 72a y
72b, bien los circuitos de ajuste de velocidad 73a y 73b. En la
forma de realización, los CAG de amplitud constante 57a' y 57b'
incluyen tanto los circuitos de ajuste de la amplitud de destino
72a' y 72b' como los circuitos de ajuste de velocidad 73a' y 73b',
respectivamente. Sin embargo, la presente invención no queda
limitada a esto, y los CAG de amplitud constante 57a' y 57b' pueden
incluir bien los circuitos de ajuste de la amplitud de destino 72a'
y 72b', bien los circuitos de ajuste de velocidad 73a' y 73b'.
Asimismo, en la forma de realización de la
presente invención, de acuerdo con el tipo de disco óptico, se
selecciona bien el primer circuito de extracción de señal 30a, bien
el segundo circuito de extracción de señal 30b. Sin embargo, la
presente invención no queda limitada a esto; el dispositivo para
discos ópticos 20 puede incluir tres o más tipos de circuito de
extracción de señal, y se puede seleccionar uno de ellos. Como
alternativa, el dispositivo para discos ópticos 20 puede incluir
solamente el primer circuito de extracción de señal 30a. En este
caso, el selector de circuito 61 no es necesario y la señal de
oscilación es detectada por el primer circuito de extracción de
señal 30a.
Asimismo, de acuerdo con la forma de realización
de la presente invención, el dispositivo para discos ópticos 20
incluye el circuito para detectar la señal de oscilación incluida en
la señal solamente en el momento de formar la región de espacios, y
el circuito para detectar las señales de oscilación incluidas en las
señales tanto en el momento de formar la región de espacios como en
el momento de formar la región de marcas. Sin embargo, la presente
invención no queda limitada a esto, y el dispositivo para discos
ópticos 20 puede incluir cualquiera de estos circuitos. Cuando la
señal de oscilación ha de detectarse a partir de la señal sólo en
el momento de formar la región de espacios, el primer circuito de
extracción de señal 30a puede incluir los circuitos de muestreo de
espacio 51a y 51b, los circuitos de regulación de amplitud 64a y
64b, los CAG de tensión constante 57a y 57b y la segunda unidad de
sustracción 58a. Por el contrario, cuando la señal de oscilación ha
de detectarse a partir de la señal tanto en el momento de formar la
región de espacios como en el momento de formar la región de marcas
y se lleva a cabo la conmutación entre la señal generada en el
momento de formar la región de espacios y la señal generada en el
momento de formar la región de marcas, el tercer adicionador 54c se
puede eliminar del primer circuito de extracción de señal 30a.
Además, cuando la conmutación de señales no se efectúa entre la
señal generada en el momento de formar la región de espacios y la
señal generada en el momento de formar la región de marcas, la
unidad de conmutación 55a se puede omitir del primer circuito de
extracción de señal 30a.
De acuerdo con la forma de realización de la
presente invención, el dispositivo para discos ópticos 20 incluye
el circuito para detectar la señal de oscilación basándose en la
diferencia de la señal formada adicionando la señal S2a y la señal
S3a y la señal formada adicionando la señal S2b y la señal S3b, e
incluye el circuito para detectar la señal de oscilación basándose
en la señal formada adicionando la señal obtenida sustrayendo la
señal S2b de la señal S2a y la señal obtenida sustrayendo la señal
S3b de la señal S3a, cuando la señal de oscilación se detecta a
partir de las señales tanto en el momento de formar la región de
espacios como en el momento de formar la región de marcas. Sin
embargo, la presente invención no queda limitada a esto, y el
dispositivo para discos ópticos 20 puede incluir cualquiera de estos
circuitos.
En la forma de realización de la presente
invención, los circuitos de muestreo de espacio 51a y 51b extraen
las componentes de señal de las señales Sc y Sd proporcionadas desde
la cabeza óptica de lectura 23 en el momento de formar la región de
espacios. Sin embargo, la presente invención no queda limitada a
esto y, en lugar de los circuitos de muestreo de espacio 51a y 51b,
se puede usar un circuito de muestreo y retención para extraer las
componentes de señal en el momento de formar la región de
espacios.
En la forma de realización anteriormente
descrita, como ejemplo de disco óptico 15 se usa el DVD. Sin
embargo, la presente invención no queda limitada a esto, y se puede
usar, como disco óptico 15, cualquier soporte de grabación óptica
en el que está grabada la señal de oscilación.
En la forma de realización anteriormente
descrita, la información ADIP se extrae de la señal de oscilación.
Sin embargo, la presente invención no queda limitada a esto y, por
ejemplo, en el caso de un disco compacto (CD), el ATIP (tiempo
absoluto en el surco pregrabado) se puede extraer de la señal de
oscilación.
En la forma de realización anteriormente
descrita, los circuitos de regulación de amplitud 64a y 64b
seleccionan cualquiera de dos ganancias basándose en la instrucción
proporcionada desde la UCP 40. Sin embargo, la presente invención
no queda limitada a esto, y los circuitos de regulación de amplitud
64a y 64b pueden seleccionar una ganancia a partir de tres o más
ganancias. Asimismo, no es preciso que las ganancias estén
predeterminadas, y la UCP 40 puede ajustar un valor arbitrario de
la ganancia.
De acuerdo con la forma de realización de la
presente invención, el dispositivo para discos ópticos 20 puede ir
incorporado en la envoltura compartida con el dispositivo principal,
o se puede colocar en la envoltura que no es la misma que la
envoltura del dispositivo principal. En otras palabras, el
dispositivo para discos ópticos puede ir incorporado en el
dispositivo principal, o colocarse fuera del dispositivo
principal.
De acuerdo con la presente invención, el
circuito de detección de señal de oscilación se puede aplicar a una
pluralidad de tipos de soporte de grabación óptica. Con este
circuito de detección de señal de oscilación, es posible detectar
la señal de oscilación que tiene precisión y estabilidad por lo
menos en el momento de la operación de grabación.
De acuerdo con la presente invención, el
dispositivo para discos ópticos se puede aplicar a una pluralidad
de tipos de soportes de grabación y puede efectuar la grabación con
buena calidad y fiabilidad. De acuerdo con la presente invención,
el primer circuito de muestreo puede corresponder al primer circuito
de muestreo de espacio 51a de la forma de realización, y el segundo
circuito de muestreo puede corresponder al segundo circuito de
muestreo 51b de la forma de realización. El primer circuito de
regulación de tensión puede corresponder al primer CAG de tensión
constante 57a de la forma de realización, y el segundo circuito de
regulación de tensión puede corresponder al segundo CAG de tensión
constante 57b de la forma de realización. El circuito de
sustracción puede corresponder a la segunda unidad de sustracción
58a, y los circuitos de regulación de señal primero y segundo
pueden corresponder a los circuitos de regulación de amplitud 64a y
64b. El primer circuito amplificador puede corresponder al
amplificador 65a y el segundo circuito amplificador puede
corresponder al amplificador 65b. El primer circuito de adición
puede corresponder al primer adicionador 54a, el segundo circuito
de adición puede corresponder al segundo adicionador 54b. El primer
circuito de sustracción puede corresponder a la tercera unidad de
sustracción 58b y el segundo circuito de sustracción puede
corresponder a la cuarta unidad de sustracción 58c. El circuito de
adición puede corresponder al tercer adicionador 54c, y el circuito
de conmutación de señales puede corresponder a la unidad de
conmutación 55a. Los circuitos de eliminación de componente
continua primero a cuarto pueden corresponder a los circuitos de
eliminación de componente continua 66a y 66b y los circuitos
combinadores de c.a. primero y segundo 53a 53b. El circuito
selector puede corresponder al selector de circuito 61. El primer
circuito de regulación de amplitud puede corresponder al tercer CAG
de amplitud constante 57a' y el segundo circuito de regulación de
amplitud puede corresponder al cuarto CAG de amplitud constante
57b'. El circuito aritmético de procesamiento puede corresponder al
circuito aritmético 90.
En esta memoria descriptiva, el soporte de
grabación incluye cualquier soporte de grabación en el que se graba
información suplementaria como una señal de oscilación, además del
CD, DVD y similares.
Además, en esta memoria descriptiva, el circuito
de muestreo incluye no sólo el circuito para muestrear una señal a
una temporización predeterminada, sino también un circuito para
muestrear y retener una señal.
Esta solicitud de patente está basada en la
solicitud de patente con prioridad japonesa No.
2001-374057, depositada el 7 de diciembre de
2001.
Claims (4)
1. Un circuito de detección señal de oscilación
(30) para detectar una señal de oscilación basada en señales
proporcionadas desde el primero y segundo elementos de recepción de
luz (80a, 80b) que están divididos entre sí en una dirección
tangencial a una zona de grabación espiral o concéntrica de un
soporte de grabación óptica (15), en el que el primer y segundo
elementos de recepción de luz (80a, 80b) reciben luz que es
reflejada desde una superficie del soporte de grabación óptica
(15), comprendiendo el circuito de detección de señal de oscilación
(30):
un primer circuito de regulación de amplitud
(52a) para regular una amplitud de una primera señal de tensión
correspondiente a una señal eléctrica convertida a partir de una
señal óptica basándose en la luz reflejada recibida por el primer
elemento de recepción de luz (80a), y entregar a su salida la
primera señal de tensión regulada;
un segundo circuito de regulación de amplitud
(52b) para regular una amplitud de una segunda señal de tensión
correspondiente a una señal eléctrica convertida a partir de una
señal óptica basándose en la luz reflejada recibida por el segundo
elemento de recepción de luz (80b), y entregar a su salida la
segunda señal de tensión regulada; y
un circuito de ajuste de velocidad (73a) para
ajustar velocidades de respuesta primera y segunda del primer
circuito de regulación de amplitud (64a) a la primera señal de
tensión aplicada a su entrada, y las velocidades de respuesta
primera y segunda del segundo circuito de regulación de amplitud a
la segunda señal de tensión aplicada a su entrada,
caracterizándose porque la primera velocidad de respuesta
ajustada para justo después de efectuarse la conmutación entre una
operación de grabación y una operación de reproducción es más grande
que la segunda velocidad de respuesta ajustada para el transcurso
de la operación de grabación.
2. El circuito de detección de señal de
oscilación (30) según la reivindicación 1, comprendiendo además un
circuito de sustracción (58c) para entregar a su salida la señal de
oscilación que es una diferencia de nivel entre la primera señal de
tensión regulada entregada a su salida por el primer circuito de
regulación de amplitud (52a) y la segunda señal de tensión regulada
entregada a su salida por el segundo circuito de regulación de
amplitud (52b).
3. El circuito de detección de señal de
oscilación (30) según la reivindicación 1, en el que el primer
circuito de regulación de amplitud (52a) regula la amplitud de la
primera señal de tensión de modo que la amplitud regulada de la
primera señal de tensión puede pasar a ser una amplitud de destino y
el segundo circuito de regulación de amplitud (52b) regula la
amplitud de la segunda señal de tensión de modo que la amplitud de
la segunda señal de tensión puede pasar a ser la amplitud de
destino.
4. Un dispositivo para discos ópticos (20) que
graba información en el soporte de grabación óptica, que
comprende:
un circuito de detección de señal de oscilación
(30) según cualquiera de las reivindicaciones 1 a 3, y
una unidad de procesamiento para efectuar una
operación de grabación usando la señal de oscilación detectada por
el circuito de detección de señal de oscilación (30).
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001374057A JP3566690B2 (ja) | 2001-12-07 | 2001-12-07 | ウォブル信号検出回路及び光ディスク装置 |
JP2001-374057 | 2001-12-07 | ||
EP02258446A EP1318508B1 (en) | 2001-12-07 | 2002-12-06 | Wobble signal detection circuit and optical disk device |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2305972T3 true ES2305972T3 (es) | 2008-11-01 |
Family
ID=19182677
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES02258446T Expired - Lifetime ES2267949T3 (es) | 2001-12-07 | 2002-12-06 | Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. |
ES05019080T Expired - Lifetime ES2305973T3 (es) | 2001-12-07 | 2002-12-06 | Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. |
ES05019078T Expired - Lifetime ES2305972T3 (es) | 2001-12-07 | 2002-12-06 | Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES02258446T Expired - Lifetime ES2267949T3 (es) | 2001-12-07 | 2002-12-06 | Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. |
ES05019080T Expired - Lifetime ES2305973T3 (es) | 2001-12-07 | 2002-12-06 | Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. |
Country Status (6)
Country | Link |
---|---|
US (1) | US6859425B2 (es) |
EP (4) | EP1610308B1 (es) |
JP (1) | JP3566690B2 (es) |
CN (1) | CN100345197C (es) |
DE (4) | DE60212926T2 (es) |
ES (3) | ES2267949T3 (es) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002279640A (ja) | 2001-03-21 | 2002-09-27 | Ricoh Co Ltd | ウォブル検出回路とその装置 |
US7474603B2 (en) * | 2002-09-04 | 2009-01-06 | Ricoh Company, Ltd. | Optical information recording method, apparatus, and medium, laser control circuit, wobble signal detection method, and servo signal detection method |
KR100533747B1 (ko) * | 2003-02-04 | 2005-12-06 | 주식회사 히타치엘지 데이터 스토리지 코리아 | 광디스크 종류 판별방법 |
EP1662488A1 (en) * | 2003-09-02 | 2006-05-31 | Ricoh Company, Ltd. | Push-pull signal generation device and optical disc device |
JP3958269B2 (ja) * | 2003-09-09 | 2007-08-15 | 日本テキサス・インスツルメンツ株式会社 | 復調装置およびこれを有するデータ記録装置 |
JP2005116079A (ja) * | 2003-10-08 | 2005-04-28 | Matsushita Electric Ind Co Ltd | ランドプリピットアドレス復調装置 |
US7706242B2 (en) * | 2004-02-25 | 2010-04-27 | Ricoh Company, Ltd. | Optical disk, signal generation method, clock signal generation method, and optical disk device |
US7633846B2 (en) * | 2004-03-15 | 2009-12-15 | Ricoh Company, Ltd. | Multi-level information reproducing method, multi-level information recording medium, multi-level information waveform equalizing device, multi-level information reproducing apparatus, multi-level information recording apparatus, signal processing method, reproduced signal processing circuit and optical disk apparatus |
JP2005293637A (ja) | 2004-03-31 | 2005-10-20 | Sony Corp | 光ディスク記録再生装置及びその信号検出方法 |
JP2006229417A (ja) * | 2005-02-16 | 2006-08-31 | Ricoh Co Ltd | デジタルpll装置 |
US7729214B1 (en) * | 2005-08-09 | 2010-06-01 | Mediatek Inc. | Method and apparatus applied in optical disc drive for obtaining push-pull signal via adjusting amplifying gain according to fluctuating signals generated from photo detector of pick-up head |
JP2009510661A (ja) * | 2005-09-29 | 2009-03-12 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 光記録媒体の再生可能性を改善する方法及びシステム |
JP4247261B2 (ja) | 2006-09-28 | 2009-04-02 | 東芝サムスン ストレージ・テクノロジー株式会社 | 光ディスク装置 |
US8238217B2 (en) * | 2008-12-16 | 2012-08-07 | General Electric Company | Method and system for detection enhancement for optical data storage |
JP4674643B2 (ja) * | 2009-02-17 | 2011-04-20 | ソニー株式会社 | 光ディスク再生装置および光ディスク記録再生装置 |
JP2012018712A (ja) * | 2010-07-06 | 2012-01-26 | Sony Corp | 光情報記録再生装置及び光情報記録再生方法 |
EP2670079B1 (en) * | 2011-01-27 | 2019-10-02 | Mitsubishi Electric Corporation | Communication interface device |
Family Cites Families (45)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03187027A (ja) | 1989-12-15 | 1991-08-15 | Ricoh Co Ltd | トラッキングサーボ方法 |
JPH0444688A (ja) | 1990-06-12 | 1992-02-14 | Ricoh Co Ltd | 光ディスク駆動装置 |
JPH04259921A (ja) | 1991-02-15 | 1992-09-16 | Ricoh Co Ltd | 光ディスク装置 |
JPH04325926A (ja) * | 1991-04-25 | 1992-11-16 | Olympus Optical Co Ltd | 光学式情報記録再生装置のagc応答速度制御回路 |
JPH05282691A (ja) | 1992-04-01 | 1993-10-29 | Mitsubishi Electric Corp | トラッキングエラー信号生成方式 |
JP2605577B2 (ja) | 1993-03-19 | 1997-04-30 | ヤマハ株式会社 | 光ディスク記録装置 |
US5602823A (en) | 1993-07-30 | 1997-02-11 | Ricoh Company, Ltd. | Optical recording medium having pre-formatted patterns arrange by shifting phases |
JP3294687B2 (ja) | 1993-09-25 | 2002-06-24 | 株式会社リコー | クロック分周器およびモータ駆動制御装置 |
JPH07169078A (ja) | 1993-12-16 | 1995-07-04 | Sony Corp | ウォブル信号の検出方法 |
KR100207106B1 (ko) | 1994-04-06 | 1999-07-15 | 정몽규 | 자동차 주행도로의 기울기 측정장치 및 그 방법 |
US5648952A (en) | 1994-09-28 | 1997-07-15 | Ricoh Company, Ltd. | Phase-change optical disc recording method and apparatus, and information recording apparatus and recording pre-compensation method |
JPH08185664A (ja) | 1994-12-28 | 1996-07-16 | Kenwood Corp | 光ディスク装置のワブル検出回路 |
JP3458502B2 (ja) | 1995-01-11 | 2003-10-20 | ソニー株式会社 | 光ディスク装置 |
JP3052994B2 (ja) | 1995-06-30 | 2000-06-19 | ティアック株式会社 | 光ディスク装置のウォブル信号検出回路 |
JPH09198779A (ja) | 1996-01-18 | 1997-07-31 | Pioneer Electron Corp | ディスク判別装置 |
US5828634A (en) | 1996-02-22 | 1998-10-27 | Ricoh Company, Ltd. | Optical disk tracking method and device for producing a tracking error signal and a track crossing signal |
US5809001A (en) * | 1996-11-07 | 1998-09-15 | Eastman Kodak Company | Bandwidth reduction in writeable optical data storage apparatus |
TW451191B (en) | 1997-03-19 | 2001-08-21 | Hitachi Ltd | Wobble signal detecting circuit, wobble abnormality detecting circuit, information processing apparatus using these circuit and method, and recording medium used in the apparatus or method |
JP3708668B2 (ja) | 1997-04-09 | 2005-10-19 | 株式会社リコー | Efm出力タイミング制御回路及び記録タイミング制御回路 |
JP3806487B2 (ja) | 1997-04-14 | 2006-08-09 | 株式会社リコー | 光ディスク駆動装置のアドレス検出装置 |
JPH1166578A (ja) | 1997-08-07 | 1999-03-09 | Sanyo Electric Co Ltd | ディスクプレーヤーのウォブル信号検出回路 |
JPH11161982A (ja) | 1997-09-25 | 1999-06-18 | Ricoh Co Ltd | 光ディスクドライブ装置および付帯情報検出回路 |
JP3699813B2 (ja) | 1997-09-25 | 2005-09-28 | 株式会社リコー | 光ディスク装置 |
JP3795652B2 (ja) | 1997-12-19 | 2006-07-12 | 株式会社リコー | 光ディスク駆動装置のレーザパワー制御装置 |
JP2000113454A (ja) | 1998-10-06 | 2000-04-21 | Pioneer Electronic Corp | 光ディスク記録装置 |
US6487149B1 (en) | 1998-10-09 | 2002-11-26 | Ricoh Company, Ltd. | Optical recording and reproducing methods for optical disk |
JP3872235B2 (ja) | 1998-10-21 | 2007-01-24 | パイオニア株式会社 | プリピット検出装置 |
JP2000285455A (ja) | 1999-03-31 | 2000-10-13 | Ricoh Co Ltd | ウォブル信号検出装置及び情報記録装置 |
JP4122631B2 (ja) * | 1999-05-17 | 2008-07-23 | ソニー株式会社 | 光ディスク装置 |
US6345018B1 (en) | 1999-08-04 | 2002-02-05 | Ricoh Company, Ltd. | Demodulation circuit for demodulating wobbling signal |
JP2001093147A (ja) | 1999-09-20 | 2001-04-06 | Teac Corp | 光ディスク装置のウォブル信号検出回路 |
JP3292184B2 (ja) * | 1999-10-06 | 2002-06-17 | ヤマハ株式会社 | 光ディスク記録方法及び装置 |
JP2001134943A (ja) * | 1999-11-05 | 2001-05-18 | Yamaha Corp | 光ディスク記録装置のプッシュプル信号処理回路およびウォブル抽出回路ならびにプリピット検出回路 |
JP4462686B2 (ja) | 1999-12-28 | 2010-05-12 | 株式会社リコー | 受光装置、光ピックアップ装置、情報再生/記録装置および情報処理装置 |
JP4422855B2 (ja) * | 2000-03-16 | 2010-02-24 | 株式会社日立製作所 | ウォブル信号再生回路 |
JP4012673B2 (ja) | 2000-08-23 | 2007-11-21 | パイオニア株式会社 | ウォーブル検出装置 |
JP2002074674A (ja) | 2000-09-04 | 2002-03-15 | Matsushita Electric Ind Co Ltd | ウォブル信号検出回路 |
JP2002279640A (ja) | 2001-03-21 | 2002-09-27 | Ricoh Co Ltd | ウォブル検出回路とその装置 |
KR100754160B1 (ko) | 2001-06-30 | 2007-09-03 | 삼성전자주식회사 | 광디스크 장치 및 워블 신호 재생방법 |
JP2003030878A (ja) | 2001-07-13 | 2003-01-31 | Sanyo Electric Co Ltd | 光ディスク記録再生装置のウォブル信号検出回路 |
JP3890934B2 (ja) | 2001-08-10 | 2007-03-07 | 日本ビクター株式会社 | ウォブル信号検出装置 |
JP3914018B2 (ja) | 2001-09-26 | 2007-05-16 | 株式会社リコー | ウォブル信号検出装置及び光学的情報記録再生装置 |
JP4121264B2 (ja) | 2001-10-16 | 2008-07-23 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | ディスクドライブ装置及びウォブル情報検出方法 |
JP3789423B2 (ja) | 2001-11-17 | 2006-06-21 | エルジー電子株式会社 | 光ディスクに記録されるウォブル信号をエンコーディングする装置及び方法と、その光ディスクで読み出されたウォブル信号をデコーディングする装置及び方法 |
US6809997B2 (en) | 2001-11-17 | 2004-10-26 | Lg Electronics Inc. | Apparatus and method for detecting wobble signal read from optical disc |
-
2001
- 2001-12-07 JP JP2001374057A patent/JP3566690B2/ja not_active Expired - Lifetime
-
2002
- 2002-12-06 EP EP05019080A patent/EP1610308B1/en not_active Expired - Fee Related
- 2002-12-06 DE DE60212926T patent/DE60212926T2/de not_active Expired - Lifetime
- 2002-12-06 DE DE60226651T patent/DE60226651D1/de not_active Expired - Lifetime
- 2002-12-06 US US10/313,036 patent/US6859425B2/en not_active Expired - Fee Related
- 2002-12-06 ES ES02258446T patent/ES2267949T3/es not_active Expired - Lifetime
- 2002-12-06 ES ES05019080T patent/ES2305973T3/es not_active Expired - Lifetime
- 2002-12-06 EP EP05019078A patent/EP1610306B1/en not_active Expired - Fee Related
- 2002-12-06 DE DE60232753T patent/DE60232753D1/de not_active Expired - Lifetime
- 2002-12-06 ES ES05019078T patent/ES2305972T3/es not_active Expired - Lifetime
- 2002-12-06 DE DE60226650T patent/DE60226650D1/de not_active Expired - Lifetime
- 2002-12-06 EP EP02258446A patent/EP1318508B1/en not_active Expired - Fee Related
- 2002-12-06 EP EP05019079A patent/EP1610307B1/en not_active Expired - Fee Related
- 2002-12-07 CN CNB021595968A patent/CN100345197C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US6859425B2 (en) | 2005-02-22 |
EP1318508A3 (en) | 2004-11-24 |
EP1610306B1 (en) | 2008-05-14 |
US20030128641A1 (en) | 2003-07-10 |
EP1610308A1 (en) | 2005-12-28 |
CN1430218A (zh) | 2003-07-16 |
ES2305973T3 (es) | 2008-11-01 |
JP2003173540A (ja) | 2003-06-20 |
ES2267949T3 (es) | 2007-03-16 |
DE60212926T2 (de) | 2007-02-08 |
EP1610306A3 (en) | 2006-01-04 |
EP1318508A2 (en) | 2003-06-11 |
EP1318508B1 (en) | 2006-07-05 |
JP3566690B2 (ja) | 2004-09-15 |
EP1610308B1 (en) | 2008-05-14 |
DE60226651D1 (de) | 2008-06-26 |
EP1610307A3 (en) | 2006-01-04 |
EP1610307A2 (en) | 2005-12-28 |
DE60226650D1 (de) | 2008-06-26 |
DE60232753D1 (de) | 2009-08-06 |
EP1610307B1 (en) | 2009-06-24 |
EP1610306A2 (en) | 2005-12-28 |
CN100345197C (zh) | 2007-10-24 |
DE60212926D1 (de) | 2006-08-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2305972T3 (es) | Circuito de deteccion de señal de ondulacion y dispositivo de disco optico. | |
US7379406B2 (en) | Optical recording apparatus, and method for controlling laser power therein by filtering and then sampling a returned light signal | |
JP3956743B2 (ja) | 光ディスク装置 | |
US7133340B2 (en) | Optical disc apparatus | |
JP3636093B2 (ja) | 光ディスク装置 | |
JP3727920B2 (ja) | ディスク装置、データ記録方法、及びデータ再生方法 | |
JP2004171740A (ja) | 光学式情報記録媒体、光学式記録再生方法及び光学式記録再生装置 | |
JP3597189B1 (ja) | ウォブル信号復調方法、ウォブル信号復調回路及び光ディスク装置 | |
JP2004022127A (ja) | チルト補正装置 | |
US20040105357A1 (en) | Recording and reproduction apparatus | |
JP2001195755A (ja) | 光ディスク装置 | |
JP4520906B2 (ja) | タンジェンシャルチルト検出装置および光ディスク装置 | |
JP3752496B2 (ja) | 信号補正方法、ウォブル信号補正回路及び光ディスク装置 | |
JP2005116042A (ja) | 回転速度設定方法、プログラム及び記録媒体、並びに光ディスク装置 | |
US20050083803A1 (en) | Recording power determining method, program, computer readable storage medium, recording power determining device, and optical disk apparatus | |
JP2004199818A (ja) | 光ピックアップ装置及び光ディスク装置 | |
JP2004303317A (ja) | 光記録方法 | |
JP4607854B2 (ja) | 情報記録装置及び情報記録方法 | |
JP3853813B2 (ja) | 信号処理方法、信号処理回路及び光ディスク装置 | |
JP2005092952A (ja) | 記録条件設定方法、記録方法、プログラム及び記録媒体、並びに光ディスク装置 | |
JP2000228013A (ja) | 光学情報の再生方法、記録方法および情報記録媒体 | |
JP2007294047A (ja) | 光ディスク記録再生装置 | |
JP2006147014A (ja) | 光ピックアップ | |
JP2004259393A (ja) | パワー制御方法、パワー制御装置及び光ディスク装置 | |
JP2006048831A (ja) | 光ピックアップ並びに記録及び/又は再生装置 |