DE19540146A1 - Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafür - Google Patents
Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafürInfo
- Publication number
- DE19540146A1 DE19540146A1 DE19540146A DE19540146A DE19540146A1 DE 19540146 A1 DE19540146 A1 DE 19540146A1 DE 19540146 A DE19540146 A DE 19540146A DE 19540146 A DE19540146 A DE 19540146A DE 19540146 A1 DE19540146 A1 DE 19540146A1
- Authority
- DE
- Germany
- Prior art keywords
- period
- logic gate
- gate circuits
- pulse
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0224—Details of interlacing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0232—Special driving of display border areas
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0283—Arrangement of drivers for different directions of scanning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0414—Vertical resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0421—Horizontal resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0464—Positioning
- G09G2340/0471—Vertical positioning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0464—Positioning
- G09G2340/0478—Horizontal positioning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0464—Positioning
- G09G2340/0485—Centering horizontally or vertically
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
Die vorliegende Erfindung betrifft allgemein eine Flüssigkristallanzeige (nachfolgend
"LCD" genannt) und ein Ansteuerverfahren dafür, und insbesondere eine LCD vom
aktiven Matrixtyp mit vertikalen und horizontalen Treibern, die in einem Multimedia-
Netzwerk betrieben werden kann, z. B. geeignet für viele Abtast-Betriebsarten ist,
wie beispielsweise bei einer großflächigen oder präsentationsorientierten Anzeige
oder bei einem Projektor (die nachfolgend gemeinsam "PROJEKTOR" genannt
werden) und einem heutigen oder hochwertigen Fernsehen oder einem hochauflö
senden Fernsehen (die nachfolgend gemeinsam "TV" genannt werden). Die Erfin
dung betrifft auch ein Ansteuerverfahren für diese LCD.
In bezug auf den Eintritt in das Multimedia-Zeitalter ist in den letzten Jahren eine
gestiegene Nachfrage nach einer LCD beobachtet worden, die für verschiedene
Medien geeignet ist, wie beispielsweise für einen Personalcomputer, eine Worksta
tion und eine Mannigfaltigkeit von Rechenmaschinen (die hierin nachfolgend ge
meinsam "Computer" genannt werden), einen PROJEKTOR und einen TV, deren
wichtigsten Anzeigespezifikationen sich voneinander unterscheiden, wie beispiels
weise bezüglich der Signalbandbreite, der Pixelanzahl und der Abtastbetriebsarten.
Es wird eine solche LCD benötigt, die mit verschiedenen Signalquellen zusammen
arbeiten kann.
Beispielsweise muß die LCD, damit sie für einen typischen COMPUTER geeignet
ist, eine zeitliche Folge von Einzelfeld-Vollbildern in Antwort auf ein Signal anzeigen,
das nicht für einen Halbbildbetrieb formatiert ist, wobei eine vorbestimmte Anzahl
von Abtastzeilen in sequentieller Reihenfolge sequentiell abgetastet wird, d. h. in
einer Reihenfolge von ihnen in jedem Feld, gleichgültig, ob die Reihenfolge unge
radzahlig oder geradzahlig ist.
Andererseits muß die LCD, damit sie für einen PROJEKTOR oder einen TV geeig
net ist, eine zeitliche Folge von Doppelfeld-Vollbildern in Antwort auf ein Signal
anzeigen, das für einen Halbbildbetrieb formatiert ist, wobei eine vorbestimmte
Anzahl von Abtastzeilen in sequentieller Reihenfolge nach einem Zeilensprungver
fahren abgetastet wird, so daß in jedem ungeradzahligen Feld ungeradzahlige
Zeilen sequentiell abgetastet werden und in jedem geradzahligen Feld geradzahli
ge Zeilen sequentiell abgetastet werden.
Insbesondere wird zum Erreichen einiger für einen Flüssigkristall typischer Eigen
schaften, wie beispielsweise einer Nachleucht-Charakteristik, eine typische LCD
für einen PROJEKTOR oder ein TV benötigt, die derart implementiert ist, daß sie
eine gleichzeitige Abtastung zweier Zeilen in einem derartigen Betrieb durchführt
daß in jedem ungeradzahligen Feld beim Abtasten einer ungeradzahligen Zeile
zum Schreiben von Bilddaten dort hinein gleichzeitig eine nachfolgende geradzah
lige Zeile abgetastet wird, um diese Daten zu schreiben, und daß in jedem gerad
zahligen Feld beim Abtasten einer geradzahligen Zeile zum Schreiben von Bildda
ten dort hinein gleichzeitig eine nachfolgende ungeradzahlige Zeile abgetastet
wird, um diese Daten zu schreiben.
Darüber hinaus ist es für eine Anwendung in einem Multimedia-Netzwerk für eine
LCD mit einer vorbestimmten Anzahl von in einer Matrix angeordneten Pixeln wün
schenswert, daß sie auf ein Bildsignal antworten kann, das für eine kleinere An
zahl von Pixeln als der vorbestimmten Anzahl formatiert ist, um ein Bild anzuzei
gen, das sowohl in der vertikalen als auch der horizontalen Richtung auf das Dop
pelte vergrößert ist.
Es kann beispielsweise bemerkenswert und effizient sein, daß eine LCD mit 1024
Abtastzeilen bei 1280 Datenzeilen auf ein Signal antwortet, das für 480 Abtastzei
len mal 640 Datenzeilen formatiert ist, um ein Bild anzuzeigen, um das Bild sowohl
in vertikaler als auch horizontaler Richtung auf das Doppelte derart zu vergrößern,
daß 960 Abtastzeilen mal 1280 Datenzeilen der LCD verwendet werden, um das
vergrößerte Bild anzuzeigen.
Es kann für eine solche LCD nötig sein, auf ein für 600 Abtastzeilen mal 800 Da
tenzeilen formatiertes Signal zu antworten, um ein dargestelltes Bild sowohl in ver
tikaler als auch horizontaler Richtung auf das 1,6-fache zu vergrößern, so daß 960
Abtastzeilen mal 1280 Datenzeilen der LCD verwendet werden, um das vergrößer
te Bild anzuzeigen.
Eine typische LCD weist ein Flüssigkristallanzeigeelement oder eine Schalttafel auf, die
aus einer von hinten beleuchteten transparenten Pixelschicht aufgebaut ist, die
aus einer vorbestimmten Anzahl von in einer Matrix angeordneten aktiven Pixeln
besteht, die einen rechteckigen Anzeigebereich definieren, wobei die Pixel mittels
einer Matrix aus Dünnfilmtransistoren (nachfolgend "TFT" genannt) gebildet wer
den, die auf einem Glas- oder Quarzsubstrat integriert ausgebildet sind, und aus
einer peripheren Treiberschaltung, die aufgebaut ist aus vertikalen Treibern zum
Abtasten jeweiliger Gateanschlüsse der TFTs und horizontalen Treibern zum Zu
führen oder Schreiben von Bilddaten zu den Pixeln, um ein Bild in Übereinstim
mung mit einem Bildsignal auf dem Anzeigebereich anzuzeigen.
Wenn das Bildsignal für eine kleinere Anzahl von Pixeln als der vorbeschriebenen
Anzahl formatiert ist, zeigt das Anzeigeelement ein vergrößertes oder nicht ver
größertes Bild in einem entsprechenden rechteckigen Bereich (nachfolgend
"Bildbereich" genannt) an und läßt darum vertikale und/oder horizontale leere Be
reiche (im nachfolgenden gemeinsam "Leerbereich" genannt).
Bei einem PROJEKTOR oder einem TV wird ein solcher Leerbereich in sogenann
ter "schwarzer" Farbe angezeigt, so daß man sich gut vorstellen kann, daß der
Leerbereich kein Anzeigebereich ist.
Es ist daher für eine LCD nötig, daß sie während einer Austastperiode Daten für
eine schwarze Farbe zu Pixeln in ihrem Leerbereich schreiben kann.
Darüber hinaus ist es wünschenswert, daß eine LCD einen Bildbereich auf ihrem
Anzeigebereich auf flexible Weise versetzt.
Weiterhin ist bei einer Anwendung auf einen Farb-PROJEKTOR ein Anzeigeele
ment einer LCD aus drei Pixelschichten aufgebaut, und zwar einer für ein rotes
Bild, einer weiteren für ein grünes Bild und der übrigen für ein blaues Bild. Die drei
Schichten sind so übereinandergeschichtet, daß unter den durch sie hindurch ge
sendeten Lichtstrahlen jene, die für eine der drei Primärfarben verantwortlich sind,
unterschiedlich von jenen für die anderen bezüglich der Anzahl von Brechungen
und Reflexionen sind, denen sie unterzogen werden. Es ist somit nötig, daß eine
Farb-LCD eine der drei Pixelschichten derart ansteuern kann, daß ein Bild in einem
Spiegelbild angezeigt wird. Weiterhin ist es für einen einzelnen PROJEKTOR wün
schenswert, daß er an verschiedene Projektionsarten flexibler angepaßt werden
kann, wie z. B. an eine vordere Projektion, einer hintere Projektion und eine Schräg
projektion, wie beispielsweise für einen Aufbau am Boden oder an der Decke.
Daher ist es nötig, daß eine LCD vertikale und horizontale Treiber hat, die für einen
Zweiwege-Abtastbetrieb geeignet sind.
Demgemäß gibt es bezüglich des Eintritts in das Multimedia-Zeitalter ein starkes
potentielles Bedürfnis nach einer multimedia-orientierten universellen vielseitigen
LCD (nachfolgend "Mehrzweck-LCD" genannt), die geeignet ist für einen Mehrfach-
Abtastbetrieb, eine Vergrößerung der Anzeige, einen Bildbereich-Versatz, ein
Schreiben von schwarzen Daten und eine Zweiwege-Abtastung, wie es beschrieben
ist.
Unter solchen Umständen sind wiederholt Untersuchungen und Entwicklungen ge
macht worden, um eine Mehrzweck-LCD zu entwickeln, bei der eine periphere Trei
berschaltung einer TFT-Matrix auf demselben Substrat wie die TFT-Matrix integriert
ausgebildet ist, um eine reduzierte Größe und eine verbesserte Wirtschaftlichkeit zu
erreichen.
Bei einigen herkömmlichen Fällen ist ein vertikaler Treiber und/oder ein horizontaler
Treiber der peripheren Treiberschaltung aus einer Schieberegisterschaltung aufge
baut, die in einem bestimmten Abtastbetrieb in Antwort auf ein Bildsignal, das für
eine bestimmte Anzahl von Pixeln formatiert ist, unter Verwendung von nicht mehr
als etwa drei Steuersignalen arbeitet.
Jedoch legt in den herkömmlichen Fällen die Verwendung einer Schieberegister
schaltung Aktionen der Schaltung eine unerwünschte Geschwindigkeitsbegrenzung
und einer Schreiboperation eine unerwünschte Frequenzbegrenzung auf, so daß es
schwierig ist, innerhalb einer Austastperiode schwarze Daten in Pixel eines Leerbe
reichs zu schreiben.
Daher wäre es in jenen Fällen schwierig, eine praktische Mehrzweck-LCD zu im
plementieren.
Bei einigen herkömmlichen Fällen ist ein vertikaler Treiber und/oder ein horizontaler
Treiber der peripheren Treiberschaltung aus einem Adressendecodierer aufgebaut.
Fig. 1 zeigt ein Schaltungsdiagramm einer herkömmlichen Mehrzweck-LCD mit ei
ner vertikalen Treiberschaltung, die aus einem Adressendecodierer aufgebaut ist,
und Fig. 2 zeigt Zeitdiagramme von Signalen, die zu einem sequentiellen Betrieb
und keinem Halbbildbetrieb der Mehrzweck-LCD gehören. Signalleitungen und Si
gnale darauf sind mit denselben Bezugszeichen bezeichnet.
In Fig. 1 ist die herkömmliche LCD mit dem Bezugszeichen 100 bezeichnet. Die
LCD 100 besteht aus einem Flüssigkristallanzeigeelement 101, das aus einer von
hinten beleuchteten transparenten Pixelschicht aufgebaut ist, die aus 1024×1280
in einer Matrix angeordneten aktiven Pixeln Px(i, j) besteht, die gemeinsam ein
rechteckiges Anzeigefeld definieren, und aus einer peripheren Treiberschaltung
102,103, die eine vertikale Treiberschaltung 102 enthält, die aus einem Adressen
decodierer 104 gebildet ist, der mit den Pixeln Px(i, J) über 1024 parallele Abtastzei
len GP-1∼GP-1024 verbunden ist, und einer horizontalen Treiberschaltung 103,
die mit den Pixeln Px(i, j) über 1280 parallele Datenleitungen verbunden ist.
Jedes Pixel Px(i, j) ist als kleines rechteckiges Stück (in der Figur gestrichelt) er
kennbar, das in der Nähe einer Kreuzungsstelle Cr(i, j) zwischen einer i-ten Ab
tastzeile und einer j-ten Datenzeile angeordnet ist und durch und zwischen der i-ten
und einer i+1-ten Abtastzeile und der j-ten und einer j+1-ten Datenzeile definiert ist,
oder als Bildelement, das bei einer j-ten Spalte einer i-ten Reihe in einer Pixelmatrix
angeordnet ist, wobei i und i beliebige ganze Zahlen sind, so daß folgendes gilt: 1
i1024 und 1j1280.
Jedes Pixel Px(i, j) besteht aus einem Schalt-TFT Tr(i, j), der an seinem Gate-
Anschluß mit der i-ten Abtastzeile und an seinem Source-Anschluß oder Drain-
Anschluß mit der j-ten Datenzeile verbunden ist, einem gemeinsamen Kondensator
Ec(i, j), der mit einer seiner Elektroden mit der noch freien Elektrode des TFT Tr(i, j)
und mit seiner anderen Elektrode mit einer geerdeten gemeinsamen Elektrode ver
bunden ist, und einem Flüssigkristallvolumen, das über den Kondensator Ec(i, j)
derart aufgefüllt wird, daß es in Abhängigkeit von einem elektrischen Potential eine
optische Anisotropie aufweist, das durch eine Menge von Ladungen entwickelt wird,
die in den Kondensator Ec(i, j) geschrieben werden, um als Bilddaten gespeichert
zu werden.
Der Adressendecodierer 104 ist mit zwanzig Eingangsanschlüssen 107-1∼107-20
zum Empfangen von zwanzig vertikalen Abtast-Steuersignalen AV-0, AV-0⁻ (das
Suffix "⁻" bedeutet einen negativen Logikpegel, der in der Figur durch ein hochge
stelltes "Minus"-Zeichen dargestellt ist), AV-1, AV-1⁻, . . ., AV-k (k ist eine beliebige
ganze Zahl, so daß folgendes gilt: 0k9), AV-k⁻, . . ., AV-9 und AV-9⁻ versehen.
Wie es in Fig. 2 gezeigt ist, hat jedes Steuersignal AV-k oder AV-k⁻ ein Taktsignal
mit einer Dauer von T×2k, wobei T eine Dauer des Steuersignals AV-0 oder AV-0⁻
ist, so daß die 1024 (= 2¹⁰ = 2×2⁹) Abtastzeilen beliebig wählbar sind, und zwar
einzeln oder kombiniert durch eine Kombination von Logikpegeln der Steuersigna
le.
Daher ist die herkömmliche LCD 100 im sequentiellen Nicht-Halbbildbetrieb, der in
Fig. 2 gezeigt ist, wie auch im Halbbildbetrieb und im Betrieb zum gleichzeitigen
Abtasten zweier Zeilen betreibbar.
Darüber hinaus ist die herkömmliche LCD 100 für eine Bildvergrößerungsanzeige,
einen Bildbereichs-Versatz und einen Zweiwege-Abtastbetrieb geeignet.
Weiterhin ist die herkömmliche LCD 100 für eine gleichzeitige Auswahl von Ab
tastzeilen GP-i geeignet, die mit jenen Pixeln Px(i, j) verbunden sind, die während
einer vertikalen Austastperiode mit Daten für eine schwarze Farbe beschrieben
werden müssen, was zuläßt, daß ein relativ langes Zeitintervall für das Schreiben
vertikaler Schwarzdaten vorgesehen ist.
Demgemäß ist die herkömmliche LCD 100 als praktische Mehrzweck-LCD ver
wendbar.
Fig. 3 zeigt ein Schaltungsdiagramm einer herkömmlichen Mehrzweck-LCD mit
einer horizontalen Treiberschaltung, die aus einem Adressendecodierer aufgebaut
ist, und Fig. 4 zeigt Zeitdiagramme von Signalen, die zu einer sequentiellen hori
zontalen Abtastung der Mehrzweck-LCD gehören. Gleiche Teile oder Stellen wie in
den Fig. 1 und 2 sind in den Fig. 3 und 4 mit denselben Bezugszeichen bezeich
net. Signalleitungen und Signale darauf sind mit gemeinsamen Bezugszeichen
bezeichnet, wenn es nicht anders angegeben ist.
In Fig. 3 ist die herkömmliche LCD mit dem Bezugszeichen 200 bezeichnet. Die
LCD 200 besteht aus einem Flüssigkristallanzeigeelement 101, das aus einer von
hinten beleuchteten transparenten Pixelschicht aufgebaut ist, die aus 1024×1280
in einer Matrix angeordneten aktiven Pixeln Px(i, j) besteht, die gemeinsam einen
rechteckigen Anzeigebereich definieren, und aus einer peripheren Treiberschaltung
102-103.
Die periphere Treiberschaltung 102-103 enthält eine vertikale Treiberschaltung 102,
die mit den Pixeln Px(i, j) über 1024 parallele Abtastzeilen GP-1∼GP-1024 ver
bunden ist, und eine horizontale Treiberschaltung 103, die mit den Pixeln Px(i, j)
über 1280 (= 16×80) parallelen Daten-Zuführleitungen DS-1∼DS-1280 verbunden
ist.
Die horizontale Treiberschaltung 103 ist aus einer horizontalen Abtastschaltung 204
aufgebaut, die durch einen Adressendecodierer 205, sechzehn paralle Datenbuslei
tungen 207-1∼207-16 zum jeweiligen Zuführen von sechzehn mehrphasigen Bild
daten S-1∼S-16 und achtzig parallelen Blöcken von Daten-Abtast-Halte-
Schaltungen (nachfolgend "SH" genannt) gebildet ist.
Sind p und q willkürliche ganze Zahlen, so daß 1p16 bzw. 1q80 gilt, be
steht ein q-ter SH-Schaltungsblock aus 16 SH-Schaltungen, von denen eine p-te an
ihrem Dateneingangsende mit einer p-ten 207-p der 16 Datenbusleitungen 207-1∼
207-16 und an ihrem Datenausgangsende mit einer p-ten DS-j (j = 16q+p-16) der
entsprechenden 16 Datenzuführleitungen DS-(16q-15)∼DS-16q verbunden ist.
Eine p-te SH-Schaltung eines q-ten Schaltungsblocks ist aus einem SH-Schalter
208-j (j = 16q+p-16) als FET aufgebaut, der an seinem Gate-Anschluß mit dem
Adressendecodierer 205 verbunden ist, um von ihm einen q-ten SP-q von achtzig
parallelen Abtastimpulsen SP-1∼SP-80 zu empfangen, und entweder mit seinem
Source-Anschluß oder seinem Drain-Anschluß mit beiden Eingangs- und Aus
gangsenden der SH-Schaltung, und einem SH-Kondensator 209-j (j = 16q+p-16),
der zwischen dem Datenausgangsende der SH-Schaltung und einer geerdeten ge
meinsamen Elektrode angeschlossen ist, um darin Daten S-p zu halten, die von
einer entsprechenden Datenbusleitung 207-p abgetastet werden, damit sie während
einer Bildschreibperiode in vertikal abgetastete Pixel Px(i, j) geschrieben werden.
Jedes Pixel Px(i, j) ist, genauso wie bei der LCD 100 der Fig. 1, als kleines qua
dratisches Stück (in der Figur gestrichelt) erkennbar, das in der Nähe einer Kreu
zungsstelle Cr(i, j) zwischen einer i-ten Abtastzeile und einer j-ten Datenzeile an
geordnet ist.
Der Adressendecodierer 204 ist mit vierzehn Eingangsanschlüssen 206-1 ′′206-14
versehen, um vierzehn horizontale Abtast-Steuersignale AH-0, AH-0⁻, AH-1, AH-1⁻, . . .,
AH-r (r ist eine beliebige ganze Zahl, so daß 0r6 gilt), AH-r⁻, . . ., AH-6 und
AH-6⁻ zu empfangen.
Wie es in Fig. 4 gezeigt ist, umfaßt jedes Steuersignal AH-r oder AH-r⁻ ein Taktsi
gnal mit einer Dauer von T×2r, wobei T eine Dauer des Steuersignals AH-0⁻ oder
AH-0⁻ ist, so daß die 80 (= zwischen 2⁶ und 2⁷) SH-Schaltungsblöcke beliebig, ein
zeln oder in Kombination durch eine Kombination von Logikpegeln der Steuersi
gnale, wählbar sind. In Fig. 4 ist eine sequentielle vertikale Abtastung als eine
Reihe von Ereignissen einer Bilddatenschreibaktion dargestellt, die durch eine
Abtastendzeit t₀ (= t₀+T×q) gezeigt ist.
Daher ist die herkömmliche LCD 200 in jedem Betrieb betreibbar, den die vertikale
Treiberschaltung 102 zuläßt.
Insbesondere ist die herkömmliche LCD 200 für eine gleichzeitige Auswahl aller 80
SH-Schaltungsblöcke zum Schreiben von Schwarzdaten in obere und untere Leer
bereiche während einer horizontalen Austastperiode geeignet, was zuläßt, daß ein
relativ langes Zeitintervall für das Schreiben von Schwarzdaten in obere und unte
re Leerbereiche vorgesehen wird.
Darüber hinaus ist die herkömmliche LCD 200 für eine gleichzeitige Auswahl je
weiliger SH-Blöcke jener SH-Schaltungen geeignet, die den linken und rechten
Leerbereichen entsprechen, die während einer horizontalen Austastperiode in
schwarz anzuzeigen sind, was zuläßt, daß auch für das Schreiben von
Schwarzdaten in linke und rechte Leerbereiche ein relativ langes Zeitintervall vor
gesehen ist.
Demgemäß ist die herkömmliche LCD 200 als praktische Mehrzweck-LCD ver
wendbar.
Jedoch gibt es bei den herkömmlichen LCDs 100 und 200 aufgrund der Verwen
dung eines Adressendecodierers 104 oder 204 Probleme.
Im Fall der LCD 100 muß dann, wenn sich die Anzahl der Abtastzeilen GP-i erhöht,
jene der Steuersignalanschlüsse 107-1∼107-20 wie auch jene der Paare von
Steuerleitungen AV-k und AV-k⁻ erhöht werden, was dazu führt, daß die Größe ei
nes LCD-Moduls erhöht wird, was in erhöhten Produktionskosten resultiert.
Beispielsweise benötigen selbst die 1024 Abtastzeilen die 20 Steuersignalan
schlüsse 107-1∼107-20. Wenn die Anzahl von Abtastzeilen 1024 übersteigt, sind
wenigstens 22 Anschlüsse erforderlich.
Im Fall der LCD 200 muß dann, wenn sich die Anzahl von Datenzuführleitungen
DS-j erhöht und/oder jene der Datenbusleitungen 207-1∼207-16 oder Phasen von
Bilddaten sich erniedrigt, die Anzahl der Steuersignalanschlüsse 206-1∼206-14 wie
auch jene der Paare von Steuerleitungen AH-r und AH-r⁻ erhöht werden, was dazu
führt, daß die Größe eines LCD-Moduls erhöht wird, was in erhöhten Produktions
kosten resultiert.
Beispielsweise benötigen selbst die 1280 Datenzuführleitungen, die mit den Daten
busleitungen 207-p von anzahlmäßig nicht weniger als 16 verbunden sind, die 14
Steuersignalanschlüsse 206-1∼206-14. Wenn sich die Anzahl von Busleitungen für
die 1280 Datenzuführleitungen auf 8 erniedrigt, sind 16 Steuersignalanschlüsse
erforderlich.
Somit führt die Verwendung eines Adressendecodierers zu einer erhöhten Anzahl
von Steuersignalen, von denen eine Kombination von Logikpegeln für eine Adres
senauswahl verantwortlich ist, so daß eine Erhöhung eines Rauschens und/oder
von Zeitunterschieden zwischen den Steuersignalen dazu neigt, ein Signal-zu-
Rausch-(nachfolgend "SN" genannt)-Verhältnis eines Ausgangssignals zu ver
schlechtern.
Die vorliegende Erfindung ist unter Berücksichtigung solcher Punkte gemacht wor
den.
Es ist daher eine erste Aufgabe der vorliegenden Erfindung, eine praktische Mehr
zweck-LCD zu schaffen, deren periphere Treiberschaltung mit einer relativ kleinen
Anzahl von Steuersignalanschlüssen arbeitet, was ein verbessertes SN-Verhältnis
(Rauschabstand), eine effektive Größenreduktion und einen verbesserten Ko
steneffekt zuläßt.
Zum Lösen der ersten Aufgabe schafft eine Ausführungsform der Erfindung eine
Flüssigkristallanzeige, die folgendes aufweist: eine aktive Matrixanordnung, deren
Schaltelemente an Kreuzungsstellen zwischen Abtastzeilen und Datenzeilen an
geordnet sind; eine vertikale Treiberschaltung zum Ansteuern der Abtastzeilen;
und eine horizontale Treiberschaltung zum Ansteuern der Datenzeilen; wobei die
vertikale Treiberschaltung folgendes aufweist: eine N-stufige Abtastschaltung zum
Bereitstellen von N Ausgaben eines Impulssignals, die sequentiell um eine Hälfte
einer Periode eines Taktsignals verschoben sind, wobei N eine positive ganze
Zahl ist, N×M Logikgatterschaltungen, deren erste Steueranschlüsse in jeweiligen
Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden
sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu
werden, wobei M eine ganze Zahl größer Eins ist, und deren zweite Steueran
schlüsse in jeweiligen Kombinationen von Logikgatterschaltungen in Intervallen
von 2×M-1 dazwischen miteinander verbunden sind, und Ausgangspufferschal
tungen, deren Eingangssignale Ausgangssignale der Logikgatterschaltungen sind.
Gemäß dieser Ausführungsform der Erfindung kann eine praktische Mehrzweck-
LCD mit einer Anzahl von Steuersignalanschlüssen in einem verkleinerten Bereich
implementiert werden, der zwischen 3/5 bis zu einer Hälfte des Bereichs bei einem
herkömmlichen Fall ist.
Gemäß einer besonderen Ausgestaltung der Erfindung sind die Logikgatterschal
tungen jeweils NAND-Schaltungen mit 2 Eingängen.
Gemäß einer weiteren besonderen Ausgestaltung der Erfindung weist die Abtast
schaltung Schaltungseinrichtungen zum Verschieben des Impulssignals in einem
Zweiwege-Betrieb auf.
Gemäß einer weiteren besonderen Ausgestaltung der Erfindung ist die ganze Zahl
M größer als drei.
Zum Lösen der ersten Aufgabe sieht eine weitere Ausführungsform der vorliegen
den Erfindung eine Flüssigkristallanzeige vor, die folgendes aufweist: eine aktive
Matrixanordnung, deren Schaltelemente an Kreuzungsstellen zwischen Abtastlei
tungen
und Datenleitungen angeordnet sind; eine vertikale Treiberschaltung zum Ansteuern
der Abtastleitungen; und eine horizontale Treiberschaltung zum Ansteuern der
Datenleitungen; wobei die horizontale Treiberschaltung folgendes aufweist: eine N-
stufige Abtastschaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die
um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei M
eine positive ganze Zahl ist, N×M erste Logikgatterschaltungen, deren erste Steu
eranschlüsse in jeweiligen Kombinationen von M ersten Logikgatterschaltungen da
zwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der
Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist,
und deren zweite Steueranschlüsse in jeweiligen Kombinationen von ersten Logik
gatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden
sind, N×M zweite Logikgatterschaltungen, deren erste Steueranschlüsse mit Aus
gangsanschlüssen der ersten Logikgatterschaltungen verbunden sind, und deren
zweite Steueranschlüsse dazwischen miteinander verbunden sind, und N×M Da
ten-Abtast-Halte-Schalter, deren Steueranschlüsse in jeweiligen Kombinationen von
J Daten-Abtast-Halteschalter dazwischen miteinander verbunden sind, um jeweils
mit Ausgangsanschlüssen der zweiten Logikgatterschaltungen verbunden zu wer
den, wobei J eine positive ganze Zahl ist, und deren Eingangsanschlüsse in jeweili
gen Kombinationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 dazwi
schen miteinander verbunden sind.
Gemäß einer besonderen Ausgestaltung der Ausführung der Erfindung sind die er
sten und zweiten Logikgatterschaltungen jeweils NAND-Schaltungen mit 2 Eingän
gen.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung
weist die Abtastschaltung Schaltungseinrichtungen zum Verschieben des Impuls
signals in einem Zweiwege-Betrieb auf.
Zum Lösen der ersten Aufgabe schafft eine weitere Ausführung der vorliegenden
Erfindung eine Flüssigkristallanzeige, die folgendes aufweist: eine aktive Ma
trixanordnung, deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen
und Datenleitungen angeordnet sind; eine vertikale Treiberschaltung zum Ansteuern
der Abtastleitungen; und eine horizontale Treiberschaltung zum Ansteuern der Da
tenleitungen; wobei die horizontale Treiberschaltung folgendes aufweist: eine N-
stufige Abtastschaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die
um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N
eine positive ganze Zahl ist, N×M Logikgatter-Schaltungen, deren erste Steueran
schlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen
miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtast
schaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und de
ren zweite Steueranschlüsse in jeweiligen Kombinationen von Logikgatter-
Schaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind,
Ausgangspufferschaltungen zum Eingeben von Ausgangssignalen der Logikgatter
schaltungen, und N×M Daten-Abtast-Halte-Schalter, deren Steueranschlüsse in
jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwischen mitein
ander verbunden sind, um jeweils mit Ausgangsanschlüssen der Ausgangspuffer
schaltungen verbunden zu werden, wobei J eine positive ganze Zahl ist, und deren
Eingangsanschlüsse in jeweiligen Kombinationen von Daten-Abtast-Halte-Schaltern
in Intervallen von J-1 dazwischen miteinander verbunden sind.
Gemäß dieser Ausführung der Erfindung kann eine praktische Mehrzweck-LCD mit
einer Anzahl von Steuersignalanschlüssen in einem reduzierten Bereich implemen
tiert werden, der zwischen 9/14 bis zu einer Hälfte des Bereichs bei einem her
kömmlichen Fall ist.
Ein solcher Effekt kann durch eine erhöhte Anzahl von Pixeln und/oder eine redu
zierte Anzahl von Bilddaten-Vervielfältigungsphasen bemerkt werden.
Darüber hinaus erlaubt eine vollständige Auslöschung von Rauschen aufgrund ei
nes Übersprechens einen stabilen Anzeigedienst.
Es ist eine zweite Aufgabe der vorliegenden Erfindung, ein Ansteuerverfahren für
eine praktische Mehrzweck-LCD zu schaffen, deren periphere Treiberschaltung mit
einer relativ kleinen Anzahl von Steuersignalanschlüssen arbeitet, was ein verbes
sertes SN-Verhältnis, eine effektive Größenreduktion und eine verbesserte Ko
stenwirkung zuläßt.
Zum Lösen der zweiten Aufgabe schafft eine weitere Ausführung der vorliegenden
Erfindung ein Ansteuerverfahren zum Ansteuern einer Flüssigkristallanzeige, die
folgendes enthält: eine aktive Matrixanordnung, deren Schaltelemente an Kreu
zungsstellen zwischen Abtastleitungen und Datenleitungen angeordnet sind, eine
vertikale Treiberschaltung zum Ansteuern der Abtastleitungen, und eine horizontale
Treiberschaltung zum Ansteuern der Datenleitungen, wobei das Ansteuerverfahren
folgende Schritte aufweist: Vorsehen einer N-stufigen Abtastschaltung in der vertika
len Treiberschaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die um
die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N
eine positive ganze Zahl ist; Vorsehen von N×M Logikgatterschaltungen in der ver
tikalen Treiberschaltung, deren erste Steuersignalanschlüsse in jeweiligen Kombi
nationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind,
um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden,
wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in je
weiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 da
zwischen miteinander verbunden sind; und Vorsehen von Ausgangspufferschaltun
gen in der vertikalen Treiberschaltung, deren Eingangssignale die Ausgangssignale
der Logikgatterschaltungen sind.
Gemäß einer besonderen Ausgestaltung der Ausführung der Erfindung weist das
Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Taktsignals mit
einer Periode von 2×M×T zur Abtastschaltung, wobei T ein Abtastleitungs-
Auswahlintervall ist; sequentielles Eingeben von 2×M unterschiedlichen Impuls
signalen A-1, A-2, . . ., A-(2×M) zu 2×M zweiten Steueranschlüssen G-1, G-2, . . .,
G-(2×M) der N×M Logikgatterschaltungen, wobei die 2×M Impulssignale eine
Impulsdauer von T, eine Impulsperiode von 2×M×T und sequentiell um eine Peri
ode von T verschobene Phasen haben; und Eingeben der 2×M Impulssignale zum
Ansteuern in einer derartigen zeitlichen Beziehung, das 0<(t1-t0)<{(2×M×T)/2}
gilt, wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals
der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei
t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Impulssignals, das
zu einem zweiten Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung
einzugeben ist, geändert wird.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung
weist das Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Takt
signals mit einer Periode von 2×M×T zu der Abtastschaltung, wobei T ein Ab
tastleitungs-Auswahlintervall ist; Eingeben von 2×M unterschiedlichen Impulssigna
le A-1, A-2, . . ., A-(2×M) in einer umgekehrten Reihenfolge zu 2×M zweiten Steu
eranschlüssen G-1, G-2, . . ., G-(2×M) der N×M Logikgatterschaltungen, wobei die
2×M Impulssignale eine Impulsdauer von T, eine Impulsperiode von 2×M×T und
sequentiell um eine Periode von T verschobene Phasen haben; und Eingeben der 2 ×M
Impulssignale zum Ansteuern in einer derartigen zeitlichen Beziehung, daß 0 <
(t1-t0)<{(2×M×T)/2} gilt, wobei t0 eine Zeit ist, zu der ein logischer Pegel eines
K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive
ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel
eines Impulssignals, das zu einem zweiten Steueranschluß einer (M×K)-ten Logik
gatterschaltung einzugeben ist, geändert wird.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung
weist das Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Takt
signals mit einer Periode von M×T zu der Abtastschaltung, wobei T ein Abtastlei
tungs-Auswahlintervall ist; sequentielles Eingeben von M unterschiedlichen Impuls
signalen A-1, A-2, . . ., A-M zu Kombinationen von 2×M zweiten Steueranschlüssen
G-1 und G-2, G-3 und G-4, . . ., G-(2×M-1) und G-(2×M) der N×M Logikgatter
schaltungen, wobei die M Impulssignale eine Impulsdauer von T, eine Impulsperi
ode von M×T und sequentiell um eine Periode von T verschobene Phasen haben;
und Eingeben der Impulssignale zum Ansteuern in einer derartigen zeitlichen Be
ziehung, daß 0<(t1-t0)<{(M×T)/2} gilt, wobei t0 eine Zeit ist, zu der ein logischer
Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K
eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein
logischer Pegel eines Impulssignals, das zu einem zweiten Steueranschluß einer {1
+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung
weist das Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Takt
signals mit einer Periode von M×T/2 zu der Abtastschaltung, wobei T ein Abtastlei
tungs-Auswahlintervall ist; sequentielles Eingeben von M/2 unerschiedlichen Im
pulssignalen A-1, A-2, . . ., A-M/2 zu Kombinationen von 2×M zweiten Steueran
schlüssen G-1∼G-4, G-5∼G-8, . . ., G-(2×M-3)∼G-(2×M) der N×M Logikgat
terschaltungen, wobei die M/2 Impulssignale eine Impulsdauer von T, eine Impul
speriode von M×T/2 und sequentiell um eine Periode von T verschobene Phasen
haben; und Eingeben der M/2 Impulssignale zum Ansteuern in einer derartigen zeit
lichen Beziehung, daß 0<(t1-t0)<{(M×T)/4} gilt, wobei t0 eine Zeit ist, zu der ein
logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird,
wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu
der ein logischer Pegel eines Impulssignals, das zu einem zweiten Steueranschluß
einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung
weist das Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Takt
signals mit einer Periode von M×T zu der Abtastschaltung, wobei T ein Abtastlei
tungs-Auswahlintervall ist; in einem ungeradzahligen Feld Ausführen eines sequen
tiellen Eingebens von M unterschiedlichen Impulssignalen A-1, A-2, . . . , A-M zu
zweiten Steueranschlüssen G-1, G-3, G-5, . . ., G-(2×M-1) von ungeradzahligen N×M
Logikgatterschaltungen, wobei die M Impulssignale eine Impulsdauer von T, eine
Impulsperiode von M×T und sequentiell um eine Periode von T verschobene Pha
sen haben, und eines Eingebens der M Impulssignale zum Ansteuern in einer der
artigen zeitlichen Beziehung, daß 0<(t1-t0)<{(M×T)/2} gilt, wobei t0 eine Zeit
ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung
geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der
Zeit t0 ist, zu der ein logischer Pegel eines Impulssignals, das zu einem zweiten
Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, ge
ändert wird; und in einem geradzahligen Feld Ausführen eines sequentiellen Einge
bens von M unterschiedlichen Impulssignalen A-1, A-2, . . ., A-M zu zweiten Steuer
anschlüssen G-2, G-4, G-6, . . ., G-(2×M) geradzahliger der N×M Logikgatterschal
tungen, wobei die M Impulssignale eine Impulsdauer von T, eine Impulsperiode von
M×T und sequentiell um eine Periode von T verschobene Phasen haben, und ei
nes Eingebens der M Impulssignale zum Ansteuern in einer derartigen zeitlichen
Beziehung, daß 0<(t1-t0)<{(M×T/2} gilt, wobei t0 eine Zeit ist, zu der ein logi
scher Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei
K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein
logischer Pegel eines Impulssignals, das zu einem zweiten Steueranschluß einer {2
+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung
weist das Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Takt
signals zu der Abtastschaltung, dessen Taktperiode von 2×M×T bis {(2 ×M-J)×T}
modulierbar ist, wobei T ein Abtastleitungs-Auswahlintervall und J eine positive
ganze Zahl nicht größer als M ist; sequentielles Eingeben von 2×M unterschiedli
chen Impulssignalen A-1, A-2, . . ., A-(2×M) zu 2×M zweiten Steueranschlüssen G-1,
G-2, . . ., G-(2×M) der N×M Logikgatterschaltungen, wobei die 2×M Impuls
signale eine Impulsdauer von T und sequentiell um eine Periode von T verschobene
Phasen haben, wenn die Taktperiode 2×M×T ist, mit Ausnahme von J Stellen, an
denen die Taktperiode {(2×M-J)×T} ist; und Eingeben der 2×M Impulssignale
zum Ansteuern in einer derartigen zeitlichen Beziehung, daß 0<(t1-t0)<{(2×M×T)/2}
gilt, wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangs
signals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist und
wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Impuls
signals, das zu einem zweiten Steueranschluß eines {1×M×(K-1)}-ten Logikgat
terschaltung einzugeben ist, geändert wird.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung hat
die Flüssigkristallanzeige eine Austastperiode mit einer ersten Periode zum Einge
ben eines Taktsignals einer vorbestimmten Periode zu der Abtastschaltung, um se
quentiell ein Impulssignal zu verschieben, einer zweiten Periode, die der ersten Pe
riode folgt, zum Fixieren eines Pegels des Taktsignals, um Pegel der Ausgangs
signale der Abtastschaltung konstant zu halten, und einer dritten Periode, die der
zweiten Periode folgt, zum Eingeben eines Taktsignals einer vorbestimmten Periode
zu der Abtastschaltung, um das Impulssignal sequentiell zu verschieben, wobei das
Ansteuerverfahren weiterhin folgende Schritte aufweist: Eingeben eines Signals zu
den zweiten Steueranschlüssen der Logikgatterschaltungen zum Ansteuern unab
hängig von den Ausgangssignalen der Logikgatterschaltungen in der ersten und der
dritten Periode und abhängig davon in der zweiten Periode.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung hat
die Flüssigkristallanzeige eine Austastperiode mit einer ersten Periode zum Einge
ben eines Taktsignals einer vorbestimmten Periode zu der Abtastschaltung, um ein
Impulssignal sequentiell zu verschieben, einer zweiten Periode, die der ersten Peri
ode folgt, zum Fixieren eines Pegels des Taktsignals, um Pegel der Ausgangssigna
le der Abtastschaltung konstant zu halten, einer dritten Periode, die der zweiten Pe
riode folgt, zum Ändern des fixierten Pegels des Taktsignals, um eine erste Ver
schiebung des Impulssignals zu bewirken, einer vierten Periode, die der dritten Pe
riode folgt, zum Fixieren eines Pegels des Taktsignals, um Pegel der Ausgangs
signale der Abtastschaltung konstant zuhalten, und einer fünften Periode, die der
vierten Periode folgt, zum Eingeben eines Taktsignals einer vorbestimmten Periode
zu der Abtastschaltung, um das Impulssignal sequentiell zu verschieben, wobei das
Ansteuerverfahren weiterhin folgende Schritte aufweist: Eingeben eines Signals zu
den zweiten Steueranschlüssen der Logikgatterschaltungen für eine Ansteuerung
unabhängig von den Ausgangssignalen der Logikgatterschaltungen in der ersten,
der dritten und der fünften Periode und abhängig davon in wenigstens einer der
zweiten und der vierten Periode.
Gemäß einer weiteren besonderen Ausgestaltung der Ausführung der Erfindung
wird in einer Austastperiode ein Taktsignal, das zu der Abtastschaltung einzugeben
ist, auf eine höhere Frequenz als in einer Bildschreibperiode moduliert, um ein Im
pulssignal zu übertragen, und in einer Übertragungsperiode veranlaßt eine Ausgabe
der Abtastschaltung, daß ein Signal, reflektierend auf Ausgaben der Logikgatter
schaltungen, für eine Ansteuerung zu den zweiten Steueranschlüssen der Logikgat
terschaltungen eingegeben wird.
Zum Lösen der zweiten Aufgabe schafft eine weitere Ausführung der vorliegenden
Erfindung ein Ansteuerverfahren für eine Flüssigkristallanzeige, die folgendes ent
hält: eine aktive Matrixanordnung, deren Schaltelemente an Kreuzungsstellen zwi
schen Abtastleitungen und Datenleitungen angeordnet sind, eine vertikale Treiber
schaltung zum Ansteuern der Abtastleitungen und eine horizontale Treiberschaltung
zum Ansteuern der Datenleitungen, wobei das Ansteuerverfahren folgende Schritte
aufweist: Vorsehen einer N-stufigen Abtastschaltung in der horizontalen Treiber
schaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die sequentiell
um die Hälfte einer Periode eines Taktsignals verschoben sind, wobei N eine positi
ve ganze Zahl ist; Vorsehen von N×M ersten Logikgatterschaltungen in der hori
zontalen Treiberschaltung, deren erste Steueranschlüsse in jeweiligen Kombinatio
nen von M ersten Logikgatterschaltungen dazwischen miteinander verbunden sind,
um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden,
wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in je
weiligen Kombinationen von ersten Logikgatterschaltungen in Intervallen von 2 ×M-1
dazwischen miteinander verbunden sind; Vorsehen von N×M zweiten Logikgat
terschaltungen in der horizontalen Treiberschaltung, deren erste Steueranschlüsse
mit Ausgangsanschlüssen der ersten Logikgatterschaltungen verbunden sind, und
deren zweite Steueranschlüsse dazwischen miteinander verbunden sind; und Vor
sehen von N×M Daten-Abtast-Halte-Schaltern in der horizontalen Treiberschal
tung, deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-
Halte-Schaltern dazwischen miteinander verbunden sind, um jeweils mit Aus
gangsanschlüssen der zweiten Logikgatterschaltungen verbunden zu werden, wo
bei J eine positive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen
Kombinationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 dazwischen
miteinander verbunden sind.
Gemäß einer besonderen Ausgestaltung dieser Ausführung der Erfindung weist das
Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Taktsignals mit
einer Periode von 2×M×T zu der Abtastschaltung, wobei T ein Abtastleitungs-
Auswahlintervall ist; sequentielles Eingeben von 2×M unterschiedlichen Impuls
signalen A-1, A-2, . . ., A-(2×M) zu zweiten Steueranschlüssen D-1, D-2, . . ., D-(2×M)
der N×M ersten Logikgatterschaltungen, wobei die 2×M Impulssignale eine
Impulsdauer zwischen 0 und {(M+1)×T}, eine Impulsperiode von 2×M×T und
sequentiell um eine Periode von T verschobene Phasen haben; und wobei Ausga
ben der ersten Logikgatterschaltungen dazu führen, daß ein Signal, reflektierend auf
Ausgaben der zweiten Logikgatterschaltungen, für eine Ansteuerung zu den zweiten
Steueranschlüssen der zweiten Logikgatterschaltungen eingegeben wird.
Gemäß einer weiteren besonderen Ausgestaltung dieser Ausführung der Erfindung
weist das Ansteuerverfahren weiterhin folgende Schritte auf: Eingeben eines Takt
signals mit einer Periode von 2×M×T zu der Abtastschaltung, wobei T ein Ab
tastleitungs-Auswahlintervall ist; Eingeben von 2×M unterschiedlichen Impulssigna
len A-1, A-2, . . ., A-(2×M) in einer umgekehrten Reihenfolge zu zweiten Steueran
schlüssen D-1, D-2, . . ., D-(2×M) der N×M ersten Logikgatterschaltungen, wobei
die 2×M Impulssignale eine Impulsdauer zwischen 0 und {(M+1)×T}, eine Impul
speriode von 2×M×T und sequentiell um eine Periode von T verschobene Phasen
haben; und wobei Ausgaben der ersten Logikgatterschaltungen dazu führen, daß
ein Signal, reflektierend auf Ausgaben der zweiten Logikgatterschaltungen, für eine
Ansteuerung zu den zweiten Steueranschlüssen der zweiten Logikgatterschaltun
gen eingegeben wird.
Gemäß einer weiteren besonderen Ausgestaltung dieser Ausführung der Erfindung
weist das Ansteuerverfahren folgendes auf: Ausgaben der ersten Logikgatterschal
tungen in einer vertikalen Austastperiode führen dazu, daß ein Signal, nicht
reflektierend auf Ausgaben der zweiten Logikgatterschaltungen, zu den zweiten
Steueranschlüssen der zweiten Logikgatterschaltungen eingegeben wird, und daß
ein Signalpegel, der eine schwarze Anzeige darstellt, zu J Eingangsanschlüssen der
Abtast-Halteschalter eingegeben wird.
Gemäß einer weiteren besonderen Ausgestaltung dieser Ausführung der Erfindung
wird in einer horizontalen Austastperiode ein Taktsignal, das zu der Abtastschaltung
einzugeben ist, zu einer höheren Frequenz als in einer Bildschreibperiode moduliert,
um ein Impulssignal zu übertragen, und in der Übertragungsperiode führen Ausga
ben der Abtastschaltung dazu, daß ein Signal, reflektierend auf Ausgaben der er
sten Logikgatterschaltungen, zu den zweiten Steueranschlüssen der ersten Logik
gatterschaltungen eingegeben wird, und Ausgaben der ersten Logikgatterschaltun
gen führen dazu, daß ein Signal, reflektierend auf Ausgaben der zweiten Logikgat
terschaltungen, zu den zweiten Steueranschlüssen der zweiten Logikgatterschal
tungen eingegeben wird, und daß ein Signalpegel, der eine schwarze Anzeige dar
stellt, zu J Eingangsanschlüssen der Abtast-Halte-Schalter eingegeben wird, und
zwar für eine Ansteuerung.
Zum Lösen der zweiten Aufgabe schafft eine weitere Ausführung der vorliegenden
Erfindung ein Ansteuerverfahren für eine Flüssigkristallanzeige, die folgendes ent
hält: eine aktive Matrixanordnung, deren Schaltelemente an Kreuzungsstellen zwi
schen Abtastleitungen und Datenleitungen angeordnet sind, eine vertikale Treiber
schaltung zum Ansteuern der Abtastleitungen, und eine horizontale Treiberschal
tung zum Ansteuern der Datenleitungen, wobei das Ansteuerverfahren folgende
Schritte aufweist: Vorsehen einer N-stufigen Abtastschaltung in der horizontalen
Treiberschaltung zum Erzeugen von N Ausgaben eines Impulssignals, die sequen
tiell um die Hälfte einer Periode eines Taktsignals verschoben sind, wobei N eine
positive ganze Zahl ist; Vorsehen von N×M Logikgatterschaltungen in der horizon
talen Treiberschaltung, deren erste Steueranschlüsse in jeweiligen Kombinationen
von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils
mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M
eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in jeweiligen
Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen
miteinander verbunden sind; Vorsehen von Ausgangspufferschaltungen in der hori
zontalen Treiberschaltung zum Eingeben von Ausgangssignalen der Logikgatter
schaltungen; und Vorsehen von N×M Daten-Abtast-Halte-Schaltern in der horizon
talen Treiberschaltung, deren Steueranschlüsse in jeweiligen Kombinationen von J
Daten-Abtast-Halte-Schaltern dazwischen miteinander verbunden sind, um jeweils
mit Ausgangsanschlüssen der Ausgangspufferschaltungen verbunden zu werden,
wobei J eine positive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen
Kombinationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 dazwischen
miteinander verbunden sind.
Gemäß einer besonderen Ausgestaltung dieser Ausführung der Erfindung wird in
einer vertikalen Austastperiode ein Taktsignal einer vorbestimmte Periode zu der
Abtastschaltung eingegeben und Ausgaben der Abtastschaltung führen dazu, daß
ein Signal, reflektierend auf Ausgaben der Logikgatterschaltungen, zu den zweiten
Steueranschlüssen der Logikgatterschaltungen eingegeben wird, und daß ein Si
gnalpegel, der eine schwarze Anzeige darstellt, zu J Eingangsanschlüssen der
Daten-Abtaste-Halte-Schalter eingegeben wird, und zwar für eine Ansteuerung.
Die Aufgabe, Merkmale und Vorteile der vorliegenden Erfindung werden bei Be
trachtung der folgenden detaillierten Beschreibung in Verbindung mit den beige
fügten Zeichnungen klarer, wobei:
Fig. 1 ein Schaltungsdiagramm einer herkömmlichen Mehrzweck-
LCD mit einer vertikalen Treiberschaltung ist, die aus einem
Adressendecodierer aufgebaut ist;
Fig. 2 Zeitdiagramme von Signalen zeigt, die zu einem sequentiel
len Abtastbetrieb ohne Zeilensprungverfahren bei der her
kömmlichen Mehrzweck-LCD der Fig. 1 gehören;
Fig. 3 ein Schaltungsdiagramm einer herkömmlichen Mehrzweck-
LCD mit einer horizontalen Treiberschaltung ist, die aus ei
nem Adressendecodierer aufgebaut ist;
Fig. 4 Zeitdiagramme von Signalen zeigt, die zu einer horizontalen
sequentiellen Abtastung in der herkömmlichen Mehrzweck-
LCD der Fig. 3 gehören;
Fig. 5 ein Schaltungsdiagramm einer Mehrzweck-LCD mit einer ver
tikalen Treiberschaltung gemäß einem Ausführungsbeispiel
der vorliegenden Erfindung ist;
Fig. 6 Zeitdiagramme der Signale zeigt, die zu einem Ansteuern für
eine sequentielle Abtastung nach unten der LCD der Fig. 5
gehören, gemäß einem Ausführungsbeispiel der vorliegenden
Erfindung;
Fig. 7 Zeitdiagramme von Signalen zeigt, die zu einem Ansteuern
der LCD der Fig. 5 gehören, und zwar für ein sequentielles
Abtasten nach oben, gemäß einem Ausführungsbeispiel der
vorliegenden Erfindung;
Fig. 8 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 5 gehören, und zwar für eine Bildvergröße
rung auf ein Doppeltes in der vertikalen und horizontalen
Richtung, gemäß einem Ausführungsbeispiel der vorliegenden
Erfindung;
Fig. 9 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 5 gehören, und zwar für eine Bildvergröße
rung auf ein Vierfaches in der vertikalen und horizontalen
Richtung gemäß einem Ausführungsbeispiel der vorliegenden
Erfindung;
Fig. 10 Zeitdiagramme von Signalen zeigt, die zu einem Ansteuern
der LCD der Fig. 5 gehören, und zwar für ein Zeilensprungab
tasten gemäß einem Ausführungsbeispiel der vorliegenden
Erfindung;
Fig. 11 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 5 gehören, und zwar für eine Bildvergröße
rung auf ein 1,6-faches in einer vertikalen Richtung, gemäß
einem Ausführungsbeispiel der vorliegenden Erfindung;
Fig. 12 Diagramme von Signalen zeigt, die zu einer Ansteuerung der
LCD der Fig. 5 gehören, und zwar zum Schreiben von
schwarzen Daten in obere und untere Leerbereiche, gemäß
einem Ausführungsbeispiel der vorliegenden Erfindung;
Fig. 13 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 5 gehören, und zwar zum Schreiben von
schwarzen Daten in obere und untere Leerbereiche, um einen
Versatz eines Bildes nach oben durchzuführen, das für eine
kleinere Anzahl von Pixeln formatiert ist, gemäß einem Aus
führungsbeispiel der vorliegenden Erfindung;
Fig. 14 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 5 gehören, und zwar zum Schreiben von
schwarzen Daten in obere und untere Leerbereiche auf eine
abgeänderte Weise, gemäß einem Ausführungsbeispiel der
vorliegenden Erfindung;
Fig. 15 ein Schaltungsdiagramm einer Mehrzweck-LCD mit einer hori
zontalen Treiberschaltung gemäß einem Ausführungsbeispiel
der vorliegenden Erfindung ist;
Fig. 16 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 15 gehören, und zwar für eine sequentielle
Abtastung nach rechts mit einer normalen Genauigkeit, gemäß
einem Ausführungsbeispiel der vorliegenden Erfindung;
Fig. 17 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 15 gehören, und zwar für eine sequentielle
Abtastung nach rechts mit einer verbesserten Genauigkeit,
gemäß einem Ausführungsbeispiel der vorliegenden Erfin
dung;
Fig. 18 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 15 gehören, für eine sequentielle Abtastung
nach rechts mit einer weiter verbesserten Genauigkeit, gemäß
einem Ausführungsbeispiel der vorliegenden Erfindung;
Fig. 19 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 15 gehören, und zwar für eine sequentielle
Abtastung nach links, gemäß einem Ausführungsbeispiel der
vorliegenden Erfindung;
Fig. 20 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 15 gehören, und zwar zum Schreiben von
schwarzen Daten in obere und untere Leerbereiche, gemäß
einem Ausführungsbeispiel der vorliegenden Erfindung;
Fig. 21 und 22 zusammengehörend Zeitdiagramme von Signalen zeigen, die
zu einer Ansteuerung der LCD der Fig. 15 gehören, und zwar
zum Schreiben von schwarzen Daten in linke und rechte Leer
bereiche, gemäß einem Ausführungsbeispiel der vorliegenden
Erfindung;
Fig. 23 ein Schaltungsdiagramm einer Mehrzweck-LCD mit einer ab
geänderten horizontalen Treiberschaltung, gemäß einem
Ausführungsbeispiel der vorliegenden Erfindung ist; und
Fig. 24 Zeitdiagramme von Signalen zeigt, die zu einer Ansteuerung
der LCD der Fig. 24 gehören, und zwar zum Schreiben von
schwarzen Daten in obere und untere Leerbereiche, gemäß
einem Ausführungsbeispiel der vorliegenden Erfindung.
Nachfolgend werden bevorzugte Ausführungsbeispiele der vorliegenden Erfindung
unter Bezugnahme auf die beigefügten Zeichnungen detailliert gezeigt. Gleiche
Teile oder Elemente sind mit gleichen Bezugszeichen bezeichnet. Signalleitungen
und Signale darauf sind mit gemeinsamen Bezugszeichen bezeichnet, wenn nichts
anderes angegeben ist.
Nimmt man nun Bezug auf Fig. 5 ist eine LCD gemäß einem bevorzugten Ausfüh
rungsbeispiel der vorliegenden Erfindung mit einem Bezugszeichen 10 bezeichnet.
Die LCD 10 weist ein Flüssigkristallanzeigeelement 101 auf, das aufgebaut ist aus
einer von hinten beleuchteten transparenten Pixelschicht, die aus einer Matrix von
1024×1280 aktiven Pixeln Px(i, j) besteht, die gemeinsam einen rechteckigen An
zeigebereich definieren, und aus einer peripheren Treiberschaltung 12-103 mit einer
vertikalen Treiberschaltung 12, die mit 1024 Reihen der Matrix von Pixeln Px(i, j)
über 1024 (= 4×256) parallele Abtastleitungen GP-1∼GP-1024 verbunden ist, und
mit einer horizontalen Treiberschaltung 103, die mit 1280 Spalten der Matrix von
Pixeln Px(i, j) über 1280 parallele Datenleitungen verbunden ist.
Die vertikale Treiberschaltung 12 weist 257 (= 256+1) Halbbit-Abtastschaltungen
14-1∼14-257 auf, von denen jeweilige Verbindungen über 1024 parallele NAND-
Gatterschaltungen 15-1∼15-1024 und 1024 parallele invertierende Ausgangspuf
ferschaltungen 16-1∼16-1024 mit den Abtastleitungen GP-1∼GP-1024 verbunden
sind.
Die Halbbit-Abtastschaltungen 14-1∼14-257 sind dazwischen seriell angeschlos
sen, um eine Impulssignal-Schiebeschaltung 17 zu bilden. Die Schiebeschaltung 17
ist mit einem ersten Anschluß 17-1 versehen zum Empfangen eines Impulssignals
VSTa, das ihm als Treibersignal für eine vertikale Abtastung nach unten eingegeben
wird, und einem zweiten Anschluß 17-2 zum Empfangen eines Impulssignals VSTb,
das ihm als Treibersignal für eine vertikale Abtastung nach oben eingegeben wird,
wodurch eine Zweiwegeabtastung ermöglicht wird. In der Schiebeschaltung 17 wird
das eingegebene Impulssignal VSTa oder VSTb synchron mit einem der paarwei
sen zweiphasigen Taktsignale CLK in eine zweier Richtungen verschoben (Fig. 6
und 7), das als Treibersignal für das Verschieben in eine der beiden Richtungen
gewählt wird, so daß 256 Abtastsignale P-1∼P-256 von den 256 Verbindungsstel
len zwischen den 257 Halbbit-Abtastschaltungen mit einer Verzögerung verfügbar
sind, die gleich der Hälfte eines Impulszyklus des ausgewählten Taktsignals CLK
ist. Die Schiebeschaltung 17 verwendet somit insgesamt selektiv vier Treibersigna
le.
Die 1024 NAND-Gatterschaltungen 15-i und die 1024 Ausgangspufferschaltungen
16-i sind in 256 Schaltungsblöcke gruppiert, von denen ein s-ter (s ist eine beliebige
ganze Zahl, so daß 1s256 gilt), aus aufeinanderfolgenden vier 15-(4s-3)∼15-
4s der NAND-Gatterschaltungen 15-i und aufeinanderfolgenden vier 16-(4s-3)∼16-
4s der Pufferschaltungen 16-i besteht, wovon Ausgangsanschlüsse mit entspre
chenden vier GP-(4s-3)∼GP-4s der Abtastleitungen GP-i verbunden sind. Die vier
Gatterschaltungen 15-(4s-3)∼15-4s sind an ihren ersten Eingangsanschlüssen
über einen gemeinsamen Anschluß mit der Anschlußstelle zwischen benachbarten
zwei 14-s und 14-(s+1) der 257 Halbbit-Schaltungen 14-1∼14-257 verbunden, um
davon ein entsprechendes P-s der Abtastsignale P-1∼P-256 zu empfangen, und
an ihren Ausgangsanschlüssen parallel zu Eingangsanschlüssen der vier Puffer
schaltungen 16-(4s-3)∼16-4s.
Läßt man s eine willkürliche ungerade Zahl s₀ sein, enthält somit jedes Paar von s₀-
ten und s₀+1-ten der 256 Schaltungsblöcke aufeinanderfolgende acht 15-(4s₀-3)∼
15-4(s₀+1) der NAND-Gatterschaltungen 15-i, wobei die zweiten Eingangsan
schlüsse der acht Schaltungen 15-(4s₀-3)∼15-(4s₀+4) parallel mit nicht gezeig
ten Eingangsanschlüssen von acht unterschiedlichen Treibersignalen als Steuersi
gnale G-1∼G-8 der NAND-Gatter verbunden sind.
Läßt man N (= 256) eine Anzahl von Blockschaltungen und M (= 4) eine Anzahl von
Logikgatterschaltungen (15-i) in jeder Blockschaltung sein, hat somit eine jeweilige
(s-te) von N Kombinationen von aufeinanderfolgenden M einer Gesamtheit von M×N
N (= 1024) Logikgatterschaltungen jeweilige erste Eingangsanschlüsse der aufein
anderfolgenden M Logikgatterschaltungen über einen gemeinsamen Anschluß mit
einer entsprechenden (s-ten) von N Verbindungsstellen zwischen N+1 (= 257)
hintereinandergeschalteten Halbbit-Abtastschaltungen (14-s) verbunden, d. h. mit
einem Ausgangsanschluß einer entsprechenden (s-ten) von N Halbbit-
Abtastschaltungen einer Schiebeschaltung (17), die in einem Zweiwegebetrieb mit
ausgewählten zwei von vier Abtasttreibersignalen arbeitet.
Eine jeweilige von 2M (= 8) Kombinationen solcher N/2 = (128) der M×N (= 1024)
Logikgatterschaltungen, die an jeder 2M-ten (= 8-ten) Stelle oder in Intervallen von
2M-1 (= 7) der M×N Logikgatterschaltungen auftreten, hat jeweilige zweite Ein
gangsanschlüsse der N/2 Logikgatterschaltungen mit jeweiligen gemeinsamen An
schlüssen von 2M Gattertreibersignalen verbunden.
Demgemäß übersteigt eine Gesamtheit der Treibersignale, die zu einer vertikalen
Treiberschaltung 12 einzugeben sind, 2M (= 8)+4 nicht, was beim vorliegenden
Ausführungsbeispiel gleich 12 ist, was verglichen mit der herkömmlichen LCD 100,
bei der die Anzahl erforderlicher Steuersignalanschlüsse für einen Adressendeco
dierer sich auf 20 beläuft, 3/5 entspricht.
Wenn die Anzahl von Abtastleitungen 1024 übersteigt, sind in einem herkömmli
chen Fall, bei dem ein Adressendecodierer verwendet wird, wenigstens 22 Steuer
signale erforderlich. Jedoch wird bei einer LCD gemäß dem Ausführungsbeispiel die
Anzahl von Treibersignalanschlüssen für eine vertikale Treiberschaltung auf etwa
die Hälfte einer herkömmlichen Zahl gedrückt.
Beim vorliegenden Ausführungsbeispiel ist die Impulssignal-Schiebeschaltung 17
aus hintereinandergeschalteten 256 Halbbit-Abtastschaltungen 14-s aufgebaut, von
denen Ausgaben P-s zu 256 Kombinationen von vier NAND-Gatterschaltungen 15-i
eingegeben werden, um 1024 Abtastleitungen GP-i anzusteuern.
Bei einer Abänderung des Ausführungsbeispiels kann eine Impulssignal-
Schiebeschaltung vorzugsweise aus hintereinandergeschalteten 512 Halbbit-
Abtastschaltungen aufgebaut sein, von denen Ausgaben zu 512 Kombinationen von
zwei NAND-Gatterschaltungen eingegeben werden, um 1024 Abtastleitungen an
zusteuern.
Bei einer Abänderung kann eine Anzahl der Steuersignale der NAND-
Gatterschaltungen so gelassen werden, wie sie ist, nämlich acht, oder auf vier re
duziert werden.
Das vorliegende Ausführungsbeispiel verwendet die 1024 NAND-
Gatterschaltungen 15-i, die bei einer Abänderung durch 1024 NOR-
Gatterschaltungen ersetzt werden können. In diesem Fall können die NOR-
Gatterschaltungen Eingangssignale empfangen, die bezüglich des logischen Pegels
zu den Ausgangssignalen P-s der Halbbit-Abtastschaltungen 14-s des Ausfüh
rungsbeispiels entgegengesetzt sind, und die invertierenden Ausgangspufferschal
tungen 16-i können durch nicht invertierende Pufferschaltungen ersetzt werden.
Fig. 6 zeigt Zeitdiagramme von Signalen, die zu einem sequentiellen Abtastbetrieb
nach unten der Mehrzweck-LCD 10 der Fig. 5 gehören.
Wie es in Fig. 6 gezeigt ist, wird, läßt man T ein Abtastleitungs-Auswahlintervall
sein, ein Taktsignal CLK mit einer Taktperiode von 8×T zu 257 Halbbit-
Abtastschaltungen 14-s eingegeben, und ein Impulssignal VSTa mit einer Impuls
dauer von 8×T wird zu der Schiebeschaltung 17 von dem Eingangsanschluß 17-1
eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal VSTa wird
synchron zu dem Taktsignal CLK sequentiell verschoben, so daß die 256 Halbbit-
Abtastschaltungen 14-1∼14-256 als ihre Ausgangssignale P-1∼P-256 256 Im
pulssignale mit einer Impulsdauer von 8×T und einer um eine Periode um 4×T
sequentiell verschobenen Phase ausgeben.
Die Schiebeschaltung 17, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein externes Taktsignal aufweisen, das ihr mit
einer zu dem obigen Taktsignal CLK umgekehrten Phase eingegeben wird.
Darüber hinaus werden, wie es in Fig. 6 gezeigt ist, acht Impulssignale G-1∼G-8
mit einer Impulsdauer von T, einer Impulsperiode von 8×T und ihren um eine Peri
ode von T sequentiell verschobenen Phasen als Steuersignale der 1024 NAND-
Gatterschaltungen 15-i eingegeben.
Als Ergebnis geben die 1024 Ausgangspufferschaltungen 16-i als Abtastsignale
GP-i darauf 1024 Impulssignale mit einer Impulsdauer von T und ihren um eine Pe
riode von T sequentiell verschobenen Phasen aus.
Gleichermaßen gibt es Ausgangssignale für einen sequentiellen Abtastbetrieb nach
unten.
Bei dem vorliegenden Ausführungsbeispiel hat, läßt man n eine willkürliche positive
ganze Zahl sein, die nicht größer als 128 ist, das Steuersignal G-1, das einer
NAND-Gatterschaltung 15-(1+8(n-1)) (d. h. 15-(8n-7)) eingegeben wird, eine
Anstiegszeit, die ausgehend von einer Anstiegszeit eines Ausgangssignals P-(2n-1)
einer (2n-1)-ten Halbbit-Abtastschaltung 14-(2n-1) um 2×T verzögert ist. Glei
chermaßen wird jedes der anderen Steuersignalen G-2∼G-8 verzögert, um da
durch ein Übersprech-Rauschen in einem Ausgangssignal vollständig auszulö
schen.
Wenn das Ausgangssignal P-(2n-1) der Halbbit-Abtastschaltung 14-(2n-1) diesel
be Anstiegszeit wie das Steuersignal G-1 hat, das zu der NAND-Gatterschaltung
15-(1+8(n-1)) eingegeben wird, können die zugehörigen Ausgangssignale der
vertikalen Treiberschaltung 12 ein Rauschen aufweisen, das darin mit einer Zeitver
zögerung von 7×T verursacht wird, nachdem sie abgefallen sind.
Fig. 7 zeigt Zeitdiagramme von Signalen, die zu einem sequentiellen Abtastbetrieb
nach oben der Mehrzweck-LCD 10 der Fig. 5 gehören.
Wie es in Fig. 7 gezeigt ist, wird, läßt man T ein Abtastleitungs-Auswahlintervall
sein, ein Taktsignal CLK mit einer Taktperiode von 8×T zu den 257 Halbbit-
Abtastschaltungen 14-s eingegeben, und ein Impulssignal VSTb mit einer Impuls
dauer von 8×T wird zu der Schiebeschaltung 17 von dem Eingangsanschluß 17-2
eingegeben, und zwar zu einer in der Figur gezeigten Zeit. Das Impulssignal VSTb
wird synchron zu dem Taktsignal CLK in einer umgekehrten Richtung zu Fig. 6 se
quentiell verschoben, so daß 256 Halbbit-Abtastschaltungen 14-257∼14-2 als ihre
Ausgangssignale P-256∼P-1256 Impulssignale mit einer Impulsdauer von 8×T
und einer um eine Periode von 4×T in einer umgekehrten Richtung sequentiell ver
schobenen Phase ausgeben.
Wie beim Fall der Fig. 6 kann die Schiebeschaltung 17 ein externes Taktsignal auf
weisen, das ihr von dem Eingangsanschluß 17-2 eingegeben wird und gegenüber
dem obigen Taktsignal CLK eine umgekehrte Phase hat.
Darüber hinaus werden, wie es in Fig. 7 gezeigt ist, acht Impulssignale G-1∼G-8
mit einer Impulsdauer von T, einer Impulsperiode von 8×T und ihren um eine Peri
ode von T sequentiell verschobenen Phasen in einer umgekehrten Richtung als
Steuersignale der 1024 NAND-Gatterschaltungen 15-i eingegeben.
Als Ergebnis geben die 1024 Ausgangspufferschaltungen 16-i als Abtastsignale
GP-i daraus 1024 Impulssignale mit einer Impulsdauer von T und ihren um eine
Periode von T in umgekehrter Richtung sequentiell verschobenen Phasen aus.
Gleichermaßen gibt es Ausgangssignale für einen sequentiellen Abtastbetrieb nach
oben.
Bei dem vorliegenden Ausführungsbeispiel hat unter der Annahme, daß n eine will
kürliche positive ganze Zahl ist, die nicht größer als 128 ist, das Steuersignal G-8,
das zu einer NAND-Gatterschaltung 15-8n eingegeben wird, eine Anstiegszeit, die
gegenüber einer Anstiegszeit eines Ausgangssignals P-2n einer 2n-ten Halbbit-
Abtastschaltung 14-2n um 2×T verzögert ist. Gleichermaßen wird jedes andere
Steuersignal G-7∼G-1 verzögert, um dadurch ein Übersprech-Rauschen in einem
Ausgangssignal vollständig auszulöschen.
Wenn das Ausgangssignal P-2n der Halbbit-Abtastschaltung 14-2n dieselbe An
stiegszeit wie das Steuersignal G-8 hat, das zu der NAND-Gatterschaltung 14-8n
eingegeben wird, können zugehörige Ausgangssignale der vertikalen Treiberschal
tung 12 ein Rauschen aufweisen, das darin mit einer Zeitverzögerung von 7×T
verursacht wird, nachdem sie abgefallen sind.
Fig. 8 zeigt Zeitdiagramme von Signalen, die zu einem Ansteuern für eine Bildver
größerung auf das Doppelte sowohl in vertikaler als auch in horizontaler Richtung
der Mehrzweck-LCD 10 der Fig. 5 gehören. Die Vergrößerung auf das Doppelte
benötigt eine gleichzeitige zweizeilige Abtastung und eine Aufteilung von Bilddaten
auf ein Paar benachbarter Datenleitungen.
Wie es in Fig. 8 gezeigt ist, wird unter der Annahme, daß T ein Abtastleitungs-
Auswahlintervall ist, ein Taktsignal CLK mit einer Taktperiode von 4×T zu den 257
Halbbit-Abtastschaltungen 14-s eingegeben, und ein Impulssignal VSTa mit einer
Impulsdauer von 4×T wird zu der Schiebeschaltung 17 von dem Eingangsanschluß
17-1 eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal
VSTa wird synchron zu dem Taktsignal CLK sequentiell verschoben, so daß 256
Halbbit-Abtastschaltungen 14-1∼14-256 als ihre Ausgangssignale P-1∼P-256 256
Impulssignale ausgeben, die eine Impulsdauer von 4×T haben und bezüglich der
Phase um eine Periode von 2×T sequentiell verschoben sind.
Die Schiebeschaltung 17, die für ein Ansteuern mit einem Paar von selektiven zwei
phasigen Taktsignalen geeignet ist, kann ein ihr eingegebenes externes Taktsignal
mit einer zu dem obigen Taktsignal CLK umgekehrten Phase haben.
Darüber hinaus sind, wie es in Fig. 8 gezeigt ist, die Steuerimpulse G-1 und G-2, G-3
und G-4, G-5 und G-6, und G-7 und G-8 miteinander verbunden, um vier Impuls
signale zu erzeugen, die eine Impulsdauer von T und eine Impulsperiode von 4 ×T
haben, und deren Phasen um eine Periode von T sequentiell verschoben sind, und
die als Steuersignale der 1024 NAND-Gatterschaltungen 15-i eingegeben werden.
Als Ergebnis geben die 1024 Ausgangspufferschaltungen 16-i als Abtastsignale
GP-i daraus 512 Paare von Impulssignalen aus, die für die gleichzeitige zweizeilige
Abtastung geeignet sind.
Die horizontale Treiberschaltung 103 kann für die Aufteilung von Bilddaten auf ein
Paar benachbarter Datenleitungen geeignet sein.
Somit ist die LCD 10 für die Bildvergrößerung auf das Doppelte sowohl in vertikaler
als auch horizontaler Richtung geeignet.
Das vorliegende Ausführungsbeispiel kann auf eine gleichzeitige zweizeilige Abta
stung in einem solchen Betrieb angewendet werden, daß in jedem ungeradzahligen
Feld beim Abtasten einer ungeradzahligen Leitung bzw. Zeile zum Schreiben von
Bilddaten dorthinein eine nachfolgende geradzahlige Leitung bzw. Zeile gleichzeitig
abgetastet wird, um jene Daten zu schreiben, und daß in jedem ungeradzahligen
Feld beim Abtasten einer geradzahligen Leitung zum Schreiben von Bilddaten dort
hinein eine nachfolgende ungeradzahlige Leitung gleichzeitig abgetastet wird, um
diese Daten zu schreiben.
Bei dem vorliegenden Ausführungsbeispiel hat unter der Annahme, daß n eine will
kürliche positive ganze Zahl ist, die nicht größer als 128 ist, das Steuersignal G-1,
das zu einer NAND-Gatterschaltung 15-(1+8(n-1)) eingegeben wird, eine An
stiegszeit, die gegenüber einer Anstiegszeit eines Ausgangssignals P-(2n-1) einer
(2n-1)-ten Halbbit-Abtastschaltung 14-(2n-1) um T verzögert ist. Gleichermaßen
wird jedes andere Steuersignal G-2∼G-8 verzögert, um dadurch ein Übersprech-
Rauschen in einem Ausgangssignal vollständig auszulöschen.
Wenn das Ausgangssignal P-(2n-1) der Halbbit-Abtastschaltung 14-(2n-1) diesel
be Anstiegszeit wie das Steuersignal G-1 hat, das zu der NAND-Gatterschaltung
15-(1+8(n-1)) eingegeben wird, können zugehörige Ausgangssignale der vertika
len Treiberschaltung 12 ein Rauschen aufweisen, das darin mit einer Zeitverzöge
rung von 3×T verursacht wird, nachdem sie abgefallen sind.
Fig. 9 zeigt Zeitdiagramme von Signalen, die zu einer Ansteuerung für eine Bildver
größerung auf ein 4-faches sowohl in vertikaler als auch in horizontaler Richtung der
Mehrzweck-LCD 10 der Fig. 5 gehören. Die 4-fache Vergrößerung benötigt eine
gleichzeitige Abtastung von 4 Leitungen und eine Aufteilung von Bilddaten auf vier
benachbarte Datenleitungen.
Wie es in Fig. 9 gezeigt ist, wird unter der Annahme, daß T ein Abtastleitungs-
Auswahlintervall ist, ein Taktsignal CLK mit einer Taktperiode von 2×T zu den 257
Halbbit-Abtastschaltungen 14-s eingegeben, und ein Impulssignal VSTa mit einer
Impulsdauer 71056 00070 552 001000280000000200012000285917094500040 0002019540146 00004 70937 von 2×T wird zu der Schiebeschaltung 17 von dem Eingangsanschluß
17-1 eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal
VSTa wird synchron zu dem Taktsignal CLK sequentiell verschoben, so daß 256
Halbbit-Abtastschaltungen 14-1∼14-256 als ihre Ausgangssignale P-1∼P-256 256
Impulssignale mit einer Impulsdauer von 2×T und bezüglich der Phase um eine
Periode von T sequentiell verschoben ausgeben.
Die Schiebeschaltung 17, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein ihr eingegebenes externes Taktsignal mit
einer gegenüber dem obigen Signal CLK umgekehrten Phase aufweisen.
Darüber hinaus sind, wie es in Fig. 9 gezeigt ist, die Steuerimpulse G-1∼G-4 und
G-5∼G-8 miteinander verbunden, um zwei Impulssignale mit einer Impulsdauer T,
einer Impulsperiode von 2×T und ihren um eine Periode von T verschobenen Pha
sen zu erzeugen, die als Steuersignale der 1024 NAND-Gatterschaltungen 15-i
eingegeben werden.
Als Ergebnis geben die 1024 Ausgangspufferschaltungen 16-i als Abtastsignale
GP-i davon 256 Vierfache von Impulssignalen aus, die für die gleichzeitige Abta
stung von 4 Leitungen geeignet sind.
Die horizontale Treiberschaltung 103 kann für die Aufteilung von Bilddaten auf vier
benachbarte Datenleitungen geeignet sein.
Somit ist die LCD 10 für die Bildvergrößerung auf ein 4-faches sowohl in vertikaler
als auch horizontaler Richtung geeignet.
Bei dem vorliegenden Ausführungsbeispiel hat, unter der Annahme, daß n eine will
kürliche positive ganze Zahl ist, die nicht größer als 128 ist, das Steuersignal G-1,
das zu einer NAND-Gatterschaltung 15-(1+8(n-1)) eingegeben wird, eine An
stiegszeit, die gegenüber einer Anstiegszeit eines Ausgangssignals P-(2n-1) einer
(2n-1)-ten Halbbit-Abtastschaltung 14-(2n-1) um T/2 verzögert ist. Gleichermaßen
wird jedes andere Steuersignal G-2∼G-8 verzögert, um dadurch ein Übersprech-
Rauschen in einem Ausgangssignal vollständig auszulöschen.
Wenn das Ausgangssignal P-(2n-1) der Halbbit-Abtastschaltung 14-(2n-1) diesel
be Anstiegszeit wie das Steuersignal G-1 hat, das zu der NAND-Gatterschaltung
15-(1+8(n-1)) eingegeben wird, können zugehörige Ausgangssignale der vertika
len Treiberschaltung 12 ein Rauschen haben, das mit einer Zeitverzögerung von T
verursacht wird, nachdem sie abgefallen sind.
Fig. 10 zeigt Zeitdiagramme von Signalen, die zu einem Halbbildbetrieb bzw. einem
Zeilensprungbetrieb der Mehrzweck-LCD 10 der Fig. 5 gehören, wobei eine vorbe
stimmte Anzahl sequentiell angeordneter Abtastleitungen in einem Zeilensprungver
fahren abgetastet werden, so daß in jedem ungeradzahligen Feld ungeradzahlige
Leitungen sequentiell abgetastet werden, und in jedem geradzahligen Feld gerad
zahlige Leitungen sequentiell abgetastet werden.
Wie es in Fig. 10 gezeigt ist, wird in einem ungeradzahligen Feld, unter der Annah
me, daß T ein Abtastleitungs-Auswahlintervall ist, ein Taktsignal CLK mit einer
Taktperiode von 4×T zu den 257 Halbbit-Abtastschaltungen 14-s eingegeben, und
ein Impulssignal VSTa mit einer Impulsdauer 4×T wird zu der Schiebeschaltung 17
von dem Eingangsanschluß 17-1 eingegeben, und zwar zu in der Figur gezeigten
Zeiten. Das Impulssignal VSTa wird synchron zu dem Taktsignal CLK sequentiell
verschoben, so daß 256 Halbbit-Abtastschaltungen 14-1∼14-256 als ihre Aus
gangssignale P-1∼P-256 256 Impulssignale ausgeben, die eine Impulsdauer von 4×T
haben und bezüglich der Phase um eine Periode von 2×T sequentiell verscho
ben sind.
Die Schiebeschaltung 17, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein ihr eingegebenes externes Taktsignal mit
einer zu dem obigen Taktsignal CLK umgekehrten Phase aufweisen.
Darüber hinaus werden, wie es in Fig. 10 gezeigt ist, die vier Steuerimpulse G-1, G-3,
G-5 und G-7 mit einer Impulsdauer von T, einer Impulsperiode von 4×T und ih
ren um eine Periode von T sequentiell verschobenen Phasen als Steuersignale der
1024 NAND-Gatterschaltungen 15-i eingegeben.
Als Ergebnis geben die 1024 Ausgangspufferschaltungen 16-i als Abtastsignale
GP-i davon Impulssignale aus, die für eine sequentielle Abtastung ungeradzahliger
Abtastleitungen geeignet sind.
Dann wird in einem geradzahligen Feld, unter der Annahme, daß T ein Abtastlei
tungs-Auswahlintervall ist, ein Taktsignal CLK mit einer Taktperiode von 4×T zu
den 257 Halbbit-Abtastschaltungen 14-s eingegeben, und ein Impulssignal VSTa
mit einer Impulsdauer von 4×T wird zu der Schiebeschaltung 17 von dem Ein
gangsanschluß 17-1 eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das
Impulssignal VSTa wird synchron zu dem Taktsignal CLK sequentiell verschoben,
so daß 256 Halbbit-Abtastschaltungen 14-1∼14-256 als ihre Ausgangssignale P-1
∼P-256 256 Impulssignale mit einer Impulsdauer von 4×T und einer um eine Peri
ode von 2×T sequentiell verschobenen Phase ausgeben.
Die Schiebeschaltung 17, die für ein Ansteuern mit einem Paar von selektiven zwei
phasigen Taktsignalen geeignet ist, kann ein ihr eingegebenes externes Taktsignal
mit einer gegenüber dem obigen Taktsignal CLK umgekehrten Phase aufweisen.
Darüber hinaus werden, wie es in Fig. 10 gezeigt ist, die vier Steuerimpulse G-2, G-4,
G-6 und G-8 mit einer Impulsdauer von T, einer Impulsperiode von 4×T und ih
ren um eine Periode von T sequentiell verschobenen Phasen als Steuersignale der
1024 NAND-Gatterschaltungen 15-i eingegeben.
Als Ergebnis geben die 1024 Ausgangspufferschaltungen 16-i als Abtastsignale
GP-i daraus Impulssignale aus, die für eine sequentielle Abtastung geradzahliger
Abtastleitungen geeignet sind.
Bei dem vorliegenden Ausführungsbeispiel hat, unter der Annahme, daß n eine will
kürliche positive ganze Zahl ist, die nicht größer als 128 ist, das Steuersignal G-1,
das zu einer NAND-Gatterschaltungen 15-(1+8(n-1)) eingegeben wird, eine An
stiegszeit, die gegenüber einer Anstiegszeit eines Ausgangssignals P-(2n-1) einer
(2n-1)-ten Halbbit-Abtastschaltung 14-(2n-1) um T verzögert ist, oder das Steu
ersignal G-5, das zu einer NAND-Gatterschaltung 15-(5+8(n-1)) eingegeben wird,
hat eine Anstiegszeit, die gegenüber einer Anstiegszeit eines Ausgangssignals P-2n
einer 2n-ten Halbbit-Abtastschaltung 14-2 um T verzögert ist. Gleichermaßen wird
jedes andere Steuersignal verzögert, um dadurch ein Übersprech-Rauschen in ei
nem Ausgangssignal vollständig auszulöschen.
Wenn das Ausgangssignal P-(2n-1) der Halbbit-Abtastschaltung 14-(2n-1) diesel
be Anstiegszeit wie das Steuersignal G-1 hat, das zu der NAND-Gatterschaltung
15-(1+8(n-1)) eingegeben wird, oder wenn das Ausgangssignal P-2n der Halbbit-
Abtastschaltung 14-2n dieselbe Anstiegszeit wie das Steuersignal G-5 hat, das zu
der NAND-Gatterschaltung 15-(5+8(n-1)) eingegeben wird, können zugehörige
Ausgangssignale der vertikalen Treiberschaltung 12 ein Rauschen aufweisen, das
darin mit einer Zeitverzögerung von 3×T verursacht wird, nachdem sie abgefallen
sind.
Fig. 11 zeigt Zeitdiagramme von Signalen, die zu einem Ansteuern für eine flexible
Bildvergrößerung, wie beispielsweise auf ein 1,6-faches in vertikaler Richtung, der
Mehrzweck-LCD 10 der Fig. 5 gehören. Die flexible Vergrößerung benötigt eine
gleichzeitige zweizeilige Abtastung, um teilweise in einer sequentiellen einzeiligen
Abtastung bewirkt zu werden.
Zuerst werden, wie es in Fig. 11 gezeigt ist, unter der Annahme, daß T ein Abtastlei
tungs-Auswahlintervall ist, ein Taktsignal CLK mit einem Tastverhältnis von 3/7 und
einer Taktperiode von 7×T und ein Impulssignal VSTa mit einer Impulsdauer von 7×T
eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal VSTa
wird synchron zu dem Taktsignal CLK verschoben, so daß eine Halbbit-
Abtastschaltung 14-1 als ihr Ausgangssignal P-1 ein Impulssignal mit einer Impuls
dauer von 7×T ausgibt, das verschoben ist, wie es gezeigt ist.
Die Schiebeschaltung 17, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein ihr eingegebenes externes Taktsignal mit
einer zu dem obigen Taktsignal CLK umgekehrten Phase aufweisen.
Darüber hinaus werden, während das Impulssignal P-1 gerade ausgegeben wird,
vier Impulse G-1∼G-4 mit einer Impulsdauer T und ihren um eine Periode von T
sequentiell verschobenen Phasen außer einer dritten als Steuersignale der 1024
NAND-Gatterschaltungen 15-i eingegeben, und zwar bei gezeigten Zeiten.
Als Ergebnis geben die Ausgangspufferschaltungen 16-i als Abtastsignale GP-1∼
GP-4 daraus Impulssignale mit einer Impulsdauer T und ihren um eine Periode von
T sequentiell verschobenen Phasen aus, außer einem dritten.
Gleichermaßen können eine zweite Abtastleitung GP-2 und eine dritte Abtastleitung
GP-3 gleichzeitig ausgewählt werden.
Dann wird, wie es in Fig. 11 gezeigt ist, das zu den Halbbit-Abtastschaltungen 14-s
einzugebende Taktsignal zu einem Taktsignal mit einem Tastverhältnis von 4/7 und
einer Taktperiode von 7×T moduliert, so daß eine Halbbit-Abtastschaltung 14-2 als
ihr Ausgangssignal P-2 ein Impulssignal mit einer Impulsdauer von 8×T ausgibt,
das verschoben ist, wie es gezeigt ist, und eine Halbbit-Abtastschaltung 14-3 als ihr
Ausgangssignal P-3 ein Impulssignal mit einer Impulsdauer von 7×T ausgibt, das
verschoben ist, wie es gezeigt ist.
Darüber hinaus werden, während das Impulssignal P-2 gerade ausgegeben wird,
vier Impulse G-5∼G-8 mit einer Impulsdauer von T und ihren um eine Periode von
T sequentiell verschobenen Phasen als Steuersignale der NAND-Gatterschaltungen
15-i eingegeben, und zwar zu gezeigten Zeiten.
Als Ergebnis geben die Ausgangspufferschaltungen 16-i als Abtastsignale GP-5∼
GP-8 daraus Impulssignale mit einer Impulsdauer von T und ihren um eine Periode
von T sequentiell verschobenen Phasen aus.
Weiterhin werden, während das Impulssignal P-3 gerade ausgegeben wird, vier Im
pulse G-1∼G-4 mit einer Impulsdauer T und ihren um eine Periode von T sequen
tiell verschobenen Phasen als Steuersignale der NAND-Gatterschaltungen 15-i ein
gegeben, und zwar zu gezeigten Zeiten.
Als Ergebnis geben die Ausgangspufferschaltungen 16-i als Abtastsignale GP-9∼
GP-12 daraus Impulssignale mit einer Impulsdauer von T und ihren um eine Periode
von T sequentiell verschobenen Phasen aus.
Dann wird, wie es in Fig. 11 gezeigt ist, das zu den Halbbit-Abtastschaltungen 14-s
einzugebende Taktsignal zu einem Taktsignal mit einem Tastverhältnis von 1/2 und
einer Taktperiode von 8×T moduliert, so daß eine Halbbit-Abtastschaltung 14-4 als
ihr Ausgangssignal P-4 ein Impulssignal mit einer Impulsdauer von 7×T ausgibt,
das verschoben ist, wie es gezeigt ist.
Darüber hinaus werden, während das Impulssignal P-4 gerade ausgegeben wird,
vier Impulse G-5∼G-8 mit einer Impulsdauer von T und ihren um eine Periode von
T sequentiell verschobenen Phasen als Steuersignale der NAND-Gatterschaltungen
15-i eingegeben, und zwar auf eine Weise, bei der Steuersignale G-4 und G-5 eine
übereinstimmende Phase zueinander haben, wie es gezeigt ist.
Als Ergebnis geben die Ausgangspufferschaltungen 16-i als Abtastsignale GP-13∼
GP-16 darauf Impulssignale mit einer Impulsdauer von T und ihren um eine Periode
von T sequentiell verschobenen Phasen in einer solchen Zeit aus, daß die Aus
gangssignale P-12 und P-13 eine übereinstimmende Phase zueinander haben.
Gleichermaßen können eine 12-te Abtastleitung GP-12 und eine 13-te Abtastleitung
GP-13 gleichzeitig ausgewählt werden.
Somit wird eine doppelzeilige gleichzeitige Abtastung teilweise in einer einzeiligen
sequentiellen Abtastung bewirkt.
Das vorliegende Ausführungsbeispiel kann auf eine doppelzeilige gleichzeitige Ab
tastung in einem derartigen Betrieb angewendet werden, daß in jedem ungeradzah
ligen Feld beim Abtasten einer ungeradzahligen Leitung zum Schreiben von Bildda
ten dorthinein eine nachfolgende geradzahlige Leitung gleichzeitig abgetastet wird,
um jene Daten zu schreiben, und daß in jedem geradzahligen Feld beim Abtasten
einer geradzahligen Leitung zum Schreiben von Bilddaten dorthinein eine nachfol
gende ungeradzahlige Leitung gleichzeitig abgetastet wird, um diese Daten zu
schreiben.
Bei dem vorliegenden Ausführungsbeispiel hat, unter der Annahme, daß n eine will
kürliche positive ganze Zahl ist, die nicht größer als 128 ist, das Steuersignal G-1,
das zu einer NAND-Gatterschaltung 15-(1+8(n-1)) eingegeben wird, eine An
stiegszeit, die gegenüber einer Anstiegszeit eines Ausgangssignals P-(2n-1) einer
(2n-1)-ten Halbbit-Abtastschaltung 14-(2n-1) um T oder 2×T verzögert ist, und
ein Ausgangssignal P-(2n-1) einer (2n-1)-ten Halbbit-Abtastschaltung 14-(2n-1)
hat eine Abfallzeit, die gegenüber einer Abfallzeit des Steuersignals G-4, das zu
einer NAND-Gatterschaltung 15-(4+8(n-1)) eingegeben wird, um T oder 2×T
verzögert ist.
Darüber hinaus hat das Steuersignal G-5, das zu einer NAND-Gatterschaltung 15-(5
+8(n-1)) eingegeben wird, eine Anstiegszeit, die gegenüber einer Anstiegszeit
eines Ausgangssignals P-2n einer 2n-ten Halbbit-Abtastschaltung 14-2n um T oder
2×T verzögert ist, und ein Ausgangssignal P-2n einer 2n-ten Halbbit-
Abtastschaltung 14-2n hat eine Abfallzeit, die gegenüber einer Abfallzeit des Steu
ersignals G-8, das zu einer NAND-Gatterschaltung 15-8n eingegeben wird, um T
oder 2×T verzögert ist.
Gleichermaßen wird jedes Steuersignal G-1∼G-8 verschoben, um dadurch ein
Übersprech-Rauschen in Ausgangssignalen vollständig auszulöschen.
Fig. 12 zeigt Zeitdiagramme von Signalen, die zu einem Ansteuern zum Schreiben
von schwarzen Daten in oberen und unteren Leerbereichen eines Anzeigebereichs
gehören, wenn die Mehrzweck-LCD 10 der Fig. 5 auf ein Bildsignal reagiert bzw.
antwortet, das für eine kleinere Anzahl von Pixeln als 1024×1280 formatiert ist.
Es ist angenommen, daß die oberen und unteren Leerbereiche beide gleich 16 Ab
tastleitungen sind.
Zuerst wird, wie es in Fig. 12 gezeigt ist, in einer Austastperiode ein Taktsignal CLK
mit einer Taktperiode von TH zu den 257 Halbbit-Abtastschaltungen 14-s eingege
ben, und ein Paar von Impulssignalen A und B mit einer Impulsdauer von 2×TH
wird zu der Schiebeschaltung 17 als das Eingangssignal VSTa von dem Eingangs
anschluß 17-1 eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Intervall
zwischen einer Abfallflanke des Impulssignals A und einer Anstiegsflanke des Im
pulssignals B ist gleich 124×TH.
Ist das Taktsignal CLK und das Eingangssignal VSTa (= A+B) eingegeben, ver
schiebt die Schiebeschaltung 17 die Impulssignale A und B, so daß die Halbbit-
Abtastschaltungen 14-s als die Ausgangssignale P-s Paare von Impulssignalen mit
Phasen ausgeben, die um eine Periode von TH/2 sequentiell verschoben sind, wie
es gezeigt ist.
Während einer solchen Periode werden die Steuersignale G-1∼G-8 der NAND-
Gatterschaltungen 15-i mit einem niedrigen Pegel eingegeben.
Als Ergebnis werden Ausgangssignale GP-i der vertikalen Treiberschaltung 12 auf
einem niedrigen Pegel gehalten, und zwar ungeachtet der logischen Pegel der Aus
gangssignale P-s der Halbbit-Abtastschaltungen 14-s.
Während jener Periode hat das Taktsignal CLK eine Frequenz (1/TH), die um etwa
drei Stufen höher als jene in einer Bildschreibperiode ist, so daß die Impulssignale A
und B mit einer hohen Geschwindigkeit verschoben werden.
Dann wird nach einem Verstreichen von 128×TH seit der Eingabe des Impulses A
das Taktsignal CLK auf einem Pegel gehalten, so daß Ausgangssignale P-1∼P-4
und P-253∼P-256 der Halbbit-Abtastschaltungen 14-s auf einem hohen Pegel ge
halten werden, wie es gezeigt ist.
In jener Periode werden die Steuersignale G-1∼G-8 der NAND-Gatterschaltungen
15-i mit hohem Pegel eingegeben.
Somit haben, während die Steuersignale G-1∼G-8 auf dem hohen Pegel gehalten
werden, Ausgangssignale GP-1∼GP-16 und GP-1009∼GP-1024 der vertikalen
Treiberschaltung 12 einen hohen Pegel.
Während dieser Periode werden schwarze Daten zu Pixeln Px(i, j) geschrieben, die
mit einer der oberen 16 Abtastleitungen und der unteren 16 Abtastleitungen verbun
den sind.
Die Periode zum Schreiben von schwarzen Daten wird derart eingestellt, daß sie
lang genug ist, um die Daten zu allen zugehörigen Pixeln Px(i, j) zu schreiben.
Die Anzahl der für das Schreiben von schwarzen Daten auszuwählenden Abtastlei
tungen ist durch Steuern der Impulsdauern der Signale A und B einstellbar.
Nach der Periode zum Schreiben von schwarzen Daten wird das Taktsignal CLK
der Taktperiode von TH wieder zu den Halbbit-Abtastschaltungen 14-s eingegeben,
so daß jene darin gehaltenen Daten schnell nach außen gebracht bzw. gewobbelt
werden.
In dieser Periode werden die Steuersignale G-1∼G-8 der NAND-Gatterschaltungen
15-i mit niedrigem Pegel eingegeben.
Als Ergebnis werden Ausgangssignale GP-i der vertikalen Treiberschaltung 12 un
geachtet der logischen Pegel der Ausgangssignale P-s der Halbbit-
Abtastschaltungen 14-s auf einem niedrigen Pegel gehalten.
Weiterhin wird während jener Periode ein Impulssignal C mit einer Impulsdauer von
TH eingegeben, um zu einer 4-ten Stufe übertragen zu werden, um dadurch ein
Abtast-Impulssignal für eine nachfolgende Bildschreibperiode zu erzeugen.
Somit beginnt in der Bildschreibperiode eine Übertragung bei einer 5-ten Stufe, so
daß eine Abtastung bei einer 17-ten Abtastleitung beginnt, die in einem Bildbereich
des Anzeigebereichs der LCD 10 vorhanden ist.
Fig. 13 zeigt auch Zeitdiagramme von Signalen, die zu einem Ansteuern zum
Schreiben von schwarzen Daten in oberen und unteren Leerbereichen eines Anzei
gebereichs gehören, wenn die Mehrzweck-LCD 10 der Fig. 5 auf ein Bildsignal ant
wortet, das für eine kleinere Anzahl von Pixeln als 1024×1280 formatiert ist. In
diesem Fall ist jedoch angenommen, daß die oberen und unteren Leerbereiche je
weils gleich 15 und 17 Abtastleitungen sind, was einen Versatz einer Einzelzeile
nach oben eines Bildbereichs bedeutet, so daß die vorliegende Erfindung auf einen
flexiblen Bildversatz anwendbar ist.
Zuerst wird, wie es in Fig. 13 gezeigt ist, in einer Austastperiode ein Taktsignal CLK
mit einer Taktperiode von TH zu den 257 Halbbit-Abtastschaltungen 14-s eingege
ben, und ein Paar von Impulssignalen A und B wird zu der Schiebeschaltung 17 als
das Eingangssignal VSTa von dem Eingangsanschluß 17-1 eingegeben, und zwar
zu in der Figur gezeigten Zeiten. Das Intervall zwischen einer Abfallflanke des Im
pulssignals A und einer Anstiegsflanke des Impulssignals B ist gleich 124×TH.
Sind das Taktsignal CLK und das Eingangssignal VSTa (= A+B) eingegeben, ver
schiebt die Schiebeschaltung 17 die Impulssignale A und B, so daß die Halbbit-
Abtastschaltungen 14-s als Ausgangssignale P-s Paare von Impulssignalen mit um
eine Periode von TH/2 sequentiell verschobenen Phasen ausgeben, wie es gezeigt
ist.
Während einer solchen Periode werden die Steuersignale G-1∼G-8 der NAND-
Gatterschaltungen 15-i mit niedrigem Pegel eingegeben.
Als Ergebnis werden Ausgangssignale GP-i der vertikalen Treiberschaltung 12 un
geachtet der logischen Pegel der Ausgangssignale P-s der Halbbit-
Abtastschaltungen 14-s auf einem niedrigen Pegel gehalten.
Während jener Periode hat das Taktsignal CLK eine Frequenz (1/TH), die um etwa
drei Stellen höher als jene in einer Beschreibperiode ist, so daß die Impulssignale A
und B mit einer hohen Geschwindigkeit verschoben werden.
Dann wird nach einem Verstreichen von 127×TH seit der Eingabe des Impulses A
das Taktsignal CLK bei einem Pegel gehalten, so daß Ausgangssignale P-1∼P-3
und P-252∼P-256 der Halbbit-Abtastschaltungen 14-s auf einem hohen Pegel ge
halten werden, wie es gezeigt ist. Diese Periode wird "erste Periode zum Schreiben
von Schwarz" genannt.
In der ersten Periode zum Schreiben von Schwarz werden Steuersignale G-1∼G-4
und G-8 der NAND-Gatterschaltungen 15-i bei einem hohen Pegel eingegeben, und
Steuersignale G-5∼G-7 der NAND-Gatterschaltungen 15-i werden mit einem nied
rigen Pegel eingegeben. Somit haben Ausgangssignale GP-1∼GP-4, GP-8, GP-9∼
GP-12, GP-1008, GP-1009∼GP-1012, GP-1016, GP-1017∼GP-1020 und GP-1024
der vertikalen Treiberschaltung 12 einen hohen Pegel.
Während dieser Periode werden schwarze Daten zu Pixeln Px(i, j) in einem Teil der
schwarzen Anzeigebereichs geschrieben.
Danach hat, wie es in Fig. 13 gezeigt ist, das Taktsignal CLK einen geänderten Pe
gel, so daß ein Ausgangssignal P-4 der Halbbit-Abtastschaltung 14-4 von einem
niedrigen Pegel zu einem hohen Pegel geändert wird, und ein Ausgangssignal P-252
der Halbbit-Abtastschaltung 14-252 wird von einem hohen Pegel zu einem
niedrigen Pegel geändert, und somit haben Ausgangssignale P-1∼P-4 und P-253∼
P-256 einen hohen Pegel.
Während dieser Periode werden die Steuersignale G-1∼G-8 der NAND-
Gatterschaltungen 15-i mit einem niedrigen Pegel eingegeben, und Ausgangssigna
le GP-i der vertikalen Treiberschaltung 12 werden ungeachtet der logischen Pegel
der Ausgangssignale P-s der Halbbit-Abtastschaltungen 14-s auf einem niedrigen
Pegel gehalten.
Dann werden bei gehaltenem Taktsignalpegel die Steuersignale G-1∼G-7, die zu
den NAND-Gatterschaltungen 15-i einzugeben sind, auf einen hohen Pegel einge
stellt, und das Steuersignal G-8 wird auf einen niedrigen Pegel eingestellt.
Als Ergebnis haben Ausgangssignale GP-1∼GP-7, GP-9∼GP-15, GP-1009∼GP-1015,
und GP-1017∼GP-1023 der vertikalen Treiberschaltung 12 einen hohen Pe
gel.
Während dieser Periode werden schwarze Daten zu Pixeln Px(i, j) in einem Teil des
schwarzen Anzeigebereichs geschrieben. Diese Periode wird "zweite Periode zum
Schreiben von Schwarz" genannt.
Nach der ersten und der zweiten Periode zum Schreiben von Schwarz wird das
Taktsignal CLK der Taktperiode von TH wieder zu den Halbbit-Abtastschaltungen
14-s eingegeben, so daß jene Daten, die darin gehalten werden, schnell nach au
ßen gebracht werden.
In dieser Periode werden die Steuersignale G-1∼G-8 der NAND-Gatterschaltungen
15-i mit einem niedrigen Pegel eingegeben.
Als Ergebnis werden Ausgangssignale GP-i der vertikalen Treiberschaltung 12 un
geachtet der logischen Pegel der Ausgangssignale P-s der Halbbit-
Abtastschaltungen 14-s auf einem niedrigen Pegel gehalten.
Weiterhin wird während jener Periode ein Impulssignal C mit einer Impulsdauer von
TH eingegeben, um zu einer 4-ten Stufe übertragen zu werden, um dadurch ein
Abtastimpulssignal für eine nachfolgende Bildschreibperiode zu erzeugen.
Danach wird die Taktfrequenz moduliert und sequentiell verschobene Impulse wer
den als Steuersignale der logischen Gatterschaltungen in einer Reihenfolge G-8, G-1,
G-2, . . ., G-7 eingegeben.
Somit beginnt in der Bildschreibperiode eine vertikale Abtastung durch Ausgangs
signale der vertikalen Treiberschaltung 12 bei einer 16-ten Abtastleitung, die in dem
Bildbereich der LCD 10 vorhanden ist.
Daher kann ein Einzelleitungsversatz auf eine flexible Weise bewirkt werden.
Fig. 14 zeigt Zeitdiagramme von Signalen, die zu einem weiteren Ansteuerverfahren
zum Schreiben von schwarzen Daten in obere und untere Leerbereiche eines An
zeigebereichs gehören, wenn die Mehrzweck-LCD 10 der Fig. 5 auf ein Bildsignal
antwortet, das für eine kleinere Anzahl von Pixeln als 1024×1280 formatiert ist.
Es ist angenommen, daß die oberen und unteren Leerbereiche beide gleich 16 Ab
tastleitungen sind.
Zuerst wird, wie es in Fig. 14 gezeigt ist, in einer Austastperiode ein Taktsignal CLK
mit einer Taktperiode von TL zu den 256 Halbbit-Abtastschaltungen 14-s eingege
ben, und ein Impulssignal VSTa mit einer Impulsdauer von 2×TL wird zu der
Schiebeschaltung 17 von dem Eingangsanschluß 17-1 eingegeben, und zwar zu in
der Figur gezeigten Zeiten.
Die Schiebeschaltung 17 verschiebt das Impulssignal VSTa, so daß die Halbbit-
Abtastschaltungen 14-s als ihre Ausgangssignale P-s Impulssignale mit um eine
Periode von TL/2 verschoben Phasen ausgeben, wie es gezeigt ist.
Die Periode TL wird derart eingestellt, daß sie im wesentlichen gleich einer Ab
tastleitungs-Auswahlperiode T ist. Das Taktsignal CLK hält seinen Pegel bei einer
um drei Takte weitergeschalteten Position wie er ist, so daß Ausgangssignale P-5
und P-6 der Halbbit-Abtastschaltungen 14-s auf einem hohen Pegel gehalten wer
den.
Während dieser Periode werden Signale mit hohem Pegel als Steuersignale G-1∼
G-4 der NAND-Gatterschaltungen 15-i eingegeben, um die Periode zu überdecken,
in der Impulssignale P-1 und P-3 der Halbbit-Abtastschaltungen 14-s ausgegeben
werden, wie es gezeigt ist. Darüber hinaus werden Signale hohen Pegels als Steu
ersignale G-5∼G-8 der NAND-Gatterschaltungen 15-i eingegeben, um die Periode
zu überdecken, in der Impulssignale P-2 und P-4 der Halbbit-Abtastschaltungen 14-s
ausgegeben werden.
Als Ergebnis gibt die vertikale Treiberschaltung 12 als ihre Ausgangssignale GP-1∼
GP-16 Impulssignale mit einer Impulsdauer von TL und ihren um eine Periode von
TL/2 sequentiell verschobenen Phasen in Intervallen von drei Abtastzeilen aus.
Während dieser Periode weist ein oberer Leerbereich zu einer Zeit in vier Zeilen
sequentiell geschriebene schwarze Daten auf.
Nach einer Periode zum Schreiben von Schwarz in den oberen Bereich hat das den
Halbbit-Abtastschaltungen 14-s einzugebende Taktsignal CLK eine Taktperiode, die
zu 8×T moduliert ist, so daß die Datenverschiebung, die gerade bei Abtastschal
tungen 14-5 und 14-6 gehalten worden ist, neu beginnt.
Als Ergebnis geben, für s7, Halbbit-Abtastschaltungen 14-s Impulssignale P-s mit
einer Impulsdauer von 8×T und ihren um eine Periode von 4×T sequentiell ver
schobenen Phasen aus.
Während dieser Periode werden Impulssignale mit einer Impulsdauer von 8×T und
ihren um eine Periode von T sequentiell verschobenen Phasen als Steuersignale G-1
∼G-8 der NAND-Gatterschaltungen 15-i eingegeben, und zwar zu gezeigten Zei
ten.
Als Ergebnis werden Impulssignale mit einer Impulsdauer von T, einer Impulsperi
ode von 8×T und ihren um eine Periode von T sequentiell verschobenen Phasen
als Signale GP-7∼GP-1008 von Ausgangspufferschaltungen 16-i ausgegeben,
wenn Bilddaten geschrieben werden.
Nach der Bildschreibperiode wird, wenn ein Impulssignal als Ausgangssignal P-253
der Halbbit-Abtastschaltung 14-253 übertragen wird, das Taktsignal CLK auf einem
Pegel gehalten, bevor ein Taktsignal einer Taktperiode von TL eingegeben wird.
Die Datenverschiebung, die gerade bei Abtastschaltungen 14-252 und 14-253 ge
halten wird, beginnt dann neu, was dazu führt, daß Abtastschaltungen 14-254-∼14-256
als ihre Ausgangssignale P-254∼P-256 Impulssignale mit einer Impulsdauer
von T und ihren um eine Periode von TL/2 sequentiell verschobenen Phasen aus
geben.
Während dieser Periode werden Signale hohen Pegels als Steuersignale G-1∼G-4
und G-5∼G-8 der NAND-Gatterschaltungen 15-i eingegeben, wie es gezeigt ist,
was als Ausgangssignale GP-1009∼GP-1024 von Ausgangspufferschaltungen 16-i
Impulssignale mit einer Impulsdauer von TL und ihren um eine Periode von TL/2
sequentiell verschobenen Phasen bei Intervallen von drei Abtastzeilen erzeugt bzw.
bereitstellt.
Während dieser Periode hat ein unterer Leerbereich in vier Zeilen zu einer Zeit se
quentiell geschriebene schwarze Daten.
Das Schreiben von vier Zeilen erlaubt, daß ein Schreiben von schwarzen Daten
innerhalb einer auf ein Vierfaches verlängerten Periode bewirkt wird.
Übrigens können die Pixel Px(i, j) der LCD 10 eine Matrix aus polykristallinen Silizi
um-TFTs sein, die auf einem Glassubstrat integriert sind. Die periphere Treiber
schaltung 12-103 kann eine statische CMOS-Schaltung oder eine dynamische
CMOS-Schaltung sein. Die TFTs können aus amorphem Silizium, aus Cds, etc.
hergestellt sein. Es kann ein monokristalliner Silizum-MOS-Transistor verwendet
werden.
Wie es aus der vorangehenden Beschreibung verstanden wird, kann gemäß einem
Ausführungsbeispiel der vorliegenden Erfindung eine praktische Mehrzweck-LCD
mit einer Anzahl von Steuersignalanschlüssen innerhalb eines reduzierten Bereichs
implementiert sein, der zwischen 3/5 bis halb so groß wie beim herkömmlichen Fall
ist.
Nimmt man nun Bezug auf Fig. 15, ist eine LCD gemäß einem bevorzugten Ausfüh
rungsbeispiel der vorliegenden Erfindung mit dem Bezugszeichen 20 bezeichnet.
Die LCD 20 weist ein Flüssigkristallanzeigeelement 101 auf, das aus einer von hin
ten beleuchteten transparenten Pixelschicht aufgebaut ist, die aus einer Matrix von
1024×1280 aktiven Pixeln Px(i, j) besteht, die miteinander einen rechteckigen
Anzeigebereich definieren, und eine periphere Treiberschaltung 12-23, die eine mit
1024 Reihen der Matrix der Pixel Px(i, j) über 1024 parallele Abtastleitungen GP-1
∼GP-1024 verbundene vertikale Treiberschaltung 12 und eine mit 1280 (= 16×80)
Spalten der Matrix von Pixeln Px(i, j) über 1280 parallele Datenleitungen verbunde
ne horizontale Treiberschaltung 23 enthält.
Die horizontale Treiberschaltung 23 ist aus einer horizontalen Abtastschaltung 24,
sechzehn parallelen Datenbusleitungen 207-1∼207-16 zum jeweiligen Zuführen
von sechzehn mehrphasigen Bilddaten S-1∼S-16 und achtzig parallelen Blöcken
von Daten-Abtast-Halte-(nachfolgend "SH" genannt)-Schaltungen aufgebaut.
Läßt man p und q beliebige ganze Zahlen sein, so daß 1p16 bzw. 1q80
gilt, besteht ein q-ter SH-Schaltungsblock aus 16 SH-Schaltungen, von denen eine
p-te an ihrem Dateneingangsende mit einer p-ten 207-p der 16 Datenbusleitungen
207-1∼207-16 und an ihrem Datenausgangsende mit einer p-ten DS-j (j = 16q+p-16)
entsprechender 16 Datenzuführleitungen DS-(16q-15)∼DS-16q verbunden ist.
Eine p-te SH-Schaltung eines q-ten Schaltungsblocks ist aus einem SH-Schalter
208-j (j = 16q+p-16) als FET aufgebaut, der an seinem Gate-Anschluß mit der
Abtastschaltung 24 verbunden ist, um davon einen q-ten SP-q von achtzig paralle
len Abtastimpulsen SP-1∼SP-80 zu empfangen, und an entweder seinem Source-
Anschluß oder seinem Drain-Anschluß mit sowohl dem Eingangs- als auch dem
Ausgangsende der SH-Schaltung, und aus einem SH-Kondensator 200-j (j-16q+p
-16), der zwischen dem Datenausgangsende der SH-Schaltung und einer geerde
ten gemeinsamen Elektrode angeschlossen ist, zum Halten von Daten S-p darin,
die von einer entsprechenden Datenbusleitung 207-p abgetastet werden, um wäh
rend einer Bildschreibperiode und einer Schwarzdaten-Schreibperiode in vertikal
abgetastete Pixel Px(i, j) geschrieben zu werden.
Die horizontale Abtastschaltung 24 weist 41(= 80/2+1) Halbbit-Abtastschaltungen
25-1∼25-41, achtzig erste NAND-Gatterschaltungen 26-1∼26-80 und achtzig
zweite NAND-Gatterschaltungen 27-1∼27-80 auf.
Die Halbbit-Abtastschaltungen 25-1∼25-41 sind dazwischen in Reihe geschaltet,
um eine Impulssignal-Schiebeschaltung 25 zu bilden. Die Schiebeschaltung 25 ist
mit einem ersten Anschluß 28-1 zum Empfangen eines Impulssignals VSTa verse
hen, das ihr als Treibersignal für eine horizontale Abtastung nach rechts eingege
ben wird, und einem zweiten Anschluß 28-3 zum Empfangen eines Impulssignals
VSTb, das ihr als Treibersignal für eine horizontale Abtastung nach links eingege
ben wird, um so eine Zweiwege-Abtastung zuzulassen. In der Schiebeschaltung 25
wird das eingegebene Impulssignal VSTa oder VSTb in eine von zwei Richtungen
synchron zu einem von paarweisen zweiphasigen Taktsignalen CLK verschoben
(Fig. 16 und 17), das als Treibersignal für das Verschieben in eine der Richtungen
ausgewählt wird, so daß 40 Abtastsignale P-1∼P-40 von 40 Verbindungsstellen
zwischen den 41 Halbbit-Abtastschaltungen mit einer Verzögerung, die gleich der
Hälfte eines Impulszyklus des ausgewählten Taktsignals CLK ist, verfügbar sind.
Die Schiebeschaltung 25 verwendet somit insgesamt selektiv vier Treibersignale.
Die 80 ersten NAND-Gatterschaltungen 26-q sind paarweise in 40 Gruppen aufge
teilt, von denen eine u-te (u ist eine beliebige ganze Zahl, so daß 1u40 gilt)
erste Eingangsanschlüsse zugehöriger NAND-Gatterschaltungen 26-q hat, die mit
einer Verbindungsstelle zwischen entsprechenden Halbbit-Abtastschaltungen 25-u
und 25-(u+1) verbunden sind, um davon ein Ausgangssignal P-u einer der Halbbit-
Abtastschaltungen 25-u und 25-(u+1) zu empfangen. Ein Ausgangsanschluß jeder
ersten NAND-Gatterschaltung 26-q ist mit einem ersten Eingangsanschluß einer
entsprechenden zweiten NAND-Gatterschaltung 27-q verbunden. Jede zweite
NAND-Gatterschaltung ist an ihrem zweiten Eingangsanschluß mit einem gemein
samen Zuführanschluß 28-2 verbunden, um davon ein Freigabesignal EN als Trei
bersignal zu empfangen, und an ihrem Ausgangsanschluß mit jeweiligen Gate-
Anschlüssen der entsprechenden 16 SH-Schalter 208-j.
Läßt man u₀ u einer beliebigen ungeraden Zahl sein, enthält jedes Paar des u₀-ten
und u₀+1-ten der 40 Paare der ersten NAND-Gatterschaltungen 26-q fortlaufende
vier 26-(2u₀-1)∼26-2(u₀+1) der ersten NAND-Gatterschaltungen 26-q, welche
vier Schaltungen 26-(2u₀-1)∼26-(2u₀+2) ihre zweiten Eingangsanschlüsse paral
lel mit nicht gezeigten Eingangsanschlüssen von vier unterschiedlichen Treibersi
gnalen als Steuersignale D-1∼D-4 der ersten NAND-Gatterschaltungen 26-q ver
bunden haben.
Demgemäß ist die Gesamtheit der Treibersignale, die der horizontalen Treiberschal
tung 23 einzugeben sind, nicht größer als 9, was verglichen mit der herkömmlichen
LCD 200, bei der die Anzahl erforderlicher Steuersignalanschlüsse für einen Adres
sendecodierer sich auf 14 für ein 16-phasiges Datensignal beläuft, 9/14 ist.
Im Fall eines 8-phasigen Datensignals sind bei einem herkömmlichen Fall unter
Verwendung eines Adressendecodierers 16 Steuersignale erforderlich. Jedoch wird
bei einer LCD gemäß dem Ausführungsbeispiel die Anzahl von Treibersignalan
schlüssen für eine horizontale Treiberschaltung auf 9 gehalten, d. h. 9/16 gegenüber
dem herkömmlichen Fall. Die Zahl 9 wird selbst dann nicht erhöht, wenn die Anzahl
von Datenleitungen DS-j 1280 übersteigt.
Bei dem vorliegenden Ausführungsbeispiel ist die Impulssignal-Schiebeschaltung 25
aus hintereinandergeschalteten 41 Halbbit-Abtastschaltungen 24-u aufgebaut, de
ren Ausgaben P-u 40 Paaren der ersten NAND-Gatterschaltungen 26-q eingegeben
werden, um 80 SH-Schaltungsblöcke anzusteuern.
Bei einer Abänderung des Ausführungsbeispiels kann eine Impulssignal-
Schiebeschaltung vorzugsweise aus hintereinandergeschalteten 41 Halbbit-
Abtastschaltungen aufgebaut sein, deren Ausgaben zu 20 Kombinationen von vier
ersten NAND-Gatterschaltungen eingegeben werden, um 80 SH-Schaltungsblöcke
anzusteuern.
Das vorliegende Ausführungsbeispiel verwendet die 80 ersten NAND-
Gatterschaltungen und die 80 zweiten NAND-Gatterschaltungen, die durch 80 erste
NOR-Gatterschaltungen und 80 zweite NOR-Gatterschaltungen bei einer Abände
rung ersetzt werden können. In diesem Fall können die ersten NOR-
Gatterschaltungen Eingangssignale empfangen, die bezüglich des logischen Pegels
entgegengesetzt zu den Ausgangssignalen P-s der Halbbit-Abtastschaltungen 25-u
des Ausführungsbeispiels sind. Die zweiten NOR-Gatterschaltungen können Ein
gangssignale empfangen, die bezüglich des logischen Pegels entgegengesetzt zu
Freigabesignalen EN sind, und Ausgangspufferschaltungen können zum Invertieren
von Ausgaben der zweiten NOR-Gatterschaltungen vorgesehen sein.
Fig. 16 zeigt Zeitdiagramme von Signalen, die zu einem sequentiellen Abtastbetrieb
nach rechts der Mehrzweck-LCD der Fig. 15 gehören.
Wie es in Fig. 16 gezeigt ist, wird, läßt man T eine Abtastperiode des SH-Schalters
sein, ein Taktsignal CLK mit einer Taktperiode von 4×T zu den 41 Halbbit-
Abtastschaltungen 25-u eingegeben, und ein Impulssignal VSTa mit einer Impuls
dauer von 4×T wird zu der Schiebeschaltung 25 von dem Eingangsanschluß 28-1
eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal VSTa wird
synchron zu dem Taktsignal CLK sequentiell verschoben, so daß 40 Halbbit-
Abtastschaltungen 25-1∼25-40 als Ausgangssignale P-1∼P-40 40 Impulssignale
mit einer Impulsdauer von 4×T und einer um eine Periode von 2×T sequentiell
verschobenen Phase ausgeben.
Die Schiebeschaltung 25, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein ihr eingegebenes externes Taktsignal ha
ben, das eine gegenüber dem obigen Taktsignal CLK umgekehrte Phase hat.
Darüber hinaus werden, wie es in Fig. 16 gezeigt ist, vier Impulssignale D-1∼D-4
mit einer Impulsdauer von 3×T, einer Impulsperiode von 4×T und ihren um eine
Periode von T sequentiell verschobenen Phasen als Steuersignale der 80 ersten
NAND-Gatterschaltungen 26-q eingegeben. Weiterhin wird ein Signal mit einem
hohen logischen Pegel als das Freigabesignal EN für die zweiten NAND-
Gatterschaltungen 27-q eingegeben.
Als Ergebnis geben die zweiten NAND-Gatterschaltungen 27-q als Ausgangssignale
SP-q davon 80 Abtastimpulssignale mit einer Impulsdauer von 3×T und ihren um
eine Periode von T sequentiell verschobenen Phasen aus.
Wenn die Abtastimpulse zu den Zeiten t1, t2, . . ., t80 ansteigen, tasten die SH-
Schalter 208-i 16-phasige parallele Datensignale S-p ab, damit sie als Bilddaten in
den Datenbusleitungen 207-p geschrieben werden.
Gleichermaßen gibt es Ausgangssignale für einen sequentiellen Abtastbetrieb nach
rechts.
Fig. 17 zeigt Zeitdiagramme von Signalen, die zu einem sequentiellen Abtastbetrieb
nach rechts der Mehrzweck-LCD 20 der Fig. 15 gehören, und zwar mit einer ver
besserten Abtastgenauigkeit.
Wie es in Fig. 17 gezeigt ist, wird, läßt man T eine Abtastperiode des SH-Schalters
sein, ein Taktsignal CLK mit einer Taktperiode von 4×T zu den 41 Halbbit-
Abtastschaltungen 25-u eingegeben, und ein Impulssignal VSTa mit einer Impuls
dauer von 4×T wird zu der Schiebeschaltung 25 von dem Eingangsanschluß 28-1
eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal VSTa wird
synchron zu dem Taktsignal CLK sequentiell verschoben, so daß die 40 Halbbit-
Abtastschaltungen 25-1∼25-40 als ihre Ausgangssignale P-1∼P-40 40 Impuls
signale mit einer Impulsdauer von 4×T und bezüglich der Phase um eine Periode
von 2×T sequentiell verschoben ausgeben, wie es der Fall in Fig. 16 ist.
Darüber hinaus werden, wie es in Fig. 17 gezeigt ist, vier Impulssignale D-1∼D-4
mit einer Impulsdauer von 5/2×T, einer Impulsperiode von 4×T und ihren um eine
Periode von T sequentiell verschobenen Phasen als Steuersignale der 80 ersten
NAND-Gatterschaltungen 26-q eingegeben, so daß das Steuerimpulssignal D4 mit
einer Verzögerung von T/2 seit einem Abfall des Steuerimpulssignals D1 ansteigt.
Weiterhin wird ein Signal mit einem hohen logischen Pegel als das Freigabesignal
EN für die zweiten NAND-Gatterschaltungen 27-q eingegeben.
Als Ergebnis geben die zweiten NAND-Gatterschaltungen 27-q als Ausgangssignale
SP-q davon 80 Abtastimpulssignale mit einer Impulsdauer von 5/2×T und ihren um
eine Periode von T sequentiell verschobenen Phasen aus.
Da die Abtastimpulse zu Zeitpunkten t1, t2, . . ., t80 ansteigen, tasten die SH-
Schalter 208-i 16-phasige parallele Datensignale S-p ab, damit sie als Bilddaten in
den Datenbusleitungen 207-p geschrieben werden.
Im Fall der Fig. 16 stimmt die Abtastzeit der Bilddaten bei einem Abtastimpuls mit
der Zeit überein, zu der andere Abtastimpulse ansteigen.
Im Fall der Fig. 17 sind dann, wenn ein Bildsignal abgetastet wird, andere Abtastim
pulse nicht aktiv.
Im allgemeinen neigt ein Bildsignal dazu, ein Rauschen zu haben, wenn ein Abta
stimpuls ansteigt oder abfällt.
Daher neigen abgetastete Daten im Fall der Fig. 16, bei dem eine Abtastzeit nicht
mit Anstiegs- oder Abfallaktionen anderer Abtastimpulse übereinstimmt, ein Rau
schen zu haben, was in einer ungenauen Abtastung resultiert.
Jedoch wird im Fall der Fig. 17 eine Abtastzeit von einem Ansteigen oder einem
Abfallen anderer Abtastimpulse verschoben, so daß abgetastete Daten frei von
Rauschen aufgrund anderer Abtastimpulse sind, was in einer genauen Abtastung
resultiert.
Gleichermaßen werden zugehörige Bilddaten abgetastet, um mit einer verbesserten
Genauigkeit in Datenbusleitungen geschrieben zu werden.
Fig. 18 zeigt Zeitdiagramme von Signalen, die zu einem sequentiellen Abtastbetrieb
nach rechts der Mehrzweck-LCD 20 der Fig. 15 gehören, und zwar mit einer weiter
verbesserten Abtastgenauigkeit.
Wie es in Fig. 18 gezeigt ist, wird, läßt man T eine Abtastperiode des SH-Schalters
sein, ein Taktsignal CLK mit einer Taktperiode von 4×T zu den 41 Halbbit-
Abtastschaltungen 25-u eingegeben, und ein Impulssignal VSTa mit einer Impuls
dauer von 4×T wird zu der Schiebeschaltung 25 von dem Eingangsanschluß 28-1
eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal VSTa wird
synchron zu dem Taktsignal CLK sequentiell verschoben, so daß 40 Halbbit-
Abtastschaltungen 25-1∼25-40 als Ausgangssignale P-1∼P-40 davon 40 Impuls
signale mit einer Impulsdauer von 4×T und bezüglich der Phase um eine Periode
von 2×T sequentiell verschoben ausgeben, wie es der Fall in den Fig. 16 und 17
ist.
Darüber hinaus werden, wie es in Fig. 18 gezeigt ist, vier Impulssignale D-1∼D-4
mit einer Impulsdauer von T/2, einer Impulsperiode von 4×T und ihren um eine
Periode von T sequentiell verschobenen Phasen als Steuersignale der 80 ersten
NAND-Gatterschaltungen 26-q eingegeben, so daß das Steuerimpulssignal D1 mit
einer Verzögerung von 3×T/2 von einem Anstieg eines Ausgangsimpulssignals P-1
einer Halbbit-Abtastschaltung 25-1 ansteigt. Weiterhin wird ein Signal mit einem
hohen logischen Pegel als das Freigabesignal EN für die zweiten NAND-
Gatterschaltungen 27-q eingegeben.
Als Ergebnis geben die zweiten NAND-Gatterschaltungen 27-q als Ausgangssignale
SP-q davon 80 Abtastimpulssignale mit einer Impulsdauer von T/2 und ihren um
eine Periode von T sequentiell verschobenen Phasen aus.
Wenn die Abtastimpulse zu Zeitpunkten t1, t2, . . ., t80 ansteigen, tasten die SH-
Schalter 208-i 16-phasige parallele Datensignale S-p ab, damit sie als Bilddaten in
den Datenbusleitungen 207-p geschrieben werden.
Im Fall der Fig. 16 stimmt eine Abtastzeit von Bilddaten durch einen Abtastimpuls
mit der Zeit überein, zu der andere Abtastimpulse ansteigen.
Im Fall der Fig. 18 wird eine Abtastzeit von einem Anstieg oder einem Abfall anderer
Abtastimpulse verschoben, wie es der Fall in Fig. 17 ist, was in einem gegenüber
dem Fall der Fig. 16 verbesserten Abtasten resultiert.
Zu diesem Punkt ist zu sagen, daß im Fall der Fig. 17 drei benachbarte Abtastsigna
le verschoben werden, und zwar noch auf eine überlappende Weise.
Jedoch sind die Abtastimpulse im Fall der Fig. 18, wie auch immer, nicht überlappt,
so daß dann, wenn ein zugehöriger SH-Schalter eingeschaltet wird, abgetastete
Daten völlig frei von Rauschen aufgrund anderer Abtastimpulse sind, was eine wei
ter verbesserte Abtastgenauigkeit gegenüber dem Fall der Fig. 17 zuläßt.
Im Fall der Fig. 18 ist die Dauer eines Abtastimpulses kürzer als eine Abtastperiode
T. Dies ist ein effektives Ansteuerverfahren, wenn ein Spielraum bezüglich der Ab
tastfrequenz eines SH-Schalters gelassen wird.
Weiterhin sind bei Fig. 18 die Anstiegs- und Abfallaktionen der Steuerimpulssignale
D-1∼D-4 relativ zu Ausgangsimpulssignalen der Halbbit-Abtastschaltungen ver
schoben, die zu den ersten NAND-Gatterschaltungen eingegeben werden. Somit
wird beim Ausführungsbeispiel der Fig. 18 ein Rauschen aufgrund von Überspre
chen und von Störeffekten vollständig ausgelöscht.
Fig. 19 zeigt Zeitdiagramme von Signalen, die zu einem sequentiellen Abtastbetrieb
nach links der Mehrzweck-LCD 20 der Fig. 15 gehören.
Wie es in Fig. 19 gezeigt ist, wird, läßt man T eine Abtastperiode des SH-Schalters
sein, ein Taktsignal CLK mit einer Taktperiode von 4×T zu den 41 Halbbit-
Abtastschaltungen 25-u eingegeben, und ein Impulssignal VSTb mit einer Impuls
dauer von 4×T wird zu der Schiebeschaltung 25 von dem Eingangsanschluß 28-3
eingegeben, und zwar zu in der Figur gezeigten Zeiten. Das Impulssignal VSTb wird
in einer umgekehrten Richtung wie in der Fig. 16 synchron zu dem Taktsignal CLK
sequentiell verschoben, so daß 40 Halbbit-Abtastschaltungen 25-1∼25-40 als Aus
gangssignale P-1∼P-40 davon 40 Impulssignale mit einer Impulsdauer von 4×T
und bezüglich der Phase um eine Periode von 2×T sequentiell umgekehrt ver
schoben ausgeben.
Die Schiebeschaltung 25, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein ihr eingegebenes externes Taktsignal mit
einer gegenüber dem obigen Taktsignal CLK umgekehrten Phase haben.
Darüber hinaus werden, wie es in Fig. 19 gezeigt ist, vier Impulssignale D-1∼D-4
mit einer Impulsdauer von 3×T, einer Impulsperiode von 4×T und ihren um eine
Periode von T umgekehrt sequentiell verschobenen Phasen als Steuersignale der
80 ersten NAND-Gatterschaltungen 26-q eingegeben. Weiterhin wird ein Signal mit
einem hohen logischen Pegel als das Freigabesignal EN für die zweiten NAND-
Gatterschaltungen 27-q eingegeben.
Als Ergebnis geben die zweiten NAND-Gatterschaltungen 27-q als Ausgangssignale
SP-q davon 80 Abtastimpulssignale mit einer Impulsdauer von 3×T und ihren um
eine Periode von T umgekehrt sequentiell verschobenen Phasen aus.
Wenn die Abtastimpulse zu den Zeiten t1, t2, . . ., t80 ansteigen, tasten die SH-
Schalter 208-i 16-phasige parallele Datensignale S-p ab, damit sie als Bilddaten in
den Datenbusleitungen 207-p geschrieben werden.
Gleichermaßen gibt es Ausgangssignale für einen sequentiellen Abtastbetrieb nach
links.
Fig. 20 zeigt Zeitdiagramme von Signalen, die zu einer Ansteuerung zum Schreiben
von schwarzen Daten in oberen und unteren Leerbereichen eines Anzeigebereichs
gehören, wenn die Mehrzweck-LCD 20 der Fig. 15 auf ein Bildsignal antwortet, das
für eine kleinere Anzahl von Pixeln als 1024×1280 formatiert ist. Von den oberen
und unteren Leerbereichen wird angenommen, daß sie 128 Abtastzeilen entspre
chen.
Zuerst werden, wie es in Fig. 20 gezeigt ist, in einer vertikalen Austastperiode das
Taktsignal CLK, das zu den 41 Halbbit-Abtastschaltungen 25-1∼25-41 einzugeben
ist, und das Signal VSTa, das vom Anschluß 28-1 einzugeben ist, auf einen niedri
gen Pegel gesetzt. Von den Abtastschaltungen 25-1∼25-41 wird angenommen,
daß sie darin keine Daten gelassen haben, d. h. alle Daten sind nach außen ge
bracht worden, so daß ihre Ausgangssignale P-u einen niedrigen Pegel haben, wie
es gezeigt ist.
Unter dieser Bedingung werden Impulssignale mit einem niedrigen logischen Pegel
als Steuersignale D-1∼D-4 der ersten NAND-Gatterschaltungen 26-q eingegeben.
Wie es zur Zeit t1 gezeigt ist, wird das Freigabesignal EN zu den zweiten NAND-
Gatterschaltungen 27-q von einem hohen logischen Pegel auf einen niedrigen logi
schen Pegel geändert.
Danach wird zu einer Zeit t4 das Freigabesignal EN vom niedrigen Pegel auf den
hohen Pegel geändert.
Während des Intervalls zwischen t1 und t4 werden Signale mit hohem logischen
Pegel als die Ausgangssignale SP-q der zweiten NAND-Gatterschaltungen 27-q
ausgegeben, so daß alle SH-Schalter 208-j zwischen t1 und t4 eingeschaltet wer
den.
Andererseits werden in einem Intervall zwischen t2 und t3 Gatterimpulssignale GP-1
∼GP-128 und GP-899∼GP-1024 der Abtastzeilen, die den oberen und unteren
Leerbereichen entsprechen, die in Schwarz anzuzeigen sind, auf einen hohen Pegel
gesetzt. Weiterhin werden Daten für schwarze Farbe eingegeben.
Durch ein solches Ansteuern werden 1280 SH-Schalter 208-j wie auch jeweilige
Pixelschalter an oberen und unteren 128 Abtastzeilen alle zwischen t2 und t3 ein
geschaltet, so daß die schwarzen Daten, die dann eingegeben sind, in jeweiligen
Pixeln Px(i, j) auf den 256 (= 128×2) Abtastzeilen geschrieben werden, die somit in
Schwarz angezeigt werden. Das Intervall zwischen t2 und t3 wird derart eingestellt,
daß es lang genug ist, um das Schreiben zu den 256 Leitungen bzw. Zeilen zu be
enden.
Gleichermaßen wird ein vertikales Schreiben von Schwarz während einer vertikalen
Austastperiode bewirkt.
Die Fig. 21 und 22 zeigen gemeinsam Zeitdiagramme von Signalen, die zu einem
Ansteuern zum Schreiben von schwarzen Daten in linke und rechte Leerbereiche
eines Anzeigebereichs gehören, wenn die Mehrzweck-LCD 20 der Fig. 15 auf ein
Bildsignal antwortet, das für eine kleinere Anzahl von Pixeln als 1024×1280 for
matiert ist. Von den linken und rechten Leerbereichen wird angenommen, daß sie
beide gleich 128 Datenleitungen sind.
Zuerst wird, wie es gezeigt ist, in einer horizontalen Austastperiode, läßt man T eine
Abtastperiode des SH-Schalters sein, ein Taktsignal CLK mit einer Taktperiode von
2×T zu den 41 Halbbit-Abtastschaltungen 25-u eingegeben, und ein Impulssignal
VSTa mit einer Impulsdauer von 2×T wird zu der Schiebeschaltung 25 von dem
Eingangsanschluß 28-1 eingegeben, und zwar zu in Fig. 21 gezeigten Zeiten. Das
Impulssignal VSTa wird synchron zu dem Taktsignal CLK sequentiell verschoben,
so daß 40 Halbbit-Abtastschaltungen 25-1∼25-40 als Ausgangssignale P-1∼P-40
davon 40 Impulssignale mit einer Impulsdauer von 2×T und bezüglich der Phase
um eine Periode von T sequentiell verschoben ausgeben.
Die Schiebeschaltung 25, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein ihr eingegebenes externes Taktsignal mit
einer gegenüber dem obigen Taktsignal CLK umgekehrten Phase haben.
Darüber hinaus werden, wie es in Fig. 21 gezeigt ist, vier Impulssignale mit hohem
logischen Pegel als Steuersignale D-1∼D-4 der 80 ersten NAND-
Gatterschaltungen 26-q eingegeben. Weiterhin wird ein Signal mit einem hohen lo
gischen Pegel als das Freigabesignal EN für die zweiten NAND-Gatterschaltungen
27-q eingegeben.
Als Ergebnis geben die zweiten NAND-Gatterschaltungen 27-q als Ausgangssignale
SP-q davon 80 Abtastimpulssignale mit einer Impulsdauer von 2×T und ihren um
eine Periode von T sequentiell verschobenen Phasen aus.
Während der horizontalen Austastperiode wird ein Schwarzanzeigesignalpegel als
Bilddaten S-1∼S-16 eingegeben, so daß Paare von Abtastimpulssignalen SP-1
und SP-2, SP-3 und SP-4, SP-5 und SP-6 und SP-7 und SP-8 ansteigen, und zu
Zeiten t1, t2, t3 und t4 wird ein Schwarzanzeigesignal abgetastet und sequentiell in
Datenleitungen DS-1∼DS-32, DS-33∼DS-64, DS-65∼DS-96 und DS-97∼DS-128
geschrieben.
Gleichermaßen werden Pixel auf den linken 128 Datenzeilen in der horizontalen
Austastperiode in Schwarz angezeigt.
In einer Bildschreibperiode, die der horizontalen Austastperiode folgt, wird ein ähnli
ches Ansteuern wie im Fall der Fig. 16 durchgeführt. Zuerst wird die Periode des
Taktsignals CLK von 2×T auf 4×T moduliert, was als Ausgangssignale P-u der
Halbbit-Abtastschaltungen 25-u Impulssignale erzeugt, die eine Dauer von 4×T
und eine um eine Periode von 2×T sequentiell verschobene Phasen haben. Ein
Impulssignal P-6 hat eine Dauer von 5×T, was nicht zu der betrachteten Schal
tungsaktion ausgegeben wird.
Andererseits werden vier Impulssignale mit einer Dauer von 3×T, einer Periode
von 4×T und um eine Periode von T sequentiell verschobenen Phasen als Steuer
signale D-1∼D-4 der 80 ersten NAND-Gatterschaltungen 26-q eingegeben, und
zwar zu einer gezeigten Zeit. Weiterhin wird ein Signal mit einem hohen logischen
Pegel als das Freigabesignal EN für die zweiten NAND-Gatterschaltungen 27-q ein
gegeben.
Als Ergebnis geben die zweiten NAND-Gatterschaltungen 27-q als Ausgangssignale
SP-9∼SP-72 davon Abtastimpulssignale mit einer Impulsdauer von 3×T und ihren
um eine Periode von T sequentiell verschobenen Phasen aus.
Die Abtastimpulssignale wählen entsprechende SH-Schalter 208-j, was 16-phasige
parallele Bilddaten S-p abtastet, wenn die Abtastimpulse ansteigen. Die abgetaste
ten Daten werden in eine Datenbusleitung DS-129∼DS-1152 geschrieben.
Der Bilddatenschreibperiode folgt eine nachfolgende horizontale Austastperiode, in
der schwarze Daten in Pixel Px(i, J) in rechten 128 Spalten geschrieben werden, d. h.
Pixel Px(i, j), die mit rechten 128 Datenzeilen verbunden sind.
In dieser Austastperiode wird zuerst das Taktsignal CLK für Halbbit-
Abtastschaltungen 25-u von der Periode von 4×T zu einer Periode von 2×T mo
duliert, so daß die Halbbit-Abtastschaltungen 25-37∼25-40 als ihre Ausgangssigna
le P-37∼P-40 Impulssignale mit einer Dauer von 2×T und um eine Periode von T
sequentiell verschobenen Phasen ausgeben. Die Impulssignale P-37 und P-38 ha
ben eine Dauer von 4×T bzw. eine Dauer von 3×T, die keine Ausgaben zu der
betrachteten Schaltungsaktion sind.
Darüber hinaus gibt es als Steuersignale D-1∼D-4 der 80 ersten NAND-
Gatterschaltungen 26-q Eingangssignale mit einem hohen logischen Pegel. Weiter
hin wird ein Signal mit einem hohen logischen Pegel als das Freigabesignal EN zu
den zweiten NAND-Gatterschaltungen 27-q eingegeben.
Als Ergebnis geben die zweiten NAND-Gatterschaltungen 27-q als Ausgangssignale
SP-q davon Abtastimpulssignale mit einer Impulsdauer von 2×T und ihren um eine
Periode von T zueinander sequentiell verschobenen Phasen aus. Paarweise Abta
stimpulssignale SP-73 und SP-74 und SP-75 und SP-76 haben jeweilige Impuls
dauern von 4×T und 3×T.
In dieser horizontalen Austastperiode wird ein Schwarzanzeige-Signalpegel als
Bilddaten S-p eingegeben. Da die paarweisen Abtastimpulssignale SP-73 und SP-74,
SP-75 und SP-76, SP-77 und SP-78 und SP-79 und SP-80 zu Zeiten t5, t6, t7
und t8 ansteigen, werden die Schwarzanzeigedaten abgetastet, die sequentiell in
Datenbusleitungen DS-1153∼DS-1184, DS-1185∼DS-1216, DS-1217∼DS-1248,
DS-1249∼DS-1280 geschrieben werden.
Gleichermaßen werden Pixel auf den rechten 128 Datenzeilen in der horizontalen
Austastperiode in Schwarz angezeigt.
Als Ergebnis werden linke und rechte Austastungen in Schwarz angezeigt.
Nimmt man nun Bezug auf Fig. 23 ist eine LCD gemäß einem bevorzugten Ausfüh
rungsbeispiel der vorliegenden Erfindung mit dem Bezugszeichen 30 bezeichnet.
Wie die LCD 20 weist die LCD 30 ein Flüssigkristallanzeigeelement 101 auf, das
aus einer von hinten beleuchteten transparenten Pixelschicht aufgebaut ist, die aus
einer Matrix von 1024×1280 aktiven Pixeln Px(i, j) besteht, die gemeinsam einen
rechteckigen Anzeigebereich definieren, und aus einer peripheren Treiberschaltung
12-23, die eine vertikale Treiberschaltung 12 enthält, die mit 1024 Reihen der Ma
trix von Pixeln Px(i, j) über 1024 parallele Abtastleitungen GP-1∼GP-1024 verbun
den ist, und eine horizontale Treiberschaltung 23 enthält, die mit 1280 Spalten der
Matrix von Pixeln Px(i, j) über 1280 parallele Datenleitungen verbunden ist.
Die horizontale Treiberschaltung 23 ist wie bei der LCD 20 aus einer horizontalen
Abtastschaltung 24, sechzehn parallelen Datenbusleitungen 207-1∼207-16 zum
jeweiligen Zuführen von sechzehn mehrphasigen, parallelen Bilddaten S-1∼S-18
und achtzig parallelen Blöcken von SH-Schaltungen aufgebaut.
Ein q-ter SH-Schaltungsblock besteht aus 16 SH-Schaltungen, von denen eine p-te
an ihrem Dateneingangsende mit einer p-ten 207-p der 16 Datenbusleitungen 207-1
∼207-16 und an ihrem Datenausgangsende mit einer p-ten DS-j (j = 16q+p-16)
entsprechender 16 Datenzuführleitungen DS-(16q-15)∼DS-16q verbunden ist,
und eine p-te SH-Schaltung eines q-ten Schaltungsblocks ist, wie bei der LCD 20,
aus einem SH-Schalter 208-j (j = 16q+p-16) und einem SH-Kondensator 209-j (j =
16q+p-16) aufgebaut.
Die horizontale Abtastschaltung 24 weist 41 Halbbit-Abtastschaltungen 25-1∼25-41,
achtzig NAND-Gatterschaltungen 26-1∼26-80 und achtzig Ausgangspuffer
schaltungen 37-1∼37-80 auf.
Die Halbbit-Abtastschaltungen 25-1∼25-41 sind dazwischen in Reihe geschaltet,
um eine Impulssignal-Schiebeschaltung 25 zu bilden. Die Schiebeschaltung 25 ist
mit einem ersten Anschluß 38-1 zum Empfangen eines Impulssignals VSTa, das ihr
als Treibersignal für eine horizontale Abtastung nach rechts eingegeben wird, und
einem zweiten Anschluß 28-2 zum Empfangen eines Impulssignals, das ihr als
Treibersignal für eine horizontale Abtastung nach links eingegeben wird, versehen,
wodurch eine Zweiwege-Abtastung ermöglicht wird. In der Schiebeschaltung 25
wird das eingegebene Impulssignal synchron zu einem von paarweisen zweiphasi
gen eingegebenen Taktsignalen CLK verschoben, das als Treibersignal für die Ver
schiebung in eine der Richtungen ausgewählt wird, so daß 40 Abtastsignale P-1∼
P-40 mit einer Verzögerung verfügbar sind, die gleich einer Hälfte eines Impulszy
klus des ausgewählten Taktsignals CLK ist. Die Schiebeschaltung 25 verwendet
somit insgesamt selektiv vier Treibersignale.
Die 80 NAND-Gatterschaltungen 26-q sind paarweise in 40 Gruppen aufgeteilt, von
denen eine u-te erste Eingangsanschlüsse zugehöriger NAND-Gatterschaltungen
26-q mit einer Verbindungsstelle zwischen entsprechenden Halbbit-
Abtastschaltungen 25-u und 25-(u+1) verbunden hat, um davon ein Ausgangs
signal P-u einer der Halbbit-Abtastschaltungen 25-u und 25-(u+1) zu empfangen.
Ein Ausgangsanschluß jeder NAND-Gatterschaltung 26-q ist mit einem Eingangs
anschluß einer entsprechenden Ausgangspufferschaltung 37-q als Inverter verbun
den, von der ein Ausgangsanschluß mit jeweiligen Gate-Anschlüssen der entspre
chenden 16 SH-Schalter 208-j verbunden ist.
Läßt man u₀ ein u einer beliebigen ungeraden Zahl sein, enthält jedes Paar von u₀-
ten und u₀+1-ten der 40 Paare von NAND-Gatterschaltungen 26-q fortlaufende vier
26-(2u₀-1)∼26-2(u₀+1) der NAND-Gatterschaltungen 26-q, welche vier Schal
tungen 26-(2u₀-1)∼26-(2u₀+2) ihre zweiten Eingangsanschlüsse parallel mit
nicht gezeigten Eingangsanschlüssen von vier unterschiedlichen Treibersignalen als
Steuersignale D-1∼D-4 der NAND-Gatterschaltungen 26-q verbunden haben.
Demgemäß übersteigt eine Gesamtheit von Treibersignalen, die zu der horizontalen
Treiberschaltung 23 einzugeben sind, 8 nicht, was verglichen mit der herkömmli
chen LCD 200, bei der die Anzahl erforderlicher Steuersignalanschlüsse für einen
Adressendecodierer sich für ein 16-phasiges Datensignal auf 14 beläuft, 4/7 ist.
Im Fall eines 8-phasigen Datensignals sind in einem herkömmlichen Fall unter Ver
wendung eines Adressendecodierers 16 Steuersignale erforderlich. Jedoch wird bei
einer LCD gemäß dem Ausführungsbeispiel die Anzahl von Treibersignalanschlüs
sen für eine horizontale Treiberschaltung auf 8 gehalten, d. h. 1/2 gegenüber dem
herkömmlichen Fall. Die Zahl 8 wird selbst dann nicht erhöht, wenn die Anzahl von
Datenleitungen DS-j 1280 übersteigt.
Bei dem vorliegenden Ausführungsbeispiel ist die Impulssignal-Schiebeschaltung 25
aus hintereinandergeschalteten 41 Halbbit-Abtastschaltungen 25-u aufgebaut, von
der Ausgaben P-u zu 40 Paaren von NAND-Gatterschaltungen 26-q eingegeben
werden, um 80 SH-Schaltungsblöcke anzusteuern.
Bei einer Abänderung des Ausführungsbeispiels kann eine Impulssignal-
Schiebeschaltung vorzugsweise aus hintereinandergeschalteten 21 Halbbit-
Abtastschaltungen aufgebaut sein, von denen Ausgaben zu 20 Kombinationen von
vier NAND-Gatterschaltungen eingegeben werden, um 80 SH-Schaltungsblöcke
anzusteuern.
Das vorliegende Ausführungsbeispiel verwendet die 80 NAND-Gatterschaltungen
26-q, die bei einer Abänderung durch 80 NOR-Gatterschaltungen ersetzt werden
können. In diesem Fall können die NOR-Gatterschaltungen Eingangssignale emp
fangen, die bezüglich des logischen Pegels entgegengesetzt zu den Ausgangs
signalen P-s der Halbbit-Abtastschaltungen 25-u des Ausführungsbeispiel sind, und
die invertierenden Ausgangspufferschaltungen 37-q des Ausführungsbeispiels kön
nen durch nichtinvertierende Ausgangspufferschaltungen ersetzt werden.
Fig. 24 zeigt Zeitdiagramme von Signalen, die zu einer Ansteuerung zum Schreiben
von schwarzen Daten in oberen und unteren Leerbereichen eines Anzeigebereichs
gehören, wenn die Mehrzweck-LCD 30 der Fig. 23 auf ein Bildsignal antwortet, das
für eine kleinere Anzahl von Pixeln als 1024×1280 formatiert ist. Von den oberen
und unteren Leerbereichen wird angenommen, daß sie 128 Abtastleitungen bzw.
-zeilen entsprechen.
Zuerst wird in einer vertikalen Austastperiode das Taktsignal CLK mit einer vorein
gestellten Periode TB zu den 41 Halbbit-Abtastschaltungen 25-1∼25-41 eingege
ben, und das Impulssignal VSTa mit einer Dauer von TB wird in einer gezeigten
Zeitgabe vom Anschluß 38-1 zu der Schiebeschaltung 25 eingegeben, wo es syn
chron zu dem Taktsignal CLK sequentiell verschoben wird, so daß die Halbbit-
Abtastschaltungen 25-1∼25-40 als Ausgangssignale P-1∼P-40 davon Impuls
signale mit einer Impulsdauer von TB und ihren um eine Periode von TB/2 sequen
tiell verschobenen Phasen ausgeben.
Die Schiebeschaltung 25, die für ein Ansteuern mit einem Paar selektiver zweipha
siger Taktsignale geeignet ist, kann ein ihr eingegebenes externes Taktsignal mit
einer gegenüber dem obigen Taktsignal CLK umgekehrten Phase haben.
Andererseits werden Signale mit einem hohen logischen Pegel als Steuersignale D-1∼D-4 zu den NAND-Gatterschaltungen 26-q eingegeben.
Als Ergebnis geben die Ausgangspufferschaltungen 37-1∼37-80 als Ausgangs
signale SP-q davon Abtastimpulssignale mit einer Impulsdauer von TB und ihrem
zueinander um eine Periode von TB/2 sequentiell verschobenen Phasen aus.
In der vertikalen Austastperiode wird ein mehrphasiges Signal mit einem Schwar
zanzeigepegel als Bilddaten S-p eingegeben. Da paarweise Abtastimpulssignale
SP-1 und SP-2, SP-3 und SP-4, SP-5 und SP-6, . . ., SP-79 und SP-80 zu Zeiten t1,
t2, t3, . . ., t40 ansteigen, werden die Schwarzanzeigedaten abgetastet, die sequen
tiell in Datenbusleitungen DS-1∼DS-32, DS-33∼DS-64, DS-65∼DS-96,
DS-1249∼DS-1280 geschrieben sind.
Da Gate-Impulssignale GP-1∼GP-128 und GP-899∼GP-1024 auf Abtastleitungen
des oberen und des unteren Leerbereichs auf einen hohen logischen Pegel einge
stellt werden, werden die abgetasteten Schwarzanzeigedaten von den Datenbuslei
tungen DS-j zu Pixeln Px(i, j) in den oberen und den unteren Leerbereich geschrie
ben.
Gleichermaßen werden die oberen und unteren Leerbereiche in der vertikalen Aus
tastperiode in Schwarz angezeigt.
Bei dem Ausführungsbeispiel hat das in die Schiebeschaltung 25 eingegebene Im
pulssignal eine voreingestellte Dauer von TB, was auf eine Dauer von L×TB abge
ändert werden kann, wobei L eine positive ganze Zahl größer als eins ist.
Bei dieser Abänderung haben von den Pufferschaltungen 37-q ausgegebene Abta
stimpulse eine Dauer von L×TB, was eine verlängerte Schreibperiode zum Schrei
ben von Schwarzanzeigedaten in Datenbusleitungen bietet.
Das Ansteuern der Fig. 24 kann auf die LCD 20 der Fig. 15 angewendet werden. In
diesem Fall kann ein Impulssignal mit einem hohen logischen Pegel als das Freiga
besignal EN verwendet werden, das an die zweiten NAND-Gatterschaltungen 27-q
anzulegen ist.
Übrigens können die Pixel Px(i, j) der LCDs 20 und 30 eine Matrix aus polykristalli
nen Silizium-TFTs aufweisen, die auf einem Glassubstrat integriert sind. Die peri
phere Treiberschaltung 12-23 kann eine statische CMOS-Schaltung oder eine akti
ve CMOS-Schaltung sein. Die TFTs können aus amorphem Silizium, CdS, etc. her
gestellt sein. Es kann ein monokristalliner Silizium-MOS-Transistor verwendet wer
den.
Wie es aus der vorangehenden Beschreibung verstanden wird, kann gemäß einem
Ausführungsbeispiel der vorliegenden Erfindung eine praktische Mehrzweck-LCD
mit einer Anzahl von Steuersignalanschlüssen innerhalb eines reduzierten Be
reichs implementiert werden, der verglichen mit dem Bereich eines herkömmlichen
Falls zwischen 9/14 bis halb so groß wie dieser ist.
Ein solcher Effekt kann mit einer erhöhten Anzahl von Pixeln und/oder einer redu
zierten Anzahl von Bilddaten-Vervielfältigungsphasen bemerkenswert sein.
Darüber hinaus läßt eine vollständige Auslöschung von Rauschen aufgrund von
Übersprechen einen stabilen Anzeigedienst zu.
Während die vorliegende Erfindung unter Bezugnahme auf die bestimmten veran
schaulichenden Ausführungsbeispiele beschrieben worden ist, ist sie durch jene
Ausführungsbeispiele nicht beschränkt. Es ist klar, daß Fachleute auf dem Gebiet
die Ausführungsbeispiele verändern oder abändern können, ohne vom Schutzbe
reich der vorliegenden Erfindung abzuweichen.
Claims (25)
1. Flüssigkristallanzeige (10), die folgendes aufweist:
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen (GP-i) und Datenleitungen angeordnet sind;
eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen; und
eine horizontale Treiberschaltung (103) zum Ansteuern der Datenleitungen;
wobei die vertikale Treiberschaltung (12) folgendes aufweist:
eine N-stufige Abtastschaltung (17) zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist;
N×M Logikgatterschaltungen (15-i), deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in jeweiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen mit einander verbunden sind, und
Ausgangspufferschaltungen (16-i), deren Eingangssignale die Aus gangssignale der Logikgatterschaltungen sind.
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen (GP-i) und Datenleitungen angeordnet sind;
eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen; und
eine horizontale Treiberschaltung (103) zum Ansteuern der Datenleitungen;
wobei die vertikale Treiberschaltung (12) folgendes aufweist:
eine N-stufige Abtastschaltung (17) zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist;
N×M Logikgatterschaltungen (15-i), deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in jeweiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen mit einander verbunden sind, und
Ausgangspufferschaltungen (16-i), deren Eingangssignale die Aus gangssignale der Logikgatterschaltungen sind.
2. Flüssigkristallanzeige (10) nach Anspruch 1, wobei die Logikgatterschaltungen
jeweils eine NAND-Schaltung (15-i) mit 2 Eingängen sind.
3. Flüssigkristallanzeige (10) nach Anspruch 1, wobei die Abtastschaltung eine
Schaltungseinrichtung (17) zum Verschieben des Impulssignals in einem
Zweiwege-Betrieb ist.
4. Flüssigkristallanzeige (10) nach Anspruch 1, wobei die ganze Zahl M größer
als drei ist.
5. Flüssigkristallanzeige (20), die folgendes aufweist:
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen (GP-i) und Datenleitungen (DS-j) angeordnet sind;
eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen; und
eine horizontale Treiberschaltung (23) zum Ansteuern der Datenleitungen;
wobei die horizontale Treiberschaltung (23) folgendes aufweist:
eine N-stufige Abtastschaltung (25) zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist,
N×M erste Logikgatterschaltungen (26-q), deren erste Steueranschlüsse in jeweiligen Kombinationen von M ersten Logikgatterschaltungen dazwi schen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüs sen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in jeweiligen Kombi nationen von ersten Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind,
N×M zweite Logikgatterschaltungen (27-q), deren erste Steueran schlüsse mit Ausgangsanschlüssen der ersten Logikgatterschaltungen verbunden sind und deren zweite Steueranschlüsse dazwischen mitein ander verbunden sind, und
N×M Daten-Abtast-Halte-Schalter (208-j), deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwi schen miteinander verbunden sind, um jeweils mit Ausgangsanschlüssen der zweiten Logikgatterschaltungen verbunden zu werden, wobei J eine positive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen Kombinationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 dazwischen miteinander verbunden sind.
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen (GP-i) und Datenleitungen (DS-j) angeordnet sind;
eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen; und
eine horizontale Treiberschaltung (23) zum Ansteuern der Datenleitungen;
wobei die horizontale Treiberschaltung (23) folgendes aufweist:
eine N-stufige Abtastschaltung (25) zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist,
N×M erste Logikgatterschaltungen (26-q), deren erste Steueranschlüsse in jeweiligen Kombinationen von M ersten Logikgatterschaltungen dazwi schen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüs sen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in jeweiligen Kombi nationen von ersten Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind,
N×M zweite Logikgatterschaltungen (27-q), deren erste Steueran schlüsse mit Ausgangsanschlüssen der ersten Logikgatterschaltungen verbunden sind und deren zweite Steueranschlüsse dazwischen mitein ander verbunden sind, und
N×M Daten-Abtast-Halte-Schalter (208-j), deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwi schen miteinander verbunden sind, um jeweils mit Ausgangsanschlüssen der zweiten Logikgatterschaltungen verbunden zu werden, wobei J eine positive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen Kombinationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 dazwischen miteinander verbunden sind.
6. Flüssigkristallanzeige (20) nach Anspruch 5, wobei die ersten und zweiten
Logikgatterschaltungen jeweils NAND-Schaltungen (26-q, 27-q) mit 2 Eingän
gen sind.
7. Flüssigkristallanzeige (20) nach Anspruch 5, wobei die Abtastschaltung eine
Schaltungseinrichtung (25) zum Verschieben des Impulssignals in einem
Zweiwege-Betrieb ist.
8. Flüssigkristallanzeige (30), die folgendes aufweist:
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen und Datenleitungen angeordnet sind;
eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen; und eine horizontale Treiberschaltung (23) zum Ansteuern der Datenleitungen;
wobei die horizontale Treiberschaltung (23) folgendes aufweist:
eine N-stufige Abtastschaltung (25) zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist,
N×M Logikgatterschaltungen (26-q), deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in jeweiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen mit einander verbunden sind,
Ausgangspufferschaltungen (37-q) zum Eingeben von Ausgangssignalen der Logikgatterschaltungen, und
N×M Daten-Abtast-Halte-Schalter (208-j), deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwi schen miteinander verbunden sind, um jeweils mit Ausgangsanschlüssen der Ausgangspufferschaltungen verbunden zu werden, wobei J eine po sitive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen Kom binationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 da zwischen miteinander verbunden sind.
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen und Datenleitungen angeordnet sind;
eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen; und eine horizontale Treiberschaltung (23) zum Ansteuern der Datenleitungen;
wobei die horizontale Treiberschaltung (23) folgendes aufweist:
eine N-stufige Abtastschaltung (25) zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist,
N×M Logikgatterschaltungen (26-q), deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in jeweiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen mit einander verbunden sind,
Ausgangspufferschaltungen (37-q) zum Eingeben von Ausgangssignalen der Logikgatterschaltungen, und
N×M Daten-Abtast-Halte-Schalter (208-j), deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwi schen miteinander verbunden sind, um jeweils mit Ausgangsanschlüssen der Ausgangspufferschaltungen verbunden zu werden, wobei J eine po sitive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen Kom binationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 da zwischen miteinander verbunden sind.
9. Ansteuerverfahren zum Ansteuern einer Flüssigkristallanzeige (10), die fol
gendes enthält: eine aktive Matrixanordnung (101), deren Schaltelemente an
Kreuzungsstellen zwischen Abtastleitungen (GP-i) und Datenleitungen ange
ordnet sind, eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastlei
tungen, und eine horizontale Treiberschaltung (103) zum Ansteuern der Daten
leitungen, wobei das Ansteuerverfahren folgende Schritte aufweist:
Vorsehen einer N-stufigen Abtastschaltung (17) in der vertikalen Treiberschal tung zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben werden, wobei N eine positive ganze Zahl ist;
Vorsehen von N×M Logikgatterschaltungen (15-i) in der vertikalen Treiber schaltung, deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in je weiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind; und
Vorsehen von Ausgangspufferschaltungen (16-i) in der vertikalen Treiberschal tung, deren Eingangssignale die Ausgangssignale der Logikgatterschaltungen sind.
Vorsehen einer N-stufigen Abtastschaltung (17) in der vertikalen Treiberschal tung zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben werden, wobei N eine positive ganze Zahl ist;
Vorsehen von N×M Logikgatterschaltungen (15-i) in der vertikalen Treiber schaltung, deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in je weiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind; und
Vorsehen von Ausgangspufferschaltungen (16-i) in der vertikalen Treiberschal tung, deren Eingangssignale die Ausgangssignale der Logikgatterschaltungen sind.
10. Ansteuerverfahren nach Anspruch 9, das weiterhin folgende Schritte aufweist:
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von 2×M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-(2×M) zu 2×M zweiten Steueranschlüssen G-1, G-2, . . ., G- (2×M) der N×M Logikgatterschaltungen (15-i), wobei die 2×M Impulssignale eine Impulsdauer von T, eine Impulsperiode von 2×M×T und um eine Peri ode von T sequentiell verschobene Phasen haben; und
Eingeben der 2×M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(2×M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von 2×M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-(2×M) zu 2×M zweiten Steueranschlüssen G-1, G-2, . . ., G- (2×M) der N×M Logikgatterschaltungen (15-i), wobei die 2×M Impulssignale eine Impulsdauer von T, eine Impulsperiode von 2×M×T und um eine Peri ode von T sequentiell verschobene Phasen haben; und
Eingeben der 2×M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(2×M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
11. Ansteuerverfahren nach Anspruch 9, das weiterhin folgende Schritte aufweist:
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
Eingeben von 2×M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-(2×M) in einer umgekehrten Reihenfolge zu 2×M zweiten Steueranschlüs sen G-1, G-2, . . ., G-(2×M) der N×M Logikgatterschaltungen (15-i), wobei die 2×M Impulssignale eine Impulsdauer von T, eine Impulsperiode von 2×M×T und um eine Periode von T sequentiell verschobene Phasen haben; und
Eingeben der 2×M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{2×M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer (M×K)-ten Logikgat terschaltung einzugeben ist, geändert wird.
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
Eingeben von 2×M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-(2×M) in einer umgekehrten Reihenfolge zu 2×M zweiten Steueranschlüs sen G-1, G-2, . . ., G-(2×M) der N×M Logikgatterschaltungen (15-i), wobei die 2×M Impulssignale eine Impulsdauer von T, eine Impulsperiode von 2×M×T und um eine Periode von T sequentiell verschobene Phasen haben; und
Eingeben der 2×M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{2×M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer (M×K)-ten Logikgat terschaltung einzugeben ist, geändert wird.
12. Ansteuerverfahren nach Anspruch 9, das weiterhin folgende Schritte aufweist:
Eingeben eines Taktsignals (CLK) mit einer Periode von M×T zu der Abtast schaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M zu Kombinationen von 2×M zweiten Steueranschlüssen G-1 und G-2, G-3 und G-4, . . ., G-(2×M-1) und G-(2×M) der N×M Logikgatter schaltungen, wobei die M Impulssignale eine Impulsdauer von T, eine Impul speriode von M×T und um eine Periode von T sequentiell verschobene Pha sen haben; und
Eingeben der M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Eingeben eines Taktsignals (CLK) mit einer Periode von M×T zu der Abtast schaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M zu Kombinationen von 2×M zweiten Steueranschlüssen G-1 und G-2, G-3 und G-4, . . ., G-(2×M-1) und G-(2×M) der N×M Logikgatter schaltungen, wobei die M Impulssignale eine Impulsdauer von T, eine Impul speriode von M×T und um eine Periode von T sequentiell verschobene Pha sen haben; und
Eingeben der M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
13. Ansteuerverfahren nach Anspruch 9, das weiterhin folgende Schritte aufweist:
Eingeben eines Taktsignals (CLK) mit einer Periode von M×T/2 zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von M/2 unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M/2 zu Kombinationen von 2×M zweiten Steueranschlüssen G-1∼G-4, G-5∼G-8, . . ., G-(2×M-3)∼G-(2×M) der N×M Logikgatterschal tungen (15-i), wobei die M/2 Impulssignale eine Impulsdauer von T, eine Im pulsperiode von M×T/2 und um eine Periode von T sequentiell verschobene Phasen haben; und
Eingeben der M/2 Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(M×T)/4},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Eingeben eines Taktsignals (CLK) mit einer Periode von M×T/2 zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von M/2 unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M/2 zu Kombinationen von 2×M zweiten Steueranschlüssen G-1∼G-4, G-5∼G-8, . . ., G-(2×M-3)∼G-(2×M) der N×M Logikgatterschal tungen (15-i), wobei die M/2 Impulssignale eine Impulsdauer von T, eine Im pulsperiode von M×T/2 und um eine Periode von T sequentiell verschobene Phasen haben; und
Eingeben der M/2 Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(M×T)/4},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1}-ten Logikgatterschaltung einzugeben ist, geändert wird.
14. Ansteuerverfahren nach Anspruch 9, das weiterhin folgende Schritte aufweist:
Eingeben eines Taktsignals (CLK) mit einer Periode von M×T zu der Abtast schaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
Ausführen folgender Schritte in einem ungeradzahligen Feld:
sequentielles Eingeben von M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M zu zweiten Steueranschlüssen G-1, G-3, G-5, . . . , G-(2×M-1) von ungeradzahligen der N×M Logikgatterschaltungen (15-i), wobei die M Impulssignale eine Impulsdauer von T, eine Impulsperiode von M×T und um eine Periode von T sequentiell verschobene Phasen haben, und
Eingeben der M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine derartige Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangs signals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel ei nes Impulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K- 1)}-ten Logikgatterschaltung einzugeben ist, geändert wird; und
Ausführen folgender Schritte in einem geradzahligen Feld:
sequentielles Eingeben von M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M zu zweiten Steueranschlüssen G-2, G-4, G-6, . . ., G-(2×M) von geradzahligen der N×M Logikgatterschaltungen (15-i), wobei die M Im pulssignale eine Impulsdauer von T, eine Impulsperiode von M×T und um eine Periode von T sequentiell verschobene Phasen haben, und
Eingeben der M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine derartige Beziehung erfüllt, daß folgendes gilt:0<(t1-t0){(M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangs signals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel ei nes Impulssignals, das zu einem zweiten Steueranschluß einer {2+M×(K- 1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Eingeben eines Taktsignals (CLK) mit einer Periode von M×T zu der Abtast schaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
Ausführen folgender Schritte in einem ungeradzahligen Feld:
sequentielles Eingeben von M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M zu zweiten Steueranschlüssen G-1, G-3, G-5, . . . , G-(2×M-1) von ungeradzahligen der N×M Logikgatterschaltungen (15-i), wobei die M Impulssignale eine Impulsdauer von T, eine Impulsperiode von M×T und um eine Periode von T sequentiell verschobene Phasen haben, und
Eingeben der M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine derartige Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangs signals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel ei nes Impulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K- 1)}-ten Logikgatterschaltung einzugeben ist, geändert wird; und
Ausführen folgender Schritte in einem geradzahligen Feld:
sequentielles Eingeben von M unterschiedlichen Impulssignalen (G-1∼G-8) A-1, A-2, . . ., A-M zu zweiten Steueranschlüssen G-2, G-4, G-6, . . ., G-(2×M) von geradzahligen der N×M Logikgatterschaltungen (15-i), wobei die M Im pulssignale eine Impulsdauer von T, eine Impulsperiode von M×T und um eine Periode von T sequentiell verschobene Phasen haben, und
Eingeben der M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine derartige Beziehung erfüllt, daß folgendes gilt:0<(t1-t0){(M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangs signals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel ei nes Impulssignals, das zu einem zweiten Steueranschluß einer {2+M×(K- 1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
15. Ansteuerverfahren nach Anspruch 9, das weiterhin folgende Schritte aufweist:
Eingeben eines Taktsignals (CLK), dessen Taktperiode von 2×M×T zu {(2× M-J)×T} modulierbar ist, wobei T ein Abtastleitungs-Auswahlintervall und J eine positive ganze Zahl größer als M ist, zu der Abtastschaltung (17);
sequentielles Eingeben von 2×M unterschiedlichen Impulssignale A-1, A-2, . . ., A-(2×M) zu 2×M zweiten Steueranschlüssen G-1, G-2, . . ., G-(2×M) der N×M Logikgatterschaltungen, wobei die 2×M Impulssignale eine Impulsdau er von T und um eine Periode von T sequentiell verschobene Phasen haben, wenn die Taktperiode 2×M×T ist, außer an J Stellen, bei denen die Taktpe riode {(2×M-J)×T} ist; und
Eingeben der 2×M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(2×M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
Eingeben eines Taktsignals (CLK), dessen Taktperiode von 2×M×T zu {(2× M-J)×T} modulierbar ist, wobei T ein Abtastleitungs-Auswahlintervall und J eine positive ganze Zahl größer als M ist, zu der Abtastschaltung (17);
sequentielles Eingeben von 2×M unterschiedlichen Impulssignale A-1, A-2, . . ., A-(2×M) zu 2×M zweiten Steueranschlüssen G-1, G-2, . . ., G-(2×M) der N×M Logikgatterschaltungen, wobei die 2×M Impulssignale eine Impulsdau er von T und um eine Periode von T sequentiell verschobene Phasen haben, wenn die Taktperiode 2×M×T ist, außer an J Stellen, bei denen die Taktpe riode {(2×M-J)×T} ist; und
Eingeben der 2×M Impulssignale (G-1∼G-8) für ein Ansteuern in einer Zeit, die eine solche Beziehung erfüllt, daß folgendes gilt: 0<(t1-t0)<{(2×M×T)/2},wobei t0 eine Zeit ist, zu der ein logischer Pegel eines K-ten Ausgangssignals der Abtastschaltung geändert wird, wobei K eine positive ganze Zahl ist, und wobei t1 eine Zeit nach der Zeit t0 ist, zu der ein logischer Pegel eines Im pulssignals, das zu einem zweiten Steueranschluß einer {1+M×(K-1)}-ten Logikgatterschaltung einzugeben ist, geändert wird.
16. Ansteuerverfahren nach Anspruch 9, wobei die Flüssigkristallanzeige (10) eine
Austastperiode hat, die folgendes aufweist:
eine erste Periode zum Eingeben eines Taktsignals (CLK) einer vorbestimm ten Periode zu der Abtastschaltung, um ein Impulssignal (VSTa) sequentiell zu verschieben;
eine zweite Periode, die der ersten Periode folgt, zum Fixieren eines Pegels des Taktsignals (CLK), um Pegel der Ausgangssignale der Abtastleitungen konstant zu halten; und
eine dritte Periode, die der zweiten Periode folgt, zum Eingeben eines Taktsi gnals (CLk) einer vorbestimmten Periode zu der Abtastschaltung, um das Im pulssignal sequentiell zu verschieben,
wobei das Ansteuerverfahren weiterhin folgende Schritte aufweist:
Eingeben eines Signals (G-1∼G-8), das unabhängig von den Ausgangssigna len der Logikgatterschaltungen in der ersten und der dritten Periode und ab hängig von ihnen in der zweiten Periode ist, zu den zweiten Steueranschlüs sen der Logikgatterschaltungen (15-i) für eine Ansteuerung.
eine erste Periode zum Eingeben eines Taktsignals (CLK) einer vorbestimm ten Periode zu der Abtastschaltung, um ein Impulssignal (VSTa) sequentiell zu verschieben;
eine zweite Periode, die der ersten Periode folgt, zum Fixieren eines Pegels des Taktsignals (CLK), um Pegel der Ausgangssignale der Abtastleitungen konstant zu halten; und
eine dritte Periode, die der zweiten Periode folgt, zum Eingeben eines Taktsi gnals (CLk) einer vorbestimmten Periode zu der Abtastschaltung, um das Im pulssignal sequentiell zu verschieben,
wobei das Ansteuerverfahren weiterhin folgende Schritte aufweist:
Eingeben eines Signals (G-1∼G-8), das unabhängig von den Ausgangssigna len der Logikgatterschaltungen in der ersten und der dritten Periode und ab hängig von ihnen in der zweiten Periode ist, zu den zweiten Steueranschlüs sen der Logikgatterschaltungen (15-i) für eine Ansteuerung.
17. Ansteuerverfahren nach Anspruch 9, wobei die Flüssigkristallanzeige (10) eine
Austastperiode hat, die folgendes aufweist:
eine erste Periode zum Eingeben eines Taktsignals (CLK) einer vorbestimm ten Periode zu der Abtastschaltung, um ein Impulssignal (VSTa) sequentiell zu verschieben;
eine zweite Periode, die der ersten Periode folgt, zum Fixieren eines Pegels des Taktsignals (CLK), um Pegel der Ausgangssignale der Abtastschaltung konstant zu halten;
eine dritte Periode, die der zweiten Periode folgt, zum Ändern des fixierten Pegels des Taktsignals (CLK), um eine erste Verschiebung des Impulssignals zu bewirken;
eine vierte Periode, die der dritten Periode folgt, zum Fixieren eines Pegels des Taktsignals (CLK), um Pegel der Ausgangssignale der Abtastschaltung konstant zu halten; und
eine fünfte Periode, die der vierten Periode folgt, zum Eingeben eines Taktsi gnals (CLK) einer ersten Periode zu der Abtastschaltung, um das Impulssignal sequentiell zu verschieben,
wobei das Ansteuerverfahren weiterhin folgende Schritte aufweist:
Eingeben eines Signals (G-1∼G-8), das unabhängig von den Ausgangssigna len der Logikgatterschaltungen in der ersten, der dritten und der fünften Peri ode und abhängig von ihnen in wenigstens einer der zweiten und der vierten Periode ist, zu den zweiten Steueranschlüssen der Logikgatterschaltungen (15-i) für eine Ansteuerung.
eine erste Periode zum Eingeben eines Taktsignals (CLK) einer vorbestimm ten Periode zu der Abtastschaltung, um ein Impulssignal (VSTa) sequentiell zu verschieben;
eine zweite Periode, die der ersten Periode folgt, zum Fixieren eines Pegels des Taktsignals (CLK), um Pegel der Ausgangssignale der Abtastschaltung konstant zu halten;
eine dritte Periode, die der zweiten Periode folgt, zum Ändern des fixierten Pegels des Taktsignals (CLK), um eine erste Verschiebung des Impulssignals zu bewirken;
eine vierte Periode, die der dritten Periode folgt, zum Fixieren eines Pegels des Taktsignals (CLK), um Pegel der Ausgangssignale der Abtastschaltung konstant zu halten; und
eine fünfte Periode, die der vierten Periode folgt, zum Eingeben eines Taktsi gnals (CLK) einer ersten Periode zu der Abtastschaltung, um das Impulssignal sequentiell zu verschieben,
wobei das Ansteuerverfahren weiterhin folgende Schritte aufweist:
Eingeben eines Signals (G-1∼G-8), das unabhängig von den Ausgangssigna len der Logikgatterschaltungen in der ersten, der dritten und der fünften Peri ode und abhängig von ihnen in wenigstens einer der zweiten und der vierten Periode ist, zu den zweiten Steueranschlüssen der Logikgatterschaltungen (15-i) für eine Ansteuerung.
18. Ansteuerverfahren nach Anspruch 9, wobei
in einer Austastperiode ein Taktsignal (CLK), das zu der Abtastschaltung (17) einzugeben ist, zu einer höheren Frequenz als in einer Bildschreibperiode mo duliert wird, um ein Impulssignal (VSTa) zu übertragen; und
in der Übertragungsperiode eine Ausgabe (P-k) der Abtastschaltung dazu führt, daß ein Signal (G-1∼G-8), reflektierend auf Ausgaben der Logikgatter schaltungen, für eine Ansteuerung zu den zweiten Steueranschlüssen der Lo gikgatterschaltungen eingegeben wird.
in einer Austastperiode ein Taktsignal (CLK), das zu der Abtastschaltung (17) einzugeben ist, zu einer höheren Frequenz als in einer Bildschreibperiode mo duliert wird, um ein Impulssignal (VSTa) zu übertragen; und
in der Übertragungsperiode eine Ausgabe (P-k) der Abtastschaltung dazu führt, daß ein Signal (G-1∼G-8), reflektierend auf Ausgaben der Logikgatter schaltungen, für eine Ansteuerung zu den zweiten Steueranschlüssen der Lo gikgatterschaltungen eingegeben wird.
19. Ansteuerverfahren zum Ansteuern einer Flüssigkristallanzeige (20), die fol
gendes enthält: eine aktive Matrixanordnung (101), deren Schaltelemente an
Kreuzungsstellen zwischen Abtastleitungen (GP-i) und Datenleitungen (DS-j)
angeordnet sind, eine vertikale Treiberschaltung (12) zum Ansteuern der Ab
tastleitungen und eine horizontale Treiberschaltung (23) zum Ansteuern der
Datenleitungen, wobei das Ansteuerverfahren folgende Schritte aufweist:
Vorsehen einer N-stufigen Abtastschaltung (25) in der horizontalen Treiber schaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist;
Vorsehen von N×M ersten Logikgatterschaltungen (26-q) in der horizontalen Treiberschaltung, deren erste Steueranschlüsse in jeweiligen Kombinationen von M ersten Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueran schlüsse in jeweiligen Kombinationen von ersten Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind;
Vorsehen von N×M zweiten Logikgatterschaltungen (27-q) in der horizontalen Treiberschaltung, deren erste Steueranschlüsse mit Ausgangsanschlüssen der ersten Logikgatterschaltungen verbunden sind, und deren zweite Steueran schlüsse dazwischen miteinander verbunden sind; und
Vorsehen von N×M Daten-Abtast-Halte-Schaltern (208-j) in der horizontalen Treiberschaltung, deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwischen miteinander verbunden sind, um je weils mit Ausgangsanschlüssen der zweiten Logikgatterschaltungen verbun den zu werden, wobei J eine positive ganze Zahl ist, und deren Eingangsan schlüsse von in jeweiligen Kombinationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 dazwischen miteinander verbunden sind.
Vorsehen einer N-stufigen Abtastschaltung (25) in der horizontalen Treiber schaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist;
Vorsehen von N×M ersten Logikgatterschaltungen (26-q) in der horizontalen Treiberschaltung, deren erste Steueranschlüsse in jeweiligen Kombinationen von M ersten Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueran schlüsse in jeweiligen Kombinationen von ersten Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind;
Vorsehen von N×M zweiten Logikgatterschaltungen (27-q) in der horizontalen Treiberschaltung, deren erste Steueranschlüsse mit Ausgangsanschlüssen der ersten Logikgatterschaltungen verbunden sind, und deren zweite Steueran schlüsse dazwischen miteinander verbunden sind; und
Vorsehen von N×M Daten-Abtast-Halte-Schaltern (208-j) in der horizontalen Treiberschaltung, deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwischen miteinander verbunden sind, um je weils mit Ausgangsanschlüssen der zweiten Logikgatterschaltungen verbun den zu werden, wobei J eine positive ganze Zahl ist, und deren Eingangsan schlüsse von in jeweiligen Kombinationen von Daten-Abtast-Halte-Schaltern in Intervallen von J-1 dazwischen miteinander verbunden sind.
20. Ansteuerverfahren nach Anspruch 19, das weiterhin folgende Schritte auf
weist:
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von 2×M unterschiedlichen Impulssignalen (D-1∼D-4) A-1, A-2, . . ., A-(2×M) zu zweiten Steueranschlüssen D-1, D-2, . . . , D-(2×M) der N×M ersten Logikgatterschaltungen (26-q), wobei die 2×M Impulssignale eine Impulsdauer zwischen 0 und {(M+1)×T}, eine Impulsperiode von 2×M×T und um eine Periode von T sequentiell verschobene Phasen haben; und wobei Ausgaben der ersten Logikgatterschaltungen dazu führen, daß ein Si gnal (EN), reflektierend auf Ausgaben der zweiten Logikgatterschaltungen, für ein Ansteuern zu den zweiten Steueranschlüssen der zweiten Logikgatter schaltungen eingegeben wird.
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung (17), wobei T ein Abtastleitungs-Auswahlintervall ist;
sequentielles Eingeben von 2×M unterschiedlichen Impulssignalen (D-1∼D-4) A-1, A-2, . . ., A-(2×M) zu zweiten Steueranschlüssen D-1, D-2, . . . , D-(2×M) der N×M ersten Logikgatterschaltungen (26-q), wobei die 2×M Impulssignale eine Impulsdauer zwischen 0 und {(M+1)×T}, eine Impulsperiode von 2×M×T und um eine Periode von T sequentiell verschobene Phasen haben; und wobei Ausgaben der ersten Logikgatterschaltungen dazu führen, daß ein Si gnal (EN), reflektierend auf Ausgaben der zweiten Logikgatterschaltungen, für ein Ansteuern zu den zweiten Steueranschlüssen der zweiten Logikgatter schaltungen eingegeben wird.
21. Ansteuerverfahren nach Anspruch 19, das weiterhin folgende Schritte auf
weist:
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung, wobei T ein Abtastleitungs-Auswahlintervall ist;
Eingeben von 2×M unterschiedlichen Impulssignalen (D-1∼D-4) A-1, A-2, . . ., A-(2×M) in einer umgekehrten Reihenfolge zu zweiten Steueranschlüssen D-1, D-2, . . ., D-(2×M) der N×M ersten Logikgatterschaltungen, wobei die 2×M Impulssignale eine Impulsdauer zwischen 0 und {(M+1)×T}, eine Impulspe riode von 2×M×T und um eine Periode von T sequentiell verschobene Pha sen haben; und
wobei Ausgaben der ersten Logikschaltungen dazu führen, daß ein Signal (EN), reflektierend auf Ausgaben der zweiten Logikgatterschaltungen, für ein Ansteuern zu den zweiten Steueranschlüssen der zweiten Logikgatterschal tungen eingegeben wird.
Eingeben eines Taktsignals (CLK) mit einer Periode von 2×M×T zu der Ab tastschaltung, wobei T ein Abtastleitungs-Auswahlintervall ist;
Eingeben von 2×M unterschiedlichen Impulssignalen (D-1∼D-4) A-1, A-2, . . ., A-(2×M) in einer umgekehrten Reihenfolge zu zweiten Steueranschlüssen D-1, D-2, . . ., D-(2×M) der N×M ersten Logikgatterschaltungen, wobei die 2×M Impulssignale eine Impulsdauer zwischen 0 und {(M+1)×T}, eine Impulspe riode von 2×M×T und um eine Periode von T sequentiell verschobene Pha sen haben; und
wobei Ausgaben der ersten Logikschaltungen dazu führen, daß ein Signal (EN), reflektierend auf Ausgaben der zweiten Logikgatterschaltungen, für ein Ansteuern zu den zweiten Steueranschlüssen der zweiten Logikgatterschal tungen eingegeben wird.
22. Ansteuerverfahren nach Anspruch 19, wobei in einer vertikalen Austastperiode
Ausgaben der ersten Logikgatterschaltungen (26-q) dazu führen, daß ein Si
gnal (EN), nicht-reflektierend auf Ausgaben der zweiten Logikgatterschaltun
gen (27-q), zu den zweiten Steueranschlüssen der zweiten Logikgatterschal
tungen (27-q) eingegeben wird, und daß ein Signalpegel (S-p), der eine
Schwarzanzeige darstellt, zu J Eingangsanschlüssen der Abtast-Halte-
Schalter (208-j) eingegeben wird.
23. Ansteuerverfahren nach Anspruch 19, wobei
in einer horizontalen Austastperiode ein Taktsignal (CLK), das zu der Abtast
schaltung (25) einzugeben ist, zu einer höheren Frequenz als in einer Bild
schreibperiode moduliert wird, um ein Impulssignal (VSTa) zu übertragen; und
in der Übertragungsperiode Ausgaben (P-u) der Abtastschaltung dazu führen,
daß ein Signal (D-1∼D-4), reflektierend auf Ausgaben der ersten Logikgatter
schaltungen (26-q), zu den zweiten Steueranschlüssen der ersten Logikgatter
schaltungen (26-q) eingegeben wird, und Ausgaben der ersten Logikgatter
schaltungen dazu führen, daß ein Signal (EN) reflektierend auf Ausgaben der
zweiten Logikgatterschaltungen (27-q), zu den zweiten Steueranschlüssen der
zweiten Logikgatterschaltungen (27-q) eingegeben wird, und daß ein Signal
pegel (S-p), das eine Schwarzanzeige darstellt, zu J Eingangsanschlüssen der
Abtast-Halte-Schalter (208-j) eingegeben wird, und zwar für eine Ansteuerung.
24. Ansteuerverfahren für eine Flüssigkristallanzeige (30), die folgendes enthält:
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen und Datenleitungen angeordnet sind, eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen, und eine horizonta le Treiberschaltung (23) zum Ansteuern der Datenleitungen, wobei das An steuerverfahren folgende Schritte aufweist:
Vorsehen einer N-stufigen Abtastschaltung (24) in der horizontalen Treiber schaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist;
Vorsehen von N×M Logikgatterschaltungen (26-q) in der horizontalen Trei berschaltung, deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in je weiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind;
Vorsehen von Ausgangspufferschaltungen (37-q) in der horizontalen Treiber schaltung zum Eingeben von Ausgangssignalen der Logikgatterschaltungen; und
Vorsehen von N×M Daten-Abtast-Halte-Schaltern (208-j) in der horizontalen Treiberschaltung, deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwischen miteinander verbunden sind, um je weils mit Ausgangsanschlüssen der Ausgangspufferschaltungen verbunden zu werden, wobei J eine positive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen Kombinationen von Daten-Abtast-Halte-Schalter in Intervallen von J-1 dazwischen miteinander verbunden sind.
eine aktive Matrixanordnung (101), deren Schaltelemente an Kreuzungsstellen zwischen Abtastleitungen und Datenleitungen angeordnet sind, eine vertikale Treiberschaltung (12) zum Ansteuern der Abtastleitungen, und eine horizonta le Treiberschaltung (23) zum Ansteuern der Datenleitungen, wobei das An steuerverfahren folgende Schritte aufweist:
Vorsehen einer N-stufigen Abtastschaltung (24) in der horizontalen Treiber schaltung zum Bereitstellen von N Ausgaben eines Impulssignals, die um die Hälfte einer Periode eines Taktsignals sequentiell verschoben sind, wobei N eine positive ganze Zahl ist;
Vorsehen von N×M Logikgatterschaltungen (26-q) in der horizontalen Trei berschaltung, deren erste Steueranschlüsse in jeweiligen Kombinationen von M Logikgatterschaltungen dazwischen miteinander verbunden sind, um jeweils mit N Ausgangsanschlüssen der Abtastschaltung verbunden zu werden, wobei M eine ganze Zahl größer eins ist, und deren zweite Steueranschlüsse in je weiligen Kombinationen von Logikgatterschaltungen in Intervallen von 2×M-1 dazwischen miteinander verbunden sind;
Vorsehen von Ausgangspufferschaltungen (37-q) in der horizontalen Treiber schaltung zum Eingeben von Ausgangssignalen der Logikgatterschaltungen; und
Vorsehen von N×M Daten-Abtast-Halte-Schaltern (208-j) in der horizontalen Treiberschaltung, deren Steueranschlüsse in jeweiligen Kombinationen von J Daten-Abtast-Halte-Schaltern dazwischen miteinander verbunden sind, um je weils mit Ausgangsanschlüssen der Ausgangspufferschaltungen verbunden zu werden, wobei J eine positive ganze Zahl ist, und deren Eingangsanschlüsse in jeweiligen Kombinationen von Daten-Abtast-Halte-Schalter in Intervallen von J-1 dazwischen miteinander verbunden sind.
25. Ansteuerverfahren nach Anspruch 24, wobei in einer vertikalen Austastperiode
ein Taktsignal (CLK) einer vorbestimmten Periode zu der Abtastschaltung (17)
eingegeben wird, und wobei Ausgaben (P-u) der Abtastschaltung dazu führen,
daß ein Signal (D-1∼D-4), reflektierend auf Ausgaben der Logikgatterschal
tungen (26-q), zu den zweiten Steueranschlüssen der Logikgatterschaltungen
(26-q) eingegeben wird, und daß ein Signalpegel (S-p), der eine Schwarzan
zeige darstellt, zu J Eingangsanschlüssen der Daten-Abtast-Halte-Schalter
(208-j) eingegeben wird, und zwar für eine Ansteuerung.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6-263754 | 1994-10-27 | ||
JP26375494A JP2625390B2 (ja) | 1994-10-27 | 1994-10-27 | 液晶表示装置およびその駆動方法 |
JP6-263753 | 1994-10-27 | ||
JP26375394A JP2625389B2 (ja) | 1994-10-27 | 1994-10-27 | 液晶表示装置およびその駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE19540146A1 true DE19540146A1 (de) | 1996-05-02 |
DE19540146B4 DE19540146B4 (de) | 2012-06-21 |
Family
ID=26546175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19540146A Expired - Lifetime DE19540146B4 (de) | 1994-10-27 | 1995-10-27 | Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafür |
Country Status (2)
Country | Link |
---|---|
US (1) | US5883609A (de) |
DE (1) | DE19540146B4 (de) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0984421A2 (de) * | 1998-09-02 | 2000-03-08 | Alps Electric Co., Ltd. | Anzeigeeinrichtung und -verfahren zum Vergrössern und Reduzieren von Videosignalen in Abhängigheit des Anzeigegeräts |
EP1005011A1 (de) * | 1998-11-27 | 2000-05-31 | Alps Electric Co., Ltd. | Anzeigevorrichtung mit der Funktion zur Anzeige von Videosignalen als vergrösserte/verdünnte Bilder |
DE19723204C2 (de) * | 1996-06-07 | 2001-07-19 | Lg Semicon Co Ltd | Ansteuerschaltung für Dünnfilmtransistor-Flüssigkristallanzeige |
DE19801263C2 (de) * | 1997-05-31 | 2003-08-21 | Lg Semicon Co Ltd | Niederleistung-Gate-Ansteuerschaltung für Dünnfilmtransistor-Flüssigkristallanzeige unter Verwendung einer elektrischen Ladungs-Recyclingtechnik |
DE102004059157B4 (de) * | 2003-12-11 | 2008-07-10 | Lg. Philips Lcd Co., Ltd. | Datentreiber-IC, Verfahren zum Ansteuern eines solchen sowie LCD mit einem solchen |
DE102004059167B4 (de) * | 2003-12-11 | 2008-09-04 | Lg. Philips Lcd Co., Ltd. | Filmchip und einen solchen verwendendes LCD |
US7649579B2 (en) | 2005-06-28 | 2010-01-19 | Lg Display Co., Ltd. | Liquid crystal display of line on glass type |
EP2257131A1 (de) * | 2009-05-29 | 2010-12-01 | Koninklijke Philips Electronics N.V. | Autoadressierungsverfahren für ein Lichtkachelsystem |
US8054270B2 (en) | 1998-03-27 | 2011-11-08 | Semiconductor Energy Laboratory Co., Ltd. | Driving circuit of a semiconductor display device and the semiconductor display device |
DE102008053408B4 (de) * | 2008-04-30 | 2013-05-16 | Lg Display Co., Ltd. | Flüssigkristalldisplay und Ansteuerungsverfahren für dieses |
US8847946B2 (en) | 2003-12-11 | 2014-09-30 | Lg Display Co., Ltd. | Liquid crystal display and method of driving the same |
US9127820B2 (en) | 2009-05-29 | 2015-09-08 | Koninklijke Philips N.V. | Intelligent lighting tile system powered from multiple power sources |
Families Citing this family (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69532017T2 (de) * | 1994-06-06 | 2004-08-05 | Canon K.K. | Gleichstromkompensation für Anzeige mit Zeilensprung |
CN100530332C (zh) * | 1995-02-01 | 2009-08-19 | 精工爱普生株式会社 | 液晶显示装置 |
JP3713084B2 (ja) * | 1995-11-30 | 2005-11-02 | 株式会社日立製作所 | 液晶表示制御装置 |
JP2982722B2 (ja) * | 1996-12-04 | 1999-11-29 | 日本電気株式会社 | 映像表示装置 |
JP3946307B2 (ja) * | 1997-05-28 | 2007-07-18 | 株式会社半導体エネルギー研究所 | 表示装置 |
US6437766B1 (en) * | 1998-03-30 | 2002-08-20 | Sharp Kabushiki Kaisha | LCD driving circuitry with reduced number of control signals |
JP4156075B2 (ja) * | 1998-04-23 | 2008-09-24 | 株式会社半導体エネルギー研究所 | 画像表示装置 |
JP2000227784A (ja) * | 1998-07-29 | 2000-08-15 | Seiko Epson Corp | 電気光学装置の駆動回路および電気光学装置 |
TW522354B (en) * | 1998-08-31 | 2003-03-01 | Semiconductor Energy Lab | Display device and method of driving the same |
KR100291770B1 (ko) * | 1999-06-04 | 2001-05-15 | 권오경 | 액정표시장치 |
US6876339B2 (en) | 1999-12-27 | 2005-04-05 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and driving method thereof |
KR100724745B1 (ko) * | 2000-09-30 | 2007-06-04 | 엘지.필립스 엘시디 주식회사 | 액정표시소자 및 그 검사방법 |
US20020167479A1 (en) * | 2001-05-10 | 2002-11-14 | Koninklijke Philips Electronics N.V. | High performance reflective liquid crystal light valve using a multi-row addressing scheme |
US20030001845A1 (en) * | 2001-05-11 | 2003-01-02 | Willis Donald Henry | Black line insertion for overly tall liquid crystal imagers |
JP3989756B2 (ja) * | 2002-03-18 | 2007-10-10 | シャープ株式会社 | 表示装置およびその走査回路検査方法 |
US6967638B2 (en) * | 2002-06-10 | 2005-11-22 | Koninklijke Philips Electronics N.V. | Circuit and method for addressing multiple rows of a display in a single cycle |
JP2004101581A (ja) * | 2002-09-04 | 2004-04-02 | Koninkl Philips Electronics Nv | 画像表示装置 |
JP3832439B2 (ja) * | 2003-02-19 | 2006-10-11 | ソニー株式会社 | 表示装置およびその駆動方法 |
JP4628650B2 (ja) * | 2003-03-17 | 2011-02-09 | 株式会社日立製作所 | 表示装置およびその駆動方法 |
TW566416U (en) * | 2003-04-22 | 2003-12-11 | Shi-Tsai Chen | Air expanding shaft |
JP4396814B2 (ja) * | 2003-09-01 | 2010-01-13 | セイコーエプソン株式会社 | 静電容量検出装置及び電子機器 |
KR100666549B1 (ko) * | 2003-11-27 | 2007-01-09 | 삼성에스디아이 주식회사 | 유기전계 발광표시장치 및 그의 구동방법 |
JP4759925B2 (ja) * | 2004-03-19 | 2011-08-31 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
JP4691890B2 (ja) | 2004-03-19 | 2011-06-01 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
JP4484065B2 (ja) * | 2004-06-25 | 2010-06-16 | 三星モバイルディスプレイ株式會社 | 発光表示装置,発光表示装置の駆動装置及び発光表示装置の駆動方法 |
US7453478B2 (en) * | 2004-07-29 | 2008-11-18 | Hewlett-Packard Development Company, L.P. | Address generation in a light modulator |
JP4594215B2 (ja) * | 2004-11-26 | 2010-12-08 | 三星モバイルディスプレイ株式會社 | 順次走査及び飛び越し走査兼用の駆動回路 |
WO2006115291A1 (en) | 2005-04-26 | 2006-11-02 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for driving thereof |
JP4871533B2 (ja) * | 2005-06-16 | 2012-02-08 | ラピスセミコンダクタ株式会社 | 表示駆動回路 |
KR100866952B1 (ko) * | 2006-05-09 | 2008-11-05 | 삼성전자주식회사 | 홀드 타입의 디스플레이 패널 구동 장치 및 방법 |
KR100748359B1 (ko) * | 2006-08-08 | 2007-08-09 | 삼성에스디아이 주식회사 | 논리 게이트 및 이를 이용한 주사 구동부와 유기전계발광표시장치 |
US20080252622A1 (en) * | 2007-04-16 | 2008-10-16 | Tpo Displays Corp. | Systems for displaying images and driving method thereof |
TWI368201B (en) * | 2007-10-31 | 2012-07-11 | Hannstar Display Corp | Display apparatus and method for driving display panel thereof |
CN101551980B (zh) * | 2008-03-31 | 2012-12-26 | 统宝光电股份有限公司 | 影像显示系统 |
US8957843B2 (en) * | 2010-02-25 | 2015-02-17 | Samsung Display Co., Ltd. | Gate selection circuit of liquid crystal panel, accumulating capacity driving circuit, driving device, and driving method |
KR102051664B1 (ko) * | 2012-11-06 | 2019-12-03 | 엘지디스플레이 주식회사 | 표시장치 및 이의 구동방법 |
CN104217669B (zh) * | 2014-08-28 | 2016-08-31 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、显示装置 |
CN104851391B (zh) * | 2015-05-20 | 2017-10-17 | 深圳市华星光电技术有限公司 | 一种驱动电路 |
CN104916250B (zh) * | 2015-06-26 | 2018-03-06 | 合肥鑫晟光电科技有限公司 | 一种数据传输方法及装置、显示装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4701799A (en) * | 1984-03-13 | 1987-10-20 | Sharp Kabushiki Kaisha | Image display panel drive |
JPH0668672B2 (ja) * | 1984-09-12 | 1994-08-31 | ソニー株式会社 | 液晶デイスプレイ装置 |
US5298913A (en) * | 1987-05-29 | 1994-03-29 | Sharp Kabushiki Kaisha | Ferroelectric liquid crystal display device and driving system thereof for driving the display by an integrated scanning method |
SE466423B (sv) * | 1987-06-01 | 1992-02-10 | Gen Electric | Saett och anordning foer eliminering av oeverhoering vid matrisadresserade tunnfilmstranssistorbildenheter med flytande kristaller |
US4870399A (en) * | 1987-08-24 | 1989-09-26 | North American Philips Corporation | Apparatus for addressing active displays |
JP2653099B2 (ja) * | 1988-05-17 | 1997-09-10 | セイコーエプソン株式会社 | アクティブマトリクスパネル,投写型表示装置及びビューファインダー |
JP2767858B2 (ja) * | 1989-02-09 | 1998-06-18 | ソニー株式会社 | 液晶ディスプレイ装置 |
JP2892444B2 (ja) * | 1990-06-14 | 1999-05-17 | シャープ株式会社 | 表示装置の列電極駆動回路 |
JPH05108030A (ja) * | 1991-08-08 | 1993-04-30 | Alps Electric Co Ltd | 液晶パネルの駆動回路 |
JPH0591447A (ja) * | 1991-09-25 | 1993-04-09 | Toshiba Corp | 透過形液晶表示装置 |
JP3277382B2 (ja) * | 1992-01-31 | 2002-04-22 | ソニー株式会社 | 固定重複パタン除去機能付水平走査回路 |
US5355023A (en) * | 1992-06-05 | 1994-10-11 | Nippon Steel Corporation | Semiconductor device having conducting layers connected through contact holes |
JPH063647A (ja) * | 1992-06-18 | 1994-01-14 | Sony Corp | アクティブマトリクス型液晶表示装置の駆動方法 |
JP3312423B2 (ja) * | 1993-06-21 | 2002-08-05 | ソニー株式会社 | 平面表示装置、アクティブマトリクス基板および検査方法 |
JP2903990B2 (ja) * | 1994-02-28 | 1999-06-14 | 日本電気株式会社 | 走査回路 |
-
1995
- 1995-10-27 DE DE19540146A patent/DE19540146B4/de not_active Expired - Lifetime
- 1995-10-27 US US08/549,545 patent/US5883609A/en not_active Expired - Lifetime
Cited By (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19723204C2 (de) * | 1996-06-07 | 2001-07-19 | Lg Semicon Co Ltd | Ansteuerschaltung für Dünnfilmtransistor-Flüssigkristallanzeige |
DE19801263C2 (de) * | 1997-05-31 | 2003-08-21 | Lg Semicon Co Ltd | Niederleistung-Gate-Ansteuerschaltung für Dünnfilmtransistor-Flüssigkristallanzeige unter Verwendung einer elektrischen Ladungs-Recyclingtechnik |
US8054270B2 (en) | 1998-03-27 | 2011-11-08 | Semiconductor Energy Laboratory Co., Ltd. | Driving circuit of a semiconductor display device and the semiconductor display device |
US8629823B2 (en) | 1998-03-27 | 2014-01-14 | Semiconductor Energy Laboratory Co., Ltd. | Driving circuit of a semiconductor display device and the semiconductor display device |
US8373631B2 (en) | 1998-03-27 | 2013-02-12 | Semiconductor Energy Laboratory Co., Ltd. | Driving circuit of a semiconductor display device and the semiconductor display device |
EP0984421A3 (de) * | 1998-09-02 | 2000-05-24 | Alps Electric Co., Ltd. | Anzeigeeinrichtung und -verfahren zum Vergrössern und Reduzieren von Videosignalen in Abhängigheit des Anzeigegeräts |
US6281869B1 (en) | 1998-09-02 | 2001-08-28 | Alps Electric Co., Ltd. | Display device capable of enlarging and reducing video signal according to display unit |
EP0984421A2 (de) * | 1998-09-02 | 2000-03-08 | Alps Electric Co., Ltd. | Anzeigeeinrichtung und -verfahren zum Vergrössern und Reduzieren von Videosignalen in Abhängigheit des Anzeigegeräts |
EP1005011A1 (de) * | 1998-11-27 | 2000-05-31 | Alps Electric Co., Ltd. | Anzeigevorrichtung mit der Funktion zur Anzeige von Videosignalen als vergrösserte/verdünnte Bilder |
US6618032B1 (en) | 1998-11-27 | 2003-09-09 | Alps Electric Co., Ltd. | Display apparatus having functions of displaying video signals as enlarged/thinned pictures |
DE102004059167B4 (de) * | 2003-12-11 | 2008-09-04 | Lg. Philips Lcd Co., Ltd. | Filmchip und einen solchen verwendendes LCD |
DE102004059164B4 (de) * | 2003-12-11 | 2014-11-27 | Lg Display Co., Ltd. | Datentreiber-IC, Verfahren zum Ansteuern eines solchen sowie LCD unter Verwendung eines solchen |
US9305480B2 (en) | 2003-12-11 | 2016-04-05 | Lg Display Co., Ltd. | Liquid crystal display device |
DE102004059157B4 (de) * | 2003-12-11 | 2008-07-10 | Lg. Philips Lcd Co., Ltd. | Datentreiber-IC, Verfahren zum Ansteuern eines solchen sowie LCD mit einem solchen |
US8847946B2 (en) | 2003-12-11 | 2014-09-30 | Lg Display Co., Ltd. | Liquid crystal display and method of driving the same |
DE102006026935B4 (de) * | 2005-06-28 | 2010-12-02 | Lg Display Co., Ltd. | Flüssigkristallanzeige eines Leitung-auf-Glas-Typs |
US7649579B2 (en) | 2005-06-28 | 2010-01-19 | Lg Display Co., Ltd. | Liquid crystal display of line on glass type |
DE102008053408B4 (de) * | 2008-04-30 | 2013-05-16 | Lg Display Co., Ltd. | Flüssigkristalldisplay und Ansteuerungsverfahren für dieses |
US8482503B2 (en) | 2008-04-30 | 2013-07-09 | Lg Display Co., Ltd. | Liquid crystal display with sequential and reverse sequential scan direction to improve display quality by preventing stains caused by polarization and accumulation of ions, and driving methods thereof |
US8604718B2 (en) | 2009-05-29 | 2013-12-10 | Koninklijke Philips N.V. | Auto-addressing method for a tiled lighting system |
WO2010136956A1 (en) * | 2009-05-29 | 2010-12-02 | Koninklijke Philips Electronics N.V. | An auto-addressing method for a tiled lighting system |
US9127820B2 (en) | 2009-05-29 | 2015-09-08 | Koninklijke Philips N.V. | Intelligent lighting tile system powered from multiple power sources |
EP2257131A1 (de) * | 2009-05-29 | 2010-12-01 | Koninklijke Philips Electronics N.V. | Autoadressierungsverfahren für ein Lichtkachelsystem |
Also Published As
Publication number | Publication date |
---|---|
US5883609A (en) | 1999-03-16 |
DE19540146B4 (de) | 2012-06-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE19540146B4 (de) | Flüssigkristallanzeige vom aktiven Matrixtyp mit Treibern für Multimedia-Anwendungen und Ansteuerverfahren dafür | |
DE3854163T2 (de) | Verfahren und Schaltung zum Abtasten von kapazitiven Belastungen. | |
DE69838319T2 (de) | Vorrichtung zur Ansteuerung von Datenleitungen in Matrixanzeigeeinrichtung | |
DE602004000700T2 (de) | Schiebregister | |
DE69722309T2 (de) | Flachschirmadressierungsverfahren mit bildelementvorladung, steuereinrichtung zur durchführung des verfahrens und anwendung in grossbildschirmen | |
DE3750870T2 (de) | Antriebsschaltung einer bildanzeigevorrichtung. | |
DE69314507T2 (de) | Horizontal-Treiberschaltung mit Eliminierungsfunktion fixer Muster | |
CA1320601C (en) | Integrated matrix display circuitry | |
DE3853526T2 (de) | Active Dünnschicht-Matrix und zugehörige Adressierungsschaltung. | |
US4724433A (en) | Matrix-type display panel and driving method therefor | |
DE69731724T2 (de) | Integrierte Schaltung zur Steuerung einer Flüssigkristallanzeigevorrichtung mit Pixelinvertierung | |
DE69325666T2 (de) | Treiberauswahlschaltung für eine flüssigkristallanzeigeeinheit | |
DE69429242T2 (de) | Anzeigevorrichtung | |
DE69320256T2 (de) | Steuersystem für eine Flüssigkristallanzeigevorrichtung | |
DE3785687T2 (de) | Steuergeraet. | |
DE69512301T2 (de) | Mehrnormen-Anzeigevorrichtung mit aktiver Matrix und unterteiltem Schieberegister | |
DE10010955B4 (de) | Verfahren zum Steuern von Flüssigkristallanzeigevorrichtungen | |
DE19825276A1 (de) | Flüssigkristallanzeige | |
DE3526321A1 (de) | Fluessigkristall-anzeigevorrichtung | |
DE69226723T2 (de) | Verfahren und Einrichtung zum Steuern einer Anzeigeeinrichtung | |
DE3519793A1 (de) | Treiberschaltung fuer matrixfoermige fluessigkristall-anzeigen | |
DE69416580T2 (de) | Steuereinrichtung zur Anzeige von identischen Daten auf einer Mehrzahl von Abtastzeilen | |
DE69938037T2 (de) | Flüssigkristallanzeige mit aktiver matrix | |
CN108806581A (zh) | 扫描驱动电路和显示面板 | |
DE3883577T2 (de) | Bildaufnahmegerät. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final |
Effective date: 20120922 |
|
R071 | Expiry of right |