CN1340918B - 一种电路的驱动方法 - Google Patents
一种电路的驱动方法 Download PDFInfo
- Publication number
- CN1340918B CN1340918B CN011247509A CN01124750A CN1340918B CN 1340918 B CN1340918 B CN 1340918B CN 011247509 A CN011247509 A CN 011247509A CN 01124750 A CN01124750 A CN 01124750A CN 1340918 B CN1340918 B CN 1340918B
- Authority
- CN
- China
- Prior art keywords
- signal
- input
- analog switch
- output
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/10—Modifications for increasing the maximum permissible switched voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/14—Modifications for compensating variations of physical values, e.g. of temperature
- H03K17/145—Modifications for compensating variations of physical values, e.g. of temperature in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
- H03K17/6872—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/693—Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
可由MOS晶体管构造一个模拟开关并形成同步于一时钟的信号来抑制门限变化,该时钟是处于连续或非连续状态的共同信号。本发明的目的是通过同步于该时钟的电路中的MOS晶体管门限的变化,来减小同步于该时钟的信号的变化。
Description
发明背景
发明领域
本发明涉及一种电子电路的结构,更具体地是一种需要同步的电路,涉及一种技术用于降低缘于晶体管的特性变化而导致的同步信号漂移(延迟)变化。
相关领域描述
通过接收与共用信号对应的数据并准备计算结果来完成同步的电路通常被使用,使用的共用信号如时钟。
注意,在电路中,当电路的结构复杂时,整个电路的运行必须在某种节奏下进行,否则由于每部分的时间处理周期不同,漂移会出现在工作时序中,这样电路就不能满意地运行。因此,为了同步整个电路,通常为电路提供一个基本脉冲。在本说明书中,基本脉冲是指共用信号或同步信号。典型地用作共用信号的有,如时钟信号、时钟反信号(Clock backsignal)、触发信号及相似的。注意,时钟反信号是一种相位与时钟信号相反的信号。
请注意,在本说明书中,触发信号指能够引起状态变化的信号。更具体地,一个电路,如多谐振荡器,本身不能够连续振荡。但是,如果从外部输入一个输入脉冲,就会输出一个时间宽度不同于输入脉冲的输出脉冲。因为这样的输入脉冲有触发功能来振荡输出脉冲,所以它被称为触发信号。
在电路中,传统上的共用信号是输入到晶体管的控制电极(栅极端),通过利用输入端和输出端之间阻抗的改变来形成被共用信号同步的信号。
注意,在本说明书中,晶体管的输入端和输出端指晶体管的源区和漏区。也就是晶体管的源区和漏区中的一个为输入端,另一个为输出端。
但是,晶体管的特性会有变化,由于这种变化,会在要与共用信号同步的信号中产生变化。
作为构造电路的一种方法,有公知的一种使用CMOS的方法,该方法通过结合n沟道MOS晶体管和P沟道MOS晶体管来构造逻辑电路。
在CMOS中使用的MOS晶体管中,当控制电极(栅极端)电压等于门限电压或低于门限电压时,几乎没有电流,当它超过门限电压时,电流开始增加。因此,门限电压的变化是一个问题,因为变化会出现在要与共用信号同步的信号中。
作为传统电路结构的一个特定实例,图3给出使用与门(AND)的电路。该与门有两个输入端,当有一个高电平(Hi)输入到两个输入端时(此时有一个与较高的电源电压同样的电压输入),有一个高电平输出。共用信号输入到与门两个输入端中的一个输入端,控制信号输入到另一个输入端。
注意,在本说明书中,控制信号是指视频信号、起始脉冲等。
图4示出了当图3中的与门是由CMOS构造的电路实例,参考数字101、102和103指p沟道MOS晶体管,参考数字104、105和106指n沟道MOS晶体管。这里Vdd和Vss是电源线,并且满足Vdd>Vss。
图3所示电路输入有图5所示的共用信号、控制信号1和控制信号2。理想地,如图5所示,优选地输出1只有在共用信号和控制信号1同为高电平时才输出,并且只有在共用信号和控制信号2同为高电平时输出2和输出3才输出。以这种方法,被共用信号所同步的信号才可形成。
实际上,信号如共用信号和控制信号通过与门后将被延迟。如果所有晶体管有完全一样的特性,在所有的与门中会出现同样的延迟。但是,所有晶体管并非有同样的特性,因此会出现延迟和变化(图7)。此外,波形如输出信号的上升时间和下降时间会出现变化,尽管这里没有示出。
图6示出了一个实例,其中变化出现在MOS晶体管的门限电压中。这里,横轴坐标Vg表示加于栅极端的电压,纵轴坐标log(Id)表示晶体管源区和漏区之间的流动电流的对数显示。如果在晶体管源区和漏区间加一个恒定电压,当测量源区和漏区之间的流动电流并改变栅极端所加的电压时,从某一电压(门限电压)开始有电流流动。
由于门限电压变化导致的晶体管特性的变化,可能产生如图7所示的传播延迟和波形变化,并且变化出现在要与时钟同步的信号中。
电路中多个晶体管的特性各不相同,因此多个晶体管的门限电压是有变化的。
发明概述
考虑到上述情况形成了本发明,本发明的一个目的是解决晶体管门限电压变化带来的问题。
此外,本发明的一个目的是当需要多个与共用信号同步的信号时,减小多个信号的变化。
本发明人认为,从晶体管输出的信号产生变化的原因之一是由于使用用于同步的共用信号通和断晶体管。因此,提出一种方法,其中利用不同信号作为将晶体管变为通状态或断状态的输出信号,并且共用信号以连续的方式给出,从而形成被同步的信号。
传统上,与共用信号同步的信号是通过为晶体管的控制电极(栅极端)输入一个共用信号、并利用晶体管输入电极和输出电极之间阻抗的改变来形成。在本发明中,共用信号输入到晶体管输入端和输出端中的一个。
晶体管作为开关元件的例子如图1和图2所示。图1表明传统的方法,其中共用信号连接到晶体管的控制电极(栅极端)。待同步的信号连接到晶体管输入端和输出端中的一个,并且以与共同信号相一致的时序输出。
图2示出了本发明的一种方法,其中共用信号连接到晶体管输入端和输出端中的一个。待同步的信号连接到晶体管的控制电极(栅极端),晶体管由待同步的信号置为通状态,并且共用信号在此状态下输出。晶体管不因为共用信号而变为通状态,但是当晶体管在通状态时,共用信号保持连续。因此,晶体管对共用信号而言相当于一个阻抗,并且不容易受到晶体管变化的影响。
特别地,直到在晶体管变为通状态之前的期间,MOS晶体管和MIS晶体管都受门限值的影响。因此用传统方法,晶体管容易受门限值变化的影响。
MOS晶体管和MIS晶体管是控制电传导特性的晶体管,其中由于在控制电极(栅极端)加电压产生的电场在沟道部分受影响,该沟道部分是对应于输入端和输出端的源极端和漏极端之间的电流通路。
在共用信号受配线及类似的寄生电容和电阻影响因而波形发生畸变的情形下,用这种方法可以获得尽可能接近共用信号的信号。此外,当被同步于共用信号的信号的下一级驱动能力不够时,传统上是利用多个反相器构成缓冲电路。尽管如此,由于共用信号通过模拟开关,有一个优点即缓冲电路变得不需要了。注意,一个电路中可存在多个共用信号。
附图简述
在附图中:
图1示出了晶体管作为开关元件的传统结构;
图2示出了本发明中晶体管作为开关元件的结构;
图3示出了使用与门的传统电路的实例;
图4示出了由MOS晶体管构成的与门的电路的实例;
图5示出了输入输出信号的理想时序图;
图6示出了具有门限变化的MOS晶体管静态特性。
图7示出了具有传播延迟的输入输出信号时序图;
图8示出了与图3有同样的功能、使用模拟开关构成的电路的实例;
图9示出了一电路实例,其中模拟开关由MOS晶体管构成;
图10示出了具有与象素部分一样直接形成在同一基底上的驱动器电路的有源矩阵液晶显示装置的实例;
图11示出了输入到源侧驱动器电路的信号;
图12示出了源侧驱动器电路的实例;
图13示出了输入到源侧驱动器电路的信号和移位寄存器输出的关系;
图14示出了一个传统移位寄存器的电路的实例;
图15示出了使用本发明的移位寄存器的电路的实例;
图16示出了一个反相器的电路的实例;
图17示出了一个与非门的电路的实例;
图18示出了一个定时反相器的电路的实例;
图19示出了使用本发明移位寄存器电路的第二个实例;
图20A到20E示出了最近的电子设备实例;
图21A到21D示出了投影仪(三片系统);
图22A到22C示出了投影仪(单片系统)。
本发明的优选实施例
考虑了一种电路,该电路用于通过将一个共用信号输入到晶体管的输入输出端产生同步于共用信号的信号。
图8示出了与图3中使用模拟开关(表示为ASW)的与门具有相同功能的电路的实例。模拟开关有一个控制端、一个输入端和一个输出端,其中加于控制端的电压决定着连续性或不连续性。控制端有控制信号输入。共用信号输入到输入端和输出端中的一个。
图9示出了用MOS晶体管来构造模拟开关的电路的实例。这里,通过结合一个n沟道MOS晶体管111和一个p沟道MOS晶体管112来实现性能平衡。当然,只有n沟道晶体管或者只有p沟道晶体管的模拟开关也能工作。此外,Vinb和Vin是相位相反的信号并且总是以一个相反位相的逻辑电平输出。
此外,即使图5的信号输入到图8所示的电路中,也可以得到在与门情况下的同样结果。从图9所示的电路实例中,共用信号输入到MOS晶体管的一个输入输出电极,而控制信号输入到MOS晶体管的控制电极(栅极端)。对图5的输入信号,首先由控制信号将晶体管变到通状态,然后输入共用信号。
就是说,晶体管不是由共用信号置成通状态的,但是晶体管在通状态时共用信号是处于连续的,因此晶体管的作用对共用信号而言相当于一个电阻,且不容易受到晶体管变化的影响。结果,与使用与门的情况相比,减小了输出信号变化。
实施例
(实施例1)
最近,通过在玻璃基底上形成半导体薄膜来制造薄膜晶体管(TFT)的技术发展很快。在薄膜晶体管中,特别是多晶硅薄膜晶体管(poly-Si TFT)与非晶薄膜晶体管相比可以在更高速度下工作。因此,在使用多晶硅薄膜晶体管的半导体显示设备中,不同于使用非晶薄膜晶体管的情形,驱动器电路可直接与象素部分一样形成于同一基底上。
在一种有源矩阵液晶显示设备中,其中驱动器电路直接形成在与象素部分相同的基底上,这里示出了一个,应用本发明的以点顺序制的模拟信号方法来驱动驱动器电路的实例,图10示出一个实例的示意图。
有源矩阵液晶显示设备电路示意图由图10给出,它有一个源侧驱动器电路201、栅侧驱动器电路202和象素部分203。在象素部分203中,源信号线204与源侧驱动器电路201相连接,栅极信号线205与栅侧驱动电路202交点相连。在提供(包围)有源信号线204和栅极信号线205的区域中,提供一个象素的薄膜晶体管(象素TFT)206、夹在相对电极和象素电极之间的液晶盒207、以及储存电容器208。
从源侧驱动器电路201输出到源信号线(204)的模拟视频信号(带有图象信息的模拟视频信号)由象素TFT206选择,并写入预定象素的象素电极。象素TFT206通过选中的来自栅极侧驱动器电路202经由栅极信号线205的信号输入来工作。
图10所示的有源矩阵液晶显示设备电路图在象素部分203有m×n个象素。即需要m个源信号线204和n个门信号线205。
源侧驱动器电路201输入有源侧起始脉冲、源侧时钟信号和视频信号,它们之间关系如图11所示。视频信号开始时,起始脉冲显示出时序,而视频信号在时钟的半个周期为一个象素传输图象信息。第一行到第m行中的象素信息顺续排列在视频信号中。
每个象素中,为了传输视频信号的图象信息,源侧驱动器电路201构造成如图12所示的样子。SR1、SR2、…、SR(m-1)和SR(m)是移位寄存器,移位寄存器的恰在前面的状态通过时钟的上升时间和时钟的下降时间传输出去。图13显示了SR1、SR2、…、SR(m-1)和SR(m)的输出。
移位寄存器的信号(采样信号)传送到模拟开关ASW1、ASW2、…、ASW(m-1)和ASW(m),视频信号以合适的时序传送到源信号线204上。
这里,源侧时钟信号是指本说明书中使用的“共用信号”。需要尽可能抑制移位寄存器输出信号(采样信号)的变化。这是因为,当视频信号传送给源信号线204所用的时序发生变化时,有可能出现成象失败,如写入了一个应写入到下一个象素的信号。
图14示出了传统移位寄存器电路的一个实例,图15示出使用本发明移位寄存器的一个实例。图14和15都是用RS(SET RESET)触发器作为移位寄存器的例子,有四个输入端SET、RESET、用于同步的CLK(时钟)和与CLK位相相反的CLKb。此外,移位寄存器电路还有输出端OUT和OUTb,其中OUTb输出OUT的反相信号。输出端OUT与下一级移位寄存器的SET端相连,且模拟开关的控制端与源信号线204和视频信号相连,OUTb与下一级移位寄存器的RESET相连。
图14给出由反相器211、反相器212、与非门213和与非门214构成的RS触发器。图15给出由反相器221、反相器222、与非门223和与非门214构成的RS触发器。图16给出反相器的结构,图17给出与非门的结构。
图16中的反相器由一个p沟道TFT231和一个n沟道TFT232构成,并输出反相的输入信号。图17中的与非门包括p沟道TFT233、p沟道TFT234,n沟道TFT235和n沟道TFT236。仅仅在高电平输入到两个输入端的情况下,输出为低电平。
在图14和15的RS触发器中,当SET信号变为高电平时,从那时起与非门213(在图15中参考数字223)的输出电平变为Hi,并且这种状态一直维持到RESET信号变为高电平为止。
图14示出移位寄存器的传统电路的实例,其中定时反相器215和定时反相器216输出与时钟同步的RS触发器的信息。图18示了该出定时反相器的结构。该定时反相器由p沟道TFT 237、p沟道TFT238、n沟道TFT239和n沟道TFT240构成,且当CK为高电平以及CK的反相信号CKb为低电平时,它作为反相器工作。
图15给出了本发明移位寄存器的电路的实例,其中用模拟开关225和模拟开关226来输出被时钟同步的信号。在这个例子中,通过将传统的定时反相器变为模拟开关,可以输出一个具有小的变化的信号。
注意,为了容易理解图15中的电路结构,该电路只用了最少必需的结构来说明,但实际上,它可以如图19所示。与图15给出的模拟开关相比在图19示出的电路中,还通过另外提供一个模拟开关246形成一个输出端OUT2,并且输出到下一级移位寄存器SET端的OUT和输出到模拟开关控制端的OUT2彼此是分开的,其中该模拟开关与视频信号和源信号线204相连接。此外,为了确保逻辑操作,提供有n沟道TFT 249、n沟道TFT 250和p沟道TFT 248。
到此为止,是通过源侧驱动器电路201分离视频信号以及将分离的视频信号写入相应的源信号线204上的过程。在此期间,栅极侧驱动器电路202已选中一行栅极信号线205,此行的象素TFT206变为通,源信号线204上的信号被写进液晶盒207和存储电容器208。栅极侧驱动器电路202需要顺序选择栅极信号线205,因此与源侧驱动器电路相似,移位寄存器用来放大移位寄存器的输出并且输出到栅极信号线205上。
如上所述,栅极信号线205是被逐一选择的。当所有栅极信号线都被选中,就形成一幅图象。
(实施例2)
本发明可用于多种半导体显示设备。特别是,本发明可用于有源矩阵液晶显示设备、有源矩阵EL显示设备(光发射设备)以及有源矩阵EC显示设备。即本发明可用于所有结合半导体器件作为显示介质的电的设备。
类似这样的电子设备有视频摄像机、数字摄像机、投影仪(背投式或前投式)、头戴式显示器(眼镜式显示器)、游戏机、汽车导航系统、个人计算机、便携式信息终端(移动计算机、便携电话、电子书籍及类似的)。这些的实例如图20A至22C所示。
图20A示出了个人计算机,该机包括主体1001、图像输入部分1002、显示设备1003和键盘1004。本发明可用于显示设备1003和其它电路。
注意,在此实施例中,其它电路指寄存器或相类似的,它是一种存储器电路,其作为存储介质暂时储存记忆和数字数据。在数字电路中寄存器是一种具有类似备忘录功能的电路。
图20B示出了视频摄像机,该机由主体1101、显示设备1102、声音输入部分1103、操作开关1104、电池1105和图像接收部分1106构成。本发明可用于显示设备1102和其它电路。
图20C示出了移动计算机,该机由主体1201、摄像机部分1202、图像接收部分1203、操作开关1204和显示设备1205构成。本发明可用于显示设备1105和其它电路。
图20D示出了眼镜式显示器,该显示器由主体1301、显示设备1302和支架部分1303构成。本发明可用于显示设备1302和其它电路。
图20E示出了利用记录有程序的记录介质(此后称记录介质)的唱机,它由主体1041、显示设备1402、扬声器部分1403、记录介质1404和操作开关1405构成。注意,此设备使用DVD(数字多用途光盘)、CD或类似的作为记录介质,可以用来听音乐、看电影、玩游戏和使用因特网。本发明可用于显示设备1402和其它电路。
图21A示出了前投式投影仪,该投影仪由光源光学系统和显示设备1601、屏幕1602构成。本发明可用于显示设备1601和其它电路。
图21B示出了背投式投影机,该机由主体1701、光源光学系统和显示设备1702、镜子1703、镜子1704和屏幕1705构成。本发明可用于显示设备1702和其它电路。
注意,图21C示出了图21A或21B中光源光学系统和显示设备1601或1702的结构实例的图示。光源光学系统和显示设备1601、1702由光源光学系统1801、镜子1802、1804到1806、分色镜1803、光学系统1807、显示设备1808、相位差片1809和投影光学系统1810构成。该投影光学系统1810由配备投影透镜的多个光学透镜构成。这种结构称为三片系统,因为它使用三个显示设备1808。此外,操作者可以在图21C箭头所示的光路中提供光学透镜、有偏振功能的薄膜、用于调节位相差的薄膜、IR薄膜以及类似的。
另外,图21D示出了图21C中光源光学系统1801的结构的实例的图示。在此实施例中,光源光学系统1801由反射镜1811、光源1812,透镜阵列1813和1814、偏振转换元件1815和聚光透镜1816构成。注意,图21D所示的光源光学系统是一个实例,而它并不限于这个结构。例如,操作者可以适当提供光源透镜、有偏振功能的薄膜、用于调节位相差的薄膜,IR薄膜以及类似的。
图21C示出一个三片系统的实例,而图22A是一个单片系统的实例的图示。图22A所示的光源光学系统和显示设备由光源光学系统1901、显示设备1902、投影光学系统1903和相位差片1904构成。该投影光学系统1903由配备投影透镜的多个光学透镜构成。图22A所示的光源光学系统和显示设备可用于图21A和图21B中的光源光学系统和显示设备1601、1702。此外,光源光学系统1901可使用图21D所示的光源光学系统。注意,显示设备1902配备有滤色镜(未示出),并以彩色显示图象。
此外,图22B所示的光源光学系统和显示设备是图22A的一个应用实例,RGB旋转滤色镜圆盘1905用于以彩色显示图像,而不是提供滤色镜。图22B所示的光源光学系统和显示设备可应用于图21A和图21B所示的光源光学系统和显示设备1601、1702。
此外,图22C所示的光源光学系统和显示设备称为无滤色镜的单片系统。此系统在显示设备1916中提供一个微型透镜阵列1915,并通过使用分色镜(绿色)1912、分色镜(红色)1913和分色镜(蓝色)1914来显示彩色图像。投影光学系统1917由配有投影透镜的多个光学透镜构成。图22C所示的光源光学系统和显示设备可用于图21A和图21B所示的光源光学系统和显示设备1601、1702。此外,作为光源光学系统1911,除使用光源外,也可采用使用耦合透镜和准直透镜的光学系统。
如上所述,本发明的应用范围极为广阔,并且本发明可用于电子设备的多种领域。
本发明结构简单,可用于所有工作需要同步的半导体电路。此外,减小由半导体元件变化引起的被同步的信号的漂移的效果是可以期待的。
此外,通过将被同步的信号输入到由半导体元件构成的模拟开关,会有一个优点,因为这使得用多个反相器构成的传统缓冲电路变得没有必要。
Claims (9)
1.一种显示装置的驱动方法,所述显示装置包括:
至少一个有至少一个移位寄存器的驱动器电路,其包括至少一个第一模拟开关,所述第一模拟开关有第一控制端、第一输入端和第一输出端;
至少一个电连接到所述移位寄存器的第二模拟开关,所述第二模拟开关有电连接到所述第一输出端的第二控制端、第二输入端和第二输出端;以及
至少一个电连接到所述第二输出端的像素,所述方法包括步骤:
将起始脉冲输入到所述移位寄存器;
响应所述起始脉冲,将第一信号输入到所述第一控制端;
在输入所述第一信号之后,将时钟信号输入到所述第一输入端;
从所述第一输出端输出第二信号;
将所述第二信号输入到所述第二控制端;
将视频信号输入到所述第二输入端;
将与所述第二信号同步的视频信号输出到所述像素。
2.根据权利要求1的显示装置的驱动方法,其中所述方法用于从图像显示装置、光发射装置,液晶显示装置的组中所选的一个装置中。
3.根据权利要求1的显示装置的驱动方法,其中该第一模拟开关和该第二模拟开关包括MOS晶体管或MIS晶体管。
4.一种显示装置的驱动方法,该显示装置包括:
至少一个具有至少一个移位寄存器的驱动器电路,其包括至少一个第一模拟开关,所述第一模拟开关有第一控制端、第一输入端和第一输出端;
至少一个电连接到所述移位寄存器的第二模拟开关,所述第二模拟开关具有电连接到所述第一输出端的第二控制端、第二输入端和第二输出端;以及
至少一个电连接到所述第二输出端的像素,所述方法包括步骤:
将起始脉冲输入到所述移位寄存器;
响应所述起始脉冲,将第一信号输入到所述第一控制端;
在输入所述第一信号之后,将时钟信号输入到所述第一输入端;
从所述第一输出端输出第二信号;
将所述第二信号输入到所述第二控制端;
将视频信号输入到所述第二输入端;
将与所述第二信号同步的视频信号输出到所述像素,
其中第一模拟开关和第二模拟开关包括具有相同传导类型的晶体管。
5.根据权利要求4的显示装置的驱动方法,其中所述方法用于从图像显示装置、光发射装置,液晶显示装置的组中所选的一个装置中。
6.根据权利要求4的显示装置的驱动方法,其中该第一模拟开关和该第二模拟开关包括MOS晶体管或MIS晶体管。
7.一种具有至少第一和第二模拟开关的电子电路的驱动方法,
其中所述第一模拟开关与输入到该电子电路的第一信号同步,对输入到所述第一模拟开关的共用信号采样以便输出该共用信号的经采样的版本,
其中所述第二模拟开关与输入到该电子电路的第二信号同步,对输入到所述第二模拟开关的共用信号采样以便输出该共用信号的经采样的版本,和
其中第一模拟开关和第二模拟开关包括具有相同传导类型的晶体管。
8.根据权利要求7的电子电路的驱动方法,其中所述方法用于从图像显示装置、光发射装置,液晶显示装置的组中所选的一个装置中.
9.根据权利要求7的电子电路的驱动方法,其中该第一模拟开关和该第二模拟开关包括MOS晶体管或MIS晶体管。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP232450/2000 | 2000-07-31 | ||
JP232450/00 | 2000-07-31 | ||
JP2000232450 | 2000-07-31 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010101562671A Division CN101847984B (zh) | 2000-07-31 | 2001-07-31 | 一种电子电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1340918A CN1340918A (zh) | 2002-03-20 |
CN1340918B true CN1340918B (zh) | 2010-05-26 |
Family
ID=18725134
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010101562671A Expired - Lifetime CN101847984B (zh) | 2000-07-31 | 2001-07-31 | 一种电子电路 |
CN011247509A Expired - Fee Related CN1340918B (zh) | 2000-07-31 | 2001-07-31 | 一种电路的驱动方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010101562671A Expired - Lifetime CN101847984B (zh) | 2000-07-31 | 2001-07-31 | 一种电子电路 |
Country Status (7)
Country | Link |
---|---|
US (5) | US7164414B2 (zh) |
EP (1) | EP1178607B1 (zh) |
JP (1) | JP4519372B2 (zh) |
KR (2) | KR100823046B1 (zh) |
CN (2) | CN101847984B (zh) |
DE (1) | DE60142209D1 (zh) |
TW (1) | TWI237802B (zh) |
Families Citing this family (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI237802B (en) * | 2000-07-31 | 2005-08-11 | Semiconductor Energy Lab | Driving method of an electric circuit |
KR100572428B1 (ko) | 2001-09-07 | 2006-04-18 | 마츠시타 덴끼 산교 가부시키가이샤 | El 표시 패널, 그 구동 방법 및 el 표시 장치 |
US11302253B2 (en) | 2001-09-07 | 2022-04-12 | Joled Inc. | El display apparatus |
TWI263191B (en) * | 2003-11-18 | 2006-10-01 | Ind Tech Res Inst | Shift-register circuit |
US8576217B2 (en) | 2011-05-20 | 2013-11-05 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US9799246B2 (en) | 2011-05-20 | 2017-10-24 | Ignis Innovation Inc. | System and methods for extraction of threshold and mobility parameters in AMOLED displays |
US10013907B2 (en) | 2004-12-15 | 2018-07-03 | Ignis Innovation Inc. | Method and system for programming, calibrating and/or compensating, and driving an LED display |
EP1717783B1 (en) * | 2005-04-28 | 2015-06-03 | Semiconductor Energy Laboratory Co., Ltd. | Data latch circuit, driving method of the data latch circuit, and display device |
TW200707376A (en) | 2005-06-08 | 2007-02-16 | Ignis Innovation Inc | Method and system for driving a light emitting device display |
EP1826741A3 (en) * | 2006-02-23 | 2012-02-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic device having the same |
TW200746022A (en) | 2006-04-19 | 2007-12-16 | Ignis Innovation Inc | Stable driving scheme for active matrix displays |
JP5374879B2 (ja) * | 2008-01-28 | 2013-12-25 | セイコーエプソン株式会社 | 出力回路及び電子機器 |
US9311859B2 (en) | 2009-11-30 | 2016-04-12 | Ignis Innovation Inc. | Resetting cycle for aging compensation in AMOLED displays |
US9384698B2 (en) | 2009-11-30 | 2016-07-05 | Ignis Innovation Inc. | System and methods for aging compensation in AMOLED displays |
US10319307B2 (en) | 2009-06-16 | 2019-06-11 | Ignis Innovation Inc. | Display system with compensation techniques and/or shared level resources |
WO2011043215A1 (en) * | 2009-10-09 | 2011-04-14 | Semiconductor Energy Laboratory Co., Ltd. | Shift register and display device and driving method thereof |
US9881532B2 (en) | 2010-02-04 | 2018-01-30 | Ignis Innovation Inc. | System and method for extracting correlation curves for an organic light emitting device |
CA2692097A1 (en) | 2010-02-04 | 2011-08-04 | Ignis Innovation Inc. | Extracting correlation curves for light emitting device |
US10089921B2 (en) | 2010-02-04 | 2018-10-02 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US20140313111A1 (en) | 2010-02-04 | 2014-10-23 | Ignis Innovation Inc. | System and methods for extracting correlation curves for an organic light emitting device |
US9530349B2 (en) | 2011-05-20 | 2016-12-27 | Ignis Innovations Inc. | Charged-based compensation and parameter extraction in AMOLED displays |
US9466240B2 (en) | 2011-05-26 | 2016-10-11 | Ignis Innovation Inc. | Adaptive feedback system for compensating for aging pixel areas with enhanced estimation speed |
EP3547301A1 (en) | 2011-05-27 | 2019-10-02 | Ignis Innovation Inc. | Systems and methods for aging compensation in amoled displays |
US10089924B2 (en) | 2011-11-29 | 2018-10-02 | Ignis Innovation Inc. | Structural and low-frequency non-uniformity compensation |
US9324268B2 (en) | 2013-03-15 | 2016-04-26 | Ignis Innovation Inc. | Amoled displays with multiple readout circuits |
US8937632B2 (en) | 2012-02-03 | 2015-01-20 | Ignis Innovation Inc. | Driving system for active-matrix displays |
CN103297016B (zh) * | 2012-03-01 | 2020-06-19 | 朗美通技术英国有限公司 | 光发射器和光通信方法 |
US8922544B2 (en) * | 2012-05-23 | 2014-12-30 | Ignis Innovation Inc. | Display systems with compensation for line propagation delay |
EP2779147B1 (en) | 2013-03-14 | 2016-03-02 | Ignis Innovation Inc. | Re-interpolation with edge detection for extracting an aging pattern for AMOLED displays |
US9761170B2 (en) | 2013-12-06 | 2017-09-12 | Ignis Innovation Inc. | Correction for localized phenomena in an image array |
US9502653B2 (en) | 2013-12-25 | 2016-11-22 | Ignis Innovation Inc. | Electrode contacts |
CN103928001B (zh) | 2013-12-31 | 2016-12-07 | 上海天马微电子有限公司 | 一种栅极驱动电路和显示装置 |
CA2879462A1 (en) | 2015-01-23 | 2016-07-23 | Ignis Innovation Inc. | Compensation for color variation in emissive devices |
CA2889870A1 (en) | 2015-05-04 | 2016-11-04 | Ignis Innovation Inc. | Optical feedback system |
CA2892714A1 (en) | 2015-05-27 | 2016-11-27 | Ignis Innovation Inc | Memory bandwidth reduction in compensation system |
CA2900170A1 (en) | 2015-08-07 | 2017-02-07 | Gholamreza Chaji | Calibration of pixel based on improved reference values |
CN108540117A (zh) * | 2018-03-14 | 2018-09-14 | 湖北楚航电子科技有限公司 | 一种高功率pin射频开关驱动电路 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3685821T2 (de) * | 1985-10-16 | 1993-02-11 | Sanyo Electric Co | Anzeigeanordnung mit fluessigkristall. |
US4845482A (en) * | 1987-10-30 | 1989-07-04 | International Business Machines Corporation | Method for eliminating crosstalk in a thin film transistor/liquid crystal display |
US4980583A (en) * | 1989-01-03 | 1990-12-25 | National Semiconductor Corporation | CMOS level shift circuit with active pull-up and pull-down |
JPH03148695A (ja) * | 1989-07-28 | 1991-06-25 | Hitachi Ltd | 液晶表示装置 |
JPH03147598A (ja) * | 1989-11-02 | 1991-06-24 | Sony Corp | シフトレジスタ |
JPH04136981A (ja) * | 1990-09-28 | 1992-05-11 | Sharp Corp | 表示装置の駆動回路 |
US5849601A (en) | 1990-12-25 | 1998-12-15 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and method for manufacturing the same |
JPH0652689A (ja) | 1992-07-29 | 1994-02-25 | Sony Corp | メモリー装置 |
JPH07236148A (ja) | 1994-02-23 | 1995-09-05 | Asahi Optical Co Ltd | 画素信号生成装置 |
JPH086523A (ja) * | 1994-06-21 | 1996-01-12 | Sharp Corp | サンプリング回路および画像表示装置 |
CN1136529C (zh) * | 1994-05-31 | 2004-01-28 | 夏普株式会社 | 信号放大器和图像显示装置 |
JPH08211854A (ja) * | 1994-11-29 | 1996-08-20 | Sanyo Electric Co Ltd | 表示装置のドライバ回路および表示装置 |
JP2715943B2 (ja) | 1994-12-02 | 1998-02-18 | 日本電気株式会社 | 液晶表示装置の駆動回路 |
CN100530332C (zh) * | 1995-02-01 | 2009-08-19 | 精工爱普生株式会社 | 液晶显示装置 |
JPH09166771A (ja) | 1995-12-18 | 1997-06-24 | Seiko Epson Corp | 電源回路 |
JP3516323B2 (ja) * | 1996-05-23 | 2004-04-05 | シャープ株式会社 | シフトレジスタ回路および画像表示装置 |
JPH09320284A (ja) * | 1996-05-31 | 1997-12-12 | Nec Corp | 半導体集積回路およびその端子状態設定方法 |
JP3062110B2 (ja) * | 1997-02-27 | 2000-07-10 | 日本電気アイシーマイコンシステム株式会社 | データラッチ回路 |
JP3675113B2 (ja) | 1997-06-10 | 2005-07-27 | ソニー株式会社 | 表示装置 |
JPH11161243A (ja) * | 1997-09-26 | 1999-06-18 | Sharp Corp | 液晶表示装置 |
US6392573B1 (en) * | 1997-12-31 | 2002-05-21 | Intel Corporation | Method and apparatus for reduced glitch energy in digital-to-analog converter |
KR20000019416A (ko) | 1998-09-11 | 2000-04-06 | 김영남 | 전계 방출 표시기의 게이트 구동회로 |
JP2000200072A (ja) * | 1998-11-04 | 2000-07-18 | Matsushita Electric Ind Co Ltd | 動作回路及びその動作回路を用いた液晶表示パネルの内蔵駆動回路 |
JP3339438B2 (ja) | 1998-12-15 | 2002-10-28 | 日本電気株式会社 | 表示装置および方法 |
JP3374820B2 (ja) * | 1999-01-08 | 2003-02-10 | セイコーエプソン株式会社 | 出力バッファ回路 |
JP3473745B2 (ja) * | 1999-05-28 | 2003-12-08 | シャープ株式会社 | シフトレジスタ、および、それを用いた画像表示装置 |
JP2001051303A (ja) * | 1999-08-05 | 2001-02-23 | Fujitsu Ltd | 液晶表示装置及びその製造方法 |
EP1212412A2 (de) | 1999-08-27 | 2002-06-12 | Bayer Ag | Nucleinsäuren, die für enzymaktivitäten der spinosyn-biosynthese codieren |
JP2001109436A (ja) * | 1999-10-08 | 2001-04-20 | Oki Electric Ind Co Ltd | マトリクス型表示装置 |
JP3326691B2 (ja) | 2000-07-18 | 2002-09-24 | ソニー株式会社 | ディスプレイ |
TWI237802B (en) * | 2000-07-31 | 2005-08-11 | Semiconductor Energy Lab | Driving method of an electric circuit |
-
2001
- 2001-07-12 TW TW090117124A patent/TWI237802B/zh not_active IP Right Cessation
- 2001-07-18 US US09/906,617 patent/US7164414B2/en not_active Expired - Fee Related
- 2001-07-25 JP JP2001224439A patent/JP4519372B2/ja not_active Expired - Lifetime
- 2001-07-27 EP EP01118348A patent/EP1178607B1/en not_active Expired - Lifetime
- 2001-07-27 DE DE60142209T patent/DE60142209D1/de not_active Expired - Lifetime
- 2001-07-30 KR KR1020010045865A patent/KR100823046B1/ko not_active IP Right Cessation
- 2001-07-31 CN CN2010101562671A patent/CN101847984B/zh not_active Expired - Lifetime
- 2001-07-31 CN CN011247509A patent/CN1340918B/zh not_active Expired - Fee Related
-
2006
- 2006-02-02 US US11/275,905 patent/US7358763B2/en not_active Expired - Lifetime
- 2006-06-12 KR KR1020060052521A patent/KR100756210B1/ko active IP Right Grant
-
2008
- 2008-04-02 US US12/061,201 patent/US8232982B2/en not_active Expired - Fee Related
-
2012
- 2012-07-23 US US13/555,226 patent/US8421783B2/en not_active Expired - Fee Related
-
2013
- 2013-04-15 US US13/862,539 patent/US9153187B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1340918A (zh) | 2002-03-20 |
TWI237802B (en) | 2005-08-11 |
US8232982B2 (en) | 2012-07-31 |
US7358763B2 (en) | 2008-04-15 |
US20130241813A1 (en) | 2013-09-19 |
US9153187B2 (en) | 2015-10-06 |
EP1178607B1 (en) | 2010-05-26 |
KR20060089684A (ko) | 2006-08-09 |
CN101847984B (zh) | 2012-09-05 |
CN101847984A (zh) | 2010-09-29 |
KR20020011103A (ko) | 2002-02-07 |
US7164414B2 (en) | 2007-01-16 |
EP1178607A2 (en) | 2002-02-06 |
JP4519372B2 (ja) | 2010-08-04 |
US8421783B2 (en) | 2013-04-16 |
DE60142209D1 (de) | 2010-07-08 |
US20020013018A1 (en) | 2002-01-31 |
US20080191988A1 (en) | 2008-08-14 |
JP2002176345A (ja) | 2002-06-21 |
US20120287096A1 (en) | 2012-11-15 |
EP1178607A3 (en) | 2004-12-01 |
US20060125525A1 (en) | 2006-06-15 |
KR100823046B1 (ko) | 2008-04-18 |
KR100756210B1 (ko) | 2007-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1340918B (zh) | 一种电路的驱动方法 | |
US10803823B2 (en) | Shift register unit, gate driving circuit, and driving method | |
KR101250158B1 (ko) | 시프트 레지스터, 그것을 구비한 주사 신호선 구동 회로 및 표시 장치 | |
JP5325969B2 (ja) | 半導体装置 | |
US20070024567A1 (en) | Shift register and display device using same | |
WO2022082719A1 (zh) | 移位寄存器单元、驱动方法、驱动电路和显示装置 | |
US20200388201A1 (en) | Shift register unit, gate driving circuit, driving method and display apparatus | |
US11087706B2 (en) | Display driving circuit having source auxiliary circuit and gate auxiliary circuit and driving method thereof, display panel and display device | |
JP2014099843A (ja) | プログラマブルロジックデバイスの駆動方法 | |
WO2022062415A1 (zh) | 电荷共享电路、方法、显示驱动模组和显示装置 | |
JP4120409B2 (ja) | 液晶表示装置 | |
WO2020098310A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路、阵列基板及显示装置 | |
JP4637467B2 (ja) | 液晶表示装置および液晶表示装置の駆動方法 | |
US20210350734A1 (en) | Shift register unit, driving method, gate driving circuit and display device | |
JPH07168151A (ja) | 液晶表示装置 | |
WO2023019561A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
JPH03217892A (ja) | 液晶表示装置の駆動回路 | |
KR20240065739A (ko) | 게이트 구동 회로 및 이를 포함하는 표시 장치 | |
JP3841082B2 (ja) | アクティブマトリクス型液晶表示装置及びその駆動方法 | |
JP2000003157A (ja) | 映像信号線駆動回路 | |
JP2002280882A (ja) | 信号波形成形回路、駆動回路及びこの駆動回路を備えた表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100526 Termination date: 20200731 |