CN111477181B - 栅极驱动电路、显示基板、显示装置和栅极驱动方法 - Google Patents
栅极驱动电路、显示基板、显示装置和栅极驱动方法 Download PDFInfo
- Publication number
- CN111477181B CN111477181B CN202010441743.8A CN202010441743A CN111477181B CN 111477181 B CN111477181 B CN 111477181B CN 202010441743 A CN202010441743 A CN 202010441743A CN 111477181 B CN111477181 B CN 111477181B
- Authority
- CN
- China
- Prior art keywords
- transistor
- circuit
- coupled
- signal
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
- Control Of El Displays (AREA)
Abstract
本公开提供了一种栅极驱动电路,包括:倍频控制电路和有效输出电路,有效输出电路包括:若干个级联的第一移位寄存器,有效输出电路中位于第一级的第一移位寄存器配置有第一信号输入端和第二信号输入端,第一信号输入端与输出控制信号线耦接,第二信号输入端与倍频控制电路耦接;倍频控制电路,与输出控制信号线耦接,配置为响应于输出控制信号线所提供的输出控制信号的控制,从接收到输出控制信号开始经过预设时长后向第二信号输入端提供倍频控制信号;位于第一级的第一移位寄存器,配置为响应于输出控制信号的控制输出扫描信号,以及响应于倍频控制信号的控制输出扫描信号。本公开实施例还提供了一种显示基板、显示装置和栅极驱动方法。
Description
技术领域
本发明涉及显示领域,特别涉及一种栅极驱动电路、显示基板、显示装置和栅极驱动方法。
背景技术
目前,在有源矩阵有机发光二极管(Active-Matrix Organic Light-EmittingDiode,简称AMOLED)面板内,为实现对像素单元亮度的进一步控制,一般采用脉冲宽度调制(Pulse Width Modulation,简称PWM)调光;具体地,在像素单元所包含像素电路内设置一个发光控制晶体管,用于控制驱动电流流过有机发光二极管(Organic Light-EmittingDiode,简称OLED)的时间,从而对像素单元的等效亮度进行精确控制。
然而,现有栅极驱动电路可输出PWM信号的频率有限,较低频率的PWM信号会使得有机发光二极管出现肉眼可识别的闪烁现象,导致显示效果不佳。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提出了一种栅极驱动电路、显示基板、显示装置和栅极驱动方法。
第一方面,本公开实施例提供了一种栅极驱动电路,包括:倍频控制电路和有效输出电路,所述有效输出电路包括:若干个级联的第一移位寄存器,所述有效输出电路中位于第一级的第一移位寄存器配置有第一信号输入端和第二信号输入端,所述第一信号输入端与输出控制信号线耦接,所述第二信号输入端与所述倍频控制电路耦接,所述有效输出电路中除位于第一级的第一移位寄存器之外的其他第一移位寄存器均配置有第一级联信号输入端,其他第一移位寄存器的第一级联信号输入端与各自所对应前一级的第一移位寄存器的信号输出端耦接;
所述倍频控制电路,与所述输出控制信号线耦接,配置为响应于所述输出控制信号线所提供的输出控制信号的控制,从接收到所述输出控制信号开始经过预设时长后向所述第二信号输入端提供倍频控制信号;
位于第一级的第一移位寄存器,配置为响应于所述输出控制信号的控制输出扫描信号,以及响应于所述倍频控制信号的控制输出扫描信号。
在一些实施例中,所述倍频控制电路包括:若干个级联的第二移位寄存器;
所述倍频控制电路中位于第一级的第一移位寄存器配置有第三信号输入端,所述第三信号输入端与所述输出控制信号线耦接;
所述倍频控制电路中除位于第一级的第二移位寄存器之外的其他第二移位寄存器均配置有第二级联信号输入端,其他第二移位寄存器的第二级联信号输入端与各自所对应前一级的第二移位寄存器的信号输出端耦接;
所述倍频控制电路中位于最后一级的第二移位寄存器的信号输出端与所述第二信号输入端耦接。
在一些实施例中,在所述倍频控制电路中,所述第二移位寄存器包括:信号写入电路、第一控制电路、第二控制电路和信号输出电路;
所述信号写入电路、所述第一控制电路、所述第二控制电路和所述信号输出电路四者耦接于第一节点,所述第一控制电路和所述第二控制电路两者耦接于第二节点,所述第二控制电路和所述信号输出电路两者耦接于第三节点;
所述信号写入电路,与对应的信号输入端和第一时钟信号端耦接,配置为响应于所述第一时钟信号端提供的第一时钟信号的控制,将对应的信号输入端所提供的信号写入至所述第一节点;
所述第一控制电路,与第一电源端、所述第一时钟信号端耦接,配置为响应于所述第一时钟信号的控制,将所述第一电源端提供的第一工作电压写入至所述第二节点,以及响应于所述第一节点处电压的控制,将所述第一时钟信号写入至所述第二节点;
所述第二控制电路,与所述第二电源端、第二时钟信号端耦接,配置为响应于所述第二节点处电压、所述第二时钟信号端所提供的第二时钟信号的控制,将所述第二时钟信号写入至所述第三节点,以及响应于所述第一节点处电压的控制,将所述第二电源端提供的第二工作电压写入至所述第三节点;
所述信号输出电路,与所述第一电源端、所述第二电源端耦接,配置为响应于所述第一节点处电压的控制将所述第一工作电压写入至所述信号输出端,以及响应于所述第三节点处电压的控制将所述第二工作电压写入至所述信号输出端。
在一些实施例中,所述信号写入电路包括:第一晶体管,所述第一控制电路包括:第二晶体管和第三晶体管,所述第二控制电路包括:第四晶体管、第五晶体管、第六晶体管和第一电容,所述信号输出电路包括:第七晶体管、第八晶体管和第二电容;
所述第一晶体管的控制极与所述第一时钟信号端耦接,所述第一晶体管的第一极与所述信号输入端耦接,所述第一晶体管的第二极与所述第一节点耦接;
所述第二晶体管的控制极与所述第一节点耦接,所述第二晶体管的第一极与所述第一时钟信号端耦接,所述第二晶体管的第二极与所述第二节点耦接;
所述第三晶体管的控制极与所述第一时钟信号端耦接,所述第三晶体管的第一极与所述第一电源端耦接,所述第三晶体管的第二极与所述第二节点耦接;
所述第四晶体管的控制极与所述第二节点耦接,所述第四晶体管的第一极与所述第二时钟信号端耦接,所述第四晶体管的第二极与所述第五晶体管的第一极耦接;
所述第五晶体管的控制极与所述第二时钟信号端耦接,所述第五晶体管的第二极与所述第三节点耦接;
所述第六晶体管的控制极与所述第一节点耦接,所述第六晶体管的第一极与所述第二电源端耦接,所述第六晶体管的第二极与所述第三节点耦接;
所述第一电容的第一端与所述第二节点耦接,所述第一电容的第二端与所述第四晶体管的第二极耦接;
所述第七晶体管的控制极与所述第三节点耦接,所述第七晶体管的第一极与所述第二电源端耦接,所述第七晶体管的第二极与所述信号输出端耦接;
所述第八晶体管的控制极与所述第一节点耦接,所述第八晶体管的第一极与所述第一电源端耦接,所述第八晶体管的第二极与所述信号输出端耦接;
所述第二电容的第一端与所述第三节点耦接,所述第三电容的第二端与所述第二电源端耦接。
在一些实施例中,所述第二移位寄存器还包括:降噪电路;
所述降噪电路,与所述第一节点、所述第二节点、所述第二电源端、所述第二时钟信号端耦接,配置为响应于所述第二时钟信号和所述第二节点处电压的控制,对所述第一节点处的电压进行降噪处理。
在一些实施例中,所述降噪电路包括:第九晶体管、第十晶体管和第三电容;
所述第九晶体管的控制极与所述第二节点耦接,所述第九晶体管的第一极与所述第二电源端耦接,所述第九晶体管的第二极与所述第十晶体管的第一极耦接;
所述第十晶体管的控制极与所述第二晶体管信号端耦接,所述第十晶体管的第二极与所述第一节点耦接;
所述第三电容的第一端与所述第一节点耦接,所述第三电容的第二端与所述第二时钟信号端耦接。
在一些实施例中,在所述有效输出电路中的所述第一移位寄存器具有与所述倍频控制电路中的第二移位寄存器相同的电路结构。
在一些实施例中,在所述倍频控制电路中,位于第一级的第二移位寄存器配置有第一开关电路;
所述第一开关电路设置在所述信号输出电路与所述第二电源端之间,配置为控制所述信号输出电路与所述第二电源端之间的通断;
或者,所述第一开关电路设置在所述第二控制电路与所述第二时钟信号端之间,配置为控制所述第二控制电路与所述第二时钟信号端之间的通断。
在一些实施例中,所述第一开关电路包括:第十一晶体管;
当所述第一开关电路设置在所述信号输出电路与所述第二电源端之间时,所述第十一晶体管的控制极与开关控制端耦接,所述第十一晶体管的第一极与所述第二电源端耦接,所述第十一晶体管的第二极与所述信号输出电路耦接;
当所述第一开关电路设置在所述第二控制电路与所述第二时钟信号端之间时,所述第十一晶体管的控制极与开关控制端耦接,所述第十一晶体管的第一极与所述第二时钟信号端耦接,所述第十一晶体管的第二极与所述第二控制电路耦接。
在一些实施例中,在所述有效输出电路中,位于第一级的第一移位寄存器的第一信号输入端和第二信号输入端为同一信号输入端。
在一些实施例中,在所述有效输出电路中,位于第一级的第一移位寄存器的第一信号输入端和第二信号输入端为不同信号输入端;
位于第一级的第一移位寄存器配置有第二开关电路和第三开关电路;
所述第二开关电路,设置在所述信号写入电路与所述第一信号输入端之间,且与所述第二信号输入端耦接,配置为响应于所述第二信号输入端所提供的信号的控制,来控制所述信号写入电路与所述第一信号输入端之间的通断;
所述第三开关电路,设置在所述信号写入电路与所述第二信号输入端之间,且与所述第一信号输入端耦接,配置为响应于所述第一信号输入端所提供的信号的控制,来控制所述信号写入电路与所述第二信号输入端之间的通断。
在一些实施例中,所述第二开关电路包括:第十二晶体管,所述第三开关电路包括:第十三晶体管;
所述第十二晶体管的控制极与所述第二信号输入端耦接,所述第十二晶体管的第一极与所述第一信号输入端耦接,所述第十二晶体管的第二极与所述信号写入电路耦接;
所述第十三晶体管的控制极与所述第一信号输入端耦接,所述第十三晶体管的第一极与所述第二信号输入端耦接,所述第十三晶体管的第二极与所述信号写入电路耦接。
第二方面,本公开实施例还提供了一种显示基板,包括:第一方面提供的栅极驱动电路。
第三方面,本公开实施例还提供了一种显示装置,包括:第一方面提供的显示基板。
第四方面,本公开实施例还提供了一种栅极驱动方法,基于第一方面提供的栅极驱动电路,所述栅极驱动方法包括:
响应于所述输出控制信号,所述有效输出电路中的各级移位寄存器依次输出扫描信号,所述倍频控制电路经过预设时长后向所述有效输出电路中位于第一级的第一移位寄存器的所述第二信号输入端提供倍频控制信号;
响应于所述倍频控制信号,所述有效输出电路中的各级移位寄存器依次输出扫描信号。
附图说明
图1为本公开实施例提供的一种栅极驱动电路的电路结构示意图;
图2a为本公开实施例提供的另一种栅极驱动电路的电路结构示意图;
图2b为图2a所示栅极驱动电路的一种工作时序图;
图3为本公开实施例提供的一种第二移位寄存器的电路结构示意图;
图4为图3所示第二移位寄存器的一种电路结构示意图;
图5为图4所示第二移位寄存器的一种工作时序图;
图6a为本公开实施例中位于第一级的第二移位寄存器的一种电路结构示意图;
图6b为基于图6a所示位于第一级的第二移位寄存器的一种可选电路结构示意图;
图7a为本公开实施例中位于第一级的第二移位寄存器的另一种电路结构示意图;
图7b为基于图7a所示位于第一级的第二移位寄存器的一种可选电路结构示意图;
图8a为本公开实施例中位于第一级的第一移位寄存器的一种电路结构示意图;
图8b为基于图8a所示位于第一级的第一移位寄存器的一种可选电路结构示意图;
图9为本公开实施例提供的一种栅极驱动方法的方法流程图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图对本发明提供的一种栅极驱动电路、显示基板、显示装置和栅极驱动方法进行详细描述。
在相关技术中,栅极驱动电路配置一条输出控制信号线(一般为帧起始信号线,用于提供帧起始信号),该输出控制信号线与栅极驱动电路中位于第一级的移位寄存器耦接,用于控制位于第一级的移位寄存器输出扫描信号,位于栅极驱动电路中的其他级的移位寄存器会依次输出扫描信号。其中,栅极驱动电路中各级移位寄存器所输出扫描信号的频率等于输出控制信号线中所提供的输出控制信号的频率。示例性地,输出控制信号所提供的输出控制信号的频率为k,在相关技术中所涉及栅极驱动电路中各级移位寄存器所输出扫描信号的频率也为k。
由于为输出控制信号线提供信号的外部芯片的能力有限,使得输出控制信号线中加载的输出控制信号的频率有限,从而导致栅极驱动电路中各级移位寄存器所输出扫描信号的频率有限,对于一些需要高频率PWM信号的应用场景(例如,显示静态二维码,若PWM信号过低,则会导致明显闪烁,二维码难以被精准识别),相关技术中涉及的栅极驱动电路无法满足高频输出需求。
为解决相关技术中存在的至少之一的技术问题,本公开技术方案提供了一种栅极驱动电路、显示基板、显示装置和栅极驱动方法。
图1为本公开实施例提供的一种栅极驱动电路的电路结构示意图,如图1所示,该一种栅极驱动电路包括:倍频控制电路1和有效输出电路2;其中,有效输出电路2包括:若干个级联的第一移位寄存器A_1、A_2…A_n,其中n为整数;有效输出电路2中位于第一级的第一移位寄存器配置A_1有第一信号输入端INPUT和第二信号输入端INPUT’,第一信号输入端INPUT与输出控制信号线耦接,第二信号输入端INPUT’与倍频控制电路1耦接,有效输出电路2中除位于第一级的第一移位寄存器之外的其他第一移位寄存器A_2…A_n均配置有第一级联信号输入端INPUT,其他第一移位寄存器的第一级联信号输入端INPUT与各自所对应前一级的第一移位寄存器的信号输出端OUT耦接。另外,每一个第一移位寄存器A_1、A_2…A_n的信号输出端OUT耦接显示区域内的对应一条栅线GATE_1、GATE_2…GATE_n,用于向对应的栅线GATE_1、GATE_2…GATE_n提供扫描信号。需要说明的是,在本公开实施例中,第一信号输入端INPUT和第一级联信号输入端INPUT等同,均为第一移位寄存器的一个信号输入端。
倍频控制电路1与输出控制信号线耦接,配置为响应于输出控制信号线STV所提供的输出控制信号的控制,从接收到输出控制信号开始经过预设时长后向第二信号输入端INPUT’提供倍频控制信号。
位于第一级的第一移位寄存器A_1,配置为响应于输出控制信号的控制输出扫描信号,以及响应于倍频控制信号的控制输出扫描信号。对于其他级的第一移位寄存器,响应于位于自身的上一级的移位寄存器输出扫描信号的控制,自身输出扫描信号。对于整个有效输出电路2而言,在第一级的第一移位寄存器A_1的第一信号输入端INPUT或第二信号输入端INPUT’接收到脉冲后,有效输出电路2中各级第一移位寄存器A_1、A_2…A_n会依次输出扫描信号。
在本公开实施例中,输出控制信号线STV可以为帧起始信号线,也可以为根据实际需要所设置的其他信号线。本公开实施例中以输出控制信号线STV为帧起始信号线为例,进行示例性描述。针对该栅极驱动电路,配置有2条时钟信号线CLK和CLKB,用于为栅极驱动电路中的移位寄存器提供时钟信号。
以输出控制信号线STV提供的输出控制信号包含1个脉冲为例,本公开实施例提供的栅极确定电路的工作过程如下:响应于输出控制信号,有效输出电路2中的各级移位寄存器依次输出扫描信号,且每个扫描信号均包含1个脉冲;与此同时,倍频控制电路1经过预设时长后向有效输出电路2中位于第一级的第一移位寄存器A_1的第二信号输入端INPUT’提供倍频控制信号,输出控制信号包含1个脉冲;响应于倍频控制信号,有效输出电路2中的各级第一移位寄存器A_1、A_2…A_n依次输出扫描信号,且每个扫描信号均包含1个脉冲。
其中,“预设时长”的大小可根据实际需要来进行设计。以有效输出电路2中的某一个第一移位寄存器为例,该第一移位寄存器连续所输出2个脉冲之间的延时为“预设时长”。
由上述内容可见,虽然输出控制信号仅提供了1个脉冲,但是有效输出电路2中的各级移位寄存器均会输出2个脉冲。基于相同原理,当输出控制信号提供了K个脉冲时,则栅极驱动电路中的各级第一移位寄存器可输出2K个脉冲。由此可见,本公开实施例提供的栅极驱动电路可以实现倍频输出,即提升了栅极驱动电路所输出扫描的频率上限,能有效避免因PWM信号频率过低而导致OLED出现肉眼可识别的闪烁。
本公开实施例中,倍频控制电路1具有延时输出功能,对于倍频控制电路1的具体电路结构,本公开的技术方案不作限定。本公开实施例中的有效输出电路2可等同于相关技术中的栅极驱动电路,其能够向显示面板中的栅线提供扫描信号,对于有效输出电路2(以及第一移位寄存器)的具体电路结构,本公开的技术方案也不作限定。
图2a为本公开实施例提供的另一种栅极驱动电路的电路结构示意图,图2b为图2a所示栅极驱动电路的一种工作时序图;如图2a和图2b所示,图2a所示栅极驱动电路为基于图1所示栅极驱动电路的一种更为具体的可选实施方案,其中倍频控制电路1包括:若干个级联的第二移位寄存器B_1、B_2…B_m,m为整数;倍频控制电路1中位于第一级的第一移位寄存器配置有第三信号输入端INPUT,第三信号输入端INPUT与输出控制信号线STV耦接;倍频控制电路1中除位于第一级的第二移位寄存器B_1之外的其他第二移位寄存器B_2…B_m均配置有第二级联信号输入端INPUT,其他第二移位寄存器B_2…B_m的第二级联信号输入端INPUT与各自所对应前一级的第二移位寄存器的信号输出端OUT耦接;倍频控制电路1中位于最后一级的第二移位寄存器B_m的信号输出端OUT与第二信号输入端INPUT’耦接。
此时,倍频控制电路1作为一个仿制(Dummy)的栅极驱动电路,该栅极驱动电路中的各第二移位寄存器B_1、B_2…B_m具有级联关系,但是不会向显示区域中的栅线提供扫描信号。倍频控制电路1基于栅极驱动电路中级联的第二移位寄存器B_1、B_2…B_m的信号传递工作过程,实现对接收到的输出控制信号进行延迟输出(作为倍频控制信号进行输出)。
在实际应用中,可根据“预设时长”以及相邻两级第二移位寄存器输出脉冲信号的时间差来设计倍频控制电路1内所包含的第二移位寄存器的数量m。示例性地,预设时长时间为T,相邻两级第二移位寄存器输出脉冲信号的时间为t,则倍频控制电路1内所包含的第二移位寄存器的数量为T/t。
在图2b所示工作时序中,OUT(B_m)表示第m级的第二移位寄存器B_m的信号输出端,OUT(A_n)表示第n级的第一移位寄存器A_n的信号输出端。
需要说明的是,本公开实施例对第二移位寄存器的电路结构不作限定,第二移位寄存器可采用现有任意结构的移位寄存器,下面将结合附图进行示例性描述。
图3为本公开实施例提供的一种第二移位寄存器的电路结构示意图,如图3所示,该第二移位寄存器包括:信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104;信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104四者耦接于第一节点N1,第一控制电路102和第二控制电路103两者耦接于第二节点N2,第二控制电路103和信号输出电路104两者耦接于第三节点N3。
其中,信号写入电路101与对应的信号输入端INPUT和第一时钟信号端CK耦接,配置为响应于第一时钟信号端CK提供的第一时钟信号的控制,将对应的信号输入端所提供的信号写入至第一节点N1。
第一控制电路102与第一电源端、第一时钟信号端CK耦接,配置为响应于第一时钟信号的控制,将第一电源端提供的第一工作电压写入至第二节点N2,以及响应于第一节点N1处电压的控制,将第一时钟信号写入至第二节点N2。
第二控制电路103与第二电源端、第二时钟信号端CKB耦接,配置为响应于第二节点N2处电压、第二时钟信号端CKB所提供的第二时钟信号的控制,将第二时钟信号写入至第三节点N3,以及响应于第一节点N1处电压的控制,将第二电源端提供的第二工作电压写入至第三节点N3。
信号输出电路104与第一电源端、第二电源端耦接,配置为响应于第一节点N1处电压的控制将第一工作电压写入至信号输出端OUT,以及响应于第三节点N3处电压的控制将第二工作电压写入至信号输出端OUT。
在一些实施例中,第二移位寄存器还包括:降噪电路;降噪电路与第一节点N1、第二节点N2、第二电源端、第二时钟信号端CKB耦接,配置为响应于第二时钟信号和第二节点N2处电压的控制,对第一节点N1处的电压进行降噪处理。
图4为图3所示第二移位寄存器的一种电路结构示意图,如图4所示,图4所示第二移位寄存器为基于图3所示第二移位寄存器的一种可选实施方案。
在一些实施例中,信号写入电路101包括:第一晶体管M1,第一控制电路102包括:第二晶体管M2和第三晶体管M3,第二控制电路103包括:第四晶体管M4、第五晶体管M5、第六晶体管M6和第一电容C1,信号输出电路104包括:第七晶体管M7、第八晶体管M8和第二电容C2。
第一晶体管M1的控制极与第一时钟信号端CK耦接,第一晶体管M1的第一极与信号输入端INPUT耦接,第一晶体管M1的第二极与第一节点N1耦接。
第二晶体管M2的控制极与第一节点N1耦接,第二晶体管M2的第一极与第一时钟信号端CK耦接,第二晶体管M2的第二极与第二节点N2耦接。
第三晶体管M3的控制极与第一时钟信号端CK耦接,第三晶体管M3的第一极与第一电源端耦接,第三晶体管M3的第二极与第二节点N2耦接。
第四晶体管M4的控制极与第二节点N2耦接,第四晶体管M4的第一极与第二时钟信号端CKB耦接,第四晶体管M4的第二极与第五晶体管M5的第一极耦接。
第五晶体管M5的控制极与第二时钟信号端CKB耦接,第五晶体管M5的第二极与第三节点N3耦接。
第六晶体管M6的控制极与第一节点N1耦接,第六晶体管M6的第一极与第二电源端耦接,第六晶体管M6的第二极与第三节点N3耦接。
第一电容C1的第一端与第二节点N2耦接,第一电容C1的第二端与第四晶体管M4的第二极耦接。
第七晶体管M7的控制极与第三节点N3耦接,第七晶体管M7的第一极与第二电源端耦接,第七晶体管M7的第二极与信号输出端OUT耦接。
第八晶体管M8的控制极与第一节点N1耦接,第八晶体管M8的第一极与第一电源端耦接,第八晶体管M8的第二极与信号输出端OUT耦接。
第二电容C2的第一端与第三节点耦接,第二电容C2的第二端与第一电源端耦接。
在一些实施例中,降噪电路包括:第九晶体管M9、第十晶体管M10和第三电容C3。
第九晶体管M9的控制极与第二节点N2耦接,第九晶体管M9的第一极与第二电源端耦接,第九晶体管M9的第二极与第十晶体管M10的第一极耦接。
第十晶体管M10的控制极与第二晶体管M2信号端耦接,第十晶体管M10的第二极与第一节点N1耦接。
第三电容C3的第一端与第一节点N1耦接,第三电容C3的第二端与第二时钟信号端CKB耦接。
在本公开实施例中,所涉及的各个晶体管可分别独立选自多晶硅薄膜晶体管、非晶硅薄膜晶体管、氧化物薄膜晶体管以及有机薄膜晶体管中的一种。在本公开实施例中涉及到的“控制极”具体是指晶体管的栅极,“第一极”具体是指晶体管的源极,相应的“第二极”具体是指晶体管的漏极。当然,本领域的技术人员应该知晓的是,该“第一极”与“第二极”可进行互换。
另外,晶体管可以划分为N型晶体管和P型晶体管,本公开中的各晶体管可分别独立选自N型晶体管或P型晶体管;在下述实施例中将以像素单元中的全部晶体管均为P型晶体管为例进行示例性描述,此时第二移位寄存器中的晶体管可采用相同的制备工艺得以同时制备。相应地,第一电源端提供的第一工作电压为低电平电压VGL,第二电源端提供的第二工作电压为高电平电压VGH。下面将结合附图来对图4所示第二移位寄存器的工作过程进行详细描述。
图5为图4所示第二移位寄存器的工作时序图,如图5所示,该第二移位寄存器工作过程包括如下阶段:
第一阶段t1,第一时钟信号端CK提供的第一时钟信号处于低电平状态,第二时钟信号端CKB提供的第二时钟信号处于高电平状态,第三信号输入端INPUT提供的信号处于高电平状态。此时,第一晶体管M1、第三晶体管M3、第四晶体管M4和第九晶体管M9处于导通状态,第二晶体管M2、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8和第十晶体管M10处于截止状态。
具体地,由于第一时钟信号处于低电平状态,因此第一晶体管M1和第三晶体管M3均导通,第三信号输入端INPUT提供处于高电平状态的信号通过第一晶体管M1写入至第一节点N1,第一工作电压VGL通过第三晶体管M3写入至第二节点N2,第一节点N1处于高电平状态,第二节点N2处于低电平状态。
由于第一节点N1处于高电平状态,因此第六晶体管M6和第八晶体管M8截止。由于第二节点N2处于低电平状态,因此第四晶体管M4和第九晶体管M9处于导通状态,处于高电平状态的第二时钟信号通过第四晶体管M4写入至第四节点N4,第二工作电压VGH通过第九晶体管M9写入至第五节点N5。此时,第一电容C1的第一端处于低电平状态,第一电容C1的第二端处于高电平状态。
由于第二时钟信号处于高电平状态,因此第五晶体管M5和第十晶体管M10截止。又由于第五晶体管M5和第六晶体管M6均截止,因此第三节点N3处于浮接(floating)状态,第三节点N3处电压维持之前的高电平状态,第七晶体管M7截止。
由于第七晶体管M7和第八晶体管M8均截止,信号输出端OUT处于floating状态,信号输出端OUT处电压维持之前的低电平状态。
第二阶段t2,第一时钟信号端CK提供的第一时钟信号处于高电平状态,第二时钟信号端CKB提供的第二时钟信号处于低电平状态,第三信号输入端INPUT提供的信号处于低电平状态。此时,第四晶体管M4、第五晶体管M5、第七晶体管M7和第九晶体管M9和第十晶体管M10处于导通状态,第一晶体管M1、第二晶体管M2、第三晶体管M3、第六晶体管M6、第八晶体管M8处于截止状态。
具体地,由于第一时钟信号处于高电平状态,因此第一晶体管M1和第三晶体管M3均截止。由于第二时钟信号处于低电平状态,因此第五晶体管M5和第十晶体管M10导通,此时第二工作电压VGH通过第九晶体管M9、第十晶体管M10写入至第一节点N1,以维持第一节点N1处于高电平状态,实现对第一节点N1的降噪处理,第二晶体管M2和第八晶体管M8维持截止状态。此时第三电容C3的第一端处于高电平状态,第三电容C3的第二端处于低电平状态。
与此同时,由于处于低电平状态的第二时钟信号通过第四晶体管M4写入至第四节点N4,第四节点N4处电压由高电平状态变为低电平状态,由于第一电容C1的第一端处于floating状态,在第一电容C1的自举作用下,第二节点N2处的电压被下拉至更低状态水平。
由于第五晶体管M5导通,因此处于低电平状态的第二时钟信号通过第四晶体管M4、第五晶体管M5写入至第三节点N3,第三节点N3处于低电平状态,第七晶体管M7导通,第二工作电压VGH通过第七晶体管M7写入至信号输出端OUT,信号输出端OUT输出高电平信号。
第三阶段t3,第一时钟信号端CK提供的第一时钟信号处于低电平状态,第二时钟信号端CKB提供的第二时钟信号处于高电平状态,第三信号输入端INPUT提供的信号处于低电平状态。此时,第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第六晶体管M6、第八晶体管M8和第九晶体管M9处于导通状态,第五晶体管M5、第七晶体管M7和第十晶体管M10处于截止状态。
具体地,由于第一时钟信号处于低电平状态,因此第一晶体管M1和第三晶体管M3均导通,第三信号输入端INPUT提供处于低电平状态的信号通过第一晶体管M1写入至第一节点N1,第一工作电压VGL通过第三晶体管M3写入至第二节点N2,第一节点N1处于低电平状态,第二节点N2处于低电平状态。第三电容C3的第一端处于低电平状态,第三电容C3的第二端处于高电平状态。
由于第一节点N1处于低电平状态,因此第六晶体管M6和第八晶体管M8导通。由于第二节点N2处于低电平状态,因此第四晶体管M4和第九晶体管M9处于导通状态,处于高电平状态的第二时钟信号通过第四晶体管M4写入至第四节点N4,第二工作电压VGH通过第九晶体管M9写入至第五节点N5。此时,第一电容C1的第一端处于低电平状态,第一电容C1的第二端处于高电平状态。
由于第二时钟信号处于高电平状态,因此第五晶体管M5和第十晶体管M10截止。又由于第五晶体管M5和第六晶体管M6均截止;第二工作电压VGH通过第六晶体管M6写入至第三节点N3,第三节点N3处于高电平状态。
由于第一节点N1处于低电平状态,第三节点N3处于高电平状态,因此第七晶体管M7截止,第八晶体管M8导通,第一工作电压VGL通过第八晶体管M8写入至信号输出端OUT,信号输出端OUT输出低电平信号。
第四阶段t4,第一时钟信号端CK提供的第一时钟信号处于高电平状态,第二时钟信号端CKB提供的第二时钟信号处于低电平状态,第三信号输入端INPUT提供的信号处于低电平状态。此时,第二晶体管M2、第五晶体管M5、第六晶体管M6、第八晶体管M8和第十晶体管M10处于导通状态,第一晶体管M1、第三晶体管M3、第四晶体管M4、第七晶体管M7和第九晶体管M9处于截止状态。
具体地,由于第一时钟信号处于高电平状态,因此第一晶体管M1和第三晶体管M3均截止。由于第一晶体管M1截止,因此第一节点N1处于浮接状态;又由于第二时钟信号由高电平状态切换至低电平状态,在第三电容C3的自举作用下,第一节点N1处电压被下拉至更低状态,以对第一节点N1进行降噪处理。此时第二晶体管M2、第六晶体管M6和第八晶体管M8均导通。第二工作电压VGH通过第六晶体管M6写入至第三节点N3。
由于第二晶体管M2处于导通状态,因此处于高电平状态的第一时钟信号通过第二晶体管M2写入至第二节点N2,第二节点N2处于高电平状态,第四晶体管M4截止。
由于第二时钟信号处于低电平状态,因此第五晶体管M5、第十晶体管M10处于导通状态,此时第四节点N4处的电压等于第三节点N3处的电压,第五节点N5处的电压等于第一节点N1处的电压,即第四节点N4处电压处于高电平状态,第五节点N5处电压处于低电平状态。
由于第一节点N1处于低电平状态,第三节点N3处于高电平状态,因此第七晶体管M7截止,第八晶体管M8导通,第一工作电压VGL通过第八晶体管M8写入至信号输出端OUT,信号输出端OUT输出低电平信号。
第五阶段t5,第一时钟信号端CK提供的第一时钟信号处于低电平状态,第二时钟信号端CKB提供的第二时钟信号处于高电平状态,第三信号输入端INPUT提供的信号处于低电平状态。此时,第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第六晶体管M6、第八晶体管M8和第九晶体管M9处于导通状态,第五晶体管M5、第七晶体管M7和第十晶体管M10处于截止状态。
具体地,由于第一时钟信号处于低电平状态,因此第一晶体管M1和第三晶体管M3均导通,第三信号输入端INPUT提供处于低电平状态的信号通过第一晶体管M1写入至第一节点N1,第一工作电压VGL通过第三晶体管M3写入至第二节点N2,第一节点N1处于低电平状态,第二节点N2处于低电平状态。第三电容C3的第一端处于低电平状态,第三电容C3的第二端处于高电平状态。
由于第一节点N1处于低电平状态,因此第六晶体管M6和第八晶体管M8导通。由于第二节点N2处于低电平状态,因此第四晶体管M4和第九晶体管M9处于导通状态,处于高电平状态的第二时钟信号通过第四晶体管M4写入至第四节点N4,第二工作电压VGH通过第九晶体管M9写入至第五节点N5。此时,第一电容C1的第一端处于低电平状态,第一电容C1的第二端处于高电平状态。
由于第二时钟信号处于高电平状态,因此第五晶体管M5和第十晶体管M10截止。又由于第五晶体管M5和第六晶体管M6均截止;第二工作电压VGH通过第六晶体管M6写入至第三节点N3,第三节点N3处于高电平状态。
由于第一节点N1处于低电平状态,第三节点N3处于高电平状态,因此第七晶体管M7截止,第八晶体管M8导通,第一工作电压VGL通过第八晶体管M8写入至信号输出端OUT,信号输出端OUT输出低电平信号。
此后交替执行第四阶段t4和第五阶段t5,信号输出端OUT维持输出低电平信号,直至第三信号输入端INPUT提供的信号处于高电平状态,第二移位寄存器工作于下一周期的第一阶段t1。
需要说明的是,图4所示的第二移位寄存器的电路结构仅起到示例性作用,其不会对本公开的技术方案产生限制,本公开中的第二移位寄存器还可以还有其他电路结构,此处不再一一举例。
在一些实施例中,在有效输出电路2中的第一移位寄存器具有与倍频控制电路1中的第二移位寄存器相同的电路结构,此时可以简化整个栅极驱动电路的电路结构设计。
示例性地,位于奇数级的第一/第二移位寄存器的第一时钟信号端CK与时钟信号线CLK耦接,位于偶数级的第一/第二移位寄存器的第二时钟信号端CKB与时钟信号线CLKB耦接。
图6a为本公开实施例中位于第一级的第二移位寄存器的一种电路结构示意图,如图6a所示,图6a所示第二移位寄存器为基于图3所示第二移位寄存器的一种改进。
在一些实施例中,为控制栅极驱动电路的“倍频功能”的开启和关闭,在在倍频控制电路1中,位于第一级的第二移位寄存器B1配置有第一开关电路105;第一开关电路105设置在位于第一级的第二移位寄存器内信号输出电路104与第二电源端之间,第一开关电路105用于控制信号输出电路104与第二电源端之间的通断。
具体地,当第一开关电路105处于导通状态时,位于第一级的第二移位寄存器内的信号输出电路104与第二电源端之间导通,位于第一级的第二移位寄存器可正常工作,栅极驱动电路的“倍频功能”的开启;当第一开关电路105处于截止状态时,位于第一级的第二移位寄存器B1内的信号输出电路104与第二电源端之间断路,位于第一级的第二移位寄存器B1可无法正常工作,栅极驱动电路的“倍频功能”的关闭。
图6b为基于图6a所示位于第一级的第二移位寄存器的一种可选电路结构示意图,如图6b所示,图6b的信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104的具体电路可采用图4中所示。
需要说明的是,图6b所示情况仅起到示例性作用,在本公开实施例中,信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104也可以采用其他电路结构,此处不在一一举例。
图7a为本公开实施例中位于第一级的第二移位寄存器的另一种电路结构示意图,如图7a所示,与图6a所示情况不同的是,图7a中的第一开关电路105设置于位于第一级的第二移位寄存器B1内第二控制电路103与第二电源端之间,第一开关电路105用于控制第二控制电路103与第二电源端之间的通断。
具体地,当第一开关电路105处于导通状态时,位于第一级的第二移位寄存器B1内的第二控制电路103与第二电源端之间导通,位于第一级的第二移位寄存器B1可正常工作,栅极驱动电路的“倍频功能”的开启;当第一开关电路105处于截止状态时,位于第一级的第二移位寄存器B1内的第二控制电路103与第二电源端之间断路,位于第一级的第二移位寄存器B1可无法正常工作,栅极驱动电路的“倍频功能”的关闭。
图7b为基于图7a所示位于第一级的第二移位寄存器的一种可选电路结构示意图,如图7b所示,图7b的信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104的具体电路可采用图4中所示。
需要说明的是,图7b所示情况仅起到示例性作用,在本公开实施例中,信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104也可以采用其他电路结构,此处不在一一举例。
继续参见图6b和图7b所示,在一些实施例中,第一开关电路105包括:第十一晶体管M11。其中,当第一开关电路105设置在信号输出电路104与第二电源端之间时,第十一晶体管M11的控制极与开关控制端SC耦接,第十一晶体管M11的第一极与第二电源端耦接,第十一晶体管M11的第二极与信号输出电路104耦接;当第一开关电路105设置在第二控制电路103与第二时钟信号端CKB之间时,第十一晶体管M11的控制极与开关控制端SC耦接,第十一晶体管M11的第一极与第二时钟信号端CKB耦接,第十一晶体管M11的第二极与第二控制电路103耦接。
需要说明的是,图7b中仅示例给出了第一开关电路105(第十一晶体管M11)设置于第二时钟信号端与第四晶体管M4的第一极之间的情况,当然第一开关电路105(第十一晶体管M11)也可以设置于第二时钟信号端与第五晶体管M5的控制极之间。
在一些实施例中,在有效输出电路2中,位于第一级的第一移位寄存器A1的第一信号输入端INPUT和第二信号输入端INPUT’为同一信号输入端,即位于第一级的第一移位寄存器A1配置有一个信号输入端,该信号输入端同时与输出控制信号端和倍频控制电路1用于输出倍频控制信号的信号输出端OUT耦接。
图8a为本公开实施例中位于第一级的第一移位寄存器的一种电路结构示意图,如图8a所示,在一些实施例中,位于第一级的第一移位寄存器A1的第一信号输入端INPUT和第二信号输入端INPUT’为不同信号输入端;位于第一级的第一移位寄存器A1还包括:第二开关电路106和第三开关电路107。
其中,第二开关电路106设置在位于第一级的第一移位寄存器内信号写入电路101与第一信号输入端INPUT之间,且与第二信号输入端INPUT’耦接,第二开关电路106配置为响应于第二信号输入端INPUT’所提供的信号的控制,来控制信号写入电路101与第一信号输入端INPUT之间的通断。
第三开关电路107设置在位于第一级的第一移位寄存器A1内信号写入电路101与第二信号输入端INPUT’之间,且与第一信号输入端INPUT耦接,第三开关电路107配置为响应于第一信号输入端INPUT所提供的信号的控制,来控制信号写入电路101与第二信号输入端INPUT’之间的通断。
在一些实施例中,第二开关电路106包括:第十二晶体管M12,第三开关电路107包括:第十三晶体管M14。其中,第十二晶体管M12的控制极与第二信号输入端INPUT’耦接,第十二晶体管M12的第一极与第一信号输入端INPUT耦接,第十二晶体管M12的第二极与信号写入电路101耦接;第十三晶体管M14的控制极与第一信号输入端INPUT耦接,第十三晶体管M14的第一极与第二信号输入端INPUT’耦接,第十三晶体管M14的第二极与信号写入电路101耦接。
图8b为基于图8a所示位于第一级的第一移位寄存器的一种可选电路结构示意图,如图8b所示,图8b的信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104的具体电路可采用图4中所示。
需要说明的是,图8b所示情况仅起到示例性作用,在本公开实施例中,信号写入电路101、第一控制电路102、第二控制电路103和信号输出电路104也可以采用其他电路结构,此处不在一一举例。
本公开实施例还提供了一种显示基板,该显示基板包括上述实施例提供的栅极驱动电路,对于该栅极驱动电路的具体描述,可参见前面实施例中内容,此处不再赘述。
本公开实施例还提供了一种显示装置,包括上述实施例提供的显示基板,对于该显示基板的具体描述,可参见前面实施例中内容,此处不再赘述。
其中,显示装置可以为电子纸、液晶显示面板、LED面板、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
图9为本公开实施例提供的一种栅极驱动方法的方法流程图,如图9所示,该栅极驱动方法基于上述实施例所提供的栅极驱动电路,该栅极驱动方法包括:
步骤S1、响应于输出控制信号,有效输出电路中的各级移位寄存器依次输出扫描信号,倍频控制电路经过预设时长后向有效输出电路中位于第一级的第一移位寄存器的第二信号输入端提供倍频控制信号。
步骤S2、响应于倍频控制信号,有效输出电路中的各级移位寄存器依次输出扫描信号。
对于步骤S1和步骤S2的具体描述,可参见前面实施例中相应内容,此处不再赘述。
本公开的技术方案通过在有效输出电路的基础上设置倍频控制电路,倍频控制电路可从接收到输出控制信号开始经过预设时长后向第二信号输入端提供倍频控制信号,使得有效输出电路可实现倍频输出,即提升了栅极驱动电路所输出扫描的频率上限,能有效避免因PWM信号频率过低而导致OLED出现肉眼可识别的闪烁。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (15)
1.一种栅极驱动电路,其特征在于,包括:倍频控制电路和有效输出电路,所述有效输出电路包括:若干个级联的第一移位寄存器,所述有效输出电路中位于第一级的第一移位寄存器配置有第一信号输入端和第二信号输入端,所述第一信号输入端与输出控制信号线耦接,所述第二信号输入端与所述倍频控制电路耦接,所述有效输出电路中除位于第一级的第一移位寄存器之外的其他第一移位寄存器均配置有第一级联信号输入端,其他第一移位寄存器的第一级联信号输入端与各自所对应前一级的第一移位寄存器的信号输出端耦接;
所述倍频控制电路,与所述输出控制信号线耦接,配置为响应于所述输出控制信号线所提供的输出控制信号的控制,从接收到所述输出控制信号开始经过预设时长后向所述第二信号输入端提供倍频控制信号;
位于第一级的第一移位寄存器,配置为响应于所述输出控制信号的控制输出扫描信号,以及响应于所述倍频控制信号的控制输出扫描信号。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述倍频控制电路包括:若干个级联的第二移位寄存器;
所述倍频控制电路中位于第一级的第一移位寄存器配置有第三信号输入端,所述第三信号输入端与所述输出控制信号线耦接;
所述倍频控制电路中除位于第一级的第二移位寄存器之外的其他第二移位寄存器均配置有第二级联信号输入端,其他第二移位寄存器的第二级联信号输入端与各自所对应前一级的第二移位寄存器的信号输出端耦接;
所述倍频控制电路中位于最后一级的第二移位寄存器的信号输出端与所述第二信号输入端耦接。
3.根据权利要求2所述的栅极驱动电路,其特征在于,在所述倍频控制电路中,所述第二移位寄存器包括:信号写入电路、第一控制电路、第二控制电路和信号输出电路;
所述信号写入电路、所述第一控制电路、所述第二控制电路和所述信号输出电路四者耦接于第一节点,所述第一控制电路和所述第二控制电路两者耦接于第二节点,所述第二控制电路和所述信号输出电路两者耦接于第三节点;
所述信号写入电路,与对应的信号输入端和第一时钟信号端耦接,配置为响应于所述第一时钟信号端提供的第一时钟信号的控制,将对应的信号输入端所提供的信号写入至所述第一节点;
所述第一控制电路,与第一电源端、所述第一时钟信号端耦接,配置为响应于所述第一时钟信号的控制,将所述第一电源端提供的第一工作电压写入至所述第二节点,以及响应于所述第一节点处电压的控制,将所述第一时钟信号写入至所述第二节点;
所述第二控制电路,与第二电源端、第二时钟信号端耦接,配置为响应于所述第二节点处电压、所述第二时钟信号端所提供的第二时钟信号的控制,将所述第二时钟信号写入至所述第三节点,以及响应于所述第一节点处电压的控制,将所述第二电源端提供的第二工作电压写入至所述第三节点;
所述信号输出电路,与所述第一电源端、所述第二电源端耦接,配置为响应于所述第一节点处电压的控制将所述第一工作电压写入至所述信号输出端,以及响应于所述第三节点处电压的控制将所述第二工作电压写入至所述信号输出端。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述信号写入电路包括:第一晶体管,所述第一控制电路包括:第二晶体管和第三晶体管,所述第二控制电路包括:第四晶体管、第五晶体管、第六晶体管和第一电容,所述信号输出电路包括:第七晶体管、第八晶体管和第二电容;
所述第一晶体管的控制极与所述第一时钟信号端耦接,所述第一晶体管的第一极与所述信号输入端耦接,所述第一晶体管的第二极与所述第一节点耦接;
所述第二晶体管的控制极与所述第一节点耦接,所述第二晶体管的第一极与所述第一时钟信号端耦接,所述第二晶体管的第二极与所述第二节点耦接;
所述第三晶体管的控制极与所述第一时钟信号端耦接,所述第三晶体管的第一极与所述第一电源端耦接,所述第三晶体管的第二极与所述第二节点耦接;
所述第四晶体管的控制极与所述第二节点耦接,所述第四晶体管的第一极与所述第二时钟信号端耦接,所述第四晶体管的第二极与所述第五晶体管的第一极耦接;
所述第五晶体管的控制极与所述第二时钟信号端耦接,所述第五晶体管的第二极与所述第三节点耦接;
所述第六晶体管的控制极与所述第一节点耦接,所述第六晶体管的第一极与所述第二电源端耦接,所述第六晶体管的第二极与所述第三节点耦接;
所述第一电容的第一端与所述第二节点耦接,所述第一电容的第二端与所述第四晶体管的第二极耦接;
所述第七晶体管的控制极与所述第三节点耦接,所述第七晶体管的第一极与所述第二电源端耦接,所述第七晶体管的第二极与所述信号输出端耦接;
所述第八晶体管的控制极与所述第一节点耦接,所述第八晶体管的第一极与所述第一电源端耦接,所述第八晶体管的第二极与所述信号输出端耦接;
所述第二电容的第一端与所述第三节点耦接,所述第二电容的第二端与所述第二电源端耦接。
5.根据权利要求3所述的栅极驱动电路,其特征在于,所述第二移位寄存器还包括:降噪电路;
所述降噪电路,与所述第一节点、所述第二节点、所述第二电源端、所述第二时钟信号端耦接,配置为响应于所述第二时钟信号和所述第二节点处电压的控制,对所述第一节点处的电压进行降噪处理。
6.根据权利要求5所述的栅极驱动电路,其特征在于,所述降噪电路包括:第九晶体管、第十晶体管和第三电容;
所述第九晶体管的控制极与所述第二节点耦接,所述第九晶体管的第一极与所述第二电源端耦接,所述第九晶体管的第二极与所述第十晶体管的第一极耦接;
所述第十晶体管的控制极与所述第二时钟信号端耦接,所述第十晶体管的第二极与所述第一节点耦接;
所述第三电容的第一端与所述第一节点耦接,所述第三电容的第二端与所述第二时钟信号端耦接。
7.根据权利要求3至6中任一所述的栅极驱动电路,其特征在于,在所述有效输出电路中的所述第一移位寄存器具有与所述倍频控制电路中的第二移位寄存器相同的电路结构。
8.根据权利要求7所述的栅极驱动电路,其特征在于,在所述倍频控制电路中,位于第一级的第二移位寄存器配置有第一开关电路;
所述第一开关电路设置在所述信号输出电路与所述第二电源端之间,配置为控制所述信号输出电路与所述第二电源端之间的通断;
或者,所述第一开关电路设置在所述第二控制电路与所述第二时钟信号端之间,配置为控制所述第二控制电路与所述第二时钟信号端之间的通断。
9.根据权利要求8所述的栅极驱动电路,其特征在于,所述第一开关电路包括:第十一晶体管;
当所述第一开关电路设置在所述信号输出电路与所述第二电源端之间时,所述第十一晶体管的控制极与开关控制端耦接,所述第十一晶体管的第一极与所述第二电源端耦接,所述第十一晶体管的第二极与所述信号输出电路耦接;
当所述第一开关电路设置在所述第二控制电路与所述第二时钟信号端之间时,所述第十一晶体管的控制极与开关控制端耦接,所述第十一晶体管的第一极与所述第二时钟信号端耦接,所述第十一晶体管的第二极与所述第二控制电路耦接。
10.根据权利要求7所述的栅极驱动电路,其特征在于,在所述有效输出电路中,位于第一级的第一移位寄存器的第一信号输入端和第二信号输入端为同一信号输入端。
11.根据权利要求7所述的栅极驱动电路,其特征在于,在所述有效输出电路中,位于第一级的第一移位寄存器的第一信号输入端和第二信号输入端为不同信号输入端;
位于第一级的第一移位寄存器配置有第二开关电路和第三开关电路;
所述第二开关电路,设置在所述信号写入电路与所述第一信号输入端之间,且与所述第二信号输入端耦接,配置为响应于所述第二信号输入端所提供的信号的控制,来控制所述信号写入电路与所述第一信号输入端之间的通断;
所述第三开关电路,设置在所述信号写入电路与所述第二信号输入端之间,且与所述第一信号输入端耦接,配置为响应于所述第一信号输入端所提供的信号的控制,来控制所述信号写入电路与所述第二信号输入端之间的通断。
12.根据权利要求11所述的栅极驱动电路,其特征在于,所述第二开关电路包括:第十二晶体管,所述第三开关电路包括:第十三晶体管;
所述第十二晶体管的控制极与所述第二信号输入端耦接,所述第十二晶体管的第一极与所述第一信号输入端耦接,所述第十二晶体管的第二极与所述信号写入电路耦接;
所述第十三晶体管的控制极与所述第一信号输入端耦接,所述第十三晶体管的第一极与所述第二信号输入端耦接,所述第十三晶体管的第二极与所述信号写入电路耦接。
13.一种显示基板,其特征在于,包括:如上述权利要求1-12中任一所述的栅极驱动电路。
14.一种显示装置,其特征在于,包括:如上述权利要求13所述的显示基板。
15.一种栅极驱动方法,其特征在于,基于上述权利要求1-12中任一所述的栅极驱动电路,所述栅极驱动方法包括:
响应于所述输出控制信号,所述有效输出电路中的各级移位寄存器依次输出扫描信号,所述倍频控制电路经过预设时长后向所述有效输出电路中位于第一级的第一移位寄存器的所述第二信号输入端提供倍频控制信号;
响应于所述倍频控制信号,所述有效输出电路中的各级移位寄存器依次输出扫描信号。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010441743.8A CN111477181B (zh) | 2020-05-22 | 2020-05-22 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
CN202180000301.2A CN114207704B (zh) | 2020-05-22 | 2021-02-24 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
US17/433,668 US11875748B2 (en) | 2020-05-22 | 2021-02-24 | Gate driving circuit, display substrate, display device and gate driving method for realizing frequency doubling output |
JP2021565081A JP2023526700A (ja) | 2020-05-22 | 2021-02-24 | ゲート駆動回路、表示基板、表示装置及びゲート駆動方法 |
PCT/CN2021/077653 WO2021232871A1 (zh) | 2020-05-22 | 2021-02-24 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
EP21772659.5A EP3992960A4 (en) | 2020-05-22 | 2021-02-24 | GATE DRIVER CIRCUIT, DISPLAY SUBSTRATE, DISPLAY DEVICE AND GATE DRIVE METHOD |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010441743.8A CN111477181B (zh) | 2020-05-22 | 2020-05-22 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111477181A CN111477181A (zh) | 2020-07-31 |
CN111477181B true CN111477181B (zh) | 2021-08-27 |
Family
ID=71760343
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010441743.8A Active CN111477181B (zh) | 2020-05-22 | 2020-05-22 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
CN202180000301.2A Active CN114207704B (zh) | 2020-05-22 | 2021-02-24 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202180000301.2A Active CN114207704B (zh) | 2020-05-22 | 2021-02-24 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11875748B2 (zh) |
EP (1) | EP3992960A4 (zh) |
JP (1) | JP2023526700A (zh) |
CN (2) | CN111477181B (zh) |
WO (1) | WO2021232871A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111477181B (zh) * | 2020-05-22 | 2021-08-27 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
TWI740653B (zh) * | 2020-09-18 | 2021-09-21 | 友達光電股份有限公司 | 閘極驅動電路 |
WO2022226765A1 (zh) | 2021-04-27 | 2022-11-03 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法、移位寄存器和显示装置 |
CN115843377A (zh) * | 2021-05-26 | 2023-03-24 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、扫描驱动电路、显示装置 |
CN113920937B (zh) * | 2021-07-09 | 2022-09-09 | 北京京东方技术开发有限公司 | 显示基板及显示装置 |
CN113539204A (zh) * | 2021-07-14 | 2021-10-22 | 北京京东方显示技术有限公司 | 公共电压输出电路、印制电路板和显示装置 |
KR20230034464A (ko) * | 2021-09-02 | 2023-03-10 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 구동 방법 |
TWI792719B (zh) * | 2021-11-25 | 2023-02-11 | 瑞昱半導體股份有限公司 | 具有電源雜訊抑制的電路晶片 |
Family Cites Families (51)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4190862B2 (ja) * | 2001-12-18 | 2008-12-03 | シャープ株式会社 | 表示装置およびその駆動方法 |
JP2005310854A (ja) * | 2004-04-19 | 2005-11-04 | Sanyo Electric Co Ltd | 駆動回路 |
JP4453476B2 (ja) * | 2004-08-05 | 2010-04-21 | ソニー株式会社 | シフト回路、シフトレジスタ回路および表示装置 |
KR101056375B1 (ko) * | 2004-10-01 | 2011-08-11 | 삼성전자주식회사 | 쉬프트 레지스터와, 이를 이용한 게이트 구동 회로 및표시 패널 |
JP2006106331A (ja) * | 2004-10-05 | 2006-04-20 | Sharp Corp | 負荷駆動装置およびそれを備えてなるled表示装置 |
CN101154360B (zh) | 2006-09-27 | 2011-07-13 | 奇美电子股份有限公司 | 图像显示系统和驱动显示组件的方法 |
KR20080100580A (ko) | 2007-05-14 | 2008-11-19 | 삼성전자주식회사 | 표시기판 |
JP2009080363A (ja) | 2007-09-27 | 2009-04-16 | Kyoichi Ushiwaka | 表示ユニット |
JP5191727B2 (ja) * | 2007-12-21 | 2013-05-08 | 株式会社ジャパンディスプレイイースト | 表示装置 |
JP4835626B2 (ja) | 2008-04-03 | 2011-12-14 | ソニー株式会社 | シフトレジスタ回路、表示パネル及び電子機器 |
JP5665299B2 (ja) | 2008-10-31 | 2015-02-04 | 三菱電機株式会社 | シフトレジスタ回路 |
US8330702B2 (en) | 2009-02-12 | 2012-12-11 | Semiconductor Energy Laboratory Co., Ltd. | Pulse output circuit, display device, and electronic device |
WO2012063696A1 (ja) * | 2010-11-10 | 2012-05-18 | シャープ株式会社 | 液晶表示装置 |
US9076370B2 (en) * | 2011-05-18 | 2015-07-07 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit, display device having the same, and drive method for scanning signal line |
KR101354365B1 (ko) | 2011-12-30 | 2014-01-23 | 하이디스 테크놀로지 주식회사 | 쉬프트 레지스터 및 이를 이용한 게이트 구동회로 |
KR101975581B1 (ko) * | 2012-08-21 | 2019-09-11 | 삼성디스플레이 주식회사 | 발광 제어 구동부 및 그것을 포함하는 유기발광 표시장치 |
WO2014054518A1 (ja) * | 2012-10-05 | 2014-04-10 | シャープ株式会社 | シフトレジスタ |
CN103050077B (zh) | 2012-12-14 | 2015-12-23 | 京东方科技集团股份有限公司 | 一种栅极驱动电路、驱动方法及液晶显示装置 |
TWI520493B (zh) | 2013-02-07 | 2016-02-01 | 友達光電股份有限公司 | 移位暫存電路以及削角波形產生方法 |
CN103474040B (zh) * | 2013-09-06 | 2015-06-24 | 合肥京东方光电科技有限公司 | 栅极驱动单元、栅极驱动电路和显示装置 |
CN103928005B (zh) * | 2014-01-27 | 2015-12-02 | 深圳市华星光电技术有限公司 | 用于共同驱动栅极和公共电极的goa单元、驱动电路及阵列 |
CN104036738B (zh) | 2014-03-27 | 2016-06-01 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示装置 |
CN103943083B (zh) * | 2014-03-27 | 2017-02-15 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、显示装置 |
CN104318886B (zh) | 2014-10-31 | 2017-04-05 | 京东方科技集团股份有限公司 | 一种goa单元及驱动方法,goa电路和显示装置 |
CN104575354B (zh) | 2014-12-31 | 2017-02-22 | 上海天马微电子有限公司 | 一种栅极驱动电路及其驱动方法 |
CN104867438B (zh) * | 2015-06-24 | 2018-02-13 | 合肥鑫晟光电科技有限公司 | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 |
CN105118419B (zh) | 2015-09-28 | 2017-11-10 | 深圳市华星光电技术有限公司 | 一种显示装置、tft基板及goa驱动电路 |
CN105609074B (zh) | 2016-01-25 | 2018-11-06 | 京东方科技集团股份有限公司 | 一种移位寄存器电路、阵列基板和显示装置 |
CN105513524B (zh) | 2016-02-01 | 2018-05-04 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 |
CN105590612B (zh) * | 2016-03-22 | 2018-01-16 | 京东方科技集团股份有限公司 | 一种移位寄存器及驱动方法、栅极驱动电路和显示装置 |
KR102477486B1 (ko) | 2016-04-19 | 2022-12-14 | 삼성디스플레이 주식회사 | 발광 제어 구동 장치 및 이를 포함하는 표시 장치 |
KR102559957B1 (ko) | 2016-09-12 | 2023-07-28 | 삼성디스플레이 주식회사 | 표시장치 및 그의 구동방법 |
CN106297639B (zh) * | 2016-09-27 | 2019-05-21 | 上海天马微电子有限公司 | 可切割移位寄存单元及包含其的栅极驱动电路 |
CN106409267B (zh) * | 2016-12-16 | 2019-04-05 | 上海中航光电子有限公司 | 一种扫描电路、栅极驱动电路及显示装置 |
CN108694916B (zh) * | 2017-04-12 | 2020-06-02 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅线驱动电路及其驱动方法 |
CN106935220B (zh) * | 2017-05-12 | 2019-10-01 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动装置 |
CN107123407B (zh) | 2017-06-20 | 2019-08-02 | 深圳市华星光电技术有限公司 | 一种驱动电路系统及包含该驱动电路系统的液晶显示器 |
KR102567324B1 (ko) | 2017-08-30 | 2023-08-16 | 엘지디스플레이 주식회사 | 게이트 드라이버와 이를 포함한 표시장치 |
CN107731187B (zh) | 2017-10-27 | 2020-03-10 | 合肥京东方光电科技有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路和显示装置 |
KR102373689B1 (ko) | 2017-10-31 | 2022-03-15 | 엘지디스플레이 주식회사 | 표시장치 및 이의 구동방법 |
TWI643173B (zh) | 2018-01-19 | 2018-12-01 | 友達光電股份有限公司 | 閘極驅動裝置 |
CN109979396B (zh) * | 2018-02-26 | 2021-12-17 | 重庆京东方光电科技有限公司 | 栅极驱动电路、触控显示装置及驱动方法 |
CN108231034B (zh) * | 2018-03-30 | 2020-06-30 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 |
CN108877718B (zh) | 2018-07-24 | 2021-02-02 | 武汉华星光电技术有限公司 | Goa电路及显示装置 |
CN108831398B (zh) | 2018-07-25 | 2020-05-05 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示装置 |
CN109616056A (zh) * | 2018-08-24 | 2019-04-12 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 |
CN109215611B (zh) | 2018-11-16 | 2021-08-20 | 京东方科技集团股份有限公司 | 栅极驱动电路及其驱动方法、goa单元电路及显示装置 |
US11164536B2 (en) | 2019-01-31 | 2021-11-02 | Novatek Microelectronics Corp. | Gate on array circuit and display device |
CN110164352B (zh) * | 2019-04-28 | 2021-03-23 | 京东方科技集团股份有限公司 | 移位寄存器电路及其驱动方法、栅极驱动电路和显示面板 |
CN111243547B (zh) | 2020-03-18 | 2021-06-01 | Tcl华星光电技术有限公司 | Goa电路及显示面板 |
CN111477181B (zh) | 2020-05-22 | 2021-08-27 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
-
2020
- 2020-05-22 CN CN202010441743.8A patent/CN111477181B/zh active Active
-
2021
- 2021-02-24 EP EP21772659.5A patent/EP3992960A4/en active Pending
- 2021-02-24 WO PCT/CN2021/077653 patent/WO2021232871A1/zh unknown
- 2021-02-24 CN CN202180000301.2A patent/CN114207704B/zh active Active
- 2021-02-24 US US17/433,668 patent/US11875748B2/en active Active
- 2021-02-24 JP JP2021565081A patent/JP2023526700A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
JP2023526700A (ja) | 2023-06-23 |
EP3992960A1 (en) | 2022-05-04 |
EP3992960A4 (en) | 2022-10-12 |
WO2021232871A1 (zh) | 2021-11-25 |
US11875748B2 (en) | 2024-01-16 |
CN111477181A (zh) | 2020-07-31 |
CN114207704B (zh) | 2024-05-17 |
US20220343855A1 (en) | 2022-10-27 |
CN114207704A (zh) | 2022-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111477181B (zh) | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 | |
US11127478B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
US9799272B2 (en) | Shift register, gate driving circuit and relevant display device | |
CN108288460B (zh) | 一种移位寄存器及其驱动方法、栅极驱动电路 | |
US9747854B2 (en) | Shift register, gate driving circuit, method for driving display panel and display device | |
CN107424649B (zh) | 一种移位寄存器、其驱动方法、发光控制电路及显示装置 | |
CN105702295B (zh) | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 | |
CN105096889B (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
US10102919B2 (en) | Shift register, gate driving circuit and display device | |
CN105427825B (zh) | 一种移位寄存器、其驱动方法及栅极驱动电路 | |
EP3686876A1 (en) | Shifting register unit, driving device, display device and driving method | |
CN106782285B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
CN105118418B (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
CN108231034B (zh) | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 | |
CN113299223B (zh) | 一种显示面板和显示装置 | |
CN107516505B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示面板 | |
WO2021164424A1 (zh) | 移位寄存器、其驱动方法、驱动电路及显示装置 | |
CN109243373B (zh) | 移位寄存器电路及其控制方法、级联电路、显示装置 | |
CN112634812A (zh) | 显示面板和显示装置 | |
US11423823B2 (en) | Shift register and driving method thereof, gate driving circuit and display device capabling reset the output terminal | |
CN113192453A (zh) | 显示面板及显示装置 | |
CN107481658A (zh) | 一种移位寄存器、其驱动方法、驱动控制电路及显示装置 | |
CN109389926B (zh) | 移位寄存器、栅极驱动电路、阵列基板 | |
CN116030747A (zh) | 扫描电路和显示面板 | |
CN110767177B (zh) | 一种扫描电路及其驱动方法、显示面板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |