CN108877718B - Goa电路及显示装置 - Google Patents

Goa电路及显示装置 Download PDF

Info

Publication number
CN108877718B
CN108877718B CN201810820130.8A CN201810820130A CN108877718B CN 108877718 B CN108877718 B CN 108877718B CN 201810820130 A CN201810820130 A CN 201810820130A CN 108877718 B CN108877718 B CN 108877718B
Authority
CN
China
Prior art keywords
switch tube
electrically connected
tube
level
supplementary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810820130.8A
Other languages
English (en)
Other versions
CN108877718A (zh
Inventor
张鑫
肖军城
管延庆
田超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201810820130.8A priority Critical patent/CN108877718B/zh
Priority to PCT/CN2018/109665 priority patent/WO2020019527A1/zh
Priority to US16/349,625 priority patent/US10714044B1/en
Publication of CN108877718A publication Critical patent/CN108877718A/zh
Application granted granted Critical
Publication of CN108877718B publication Critical patent/CN108877718B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels

Abstract

本发明公开一种GOA电路及显示装置,所述GOA电路中的一第n级子电路包括︰一控制模块,电性连接一正扫控端、一负扫控端、一第(n‑2)级扫描端、一第(n+2)级扫描端、一第(n+1)级时钟端、一第(n‑1)级时钟端、一高位端及一低位端;一输出模块,电性连接所述高位端、所述低位端、一第n级时钟端、一第n级扫描端及一可控端;一上拉补充模块,包括一补充开关管及一辅助开关管,所述补充开关管电性连接所述辅助开关管、所述高位端、所述控制模块及所述输出模块,所述辅助开关管电性连接所述补充开关管、所述高位端、所述控制模块及所述输出模块;及一漏路开关管,电性连接所述控制模块、所述输出模块、所述补充开关管、所述辅助开关管及所述低位端。

Description

GOA电路及显示装置
技术领域
本发明涉及显示领域,特别是有涉及一种可用于液晶显示技术的GOA电路及显示装置。
背景技术
目前,液晶显示装置(Liquid Crystal Display)已广泛应用于各种电子产品,在液晶显示装置中的一个重要组成部分是GOA(Gate Driver on Array)电路,GOA电路主要利用薄膜晶体管(TFT)液晶显示器的Array制程,将栅极(Gate)行扫描驱动信号电路制作于在Array基板上,以实现对像素晶体管的栅极逐行扫描的驱动方式。
在显示面板技术中,基于低温多晶硅(LTPS)的技术根据面板内采用的薄膜晶体管类型,可区分为NMOS型、PMOS型以及含有NMOS和PMOS的CMOS型。类似地,GOA电路也可区分为NMOS电路、PMOS电路及CMOS电路。其中,由于NMOS电路与CMOS电路相比可省去P型掺杂的光罩及工序,对于提高良率及降低成本皆有助益,所以开发稳定的NMOS电路具有产业需求性。
但是,由于NMOS型TFT的载流子为电子,电子的迁移率较高于空穴,因此,NMOS元件比PMOS元件(载流子为空穴)容易损伤,表现在面板上就是产品的高温信赖度不足,容易出现GOA电路失效,使面板出现分屏现象,尤其是In-cell Touch Panel(ITP),在TP暂停级更容易出现分屏现象,这是因为TFT并非理想开关器件,即使在关态(OFF)情况下,依然会存在一定的漏电流,如TP暂停级需要维持高电位的时间较长,将会降低GOA的级传稳定性。以往虽有GOA电路阻绝电泄途径而试图解决上述问题,但仍有待改善。
有鉴于此,有必要提供一种新的GOA电路及显示装置,以解决现有技术所存在的问题。
发明内容
本发明的一目的在于提供一种GOA电路,可避免晶体管的漏电流造成GOA电路失效,以提高级传稳定性。
本发明的另一目的在于提供一种显示装置,可提高GOA电路的级传稳定性,以提高产品信赖度。
为了达成本发明的前述目的,本发明的一方面提供一种GOA电路,包括级联的多级子电路,在所述多级子电路中的一第n级子电路可包括︰一控制模块,电性连接一正扫控端、一负扫控端、一第(n-2)级扫描端、一第(n+2)级扫描端、一第(n+1)级时钟端、一第(n-1)级时钟端、一高位端及一低位端;一输出模块,电性连接所述高位端、所述低位端、一第n级时钟端、一第n级扫描端及一可控端;一上拉补充模块,包括一补充开关管及一辅助开关管,所述补充开关管电性连接所述辅助开关管、所述高位端、所述控制模块及所述输出模块,所述辅助开关管电性连接所述补充开关管、所述高位端、所述控制模块及所述输出模块;及一漏路开关管,电性连接所述控制模块、所述输出模块、所述补充开关管、所述辅助开关管及所述低位端。
在本发明的一实施例中,所述补充开关管的一控制端电性连接所述辅助开关管的一第一端及所述控制模块,所述补充开关管的一第一端及所述辅助开关管的一控制端电性连接所述高位端,所述补充开关管的一第二端电性连接所述辅助开关管的一第二端及所述输出模块。
在本发明的一实施例中,所述漏路开关管的一控制端电性连接所述控制模块及所述输出模块,所述漏路开关管的一第一端电性连接所述辅助开关管的第一端或所述辅助开关管的第二端,所述漏路开关管的一第二端电性连接所述低位端。
在本发明的一实施例中,所述控制模块包括一第一开关管、一第二开关管、一第三开关管、一第四开关管、一第五开关管及一第六开关管,所述第一开关管电性连接所述第(n-2)级扫描端、所述正扫控端、所述第二开关管、所述第六开关管、所述补充开关管及所述辅助开关管,所述第二开关管电性连接所述第(n+2)级扫描端、所述负扫控端、所述第一开关管、所述第六开关管、所述补充开关管及所述辅助开关管,所述第三开关管电性连接所述正扫控端、所述第(n+1)级时钟端、所述第四开关管及所述第五开关管,所述第四开关管电性连接所述负扫控端、所述第(n-1)级时钟端、所述第三开关管及所述第五开关管,所述第五开关管电性连接所述高位端、所述第三开关管、所述第四开关管、所述第六开关管、所述漏路开关管及所述输出模块,所述第六开关管电性连接所述低位端、所述第一开关管、所述第二开关管、所述第五开关管、所述补充开关管、所述辅助开关管、所述输出模块及所述漏路开关管。
在本发明的一实施例中,所述输出模块包括一中继单元、一上拉单元、一下拉单元、一侦测单元、一第一储能件及一第二储能件,所述中继单元电性连接所述高位端、所述补充开关管、所述辅助开关管及所述上拉单元,所述中继单元、所述补充开关管及所述辅助开关管共同连接形成一第一节点,所述上拉单元电性连接所述中继单元、所述第n级时钟端及所述第n级扫描端,所述下拉单元电性连接所述第n级扫描端、所述低位端、所述漏路开关管及所述控制模块,所述侦测单元电性连接所述第n级扫描端、所述低位端、所述可控端、所述下拉单元、所述漏路开关管及所述控制模块,所述下拉单元、所述侦测单元、所述漏路开关管及所述控制模块共同连接形成一第二节点,所述第一储能件电性连接于所述第一节点与所述低位端之间,所述第二储能件电性连接于所述第二节点与所述低位端之间。
在本发明的一实施例中,所述中继单元包括一第七开关管,所述第七开关管的一控制端电性连接所述高位端,所述第七开关管的一第一端电性连接所述第一节点,所述第七开关管的一第二端电性连接所述上拉单元。
在本发明的一实施例中,所述上拉单元包括一第八开关管,所述第八开关管的一控制端电性连接所述中继单元,所述第八开关管的一第一端电性连接所述第n级时钟端,所述第八开关管的一第二端电性连接所述第n级扫描端。
在本发明的一实施例中,所述下拉单元包括一第九开关管,所述第九开关管的一控制端电性连接所述第二节点,所述第九开关管的一第一端电性连接所述第n级扫描端,所述第九开关管的一第二端电性连接所述低位端。
在本发明的一实施例中,所述侦测单元包括一第十开关管、一第十一开关管及一第十二开关管,所述第十开关管的一控制端电性连接所述第十开关管的一第一端及所述第十一开关管的一控制端,所述第十开关管的一第二端电性连接所述第n级扫描端,所述第十一开关管的一第一端电性连接所述第二节点,所述第十一开关管的一第二端电性连接所述低位端,所述第十二开关管的一控制端电性连接所述可控端,所述第十二开关管的一第一端电性连接所述第n级扫描端,所述第十二开关管的一第二端电性连接所述低位端。
为了达成本发明的前述目的,本发明的另一方面提供一种显示装置,包括一阵列基板及如上所述的GOA电路,所述GOA电路设置于所述阵列基板。
与现有技术相比较,本发明的GOA电路及显示装置设有所述上拉补充模块,如所述漏路开关管在触控期因为存在一定的漏电流而使第一节点降低电位,则在同时,由于所述上拉补充模块的补充开关管也存在一定的漏电流以使第一节点提高电位,因而减缓所述漏路开关管漏电对第一节点电位的影响,进而增大电路在触控期的边际范围,使电路正常工作,提高电路可靠度。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
附图说明
图1是一本发明第一实施例的GOA电路的示意图。
图2是一本发明第二实施例的GOA电路的示意图。
图3是本发明实施例的GOA电路还未设置上拉补充模块的示意图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。再者,本发明所提到的方向用语,例如上、下、顶、底、前、后、左、右、内、外、侧面、周围、中央、水平、横向、垂直、纵向、轴向、径向、最上层或最下层等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
请参阅图1所示,本发明的一方面包括一种GOA电路,可用于控制基于低温多晶硅(LTPS)技术的显示面板,所述显示面板采用的薄膜晶体管(TFT)类型可为NMOS晶体管,后述的开关管可具有一控制端(如晶体管的栅极)、一第一端(如晶体管的源极与汲极中的一个)及一第二端(如晶体管的源极与汲极中的另一个)。
请再参阅图1所示,所述GOA电路可包括级联(cascade)的多级子电路(sub-circuits),在此仅以一第n级子电路为例说明,例如n可为一正整数,用以代表级联的多级子电路中的一个,其余级别的子电路与第n级子电路相同,这是本领域技术人员可以理解的,在此不另赘述。在所述多级子电路中的第n级子电路可包括︰一控制模块1、一输出模块2、一上拉补充模块3及一漏路开关管4。以下举例说明本发明一实施例的GOA电路的实施态样,但不以此为限。
请再参阅图1所示,所述控制模块1可电性连接一正扫控端U2D、一负扫控端D2U、一第(n-2)级扫描端G(n-2)、一第(n+2)级扫描端G(n+2)、一第(n+1)级时钟端CK(n+1)、一第(n-1)级时钟端CK(n-1)、一高位端VGH及一低位端VGL;所述输出模块2可电性连接所述高位端VGH、所述低位端VGL、一第n级时钟端CK(n)、一第n级扫描端G(n)及一可控端GAS2;所述上拉补充模块3可包括一补充开关管Ta及一辅助开关管Tb,所述补充开关管Ta电性连接所述辅助开关管Tb、所述高位端VGH、所述控制模块1及所述输出模块2,所述辅助开关管Tb电性连接所述补充开关管Ta、所述高位端VGH、所述控制模块1及所述输出模块2;所述漏路开关管4可电性连接所述控制模块1、所述输出模块2、所述补充开关管Ta、所述辅助开关管Tb及所述低位端VGL。
应被理解的是,所述正扫控端U2D及负扫控端D2U可用于输入信号控制逐行扫描顺序,例如:所述正扫控端U2D输入一恒压高电位信号且所述负扫控端D2U输入一恒压低电位信号,则由上向下逐行扫描;所述正扫控端U2D输入一恒压低电位信号且所述负扫控端D2U输入一恒压高电位信号,则由下向上逐行扫描。
此外,所述第(n-2)级扫描端G(n-2)及第(n+2)级扫描端G(n+2)可用于输入第(n-2)、(n+2)级子电路的扫描端输出的信号;所述第(n+1)级时钟端CK(n+1)、第n级时钟端CK(n)、第(n-1)级时钟端CK(n-1)可输入用于第(n+1)、n、(n-1)级子电路的时钟信号;第n级扫描端G(n)可用于输出一第n级扫描信号,用以逐行扫描像素晶体管的栅级;所述高位端VGH及低位端VGL可用于输入一恒压高电位信号及一恒压低电位信号,其电压值可配合晶体管制成进行调整;所述可控端GAS2可用于输入一控制信号,例如一脉波信号,用以配合一触控期维持(TP term Holding)状态,例如:所述控制信号在一触控期内为高电位,其余为低电位,这是本领域技术人员可以理解的,不再赘述于此。
在一实施例中,如图1所示,所述控制模块1可包括一第一开关管T1、一第二开关管T2、一第三开关管T3、一第四开关管T4、一第五开关管T5及一第六开关管T6,所述第一开关管T1的控制端电性连接所述第(n-2)级扫描端G(n-2),所述第一开关管T1的第一端电性连接所述正扫控端U2D,所述第一开关管T1的第二端电性连接所述第二开关管T2的第二端、所述第六开关管T6的控制端、所述补充开关管Ta的控制端及所述辅助开关管Tb的第一端;所述第二开关管T2的控制端电性连接所述第(n+2)级扫描端G(n+2),所述第二开关管T2的第一端电性连接所述负扫控端D2U,所述第二开关管T2的第二端电性连接所述第一开关管T1的第二端、所述第六开关管T6的控制端、所述补充开关管Ta的控制端及所述辅助开关管Tb的第一端;所述第三开关管T3的控制端电性连接所述正扫控端U2D,所述第三开关管T3的第一端电性连接所述第(n+1)级时钟端CK(n+1),所述第三开关管T3的第二端所述第四开关管T4的第二端及所述第五开关管T5的控制端;所述第四开关管T4的控制端电性连接所述负扫控端D2U,所述第四开关管T4的第一端电性连接所述第(n-1)级时钟端CK(n-1),所述第四开关管T4的第二端电性连接所述第三开关管T3的第二端及所述第五开关管T5的控制端;所述第五开关管T5的控制端电性连接所述第三开关管T3的第二端及所述第四开关管T4的第二端,所述第五开关管T5的第一端电性连接所述高位端,所述第五开关管T5的第二端电性连接所述第六开关管T6的第一端、所述漏路开关管4的控制端及所述输出模块2;所述第六开关管T6的控制端电性连接所述第一开关管T1的第二端、所述第二开关管T2的第二端、所述补充开关管Ta的控制端及所述辅助开关管Tb的第一端,所述第六开关管T6的第一端电性连接所述第五开关管的第二端、所述输出模块2及所述漏路开关管4的控制端,所述第六开关管T6的第二端电性连接所述低位端。
在一实施例中,如图1所示,所述输出模块2可包括一中继单元21、一上拉单元22、一下拉单元23、一侦测单元24、一第一储能件25及一第二储能件26,所述中继单元21电性连接所述高位端VGH、所述补充开关管Ta、所述辅助开关管Tb及所述上拉单元22,所述中继单元21、所述补充开关管Ta及所述辅助开关管Tb共同连接形成一第一节点Q;所述上拉单元22电性连接所述中继单元21、所述第n级时钟端CK(n)及所述第n级扫描端G(n);所述下拉单元23电性连接所述第n级扫描端G(n)、所述低位端VGL、所述漏路开关管4及所述控制模块4;所述侦测单元24电性连接所述第n级扫描端G(n)、所述低位端VGL、所述可控端GAS2、所述下拉单元23、所述漏路开关管4及所述控制模块1,所述下拉单元23、所述侦测单元24、所述漏路开关管4及所述控制模块1共同连接形成一第二节点P;所述第一储能件25(如电容器)电性连接于所述第一节点Q与所述低位端VGL之间,所述第二储能件26(如电容器)电性连接于所述第二节点P与所述低位端VGL之间。
具体地,如图1所示,所述中继单元21可包括一第七开关管T7,所述第七开关管T7的控制端电性连接所述高位端VGH,所述第七开关管T7的第一端电性连接所述第一节点Q,所述第七开关管T7的第二端电性连接所述上拉单元22。
具体地,如图1所示,所述上拉单元22可包括一第八开关管T8,所述第八开关管T8的控制端电性连接所述中继单元21(如所述第七开关管T7的第二端),所述第八开关管T8的第一端电性连接所述第n级时钟端CK(n),所述第八开关管T8的第二端电性连接所述第n级扫描端G(n)。
具体地,如图1所示,所述下拉单元23可包括一第九开关管T9,所述第九开关管T9的控制端电性连接所述第二节点P,所述第九开关管T9的第一端电性连接所述第n级扫描端G(n),所述第九开关管T9的第二端电性连接所述低位端VGL。
具体地,如图1所示,所述侦测单元24可包括一第十开关管T10、一第十一开关管T11及一第十二开关管T12,所述第十开关管T10的控制端电性连接所述第十开关管T10的第一端及所述第十一开关管T11的控制端,所述第十开关管T10的第二端电性连接所述第n级扫描端G(n),所述第十一开关管T11的第一端电性连接所述第二节点P,所述第十一开关管T11的一第二端电性连接所述低位端VGL,所述第十二开关管T12的控制端电性连接所述可控端GAS2,所述第十二开关管T12的第一端电性连接所述第n级扫描端G(n),所述第十二开关管T12的第二端电性连接所述低位端VGL。
在一些实施例中,如图1及图2所示,所述上拉补充模块3的补充开关管Ta的控制端电性连接所述辅助开关管Tb的第一端及所述控制模块1的第一晶体管T1,所述补充开关管Ta的第一端及所述辅助开关管Tb的控制端电性连接所述高位端VGH,所述补充开关管Ta的第二端电性连接所述辅助开关管Tb的第二端、所述输出模块2的所述中继单元21及第一储能件25;此外,所述漏路开关管4的控制端电性连接所述控制模块1的第五开关管T5、第六开关管T6及所述输出模块2的所述下拉单元23、所述侦测单元24及第二储能件26,所述漏路开关管4的第一端电性连接所述辅助开关管Tb的第一端(如图1所示)或第二端(如图2所示),所述漏路开关管4的第二端电性连接所述低位端VGL。
以下举例说明上述GOA电路运作时的态样,以ITP的面板为例,需要在一帧画面的显示时间内插入若干个触控期(TP Term),在所述显示时间内,可经由所述正扫控端U2D及负扫控端D2U输入的信号控制逐行扫描顺序,配合所述第(n-2)级扫描端G(n-2)、第(n+2)级扫描端G(n+2)、第(n+1)级时钟端CK(n+1)、第n级时钟端CK(n)、第(n-1)级时钟端CK(n-1)、可控端GAS2、高位端VGH及低位端VGL输入工作所需的信号,可于所述第n级扫描端G(n)输出第n级扫描信号,用于逐行扫描;在所述触控期内,所述第一节点Q可以维持电路运作所需的电位,以确保电路工作正常。以下特别说明所述GOA电路设有所述上拉补充模块3所能达成的特点。
首先,观察还未设置所述上拉补充模块的GOA电路(如图3所示),其中GAS1信号(位于第十一开关管T11栅极的信号)在正常工作情况为常态低电位(Low),所述可控端GAS2在触控期由常态显示(Normal Display)时的常态低电位(Low)跳变为高电位(High)。通常,当前ITP的面板需要在一帧画面显示时间内插入若干个TP Term,用于实现Touch功能,此时,NMOS的GOA电路须通过第一储能件25维持(Holding)级传(cascaded)所需要的高电位(High),但是,由于NMOS TFT并不是理想开关器件,即使在关闭状态(OFF)的情况下,依然会存在一定的漏电流(leakage current),如TP Term持续时间较长,则TP暂停级需要维持高电位的时间就会很长,所述漏电流将会降低GOA的级传稳定性。
另一方面,在GOA电路设置上述上拉补充模块3后,以第一实施例为例,如图1所示,所述漏路开关管4的第一端电性连接所述辅助开关管Tb的第一端,当第一节点Q处于高电位(High)的级传Holding状态时,尤其是处于TP Term的Holding状态时,所述漏路开关管4是关态(OFF),所述漏路开关管4虽会存在一定的漏电流(由第一节点Q到低位端VGL),以使第一节点Q降低电位,但需注意的是,此时,所述补充开关管Ta也是处于关闭状态,也会存在一定的漏电流(由高位端VGH到第一节点Q),以使第一节点Q提高电位,因而减缓所述漏路开关管4漏电对所述第一节点Q电位的影响,进而增大电路在TP Term的边际范围(Margin),使电路正常工作,提高电路可靠度。
此外,所述辅助开关管Tb工作为常开型TFT,但是即使是开态(ON),TFT的电阻也可以达到兆欧级别,能够辅助所述漏路开关管4的漏电流部分地降低。另外,如图1所示,所述辅助开关管Tb左侧的电位理论上要稍高于右边,所述辅助开关管Tb左侧电压,又是所述补充开关管Ta的控制端(栅极)电压,有利于所述补充开关管Ta往所述第一节点Q漏电,使所述第一节点Q维持高电位,以确保电路正常工作。
需被注意的是,所述漏路开关管4虽仍存在漏电流而会降低第一节点Q电位,但是,本发明与现有技术的GOA电路阻绝电泄途径方式不同的是,所述漏路开关管4的电泄途径并未被阻绝,替代地,所述上拉补充模块3利用所述补充开关管Ta的漏电流特性,对第一储能件25即时性地补充电能,以减缓所述漏路开关管4漏电的影响,进而大致地维持第一节点Q的电位,以确保电路工作正常,避免显示装置的面板出现分屏现象。
此外,如图2所示,本发明第二实施例的GOA电路也设有上述上拉补充模块3(如所述漏路开关管4的第一端电性连接所述辅助开关管Tb的第二端),相较于第一实施例,此实施例的好处在于更有利于级传的进行,在进行级传时,所述第一开关管T1可以迅速的提升所述第六开关管T6的控制端(栅极)的电压,进而迅速关闭所述漏路开关管4,完成级传的功能,相应的对所述第一开关管T1的控制端(栅极)的电位要求会比第一实施例低一些,使得GOA电路即使经历TP term仍然保持正常的功能,避免显示装置的面板出现分屏现象。
应被理解的是,上述GOA电路的驱动架构可以采用交错式(Interlace)或者双驱式;所述GOA电路的相阶(Phase)数可以使用4CK,也可以是6CK或8CK。以4CK为例,以两个GOA电路为一个循环,可以采用两个相同的上述GOA电路作为一第一GOA电路及一第二GOA电路,并将四个时钟信号(CK1、CK2、CK3、CK4)输入到所述GOA电路及一第二GOA电路。例如:如图1及图2所示,可将CK1输入到所述第一GOA电路的所述第n级时钟端CK(n),另将CK2、CK4分别输入到所述第一GOA电路及所述第二GOA电路的所述第(n+1)级时钟端CK(n+1)、所述第(n-1)级时钟端CK(n-1),另将CK3输入到所述第二GOA电路的所述第n级时钟端CK(n),这是本领域技术人员可以理解的,不再赘述于此。
本发明的另一方面提供一种显示装置,包括一阵列基板及如上所述的GOA电路,所述GOA电路设置于所述阵列基板上。所述显示装置可以被配置成以下项目中的其中一种:液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相机、导航仪等任何具有显示功能的产品或部件,所述显示装置能与上述GOA电路解决同样的问题及产生同样的效果。
本发明已由上述相关实施例加以描述,然而上述实施例仅为实施本发明的范例。必需指出的是,已公开的实施例并未限制本发明的范围。相反地,包含于权利要求书的精神及范围的修改及均等设置均包括于本发明的范围内。

Claims (6)

1.一种GOA电路,其特征在于:包括级联的多级子电路,在所述多级子电路中的一第n级子电路包括:
一控制模块,电性连接一正扫控端、一负扫控端、一第n-2级扫描端、一第n+2级扫描端、一第n+1级时钟端、一第n-1级时钟端、一高位端及一低位端;
一输出模块,电性连接所述高位端、所述低位端、一第n级时钟端、一第n级扫描端及一可控端;
一上拉补充模块,包括一补充开关管及一辅助开关管,所述补充开关管的一控制端电性连接所述辅助开关管的一第一端及所述控制模块,所述补充开关管的一第一端及所述辅助开关管的一控制端电性连接所述高位端,所述补充开关管的一第二端电性连接所述辅助开关管的一第二端及所述输出模块,所述辅助开关管工作为常开型薄膜晶体管,所述辅助开关管处于开态时的电阻达到兆欧级别;及
一漏路开关管,电性连接所述控制模块、所述输出模块、所述补充开关管、所述辅助开关管及所述低位端;
其中所述漏路开关管的一控制端电性连接所述控制模块及所述输出模块,所述漏路开关管的一第一端电性连接所述辅助开关管的第一端或所述辅助开关管的第二端,所述漏路开关管的一第二端电性连接所述低位端;
所述控制模块包括一第一开关管、一第二开关管、一第三开关管、一第四开关管、一第五开关管及一第六开关管,所述第一开关管电性连接所述第n-2级扫描端、所述正扫控端、所述第二开关管、所述第六开关管、所述补充开关管及所述辅助开关管,所述第二开关管电性连接所述第n+2级扫描端、所述负扫控端、所述第一开关管、所述第六开关管、所述补充开关管及所述辅助开关管,所述第三开关管电性连接所述正扫控端、所述第n+1级时钟端、所述第四开关管及所述第五开关管,所述第四开关管电性连接所述负扫控端、所述第n-1级时钟端、所述第三开关管及所述第五开关管,所述第五开关管电性连接所述高位端、所述第三开关管、所述第四开关管、所述第六开关管、所述漏路开关管及所述输出模块,所述第六开关管电性连接所述低位端、所述第一开关管、所述第二开关管、所述第五开关管、所述补充开关管、所述辅助开关管、所述输出模块及所述漏路开关管;及
所述输出模块包括一中继单元、一上拉单元、一下拉单元、一侦测单元、一第一储能件及一第二储能件,所述中继单元、所述补充开关管及所述辅助开关管共同连接形成一第一节点,所述下拉单元、所述侦测单元、所述漏路开关管及所述控制模块共同连接形成一第二节点,所述第一储能件电性连接于所述第一节点与所述低位端之间,所述第二储能件电性连接于所述第二节点与所述低位端之间。
2.如权利要求1所述的GOA电路,其特征在于:所述中继单元包括一第七开关管,所述第七开关管的一控制端电性连接所述高位端,所述第七开关管的一第一端电性连接所述第一节点,所述第七开关管的一第二端电性连接所述上拉单元。
3.如权利要求1所述的GOA电路,其特征在于:所述上拉单元包括一第八开关管,所述第八开关管的一控制端电性连接所述中继单元,所述第八开关管的一第一端电性连接所述第n级时钟端,所述第八开关管的一第二端电性连接所述第n级扫描端。
4.如权利要求1所述的GOA电路,其特征在于:所述下拉单元包括一第九开关管,所述第九开关管的一控制端电性连接所述第二节点,所述第九开关管的一第一端电性连接所述第n级扫描端,所述第九开关管的一第二端电性连接所述低位端。
5.如权利要求1所述的GOA电路,其特征在于:所述侦测单元包括一第十开关管、一第十一开关管及一第十二开关管,所述第十开关管的一控制端电性连接所述第十开关管的一第一端及所述第十一开关管的一控制端,所述第十开关管的一第二端电性连接所述第n级扫描端,所述第十一开关管的一第一端电性连接所述第二节点,所述第十一开关管的一第二端电性连接所述低位端,所述第十二开关管的一控制端电性连接所述可控端,所述第十二开关管的一第一端电性连接所述第n级扫描端,所述第十二开关管的一第二端电性连接所述低位端。
6.一种显示装置,包括一阵列基板,其特征在于:包括如权利要求1至5任一项所述的GOA电路,所述GOA电路设置于所述阵列基板。
CN201810820130.8A 2018-07-24 2018-07-24 Goa电路及显示装置 Active CN108877718B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201810820130.8A CN108877718B (zh) 2018-07-24 2018-07-24 Goa电路及显示装置
PCT/CN2018/109665 WO2020019527A1 (zh) 2018-07-24 2018-10-10 Goa电路及显示装置
US16/349,625 US10714044B1 (en) 2018-07-24 2018-10-10 GOA circuit and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810820130.8A CN108877718B (zh) 2018-07-24 2018-07-24 Goa电路及显示装置

Publications (2)

Publication Number Publication Date
CN108877718A CN108877718A (zh) 2018-11-23
CN108877718B true CN108877718B (zh) 2021-02-02

Family

ID=64304717

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810820130.8A Active CN108877718B (zh) 2018-07-24 2018-07-24 Goa电路及显示装置

Country Status (3)

Country Link
US (1) US10714044B1 (zh)
CN (1) CN108877718B (zh)
WO (1) WO2020019527A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109979407B (zh) * 2019-04-22 2020-06-16 深圳市华星光电半导体显示技术有限公司 一种goa电路、tft基板及显示装置
CN111477153A (zh) * 2020-05-08 2020-07-31 武汉华星光电技术有限公司 Goa电路和显示面板
CN111477181B (zh) 2020-05-22 2021-08-27 京东方科技集团股份有限公司 栅极驱动电路、显示基板、显示装置和栅极驱动方法
CN111627402B (zh) * 2020-06-01 2021-09-24 武汉华星光电技术有限公司 Goa电路、显示面板以及显示装置
CN115602124A (zh) * 2021-07-08 2023-01-13 乐金显示有限公司(Kr) 选通驱动器及包括其的显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102779478A (zh) * 2012-04-13 2012-11-14 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN202905121U (zh) * 2012-09-13 2013-04-24 北京京东方光电科技有限公司 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
CN104091577A (zh) * 2014-07-15 2014-10-08 深圳市华星光电技术有限公司 应用于2d-3d信号设置的栅极驱动电路
CN105427829A (zh) * 2016-01-12 2016-03-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN108022562A (zh) * 2016-10-31 2018-05-11 乐金显示有限公司 栅极驱动器和使用其的显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101769970B1 (ko) * 2010-03-12 2017-08-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN105047168B (zh) * 2015-09-01 2018-01-09 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN105261343B (zh) * 2015-11-24 2018-01-02 武汉华星光电技术有限公司 一种goa驱动电路
CN105679262B (zh) * 2016-01-12 2017-08-29 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN105976781B (zh) * 2016-07-14 2018-08-14 武汉华星光电技术有限公司 Goa电路
US10810962B2 (en) * 2016-07-20 2020-10-20 Mitsubishi Electric Corporation Shift register circuit and display panel
JP2018093483A (ja) * 2016-11-29 2018-06-14 株式会社半導体エネルギー研究所 半導体装置、表示装置及び電子機器
CN107093412B (zh) * 2017-06-29 2019-06-04 京东方科技集团股份有限公司 显示基板、显示器件和像素电极驱动方法
CN108010495B (zh) * 2017-11-17 2019-12-13 武汉华星光电技术有限公司 一种goa电路
US10339887B1 (en) 2017-12-08 2019-07-02 Wuhan China Star Optoelectronics Technology Co., Ltd. Gate driver on array circuit
CN108091308B (zh) * 2017-12-08 2019-03-22 武汉华星光电技术有限公司 一种goa电路
US10614313B2 (en) * 2017-12-12 2020-04-07 International Business Machines Corporation Recognition and valuation of products within video content

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102779478A (zh) * 2012-04-13 2012-11-14 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN202905121U (zh) * 2012-09-13 2013-04-24 北京京东方光电科技有限公司 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
CN104091577A (zh) * 2014-07-15 2014-10-08 深圳市华星光电技术有限公司 应用于2d-3d信号设置的栅极驱动电路
CN105427829A (zh) * 2016-01-12 2016-03-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN108022562A (zh) * 2016-10-31 2018-05-11 乐金显示有限公司 栅极驱动器和使用其的显示装置

Also Published As

Publication number Publication date
WO2020019527A1 (zh) 2020-01-30
CN108877718A (zh) 2018-11-23
US10714044B1 (en) 2020-07-14
US20200226994A1 (en) 2020-07-16

Similar Documents

Publication Publication Date Title
CN108877718B (zh) Goa电路及显示装置
US10803823B2 (en) Shift register unit, gate driving circuit, and driving method
CN110808015B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
US10685616B2 (en) Shift register circuit, method for driving the same, gate drive circuit, and display panel
US11127478B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
US10902811B2 (en) Shift register, GOA circuit, display device and driving method
US11295645B2 (en) Shift register and driving method thereof, gate driving circuit and display apparatus
US20180122289A1 (en) Shift register, driving method, gate driving circuit and display device
CN108962154B (zh) 移位寄存器单元、阵列基板栅极驱动电路、显示器以及栅极驱动方法
US20180301101A1 (en) Shift register, driving method, and gate electrode drive circuit
US20180342209A1 (en) Shift register unit, driving method, gate driving circuit and display device
US10825397B2 (en) Shift register unit, shift register circuit, driving method therefor, and display panel
KR101989721B1 (ko) 액정 디스플레이 장치 및 그 게이트 드라이버
US10796780B2 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
WO2017096704A1 (zh) 基于ltps半导体薄膜晶体管的goa电路
US11081031B2 (en) Gate control unit, driving method thereof, gate driver on array and display apparatus
US11069274B2 (en) Shift register unit, gate driving circuit, driving method and display apparatus
US11170696B2 (en) Gate drive circuit and display panel
US20210335196A1 (en) Shift Register Unit, Driving Method, Gate Driver on Array and Display Device
CN109584832B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN109545156B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
US10403210B2 (en) Shift register and driving method, driving circuit, array substrate and display device
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN108877721B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
WO2020019486A1 (zh) Goa电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant