CN108091308B - 一种goa电路 - Google Patents
一种goa电路 Download PDFInfo
- Publication number
- CN108091308B CN108091308B CN201711292669.2A CN201711292669A CN108091308B CN 108091308 B CN108091308 B CN 108091308B CN 201711292669 A CN201711292669 A CN 201711292669A CN 108091308 B CN108091308 B CN 108091308B
- Authority
- CN
- China
- Prior art keywords
- film transistor
- tft
- thin film
- node
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明所述提供的GOA电路,通过设置一抑制漏电模块,当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,抑制第一节点漏电,以维持第一节点的高电位,进而降低了级传失效的风险,使该GOA电路更加稳定。
Description
技术领域
本发明涉及液晶显示领域,具体涉及一种GOA电路。
背景技术
GOA(Gate Driver on Array)技术即阵列基板行驱动技术,是利用薄膜晶体管液晶显示器阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式。
目前随着集成触控面板技术发展成熟,显示面板都会选择内嵌入触控显示面板。在内嵌入触控显示面板中,由于显示刷新的时间被分隔开,以空出时间(TP中停时间)做触控扫描,因此面板的GOA电路的工作状态不再连续,而是每扫描一定的级数,保持一段时间,继续扫描。这样,在GOA电路处于保持状态时,很容易出现电路漏电的问题,使GOA电路级传失效,出现显示异常。
发明内容
本发明实施例的目的在于提供一种GOA电路,能够抑制该GOA电路在TP中停时出现的漏电情况,进而降低了级传失效的风险,使该GOA电路更加稳定。
一种GOA电路,应用于嵌入式触控显示面板中,其包括:多级级联的GOA单元,第n级GOA单元包括:正反向扫描控制模块、节点控制模块、输出模块、输出控制模块以及抑制漏电模块;
所述正反向扫描控制模块,用于根据正向扫描直流控制信号以及反向扫描直流控制信号,在第一节点输出第一节点控制信号以及在第二节点输出第二节点控制信号;
所述节点控制模块,耦接于所述第一节点和所述第二节点,用于将所述第一节点控制信号下拉至恒压低电位以及将所述第二节点控制信号升高至恒压高电位;
所述输出模块,耦接于所述第一节点并电性连接于第一时钟信号,用于根据所述第一节点控制信号和所述第一时钟信号,输出扫描信号;
所述输出控制模块,电性连接于所述第一控制信号,用于根据所述第一控制信号将所述扫描信号下拉至恒压低电位;其中,
所述抑制漏电模块,耦接于所述第一节点,用于当所述嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,抑制所述第一节点漏电,以维持所述第一节点的高电位。
在本发明的GOA电路中,所述抑制漏电模块包括:第一薄膜晶体管和第二薄膜晶体管;
所述第一薄膜晶体管和第二薄膜晶体管的栅极均电性连接于第二控制信号;所述第一薄膜晶体管和第二薄膜晶体管的源极均电性连接于所述第一节点;
所述第一薄膜晶体管的漏极与所述反向扫描直流控制信号连接,所所述第二薄膜晶体管的漏极与恒压低电位输出源连接。
在本发明的GOA电路中,当所述嵌入式触控显示面板正常显示时,所述第二控制信号为高电位;当所述嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,所述第二控制信号为低电位。
在本发明的GOA电路中,所述抑制漏电模块包括:第一薄膜晶体管;
所述第一薄膜晶体管的源极和漏极均电性连接于所述第一控制信号,所述第一薄膜晶体管的漏极电性连接于所述第一节点。
在本发明的GOA电路中,当所述嵌入式触控显示面板正常显示时,所述第一控制信号为低电位;当所述嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,所述第一控制信号为高电位。
在本发明的GOA电路中,所述正反向扫描控制模块包括:第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第一电容以及第二电容;
所述第三薄膜晶体管的源极接入所述正向扫描直流控制信号,栅极接入第n-2级GOA单元的扫描信号,漏极与所述第一节点、所述第二薄膜晶体管的漏极以及所述第三薄膜晶体管的栅极连接;
所述第四薄膜晶体管的源极接入所述反向扫描直流控制信号,栅极接入第n+2级GOA单元的扫描信号;
所述第五薄膜晶体管的源极接入恒压低电位,漏极与所述第二节点连接;
所述第一电容的一端与所述第一节点连接,另一端接入恒压低电位;
所述第二电容的一端与所述第二节点连接,另一端接入恒压低电位。
在本发明的GOA电路中,所述节点控制模块包括:第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第九薄膜晶体管;
所述第六薄膜晶体管的源极接入第二时钟信号,栅极接入所述正向扫描直流控制信号,漏极与所述第八薄膜晶体管的栅极连接;
所述第七薄膜晶体管的源极接入第三时钟信号,栅极接入所述反向扫描直流控制信号,漏极与所述第八薄膜晶体管的栅极连接;
所述第八薄膜晶体管的源极接入恒压高电位,漏极与所述第二节点连接;
所述第九薄膜晶体管的源极接入恒压低电位,栅极与所述第二节点连接,漏极与所述第一节点连接。
在本发明的GOA电路中,所述输出模块包括:第十薄膜晶体管;
所述第十薄膜晶体管的源极接入所述第一时钟信号,栅极与所述第一节点连接,漏极与所述输出模块的输出端连接。
在本发明的GOA电路中,所述输出控制模块包括第十一薄膜晶体管以及第十二薄膜晶体管;
所述第十一薄膜晶体管的源极接入恒压低电位,栅极与所述第二节点连接,漏极与所述输出模块的输出端连接;
所述第十二薄膜晶体管的源极接入恒压低电位,栅极接入所述第一控制信号,漏极与所述输出模块的输出端连接。
在本发明的GOA电路中,所述第n级GOA单元还包括:复位模块;所述复位模块包括:第十三薄膜晶体管,所述第十三薄膜晶体管的源极以及漏极接入复位信号,漏极电性连接于所述第二节点。
本发明所述提供的GOA电路,通过设置一抑制漏电模块,当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,抑制第一节点漏电,以维持第一节点的高电位,进而降低了级传失效的风险,使该GOA电路更加稳定。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明第一优选实施例提供的GOA电路的电路图。
图2为本发明第一优选实施例提供的GOA电路的漏电示意图。
图3为本发明第一优选实施例提供的GOA电路的时序图。
图4为本发明第一优选实施例提供的GOA电路的另一电路图。
图5为本发明第二优选实施例提供的GOA电路的电路图。
图6为本发明第二优选实施例提供的GOA电路的漏电示意图。
图7为本发明第二优选实施例提供的GOA电路的时序图。
图8为本发明第二实施例提供的GOA电路的另一电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,图1为本发明第一优选实施例提供的GOA电路的电路图。如图1所示,本发明第一优选实施例提供一种GOA电路,包括,多级级联的GOA单元,第n级GOA单元包括:正反向扫描控制模块101、节点控制模块102、输出模块103、输出控制模块104以及抑制漏电模块105。需要说明的是,这里所说的第n级GOA单元为除第一级GOA单元、第二级GOA单元、倒数第二级GOA单元、及最后一级GOA单元外的GOA单元。
其中,该正反向扫描控制模块101,用于根据正向扫描直流控制信号U2D以及反向扫描直流控制信号D2U,在第一节点Q(n)输出第一节点控制信号以及在第二节点P(n)输出第二节点控制信号。
具体的,该正反向扫描控制模块101包括:第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第一电容C1以及第二电容C2。第三薄膜晶体管T3的源极接入正向扫描直流控制信号U2D,栅极接入第n-2级GOA单元的扫描信号G(n-2),漏极与第一节点Q(n)、第四薄膜晶体管T4的漏极以及第五薄膜晶体管T5的栅极连接;第四薄膜晶体管T4的源极接入反向扫描直流控制信号D2U,栅极接入第n+2级GOA单元的扫描信号G(n+2);第五薄膜晶体管T5的源极接入恒压低电位VGL,漏极与第二节点P(n)连接;第一电容C1的一端与第一节点Q(n)连接,另一端接入恒压低电位VGL;第二电容C2的一端与第二节点P(n)连接,另一端接入恒压低电位VGL。
其中,该节点控制模块102,耦接于第一节点Q(n)和第二节点P(n),用于将第一节点控制信号下拉至恒压低电位VGL以及将第二节点控制信号升高至恒压高电位VGH。
具体的,该节点控制模块102包括:第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8以及第九薄膜晶体管T9。第六薄膜晶体管T6的源极接入第二时钟信号CK2,栅极接入正向扫描直流控制信号U2D,漏极与第八薄膜晶体管T8的栅极连接;第七薄膜晶体管T7的源极接入第三时钟信号CK3,栅极接入反向扫描直流控制信号D2U,漏极与第八薄膜晶体管T8的栅极连接;第八薄膜晶体管T8的源极接入恒压高电位VGH,漏极与第二节点P(n)连接;第九薄膜晶体管T9的源极接入恒压低电位VGL,栅极与第二节点连接,漏极与第一节点Q(n)连接。
其中,该输出模块103,耦接于第一节点Q(n)并电性连接于第一时钟信号CK1,用于根据第一节点控制信号和第一时钟信号CK1,输出扫描信号G(n)。
具体的,该输出模块103包括:第十薄膜晶体管T10;第十薄膜晶体管T10的源极接入第一时钟信号CK1,栅极与第一节点Q(n)连接,漏极与输出模块103的输出端连接。
其中,该输出控制模块104,电性连接于第一控制信号GAS1,用于根据第一控制信号GAS1将扫描信号G(n)下拉至恒压低电位VGL。
具体的,该输出控制模块104包括:第十一薄膜晶体管T11以及第十二薄膜晶体管T12;第十一薄膜晶体管T11的源极接入恒压低电位VGL,栅极与第二节点P(n)连接,漏极与输出模块103的输出端连接;第十二薄膜晶体管T12的源极接入恒压低电位VGL,栅极接入第一控制信号GAS1,漏极与输出模块103的输出端连接。
其中,该抑制漏电模块105,耦接于第一节点Q(n),用于当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,抑制第一节点Q(n)漏电,以维持第一节点Q(n)的高电位。
需要说明的是,请参阅图2,图2为本发明第一优选实施例提供的GOA电路的漏电示意图;其中,将恒压高电位设定为9V,恒压低电位设定为-7V。例如,第一节点Q(n)的高电位易沿着第一薄膜晶体管T1和第四薄膜晶体管T4向反向扫描直流控制信号D2U的低电位漏电;第一节点Q(n)的高电位易沿着第二薄膜晶体管T2和第九薄膜晶体管T9向恒压低电位VGL漏电。
本优选实施例,当嵌入式触控显示面板正常显示时,第二控制信号GAS2为高电位,从而使得第一薄膜晶体管T1和第二薄膜晶体管T2打开,GOA电路正常工作;当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,第二控制信号GAS2为低电位,从而使得第一薄膜晶体管T1和第二薄膜晶体管T2关闭,进而阻断第一节点Q(n)的漏电路径。
具体的,该抑制漏电模块105包括:第一薄膜晶体管T1和第二薄膜晶体管T2;第一薄膜晶体管T1和第二薄膜晶体管T2的栅极均电性连接于第二控制信号GAS2;第一薄膜晶体管T1和第二薄膜晶体管T2的源极均电性连接于第一节点Q(n);第一薄膜晶体管T1的漏极与反向扫描直流控制信号D2U连接,第二薄膜晶体管T2的漏极与恒压低电位VGL连接。
进一步的,第n级GOA单元还包括:复位模块106;复位模块106包括:第十三薄膜晶体管T13,第十三薄膜晶体管T13的源极以及漏极接入复位信号RESET,漏极电性连接于第二节点P(n)。需要说明的是,该复位模块106可用于在该GOA电路工作时,对GOA电路进行复位,从而使得该GOA电路更加稳定。
下面将结合图1、图3,以本发明第一优选实施例提供的GOA电路进行正向扫描为例,说明本发明实施例提供的GOA电路的具体工作过程。其中,图3为本发明第一优选实施例提供的GOA电路的时序图。
如图1、图3所示,需要说明的是,当嵌入式触控显示面板正常显示时,第一控制信号GAS1为低电位,第二控制信号GAS2为高电位;当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,第一控制信号GAS1为高电位,第二控制信号GAS2为低电位。GOA电路正向扫描时,正向扫描直流控制信号U2D为高电位,反向扫描直流控制信号D2U为低电位;GOA电路反向扫描时,正向扫描直流控制信号U2D为低电位,反向扫描直流控制信号D2U为高电位。
结合图1、图3所示,该GOA电路工作时,首先,第n-2级GOA单元的扫描信号G(n-2)为高电位,第三薄膜晶体管T3打开,高电位的正向扫描直流控制信号U2D经第三薄膜晶体管T3在第一节点Q(n)输出第一节点控制信号,并将第一节点控制信号的高电位存储在第一电容C1中;与此同时,第五薄膜晶体管T5打开,恒压低电位VGL经第五薄膜晶体管T5在第二节点P(n)输出第二节点控制信号,并将第二节点控制信号的低电位存储在第二电容C2中;
随后,该嵌入式触控显示面板进入信号中停并进行触控扫描阶段,第一节点控制信号维持在高电位,第二节点控制信号维持在低电位,第一时钟信号CK1输出低电位,此时,第十薄膜晶体管T10打开,第一时钟信号CK1的低电位经第十薄膜晶体管T10输出至输出模块103的输出端,扫描信号G(n)为低电位。
特别地,本发明实施例通过设置一抑制漏电模块105,在该嵌入式触控显示面板进入信号中停并进行触控扫描阶段,抑制第一节点Q(n)漏电,以维持第一节点Q(n)的高电位,使得在该嵌入式触控显示面板进入信号中停并进行触控扫描阶段后,第一节点Q(n)能维持在恒压高电位VGH,降低了GOA电路级传失效的风险,提高了GOA电路的稳定性。
具体的,结合图1、图3所示,当该嵌入式触控显示面板进入信号中停并进行触控扫描阶段,第二控制信号GAS2输出低电位,第一薄膜晶体管T1和第二薄膜晶体管T2断开,进而阻断第一节点Q(n)的漏电路径,降低了GOA电路级传失效的风险,提高了GOA电路的稳定性。
接着,在该嵌入式触控显示面板完成一次触控扫描后,第一时钟信号CK1为高电位,将第一节点Q(n)上的第一节点控制信号自举到更高电位;与此同时,第二节点P(n)上的第二节点控制信号维持恒压低电位,第n级GOA单元的扫描信号G(n)为高电位。
最后,第二时钟信号CK2为高电位,将第一节点Q(n)上的第一节点控制信号拉低至恒压低电位VGL,第二节点P(n)上的第二节点控制信号拉高至恒压高电位VGH,第n级GOA单元的扫描信号G(n)为低电位。
请参阅图4,图4为本发明第一优选实施例提供的GOA电路的另一电路图。如图4所示,该GOA电路与图1所示的GOA电路的区别在于,该GOA电路还包括:第十四薄膜晶体管T14、第十五薄膜晶体管T15以及第十六薄膜晶体管T16。
其中,第十四薄膜晶体管T14的源极与第三薄膜晶体管T3的漏极连接,第十四薄膜晶体管T14的栅极接入恒压高电位VGH,第十四薄膜晶体管T14的漏极与第一节点连接Q(n)。
第十五薄膜晶体管T15的源极接入恒压低电位VGL,第十五薄膜晶体管T15的栅极接入第三控制信号GAS3,第十五薄膜晶体管T15的漏极与第二节点P(n)连接。
第十六薄膜晶体管T16的源极和栅极均接入第三控制信号GAS3,第十六薄膜晶体管T16的漏极与第十薄膜晶体管T10的漏极连接。
值得注意的是,本发明的GOA电路工作时,第十四薄膜晶体管T14的栅极接入恒压高电位,从而使得第十四薄膜晶体管T14始终处于打开状态。
本发明的GOA电路工作时,第十五薄膜晶体管T15和第十六薄膜晶体管T16的栅极均接入第三控制信号GAS3,且第三控制信号GAS3为恒压低电位,从而使得第十五薄膜晶体管和第十六薄膜晶体管处于关闭状态。
另外,本发明的GOA电路还可以根据具体需要调整第十四薄膜晶体管T14、第十五薄膜晶体管T15以及第十六薄膜晶体管T16的栅极接入的信号的高低电位,控制第十四薄膜晶体管T14、第十五薄膜晶体管T15以及第十六薄膜晶体管T16的状态,从而使得该GOA电路使用更加灵活。
请参阅图5,图5为本发明第二优选实施例提供的GOA电路的电路图。如图5所示,本发明第二优选实施例提供一种GOA电路,包括,多级级联的GOA单元,第n级GOA单元包括:正反向扫描控制模块201、节点控制模块202、输出模块203、输出控制模块204以及抑制漏电模块205。需要说明的是,这里所说的第n级GOA单元为除第一级GOA单元、第二级GOA单元、倒数第二级GOA单元、及最后一级GOA单元外的GOA单元。
其中,该正反向扫描控制模块201,用于根据正向扫描直流控制信号U2D以及反向扫描直流控制信号D2U,在第一节点Q(n)输出第一节点控制信号以及在第二节点P(n)输出第二节点控制信号。
具体的,该正反向扫描控制模块201包括:第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5、第一电容C1以及第二电容C2。第三薄膜晶体管T3的源极接入正向扫描直流控制信号U2D,栅极接入第n-2级GOA单元的扫描信号G(n-2),漏极与第一节点Q(n)、第四薄膜晶体管T4的漏极以及第五薄膜晶体管T5的栅极连接;第四薄膜晶体管T4的源极接入反向扫描直流控制信号D2U,栅极接入第n+2级GOA单元的扫描信号G(n+2);第五薄膜晶体管T5的源极接入恒压低电位VGL,漏极与第二节点P(n)连接;第一电容C1的一端与第一节点Q(n)连接,另一端接入恒压低电位VGL;第二电容C2的一端与第二节点P(n)连接,另一端接入恒压低电位VGL。
其中,该节点控制模块202,耦接于第一节点Q(n)和第二节点P(n),用于将第一节点控制信号下拉至恒压低电位VGL以及将第二节点控制信号升高至恒压高电位VGH。
具体的,该节点控制模块202包括:第六薄膜晶体管T6、第七薄膜晶体管T7、第八薄膜晶体管T8以及第九薄膜晶体管T9。第六薄膜晶体管T6的源极接入第二时钟信号CK2,栅极接入正向扫描直流控制信号U2D,漏极与第八薄膜晶体管T8的栅极连接;第七薄膜晶体管T7的源极接入第三时钟信号CK3,栅极接入反向扫描直流控制信号D2U,漏极与第八薄膜晶体管T8的栅极连接;第八薄膜晶体管T8的源极接入恒压高电位VGH,漏极与第二节点P(n)连接;第九薄膜晶体管T9的源极接入恒压低电位VGL,栅极与第二节点连接,漏极与第一节点Q(n)连接。
其中,该输出模块203,耦接于第一节点Q(n)并电性连接于第一时钟信号CK1,用于根据第一节点控制信号和第一时钟信号CK1,输出扫描信号G(n)。
具体的,该输出模块103包括:第十薄膜晶体管T10;第十薄膜晶体管T10的源极接入第一时钟信号CK1,栅极与第一节点Q(n)连接,漏极与输出模块103的输出端连接。
其中,该输出控制模块204,电性连接于第一控制信号GAS1,用于根据第一控制信号GAS1将扫描信号G(n)下拉至恒压低电位VGL。
具体的,该输出控制模块204包括:第十一薄膜晶体管T11以及第十二薄膜晶体管T12;第十一薄膜晶体管T11的源极接入恒压低电位VGL,栅极与第二节点P(n)连接,漏极与输出模块103的输出端连接;第十二薄膜晶体管T12的源极接入恒压低电位VGL,栅极接入第一控制信号GAS1,漏极与输出模块103的输出端连接。
其中,该抑制漏电模块205,耦接于第一节点Q(n),用于当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,抑制第一节点Q(n)漏电,以维持第一节点Q(n)的高电位。
需要说明的是,请参阅图6,图6为本发明第二优选实施例提供的GOA电路的漏电示意图;其中,将恒压高电位设定为9V,恒压低电位设定为-7V。例如,第一节点Q(n)的高电位易沿着第四薄膜晶体管T4向反向扫描直流控制信号D2U的低电位漏电;第一节点Q(n)的高电位易沿着第九薄膜晶体管T9向恒压低电位VGL漏电。
本优选实施例,当嵌入式触控显示面板正常显示时,第一控制信号GAS1为低电位,从而使得第一薄膜晶体管T1关闭,GOA电路正常工作;当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,第一控制信号GAS1为高电位,从而使得第一薄膜晶体管T1打开,第一控制信号GAS1的高电位经第一薄膜晶体管T1向第一节点Q(n)进行电位补充,从而抑制第一节点Q(n)漏电。
具体的,该抑制漏电模块105包括:第一薄膜晶体管T1;第一薄膜晶体管T1的源极和漏极均电性连接于第一控制信号GAS1,第一薄膜晶体管T1的漏极电性连接于第一节点Q(n)。
进一步的,第n级GOA单元还包括:复位模块106;复位模块106包括:第十三薄膜晶体管T13,第十三薄膜晶体管T13的源极以及漏极接入复位信号RESET,漏极电性连接于第二节点P(n)。需要说明的是,该复位模块106可用于在该GOA电路工作时,对GOA电路进行复位,从而使得该GOA电路更加稳定。
下面将结合图5、图7,以本发明第二优选实施例提供的GOA电路进行正向扫描为例,说明本发明实施例提供的GOA电路的具体工作过程。其中,图7为本发明第二优选实施例提供的GOA电路的时序图。
如图5、图7所示,需要说明的是,当嵌入式触控显示面板正常显示时,第一控制信号GAS1为低电位;当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,第一控制信号GAS1为高电位。GOA电路正向扫描时,正向扫描直流控制信号U2D为高电位,反向扫描直流控制信号D2U为低电位;GOA电路反向扫描时,正向扫描直流控制信号U2D为低电位,反向扫描直流控制信号D2U为高电位。
结合图5、图7所示,该GOA电路工作时,首先,第n-2级GOA单元的扫描信号G(n-2)为高电位,第三薄膜晶体管T3打开,高电位的正向扫描直流控制信号U2D经第三薄膜晶体管T3在第一节点Q(n)输出第一节点控制信号,并将第一节点控制信号的高电位存储在第一电容C1中;与此同时,第五薄膜晶体管T5打开,恒压低电位VGL经第五薄膜晶体管T5在第二节点P(n)输出第二节点控制信号,并将第二节点控制信号的低电位存储在第二电容C2中;
随后,该嵌入式触控显示面板进入信号中停并进行触控扫描阶段,第一节点控制信号维持在高电位,第二节点控制信号维持在低电位,第一时钟信号CK1输出低电位,此时,第十薄膜晶体管T10打开,第一时钟信号CK1的低电位经第十薄膜晶体管T10输出至输出模块103的输出端,扫描信号G(n)为低电位。
特别地,本发明实施例通过设置一抑制漏电模块105,在该嵌入式触控显示面板进入信号中停并进行触控扫描阶段,抑制第一节点Q(n)漏电,以维持第一节点Q(n)的高电位,使得在该嵌入式触控显示面板进入信号中停并进行触控扫描阶段后,第一节点Q(n)能维持在恒压高电位VGH,降低了GOA电路级传失效的风险,提高了GOA电路的稳定性。
具体的,如图7所示,当该嵌入式触控显示面板进入信号中停并进行触控扫描阶段,第一控制信号GAS1输出高电位,第一薄膜晶体管T1打开,第一控制信号GAS1的高电位经第一薄膜晶体管T1向第一节点Q(n)进行电位补充,从而抑制第一节点Q(n)漏电,降低了GOA电路级传失效的风险,提高了GOA电路的稳定性。
接着,在该嵌入式触控显示面板完成一次触控扫描后,第一时钟信号CK1为高电位,将第一节点Q(n)上的第一节点控制信号自举到更高电位;与此同时,第二节点P(n)上的第二节点控制信号维持恒压低电位,第n级GOA单元的扫描信号G(n)为高电位。
最后,第二时钟信号CK2为高电位,将第一节点Q(n)上的第一节点控制信号拉低至恒压低电位VGL,第二节点P(n)上的第二节点控制信号拉高至恒压高电位VGH,第n级GOA单元的扫描信号G(n)为低电位。
请参阅图8,图8为本发明第二实施例提供的GOA电路的另一电路图。如图4所示,该GOA电路与图1所示的GOA电路的区别在于,该GOA电路还包括:第十四薄膜晶体管T14、第十五薄膜晶体管T15以及第十六薄膜晶体管T16。
其中,第十四薄膜晶体管T14的源极与第三薄膜晶体管T3的漏极连接,第十四薄膜晶体管T14的栅极接入恒压高电位VGH,第十四薄膜晶体管T14的漏极与第一节点连接Q(n)。
第十五薄膜晶体管T15的源极接入恒压低电位VGL,第十五薄膜晶体管T15的栅极接入第二控制信号GAS2,第十五薄膜晶体管T15的漏极与第二节点P(n)连接。
第十六薄膜晶体管T16的源极和栅极均接入第二控制信号GAS2,第十六薄膜晶体管T16的漏极与第十薄膜晶体管T10的漏极连接。
值得注意的是,本发明的GOA电路工作时,第十四薄膜晶体管T14的栅极接入恒压高电位,从而使得第十四薄膜晶体管T14始终处于打开状态。
本发明的GOA电路工作时,第十五薄膜晶体管T15和第十六薄膜晶体管T16的栅极均接入第二控制信号GAS2,且第二控制信号GAS2为恒压低电位,从而使得第十五薄膜晶体管T15和第十六薄膜晶体管T16处于关闭状态。
另外,本发明的GOA电路还可以根据具体需要调整第十四薄膜晶体管T14、第十五薄膜晶体管T15以及第十六薄膜晶体管T16的栅极接入的信号的高低电位,控制第十四薄膜晶体管T14、第十五薄膜晶体管T15以及第十六薄膜晶体管T16的状态,从而使得该GOA电路使用更加灵活。
本发明实施例提供的GOA电路,通过设置一抑制漏电模块,当嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,抑制第一节点漏电,以维持第一节点的高电位,进而降低了级传失效的风险,使该GOA电路更加稳定。
以上对本发明实施例提供的液晶显示组件进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明。同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (10)
1.一种GOA电路,应用于嵌入式触控显示面板中,其特征在于,包括:多级级联的GOA单元,第n级GOA单元包括:正反向扫描控制模块、节点控制模块、输出模块、输出控制模块以及抑制漏电模块;
所述正反向扫描控制模块,用于根据正向扫描直流控制信号以及反向扫描直流控制信号,在第一节点输出第一节点控制信号以及在第二节点输出第二节点控制信号;
所述节点控制模块,耦接于所述第一节点和所述第二节点,用于将所述第一节点控制信号下拉至恒压低电位以及将所述第二节点控制信号升高至恒压高电位;
所述输出模块,耦接于所述第一节点并电性连接于第一时钟信号,用于根据所述第一节点控制信号和所述第一时钟信号,输出扫描信号;
所述输出控制模块,电性连接于第一控制信号,用于根据所述第一控制信号将所述扫描信号下拉至恒压低电位;其中,
所述抑制漏电模块,耦接于所述第一节点,用于当所述嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,抑制所述第一节点漏电,以维持所述第一节点的高电位。
2.根据权利要求1所述的GOA电路,其特征在于,所述抑制漏电模块包括:第一薄膜晶体管和第二薄膜晶体管;
所述第一薄膜晶体管和第二薄膜晶体管的栅极均电性连接于第二控制信号;所述第一薄膜晶体管和第二薄膜晶体管的源极均电性连接于所述第一节点;
所述第一薄膜晶体管的漏极与所述反向扫描直流控制信号连接,所述第二薄膜晶体管的漏极与恒压低电位连接。
3.根据权利要求2所述的GOA电路,其特征在于,当所述嵌入式触控显示面板正常显示时,所述第二控制信号为高电位;当所述嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,所述第二控制信号为低电位。
4.根据权利要求1所述的GOA电路,其特征在于,所述抑制漏电模块包括:第一薄膜晶体管;
所述第一薄膜晶体管的源极和漏极均电性连接于所述第一控制信号,所述第一薄膜晶体管的漏极电性连接于所述第一节点。
5.根据权利要求4所述的GOA电路,其特征在于,当所述嵌入式触控显示面板正常显示时,所述第一控制信号为低电位;当所述嵌入式触控显示面板进入信号中停并进行触控扫描阶段时,所述第一控制信号为高电位。
6.根据权利要求2所述的GOA电路,其特征在于,所述正反向扫描控制模块包括:第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第一电容以及第二电容;
所述第三薄膜晶体管的源极接入所述正向扫描直流控制信号,栅极接入第n-2级GOA单元的扫描信号,漏极与所述第一节点、所述第二薄膜晶体管的漏极以及所述第三薄膜晶体管的栅极连接;
所述第四薄膜晶体管的源极接入所述反向扫描直流控制信号,栅极接入第n+2级GOA单元的扫描信号;
所述第五薄膜晶体管的源极接入恒压低电位,漏极与所述第二节点连接;
所述第一电容的一端与所述第一节点连接,另一端接入恒压低电位;
所述第二电容的一端与所述第二节点连接,另一端接入恒压低电位。
7.根据权利要求1所述的GOA电路,其特征在于,所述节点控制模块包括:第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第九薄膜晶体管;
所述第六薄膜晶体管的源极接入第二时钟信号,栅极接入所述正向扫描直流控制信号,漏极与所述第八薄膜晶体管的栅极连接;
所述第七薄膜晶体管的源极接入第三时钟信号,栅极接入所述反向扫描直流控制信号,漏极与所述第八薄膜晶体管的栅极连接;
所述第八薄膜晶体管的源极接入恒压高电位,漏极与所述第二节点连接;
所述第九薄膜晶体管的源极接入恒压低电位,栅极与所述第二节点连接,漏极与所述第一节点连接。
8.根据权利要求1所述的GOA电路,其特征在于,所述输出模块包括:第十薄膜晶体管;
所述第十薄膜晶体管的源极接入所述第一时钟信号,栅极与所述第一节点连接,漏极与所述输出模块的输出端连接。
9.根据权利要求1所述的GOA电路,其特征在于,所述输出控制模块包括第十一薄膜晶体管以及第十二薄膜晶体管;
所述第十一薄膜晶体管的源极接入恒压低电位,栅极与所述第二节点连接,漏极与所述输出模块的输出端连接;
所述第十二薄膜晶体管的源极接入恒压低电位,栅极接入所述第一控制信号,漏极与所述输出模块的输出端连接。
10.根据权利要求1-9任一项所述的GOA电路,其特征在于,所述第n级GOA单元还包括:复位模块;所述复位模块包括:第十三薄膜晶体管,所述第十三薄膜晶体管的源极以及漏极接入复位信号,漏极电性连接于所述第二节点。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711292669.2A CN108091308B (zh) | 2017-12-08 | 2017-12-08 | 一种goa电路 |
PCT/CN2018/071500 WO2019109454A1 (zh) | 2017-12-08 | 2018-01-05 | 一种 goa 电路 |
US15/747,500 US10339887B1 (en) | 2017-12-08 | 2018-01-05 | Gate driver on array circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711292669.2A CN108091308B (zh) | 2017-12-08 | 2017-12-08 | 一种goa电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108091308A CN108091308A (zh) | 2018-05-29 |
CN108091308B true CN108091308B (zh) | 2019-03-22 |
Family
ID=62174759
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711292669.2A Active CN108091308B (zh) | 2017-12-08 | 2017-12-08 | 一种goa电路 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN108091308B (zh) |
WO (1) | WO2019109454A1 (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10839764B2 (en) | 2018-07-24 | 2020-11-17 | Wuhan China Star Optoelectronics Technology Co., Ltd. | GOA circuit and display device |
CN109036303A (zh) * | 2018-07-24 | 2018-12-18 | 武汉华星光电技术有限公司 | Goa电路及显示装置 |
CN108877718B (zh) * | 2018-07-24 | 2021-02-02 | 武汉华星光电技术有限公司 | Goa电路及显示装置 |
CN109243372B (zh) * | 2018-10-30 | 2020-06-05 | 合肥鑫晟光电科技有限公司 | Goa驱动电路、显示屏及显示设备 |
CN109360533B (zh) * | 2018-11-28 | 2020-09-01 | 武汉华星光电技术有限公司 | 液晶面板及其栅极驱动电路 |
CN109300428A (zh) * | 2018-11-28 | 2019-02-01 | 武汉华星光电技术有限公司 | Goa电路及显示面板 |
CN109448624B (zh) * | 2018-12-03 | 2020-10-13 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN110322851B (zh) * | 2019-05-21 | 2021-07-20 | 合肥维信诺科技有限公司 | 一种扫描驱动电路和显示面板 |
CN111710305B (zh) * | 2020-06-09 | 2021-09-24 | 深圳市华星光电半导体显示技术有限公司 | Goa电路及显示面板 |
CN112509531A (zh) * | 2020-12-04 | 2021-03-16 | 武汉华星光电技术有限公司 | 一种集成栅极驱动电路及显示装置 |
CN112706609A (zh) | 2021-01-22 | 2021-04-27 | 国网安徽省电力有限公司淮北供电公司 | 一种电力灾害故障应急检修装置 |
CN113077741B (zh) * | 2021-03-16 | 2022-05-17 | 武汉华星光电技术有限公司 | Goa电路及显示面板 |
CN113643669B (zh) * | 2021-08-03 | 2022-09-27 | 武汉华星光电技术有限公司 | Goa电路及显示面板 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9817276B2 (en) * | 2014-05-07 | 2017-11-14 | Sharp Kabushiki Kaisha | Liquid crystal display device |
CN104318908A (zh) * | 2014-10-22 | 2015-01-28 | 友达光电股份有限公司 | 一种可增强电路驱动能力的栅极驱动电路 |
CN105469766B (zh) * | 2016-01-04 | 2019-04-30 | 武汉华星光电技术有限公司 | Goa电路 |
CN107342049B (zh) * | 2017-08-30 | 2019-10-01 | 上海天马有机发光显示技术有限公司 | 显示面板和显示面板的驱动方法 |
-
2017
- 2017-12-08 CN CN201711292669.2A patent/CN108091308B/zh active Active
-
2018
- 2018-01-05 WO PCT/CN2018/071500 patent/WO2019109454A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2019109454A1 (zh) | 2019-06-13 |
CN108091308A (zh) | 2018-05-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108091308B (zh) | 一种goa电路 | |
CN105206243B (zh) | 一种移位寄存器、栅极集成驱动电路及显示装置 | |
CN105976781B (zh) | Goa电路 | |
CN106128379B (zh) | Goa电路 | |
CN105206237B (zh) | 应用于In Cell型触控显示面板的GOA电路 | |
KR102019577B1 (ko) | Goa 회로 및 액정 디스플레이 | |
CN106098003B (zh) | Goa电路 | |
EP3564943B1 (en) | Igzo thin-film transistor goa circuit, and display device | |
CN104575430B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN105609137B (zh) | 移位寄存器、栅线集成驱动电路、阵列基板及显示装置 | |
CN106898290B (zh) | 扫描驱动电路 | |
CN108010498A (zh) | 一种goa电路及液晶面板、显示装置 | |
CN103280200B (zh) | 移位寄存器单元、栅极驱动电路与显示器件 | |
CN108281123A (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
WO2019227807A1 (zh) | Goa电路 | |
CN107863078A (zh) | 一种goa电路嵌入式触控显示面板 | |
CN105206238B (zh) | 栅极驱动电路及应用该电路的显示装置 | |
CN105469756B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
US9171516B2 (en) | Gate driver on array circuit | |
CN106531117B (zh) | 移位寄存器、其驱动方法、栅极集成驱动电路及显示装置 | |
CN106504721B (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
CN105096879A (zh) | 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置 | |
CN203325416U (zh) | 阵列基板行驱动电路 | |
CN103514840B (zh) | 集成门极驱动电路及液晶面板 | |
CN107093414B (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |