CN103280200B - 移位寄存器单元、栅极驱动电路与显示器件 - Google Patents

移位寄存器单元、栅极驱动电路与显示器件 Download PDF

Info

Publication number
CN103280200B
CN103280200B CN201310139339.5A CN201310139339A CN103280200B CN 103280200 B CN103280200 B CN 103280200B CN 201310139339 A CN201310139339 A CN 201310139339A CN 103280200 B CN103280200 B CN 103280200B
Authority
CN
China
Prior art keywords
signal
pull
shift register
drop
transistor
Prior art date
Application number
CN201310139339.5A
Other languages
English (en)
Other versions
CN103280200A (zh
Inventor
马占洁
Original Assignee
京东方科技集团股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司 filed Critical 京东方科技集团股份有限公司
Priority to CN201310139339.5A priority Critical patent/CN103280200B/zh
Publication of CN103280200A publication Critical patent/CN103280200A/zh
Application granted granted Critical
Publication of CN103280200B publication Critical patent/CN103280200B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/04Shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift register stack stores, push-down stores
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift register stack stores, push-down stores using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling

Abstract

本发明实施例提供一种移位寄存器单元、栅极驱动电路与显示器件,涉及显示驱动电路技术领域,可以改善移位寄存器单元中节点存在的电位悬浮问题,从而提高输出信号的稳定性。移位寄存器单元包括上拉控制模块、上拉模块、下拉控制模块和下拉模块。本发明实施例用于实现扫描驱动。

Description

移位寄存器单元、栅极驱动电路与显示器件

技术领域

[0001] 本发明涉及显示驱动电路技术领域,尤其涉及一种移位寄存器单元、栅极驱动电路与显示器件。

背景技术

[0002] 液晶显示器(Liquid Crystal Display,简称LCD)由于具有低功耗、重量轻、厚度薄、无电磁辐射以及无污染等优点,已广泛地应用于包括手机、平板电脑、电视机、显示器、笔记本电脑、照相机、摄像机、数码相框、导航仪等在内的具有显示功能的产品或部件中。

[0003] 在现有的液晶显示器中,像素阵列可以包括横纵交错的栅极扫描线和数列数据线。其中,为了实现像素阵列的逐行扫描,通常采用栅线驱动电路给像素阵列的栅极扫描线提供扫描信号。

[0004] 现有的栅极驱动电路常采用GOA (Gate Driver on Array,阵列基板行驱动)设计将TFT (Thin Film Transistor,薄膜场效应晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,这种利用GOA技术集成在阵列基板上的栅极开关电路也称为GOA电路或移位寄存器电路。

[0005]目前较为常用的一种移位寄存器单元的结构可以如图1所示,该移位寄存器单元主要包括6个晶体管以及I个电容^TlC),以该6个晶体管均采用P型晶体管为例,这样一种移位寄存器单元可以采用2个相位相反的时钟信号(CLK1、CLK2)进行控制,时钟信号CLKl用于控制晶体管Ml和M2的开启或者关闭,时钟信号CLK2用于控制晶体管M3的开启或者关闭。当晶体管Ml处于开启状态时,帧起始信号STV可以控制晶体管M4和M5的开启或者关闭。当晶体管M2处于开启状态时,低电压信号VGL通过晶体管M2打开晶体管M6,高电压信号VGH此时可以通过M6输出到移位寄存器单元的输出端OUTPUT。

[0006] 这样一种移位寄存器单元的不足之处在于,当其工作在不同的阶段时,移位寄存器单元内部的一些关键节点(如图1中的节点A、B和C)由于上一阶段残留电位的影响将产生电位悬浮现象,从而影响输出端的输出信号,导致输出信号不稳定。

发明内容

[0007] 本发明的实施例提供一种移位寄存器单元、栅极驱动电路与显示器件,可以改善移位寄存器单元中节点存在的电位悬浮问题,从而提高输出信号的稳定性。

[0008] 为达到上述目的,本发明的实施例采用如下技术方案:

[0009] 本发明实施例的一方面,提供一种移位寄存器单兀,包括:上拉控制模块、上拉模块、下拉控制模块和下拉模块;

[0010] 所述上拉控制模块,连接所述第一时钟信号端、第一电压信号端、第二电压信号端以及上拉控制节点,用于控制所述上拉控制节点的电位;

[0011] 所述上拉模块,连接所述上拉控制节点、所述第一电压信号端和本级信号输出端,用于当所述上拉控制节点的信号控制所述上拉模块处于开启状态,且所述第一电压信号端的信号为高电平时,将所述本级信号输出端输出的信号上拉为高电位;

[0012] 所述下拉控制模块,连接第二时钟信号端、信号输入端以及下拉控制节点,用于控制所述下拉控制节点的电位;

[0013] 所述下拉模块,连接所述下拉控制节点、所述第一时钟信号端和所述本级信号输出端,用于当所述下拉控制节点的信号控制所述下拉模块处于开启状态,且所述第一时钟信号端输出的信号为低电平时,将所述本级信号输出端输出的信号下拉为低电位。

[0014] 本发明实施例的又一方面,提供一种栅极驱动电路,所述栅极驱动电路包括串联的多个以上所述的移位寄存器单元;

[0015] 所述的移位寄存器单元除最后一级移位寄存器单元外,其余每个移位寄存器单元的本级信号输出端连接与其相邻的下一级移位寄存器单元的信号输入端。

[0016] 本发明实施例的再一方面,提供一种显示器件,所述显示器件包括以上所述的栅极驱动电路。

[0017] 本发明实施例提供的一种移位寄存器单元、栅极驱动电路与显示器件,可以改善移位寄存器单元中节点存在的电位悬浮问题,从而提高输出信号的稳定性。

附图说明

[0018] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

[0019] 图1为本发明实施例提供的现有技术的一种移位寄存器单元的电路连接结构示意图;

[0020] 图2为本发明实施例提供的一种移位寄存器单元的结构示意图;

[0021] 图3为本发明实施例提供的一种移位寄存器单元的电路连接结构示意图;

[0022] 图4为本发明实施例提供的一种移位寄存器单元工作时的信号时序;

[0023] 图5为本发明实施例提供的一种栅极驱动电路的结构示意图。

具体实施方式

[0024] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

[0025] 本发明实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极是没有区别的。在本发明实施例中,为区分晶体管除栅极之外的两极,将源极称为第一极,漏极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,按照晶体管的特性区分可以将晶体管分为N型和P型,本发明实施例结构中的晶体管均以P型晶体管为例进行说明,它的特点是当栅极电极输入低压时,晶体管开启,可以想到的是在采用N型晶体管实现时是本领域技术人员可在没有做出创造性劳动前提下轻易想到的,因此也是在本发明的实施例保护范围内的。

[0026] 本发明实施例提供的一种移位寄存器单元,结构如图2所示,包括:上拉控制模块1、上拉模块2、下拉控制模块3和下拉模块4。

[0027] 其中,上拉控制模块1,连接第一时钟信号端CLK1、第一电压信号端V1、第二电压信号端V2以及上拉控制节点A,用于控制上拉控制节点A的电位。

[0028] 上拉模块2,连接上拉控制节点A、第一电压信号端Vl和本级信号输出端OUTPUT,用于当上拉控制节点A的信号控制上拉模块2处于开启状态,且第一电压信号端Vl的信号为高电平时,将本级信号输出端OUTPUT输出的信号上拉为高电位。

[0029] 下拉控制模块3,连接第二时钟信号端CLK2、信号输入端INPUT以及下拉控制节点B,用于控制下拉控制节点B的电位。

[0030] 下拉模块4,连接下拉控制节点B、第一时钟信号端CLKl和本级信号输出端OUTPUT,用于当下拉控制节点B的信号控制下拉模块4处于开启状态,且第一时钟信号端CLKl输出的信号为低电平时,将本级信号输出端OUTPUT输出的信号下拉为低电位。

[0031] 本发明实施例提供的一种移位寄存器单元,可以改善移位寄存器单元中某些关键节点存在的电位悬浮问题,从而提高输出信号的稳定性。

[0032] 需要说明的是,在本发明实施例中,第一电压信号端Vl可以输入高电压VGH,第二电压信号端V2可以输入低电压VGL。

[0033] 进一步地,如图3所示,上拉模块2可以包括:

[0034] 第一晶体管Ml,其栅极连接上拉控制节点A,第一极连接本级信号输出端OUTPUT,第二极连接第一电压信号端VI,这样可以通过上拉控制节点A的电位控制第一晶体管Ml的开启或者关闭,当上拉控制节点A为低电位时,第一晶体管Ml开启,此时第一电压信号Vl就可以通过第一晶体管Ml将本级信号输出端OUTPUT的信号上拉为高电位。

[0035] 进一步地,下拉模块4可以包括:

[0036] 第二晶体管M2,其栅极连接下拉控制节点B,第一极连接第一时钟信号端CLKl,第二极连接本级信号输出端OUTPUT。

[0037] 电容C,其并联于第二晶体管M2的栅极和第二极两端。

[0038] 这种结构可以通过控制下拉控制节点B的电位来控制第二晶体管M2的开启或者关闭,当下拉控制节点B为低电位时,第二晶体管M2开启,此时第一时钟信号端CLKl的信号就可以通过第二晶体管M2输入到本级信号输出端OUTPUT。

[0039] 电容C可以储存下拉控制节点B的电位,从而控制下一阶段第二晶体管M2的开启或者关闭。

[0040] 再进一步地,上拉控制模块I可以包括:

[0041] 第三晶体管M3,其栅极和第一极连接第二电压信号端V2,第二极连接上拉控制节点A。

[0042] 第四晶体管M4,其第一极连接上拉控制节点A,第二极连接第一电压信号端Vl ;

[0043] 第五晶体管M5,其栅极连接第一时钟信号端CLKl,第一极连接下拉控制节点B,第二极连接第四晶体管M4的栅极。

[0044] 在这一结构的上拉控制模块3中,第一时钟信号端CLKl的信号控制第五晶体管M5的开启或者关闭,而第五晶体管M5的漏极与第四晶体管M4的栅极相连接,同时第三晶体管M3和第四晶体管M4构成反相器,此三个晶体管可以控制上拉控制节点A的电位,从而控制第一晶体管Ml的开启或者关闭,进而控制第一电压信号端Vl的高压信号输入到输出信号端 OUTPUT。

[0045] 更进一步地,下拉控制模块3可以包括:

[0046] 第六晶体管M6,其栅极连接第二时钟信号端CLK2,第一极连接下拉控制节点B,第二极连接信号输入端INPUT ;此种结构可以通过控制第二时钟信号端CLK2和信号输入端INPUT的信号来控制下拉控制节点B的电位,从而控制第二晶体管M2的开启或者关闭,进而控制第一时钟信号端CLKl的信号输入到信号输出端OUTPUT。

[0047] 本发明实施例提供的一种移位寄存器单元、栅极驱动电路与显示器件,可以改善移位寄存器单元中某些关键节点存在的电位悬浮问题,从而提高输出信号的稳定性。

[0048] 在如图3所示的移位寄存器单元内,包括6个P型晶体管和I个电容C (6T1C),这样一种结构的移位寄存器单元使用的元器件数量较少,便于设计和制造。这样一种移位寄存器单兀工作时的信号时序可以如图4所不,其中,第一时钟信号CLKl和第二时钟信号CLK2的周期相同,相位相反,以下分四个时间段对本发明实施例提供的移位寄存器单元的工作原理进行详细说明。在本发明实施例中,第一电压信号端Vl可以输入高电平VGH,第二电压信号端V2可以输入低电平VGL,信号输入端INPUT可以输入帧起始信号STV。

[0049] 第一时间段tl:第二时钟信号CLK2和帧起始信号STV为低电平(开启信号),使得第六晶体管M6打开,帧起始信号STV将通过第六晶体管M6输入到下拉控制节点B,并且通过电容C进行保存。此时由于第一时钟信号CLKl为高电平(关闭信号),第五晶体管M5关闭,第五晶体管M5的漏极连接第四晶体管M4的栅极,则第四晶体管M4关闭。

[0050] 在由第三晶体管M3和第四晶体管M4构成的反相器中,由于第四晶体管M4处于关闭状态,这样反相器输出端上拉控制节点A的电位为低电平VGL-VTH(VTH是第四晶体管M4的阈值电压)的低压开启电位,使得第一晶体管Ml开启,此时高电平VGH就可以通过第一晶体管Ml向移位寄存器单元的信号输出端OUTPUT进行输出。

[0051] 第二时间段t2:第一时钟信号CLKl为低电平(开启信号),第二时钟信号CLK2和帧起始信号STV均为高电平(关闭信号),此时由于上个时钟存储在下拉控制节点B的开启电位将第二晶体管M2打开,使得第一时钟信号CLKl输入到信号输出端OUTPUT ;同时第一时钟信号CLKl将第五晶体管M5打开,则下拉控制节点B的电压开启信号可以通过第五晶体管M5输入到第四晶体管M4的栅极,使得第四晶体管M4开启,此时高电平VGH就可以通过第四晶体管M4到达上拉控制节点A,使得第一晶体管Ml关闭,这样可以保证信号输出端OUTPUT的信号稳定。

[0052] 第三时间段t3:第一时钟信号CLKl和帧起始信号STV均为高电平(关闭信号),第二时钟信号CLK2为低电平(开启信号),使得第六晶体管M6开启,下拉控制节点B的电位此时为高电平的帧起始信号STV,使得第二晶体管M2处于关闭状态,并且下拉控制节点B的电位通过电容C进行保存。同时由于第一时钟信号CLKl也为高电平(关闭信号),使得第五晶体管M5关闭,从而使得反相器输出端上拉控制节点A的电位为低电平VGL-VTH的低压开启信号,使得第一晶体管Ml再次处于开启状态,此时高电平VGH就可以通过第一晶体管Ml向移位寄存器单元的信号输出端OUTPUT进行输出。

[0053] 第四时间段t4:第二时钟信号CLK2和帧起始信号STV为高电平,第一时钟信号CLKl为低电平,使得第五晶体管M5开启,上一阶段保存在下拉控制节点B的高电平此时可以通过第五晶体管M5输入到第四晶体管M4的栅极,使得第四晶体管M4关闭,此时反相器输出端上拉控制节点A的电位还保持上个阶段的特性,即输出低电平VGL-VTH的低压开启信号,从而使得第一晶体管Ml开启,此时高电平VGH就可以通过第一晶体管Ml向移位寄存器单元信号的输出端OUTPUT进行输出。

[0054] 本发明实施例提供的移位寄存器单元通过以上四个阶段的信号反馈并没有出现节点的电位悬浮现象,从而避免了输出信号的不稳定性。

[0055] 需要说明的是,在本发明实施例所提供的移位寄存器单元中,是以第一至第六晶体管均采用P型晶体管为例进行的说明。这样一种移位寄存器单元工作时的信号时序可以如图4所示,具体的,以第η级移位寄存器单元为例,在第一时间段tl内,信号输入端INPUT输入低电平的帧起始信号STV,第一时钟信号CLKl此时为高电平,第二时钟信号CLK2为低电平,本级信号输出端OUTPUT输出的信号Gn为高电平;在第二时间段t2内,STV信号和CLK2信号均为高电平,CLKl信号为低电平,此时本级信号输出端OUTPUT输出的信号Gn为低电平,完成对本级移位寄存器单元;在第三时间段t3内,STV信号和CLKl信号均为高电平,CLK2信号为低电平,本级信号输出端OUTPUT输出的信号Gn在此阶段为高电平,下一级移位寄存器单元的信号输出端OUTPUT输出的信号Gn+Ι在此阶段为低电平,从而实现了栅极驱动信号的时序扫描;在第三时间段t4内,STV信号和CLK2信号均为高电平,CLKl信号为低电平,本级信号输出端OUTPUT输出的信号Gn为高电平。

[0056]当第一至第六晶体管均采用N型晶体管时,通过将帧起始信号STV以及时钟信号CLKl和CLK2分别进行反相处理,同样可以实现上述功能,具体的驱动原理可以参照上述各个时间段的描述,此处不再赘述。

[0057] 本发明实施例提供的一种栅极驱动电路,如图5所示,包括串联的多个移位寄存器单元,除最后一级移位寄存器单元外,其余每一级的移位寄存器单元SRn的本级信号输出端OUTPUT连接与其相邻的下一级移位寄存器单元SRn+1的信号输入端INPUT。

[0058] 在如图5所示的栅极驱动电路中,第一级移位寄存器单元SRO的信号输入端INPUT输入帧起始信号STV。

[0059] 本发明实施例提供的一种栅极驱动电路,包括移位寄存器单元,可以改善移位寄存器单元中某些关键节点存在的电位悬浮问题,从而提高输出信号的稳定性。

[0060] 本发明实施例还提供一种显示器件,可以包括如上所述的栅极驱动电路。

[0061] 其中,栅极驱动电路所包括的移位寄存器单元的结构已在前述实施例中做了详细的描述,此处不做赘述。

[0062] 本发明实施例提供的显示器件,包括栅极驱动电路,该栅极驱动电路又包括移位寄存器单元,可以改善移位寄存器单元中某些关键节点存在的电位悬浮问题,从而提高了输出信号的稳定性。

[0063] 以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (9)

1.一种移位寄存器单元,其特征在于,包括:上拉控制模块、上拉模块、下拉控制模块和下拉模块; 所述上拉控制模块,连接第一时钟信号端、第一电压信号端、第二电压信号端以及上拉控制节点,用于控制所述上拉控制节点的电位; 所述上拉模块,连接所述上拉控制节点、所述第一电压信号端和本级信号输出端,用于当所述上拉控制节点的信号控制所述上拉模块处于开启状态,且所述第一电压信号端的信号为高电平时,将所述本级信号输出端输出的信号上拉为高电位; 所述下拉控制模块,连接第二时钟信号端、信号输入端以及下拉控制节点,用于控制所述下拉控制节点的电位; 所述下拉模块,连接所述下拉控制节点、所述第一时钟信号端和所述本级信号输出端,用于当所述下拉控制节点的信号控制所述下拉模块处于开启状态,且所述第一时钟信号端输出的信号为低电平时,将所述本级信号输出端输出的信号下拉为低电位。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述上拉模块包括: 第一晶体管,其栅极连接所述上拉控制节点,第一极连接所述本级信号输出端,第二极连接所述第一电压信号端。
3.根据权利要求1所述的移位寄存器单元,其特征在于,所述下拉模块包括: 第二晶体管,其栅极连接所述下拉控制节点,第一极连接所述第一时钟信号端,第二极连接所述本级信号输出端; 电容,其并联于所述第二晶体管的栅极和第二极两端。
4.根据权利要求1所述的移位寄存器单元,其特征在于,所述上拉控制模块包括: 第三晶体管,其栅极和第一极连接所述第二电压信号端,第二极连接所述上拉控制节占.第四晶体管,其第一极连接所述上拉控制节点,第二极连接所述第一电压信号端; 第五晶体管,其栅极连接所述第一时钟信号端,第一极连接所述下拉控制节点,第二极连接所述第四晶体管的栅极。
5.根据权利要求1所述的移位寄存器单元,其特征在于,所述下拉控制模块包括: 第六晶体管,其栅极连接所述第二时钟信号端,第一极连接所述下拉控制节点,第二极连接所述信号输入端。
6.根据权利要求2-5任一所述的移位寄存器单元,其特征在于,所述晶体管为P型晶体管或N型晶体管。
7.一种栅极驱动电路,其特征在于,包括串联的多个如权利要求1-6任一所述的移位寄存器单元; 除最后一级移位寄存器单元外,其余每个移位寄存器单元的本级信号输出端连接与其相邻的下一级移位寄存器单元的信号输入端。
8.根据权利要求7所述的栅极驱动电路,其特征在于,第一级移位寄存器单元的所述信号输入端输入帧起始信号。
9.一种显示器件,其特征在于,包括如权利要求7或8所述的栅极驱动电路。
CN201310139339.5A 2013-04-22 2013-04-22 移位寄存器单元、栅极驱动电路与显示器件 CN103280200B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310139339.5A CN103280200B (zh) 2013-04-22 2013-04-22 移位寄存器单元、栅极驱动电路与显示器件

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201310139339.5A CN103280200B (zh) 2013-04-22 2013-04-22 移位寄存器单元、栅极驱动电路与显示器件
PCT/CN2013/079611 WO2014173025A1 (zh) 2013-04-22 2013-07-18 移位寄存器单元、栅极驱动电路与显示器件
US14/372,385 US9293223B2 (en) 2013-04-22 2013-07-18 Shift register unit, gate driving circuit and display device

Publications (2)

Publication Number Publication Date
CN103280200A CN103280200A (zh) 2013-09-04
CN103280200B true CN103280200B (zh) 2015-01-21

Family

ID=49062698

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310139339.5A CN103280200B (zh) 2013-04-22 2013-04-22 移位寄存器单元、栅极驱动电路与显示器件

Country Status (3)

Country Link
US (1) US9293223B2 (zh)
CN (1) CN103280200B (zh)
WO (1) WO2014173025A1 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103165190A (zh) * 2013-02-01 2013-06-19 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、阵列基板和显示装置
CN105320197B (zh) * 2014-06-19 2017-04-05 旺宏电子股份有限公司 一种集成电路
CN104361860B (zh) * 2014-11-19 2017-02-22 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路以及显示装置
CN104332137B (zh) * 2014-11-28 2016-11-16 京东方科技集团股份有限公司 栅极驱动电路及显示装置
US10019923B2 (en) 2015-02-03 2018-07-10 Boe Technology Group Co., Ltd. Shift register and driving method thereof, gate driving circuit, display apparatus
CN104537980B (zh) * 2015-02-03 2017-03-29 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN104700769B (zh) * 2015-04-09 2017-03-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置以及显示装置
CN104835442B (zh) * 2015-05-28 2017-09-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN104835476B (zh) * 2015-06-08 2017-09-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN104966489B (zh) * 2015-06-30 2017-10-03 信利(惠州)智能显示有限公司 阵列基板行驱动电路
CN105244000B (zh) * 2015-11-06 2018-01-09 京东方科技集团股份有限公司 一种goa单元、goa电路及显示装置
CN105529000B (zh) 2016-02-18 2018-01-23 京东方科技集团股份有限公司 信号生成单元、移位寄存器、显示装置及信号生成方法
CN105575329B (zh) * 2016-03-16 2017-12-01 京东方科技集团股份有限公司 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置
TWI571057B (zh) * 2016-03-23 2017-02-11 友達光電股份有限公司 移位暫存電路
CN105702297B (zh) 2016-04-15 2019-12-31 京东方科技集团股份有限公司 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置
CN105761757B (zh) * 2016-05-13 2018-05-18 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、阵列基板、显示面板和装置
CN108172170B (zh) * 2017-11-30 2019-12-13 南京中电熊猫平板显示科技有限公司 一种触发驱动电路及有机发光显示装置
CN108010489B (zh) * 2017-11-30 2019-11-15 南京中电熊猫平板显示科技有限公司 一种有机发光二极管驱动电路及其显示装置
CN108520724B (zh) * 2018-04-18 2020-02-28 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100430099B1 (ko) * 1999-03-02 2004-05-03 엘지.필립스 엘시디 주식회사 쉬프트 레지스터 회로
US7289594B2 (en) * 2004-03-31 2007-10-30 Lg.Philips Lcd Co., Ltd. Shift registrer and driving method thereof
KR101030528B1 (ko) * 2004-05-27 2011-04-26 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 사용한 액정표시장치
US7286627B2 (en) * 2005-07-22 2007-10-23 Wintek Corporation Shift register circuit with high stability
KR101115026B1 (ko) * 2006-01-10 2012-03-06 삼성전자주식회사 게이트 드라이버와 이를 구비한 박막 트랜지스터 기판 및액정 표시 장치
KR100719670B1 (ko) * 2006-04-06 2007-05-18 삼성에스디아이 주식회사 데이터 구동부 및 이를 이용한 유기 전계발광 표시장치
KR100748321B1 (ko) * 2006-04-06 2007-08-09 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 표시장치
TWI338877B (en) * 2006-05-04 2011-03-11 Chi Mei El Corp A shift register circuit and a pull high element thereof
TWI385624B (zh) * 2007-04-11 2013-02-11 Wintek Corp 移位暫存器及其位準控制器
TWI383353B (zh) * 2007-12-27 2013-01-21 Chimei Innolux Corp 平面顯示器及其驅動方法
TWI384756B (zh) * 2009-12-22 2013-02-01 Au Optronics Corp 移位暫存器
CN101777386B (zh) * 2010-01-06 2013-04-24 友达光电股份有限公司 移位寄存器电路
CN102479477B (zh) * 2010-11-26 2015-03-04 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN102646387B (zh) * 2011-05-19 2014-09-17 京东方科技集团股份有限公司 移位寄存器及行扫描驱动电路
CN102629463B (zh) * 2012-03-29 2013-10-09 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN102682689B (zh) * 2012-04-13 2014-11-26 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN103000155B (zh) * 2012-12-11 2014-10-08 京东方科技集团股份有限公司 移位寄存器单元、阵列基板栅极驱动装置及显示设备
CN103000120B (zh) * 2012-12-13 2015-04-01 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN103151010B (zh) 2013-02-27 2014-12-10 京东方科技集团股份有限公司 一种移位寄存器和显示装置

Also Published As

Publication number Publication date
US9293223B2 (en) 2016-03-22
WO2014173025A1 (zh) 2014-10-30
US20150043704A1 (en) 2015-02-12
CN103280200A (zh) 2013-09-04

Similar Documents

Publication Publication Date Title
US9685134B2 (en) Shift register unit, gate driving circuit and display device
US9627089B2 (en) Shift register, gate driving circuit, and display device
TWI534781B (zh) Scan drive circuit and organic light emitting display
CN104795106B (zh) 移位寄存器及驱动方法、驱动电路、阵列基板和显示装置
CN103761937B (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN103226981B (zh) 一种移位寄存器单元及栅极驱动电路
US9620241B2 (en) Shift register unit, method for driving the same, shift register and display device
CN103714792B (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN104134416B (zh) 栅极移位寄存器及使用其的显示装置
DE102014104631B4 (de) Schieberegistereinheit, anzeigepanel und anzeigevorrichtung
US20160172054A1 (en) Shift register unit, its driving method, shift register and display device
CN104766580B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
US8406372B2 (en) Bi-directional shift register
EP3086312B1 (en) Shift register unit, gate drive circuit and display device
JP5696923B2 (ja) ディスプレイ装置の駆動回路
US9177666B2 (en) Shift register unit and driving method thereof, shift register and display apparatus
CN105206243B (zh) 一种移位寄存器、栅极集成驱动电路及显示装置
TWI491175B (zh) 移位暫存器
US10223993B2 (en) Shift register and driving method thereof, gate driving circuit and display apparatus
CN104517575B (zh) 移位寄存器及级传栅极驱动电路
CN102982777B (zh) 显示装置的栅极驱动电路
KR101066493B1 (ko) 쉬프트 레지스터
CN102682689B (zh) 一种移位寄存器、栅极驱动电路及显示装置
EP2544186B1 (en) Bidirectional shifter register and method of driving same
CN103151011B (zh) 一种移位寄存器单元及栅极驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant