CN101066005B - 多层布线基板及其制造方法 - Google Patents
多层布线基板及其制造方法 Download PDFInfo
- Publication number
- CN101066005B CN101066005B CN2005800400662A CN200580040066A CN101066005B CN 101066005 B CN101066005 B CN 101066005B CN 2005800400662 A CN2005800400662 A CN 2005800400662A CN 200580040066 A CN200580040066 A CN 200580040066A CN 101066005 B CN101066005 B CN 101066005B
- Authority
- CN
- China
- Prior art keywords
- layer
- dielectric film
- conductive materials
- hole
- core substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 45
- 238000000034 method Methods 0.000 title claims abstract description 35
- 239000000758 substrate Substances 0.000 claims abstract description 293
- 239000004020 conductor Substances 0.000 claims abstract description 236
- 238000009792 diffusion process Methods 0.000 claims description 130
- 230000003405 preventing effect Effects 0.000 claims description 116
- 238000009413 insulation Methods 0.000 claims description 58
- 230000015572 biosynthetic process Effects 0.000 claims description 56
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 44
- 229910052802 copper Inorganic materials 0.000 claims description 44
- 239000010949 copper Substances 0.000 claims description 44
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 41
- 238000013459 approach Methods 0.000 claims description 37
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 35
- 229910052710 silicon Inorganic materials 0.000 claims description 23
- 239000010703 silicon Substances 0.000 claims description 23
- 239000000463 material Substances 0.000 claims description 16
- 238000005268 plasma chemical vapour deposition Methods 0.000 claims description 16
- 239000000377 silicon dioxide Substances 0.000 claims description 16
- 230000003647 oxidation Effects 0.000 claims description 14
- 238000007254 oxidation reaction Methods 0.000 claims description 14
- 239000002002 slurry Substances 0.000 claims description 14
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical group [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 13
- 238000004544 sputter deposition Methods 0.000 claims description 11
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 9
- 238000005229 chemical vapour deposition Methods 0.000 claims description 7
- 238000000151 deposition Methods 0.000 claims description 7
- 239000000203 mixture Substances 0.000 claims description 6
- 239000000470 constituent Substances 0.000 claims description 5
- 239000012528 membrane Substances 0.000 claims description 4
- -1 wherein Substances 0.000 claims description 3
- 238000013461 design Methods 0.000 abstract description 6
- 238000010292 electrical insulation Methods 0.000 abstract 2
- 239000010408 film Substances 0.000 description 246
- 229910052751 metal Inorganic materials 0.000 description 34
- 239000002184 metal Substances 0.000 description 34
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 14
- 229920005989 resin Polymers 0.000 description 13
- 239000011347 resin Substances 0.000 description 13
- 239000007788 liquid Substances 0.000 description 11
- 235000012239 silicon dioxide Nutrition 0.000 description 11
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 10
- 229910052719 titanium Inorganic materials 0.000 description 10
- 239000010936 titanium Substances 0.000 description 10
- 238000000576 coating method Methods 0.000 description 8
- CHQMHPLRPQMAMX-UHFFFAOYSA-L sodium persulfate Chemical compound [Na+].[Na+].[O-]S(=O)(=O)OOS([O-])(=O)=O CHQMHPLRPQMAMX-UHFFFAOYSA-L 0.000 description 8
- 238000010276 construction Methods 0.000 description 7
- 238000011049 filling Methods 0.000 description 7
- 229910052759 nickel Inorganic materials 0.000 description 7
- 239000002245 particle Substances 0.000 description 7
- 230000000052 comparative effect Effects 0.000 description 6
- 238000000227 grinding Methods 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 6
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 5
- 206010070834 Sensitisation Diseases 0.000 description 5
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 5
- 229910052804 chromium Inorganic materials 0.000 description 5
- 239000011651 chromium Substances 0.000 description 5
- 239000011810 insulating material Substances 0.000 description 5
- 230000008313 sensitization Effects 0.000 description 5
- 229910052709 silver Inorganic materials 0.000 description 5
- 239000004332 silver Substances 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 4
- 239000011248 coating agent Substances 0.000 description 4
- 239000012141 concentrate Substances 0.000 description 4
- 230000008602 contraction Effects 0.000 description 4
- 238000011161 development Methods 0.000 description 4
- 238000007747 plating Methods 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 239000000047 product Substances 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 239000000126 substance Substances 0.000 description 4
- 239000000654 additive Substances 0.000 description 3
- 230000000996 additive effect Effects 0.000 description 3
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 3
- 230000002950 deficient Effects 0.000 description 3
- 238000003475 lamination Methods 0.000 description 3
- 238000001020 plasma etching Methods 0.000 description 3
- 238000004382 potting Methods 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 2
- 238000004140 cleaning Methods 0.000 description 2
- ARUVKPQLZAKDPS-UHFFFAOYSA-L copper(II) sulfate Chemical compound [Cu+2].[O-][S+2]([O-])([O-])[O-] ARUVKPQLZAKDPS-UHFFFAOYSA-L 0.000 description 2
- 238000005868 electrolysis reaction Methods 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 230000007613 environmental effect Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 150000002220 fluorenes Chemical class 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000001939 inductive effect Effects 0.000 description 2
- 239000005001 laminate film Substances 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 239000009719 polyimide resin Substances 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- JYLNVJYYQQXNEK-UHFFFAOYSA-N 3-amino-2-(4-chlorophenyl)-1-propanesulfonic acid Chemical compound OS(=O)(=O)CC(CN)C1=CC=C(Cl)C=C1 JYLNVJYYQQXNEK-UHFFFAOYSA-N 0.000 description 1
- VEXZGXHMUGYJMC-UHFFFAOYSA-M Chloride anion Chemical compound [Cl-] VEXZGXHMUGYJMC-UHFFFAOYSA-M 0.000 description 1
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 238000000280 densification Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 239000012467 final product Substances 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 150000002484 inorganic compounds Chemical class 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 229920003986 novolac Polymers 0.000 description 1
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N phenol group Chemical group C1(=CC=CC=C1)O ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 238000005546 reactive sputtering Methods 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4038—Through-connections; Vertical interconnect access [VIA] connections
- H05K3/4076—Through-connections; Vertical interconnect access [VIA] connections by thin-film techniques
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/02—Pretreatment of the material to be coated
- C23C16/0227—Pretreatment of the material to be coated by cleaning or etching
- C23C16/0245—Pretreatment of the material to be coated by cleaning or etching by etching with a plasma
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/06—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material
- C23C16/18—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of metallic material from metallo-organic compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0017—Etching of the substrate by chemical or physical means
- H05K3/0041—Etching of the substrate by chemical or physical means by plasma etching
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0073—Masks not provided for in groups H05K3/02 - H05K3/46, e.g. for photomechanical production of patterned surfaces
- H05K3/0079—Masks not provided for in groups H05K3/02 - H05K3/46, e.g. for photomechanical production of patterned surfaces characterised by the method of application or removal of the mask
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/423—Plated through-holes or plated via connections characterised by electroplating method
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/44—Manufacturing insulated metal core circuits or other insulated electrically conductive core circuits
- H05K3/445—Manufacturing insulated metal core circuits or other insulated electrically conductive core circuits having insulated holes or insulated via connections through the metal core
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4602—Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
- H05K3/4605—Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated made from inorganic insulating material
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
- H05K3/4679—Aligning added circuit layers or via connections relative to previous circuit layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09563—Metal filled via
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/096—Vertically aligned vias, holes or stacked vias
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/09—Treatments involving charged particles
- H05K2203/095—Plasma, e.g. for treating a substrate to improve adhesion with a conductor or for cleaning holes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/38—Improvement of the adhesion between the insulating substrate and the metal
- H05K3/388—Improvement of the adhesion between the insulating substrate and the metal by the use of a metallic or inorganic thin film adhesion layer
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/49155—Manufacturing circuit on or in base
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Plasma & Fusion (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Ceramic Engineering (AREA)
- Inorganic Chemistry (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本发明提供一种布线设计的自由度高从而能够实现高密度布线的多层布线基板,和用于简便地制造这种多层布线基板的制造方法。该多层布线基板在芯基板上介在电气绝缘层具有两层以上的布线,其中,作为芯基板使用具备填充了导电物质的、正反面导通的多个通孔的基板;所述通孔,其开口直径在10~100μm的范围内、且设置有绝缘膜以及导电物质扩散防止层,介在该绝缘膜将导电物质填充在通孔内;介在电气绝缘层形成在该芯基板上的第一层布线通过过孔与填充在所述通孔内的导电物质相连接。
Description
技术领域
本发明涉及多层布线基板以及其制造方法,尤其涉及用于搭载半导体晶片的形成高密度布线的多层布线基板、和用于制造这样的多层布线基板的制造方法。
背景技术
近年来,在电子设备的高性能化、小型化、轻量化的进程中谋求半导体封装体的小型化、多引脚化、外部端子的微小间距化,从而对高密度布线基板的要求变得越来越高。因此,开始将LSI(大规模集成电路)直接安装至印刷电路布线基板、或者将CSP(Chip Size Package)、BGA(Ballgrid Array)安装至印刷电路布线基板。于是,为了使印刷电路布线基板也能应对高密度化开始使用由积层法制作出的多层布线基板,所述积层法为每一层都介在电气绝缘层地在芯基板上层叠多层配线和过孔(ビア)。
在现有的一般积层多层布线基板中使用一种芯基板,其形成为在绝缘基板上通过钻孔设置通孔,在该通孔的内侧实施金属电镀,并在通孔内填充树脂或者导电浆料(日本特开平9-130050号公报)。该芯基板通过通孔导通正反面,通过在该芯基板上介在电气绝缘层多层地层叠布线而制作出多层布线基板。另外,最近开发出一种堆叠构造的多层布线基板,其对填充了树脂的通孔进行加盖电镀(为了堵塞通孔的开口部分而形成电镀层),在上述的加盖电镀部分的紧上方设置过孔,进而在该过孔上再配置过孔(日本特开2003-23251号公报)。
专利文献1:日本特开平9-130050号公报
专利文献2:日本特开2003-23251号公报
发明内容
但是,现有的通孔的形成是由钻孔加工进行的,所以不能使通孔的开口直径小于钻头直径,而在使用细微钻头的钻孔加工中钻头的破损频率较高。因此,存在通孔的细微化困难从而布线设计的自由度被限制这样的问题。
另外,在对填充了树脂的通孔进行加盖电镀的结构中,由于使用的绝缘基板的热收缩·热膨胀在通孔内部填充的树脂伸缩,因此还存在应力容易集中在形成于加盖电镀部分的过孔处从而连接可靠性低这样的问题。本发明是鉴于上述的实际情况而做出的,目的在于提供一种布线设计的自由度高从而能够实现高密度布线的多层布线基板,和用于简便地制造这样的多层布线基板的制造方法。
为了实现这样的目的,本发明是在芯基板上介在电气绝缘层具有两层以上的布线的多层布线基板,其中,芯基板具备填充了导电物质的、正反面导通的多个通孔,所述通孔的开口直径在10~100μm的范围内,在所述通孔内壁面上设置有绝缘膜以及导电物质扩散防止层,介在该绝缘膜将导电物质填充在所述通孔内,介在电气绝缘层形成在芯基板上的第一层布线通过过孔而与所述通孔内的所述导电物质连接。
作为本发明的优选形态,所述导电物质扩散防止层是氮化钛薄膜。
作为本发明的优选形态,所述绝缘膜是二氧化硅薄膜。
作为本发明的优选形态,所述绝缘膜以及所述导电物质扩散防止层在所述通孔内壁面上按导电物质扩散防止层、绝缘膜的顺序层叠。
作为本发明的优选形态,所述绝缘膜以及所述导电物质扩散防止层在所述通孔内壁面上按第一绝缘膜、导电物质扩散防止层、第二绝缘膜的顺序层叠。
作为本发明的优选形态,第一绝缘膜和第二绝缘膜的构成材料相同。
作为本发明的优选形态,所述绝缘膜以及所述导电物质扩散防止层是在所述通孔内壁面上按第一绝缘膜、第二绝缘膜、导电物质扩散防止层、第三绝缘膜的顺序层叠的,第二绝缘膜和第三绝缘膜的成分相同。
作为本发明的优选形态,所述导电物质是由电解电镀形成在通孔内的铜。
作为本发明的优选形态,所述导电物质是填充在通孔内的导电浆料。
作为本发明的优选形态,所述通孔的开口直径在10~70μm的范围内。
作为本发明的优选形态,所述芯基板的厚度在50~725μm的范围内。
作为本发明的优选形态,所述芯基板是硅芯基板。
另外,本发明是一种在芯基板上介在电气绝缘层具有两层以上布线的多层布线基板的制造方法,其中,包括:从芯基板用的芯件的一个面,通过利用了等离子体的干刻穿设开口直径在10~100μm的范围内的细微孔直至规定深度的工序;在包括所述细微孔的内壁面的芯件正面上,形成绝缘膜以及导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖,然后至少在位于细微孔的内壁面的绝缘膜上形成基底导电层的工序;在除所述细微孔内之外的所述芯件上形成所希望的抗蚀剂膜,以所述基底导电层作为籽层通过电解电镀在所述细微孔内填充导电物质的工序;去除所述抗蚀剂膜,研磨所述芯件的另一个面使所述细微孔露出从而形成通孔,得到借助所述导电物质通过通孔而使正反面导通的芯基板的工序;和在该芯基板上,形成过孔使得其与填充在通孔内的导电物质相连接,同时形成介在电气绝缘层的第一层布线的工序。
作为本发明的优选形态,通过MO-CVD法进行所述基底导电层的形成。
另外,本发明是一种在芯基板上介在电气绝缘层具有两层以上布线的多层布线基板的制造方法,其中,包括:从芯基板用的芯件的一个面,通过利用了等离子体的干刻穿设开口直径在10~100μm的范围内的细微孔直至规定深度的工序;研磨所述芯件的另一个面使所述细微孔露出从而形成通孔的工序;至少在包括所述细微孔的内壁面上,形成绝缘膜以及导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖的工序;在所述通孔内填充导电物质,从而得到正反面导通的芯基板的工序;和在该芯基板上,形成过孔使得其与填充在通孔内的导电物质相连接,同时形成介在电 气绝缘层的第一层布线的工序。
作为本发明的优选形态,在形成所述绝缘膜以及所述导电物质扩散防止层的工序中,在包括通孔的内壁面的芯件正面上,形成绝缘膜以及导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖,然后至少在位于细微孔的内壁面的绝缘膜上形成基底导电层;另外,在通孔内填充导电物质的工序中,在除所述细微孔内之外的所述芯件上形成所希望的抗蚀剂膜,通过电解电镀填充导电物质。
作为本发明的优选形态,通过MO-CVD法进行所述的基底导电层的形成。
另外,本发明是一种在芯基板上介在电气绝缘层具有两层以上布线的多层布线基板的制造方法,其中,包括:从芯基板用的芯件的一个面,通过利用了等离子体的干刻穿设开口直径在10~100μm的范围内的细微孔直至规定深度的工序;研磨所述芯件的另一个面使所述细微孔露出从而形成通孔的工序;在所述芯件的两面和所述细微孔的内壁面上,形成绝缘膜以及导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖,然后在所述芯件的一面的整个面上形成基底导电层的工序;在所述基底导电层上和所述芯件的相反面的所述绝缘膜上形成所希望的抗蚀剂膜,以所述基底导电层作为籽层通过电解电镀在所述通孔内填充导电物质,从而得到正反面导通的芯基板的工序;和在该芯基板上,形成过孔使得其与填充在通孔内的导电物质相连接,同时形成介在电气绝缘层的第一层布线的工序。
作为本发明的优选形态,通过蒸镀法、溅射法中的任意一种进行所述基底导电层的形成。
作为本发明的优选形态,在形成绝缘膜以及导电物质扩散防止层的工序中,使用按导电物质扩散防止层、绝缘层的顺序层叠的方法,按第一绝缘膜、导电物质扩散防止层、第二绝缘膜的顺序层叠的方法,按第一绝缘膜、第二绝缘膜、导电物质扩散防止层、第三绝缘膜的顺序层叠的方法中的任意一种来形成绝缘膜以及导电物质扩散防止层,所述第一绝缘膜的形成是利用热氧化法或者等离子体CVD法而进行的,所述第二绝缘膜、第三绝缘膜的形成是利用等离子体CVD法而进行的。
作为本发明的优选形态,所述导电物质扩散防止层的形成是通过MO-CVD法进行的,并且优选将所述细微孔形成为其开口直径处于10~70μm的范围内。
另外,作为本发明的优选形态,所述芯件是硅。
如以上详述那样,根据本发明,通孔的开口直径在10~100μm的范围内,所以不仅可以实现通孔的窄间距化,还容易确保通孔之间的空间,能够在该空间形成必要的布线,从而能够以更少的层数形成所希望的高密度布线进而能够制造薄型的半导体装置。另外,因为其结构是在通孔内部填充导电物质、通过与该导电物质相连接的过孔形成第一层布线,即,在通孔紧上方具备过孔,所以能够提高多层布线的布线设计自由度。并且,通过在通孔内壁面所设置的导电物质扩散防止层,阻止在通孔内部所填充的导电物质向芯基板中扩散,而且通过位于导电物质和导电物质扩散防止层之间的绝缘膜,防止由导电物质扩散所导致的导电物质扩散防止层的导电性变化,从而导电物质扩散防止层能够实现所设计的电气特性,导电物质扩散防止效果更高,即便推进通孔的窄间距化也能够防止相邻的通孔之间的短路。另外,因为在通孔内没有填充树脂,所以难以发生芯基板向配置于通孔紧上方的过孔热收缩、热膨胀而导致的应力集中,从而连接可靠性高。
另外,在本发明的制造方法中,因为通过利用了等离子体的干刻形成通孔,所以能够形成开口直径小的通孔,另外,因为在通孔紧上方形成过孔,第一层布线通过该过孔而与填充在通孔内的导电物质相连接,所以能够提高多层布线的布线设计的自由度。并且,因导电物质扩散防止层被绝缘膜覆盖,故在以基底导电层作为籽层向通孔内填充导电物质时,绝缘膜和抗蚀剂膜的贴合良好,不会发生导电物质进入绝缘膜和抗蚀剂膜的界面从而产生不必要的扩散的情况,能够以高精度填充导电物质,因此能够提高通孔的窄间距化和合格品率。
附图说明
图1是表示本发明的多层布线基板的一个实施形态的局部纵剖面图。
图2是表示本发明的多层布线基板的其他实施形态的局部纵剖面图。
图3是表示本发明的多层布线基板的其他实施形态的局部纵剖面图。
图4是表示本发明的多层布线基板的其他实施形态的局部纵剖面图。
图5是表示本发明的多层布线基板的制造方法的一个实施形态的工序图。
图6是表示本发明的多层布线基板的制造方法的一个实施形态的工序图。
图7是表示本发明的多层布线基板的制造方法的一个实施形态的工序图。
图8是表示本发明的多层布线基板的制造方法的其他实施形态的工序图。
图9是表示本发明的多层布线基板的制造方法的其他实施形态的工序图。
图10是表示本发明的多层布线基板的制造方法的其他实施形态的工序图。
图11是表示本发明的多层布线基板的制造方法的其他实施形态的工序图。
具体实施方式
以下,关于本发明的实施形态,参照附图进行说明。
(多层布线基板)
图1是表示本发明的多层布线基板的一个实施形态的局部纵剖面图。在图1中,本发明的多层布线基板1具备:芯基板2;在该芯基板2的正面2a上介在电气绝缘层所形成的布线;和在反面2b上介在电气绝缘层所形成的布线。
构成多层布线基板1的芯基板2是在芯件2’形成了多个通孔4的基板, 在各通孔4填充有导电物质8,借助该导电物质8实现了通过通孔4的正面2a和反面2b的导通。
形成于芯基板2的通孔4的开口直径在10~100μm,优选在10~70μm的范围内。如果通孔的开口直径小于上述的范围,则通孔形成加工困难,另外如果超出上述的范围,则因在提高通孔的密度、增加通孔的形成数量方面存在局限性故不优选。在通孔4的内壁面、以及芯基板的两面2a、2b上设置有导电物质扩散防止层5和绝缘膜6,绝缘膜6介于导电物质扩散防止层5和导电物质8之间。
在芯基板2的正面2a上所形成的布线在图示例中为多层布线,包括:第一层布线12a,其形成为在芯基板2的正面2a上介在电气绝缘层11a且通过过孔13a而与通孔4内的导电物质8相连接;第二层布线12b,其形成为在该第一层布线12a上介在第二层电气绝缘层11b且通过过孔13b而与规定的第一层布线12a相连接;和第三层布线12c,其形成为在该第二层布线12b上介在第三层电气绝缘层11c且通过过孔13c而与规定的第二层布线12b相连接。
另外,在芯基板2的反面2b上所形成的布线在图示例中为单层布线,是布线16,其形成为在芯基板2的反面2b上介在电气绝缘层15通过过孔17而与通孔4内的导电物质8相连接。
另外,各布线12a、12b、12c、16以及各过孔13a、13b、13c可以通过作为例如铜、银等的薄膜的基底金属层,形成在导电物质8上、下层的电气绝缘层上、过孔上。
图2是表示本发明的多层布线基板的其他实施形态的局部纵剖面图。在图2中,本发明的多层布线基板1’,其设置于芯基板2的导电物质扩散防止层5和绝缘膜6的层叠结构与上述的多层布线基板1不同,除此之外都与上述的多层布线基板1相同,对相同的部件附加相同的部件标号。
在该多层布线基板1’中,在通孔4的内壁面、以及芯基板的两面2a、2b上将第一绝缘膜6a、导电物质扩散防止层5、第二绝缘膜6b按照该顺序层叠配设。由此,在通孔4内,第二绝缘膜6b介于导电物质扩散防止层 5和导电物质8之间。
另外,第一绝缘膜6a和第二绝缘膜6b可以是构成材料相同的绝缘膜。
另外,图3是表示本发明的多层布线基板的其他实施形态的局部纵剖面图。在图3中,本发明的多层布线基板1“,其设置于芯基板2的导电物质扩散防止层5和绝缘膜6的层叠结构与上述的多层布线基板1不同,除此之外都与上述的多层布线基板1相同,对相同的部件附加相同的部件标号。
在该多层布线基板1“中,在通孔4的内壁面、以及芯基板的两面2a、2b上将第一绝缘膜6a、第二绝缘膜6b、导电物质扩散防止层5、第三绝缘膜6c按照该顺序层叠配设。由此,在通孔4内,第三绝缘膜6c介于导电物质扩散防止层5和导电物质8之间。
另外,第二绝缘膜6b和第三绝缘膜6c构成材料可以相同,另外第一绝缘膜6a、第二绝缘膜6b以及第三绝缘膜6c都可以是构成材料相同的绝缘膜。
图4是表示本发明的多层布线基板的其他实施形态的局部纵剖面图。在图4中,本发明的多层布线基板21具备:芯基板22;在该芯基板22的正面22a上介在电气绝缘层所形成的布线;和在反面22b上介在电气绝缘层所形成的布线。
构成多层布线基板21的芯基板22是在芯件22’上形成了多个通孔24的基板,在各通孔24内填充有导电物质28,借助该导电物质28实现了通过通孔24的正面22a和反面22b的导通。
形成于芯基板22的通孔24的开口直径在10~100μm、优选在10~70μm的范围内。如果通孔的开口直径小于上述的范围,则通孔形成加工困难,另外如果超出上述的范围,则因在提高通孔的密度、增加通孔的形成数量方面存在局限性故不优选。在通孔24的内壁面、以及芯基板的正面22a上设置有导电物质扩散防止层25和绝缘膜26,绝缘膜26介于导电物质扩散防止层25和导电物质28之间。另外,在芯基板22的反面22b上设置有绝缘膜23。
在芯基板22的正面22a上所形成的布线在图示例中为多层布线,包括:第一层布线32a,其形成为在芯基板22的正面22a上介在电气绝缘层31a通过过孔33a而与通孔24内的导电物质28相连接;第二层布线32b,其形成为在该第一层布线32a上介在第二层电气绝缘层31b通过过孔33b而与规定的第一层布线32a相连接;和第三层布线32c,其形成为在该第二层布线32b上介在第三层电气绝缘层31c通过过孔33c而与规定的第二层布线32b相连接。
另外,在芯基板22的反面22b上所形成的布线在图示例中为单层布线,是布线36,其形成为在芯基板22的反面22b上介在电气绝缘层35通过过孔37而与通孔24内的导电物质28相连接。
另外,各布线32a、32b、32c、36以及各过孔33a、33b、33c可以通过作为例如铜、银等的薄膜的基底金属层,形成在导电物质28上、下层的电气绝缘层上、过孔上。
在这样的多层布线基板21中同样可以将导电物质扩散防止层25和绝缘膜26的层叠结构像上述的多层布线基板1’、1”那样设为由第一绝缘膜和第二绝缘膜夹持着导电物质扩散防止层25那样的层叠结构,或者由第一、第二绝缘膜和第三绝缘膜夹持着导电物质扩散防止层25那样的层叠结构。
在上述那样的本发明的多层布线基板1、1‘、1”、21中,因为是在通孔4、24内部填充有导电物质8、28、且通过与该导电物质8、28相连接的过孔13a、17、33a、37而形成第一层布线12a、16、32a、36的结构,即,在通孔4、24的紧上方具备过孔13a、17、33a、37的结构,所以能够提高多层布线的布线设计的自由度。另外,因为在通孔4、24内没有填充树脂,所以难以产生芯部基板2向配置在通孔4、24的紧上方的过孔13a、17、33a、37热收缩、热膨胀而引起的应力集中从而连接可靠性较高。并且,因为既可以实现通孔4、24的窄间距化、又能够容易地确保通孔4、24之间的空间从而能够在该空间形成必要的布线,所以能够以更加少的层数形成所希望的高密度布线,从而能够实现薄型的半导体装置的制造。另外,通过设置在通孔4、24的内壁面的导电物质扩散防止层5、25,阻止在通孔内部所填充的导电物质8、28的构成物质向芯基板2、22中扩散。并且,通过位于导电物质8、28和导电物质扩散防止层5、25之间的绝缘膜6、26(第二绝缘膜6b、第三绝缘膜6c),防止由导电物质8、28扩散所导致的导电物质扩散防止层5、25的导电性变化。这样,导电物质扩散防止层5、25能够实现所设计的电气特性、导电物质扩散防止效果更高,即便推进通孔4、24的窄间距化也能够防止相邻的通孔4、24之间的短路。
构成本发明的多层布线基板1的芯基板2、22,可以使用例如硅、玻璃等芯件2‘、22“制作。芯基板2、22的厚度在50~725μm、优选在300~625μm的范围内。如果芯基板2、22的厚度不满50μm,则作为支撑体不能保持充分的强度,如果超过725μm,则给半导体装置的薄型化带来阻碍故不优选。
在通孔4、24的内壁面所形成的导电物质扩散防止层5、25只要是致密、且能够防止导电物质向芯基板2、22中扩散即可,没有特别限制,可以是例如氮化钛、钛、铬等的薄膜层。该导电物质扩散防止层5的厚度可以设定在例如10~50nm的范围。
构成多层布线基板1的绝缘膜6、构成多层布线基板1‘的第二绝缘膜6b、构成多层布线基板1“的第二绝缘膜6b和第三绝缘膜6c、构成多层布线基板21的绝缘膜26,可以是由二氧化硅、氮化硅等无机化合物构成的薄膜,厚度可以是10~4000nm、优选是50~1000nm左右。
另外,构成多层布线基板1‘的第一绝缘膜6a、构成多层布线基板1“的第一绝缘膜6a以及构成多层布线基板21的绝缘膜26,可以是上述那样的绝缘膜,另外在芯基板2是硅基板的情况下也可以是通过热氧化形成的氧化硅膜。
作为在芯基板2、22的各通孔4、24所填充的导电物质8、28,可以是例如通过区域电解电镀(フイルド電解めつき)而在通孔内所形成的铜等导电金属。另外,可以使用含有铜粒子、银粒子等导电粒子的导电浆料。但是,在将导电浆料作为导电物质8、28使用的情况下,为了抑制芯基板2、22因热收缩、热膨胀而向过孔13a、17、33a、37应力集中,优选导电 粒子的含有率在80体积%以上。
芯基板2、22的正面2a、22a上的第一层布线12a、32a、第二层布线12b、32b、第三层布线12c、32c的材料,过孔13a、13b、13c、33a、33b、33c的材料,以及反面2b、22b上的布线16、36的材料,过孔17、37的材料,可以是例如铜、镍等导电材料。这些各层的布线的厚度可以设定在例如3~20μm的范围,过孔的直径可以设定在例如20~100μm的范围。
另外,电气绝缘层11a、11b、11c、31a、31b、31c以及电气绝缘层15、35的材料可以是例如环氧树脂、苯并环丁烯树脂、カルド(cardo)树脂、聚酰亚胺树脂、芴等的有机绝缘材料。这样的电气绝缘层的厚度可以设定在例如3~20μm的范围。
另外,在上述的实施形态中,在芯基板2、22的正面2a、22a形成有布线12a、12b、12c、32a、32b、32c,在反面形成有布线16、36,但是本发明中对在芯基板形成的布线层的层叠数没有限制。
另外,本发明的多层布线基板可以将最表面层的布线设为具有半导体晶片搭载用的端子衬垫。并且,也可以在这样的端子衬垫的表面具有软钎料层。
多层布线基板的制造方法
接下来,一边参照附图一边说明本发的多层布线基板的制造方法。
图5至图7是以图1所示的多层布线基板1为例,表示本发明的多层布线基板的制造方法的一个实施形态的工序图。
在本发明的多层布线基板的制造方法中,在芯基板用的芯件2‘的一个面2‘a上形成具有规定的开口9a的掩模图案9,以该掩模图案9作为掩模通过利用等离子体的干刻法即ICP-RIE(Inductive CoupledPlasma-Reactive Ion Etching)在芯件2‘上以规定深度穿设细微孔4‘(图5(A))。
芯件2‘可以使用例如硅、玻璃等。另外,掩模图案9可以使用具有耐干刻性的材料而形成,例如可以使用采用了酚醛清漆树脂的正型抗蚀剂而形成。另外,可以使用与芯件2‘相比蚀刻选择比小的(蚀刻速度小)的材 料,例如相对于由硅构成的芯件2‘使用氧化硅、氮化硅等来形成掩模图案21。
可以将形成的细微孔4‘的开口直径适当地设定在10~100μm、优选在10~70μm的范围内。另外,可以考虑制作的芯基板的厚度(例如,50~725μm)而设定细微孔4‘的深度,例如可以适当地设定在70~745μm的范围内。在本发明的制造方法中,因为通孔用的细微孔4‘是通过利用等离子体的干刻法而形成的,所以可以形成开口直径较小的通孔。
接下来,从芯件2‘去除掩模图案9,研磨芯件2‘的另一个面2‘b,使细微孔4‘露出从而形成通孔4,然后在芯件2‘的两面以及通孔4的内壁面形成导电物质扩散防止层5和绝缘膜6(图5(B))。
导电物质扩散防止层5可以是由氮化钛、钛、铬等构成的薄膜。这样的导电物质扩散防止层5,可以通过例如MO-CVD(MetalOrganic-Chemical Vapor Deposition(有机金属化学汽相淀积))、溅射法而形成,尤其是在通孔4的开口直径在70μm以下的情况下优选通过MO-CVD形成。
另外,绝缘膜6可以是例如由等离子体CVD(Plasma Enhanced-Chemical Vapor Deposition)形成的氧化硅膜、氮化硅膜等,这样的绝缘膜6的厚度可以设定在例如500~1000nm的范围内。
另外,在将导电物质扩散防止层5和绝缘膜6的层叠结构设为如上述的多层布线基板1‘(图2)那样的第一绝缘膜6a、导电物质扩散防止层5、第二绝缘膜6b按该顺序层叠的构造,或如多层布线基板1“(图3)那样的第一绝缘膜6a、第二绝缘膜6b、导电物质扩散防止层5、第三绝缘膜6c按该顺序层叠的构造的情况下,能够使第一绝缘膜6a、第二绝缘膜6b、第三绝缘膜6c与上述的绝缘膜6同样地形成。另外,第一绝缘膜6a,在芯件2‘是硅的情况下,也可以施以热氧化作为氧化硅膜而形成。
接下来,在绝缘膜6上形成基底导电层7(图5(C))。该基底导电层7可以是例如铜、镍等的薄膜、钛/铜的层叠薄膜等。基底导电层7的形成可以通过例如MO-CVD(Metal Organic-Chemical Vapor Deposition)、 溅射法而进行,尤其是在通孔4的开口直径在70μm以下的情况下,优选通过MO-CVD形成。这样的基底导电层7需要覆盖在存在于通孔4的内壁面的绝缘膜6上,但是也可以在芯基板2的两面上在所希望的部位上形成。
接下来,在基底导电层7、绝缘膜6上形成所希望的抗蚀剂膜10a、10b,以基底导电层7作为籽层,通过区域电解电镀而在通孔4内填充铜、镍等导电物质8(图5(D))。抗蚀剂膜10a、10b,可以使用公知的感光抗蚀剂材料而形成,其厚度可以设定在例如1~100μm的范围。
在该区域电解电镀中,因为抗蚀剂膜10a、10b不与导电物质扩散防止层5贴合,而与绝缘膜6、基底导电层7贴合,所以其贴合强度较高,不会发生导电物质8进入绝缘膜6、基底导电层7和抗蚀剂膜10a、10b的界面从而产生不必要的扩散的情况。因此,能够以反映了抗蚀剂膜10a、10b的图案的高精度来填充导电物质8。
另外,在通孔4内也可以通过网板印刷等方法将导电浆料作为导电物质8进行填充。使用的导电浆料,优选含有80体积%以上的铜粒子、银粒子等导电粒子的导电浆料。
接下来,去除抗蚀剂膜10a、10b,根据需要研磨去除在芯件2‘上突出的多余的导电物质8,这样仅在通孔4内残留导电物质8。由此,得到借助于在通孔4内所填充的导电物质8而使正反面导通的芯基板2(图6(A))。在如上述那样的研磨去除多余的导电物质8的情况下,也不会发生如上所述导电物质8进入绝缘膜6、基底导电层7和抗蚀剂膜10a、10b的界面从而产生不必要的扩散的情况,所以能够不损伤绝缘膜6、导电物质扩散防止层5地仅研磨去除多余的导电物质8。
接下来,在芯基板2的两面涂布感光绝缘材料作为第一层布线的电气绝缘层,并以规定的图案曝光显影,由此形成电气绝缘层11a、15(图6(B))。电气绝缘层11a、15,可以使用例如苯并环丁烯、聚酰亚胺树脂、芴等感光绝缘材料而形成,其厚度可以设定在例如3~20μm的范围。
接下来,以覆盖该电气绝缘层11a、15的方式形成基底金属层12‘a、 16‘,在电气绝缘层11a、15上形成抗蚀剂图案19(图6(C))。基底金属层12‘a、16‘可以是通过溅射法等形成的薄膜,例如可以是铜、银等的薄膜。另外,可以将基底金属层12‘a、16‘的构造,设为上述那样的薄膜和铬、钛、氮化钛等的贴合膜的层叠构造。这样的基底金属层的厚度,可以设定在例如50~350nm的范围。
另外,抗蚀剂图案19具有开口19a以使得在填充于通孔4内的导电物质8上的基底金属层12‘a、16‘露出。
接下来,以该抗蚀剂图案19为掩模,以基底金属层12‘a、16‘为籽层进行电解电镀,然后去除抗蚀剂图案19。由此,形成通过孔13a而与填充在通孔4内的导电物质8连接的布线12a,和通过过孔17而与填充在通孔4内的导电物质8连接的布线16(图7(A))。这样的布线、过孔的材料,可以使用例如铜、镍等导电材料。
然后,去除在电气绝缘层11a、15上所存在的多余的基底金属层12‘a、16‘。由此,在芯基板2的两面形成经由电气绝缘层的第一层布线,该布线通过过孔而与在通孔4内所填充的导电物质8相连接(图7(B))。
然后,通过反复进行图6(B)~图7(B)的工序,在芯基板2的正面2a侧及/或反面2b侧再次形成任意层数的布线,从而能够得到所希望的多层布线基板。
图8至图9是以图2所示的多层布线基板1‘为例,表示本发明的多层布线基板的制造方法的其他实施形态的工序图。
在本发明的多层布线基板的制作方法中,首先和上述的实施形态一样,在芯件2‘上形成通孔4。然后,在芯件2‘的两面以及通孔4的内壁面上形成第一绝缘膜6a(图8(A))。第一绝缘膜6a可以是例如由等离子体CVD形成的氧化硅膜、氮化硅膜等,这样的绝缘膜6a的厚度可以设定为例如500~1000nm的范围。另外,在芯件2‘是硅的情况下,第一绝缘膜6a也可以是通过施以热氧化作为氧化硅膜而形成的。
接下来,在第一绝缘膜6a上形成导电物质扩散防止层5和第二绝缘膜6b(图8(B))。导电物质扩散防止层5和第二绝缘膜6b的形成,可以 与上述的导电物质扩散防止层5和第二绝缘膜6b的形成同样地进行。
另外,也可以是如上述的多层布线基板1(图1)那样导电物质扩散防止层5、绝缘膜6按该顺序层叠的结构,或如多层布线基板1“(图3)那样第一绝缘膜6a、第二绝缘膜6b、导电物质扩散防止层5、第三绝缘膜6c按该顺序层叠的结构。
接下来,在芯件2‘的另一个面(图示例中的面2‘b侧)的第二绝缘膜6b上形成基底导电层7(图8(C))。该基底导电层7,可以是例如铜、镍等的薄膜、钛/铜的层叠薄膜等。基底导电层7的形成,可以通过例如蒸镀法、溅射法、MO-CVD等进行。
接下来,在基底导电层7和芯件2‘的另一个面(图示例中的面2‘a侧)的第二绝缘膜6b上形成所希望的抗蚀剂膜10a、10b,将基底导电层7作为籽层通过区域电解电镀,使铜、镍等导电物质8在通孔4内从一方向(箭头a方向)淀积、生长从而进行填充(图8(D))。抗蚀剂膜10a、10b,可以使用公知的感光抗蚀剂材料形成,其厚度可以设定在例如1~100μm的范围。
在该区域电解电镀中,抗蚀剂膜10a、10b不与导电物质扩散防止层5贴合,而与第二绝缘膜6b、基底导电层7贴合,所以其贴合强度较高,阻止导电物质8进入第二绝缘膜6b、基底导电层7和抗蚀剂膜10a、10b的界面,尤其是进入位于导电物质8的淀积、生长方向的第二绝缘膜6b和抗蚀剂膜10a的界面,从而不发生不需要的扩散的情况。因此,能够以反映了抗蚀剂膜10a、10b的图案的高精度来填充导电物质8。
接下来,去除抗蚀剂膜10a、10b,根据需要研磨去除在芯件2‘上突出的多余的导电物质8,这样仅在通孔4内残留导电物质8。由此,得到借助于在通孔4内所填充的导电物质8而使正反面导通的芯基板2(图9(A))。在如上述那样的研磨去除多余的导电物质8的情况下如上所述也不会发生导电物质8进入第二绝缘膜6b、基底导电层7和抗蚀剂膜10a、10b的界面从而产生不必要的扩散的情况,所以能够不损伤第二绝缘膜6b、导电物质扩散防止层5地仅研磨去除多余的导电物质8。
接下来,在芯基板2的两面涂布感光绝缘材料作为第一层布线的电气绝缘层,以规定的图案曝光显影,这样形成电气绝缘层11a、15,以覆盖该电气绝缘层11a、15的方式形成基底金属层12‘a、16‘(图9(B))。基底金属层12‘a、16‘的形成可以与上述的实施形态相同。
接下来,在电气绝缘层11a、15上形成抗蚀剂图案,以该抗蚀剂图案为掩模,以基底金属层12‘a、16‘为籽层进行电解电镀。然后,去除抗蚀剂图案,去除在电气绝缘层11a、15上露出的多余的基底金属层12‘a、16‘。由此,形成通过过孔13a而与填充在通孔4内的导电物质8连接的布线12a,和通过过孔17而与填充在通孔4内的导电物质8连接的布线16(图9(C))。另外,上述的抗蚀剂图案具有开口以使得在通孔4内所填充的导电物质8上的基底金属层12‘a、16‘露出,可以和上述实施形态相同地形成。
然后,通过反复进行图9(B)~图9(C)的工序,在芯基板2的正面2a侧及/或反面2b侧,再次形成任意层数的布线,从而能够得到所希望的多层布线基板。
图10至图11是以图4所示的多层布线基板21为例,表示本发明的多层布线基板的制造方法的其他实施形态的工序图。
在本发明的多层布线基板的制作方法中,在芯基板用的芯件22’的一个面22’a上形成具有规定开口29a的掩模图案29,以该掩模图案29作为掩模通过利用等离子体的干刻法即ICP-RIE(Inductive CoupledPlasma-Reactive Ion Etching),在芯件22‘上以规定深度穿设细微孔24‘(图10(A))。
芯件22‘可以使用和上述的实施形态的芯件2‘相同的部件,另外掩模图案29可以与上述的实施形态的掩模图案9相同地形成。
另外,可以将形成的细微孔24‘的开口直径适当地设定在10~100μm、优选在10~70μm的范围内。另外,可以考虑制作的芯基板的厚度(例如,50~725μm)而设定细微孔24‘的深度,例如可以适当地设定在70~745μm的范围内。在本发明的制造方法中,因为通孔用的细微孔24‘是通过利 用等离子体的干刻法而形成的,所以可以形成开口直径较小的通孔。
接下来,从芯件22‘去除掩模图案29,在芯件22‘的正面以及细微孔24‘的内壁面上形成导电物质扩散防止层25和覆盖该导电物质扩散防止层25的绝缘膜26(图10(B))。导电物质扩散防止层25和绝缘膜26的形成,可以和上述的实施形态中的导电物质扩散防止层5和绝缘膜6的形成一样地进行。另外,可以和上述的多层布线基板1‘(图2)一样设为第一绝缘膜、导电物质扩散防止层、第二绝缘膜按该顺序层叠的结构,或者和多层布线基板1“(图3)一样设为第一绝缘膜、第二绝缘膜、导电物质扩散防止层、第三绝缘膜按该顺序层叠的结构。
接下来,在绝缘膜26上形成所希望的基底导电层27,在该基底导电层27、绝缘膜26上形成所希望的抗蚀剂膜30。基底导电层27必须覆盖存在于细微孔24‘的内壁面上的绝缘膜26,但是也可以在芯基板22上在所希望的部位上形成。接下来,以基底导电层27作为籽层,通过区域电解电镀而在细微孔24‘内填充铜、镍等导电物质28(图10(C))。基底导电层27、抗蚀剂膜30的形成,可以与上述的实施形态中的基底导电层7、抗蚀剂膜30的形成同样地进行。
在该区域电解电镀中,因为抗蚀剂膜30不与导电物质扩散防止层25贴合,而与绝缘膜26、基底导电层27贴合,所以其贴合强度较高,不会发生导电物质28进入绝缘膜26、基底导电层27和抗蚀剂膜30的界面从而产生不必要的扩散。因此,能够以反映了抗蚀剂膜30的图案的高精度来填充导电物质28。
接下来,研磨去除在芯件22‘上突出的多余的导电物质28,仅在细微孔24‘内残留导电物质28。另外,研磨芯件22‘的另一个面22‘b,使细微孔24‘露出从而形成通孔24,在该研磨面上形成绝缘膜23。由此,得到借助于在通孔24内所填充的导电物质28而使正反面导通的芯基板22(图11(A))。在如上述那样的研磨去除多余的导电物质28的情况下如上所述也不会发生导电物质28进入绝缘膜26、基底导电层27和抗蚀剂膜30的界面从而产生不必要的扩散的情况,所以能够不损伤绝缘膜26、导电物质 扩散防止层25地仅研磨去除多余的导电物质28。
绝缘膜23的形成,可以是例如由等离子体CVD(Chemical VaporDeposition)形成的氧化硅膜、氮化硅膜等,这样的绝缘膜23的厚度,可以设定在例如500~1000nm的范围。另外,在芯件22‘是硅的情况下,也可以通过施以热氧化而形成由氧化硅膜构成的绝缘膜23。
接下来,在芯基板22的两面涂布感光绝缘材料作为第一层布线的电气绝缘层,以规定的图案曝光显影,这样形成电气绝缘层31a、35,以覆盖该电气绝缘层31a、35的方式形成基底金属层32‘a、36‘(图11(B))。基底金属层32‘a、36‘的形成可以与上述的实施形态中的基底金属层12‘a、16‘的形成相同。
接下来,在电气绝缘层31a、35上形成抗蚀剂图案,以该抗蚀剂图案为掩模,以基底金属层32‘a、36‘为籽层进行电解电镀。然后,去除抗蚀剂图案,去除在电气绝缘层31a、35上所露出的多余的基底金属层32‘a、36‘。由此,形成通过过孔33a而与填充在通孔24内的导电物质28连接的布线32a,和通过过孔37而与填充在通孔24内的导电物质28连接的布线36(图11(C))。另外,上述的抗蚀剂图案具有开口以使得在填充于通孔24内的导电物质28上的基底金属层32‘a、36露出,可以和上述实施形态相同地形成。
然后,通过反复进行图11(B)~图11(C)的工序,在芯基板22的正面22a侧及/或反面22b侧,再次形成任意的层数的布线,从而能够得到所希望的多层布线基板。
另外,上述的多层布线基板和制造方法的实施形态是一个例子,本发明并不局限于这些实施形态。
实施例
接下来,列举具体的实施例,更加详细地说明本发明。
(实施例1)
准备厚度625μm、直径150mm的硅基板作为芯件,在该芯件的一个面上涂布酚醛类的正型抗蚀剂材料(东京应化工业(股份)制 PMER-P-LA900PM),通过通孔形成用的光掩模曝光、显影。由此,形成下述的掩模图案:具有开口直径10μm、30μm、70μm、100μm的四种圆形开口,并且分别以20μm间距形成开口直径10μm的开口,以60μm间距形成开口直径30μm的开口,以150μm间距形成开口直径70μm的开口,以200μm间距形成开口直径100μm的开口。
接下来,将该掩模图案作为掩模,在芯件上通过ICP-RIE(InductiveCoupled Plasma-Reactive Ion Etching)进行干刻,形成多个细微孔。该细微孔的深度为约350μm。
接下来,在去除不需要的掩模图案后,研磨芯件的反面,使细微孔露出从而形成通孔。接着,在清洗后,通过MO-CVD(Metal Organic-ChemicalVapor Deposition),在芯件的两面和通孔内面壁形成由氮化钛构成的厚度10nm的导电物质扩散防止层。
接下来,以覆盖该导电物质扩散防止层的方式,通过等离子体CVD(Plasma Enhanced-Chemical Vapor Deposition)形成由二氧化硅构成的厚度3μm的绝缘膜。
接下来,通过网板印刷向通孔内填充导电浆料(含有85体积%的平均粒子直径2.5μm的银覆层铜粒子),并且施以固化处理(160℃、20分钟)。然后,通过研磨去除在芯件的正面上凸出的导电浆料,使得通孔内的导电浆料和芯件表面为同一面。由此,得到具有开口直径为10μm、30μm、70μm、100μm的四种通孔、且借助于在各通孔内所填充的由导电浆料构成的导电物质使正反面导通的芯基板(如图1所示那样的芯基板)。
接下来,在芯基板的两面涂布感光苯并环丁烯(DOW社制Cyclotene-40240-40),通过以规定的图案曝光显影、使其固化,这样形成第一层布线的电气绝缘层(厚度10μm)。该电气绝缘层是露出在通孔内所填充的导电浆料的图案。
接下来,以覆盖电气绝缘层的方式,通过溅射法形成作为铬薄膜(厚度30nm)和铜薄膜(厚度200nm)的层叠构造的基底金属层。
接下来,以使在通孔内所填充的导电浆料上的基底金属层露出的方式, 在电气绝缘层上形成抗蚀剂图案。然后,以该抗蚀剂图案为掩模,以基底金属层为籽层,进行电解电镀,从而形成厚度4μm的铜层。接下来,去除抗蚀剂图案,去除在电气绝缘层上露出的多余的基底金属层。该基底金属层的去除,首先以过硫酸钠溶液去除铜薄膜,接着以碱性过锰酸钠溶液去除铬薄膜。由此,在芯基板的两面上形成通过过孔而与在通孔内所填充的导电物质相连接的布线。
通过反复进行上述的布线形成,能够形成两层以上的布线,从而得到所希望的多层布线基板。
(实施例2)
首先,使用和实施例1一样的芯件,通过ICP-RIE进行干刻,形成多个细微孔。该细微孔的深度为约350μm。
接着,通过MO-CVD,在设置有细微孔的芯件正面和细微孔的内面壁上形成由氮化钛构成的厚度10nm的导电物质扩散防止层。接着,以被覆该导电物质扩散防止层的方式,通过等离子体CVD形成由二氧化硅构成的厚度3μm的绝缘膜。
接着,通过溅射法在绝缘膜上形成由铜构成的厚度200nm的基底金属层,然后覆盖感光干膜抗蚀剂(旭化成エレクトロニクス(股份)制サンフオ一トSPG152),以所希望的图案曝光、显影,由此以使细微孔露出的方式形成抗蚀剂膜。
接下来,以基底金属层为籽层,使用下述组成的区域电镀液进行15小时脉冲电解电镀(DT周期10%,平均电流密度0.2A/dm2),由此在芯件正面施以铜电镀,在细微孔内填满铜。
(区域电镀液的组成)
·硫酸 …50g/L
·硫酸铜 …200g/L
·氯离子 …50mg/L
·添加剂(上村工业(股份)制ESA21-A) …2.5mL/L
·添加剂(上村工业(股份)制ESA21-B) …10mL/L
接下来,使用花王(股份)制的クリンスル一KS7405去除抗蚀剂膜,另外使用过硫酸钠溶液去除露出的基底导电层。接着,研磨去除从芯件突出的多余的铜覆膜,然后,研磨芯件的反面,使细微孔露出从而形成通孔。接着,在通过上述研磨露出的芯件表面上,通过反应溅射形成由氧化硅构成的绝缘膜(厚度100nm)。然后,在该绝缘膜上形成抗蚀剂图案,通过使用氟了化氢的湿刻在绝缘膜上形成开口。以使在通孔内所填充的铜露出的方式形成该开口。由此,得到借助于在通孔内所填充的区域电镀铜使正反面导通的芯基板(如图4所示那样的芯基板)。该芯基板具备开口直径为10μm、30μm、70μm、100μm的四种通孔,使得开口直径10μm的通孔的间距为20μm、开口直径30μm的通孔的间距为60μm、开口直径70μm的通孔的间距为150μm、开口直径100μm的通孔的间距为200μm。
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(实施例3)
首先,使用和实施例1相同的芯件,和实施例1一样地,在芯件形成通孔。
接着,对芯件施以热氧化(1050℃、20分钟),在芯件的两面和通孔的内壁面形成厚度800nm的第一绝缘膜。
接着,在上述的第一绝缘膜上,通过MO-CVD,形成由氮化钛构成的厚度30nm的导电物质扩散防止层。接着,以覆盖该导电物质扩散防止层的方式,通过等离子体CVD,形成由二氧化硅构成的厚度1μm的第二绝缘膜。
接着,在芯件的一个面的第二绝缘膜上,通过溅射法形成作为由钛构成的厚度30nm的层和由铜构成的厚度200nm的层的层叠的基底金属层。
接着,通过在芯件的两面覆盖感光干膜抗蚀剂(旭化成エレクトロニクス(股份)制サンフオ一トSPG152),以所希望的图案曝光、显影,以使细微孔露出的方式形成抗蚀剂膜。
接下来,通过以基底导电层为籽层,使用和在实施例2中使用的相同 的区域电镀液进行5小时电解电镀(平均电流密度1A/dm2),从而使铜从形成了基底金属层的面向通孔内在一个方向淀积、生长,在通孔内完全填充铜。
接下来,使用花王(股份)制的クリンスル一KS7405去除抗蚀剂膜,另外去除露出的基底导电层。该基底金属层的去除,首先使用过硫酸钠溶液去除铜薄膜,接着,使用三菱气体化学(股份)制WLC-T去除钛薄膜。接着,研磨去除从芯件突出的多余的铜被覆膜。由此,得到借助于在通孔内所填充的区域电镀铜而使正反面导通的芯基板(如图2所示那样的芯基板)。
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(实施例4)
将基底导电层的形成由溅射法转变为蒸镀法,形成作为由钛构成的厚度30nm的层和由铜构成的厚度200nm的层的层叠的基底导电层,并且使用下述组成的区域电镀液,除此之外与实施例3相同,从而得到借助于区域电镀铜而使正反面导通的芯基板(如图2所示那样的芯基板)。
(区域电镀液的组成)
·荏原ユ一ジライト(股份)制CU-BRITE VFII A …50mL/L
·荏原ユ一ジライト(股份)制CU-BRITE VFII B …4mL/L
·硫酸 …50g/L
·硫酸铜 …200g/L
·盐酸 …40g/L
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(实施例5)
首先,使用和实施例1相同的芯件,和实施例1一样地,在芯件形成通孔。
接着,在清洗芯件后,通过等离子体CVD,在芯件的两面和通孔的内 壁面形成由二氧化硅构成的厚度1μm的第一绝缘膜。
接着,在上述的第一绝缘膜上,通过MO-CVD,形成由氮化钛构成的厚度30nm的导电物质扩散防止层。接着,以覆盖该导电物质扩散防止层的方式,通过等离子体CVD,形成由二氧化硅构成的厚度1μm的第二绝缘膜。
接着,和实施例3一样地,形成基底导电层,以露出通孔的方式形成抗蚀剂膜,以基底导电层作为籽层,使用和在实施例2中使用的相同的区域电镀液,在通孔内完全填充铜。
接着,去除抗蚀剂膜,另外去除露出的基底导电层。接着,研磨去除从芯件突出的多余的铜覆膜。因此,得到借助于在通孔内所填充的区域电镀铜而使正反面导通的芯基板(如图2所示那样的芯基板)。
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(实施例6)
将基底导电层的形成由溅射法转变为蒸镀法,形成作为由钛构成的厚度30nm的层和由铜构成的厚度200nm的层的层叠的基底导电层,另外作为区域电镀液使用和在实施例4中所使用的相同的区域电镀液,除此之外与实施例5相同,从而得到借助于区域电镀铜而使正反面导通的芯基板(如图2所示那样的芯基板)。
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(实施例7)
首先,使用和实施例1相同的芯件,和实施例1一样地,在芯件形成通孔。
接着,对芯件施以热氧化(1050℃、20分钟),在芯件的两面和通孔的内壁面形成厚度800nm的第一绝缘膜。
接着,在上述的第一绝缘膜上,再次通过等离子体CVD,形成由二氧化硅构成的厚度1μm的第二绝缘膜。接着,在该第二绝缘膜上,通过 MO-CVD,形成由氮化钛构成的厚度30nm的导电物质扩散防止层。然后,以覆盖该导电物质扩散防止层的方式,通过等离子体CVD,形成由二氧化硅构成的厚度1μm的第三绝缘膜。
接着,使用蒸镀法,形成作为由钛构成的厚度30nm的层和由铜构成的厚度200nm的层的层叠的基底导电层,然后和实施例4同样地,以露出通孔的方式形成抗蚀剂膜,以基底导电层为籽层,使用和在实施例4中使用的相同的区域电镀液,在通孔内完全填充铜。
接着,去除抗蚀剂膜,另外,去除露出的基底导电层。接着,研磨去除从芯件突出的多余的铜覆膜。由此,得到借助于在通孔内所填充的区域电镀铜而使正反面导通的芯基板(如图3所示那样的芯基板)。
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(实施例8)
首先,使用和实施例1一样的芯件,通过ICP-RIE进行干刻,形成多个细微孔。该细微孔的深度为约350μm。
接着,对芯件施以热氧化(1050℃、20分钟),在芯件的两面和细微孔的内壁面形成厚度800nm的第一绝缘膜。
接着,在上述的第一绝缘膜上,进一步通过等离子体CVD,形成由二氧化硅构成的厚度1μm的第二绝缘膜。接着,在该第二绝缘膜上,通过MO-CVD,形成由氮化钛构成的厚度30nm的导电物质扩散防止层。然后,以覆盖该导电物质扩散防止层的方式,通过等离子体CVD,形成由二氧化硅构成的厚度1μm的第三绝缘膜。
接着,和实施例2一样地,形成基底导电层,以露出细微孔的方式形成抗蚀剂膜,以基底导电层为籽层,使用与在实施例2中使用的相同的区域电镀液,在通孔内完全填充铜。
接着,和实施例2一样地,去除抗蚀剂膜,去除露出的基底导电层,研磨去除从芯件突出的多余的铜覆膜,然后,研磨芯件的反面,使细微孔露出从而形成通孔。
接着,和实施例2一样地,在通过研磨而露出的芯件表面上形成由氧化硅构成的绝缘膜(厚度100nm),在该绝缘膜上以使在通孔内所填充的铜露出的方式形成开口。由此,得到借助于在通孔内所填充的区域电镀铜而使正反面导通的芯基板(如图4所示那样的芯基板(但是在导电物质扩散防止层25的两面具备绝缘膜))。
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(实施例9)
首先,使用和实施例1一样的芯件,和实施例1一样地,在芯件形成通孔。
接着,在芯件的两面和通孔的内壁面,通过MO-CVD,形成由氮化钛构成的厚度30nm的导电物质扩散防止层。接着,以覆盖该导电物质扩散防止层的方式,通过等离子体CVD,形成由二氧化硅构成的厚度1μm的绝缘膜。
接着,在绝缘膜上通过蒸镀法形成由铜构成的厚度200nm的基底导电层,然后在芯件的两面覆盖感光干膜抗蚀剂(旭化成エレクトロニクス(股份)制サンフオ一トSPG152),以所希望的图案曝光、显影,这样以使通孔露出的方式形成抗蚀剂膜。
接下来,通过以基底导电层为籽层,使用和在实施例2中使用的相同的区域电镀液进行5小时电解电镀(平均电流密度1A/dm2),从而在通孔内完全填充铜。
接下来,使用花王(股份)制的クリンスル一KS7405去除抗蚀剂膜,另外,通过过硫酸钠溶液去除露出的基底导电层。接着,研磨去除从芯件突出的多余的铜覆膜。由此,得到借助于在通孔内所填充的区域电镀铜而使正反面导通的芯基板(如图1所示那样的芯基板)。
接下来,和实施例1一样,在芯基板上形成两层以上的布线,制作所希望的多层布线基板。
(比较例)
使导电物质扩散防止层和绝缘膜的形成顺序相反并如下所述地形成,除此之外和实施例2一样地,制作芯基板,然后制作多层布线基板。
即,对设置有细微孔的芯件施以热氧化(1050℃、20分钟),在芯件的两面和细微孔的内壁面形成厚度800nm的绝缘膜。接着,在该绝缘膜上,通过MO-CVD,形成由氮化钛构成的厚度10nm的导电物质扩散防止层。
(比较例2)
除了没有形成第二绝缘膜之外,和实施例5一样地,制作芯基板,然后制作多层布线基板。
(评价)
关于由实施例1~9、比较例1~2所制作的芯基板,以下述的标准进行合格品判定,在下述的表1中表示其结果。
(合格品判定的标准)
合格:刚刚填充至通孔(细微孔)中的导电物质其与抗蚀剂膜的开口图案相同,另外,在去除了芯件上的多余的导电物质后的芯件上的绝缘膜、导电物质扩散防止层没有发现损伤。
不合格:填充至通孔(细微孔)的导电物质进入抗蚀剂膜的下方,以不同于抗蚀剂膜的开口图案的形状形成在芯件表面上,在去除芯件上的多余的导电物质后的芯件上的绝缘膜、导电物质扩散防止层发现损伤。
另外,对制作的多层布线基板(实施例1~9、比较例1~2),施以下述的环境试验,然后确认各布线的连接,在表1中表示其结果。
(环境试验)
在-55℃的条件下,放置15分钟,然后在125℃的条件下放置15分钟,反复进行100个周期。
表1
芯基板 多层布线基板 | 合格品判定 | 连接试验 |
实施例1 | 合格 | 无连接异常 |
实施例2 | 合格 | 无连接异常 |
实施例3 | 合格 | 无连接异常 |
实施例4 | 合格 | 无连接异常 |
实施例5 | 合格 | 无连接异常 |
实施例6 | 合格 | 无连接异常 |
实施例7 | 合格 | 无连接异常 |
实施例8 | 合格 | 无连接异常 |
实施例9 | 合格 | 无连接异常 |
比较例1 | 不合格 | 发生连接异常 |
比较例2 | 不合格 | 发生连接异常 |
工业上的可利用性
适用于各种多层布线基板、电子设备等的制造。
Claims (19)
1.一种多层布线基板,其在芯基板上介在电气绝缘层具有两层以上的布线,其中,
芯基板是硅芯基板,并且具备填充了导电物质的、正反面导通的多个通孔,所述通孔的开口直径在10~100μm的范围内,在所述通孔内壁面上按顺序层叠有第一绝缘膜、用于防止所述导电物质向所述芯基板扩散的导电物质扩散防止层以及第二绝缘膜,所述第一绝缘膜为通过所述硅芯基板的热氧化而形成的氧化硅膜,介在该第二绝缘膜将导电物质填充在所述通孔内,在所述通孔紧上方配置有与所述导电性物质连接的过孔,介在电气绝缘层而形成在芯基板上的第一层布线通过所述过孔与所述通孔内的所述导电物质连接。
2.根据权利要求1所记载的多层布线基板,其中,所述导电物质扩散防止层是氮化钛薄膜。
3.根据权利要求1所记载的多层布线基板,其中,所述第二绝缘膜是二氧化硅薄膜。
4.根据权利要求1所记载的多层布线基板,其中,所述第一绝缘膜和所述第二绝缘膜的构成材料相同。
5.一种多层布线基板,其在芯基板上介在电气绝缘层具有两层以上的布线,其中,
芯基板是硅芯基板,并且具备填充了导电物质的、正反面导通的多个通孔,所述通孔的开口直径在10~100μm的范围内,在所述通孔内壁面上,按顺序层叠有第一绝缘膜、第二绝缘膜、用于防止所述导电物质向所述芯基板扩散的导电物质扩散防止层、以及第三绝缘膜,所述第一绝缘膜为通过所述硅芯基板的热氧化而形成的氧化硅膜,第二绝缘膜和第三绝缘膜的成分相同,介在该第三绝缘膜将导电物质填充在所述通孔内,在所述通孔紧上方配置有与所述导电性物质连接的过孔,介在电气绝缘层而形成在芯基板上的第一层布线通过所述过孔与所述通孔内的所述导电物质连接。
6.根据权利要求1或5所记载的多层布线基板,其中,所述导电物质是由电解电镀形成在通孔内的铜。
7.根据权利要求1或5所记载的多层布线基板,其中,所述导电物质是填充在通孔内的导电浆料。
8.根据权利要求1或5所记载的多层布线基板,其中,所述通孔的开口直径在10~70μm的范围内。
9.根据权利要求1或5所记载的多层布线基板,其中,所述芯基板的厚度在50~725μm的范围内。
10.一种多层布线基板的制造方法,该多层布线基板在芯基板上介在电气绝缘层具有两层以上的布线,其中,该制造方法包括:
从芯基板用的硅芯件的一个面,通过利用了等离子体的干刻穿设开口直径在10~100μm的范围内的细微孔直至规定深度的工序;
在包括所述细微孔的内壁面的硅芯件正面上,形成绝缘膜以及用于防止导电物质向芯基板扩散的导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖,然后至少在位于细微孔的内壁面的绝缘膜上形成基底导电层的工序;
在除所述细微孔内之外的所述硅芯件上形成所希望的抗蚀剂膜,以所述基底导电层作为籽层通过电解电镀在所述细微孔内填充导电物质的工序;
去除所述抗蚀剂膜,研磨所述硅芯件的另一面使所述细微孔露出从而形成通孔,得到借助所述导电物质通过通孔而使正反面导通的硅芯基板的工序;和
在所述通孔紧上方,形成过孔使得其与填充在通孔内的导电物质相连接,同时在所述硅芯基板上形成介在电气绝缘层的第一层布线的工序,
在形成所述绝缘膜以及所述导电物质扩散防止层的工序中,使用按第一绝缘膜、导电物质扩散防止层、第二绝缘膜的顺序层叠的方法、以及按第一绝缘膜、第二绝缘膜、导电物质扩散防止层、第三绝缘膜的顺序层叠的方法中的任意一种来形成绝缘膜以及导电物质扩散防止层,并且所述第一绝缘膜的形成是利用硅芯基板的热氧化而进行的。
11.根据权利要求10所记载的多层布线基板的制造方法,其中,通过MO-CVD法进行所述基底导电层的形成。
12.一种多层布线基板的制造方法,该多层布线基板在芯基板上介在电气绝缘层具有两层以上的布线,其中,该制造方法包括:
从芯基板用的硅芯件的一个面,通过利用了等离子体的干刻穿设开口直径在10~100μm的范围内的细微孔直至规定深度的工序;
研磨所述硅芯件的另一个面使所述细微孔露出从而形成通孔的工序;
至少在所述通孔的内壁面上,形成绝缘膜以及用于防止导电物质向芯基板扩散的导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖的工序;
在所述通孔内填充导电物质从而得到正反面导通的硅芯基板的工序;和
在所述通孔紧上方,形成过孔使得其与填充在通孔内的导电物质相连接,同时在所述硅芯基板上形成介在电气绝缘层的第一层布线的工序,
在形成所述绝缘膜以及所述导电物质扩散防止层的工序中,使用按第一绝缘膜、导电物质扩散防止层、第二绝缘膜的顺序层叠的方法、以及按第一绝缘膜、第二绝缘膜、导电物质扩散防止层、第三绝缘膜的顺序层叠的方法中的任意一种来形成绝缘膜以及导电物质扩散防止层,并且所述第一绝缘膜的形成是利用硅芯基板的热氧化而进行的。
13.根据权利要求12所记载的多层布线基板的制造方法,其中,在形成所述绝缘膜以及所述导电物质扩散防止层的工序中,在包括通孔的内壁面的硅芯件正面上形成绝缘膜以及导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖之后,至少在位于通孔的内壁面的绝缘膜上形成基底导电层;另外,在通孔内填充导电物质的工序中,在除所述通孔内之外的所述硅芯件上形成所希望的抗蚀剂膜,通过电解电镀填充导电物质。
14.根据权利要求13所记载的多层布线基板的制造方法,其中,通过MO-CVD法进行所述基底导电层的形成。
15.一种多层布线基板的制造方法,该多层布线基板在芯基板上介在电气绝缘层具有两层以上的布线,其中,该制造方法包括:
从芯基板用的硅芯件的一个面,通过利用了等离子体的干刻穿设开口直径在10~100μm的范围内的细微孔直至规定深度的工序;
研磨所述硅芯件的另一面使所述细微孔露出从而形成通孔的工序;
在所述硅芯件的两面和所述通孔的内壁面上,形成绝缘膜以及用于防止导电物质向芯基板扩散的导电物质扩散防止层使得导电物质扩散防止层被绝缘膜覆盖,然后在所述硅芯件的一面的整个面上形成基底导电层的工序;
在所述基底导电层上和所述硅芯件的相反面的所述绝缘膜上形成规定的抗蚀剂膜,以所述基底导电层作为籽层通过电解电镀在所述通孔内填充导电物质,从而得到正反面导通的硅芯基板的工序;和
在所述通孔紧上方,形成过孔使得其与填充在通孔内的导电物质相连接,同时在所述芯基板上形成介在电气绝缘层的第一层布线的工序,
在形成所述绝缘膜以及所述导电物质扩散防止层的工序中,使用按第一绝缘膜、导电物质扩散防止层、第二绝缘膜的顺序层叠的方法、以及按第一绝缘膜、第二绝缘膜、导电物质扩散防止层、第三绝缘膜的顺序层叠的方法中的任意一种来形成绝缘膜以及导电物质扩散防止层,并且所述第一绝缘膜的形成是利用硅芯基板的热氧化而进行的。
16.根据权利要求15所记载的多层布线基板的制造方法,其中,通过蒸镀法、溅射法中的任意一种进行所述基底导电层的形成。
17.根据权利要求10、12或者15所记载的多层布线基板的制造方法,其中,所述第二绝缘膜、第三绝缘膜的形成是利用等离子体CVD法而进行的。
18.根据权利要求10、12或者15所记载的多层布线基板的制造方法,其中,所述导电物质扩散防止层的形成是通过MO-CVD法进行的。
19.根据权利要求10、12或者15所记载的多层布线基板的制造方法,其中,将所述细微孔形成为其开口直径处于10~70μm的范围内。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004338490A JP4564342B2 (ja) | 2004-11-24 | 2004-11-24 | 多層配線基板およびその製造方法 |
JP338490/2004 | 2004-11-24 | ||
PCT/JP2005/020822 WO2006057174A1 (ja) | 2004-11-24 | 2005-11-14 | 多層配線基板およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101066005A CN101066005A (zh) | 2007-10-31 |
CN101066005B true CN101066005B (zh) | 2012-02-01 |
Family
ID=36497912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2005800400662A Expired - Fee Related CN101066005B (zh) | 2004-11-24 | 2005-11-14 | 多层布线基板及其制造方法 |
Country Status (6)
Country | Link |
---|---|
US (5) | US7800002B2 (zh) |
EP (1) | EP1830615B1 (zh) |
JP (1) | JP4564342B2 (zh) |
KR (1) | KR101088584B1 (zh) |
CN (1) | CN101066005B (zh) |
WO (1) | WO2006057174A1 (zh) |
Families Citing this family (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006294527A (ja) * | 2005-04-14 | 2006-10-26 | Nec Corp | コネクタ及びその製造方法 |
JP4265668B2 (ja) * | 2007-03-08 | 2009-05-20 | ソニー株式会社 | 回路基板の製造方法および回路基板 |
JP4981491B2 (ja) * | 2007-03-15 | 2012-07-18 | キヤノン株式会社 | インクジェットヘッド製造方法及び貫通電極の製造方法 |
TWI343109B (en) * | 2007-03-23 | 2011-06-01 | Unimicron Technology Corp | Flip-chip substrate using aluminum oxide as its core sunbstrate |
JP5536322B2 (ja) | 2007-10-09 | 2014-07-02 | 新光電気工業株式会社 | 基板の製造方法 |
JP2009224492A (ja) * | 2008-03-14 | 2009-10-01 | Oki Semiconductor Co Ltd | 半導体装置及びその製造方法 |
JP5246103B2 (ja) | 2008-10-16 | 2013-07-24 | 大日本印刷株式会社 | 貫通電極基板の製造方法 |
JP5428280B2 (ja) * | 2008-10-16 | 2014-02-26 | 大日本印刷株式会社 | 貫通電極基板及び貫通電極基板を用いた半導体装置 |
US8143532B2 (en) * | 2009-02-05 | 2012-03-27 | Xilinx, Inc. | Barrier layer to prevent conductive anodic filaments |
JP5330115B2 (ja) * | 2009-06-17 | 2013-10-30 | 浜松ホトニクス株式会社 | 積層配線基板 |
KR101921258B1 (ko) | 2012-05-09 | 2018-11-22 | 삼성전자주식회사 | 배선 기판 및 이를 포함하는 반도체 패키지 |
US9406587B2 (en) | 2012-06-26 | 2016-08-02 | Intel Corporation | Substrate conductor structure and method |
KR20140016150A (ko) * | 2012-07-30 | 2014-02-07 | 삼성전기주식회사 | 인쇄회로기판 및 그 제조방법 |
CN102883523B (zh) * | 2012-09-27 | 2016-05-04 | 广东易事特电源股份有限公司 | 一种具有增强铜箔电流承载能力的pcb板 |
JP5846185B2 (ja) | 2013-11-21 | 2016-01-20 | 大日本印刷株式会社 | 貫通電極基板及び貫通電極基板を用いた半導体装置 |
TWI670803B (zh) | 2014-03-31 | 2019-09-01 | 日商凸版印刷股份有限公司 | 中介層、半導體裝置、中介層的製造方法及半導體裝置的製造方法 |
US9768066B2 (en) * | 2014-06-26 | 2017-09-19 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming conductive vias by direct via reveal with organic passivation |
KR101903557B1 (ko) | 2015-03-23 | 2018-11-13 | 삼성전기주식회사 | 인쇄회로기판 및 그 제조방법 |
US9913382B2 (en) | 2015-04-23 | 2018-03-06 | Viasystems Technologies Corp. L.L.C. | Method for anchoring a conductive cap on a filled via in a printed circuit board and printed circuit board with an anchored conductive cap |
JP6657609B2 (ja) * | 2015-06-12 | 2020-03-04 | 凸版印刷株式会社 | 配線回路基板、半導体装置、配線回路基板の製造方法および半導体装置の製造方法 |
CN104981099A (zh) * | 2015-06-18 | 2015-10-14 | 镇江华印电路板有限公司 | 高精度贯孔板 |
JP2017162895A (ja) * | 2016-03-08 | 2017-09-14 | 株式会社ジェイデバイス | 配線構造、プリント基板、半導体装置及び配線構造の製造方法 |
EP3226291B1 (en) | 2016-04-01 | 2024-04-03 | Nichia Corporation | Method of manufacturing a light emitting element mounting base member, and light emitting element mounting base member |
US10644210B2 (en) | 2016-04-01 | 2020-05-05 | Nichia Corporation | Method of manufacturing light emitting element mounting base member, method of manufacturing light emitting device using the light emitting element mounting base member, light emitting element mounting base member, and light emitting device using the light emitting element mounting base member |
JP2017199854A (ja) | 2016-04-28 | 2017-11-02 | Tdk株式会社 | 貫通配線基板 |
US20180197676A1 (en) * | 2017-01-10 | 2018-07-12 | General Electric Company | Insulation for tranformer or inductor |
CN117320265A (zh) | 2018-03-28 | 2023-12-29 | 大日本印刷株式会社 | 布线基板、半导体装置以及布线基板的制作方法 |
TWI734945B (zh) * | 2018-12-12 | 2021-08-01 | 欣興電子股份有限公司 | 複合基板結構及其製作方法 |
WO2020137878A1 (ja) * | 2018-12-25 | 2020-07-02 | 京セラ株式会社 | 電子部品実装用基板および電子装置 |
US11342256B2 (en) | 2019-01-24 | 2022-05-24 | Applied Materials, Inc. | Method of fine redistribution interconnect formation for advanced packaging applications |
US10903157B2 (en) * | 2019-03-08 | 2021-01-26 | Skc Co., Ltd. | Semiconductor device having a glass substrate core layer |
CN110335542B (zh) * | 2019-04-03 | 2021-04-30 | 上海天马微电子有限公司 | 显示面板及其制作方法、显示装置 |
IT201900006736A1 (it) | 2019-05-10 | 2020-11-10 | Applied Materials Inc | Procedimenti di fabbricazione di package |
IT201900006740A1 (it) | 2019-05-10 | 2020-11-10 | Applied Materials Inc | Procedimenti di strutturazione di substrati |
US11931855B2 (en) | 2019-06-17 | 2024-03-19 | Applied Materials, Inc. | Planarization methods for packaging substrates |
US11862546B2 (en) * | 2019-11-27 | 2024-01-02 | Applied Materials, Inc. | Package core assembly and fabrication methods |
US11257790B2 (en) | 2020-03-10 | 2022-02-22 | Applied Materials, Inc. | High connectivity device stacking |
US11454884B2 (en) | 2020-04-15 | 2022-09-27 | Applied Materials, Inc. | Fluoropolymer stamp fabrication method |
US11400545B2 (en) | 2020-05-11 | 2022-08-02 | Applied Materials, Inc. | Laser ablation for package fabrication |
CN111769077B (zh) * | 2020-06-18 | 2021-08-20 | 复旦大学 | 一种用于三维集成电路封装的硅通孔结构及其制造方法 |
US11232951B1 (en) | 2020-07-14 | 2022-01-25 | Applied Materials, Inc. | Method and apparatus for laser drilling blind vias |
US11676832B2 (en) | 2020-07-24 | 2023-06-13 | Applied Materials, Inc. | Laser ablation system for package fabrication |
US11521937B2 (en) | 2020-11-16 | 2022-12-06 | Applied Materials, Inc. | Package structures with built-in EMI shielding |
US11404318B2 (en) | 2020-11-20 | 2022-08-02 | Applied Materials, Inc. | Methods of forming through-silicon vias in substrates for advanced packaging |
US11705365B2 (en) | 2021-05-18 | 2023-07-18 | Applied Materials, Inc. | Methods of micro-via formation for advanced packaging |
US20240222142A1 (en) * | 2022-12-28 | 2024-07-04 | Applied Materials, Inc. | Efficient autocatalytic metallization of polymeric surfaces |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6178082B1 (en) * | 1998-02-26 | 2001-01-23 | International Business Machines Corporation | High temperature, conductive thin film diffusion barrier for ceramic/metal systems |
US6221769B1 (en) * | 1999-03-05 | 2001-04-24 | International Business Machines Corporation | Method for integrated circuit power and electrical connections via through-wafer interconnects |
US6248958B1 (en) * | 1998-11-30 | 2001-06-19 | International Business Machines Corporation | Resistivity control of CIC material |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4576192A (en) | 1983-01-24 | 1986-03-18 | Randall Equipment Company | Awning assembly |
JP3101197B2 (ja) | 1994-12-01 | 2000-10-23 | イビデン株式会社 | 多層プリント配線板およびその製造方法 |
JPH08186114A (ja) * | 1994-12-29 | 1996-07-16 | Ulvac Japan Ltd | 配線薄膜、及び配線薄膜製造方法 |
MY139405A (en) * | 1998-09-28 | 2009-09-30 | Ibiden Co Ltd | Printed circuit board and method for its production |
US6882045B2 (en) * | 1999-10-28 | 2005-04-19 | Thomas J. Massingill | Multi-chip module and method for forming and method for deplating defective capacitors |
US6625032B1 (en) | 1999-11-01 | 2003-09-23 | Jsr Corporation | Aqueous dispersion forming conductive layer, conductive layer, electronic compent, circuit board and method for manufacturing the same, and multilayer wiring board and method for manufacturing the same |
US20030086248A1 (en) * | 2000-05-12 | 2003-05-08 | Naohiro Mashino | Interposer for semiconductor, method for manufacturing same, and semiconductor device using same |
JP2003023251A (ja) | 2001-07-10 | 2003-01-24 | Ibiden Co Ltd | 多層プリント配線板 |
US6743727B2 (en) * | 2001-06-05 | 2004-06-01 | International Business Machines Corporation | Method of etching high aspect ratio openings |
US6812134B1 (en) * | 2001-06-28 | 2004-11-02 | Lsi Logic Corporation | Dual layer barrier film techniques to prevent resist poisoning |
WO2003019651A2 (en) | 2001-08-24 | 2003-03-06 | Mcnc Research & Development Institute | Through-via vertical interconnects, through-via heat sinks and associated fabrication methods |
US6709917B2 (en) * | 2002-05-13 | 2004-03-23 | International Business Machines Corporation | Method to increase the etch rate and depth in high aspect ratio structure |
JP4043873B2 (ja) | 2002-07-11 | 2008-02-06 | 大日本印刷株式会社 | 多層配線基板の製造方法 |
JP4203277B2 (ja) * | 2002-07-19 | 2008-12-24 | 大日本印刷株式会社 | 多層配線基板 |
JP2004119698A (ja) | 2002-09-26 | 2004-04-15 | Seiko Epson Corp | 半導体装置およびその製造方法 |
US7030481B2 (en) * | 2002-12-09 | 2006-04-18 | Internation Business Machines Corporation | High density chip carrier with integrated passive devices |
KR100691725B1 (ko) * | 2002-12-11 | 2007-03-12 | 다이니폰 인사츠 가부시키가이샤 | 다층 배선기판 및 그 제조 방법 |
US6750117B1 (en) * | 2002-12-23 | 2004-06-15 | Macronix International Co., Ltd. | Shallow trench isolation process |
US7316063B2 (en) * | 2004-01-12 | 2008-01-08 | Micron Technology, Inc. | Methods of fabricating substrates including at least one conductive via |
JPWO2005093827A1 (ja) * | 2004-03-26 | 2008-02-14 | 株式会社フジクラ | 貫通配線基板及びその製造方法 |
TWI233323B (en) * | 2004-04-22 | 2005-05-21 | Phoenix Prec Technology Corp | Circuit board with identifiable information and method for fabricating the same |
JP4564343B2 (ja) * | 2004-11-24 | 2010-10-20 | 大日本印刷株式会社 | 導電材充填スルーホール基板の製造方法 |
EP1949432B1 (en) * | 2005-11-08 | 2017-10-18 | Invensas Corporation | Producing a covered through substrate via using a temporary cap layer |
TWI416679B (zh) * | 2010-12-06 | 2013-11-21 | Ind Tech Res Inst | 半導體結構及其製造方法 |
-
2004
- 2004-11-24 JP JP2004338490A patent/JP4564342B2/ja not_active Expired - Fee Related
-
2005
- 2005-11-14 KR KR1020077012697A patent/KR101088584B1/ko active IP Right Grant
- 2005-11-14 US US11/791,572 patent/US7800002B2/en active Active
- 2005-11-14 EP EP05806323.1A patent/EP1830615B1/en not_active Ceased
- 2005-11-14 CN CN2005800400662A patent/CN101066005B/zh not_active Expired - Fee Related
- 2005-11-14 WO PCT/JP2005/020822 patent/WO2006057174A1/ja active Application Filing
-
2010
- 2010-01-21 US US12/691,226 patent/US9136214B2/en active Active
-
2014
- 2014-11-19 US US14/547,871 patent/US9659849B2/en not_active Expired - Fee Related
-
2017
- 2017-04-21 US US15/493,284 patent/US10477702B2/en not_active Expired - Fee Related
-
2019
- 2019-09-05 US US16/561,518 patent/US10765011B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6178082B1 (en) * | 1998-02-26 | 2001-01-23 | International Business Machines Corporation | High temperature, conductive thin film diffusion barrier for ceramic/metal systems |
US6248958B1 (en) * | 1998-11-30 | 2001-06-19 | International Business Machines Corporation | Resistivity control of CIC material |
US6221769B1 (en) * | 1999-03-05 | 2001-04-24 | International Business Machines Corporation | Method for integrated circuit power and electrical connections via through-wafer interconnects |
Non-Patent Citations (2)
Title |
---|
JP特开2004-47667A 2004.02.12 |
新一代半导体布线材料.稀有金属17卷.1993,17卷308页. * |
Also Published As
Publication number | Publication date |
---|---|
US7800002B2 (en) | 2010-09-21 |
JP2006147970A (ja) | 2006-06-08 |
US20100116782A1 (en) | 2010-05-13 |
US9659849B2 (en) | 2017-05-23 |
US20190394886A1 (en) | 2019-12-26 |
US10765011B2 (en) | 2020-09-01 |
WO2006057174A1 (ja) | 2006-06-01 |
CN101066005A (zh) | 2007-10-31 |
US10477702B2 (en) | 2019-11-12 |
US20150076107A1 (en) | 2015-03-19 |
JP4564342B2 (ja) | 2010-10-20 |
EP1830615A1 (en) | 2007-09-05 |
EP1830615B1 (en) | 2016-03-23 |
US20080083558A1 (en) | 2008-04-10 |
EP1830615A4 (en) | 2010-04-28 |
KR20070085789A (ko) | 2007-08-27 |
US20170223842A1 (en) | 2017-08-03 |
KR101088584B1 (ko) | 2011-12-06 |
US9136214B2 (en) | 2015-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101066005B (zh) | 多层布线基板及其制造方法 | |
CN101066004B (zh) | 具有被导电材料填充的通孔的基板的制造方法 | |
US6262376B1 (en) | Chip carrier substrate | |
CN100353547C (zh) | 多芯片电路模块及其制造方法 | |
JP3297879B2 (ja) | 連続して形成した集積回路パッケージ | |
CN1329968C (zh) | 利用无引线电镀工艺制造的封装基片及其制造方法 | |
TWI246753B (en) | Package substrate for electrolytic leadless plating and manufacturing method thereof | |
US5946555A (en) | Wafer level decal for minimal packaging of chips | |
CN104332414A (zh) | 嵌入式芯片的制造方法 | |
CN104269384A (zh) | 嵌入式芯片 | |
CN105789058A (zh) | 中介层嵌置于加强层中的线路板及其制作方法 | |
US6074567A (en) | Method for producing a semiconductor package | |
KR20140147091A (ko) | 반도체 패키징용 다층 기판 | |
US20230146783A1 (en) | Die Interconnect Substrate, an Electrical Device and a Method for Forming a Die Interconnect Substrate | |
US6707152B1 (en) | Semiconductor device, electrical conductor system, and method of making | |
CN102548254A (zh) | 芯片载体的无核制作方法 | |
CN101393877A (zh) | 制造半导体器件的方法 | |
CN105321896B (zh) | 嵌入式芯片封装技术 | |
US6740222B2 (en) | Method of manufacturing a printed wiring board having a discontinuous plating layer | |
US6207354B1 (en) | Method of making an organic chip carrier package | |
US6248612B1 (en) | Method for making a substrate for an integrated circuit package | |
US7427716B2 (en) | Microvia structure and fabrication | |
US10477703B2 (en) | Wiring board | |
JP2002527906A (ja) | 電子モジュール、特に多層金属配線層を有するマルチチップ・モジュールおよびその製造方法 | |
CN104270885A (zh) | 具有聚合物基质的插件框架及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120201 Termination date: 20201114 |