WO2017077792A1 - 半導体装置、半導体装置の製造方法、及び、電子機器 - Google Patents

半導体装置、半導体装置の製造方法、及び、電子機器 Download PDF

Info

Publication number
WO2017077792A1
WO2017077792A1 PCT/JP2016/078620 JP2016078620W WO2017077792A1 WO 2017077792 A1 WO2017077792 A1 WO 2017077792A1 JP 2016078620 W JP2016078620 W JP 2016078620W WO 2017077792 A1 WO2017077792 A1 WO 2017077792A1
Authority
WO
WIPO (PCT)
Prior art keywords
resin
semiconductor
semiconductor device
groove
adhesive
Prior art date
Application number
PCT/JP2016/078620
Other languages
English (en)
French (fr)
Inventor
岸田栄一郎
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to US15/771,547 priority Critical patent/US10636714B2/en
Priority to CN201680062816.4A priority patent/CN108352388B/zh
Priority to JP2017548674A priority patent/JP6989383B2/ja
Publication of WO2017077792A1 publication Critical patent/WO2017077792A1/ja
Priority to US16/838,892 priority patent/US10950515B2/en
Priority to US17/148,224 priority patent/US11527453B2/en
Priority to JP2021196366A priority patent/JP7364653B2/ja
Priority to US17/992,766 priority patent/US20230090278A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14687Wafer level processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0203Containers; Encapsulations, e.g. encapsulation of photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/005Processes relating to semiconductor body packages relating to encapsulations

Definitions

  • the present technology relates to a semiconductor device, a method for manufacturing a semiconductor device, and an electronic device.
  • chip size packages that are separated into individual pieces after rewiring, protective films, and terminals are formed on a semiconductor substrate or wafer are known. It is called a chip size package (WCSP).
  • a semiconductor device manufactured by CPS can be realized with a size substantially the same as that of a semiconductor element, and thus has advantages such as a reduction in size, thickness, and weight.
  • a flat transparent plate is bonded using an adhesive so as to cover a side surface on which a light-receiving element of a solid-state imaging element is formed, and then cut into pieces by a cutting tool.
  • the adhesive used for bonding the transparent plate is transparent, and the entire surface of the solid-state imaging element may be bonded, or may be bonded so as to surround the outside of the light receiving element.
  • Patent Document 1 a problem is pointed out that when water entering through the interface of the adhesive reaches the space provided between the light receiving element and the transparent plate, the image of the solid-state imaging device is adversely affected.
  • Patent Document 1 a support made of a light-transmitting material such as glass is attached to the surface of a semiconductor substrate provided with a sensor portion via an adhesive sheet, while an insulating film and a solder resist are sequentially stacked on the back surface of the semiconductor device.
  • a semiconductor chip is disclosed.
  • the laminated structure of the insulating film and the solder resist on the back surface of the semiconductor chip has a laminated structure of the insulating film and the solder resist so as to go around from the back surface of the semiconductor chip to the side surface of the semiconductor chip. It extends to prevent moisture from entering the air gap formed on the sensor unit.
  • Patent Document 1 prevents water and moisture from penetrating into the side surface of the semiconductor chip substantially vertically by covering the adhesive sheet layer appearing on the side surface of the semiconductor chip with a two-layer structure of an insulating film and a solder resist. It is configured to do. However, the two-layer structure of the insulating film and the solder resist that covers the side surface of the semiconductor chip described in Patent Document 1 is provided only halfway through the translucent material. For this reason, water and moisture may reach the adhesive sheet through the interface of the insulating film.
  • the semiconductor chip of Patent Document 1 mounts and adheres a semiconductor substrate on a translucent material (support) via an adhesive sheet, cuts the semiconductor substrate and the adhesive sheet along a grid line, and the bottom surface of the semiconductor substrate. Then, an insulating film is formed along the inner wall surface of the cutting groove, the unnecessary insulating film is removed by etching, and after a process such as rewiring, a solder resist that covers the entire back surface of the semiconductor substrate and the inner wall surface of the cutting groove Is formed by removing the solder resist at unnecessary portions, and finally cutting along the central part of the cutting groove including the light transmitting material into individual pieces. For this reason, a precise and complicated manufacturing process is required to form the side surface protection.
  • the above-described problem similarly exists not only in a semiconductor device as a solid-state imaging device having a light receiving element but also in a semiconductor device having a light emitting element.
  • a semiconductor device manufactured by CSP has an optical element such as a light receiving element or a light emitting element, there is a problem of flare and ghost due to light incident from the side surface where the laminated structure is exposed by cutting.
  • the present technology has been made in view of the above-described problem, and an object of the present technology is to suppress deterioration of light incident / exit environment in a semiconductor device in which a light-transmitting material is laminated on an optical element forming surface via an adhesive. .
  • One aspect of the present technology includes a semiconductor element manufactured by chip size packaging, a translucent material bonded with an adhesive so as to cover an optical element formation surface of the semiconductor element, the semiconductor element, and the translucent light And a side surface protection resin that covers the entire side surface where the layer structure of the material is exposed.
  • Another aspect of the present technology includes a semiconductor substrate on which a plurality of semiconductor elements are formed by chip size packaging, and a light-transmitting material is bonded to the semiconductor substrate so as to cover an optical element formation surface of the semiconductor elements.
  • a reconnecting step of reconnecting the plurality of main structures by filling and hardening resin in the first grooves in the gaps of the main structures, and a narrower width than the first grooves along the approximate center of the first grooves.
  • a second cutting step in which two grooves are formed and separated into a plurality of semiconductor devices while leaving the resin on the side surfaces of the plurality of main structures.
  • Another aspect of the present technology includes a semiconductor substrate on which a plurality of semiconductor elements are formed by chip size packaging, and a light-transmitting material is bonded to the semiconductor substrate so as to cover an optical element formation surface of the semiconductor elements.
  • a method of manufacturing a formed semiconductor device includes a second cutting step of singulating a plurality of semiconductor devices, a while.
  • Another aspect of the present technology includes a semiconductor element manufactured by chip size packaging, a translucent material bonded with an adhesive so as to cover an optical element formation surface of the semiconductor element, the semiconductor element,
  • An electronic apparatus including a semiconductor device having a side surface protection resin that covers the entire side surface where the layer structure of the light transmitting material is exposed.
  • the semiconductor device and electronic device described above include various modes such as being implemented in a state of being incorporated in another device or being implemented together with another method.
  • the semiconductor device manufacturing method described above is implemented as a part of another manufacturing method, or is realized as a manufacturing apparatus provided with means corresponding to each step of the manufacturing method or a control program for controlling the manufacturing apparatus. And various other aspects.
  • the present technology it is possible to suppress the deterioration of the light incident / exit environment in the semiconductor device in which the light transmitting material is laminated on the optical element forming surface via the adhesive.
  • the semiconductor device 100 includes a semiconductor element 10 manufactured by chip size packaging (CSP), a translucent material 20 bonded with an adhesive so as to cover an optical element formation surface of the semiconductor element 10, and The side protection resin 50 which covers the whole side surface where the layer structure of the semiconductor element 10 and the translucent material 20 is exposed is provided.
  • the chip size packaging (CSP) includes a wafer level chip size package (WCSP).
  • FIG. 1 is a diagram showing a schematic cross-sectional configuration of a semiconductor device 100 according to the present embodiment.
  • the semiconductor element 10 is a substantially rectangular thin plate-like element in plan view, and a plurality of optical elements are formed on the optical element forming surface 11 which is one surface, and mounted on the terminal forming surface 12 which is the other surface. Connection terminals for the substrate are formed.
  • the optical element formed on the optical element forming surface 11 is a light receiving element such as a photodiode or a phototransistor, or an image sensor (solid state) represented by a CCD (Charge-Coupled Device) or CMOS (Complementary Metal Oxide Semiconductor Image Sensor).
  • An imaging element and a light emitting element such as a light emitting diode.
  • the semiconductor element 10 as a solid-state imaging element having a light receiving element formed on the optical element forming surface 11 will be described as an example.
  • the optical element forming surface 11 of the semiconductor element 10 has a light receiving region R1 as a necessary light region and a non-light receiving region R2 as an unnecessary light region.
  • a light receiving region R1 a plurality of light receiving elements that receive external light incident through the light transmitting material 20 are disposed, and in the non-light receiving region R2, light receiving elements that receive external light are disposed. Absent.
  • the light receiving region R1 is formed in a range away from the edge of the optical element forming surface 11, and the non-light receiving region R2 is formed around the light receiving region R1 along the edge of the optical element forming surface 11.
  • the translucent material 20 is made of transparent optical glass or the like, and is bonded to the optical element forming surface of the semiconductor element 10 with an adhesive. As a result, an adhesive layer 30 in which the adhesive is solidified is formed between the semiconductor element 10 and the translucent material 20.
  • the translucent material 20 may have an antireflection function or an infrared cut function by laminating an antireflection film or an infrared cut film on the optical glass.
  • the adhesive layer 30 may be formed over the entire surface between the optical element forming surface 11 and the translucent material 20, or only in the range of the non-light receiving region R2 between the optical element forming surface 11 and the translucent material 20. It may be formed.
  • FIG. 1 illustrates the former case.
  • the adhesive layer 30 is formed on the entire optical element forming surface 11, the adhesive layer 30 is formed with a transparent adhesive.
  • the adhesive layer 30 is a material having heat resistance, moisture resistance, light resistance, chemical resistance according to the specifications of the semiconductor device 100, a refractive index of 1.48 to 1.6, and a transmittance of 90% or more.
  • a portion where the semiconductor element 10 and the light transmitting material 20 are stacked with the adhesive layer 30 interposed therebetween is a main structure M, and the side surface of the main structure M is in a direction along the stacking direction.
  • a cut surface CF formed by cutting is formed.
  • a side protective resin 50 is provided with a resin so as to cover the entire cut surface CF (the range from the upper surface of the translucent material 20 to the lower surface of the semiconductor element 10) from the side.
  • the side surface protection resin 50 has a thickness d from the surface facing the semiconductor element 10 and the translucent material 20 (surface facing the cut surface CF) to the opposite surface (side surface of the semiconductor device 100).
  • the translucent material 20 is formed uniformly throughout the stacking direction.
  • the resin forming the side surface protection resin 50 is preferably a visible light or ultraviolet light absorber, and is formed of an opaque resin such as black, for example. Further, the spectral transmittance of the side surface protection resin 50 is 5% or less at a wavelength of 300 to 1200 nm, more preferably 1% or less. Examples of such a resin include an epoxy resin containing carbon, an acrylic resin, and a silicon resin.
  • the side surface protection resin 50 is formed of a resin having lower moisture permeability and water permeability than the adhesive layer 30 compared to the adhesive layer 30 formed of an adhesive.
  • the resin of the adhesive layer 30 includes, for example, an epoxy resin, an acrylic resin, a silicon resin, and the resin of the side surface protective resin 50 includes, for example, carbon. Epoxy resin, acrylic resin, silicon resin, and the like.
  • a side surface 51 that does not face the main structure M is exposed to the outside as a side surface of the semiconductor device 100, and the side surface 51 is a side surface that is formed by cutting with a cutting tool. For this reason, the cutting trace according to the kind of cutting tool remains on the side 51 entirely.
  • Cutting tools include dicing blades, laser cutting machines, ultrasonic cutting machines, wire saws, water jets, and the like.
  • a plurality of metal pads serving as connection terminals to the mounting substrate are formed on the terminal formation surface 12 of the semiconductor element 10, and solder bumps 40 are formed on the metal pads.
  • the solder bump 40 may not be provided.
  • between a not-shown electrode pad formed around the optical element on the front surface and a metal pad on the terminal forming surface 12 by a not-shown penetrating electrode and wiring penetrating between the front surface and the back surface. are electrically connected.
  • On the optical element forming surface 11 of the semiconductor element 10 a color filter and a microlens are sequentially stacked on the light receiving element.
  • sheet-like glass as a light-transmitting material 20 is bonded with an adhesive on a wafer before singulation, on which a plurality of semiconductor elements 10 are formed, and continuous before cutting.
  • the workpiece W is arranged with the terminal formation surface 12 of the semiconductor element 10 facing upward, and the protective member PS is pasted on the terminal formation surface 12 of the semiconductor element 10.
  • the protective member PS is in close contact with the bottom surface of the workpiece W to protect the circuit surface from foreign substances and protects it from damage during back grinding or dicing.
  • a semiconductor wafer manufacturing process tape for cutting can be used. .
  • the workpiece W is placed on the dicing sheet DS, and the upper surface of the translucent material 20 is adhered to the dicing sheet DS.
  • the dicing sheet DS is fixed so that the relative positional relationship between the separated main structure M and the semiconductor device 100 does not fluctuate when or after the workpiece W to be described later is cut.
  • the workpiece W is cut along the dicing line with the first cutting width w1 using the first cutting tool CD1 such as a dicing blade to form a plurality of main structures M. Divide into pieces.
  • the first cutting instrument CD1 cuts the work W so as not to separate the dicing sheet DS while completely separating. Thereby, the several main structure M is separated into pieces in the state fixed on the dicing sheet DS, maintaining the relative positional relationship before a cutting
  • a first groove T1 having a width w1 is formed between the plurality of main structures M on the dicing sheet DS, with the dicing sheet DS as a bottom and a cut surface CF as a side wall of the main structure M as a side wall.
  • a liquid resin LP is injected into the first groove T1 using a mask MK.
  • the mask MK used here is not a mask that covers the entire workpiece W at once, but a partial mask that partially covers the workpiece W.
  • the liquid resin LP is a resin in which the cured solid resin SP becomes opaque such as black, and the spectral transmittance is 5% or less, more preferably 1% or less at a wavelength of 300 to 1200 nm.
  • FIG. 4 and 5 show a case where a plurality of types of partial masks MK1 to MK3 are used. That is, as shown in FIG. 4A, the first partial mask MK1 has a cross-shaped mask opening H1, the second partial mask MK2 has a vertical straight mask opening H2 extending in the vertical direction, The three-part mask MK3 has a horizontal straight mask opening H3 extending in the left-right direction.
  • the workpiece W shown in FIG. 4B is cut by the process shown in FIG. 2D to form the first groove T1, and has a plurality of main structures sandwiching the first groove T1 formed in a lattice shape. This is a state where the bodies M are arranged in a matrix.
  • the first partial mask MK1 is used for filling the liquid resin LP at the intersection of the first groove T1.
  • the second partial mask MK2 is used for filling the liquid resin LP into the first groove T1 extending in the vertical direction between the intersecting portions of the first groove T1.
  • the third partial mask MK3 is used to fill the liquid resin LP into the first groove T1 extending in the left-right direction between the intersecting portions of the first groove T1.
  • the entire first groove T1 formed in a lattice shape can be filled with the liquid resin LP.
  • a resin that can be cured by post-treatment such as UV (ultraviolet) curable resin or thermosetting resin is used.
  • the shape of the partial mask is not limited to the shape combination of the partial masks MK1 to MK3, as long as the shape of the first groove T1 can be expressed in a common divisor without omission by combining the opening patterns of a plurality of partial masks. Various combinations of shapes can be employed.
  • the liquid resin LP filled in the first groove T1 is cured by UV irradiation, heating, or the like.
  • segmented into the some main structure M is connected by solid resin SP, and is integrated as reconnection workpiece
  • a thermosetting resin is used for filling the first groove T1
  • a heat-resistant specification dicing sheet DS or a protective member PS is used.
  • a UV curable resin is used for filling the first groove T1
  • the UV-resistant specification is used.
  • Dicing sheet DS and protective member PS are used.
  • the solid resin SP is desirably a visible light or ultraviolet light absorber, and is formed of an opaque resin such as black.
  • the spectral transmittance of the solid resin SP is 5% or less, more preferably 1% or less at a wavelength of 300 to 1200 nm. Examples of such a resin include an epoxy resin containing carbon, an acrylic resin, and a silicon resin.
  • a plurality of semiconductor devices are obtained by cutting the reconnected workpiece W ′ along the dicing line with the second cutting width w2 by using the second cutting tool CD2 such as a dicing blade.
  • the second cutting width w2 of the second cutting tool CD2 is narrower than the first cutting width w1 of the first cutting tool CD1, and the width w2 of the second groove T2 formed by the second cutting tool CD2 is It becomes narrower than the width w1 of the one groove T1.
  • the second cutting tool CD2 cuts the solid resin SP filled and cured in the first groove T1 along the extending direction of the first groove T1 so that the solid resin SP remains on the side surface of each main structure M.
  • the second groove T2 is formed.
  • the substantially center in the width direction of the groove is cut along the extending direction of the first groove T1. More specifically, when the semiconductor device 100 manufactured by WCSP is singulated, it is preferable that the groove width w1 of the first groove T1 is twice or more the groove width w2 of the second groove T2. Specifically, the width of the second groove T2 is desirably 50 ⁇ m or less.
  • the second cutting tool CD2 is cut so as not to cut the dicing sheet DS while completely cutting the reconnection work W ′.
  • the plurality of semiconductor devices 100 are separated into pieces on the dicing sheet DS while relatively maintaining the positional relationship before cutting. That is, between the plurality of semiconductor devices 100 on the dicing sheet DS, a second groove T2 having a width w2 with the dicing sheet DS as a bottom and the side surface 51 of the semiconductor device 100 as a side wall is formed.
  • the solid resin SP is cut on the side surface of the main structure M while cutting the solid resin SP in the first groove T1 with the second cutting width w2 narrower than the first cutting width w1, and the semiconductor device 100 is separated into pieces. Therefore, the semiconductor device 100 in which the cut surface CF of the main structure M is covered with the side surface protective resin 50 having a substantially uniform thickness is manufactured. Further, the side surface 51 of the side surface protection resin 50 of the semiconductor device 100 has a cutting trace cut by the second cutting tool CD2.
  • a plurality of semiconductor devices 100 shown in FIG. 1 are manufactured by separating the separated semiconductor devices 100 from the dicing sheet DS.
  • the semiconductor device 100 manufactured by the above manufacturing method has a structure in which the entire side surface where the layer structure in which the semiconductor element 10 and the translucent material 20 are bonded by the adhesive layer 30 is exposed is covered with the side surface protection resin 50.
  • the entire side surface 51 of the protective resin 50 has a cut mark by the second cutting instrument CD2.
  • the side surface protection resin 50 has a lower moisture permeability and water permeability than the adhesive layer 30 formed of an adhesive, and is formed of an opaque resin such as black.
  • FIG. 6 is a diagram showing a schematic cross-sectional configuration of the semiconductor device 200 according to the present embodiment.
  • the semiconductor device 200 has the same configuration as that of the semiconductor device 100 except for the shape of the side surface protection resin. Therefore, the components other than the side surface protection resin are denoted by the same reference numerals and detailed description thereof is omitted. .
  • a side protection resin 250 is provided with a resin so as to cover the entire cut surface CF exposed from the side surface of the main structure M (the range from the upper surface of the translucent material 20 to the lower surface of the semiconductor element 10) from the side.
  • the side surface protective resin 250 has a protruding portion 252 that extends above the translucent material 20 by a protruding amount d3.
  • the upper end surface of the protruding portion 252 is formed to be substantially flat, and other members can be placed using the upper end surface as a reference surface.
  • a member mounted on the protrusion 252 is a lens housing that collects external light in the light receiving region R1, and a lens and a motor as a lens driving unit.
  • a lens module or the like is exemplified.
  • the protrusion amount d3 of the protrusion 252 is appropriately selected according to the optical length of the member placed on the protrusion 252 and other necessary distances.
  • the side surface protection resin 250 with the protrusions 252 and allowing other members to be placed thereon, the overall size of the electronic device on which the semiconductor device 200 is mounted can be reduced.
  • the manufacturing method of the semiconductor device 200 is basically the same as the manufacturing method of the semiconductor device 100 shown in FIGS. 2 and 3, but the thickness of the dicing sheet DS to be used and the first cutting shown in FIG. The cutting depth using the instrument CD1 and the shape of the filling resin associated therewith are different.
  • a dicing sheet DS 'thicker than the protrusion amount d3 is used. Then, when forming the groove using the first cutting tool CD1, the first groove T1 'having the same width w1 as the first groove T1 and a depth d3 longer than the first groove T1 in the depth direction is formed.
  • the liquid resin LP when the liquid resin LP is filled in the first groove T1, the liquid resin LP is also filled in a portion formed by cutting the dicing sheet DS, and the liquid in the first groove T1 ′ is irradiated by heat or ultraviolet irradiation.
  • a solid resin SP obtained by curing the resin LP is formed.
  • the side surface protection resin 250 integrally formed with the protruding portion 252 is formed so as to cover the cut surface CF on the side surface of the main structure M. be able to.
  • FIG. 8 is a diagram showing a schematic cross-sectional configuration of the semiconductor device 300 according to the present embodiment.
  • the side surface protection resin is formed so as to project in the shape of a bowl near the surface of the translucent material 20, and the side surface protection resin covers the edge of the translucent material 20. This is different from the semiconductor device 100 described above. Except for this structure, the semiconductor device 300 has substantially the same configuration as that of the semiconductor device 100, and components that are the same as or correspond to those of the semiconductor device 100 are denoted by the same reference numerals and detailed description thereof is omitted.
  • the main structure M ′ of the semiconductor device 300 has a shape in which a corner SF on the upper surface of the main structure M of the semiconductor device 100 is cut obliquely to form a slope SF.
  • a corner E1 between the slope SF and the surface of the translucent material 20 is formed on the surface of the translucent material 20 along the edge of the main structure M ′ within the non-light receiving region R2.
  • the corner E2 between the slope SF and the cut surface CF of the main structure M ′ is within the range of the light transmitting region R3 between the upper surface of the light transmitting material 20 and the surface of the semiconductor element 10, and the main structure M ′. Is formed along the upper edge of the main structure M ′.
  • a cut surface CF formed by cutting in the direction along the stacking direction is exposed at the lower portion of the side surface of the main structure M ′, and the corner is inclined at the upper portion thereof.
  • the slope SF formed by cutting is exposed. Both the exposed cut surface CF and the slope SF are covered with the side surface protective resin 350.
  • the side surface protection resin 350 is formed so that the thickness d from the cut surface CF is substantially constant as a whole, including the exposed range of the slope SF, and the cross section of the semiconductor device 300 shown in FIG. It has become.
  • FIG. 9 (a) sheet-like glass as the light-transmitting material 20 is bonded to the wafer before being singulated with a plurality of semiconductor elements 10 with an adhesive, and continuously before cutting.
  • a workpiece W having a plurality of main structures M ′ formed is shown.
  • the workpiece W is arranged with the terminal formation surface 12 of the semiconductor element 10 facing downward, the workpiece W is placed on the dicing sheet DS, and the terminal is formed.
  • the surface 12 is adhered to the dicing sheet DS.
  • the dicing sheet DS is fixed so that the relative positional relationship between the separated main structure M ′ and the semiconductor device 100 does not fluctuate when or after the workpiece W described later is cut.
  • the slope SF of the main structure M ′ before separation formed adjacent to the workpiece W is formed using a third cutting tool CD3 such as a dicing blade.
  • the third cutting tool CD3 shown in FIG. 9 has a cross-sectional shape of a pointed tip in which a cutting portion that comes into contact with a cutting target protrudes in a V shape. While moving the tip along the dicing line of the workpiece W, the workpiece W is moved from the translucent material 20 side so that the tip of the third cutting tool CD reaches a certain depth within the range of the translucent region R3. To cut. As a result, a fourth groove T4 having a V-shaped cross section is formed in the work W along the dicing line.
  • a plurality of main structures M ′ are cut by cutting the workpiece W along the dicing line with the first cutting width w1 using the first cutting tool CD1 such as a dicing blade. It is divided into pieces. At this time, the workpiece W is cut so as not to cut the dicing sheet DS while the first cutting tool CD1 completely cuts. Thereby, the plurality of main structures M ′ are separated into pieces on the dicing sheet DS while maintaining the relative positional relationship before cutting.
  • the first cutting tool CD1 such as a dicing blade
  • the first groove T1 ′ having a width w1 having the dicing sheet DS as a bottom and the cut surface CF as a side wall of the main structure M ′ as a side wall. Is formed. Further, the above-described fourth groove T4 is divided into right and left along the tip of the V-shaped groove, and each V-shaped inclined surface becomes the above-described inclined surface SF.
  • a liquid resin LP is injected into the first groove T1 'and the fourth groove T4 using a mask MK'.
  • the mask MK ′ has basically the same shape as the mask MK of the first embodiment described above, and a partial mask that partially covers the workpiece W is used instead of a mask that collectively covers the entire workpiece W. .
  • the opening width is formed wider as the opening width of the slope SF becomes wider.
  • a plurality of semiconductor devices are obtained by cutting the reconnected workpiece W ′′ along the dicing line with the second cutting width w2 using the second cutting tool CD2 such as a dicing blade.
  • the second cutting tool CD2 has the same shape as that of the first embodiment described above, and the second cutting tool CD2 is a solid that is filled and cured in the first groove T1 ′ and the fourth groove T4.
  • the resin SP ′ is cut along the direction in which the first groove T1 extends so that the solid resin SP ′ remains on the side surface of each main structure M ′ to form the second groove T2 ′.
  • the substantially center in the width direction of the groove is cut along the extending direction of the first groove T1 ′.
  • the groove width w1 of the first groove T1 ′ is preferably at least twice the groove width w2 of the second groove T2 ′. More specifically, the width of the second groove T2 ′ is 50 ⁇ m or less. Is desirable.
  • the second cutting tool CD2 cuts the dicing sheet DS without cutting the reconnecting work W ′′ completely.
  • the wafer is separated into pieces on the dicing sheet DS while maintaining the relative positional relationship before cutting, that is, the dicing sheet DS is the bottom between the plurality of semiconductor devices 300 on the dicing sheet DS, and the side surfaces of the semiconductor device 300 are separated.
  • a second groove T2 ' having a side wall 51 and a width w2 is formed.
  • the solid resin SP is left on the side surface of the main structure M ′ while cutting the solid resin SP in the first groove T1 with the second cutting width w2 narrower than the first cutting width w1.
  • the lower part of the cut surface CF of the main structure M ′ is covered with the side surface protective resin 350 having a substantially uniform thickness, and the upper part of the side surface of the main structure M ′ is near the surface of the translucent material 20.
  • a semiconductor device 300 is produced which projects to the M ′′ side and covers the edge of the translucent material 20 with the side surface protective resin 350.
  • the side surface 351 of the side surface protective resin 350 of the semiconductor device 300 is the second cutting tool CD2. It will have a cut mark that has been cut.
  • a plurality of semiconductor devices 300 shown in FIG. 8 are manufactured by separating the separated semiconductor devices 300 from the dicing sheet DS.
  • the semiconductor device 300 manufactured by the above manufacturing method has a structure in which the entire side surface where the layer structure in which the semiconductor element 10 and the translucent material 20 are bonded by the adhesive layer 30 is exposed is covered with the side surface protective resin 350.
  • the entire side surface 51 of the protective resin 350 has a cut mark by the second cutting instrument CD2.
  • the side surface protection resin 350 has a lower moisture permeability and water permeability than the adhesive layer 30 formed of an adhesive, and is formed of an opaque resin such as black.
  • the side surface protection resin 350 since the side surface protection resin 350 has a shape protruding in a bowl shape within the non-light-receiving region R2, the optical characteristics are further improved.
  • FIG. 11 is a block diagram illustrating a schematic configuration of an example of an imaging apparatus 600 as an example of an electronic apparatus in which the semiconductor device according to each of the above-described embodiments is mounted.
  • the imaging device 600 is a digital still camera, a digital video camera, a camera-equipped mobile phone, or the like.
  • the imaging apparatus 600 includes a module 500, a camera signal processing unit 610, an image processing unit 620, a display unit 630, a reader / writer 640, an arithmetic processing unit 650, an operation input unit 660, and a lens drive control unit 670.
  • the module 500 is a component responsible for an imaging function, and includes an optical system 530 including a lens 511 serving as an imaging lens, and an imaging element 540 such as a CCD (Charge Coupled Devices) or a CMOS (Complementary Metal Oxide Semiconductor). .
  • This image sensor 540 corresponds to the semiconductor device described above.
  • the image sensor 540 converts an optical image formed by the optical system 530 into an electrical signal, and outputs an imaging signal (image signal) corresponding to the optical image.
  • the camera signal processing unit 610 performs various signal processing such as analog / digital conversion, noise removal, image quality correction, and conversion to luminance / color difference signals on the image signal output from the image sensor 540.
  • the image processing unit 620 performs recording / reproduction processing of an image signal, and performs compression encoding / decompression decoding processing of an image signal based on a predetermined image data format, conversion processing of data specifications such as resolution, and the like.
  • the display unit 630 has a function of displaying various data such as a display corresponding to an operation input to the operation input unit 660 and a captured image.
  • the reader / writer 640 performs data writing to an external storage medium such as a memory card and data reading from the external storage medium. For example, the image data encoded by the image processing unit 620 is written to the external storage medium. The image data stored in the external storage medium is read and output to the image processing unit 620.
  • the arithmetic processing unit 650 is a component that functions as a control unit that controls each circuit block of the imaging apparatus 600, and controls each circuit block based on an operation input signal or the like from the operation input unit 660. Based on a control signal from the arithmetic processing unit 650, the drive driver of the module 500 controls a drive motor that drives the lens circle.
  • the operation input unit 660 includes a switch and a touch panel for a user to perform a required operation, and includes, for example, a shutter release operation element for performing a shutter operation, a selection operation element for selecting an operation mode, and the like.
  • the operation input signal corresponding to the operation input performed by the user is output to the arithmetic processing unit 650.
  • present technology is not limited to the above-described embodiments, and includes configurations in which the configurations disclosed in the above-described embodiments are mutually replaced or combinations are changed, known technologies, and the above-described embodiments. Also included are configurations in which the configurations disclosed in 1 are replaced with each other or combinations are changed. Further, the technical scope of the present technology is not limited to the above-described embodiments, but extends to the matters described in the claims and equivalents thereof.
  • a semiconductor device fabricated by chip size packaging A translucent material bonded with an adhesive so as to cover the optical element forming surface of the semiconductor element;
  • a semiconductor device comprising: the semiconductor element; and a side surface protection resin that covers the entire side surface where the layer structure of the light transmissive material is exposed.
  • the side surface protective resin has a substantially constant thickness from the surface facing the semiconductor element and the light transmissive material to the opposite surface thereof in the entire lamination direction of the semiconductor element and the light transmissive material.
  • the side surface protection resin has a bowl-shaped portion extending in a bowl shape along the surface of the light-transmitting material, -BR> @ The semiconductor according to any one of (1) to (5), wherein the bowl-shaped portion is formed so as to cover a non-light-receiving region or a non-light-emitting region of the optical element forming surface. apparatus.
  • a first cutting step in which the work is fixed to a dicing sheet and separated into main structures of a plurality of semiconductor devices A reconnection step of refilling the plurality of main structures by filling and curing resin in the first grooves of the gaps of the plurality of main structures fixed to the dicing sheet;
  • a second groove narrower than the first groove is formed in the resin along substantially the center of the first groove, and the resin is separated into a plurality of semiconductor devices while leaving the resin on the side surfaces of the plurality of main structures.
  • a method for manufacturing a semiconductor device comprising: a second cutting step.
  • a V-shaped groove forming step of forming a V-shaped groove along the boundary of the semiconductor element from the light transmitting material side A first cutting step in which the workpiece is fixed to a dicing sheet and cut along the sharp edges of the V-shaped groove to be separated into main structures of a plurality of semiconductor elements;
  • a second groove narrower than the first groove is formed in the resin along substantially the center of the first groove, and the resin is separated into a plurality of semiconductor devices while leaving the resin on the side surfaces of the plurality of main structures.
  • a semiconductor device fabricated by chip size packaging A translucent material bonded with an adhesive so as to cover the optical element forming surface of the semiconductor element;
  • An electronic apparatus comprising: a semiconductor device comprising: the semiconductor element; and a side surface protection resin that covers an entire side surface where the layer structure of the translucent material is exposed.
  • SYMBOLS 10 Semiconductor element, 11 ... Optical element formation surface, 12 ... Terminal formation surface, 20 ... Translucent material, 30 ... Adhesive layer, 40 ... Solder bump, 50 ... Side surface protection resin, 51 ... Side surface, 100 ... Semiconductor device, 200 ... Semiconductor device, 250 ... side protection resin, 252 ... projection, 300 ... semiconductor device, 350 ... side protection resin, CF ... cut surface, CD1 ... first cutting tool, CD2 ... second cutting tool, CD3 ... third cutting Instrument, DS ... dicing sheet, E1 ... corner, E2 ... corner, H1 ... mask opening, H2 ... mask opening, H3 ...

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Dicing (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

光学素子形成面に接着剤を介して透光材を積層された半導体装置における光の入射/出射環境の悪化を抑制する。 チップサイズパッケージングで作製された半導体素子と、半導体素子の光学素子形成面を覆うように接着剤で接着された透光材と、前記半導体素子と前記透光材の層構造が露出した側面全体を覆う側面保護樹脂層と、を備える、固体撮像装置。

Description

半導体装置、半導体装置の製造方法、及び、電子機器
 本技術は、半導体装置、半導体装置の製造方法、及び、電子機器に関する。
 従来、半導体基板やウェハに再配線や保護膜,端子の形成を行った後に個片化するチップサイズパッケージ(CSP)が知られており、特にウェハについて同様の工程で作製されたものをウェハレベルチップサイズパッケージ(WCSP)と呼ぶ。CPSで作製された半導体装置は、半導体素子と略同等のサイズで実現できるため、小型化、薄型化、軽量化等のメリットがある。
 CSPにより作製される固体撮像装置は、固体撮像素子の受光素子が形成された側面を覆うように平坦な透明板が接着剤を用いて接着した後、切削器具で切断して個片化される。透明板の接着に用いられる接着剤は透明であり、固体撮像素子の全面を接着してもよいし、受光素子の外側を囲うように接着してもよい。
 ここで、特許文献1において、接着剤の界面を通って侵入する水分が、受光素子と透明板の間に設ける空間に到達すると、固体撮像装置の画像に悪影響を及ぼす問題が指摘されている。
 特許文献1では、センサ部が設けられた半導体基板の表面に接着シートを介してガラス等の透光材から成る支持体を取付ける一方、半導体装置の裏面に絶縁膜とソルダ―レジストを順に積層させた半導体チップが開示されている。当該半導体チップの裏面の絶縁膜とソルダ―レジストの積層構造は、半導体チップの裏面から側面へ回り込むように、半導体チップの側面の透光材の途中まで、絶縁膜とソルダ―レジストの積層構造を延設して、センサ部の上に形成されるエアギャップへの水分侵入を防止している。
特開2010-238729号公報
 上述した特許文献1の技術は、半導体チップの側面に現れる接着シートの層を絶縁膜とソルダ―レジストの2層構造で覆うことにより、半導体チップの側面に略垂直に侵入する水や湿気を阻止する構成になっている。しかしながら、特許文献1に記載の半導体チップの側面を覆う絶縁膜とソルダ―レジストの2層構造は、透光材の途中までしか設けられていない。このため、水や湿気が絶縁膜の界面を通って接着シートに到達する可能性があった。
 また、特許文献1の半導体チップは、透光材(支持体)上に接着シートを介して半導体基板を載置接着し、グリッドラインに沿って半導体基板と接着シートを切断し、半導体基板の底面及び切断溝の内壁面に沿って絶縁膜を形成し、エッチングにより不要個所の絶縁膜を除去し、再配線等の工程を経た後、半導体基板の裏面全体及び切断溝の内壁面を覆うソルダーレジストを形成し、不要個所のソルダ―レジストを除去し、最後に切断溝の中央部に沿って透光材を含めて切断して個片化することにより作製される。このため、側面保護の形成に精密複雑な製造工程が必要になっていた。
 また、上述した課題は、受光素子を有する固体撮像装置としての半導体装置のみならず、発光素子を有する半導体装置においても同様に存在する。その他、CSPで作製される半導体装置が受光素子や発光素子等の光学素子を有する場合は、切断により積層構造が露出した側面から入射する光によるフレア、ゴーストの問題もある。
 本技術は、前記課題に鑑みてなされたもので、光学素子形成面に接着剤を介して透光材を積層された半導体装置における光の入射/出射環境の悪化を抑制することを目的とする。
 本技術の態様の1つは、チップサイズパッケージングで作製された半導体素子と、半導体素子の光学素子形成面を覆うように接着剤で接着された透光材と、前記半導体素子と前記透光材の層構造が露出した側面全体を覆う側面保護樹脂と、を備える、半導体装置である。
 本技術の他の態様の1つは、チップサイズパッケージングで複数の半導体素子を形成された半導体基板と、前記半導体素子の光学素子形成面を覆うように前記半導体基板に透光材を接着剤で接着してワークを形成するワーク形成工程と、前記ワークをダイシングシートに固定した状態で複数の半導体素子の主構造体に個片化する第1切削工程と、前記ダイシングシートに固定された複数の前記主構造体の隙間の第1溝に樹脂を充填硬化させて複数の前記主構造体を再連結する再連結工程と、前記第1溝の略中央に沿って前記第1溝より狭い第2溝を形成して、複数の前記主構造体の側面に前記樹脂を残しつつ複数の半導体装置として個片化する第2切削工程と、を含んで構成される半導体装置の製造方法である。
 本技術の他の態様の1つは、チップサイズパッケージングで複数の半導体素子を形成された半導体基板と、前記半導体素子の光学素子形成面を覆うように前記半導体基板に透光材を接着剤で接着してワークを形成するワーク形成工程と、前記透光材の側から前記半導体素子の境界に沿ってV字溝を形成するV字溝形成工程と、前記ワークをダイシングシートに固定した状態で前記V字溝の先端に沿って切断して複数の半導体素子の主構造体に個片化する第1切削工程と、前記ダイシングシートに固定された複数の前記主構造体の隙間の第1溝及び前記V字溝に樹脂を充填硬化させて複数の前記主構造体を再連結する再連結工程と、前記第1溝の略中央に沿って前記第1溝より狭い第2溝を形成して、複数の前記主構造体の側面に前記樹脂を残しつつ複数の半導体装置として個片化する第2切削工程と、を含んで構成される半導体装置の製造方法である。
 本技術の他の態様の1つは、チップサイズパッケージングで作製された半導体素子と、半導体素子の光学素子形成面を覆うように接着剤で接着された透光材と、前記半導体素子と前記透光材の層構造が露出した側面全体を覆う側面保護樹脂と、を有する半導体装置を備える、電子機器である。
 なお、以上説明した半導体装置や電子機器は、他の機器に組み込まれた状態で実施されたり他の方法とともに実施されたりする等の各種の態様を含む。また、上述した半導体装置の製造方法は、他の製造方法の一環として実施されたり、製造方法の各工程に対応する手段を備えた製造装置や当該製造装置を制御するための制御プログラムとして実現されたりする等の各種の態様を含む。
 本技術によれば、光学素子形成面に接着剤を介して透光材を積層された半導体装置における光の入射/出射環境の悪化を抑制することができる。
第1の実施形態に係る半導体装置の模式的な断面構成を示す図である。 第1の実施形態に係る半導体装置の製造方法を説明する図である。 第1の実施形態に係る半導体装置の製造方法を説明する図である。 部分マスクを用いた第1溝への液状樹脂の充填を説明する図である。 部分マスクを用いた第1溝への液状樹脂の充填を説明する図である。 第2の実施形態に係る半導体装置の模式的な断面構成を示す図である。 第2の実施形態に係る半導体装置の製造方法を説明する図である。 第3の実施形態に係る半導体装置の模式的な断面構成を示す図である。 第3の実施形態に係る半導体装置の製造方法を説明する図である。 第3の実施形態に係る半導体装置の製造方法を説明する図である。 撮像装置の一例の概略構成を示すブロック図である。
 以下、下記の順序に従って本技術を説明する。
(A)第1の実施形態:
(B)第2の実施形態:
(C)第3の実施形態:
(A)第1の実施形態: 
 本実施形態に係る半導体装置100は、チップサイズパッケージング(CSP)で作製された半導体素子10と、半導体素子10の光学素子形成面を覆うように接着剤で接着された透光材20と、半導体素子10と透光材20の層構造が露出した側面全体を覆う側面保護樹脂50と、を備えている。なお、チップサイズパッケージング(CSP)には、ウェハレベルチップサイズパッケージ(WCSP)が含まれる。
 図1は、本実施形態に係る半導体装置100の模式的な断面構成を示す図である。
 半導体素子10は、平面視、略矩形の薄板状の素子であり、一方の面である光学素子形成面11には複数の光学素子が形成され、他方の面である端子形成面12には実装基板との接続端子が形成されている。光学素子形成面11に形成される光学素子としては、フォトダイオード、フォトトランジスタなどの受光素子、あるいはCCD(Charge-Coupled Device)、CMOS(Complementary Metal Oxide Semiconductor Image Sensor)で代表されるイメージセンサ(固体撮像素子)、さらには発光ダイオードなどの発光素子などがある。以下では、光学素子形成面11に受光素子が形成された固体撮像素子としての半導体素子10を例に取り説明を行う。
 半導体素子10の光学素子形成面11は、必要光領域としての受光領域R1と、不要光領域としての非受光領域R2と、を有する。受光領域R1には、透光材20を透過して入射する外部光を受光する受光素子が複数配設されており、非受光領域R2には、外部光を受光する受光素子が配設されていない。受光領域R1は光学素子形成面11の縁部から離れた範囲に形成され、非受光領域R2は受光領域R1の周囲に光学素子形成面11の縁部に沿って形成されている。
 透光材20は、透明な光学ガラス等で構成されており、半導体素子10の光学素子形成面に対して接着剤で接着されている。これにより、半導体素子10と透光材20の間には、接着剤が固化した接着層30が形成されている。なお、透光材20には、光学ガラスの上に反射防止膜や赤外線カット膜を積層する等して反射防止機能や赤外線カット機能を持たせてもよい。
 接着層30は、光学素子形成面11と透光材20の間の全面に亘って形成してもよいし、光学素子形成面11と透光材20の間の非受光領域R2の範囲にだけ形成してもよい。図1には、前者の場合を例示してある。光学素子形成面11の全体に接着層30を形成する場合、接着層30は透明な接着剤で形成する。
 接着層30は、半導体装置100の仕様に応じた耐熱性、耐湿性、耐光性、耐薬品性を備え、屈折率が1.48~1.6、透過率が90%以上の材料である。
 半導体装置100は、上述した接着層30を間に挟んで半導体素子10と透光材20を積層した部分が主構造体Mとなり、この主構造体Mの側面には、積層方向に沿う方向に切断して形成された切断面CFが形成されている。この切断面CFの全体(透光材20の上面から半導体素子10の下面の範囲)を側方から覆うように樹脂で側面保護樹脂50が設けられている。側面保護樹脂50は、半導体素子10及び透光材20に対向する面(切断面CFに対向する面)からその反対側の面(半導体装置100の側面)までの厚みdが、半導体素子10及び透光材20の積層方向の全体に亘って一定に形成されている。
 側面保護樹脂50を形成する樹脂は、可視光や紫外光の吸収体であることが望ましく、例えば黒色等の不透明樹脂で形成される。また、側面保護樹脂50の分光透過率は、波長300~1200nmにおいて5%以下とし、より好ましくは1%以下とする。このような樹脂としては、例えばカーボンを含有したエポキシ樹脂、アクリル樹脂、シリコン樹脂等がある。
 また、側面保護樹脂50は、接着剤により形成される接着層30に比べて接着層30に比べて透湿性及び透水性が低い樹脂で形成されている。このような側面保護樹脂50と接着層30の樹脂の組み合わせとしては、接着層30の樹脂としては、例えばエポキシ樹脂、アクリル樹脂、シリコン樹脂等があり、側面保護樹脂50の樹脂としては、例えばカーボンを含有したエポキシ樹脂、アクリル樹脂、シリコン樹脂等がある。
 側面保護樹脂50は、主構造体Mに対面しない側の側面51が半導体装置100の側面として外部に露出しているが、この側面51は切削器具により切断されて形成された側面である。このため、側面51には、全体的に切削器具の種類に応じた切断痕が残っている。切削器具としては、ダイシングブレード、レーザー切断機、超音波切断機、ワイヤーソー、ウォータージェット、等がある。
 その他、半導体素子10の端子形成面12には、実装基板との接続端子となる不図示の金属パッドが複数形成されており、金属パッド上に半田バンプ40が形成されている。なお、半田バンプ40は設けない場合もある。また、半導体素子10では、表面と裏面の間を貫通する不図示の貫通電極及び配線により、表面の光学素子の周囲に形成された不図示の電極パッドと端子形成面12の金属パッドとの間を電気的に接続している。半導体素子10の光学素子形成面11には、受光素子の上にカラーフィルタとマイクロレンズを順次に積層して形成してある。
 次に、図2,図3を参照しつつ、上述した半導体装置100の製造方法を説明する。なお、以下では側面保護樹脂50の形成方法について説明を行うものとし、個片化前の複数の半導体装置100をウェハ上にCSPにより作製する工程については、公知の各種手法及び今後開発される各種手法を適宜に採用可能である。
 図2(a)には、複数の半導体素子10が形成された個片化前のウェハの上に透光材20としてのシート状のガラスを接着剤で接着して、切断前の互いに連続的に形成された複数の主構造体Mを有するワークWを示してある。
 本製造方法では、まず、図2(b)に示すように、ワークWを半導体素子10の端子形成面12を上に向けて配置し、半導体素子10の端子形成面12に保護部材PSを貼着する。保護部材PSは、ワークWの底面に密着して回路面を異物から保護し、バックグラインド時やダイシング時の破損から守るものであり、例えば切断用の半導体ウェハ製造プロセス用テープを用いることができる。
 次に、図2(c)に示すように、ワークWをダイシングシートDS上に載置し、透光材20の上面をダイシングシートDSに貼着する。ダイシングシートDSは、後述するワークWを切断する際、又は、切断した後において、個片化された主構造体Mや半導体装置100の相対位置関係が変動しないように固定する。
 次に、図2(d)に示すように、ダイシングブレード等の第1切削器具CD1を用いて、ワークWを第1切削幅w1でダイシングラインに沿って切断して複数の主構造体Mに個片化する。このとき、第1切削器具CD1は、ワークWについては完全に切り離しつつダイシングシートDSを切り離さないように切断する。これにより、複数の主構造体Mは、切断前の相対位置関係を保ちつつダイシングシートDS上に固定された状態で個片化される。すなわち、ダイシングシートDS上の複数の主構造体Mの間には、ダイシングシートDSを底とし、主構造体Mの側壁である切断面CFを側壁とする幅w1の第1溝T1が形成される。
 次に、図3(e)に示すように、マスクMKを用いて第1溝T1に液状樹脂LPを注入する。ここで使用するマスクMKは、ワークW全体を一括して覆うマスクではなく、ワークWを部分的に覆う部分マスクを使用する。いずれの部分マスクも、例えば図4に示すように、マスク開口の縦横サイズh、wが、第1溝T1を挟んで隣接配置した状態で形成される4つの主構造体Mが占める縦横サイズh0、w0以下となる。
 図4、図5は、部分マスクを用いた第1溝T1への液状樹脂LPの充填を説明する図である。なお、液状樹脂LPとしては、硬化後の固形樹脂SPが黒色等の不透明になる樹脂であり、分光透過率が、波長300~1200nmにおいて5%以下、より好ましくは1%以下の樹脂である。
 図4、図5には、複数種類の部分マスクMK1~MK3を用いる場合を示してある。すなわち、図4(a)に示すように、第1部分マスクMK1は十字型のマスク開口H1を有し、第2部分マスクMK2は上下方向に延びる縦直線状のマスク開口H2を有し、第3部分マスクMK3は左右方向に延びる横直線状のマスク開口H3を有する。図4(b)に示すワークWは、図2(d)に示す工程により切断されて第1溝T1を形成されており、格子状に形成された第1溝T1を挟んで複数の主構造体Mがマトリクス状に配列された状態である。
 第1部分マスクMK1は、図5(a)に示すように、第1溝T1の交差部への液状樹脂LPの充填に用いる。第2部分マスクMK2は、図5(b)に示すように、第1溝T1の交差部の間で上下方向に延びる第1溝T1への液状樹脂LPの充填に用いる。第3部分マスクMK3は、図5(c)に示すように、第1溝T1の交差部の間で左右方向に延びる第1溝T1への液状樹脂LPの充填に用いる。
 部分マスクMK1~MK3を適宜に使い分けて第1溝T1へ液状樹脂LPを充填することで、格子状に形成される第1溝T1全体に液状樹脂LPを充填することができる。第1溝T1に充填する液状樹脂LPとしては、UV(紫外線)硬化型樹脂、熱硬化型樹脂等の後処理によって硬化させることが可能な樹脂を用いる。なお、部分マスクの形状は、部分マスクMK1~MK3の形状組み合わせに限るものではなく、複数の部分マスクの開口パターンの組み合わせによって第1溝T1の形状を公約数的に漏れなく表現可能であれば、様々な形状の組み合わせを採用可能である。
 次に、図3(f)に示すように、UV照射、加熱等を行って、第1溝T1に充填した液状樹脂LPを硬化させる。これにより、複数の主構造体Mに分断されていたワークWが固形樹脂SPにより連結されて再連結ワークW’として一体化される。なお、第1溝T1の充填に熱硬化型樹脂を用いる場合は、耐熱仕様のダイシングシートDSや保護部材PSを用い、第1溝T1の充填にUV硬化型樹脂を用いる場合は、耐UV仕様のダイシングシートDSや保護部材PSを用いる。固形樹脂SPは、可視光や紫外光の吸収体であることが望ましく、例えば黒色等の不透明樹脂で形成される。また、固形樹脂SPの分光透過率は、波長300~1200nmにおいて5%以下とし、より好ましくは1%以下とする。このような樹脂としては、例えばカーボンを含有したエポキシ樹脂、アクリル樹脂、シリコン樹脂等がある。
 次に、図3(g)に示すように、ダイシングブレード等の第2切削器具CD2を用いて、再連結ワークW’を第2切削幅w2でダイシングラインに沿って切断して複数の半導体装置100に個片化する。第2切削器具CD2の第2切削幅w2は、第1切削器具CD1の第1切削幅w1よりも幅狭であり、第2切削器具CD2により形成される第2溝T2の幅w2は、第1溝T1の幅w1より幅狭となる。第2切削器具CD2は、第1溝T1に充填硬化された固形樹脂SPを、各主構造体Mの側面に固形樹脂SPが残存するように、第1溝T1の延びる方向に沿って切断して第2溝T2を形成する。なお、主構造体Mの全て側面で均一な厚みの側面保護樹脂50が形成されるようにするためには、第1溝T1の延びる方向に沿って溝の幅方向の略中央を切断する。更に具体的には、WCSPで作製された半導体装置100を個片化する際は、第1溝T1の溝幅w1は第2溝T2の溝幅w2の2倍以上とすることが望ましく、更に具体的には、第2溝T2の幅は50μm以下で形成することが望ましい。
 この第2切削器具CD2を用いた切断においても、第2切削器具CD2が再連結ワークW’を完全に切り離しつつダイシングシートDSを切り離さないように切断する。これにより、複数の半導体装置100は、切断前の位置関係を相対的に保ちつつダイシングシートDS上で個片化される。すなわち、ダイシングシートDS上の複数の半導体装置100の間に、ダイシングシートDSを底とし、半導体装置100の側面51を側壁とする幅w2の第2溝T2が形成される。
 このように、第1切削幅w1よりも狭い第2切削幅w2で第1溝T1内の固形樹脂SPを切削しつつ主構造体Mの側面に固形樹脂SPを残して半導体装置100に個片化するため、主構造体Mの切断面CFが略均一な厚みの側面保護樹脂50で覆われた半導体装置100が作製される。また、半導体装置100の側面保護樹脂50の側面51は、第2切削器具CD2で切削された切削痕を有することになる。
 最後に、ダイシングシートDSから個片化された半導体装置100を分離することにより、図1に示す半導体装置100が複数作製される。以上の製造方法により作製された半導体装置100は、半導体素子10と透光材20とを接着層30によって接着した層構造が露出した側面全体が側面保護樹脂50によって覆われた構造となり、その側面保護樹脂50の側面51全体に第2切削器具CD2による切断痕を有する。また、側面保護樹脂50は、接着剤により形成される接着層30に比べて透湿性及び透水性が低く、黒色等の不透明な樹脂で形成される。
(B)第2の実施形態: 
 図6は、本実施形態に係る半導体装置200の模式的な断面構成を示す図である。なお、半導体装置200は、側面保護樹脂の形状を除くと半導体装置100と同様の構成であるため、側面保護樹脂以外の構成については半導体装置100と同じ符号を付して詳細な説明を省略する。
 半導体装置200は、主構造体Mの側面に露出する切断面CFの全体(透光材20の上面から半導体素子10の下面の範囲)を側方から覆うように樹脂で側面保護樹脂250が設けられており、しかも、側面保護樹脂250は、透光材20よりも上方に突出量d3だけ延設された突出部252を有している。
 突出部252の上端面は略平坦に形成されており、この上端面を基準面として他の部材を載置可能である。突出部252に載置する部材としては、例えば、半導体装置200が固体撮像装置の場合、受光領域R1に外部光を集光するレンズ筐体や、レンズ及びレンズ駆動部としてのモーターを一体化したレンズモジュール等が例示される。突出部252の突出量d3は、突出部252に載置する部材の光学長やその他必要な距離に合わせて適宜に選択される。
 このように、側面保護樹脂250に突出部252を設けて、他の部材を載置可能にすることで、本半導体装置200を搭載する電子機器の全体サイズを小型化することができる。
 半導体装置200の製造方法は、基本的には、図2、図3に示す半導体装置100の製造方法と同様であるが、使用するダイシングシートDSの厚みと図2(d)に示す第1切削器具CD1を用いた切断深さ、及び、これに伴う充填樹脂の形状において相違する。
 すなわち、図7に示すように、突出部252の突出量d3を考慮して、この突出量d3よりも厚いダイシングシートDS’を用いる。そして、第1切削器具CD1を用いた溝の形成時に、第1溝T1と同じ幅w1、且つ、第1溝T1よりも深さ方向に深さd3だけ長い第1溝T1’を形成する。
 これにより、第1溝T1に液状樹脂LPを充填する際に、ダイシングシートDSを切削して形成した部位にも液状樹脂LPが充填され、熱または紫外線の照射により、第1溝T1’の液状樹脂LPを硬化した固形樹脂SPが形成される。このようにして形成された固形樹脂SPを第2切削器具CD2で切り離すことにより、突出部252が一体形成された側面保護樹脂250を主構造体Mの側面の切断面CFを覆うように形成することができる。
(C)第3の実施形態: 
 図8は、本実施形態に係る半導体装置300の模式的な断面構成を示す図である。半導体装置300は、側面保護樹脂が透光材20の表面付近で主構造体Mの側に庇状に張り出して形成されており透光材20の縁部を側面保護樹脂が覆う形状である点で上述した半導体装置100と相違する。なお、この構造を除くと半導体装置300は半導体装置100とほぼ同様の構成であり、半導体装置100と共通又は対応する構成については、同じ符号を付して詳細な説明を省略する。
 半導体装置300の主構造体M’は、半導体装置100の主構造体Mの上面の縁部の角が斜めにカットして斜面SFを形成した形状である。斜面SFと透光材20表面との角部E1は、非受光領域R2の範囲内において、透光材20表面に主構造体M’の縁に沿って形成される。斜面SFと主構造体M’の切断面CFとの角部E2は、透光材20の上面と半導体素子10の表面との間である透光領域R3の範囲内において、主構造体M’の側面に主構造体M’の上縁に沿って形成される。
 このような斜面SFを設けることにより、主構造体M’の側面には、その下部において、積層方向に沿う方向に切断して形成された切断面CFが露出し、その上部において、角を斜めに切断して形成された斜面SFが露出する。これら露出する切断面CFと斜面SFは、いずれも側面保護樹脂350によって覆われる。側面保護樹脂350は、斜面SFの露出範囲も含めて、全体的に切断面CFからの厚みdが略一定となるように形成されており、図8に示す半導体装置300の断面が略矩形になっている。
 以下、図9,図10を参照しつつ、上述した半導体装置300の製造方法を説明する。なお、以下では側面保護樹脂350の形成方法について説明を行うものとし、個片化前の複数の半導体装置300をウェハ上にCSPにより作製する工程については、公知の各種手法及び今後開発される各種手法を適宜に採用可能である。
 図9(a)には、複数の半導体素子10が形成された個片化前のウェハの上に透光材20としてのシート状のガラスを接着剤で接着した、切断前の互いに連続的に形成された複数の主構造体M’を有するワークWを示してある。
 本製造方法では、まず、図9(b)に示すように、ワークWを半導体素子10の端子形成面12を下に向けて配置し、ワークWをダイシングシートDS上に載置し、端子形成面12をダイシングシートDSに貼着する。ダイシングシートDSは、後述するワークWを切断する際、又は、切断した後において、個片化された主構造体M’や半導体装置100の相対位置関係が変動しないように固定する。
 次に、図9(c)に示すように、ダイシングブレード等の第3切削器具CD3を用いて、ワークWに互いに隣接形成されている分離前の主構造体M’の斜面SFを形成する。図9に示す第3切削器具CD3は、切削対象に当接する切削部がV字状に突出した尖端の断面形状を有する。この尖端をワークWのダイシングラインに沿うように移動させつつ、第3切削器具CDの尖端が透光領域R3の範囲内で一定深さまで到達するように、透光材20の側からワークWを切削する。これにより、ワークWには、ダイシングラインに沿って断面V字の第4溝T4が形成される。
 次に、図9(d)に示すように、ダイシングブレード等の第1切削器具CD1を用いて、ワークWを第1切削幅w1でダイシングラインに沿って切断して複数の主構造体M’に個片化する。このとき、ワークWについては第1切削器具CD1が完全に切り離しつつダイシングシートDSを切り離さないように切断する。これにより、複数の主構造体M’は、切断前の相対位置関係を保ちつつダイシングシートDS上で個片化される。すなわち、ダイシングシートDS上の複数の主構造体M’の間には、ダイシングシートDSを底とし、主構造体M’の側壁である切断面CFを側壁とする幅w1の第1溝T1’が形成される。また、上述した第4溝T4は、V字溝の尖端に沿って左右に分断され、V字の各斜面が上述した斜面SFとなる。
 次に、図10(e)に示すように、マスクMK’を用いて第1溝T1’及び第4溝T4に液状樹脂LPを注入する。マスクMK’は、上述した第1実施形態のマスクMKと基本的に同様の形状を有しており、ワークW全体を一括して覆うマスクではなくワークWを部分的に覆う部分マスクを使用する。ただし、その開口幅は、斜面SFの開口幅が広くなる分だけ広く形成される。
 次に、図10(f)に示すように、UV照射、加熱等を行って、第1溝T1’及び第4溝T4に充填した液状樹脂LPを硬化させる。これにより、複数の主構造体M’に分断されていたワークWが固形樹脂SP’により連結されて再連結ワークW”として一体化される。なお、樹脂の特性、ダイシングシートDSの特性については、上述した第1実施形態と同様である。
 次に、図10(g)に示すように、ダイシングブレード等の第2切削器具CD2を用いて、再連結ワークW”を第2切削幅w2でダイシングラインに沿って切断して複数の半導体装置300に個片化する。第2切削器具CD2の形状は、上述した第1実施形態と同様である。第2切削器具CD2は、第1溝T1’及び第4溝T4に充填硬化された固形樹脂SP’を、各主構造体M’の側面に固形樹脂SP’が残存するように、第1溝T1の延びる方向に沿って切断して第2溝T2’を形成する。なお、主構造体M’の下部側面で均一な厚みの側面保護樹脂350が形成されるようにするためには、第1溝T1’の延びる方向に沿って溝の幅方向の略中央を切断する。更に具体的には、WCSPで作製された半導体装置300を個片化する際は、第1溝T1’の溝幅w1は第2溝T2’の溝幅w2の2倍以上とすることが望ましく、更に具体的には、第2溝T2’の幅は50μm以下で形成することが望ましい。
 この第2切削器具CD2を用いた切断においても、第2切削器具CD2が再連結ワークW”を完全に切り離しつつダイシングシートDSを切り離さないように切断する。これにより、複数の半導体装置300は、切断前の位置関係を相対的に保ちつつダイシングシートDS上で個片化される。すなわち、ダイシングシートDS上の複数の半導体装置300の間に、ダイシングシートDSを底とし、半導体装置300の側面51を側壁とする幅w2の第2溝T2’が形成される。
 このように、第1切削幅w1よりも狭い第2切削幅w2で第1溝T1内の固形樹脂SPを切削しつつ主構造体M’の側面に固形樹脂SPを残して半導体装置300に個片化するため、主構造体M’の切断面CFの下部が略均一な厚みの側面保護樹脂350で覆われ、主構造体M’の側面上部が透光材20の表面付近で主構造体M”の側に張り出して透光材20の縁部を側面保護樹脂350が覆う半導体装置300が作製される。また、半導体装置300の側面保護樹脂350の側面351は、第2切削器具CD2で切削された切削痕を有することになる。
 最後に、ダイシングシートDSから個片化された半導体装置300を分離することにより、図8に示す半導体装置300が複数作製される。以上の製造方法により作製された半導体装置300は、半導体素子10と透光材20とを接着層30によって接着した層構造が露出した側面全体が側面保護樹脂350によって覆われた構造となり、その側面保護樹脂350の側面51全体に第2切削器具CD2による切断痕を有する。また、側面保護樹脂350は、接着剤により形成される接着層30に比べて透湿性及び透水性が低く、黒色等の不透明な樹脂で形成されている。しかも、側面保護樹脂350が非受光領域R2の範囲内で庇状に張り出した形状を有するため、光学特性が更に良好になる。
(D)第6の実施形態: 
 図11は、上述した各実施形態に係る半導体装置を搭載した電子機器の一例としての撮像装置600の一例の概略構成を示すブロック図である。撮像装置600は、デジタルスチルカメラ、デジタルビデオカメラ、カメラ付き携帯電話等である。
 撮像装置600は、モジュール500、カメラ信号処理部610と、画像処理部620、表示部630、リーダ/ライタ640、演算処理部650、操作入力部660、及びレンズ駆動制御部670を備えている。
 モジュール500は、撮像機能を担う構成要素であり、撮像レンズとしてのレンズ511を含む光学系530、CCD(Charge Coupled Devices)やCMOS(Complementary Metal Oxide Semiconductor)等の撮像素子540とを有している。この撮像素子540が上述した半導体装置に相当する。撮像素子540は、光学系530が形成する光学像を電気信号に変換し、光学像に応じた撮像信号(画像信号)を出力する。
 カメラ信号処理部610は、撮像素子540が出力する画像信号に対してアナログ/デジタル変換、ノイズ除去、画質補正、輝度・色差信号への変換等の各種の信号処理を行う。
 画像処理部620は、画像信号の記録再生処理を行うものであり、所定の画像データフォーマットに基づく画像信号の圧縮符号化・伸張復号化処理や解像度等のデータ仕様の変換処理等を行う。
 表示部630は、操作入力部660に対する操作入力に応じた表示や撮影した画像等の各種のデータを表示する機能を有している。
 リーダ/ライタ640は、メモリーカード等の外部記憶媒体に対するデータ書き込み及び外部記憶媒体からのデータ読み出しを行うものであり、例えば、画像処理部620が符号化した画像データを外部記憶媒体へ書き込んだり、外部記憶媒体が記憶する画像データを読み出して画像処理部620へ出力したりする。
 演算処理部650は、撮像装置600の各回路ブロックを制御する制御部として機能する構成要素であり、操作入力部660からの操作入力信号等に基づいて各回路ブロックを制御する。演算処理部650からの制御信号に基づいて、モジュール500の駆動ドライバはレンズ丸を駆動する駆動モーター等を制御する。
 操作入力部660は、ユーザが所要の操作を行うためのスイッチやタッチパネル等からなり、例えば、シャッタ操作を行うためのシャッタレリーズ操作要素や、動作モードを選択するための選択操作要素等によって構成され、ユーザが行った操作入力に応じた操作入力信号を演算処理部650に出力する。
 なお、本技術は上述した各実施形態に限られず、上述した各実施形態の中で開示した各構成を相互に置換したり組み合わせを変更したりした構成、公知技術並びに上述した各実施形態の中で開示した各構成を相互に置換したり組み合わせを変更したりした構成、等も含まれる。また,本技術の技術的範囲は上述した各実施形態に限定されず,特許請求の範囲に記載された事項とその均等物まで及ぶものである。
 そして、本技術は、以下のような構成を取ることができる。
(1)
 チップサイズパッケージングで作製された半導体素子と、
 半導体素子の光学素子形成面を覆うように接着剤で接着された透光材と、
 前記半導体素子と前記透光材の層構造が露出した側面全体を覆う側面保護樹脂と、を備える、半導体装置。
(2)
 前記側面保護樹脂は、前記接着剤により形成される接着層に比べて透湿性及び透水性が低い樹脂で形成されている、前記(1)に記載の半導体装置。
(3)
 前記側面保護樹脂は、不透明である、前記(1)又は前記(2)に記載の半導体装置。
(4)
 前記側面保護樹脂は、前記半導体素子及び前記透光材に対向する面と反対側の面全体に切削器具による切断痕を有する、前記(1)~前記(3)の何れか1項に記載の半導体装置。
(5)
 前記側面保護樹脂は、前記半導体素子及び前記透光材に対向する面からその反対側の面までの厚みが、前記半導体素子及び前記透光材の積層方向の全体に亘って略一定である、前記(1)~前記(4)の何れか1項に記載の半導体装置。
(6)
 前記側面保護樹脂は、前記透光材の表面に沿って庇状に延設された庇状部を有し、
・BR>@当該庇状部は、前記光学素子形成面の非受光領域又は非発光領域を覆うように形成されている、前記(1)~前記(5)の何れか1項に記載の半導体装置。
(7)
 チップサイズパッケージングで複数の半導体素子を形成された半導体基板と、前記半導体素子の光学素子形成面を覆うように前記半導体基板に透光材を接着剤で接着してワークを形成するワーク形成工程と、
 前記ワークをダイシングシートに固定した状態で複数の半導体装置の主構造体に個片化する第1切削工程と、
 前記ダイシングシートに固定された複数の前記主構造体の隙間の第1溝に樹脂を充填硬化させて複数の前記主構造体を再連結する再連結工程と、
 前記第1溝の略中央に沿って前記樹脂に前記第1溝より狭い第2溝を形成して、複数の前記主構造体の側面に前記樹脂を残しつつ複数の半導体装置として個片化する第2切削工程と、を含んで構成される半導体装置の製造方法。
(8)
 チップサイズパッケージングで複数の半導体素子を形成された半導体基板と、前記半導体素子の光学素子形成面を覆うように前記半導体基板に透光材を接着剤で接着してワークを形成するワーク形成工程と、
 前記透光材の側から前記半導体素子の境界に沿ってV字溝を形成するV字溝形成工程と、
 前記ワークをダイシングシートに固定した状態で前記V字溝の尖端に沿って切断して複数の半導体素子の主構造体に個片化する第1切削工程と、
 前記ダイシングシートに固定された複数の前記主構造体の隙間の第1溝及び前記V字溝に樹脂を充填硬化させて複数の前記主構造体を再連結する再連結工程と、
 前記第1溝の略中央に沿って前記樹脂に前記第1溝より狭い第2溝を形成して、複数の前記主構造体の側面に前記樹脂を残しつつ複数の半導体装置として個片化する第2切削工程と、を含んで構成される半導体装置の製造方法。
(9)
 チップサイズパッケージングで作製された半導体素子と、
 半導体素子の光学素子形成面を覆うように接着剤で接着された透光材と、
 前記半導体素子と前記透光材の層構造が露出した側面全体を覆う側面保護樹脂と、を有する半導体装置を備える、電子機器。
10…半導体素子、11…光学素子形成面、12…端子形成面、20…透光材、30…接着層、40…半田バンプ、50…側面保護樹脂、51…側面、100…半導体装置、200…半導体装置、250…側面保護樹脂、252…突出部、300…半導体装置、350…側面保護樹脂、CF…切断面、CD1…第1切削器具、CD2…第2切削器具、CD3…第3切削器具、DS…ダイシングシート、E1…角部、E2…角部、H1…マスク開口、H2…マスク開口、H3…マスク開口、LP…液状樹脂、M…主構造体、M’…主構造体、MK…マスク、MK’…マスク、MK1…第1部分マスク、MK2…第2部分マスク、MK3…第3部分マスク、MK1~MK3…部分マスク、PS…保護部材、R1…受光領域、R2…非受光領域、R3…透光領域、SF…斜面、SP…固形樹脂、SP’…固形樹脂、T1…第1溝、T2…第2溝、T3…第3溝、T4…第4溝、T1’…第1溝、T2’…第2溝、W…ワーク、W…再連結ワーク、W’…再連結ワーク

Claims (9)

  1.  チップサイズパッケージングで作製された半導体素子と、
     半導体素子の光学素子形成面を覆うように接着剤で接着された透光材と、
     前記半導体素子と前記透光材の層構造が露出した側面全体を覆う側面保護樹脂と、を備える半導体装置。
  2.  前記側面保護樹脂は、前記接着剤により形成される接着層に比べて透湿性及び透水性が低い樹脂で形成されている、請求項1に記載の半導体装置。
  3.  前記側面保護樹脂は、不透明である、請求項1に記載の半導体装置。
  4.  前記側面保護樹脂は、前記半導体素子及び前記透光材に対向する面と反対側の面全体に切削器具による切断痕を有する、請求項1に記載の半導体装置。
  5.  前記側面保護樹脂は、前記半導体素子及び前記透光材に対向する面からその反対側の面までの厚みが、前記半導体素子及び前記透光材の積層方向の全体に亘って略一定である、請求項1に記載の半導体装置。
  6.  前記側面保護樹脂は、前記透光材の表面に沿って庇状に延設された庇状部を有し、
     当該庇状部は、前記光学素子形成面の非受光領域又は非発光領域を覆うように形成されている、請求項1に記載の半導体装置。
  7.  チップサイズパッケージングで複数の半導体素子を形成された半導体基板と、前記半導体素子の光学素子形成面を覆うように前記半導体基板に透光材を接着剤で接着してワークを形成するワーク形成工程と、
     前記ワークをダイシングシートに固定した状態で複数の半導体装置の主構造体に個片化する第1切削工程と、
     前記ダイシングシートに固定された複数の前記主構造体の隙間の第1溝に樹脂を充填硬化させて複数の前記主構造体を再連結する再連結工程と、
     前記第1溝の略中央に沿って前記樹脂に前記第1溝より狭い第2溝を形成して、複数の前記主構造体の側面に前記樹脂を残しつつ複数の半導体装置として個片化する第2切削工程と、を含んで構成される半導体装置の製造方法。
  8.  チップサイズパッケージングで複数の半導体素子を形成された半導体基板と、前記半導体素子の光学素子形成面を覆うように前記半導体基板に透光材を接着剤で接着してワークを形成するワーク形成工程と、
     前記透光材の側から前記半導体素子の境界に沿ってV字溝を形成するV字溝形成工程と、
     前記ワークをダイシングシートに固定した状態で前記V字溝の尖端に沿って切断して複数の半導体素子の主構造体に個片化する第1切削工程と、
     前記ダイシングシートに固定された複数の前記主構造体の隙間の第1溝及び前記V字溝に樹脂を充填硬化させて複数の前記主構造体を再連結する再連結工程と、
     前記第1溝の略中央に沿って前記樹脂に前記第1溝より狭い第2溝を形成して、複数の前記主構造体の側面に前記樹脂を残しつつ複数の半導体装置として個片化する第2切削工程と、を含んで構成される半導体装置の製造方法。
  9.  チップサイズパッケージングで作製された半導体素子と、
     半導体素子の光学素子形成面を覆うように接着剤で接着された透光材と、
     前記半導体素子と前記透光材の層構造が露出した側面全体を覆う側面保護樹脂と、を有する半導体装置を備える、電子機器。
PCT/JP2016/078620 2015-11-05 2016-09-28 半導体装置、半導体装置の製造方法、及び、電子機器 WO2017077792A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
US15/771,547 US10636714B2 (en) 2015-11-05 2016-09-28 Semiconductor device, manufacturing method of semiconductor device, and electronic apparatus
CN201680062816.4A CN108352388B (zh) 2015-11-05 2016-09-28 半导体装置、半导体装置制造方法和电子设备
JP2017548674A JP6989383B2 (ja) 2015-11-05 2016-09-28 半導体装置、半導体装置の製造方法、及び、電子機器
US16/838,892 US10950515B2 (en) 2015-11-05 2020-04-02 Semiconductor device, manufacturing method of semiconductor device, and electronic apparatus
US17/148,224 US11527453B2 (en) 2015-11-05 2021-01-13 Semiconductor device, manufacturing method of semiconductor device, and electronic apparatus
JP2021196366A JP7364653B2 (ja) 2015-11-05 2021-12-02 半導体装置及び電子機器
US17/992,766 US20230090278A1 (en) 2015-11-05 2022-11-22 Semiconductor device, manufacturing method of semiconductor device, and electronic apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-217638 2015-11-05
JP2015217638 2015-11-05

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US15/771,547 A-371-Of-International US10636714B2 (en) 2015-11-05 2016-09-28 Semiconductor device, manufacturing method of semiconductor device, and electronic apparatus
US16/838,892 Continuation US10950515B2 (en) 2015-11-05 2020-04-02 Semiconductor device, manufacturing method of semiconductor device, and electronic apparatus

Publications (1)

Publication Number Publication Date
WO2017077792A1 true WO2017077792A1 (ja) 2017-05-11

Family

ID=58661841

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/078620 WO2017077792A1 (ja) 2015-11-05 2016-09-28 半導体装置、半導体装置の製造方法、及び、電子機器

Country Status (4)

Country Link
US (4) US10636714B2 (ja)
JP (2) JP6989383B2 (ja)
CN (1) CN108352388B (ja)
WO (1) WO2017077792A1 (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019175981A (ja) * 2018-03-28 2019-10-10 株式会社ディスコ 板状物の加工方法
WO2020031530A1 (ja) * 2018-08-09 2020-02-13 ソニーセミコンダクタソリューションズ株式会社 半導体パッケージ、その搬送用トレイおよび半導体パッケージの製造方法
CN111192852A (zh) * 2018-11-15 2020-05-22 株式会社迪思科 层叠体的加工方法
CN111199916A (zh) * 2018-11-16 2020-05-26 株式会社迪思科 层叠体的加工方法
JP2021068832A (ja) * 2019-10-25 2021-04-30 三菱電機株式会社 半導体装置の製造方法
JP2021082830A (ja) * 2019-08-23 2021-05-27 浜松ホトニクス株式会社 光検出装置
KR20210136783A (ko) * 2020-05-08 2021-11-17 (주)에이피텍 카메라 패키징 장치
KR20210136784A (ko) * 2020-05-08 2021-11-17 (주)에이피텍 반도체 칩을 포함하는 카메라 패키징 장치
JP7480313B2 (ja) 2021-01-14 2024-05-09 泉州三安半導体科技有限公司 Led発光装置及びその製造方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017077792A1 (ja) 2015-11-05 2017-05-11 ソニー株式会社 半導体装置、半導体装置の製造方法、及び、電子機器
JP2019024038A (ja) * 2017-07-24 2019-02-14 株式会社ディスコ ウェーハの加工方法
CN114446805A (zh) * 2020-11-04 2022-05-06 中强光电股份有限公司 电子元件的接合方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009016406A (ja) * 2007-06-30 2009-01-22 Zycube:Kk 貫通導電体を有する半導体装置およびその製造方法
JP2010040672A (ja) * 2008-08-01 2010-02-18 Oki Semiconductor Co Ltd 半導体装置およびその製造方法
JP2010056292A (ja) * 2008-08-28 2010-03-11 Oki Semiconductor Co Ltd カメラモジュール及びその製造方法

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0750037A (ja) * 1993-06-04 1995-02-21 Canon Inc 光情報記録媒体の製造方法
JP4152062B2 (ja) * 2000-06-26 2008-09-17 株式会社リコー 固体撮像装置、その製造方法、画像読取ユニット及び画像走査装置
JP4698874B2 (ja) * 2001-04-24 2011-06-08 ローム株式会社 イメージセンサモジュール、およびイメージセンサモジュールの製造方法
JP4606063B2 (ja) * 2004-05-14 2011-01-05 パナソニック株式会社 光学デバイスおよびその製造方法
JP4838501B2 (ja) * 2004-06-15 2011-12-14 富士通セミコンダクター株式会社 撮像装置及びその製造方法
JP4365743B2 (ja) * 2004-07-27 2009-11-18 富士通マイクロエレクトロニクス株式会社 撮像装置
US7999376B2 (en) * 2005-01-25 2011-08-16 Panasonic Corporation Semiconductor device and its manufacturing method
KR100738730B1 (ko) * 2005-03-16 2007-07-12 야마하 가부시키가이샤 반도체 장치의 제조방법 및 반도체 장치
KR100730726B1 (ko) * 2006-04-14 2007-06-21 옵토팩 주식회사 카메라 모듈
JP2008166632A (ja) * 2006-12-29 2008-07-17 Manabu Bonshihara 固体撮像装置及びその製造方法並びにカメラモジュール
US8013350B2 (en) * 2007-02-05 2011-09-06 Panasonic Corporation Optical device and method for manufacturing optical device, and camera module and endoscope module equipped with optical device
JP2009032929A (ja) * 2007-07-27 2009-02-12 Sanyo Electric Co Ltd 半導体装置及びその製造方法
JP2009064839A (ja) * 2007-09-04 2009-03-26 Panasonic Corp 光学デバイス及びその製造方法
US7923298B2 (en) * 2007-09-07 2011-04-12 Micron Technology, Inc. Imager die package and methods of packaging an imager die on a temporary carrier
KR20090048920A (ko) * 2007-11-12 2009-05-15 삼성전자주식회사 카메라 모듈 및 이를 구비한 전자 기기
JP2009176824A (ja) * 2008-01-22 2009-08-06 Kyocera Chemical Corp モジュール基板、及びカメラモジュール
JP5344336B2 (ja) * 2008-02-27 2013-11-20 株式会社ザイキューブ 半導体装置
KR100982270B1 (ko) * 2008-08-08 2010-09-15 삼성전기주식회사 카메라 모듈 및 이의 제조 방법
JP5498684B2 (ja) * 2008-11-07 2014-05-21 ラピスセミコンダクタ株式会社 半導体モジュール及びその製造方法
JP2011054925A (ja) * 2009-01-14 2011-03-17 Panasonic Corp 光学デバイス、固体撮像装置、及び方法
JP2010177569A (ja) * 2009-01-30 2010-08-12 Panasonic Corp 光学デバイス及びその製造方法
JP5318634B2 (ja) 2009-03-30 2013-10-16 ラピスセミコンダクタ株式会社 チップサイズパッケージ状の半導体チップ及び製造方法
JP5356980B2 (ja) * 2009-11-06 2013-12-04 シャープ株式会社 電子素子モジュールおよびその製造方法、電子素子ウエハモジュールおよびその製造方法、並びに電子情報機器
TWI414061B (zh) * 2010-04-06 2013-11-01 Kingpak Tech Inc 具有封裝結構之晶圓級影像感測器模組製造方法
WO2011141976A1 (ja) * 2010-05-12 2011-11-17 パナソニック株式会社 半導体装置及びその製造方法
JP5682185B2 (ja) * 2010-09-07 2015-03-11 ソニー株式会社 半導体パッケージおよび半導体パッケージの製造方法ならびに光学モジュール
JP5398759B2 (ja) * 2011-02-16 2014-01-29 富士フイルム株式会社 遮光膜及びその製造方法、並びに固体撮像素子
CN102683311B (zh) * 2011-03-10 2014-12-10 精材科技股份有限公司 晶片封装体及其形成方法
JP2012222546A (ja) * 2011-04-07 2012-11-12 Sony Corp 固体撮像装置及びその製造方法、並びに電子機器
JP5753446B2 (ja) * 2011-06-17 2015-07-22 株式会社東芝 半導体発光装置の製造方法
JPWO2013179766A1 (ja) * 2012-05-30 2016-01-18 オリンパス株式会社 撮像装置、半導体装置および撮像ユニット
TWI569428B (zh) * 2013-01-10 2017-02-01 精材科技股份有限公司 影像感測晶片封裝體之製作方法
CN103367382B (zh) * 2013-07-23 2016-03-09 格科微电子(上海)有限公司 一种图像传感器芯片的晶圆级封装方法
WO2017077792A1 (ja) 2015-11-05 2017-05-11 ソニー株式会社 半導体装置、半導体装置の製造方法、及び、電子機器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009016406A (ja) * 2007-06-30 2009-01-22 Zycube:Kk 貫通導電体を有する半導体装置およびその製造方法
JP2010040672A (ja) * 2008-08-01 2010-02-18 Oki Semiconductor Co Ltd 半導体装置およびその製造方法
JP2010056292A (ja) * 2008-08-28 2010-03-11 Oki Semiconductor Co Ltd カメラモジュール及びその製造方法

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019175981A (ja) * 2018-03-28 2019-10-10 株式会社ディスコ 板状物の加工方法
JP7093210B2 (ja) 2018-03-28 2022-06-29 株式会社ディスコ 板状物の加工方法
WO2020031530A1 (ja) * 2018-08-09 2020-02-13 ソニーセミコンダクタソリューションズ株式会社 半導体パッケージ、その搬送用トレイおよび半導体パッケージの製造方法
US11545403B2 (en) 2018-08-09 2023-01-03 Sony Semiconductor Solutions Corporation Semiconductor package having a multilayer structure and a transport tray for the semiconductor structure
JP2020087973A (ja) * 2018-11-15 2020-06-04 株式会社ディスコ 積層体の加工方法
CN111192852A (zh) * 2018-11-15 2020-05-22 株式会社迪思科 层叠体的加工方法
CN111192852B (zh) * 2018-11-15 2023-08-01 株式会社迪思科 层叠体的加工方法
JP7164411B2 (ja) 2018-11-15 2022-11-01 株式会社ディスコ 積層体の加工方法
JP2020088002A (ja) * 2018-11-16 2020-06-04 株式会社ディスコ 積層体の加工方法
CN111199916B (zh) * 2018-11-16 2023-08-01 株式会社迪思科 层叠体的加工方法
CN111199916A (zh) * 2018-11-16 2020-05-26 株式会社迪思科 层叠体的加工方法
JP7164412B2 (ja) 2018-11-16 2022-11-01 株式会社ディスコ 積層体の加工方法
JP2021082830A (ja) * 2019-08-23 2021-05-27 浜松ホトニクス株式会社 光検出装置
JP7413294B2 (ja) 2019-08-23 2024-01-15 浜松ホトニクス株式会社 光検出装置
JP2021068832A (ja) * 2019-10-25 2021-04-30 三菱電機株式会社 半導体装置の製造方法
KR20210136783A (ko) * 2020-05-08 2021-11-17 (주)에이피텍 카메라 패키징 장치
KR102396490B1 (ko) * 2020-05-08 2022-05-10 (주)에이피텍 반도체 칩을 포함하는 카메라 패키징 장치
KR102396489B1 (ko) * 2020-05-08 2022-05-10 (주)에이피텍 카메라 패키징 장치
KR20210136784A (ko) * 2020-05-08 2021-11-17 (주)에이피텍 반도체 칩을 포함하는 카메라 패키징 장치
JP7480313B2 (ja) 2021-01-14 2024-05-09 泉州三安半導体科技有限公司 Led発光装置及びその製造方法

Also Published As

Publication number Publication date
US20230090278A1 (en) 2023-03-23
CN108352388A (zh) 2018-07-31
US10950515B2 (en) 2021-03-16
JP2022019935A (ja) 2022-01-27
JPWO2017077792A1 (ja) 2018-09-13
JP6989383B2 (ja) 2022-01-05
US20180350707A1 (en) 2018-12-06
US11527453B2 (en) 2022-12-13
US10636714B2 (en) 2020-04-28
CN108352388B (zh) 2022-11-18
US20210134691A1 (en) 2021-05-06
JP7364653B2 (ja) 2023-10-18
US20200235021A1 (en) 2020-07-23

Similar Documents

Publication Publication Date Title
JP7364653B2 (ja) 半導体装置及び電子機器
JP4764941B2 (ja) 光学素子、光学素子ウエハ、光学素子ウエハモジュール、光学素子モジュール、光学素子モジュールの製造方法、電子素子ウエハモジュール、電子素子モジュールの製造方法、電子素子モジュールおよび電子情報機器
JP4768060B2 (ja) 光学素子、光学素子ウエハ、光学素子ウエハモジュール、光学素子モジュール、光学素子モジュールの製造方法、電子素子ウエハモジュール、電子素子モジュールの製造方法、電子素子モジュールおよび電子情報機器
JP5047243B2 (ja) 光学素子ウエハモジュール、光学素子モジュール、光学素子モジュールの製造方法、電子素子ウエハモジュール、電子素子モジュールの製造方法、電子素子モジュールおよび電子情報機器
JP4819152B2 (ja) 光学素子ウエハ、光学素子ウエハモジュール、光学素子モジュール、光学素子モジュールの製造方法、電子素子ウエハモジュール、電子素子モジュールの製造方法、電子素子モジュールおよび電子情報機器
JP2008219854A (ja) 光学デバイス,光学デバイスウエハおよびそれらの製造方法、ならびに光学デバイスを搭載したカメラモジュールおよび内視鏡モジュール
JP5721370B2 (ja) 光センサの製造方法、光センサ及びカメラ
JP2007053337A (ja) 光学デバイス、光学デバイス装置、カメラモジュールおよび光学デバイスの製造方法
JP2010103493A (ja) 光学素子、光学素子ウエハ、光学素子ウエハモジュール、光学素子モジュール、光学素子モジュールの製造方法、電子素子ウエハモジュール、電子素子モジュールの製造方法、電子素子モジュールおよび電子情報機器
JP2009290031A (ja) 電子素子ウェハモジュールおよびその製造方法、電子素子モジュール、電子情報機器
JP2007142207A (ja) 固体撮像装置及びその製造方法
TW200832692A (en) Solid photographic apparatus and method of manufacturing the same
JP2011054794A (ja) 光学デバイス及びその製造方法
WO2016203923A1 (ja) モジュール、モジュールの製造方法、及び、電子機器
JP2009193986A (ja) 半導体装置及びその製造方法
JP2009251249A (ja) ウエハ状光学装置およびその製造方法、電子素子ウエハモジュール、センサウエハモジュール、電子素子モジュール、センサモジュール、電子情報機器
JP4714499B2 (ja) 半導体撮像装置およびその製造方法
US11177300B2 (en) Solid-state image pickup apparatus, method of manufacturing solid-state image pickup apparatus, and electronic apparatus
JP2009044494A (ja) 撮像デバイス
JP2011176105A (ja) 光学デバイス装置及びその製造方法
JP2010273087A (ja) 半導体装置及びその製造方法
KR101353127B1 (ko) 이미지 센서 패키지
JP2008166939A (ja) カメラモジュール
WO2010143389A1 (ja) 半導体装置
JP2006080123A (ja) 固体撮像装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16861860

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017548674

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16861860

Country of ref document: EP

Kind code of ref document: A1