WO2017033636A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2017033636A1
WO2017033636A1 PCT/JP2016/071515 JP2016071515W WO2017033636A1 WO 2017033636 A1 WO2017033636 A1 WO 2017033636A1 JP 2016071515 W JP2016071515 W JP 2016071515W WO 2017033636 A1 WO2017033636 A1 WO 2017033636A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
cell
main surface
semiconductor device
diode
Prior art date
Application number
PCT/JP2016/071515
Other languages
English (en)
French (fr)
Inventor
広光 田邊
河野 憲司
Original Assignee
株式会社デンソー
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社デンソー filed Critical 株式会社デンソー
Priority to CN201680038146.2A priority Critical patent/CN107710409B/zh
Priority to US15/570,834 priority patent/US10256234B2/en
Publication of WO2017033636A1 publication Critical patent/WO2017033636A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0641Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region without components of the field effect type
    • H01L27/0647Bipolar transistors in combination with diodes, or capacitors, or resistors, e.g. vertical bipolar transistor and bipolar lateral transistor and resistor
    • H01L27/0652Vertical bipolar transistor in combination with diodes, or capacitors, or resistors
    • H01L27/0664Vertical bipolar transistor in combination with diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/32Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/221Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities of killers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/07Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
    • H01L27/0705Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type
    • H01L27/0727Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common comprising components of the field effect type in combination with diodes, or capacitors or resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/083Anode or cathode regions of thyristors or gated bipolar-mode devices
    • H01L29/0834Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7391Gated diode structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors

Definitions

  • the present disclosure relates to a semiconductor device in which an insulated gate bipolar transistor (IGBT) and a diode are formed on the same semiconductor substrate.
  • IGBT insulated gate bipolar transistor
  • RC-IGBT reverse conducting insulated gate bipolar transistor
  • ion irradiation is focused on a diode cell. According to this, the ON voltage of the IGBT can be reduced as compared with the case where ion irradiation is performed over the entire surface of the semiconductor substrate while realizing the lifetime control in the diode cell. Further, in this semiconductor device, the ion irradiation portion extends from the diode cell to the IGBT cell, and the lattice defect layer due to the ion irradiation suppresses the injection of charges from the IGBT cell to the diode cell. According to this, switching loss and recovery loss can be reduced.
  • the amount of the lattice defect layer formed by ion irradiation to the IGBT cell is small, the effect of reducing the switching loss and the recovery loss cannot be sufficiently exhibited.
  • the amount of protrusion of the lattice defect layer to the IGBT cell is large, the on-voltage characteristics may be deteriorated.
  • An object of the present disclosure is to provide a semiconductor device capable of reducing switching loss and recovery loss while reducing on-voltage.
  • a semiconductor device includes an IGBT cell having a collector region in a surface layer of a second main surface, a semiconductor substrate having a first main surface and a second main surface on the back surface thereof, and a surface layer of the second main surface And a diode cell having a cathode region, provided with a drift region serving as a charge transfer path between the first main surface and the second main surface, and further formed in the drift region of the diode cell by ion irradiation.
  • a first defect layer which is a lattice defect layer formed, and a second defect layer formed simultaneously with the first defect layer and extending so that the first defect layer extends from the diode cell to the IGBT cell side; Is provided.
  • the diode cell In the drift region, the interface between the IGBT cell and the diode cell orthogonal to the first main surface and the boundary between the collector region and the cathode region and passing through the boundary line along the interface of the drift region of the collector region, When a region surrounded by a plane intersecting with the main surface at an angle of 45 degrees is defined as a boundary region, the diode cell has an area S occupied by the boundary region on the first main surface side surface in the drift region, and the diode cell. Are formed so as to satisfy the relationship of S DI > S.
  • the sum of the switching loss (Eon) and the recovery loss (Err) can be reduced as compared with the conventional configuration by forming the diode cell so as to satisfy the relationship of S DI > S. .
  • the same effect as described above can be obtained by increasing the ratio of the amount of charge accumulated in the diode cell to the total amount of charge accumulated in the diode cell and the boundary region.
  • a semiconductor device includes an IGBT cell having a collector region in a surface layer of a second main surface, a semiconductor substrate having a first main surface and a second main surface on the back surface of the first main surface; A diode cell having a cathode region on the surface layer is provided, and a drift region serving as a charge transfer path is provided between the first main surface and the second main surface.
  • a first defect layer which is a lattice defect layer formed by the above, and a second defect layer formed simultaneously with the first defect layer and extending so that the first defect layer extends from the diode cell to the IGBT cell side.
  • the IGBT cell and the diode cell are formed so that the current density flowing in the drift region is higher in the operation of the diode cell than in the operation of the IGBT cell, and the amount of ion irradiation for forming the lattice defect layer is Based on the forward voltage-loss characteristic during the operation of the diode cell, the total charge amount accumulated in the drift region is determined to be a predetermined amount.
  • the amount of ion irradiation for forming the lattice defect layer is determined based on the forward voltage-loss characteristic during the operation of the diode cell. Specifically, the ion irradiation amount is determined so that a predetermined amount of electric charge defined in advance is accumulated in the drift region. That is, since the ratio of the amount of charge accumulated in the diode cell can be increased while keeping the total charge amount in the drift region constant, the loss due to the charge accumulated near the boundary between the diode cell and the IGBT cell can be reduced. Increase can be suppressed. In other words, it is possible to suppress injection of extra charges from the IGBT cell to the diode region. Thereby, Eon + Err can be reduced without increasing the amount of protrusion of the second defect layer.
  • FIG. 1 is a cross-sectional view showing a schematic configuration of the semiconductor device according to the first embodiment.
  • FIG. 2 is a top view showing the relationship between the area of the IGBT cell and the diode cell in the semiconductor device.
  • FIG. 3 is a diagram illustrating a simulation result.
  • FIG. 4 is a diagram showing a simulation result.
  • FIG. 5 is a top view showing the relationship between the area of the IGBT cell and the diode cell in the semiconductor device according to the first modification.
  • FIG. 6 is a cross-sectional view illustrating a schematic configuration of the semiconductor device according to the second embodiment.
  • FIG. 7 is a cross-sectional view illustrating a schematic configuration of a semiconductor device according to a second modification.
  • FIG. 8 is a cross-sectional view illustrating a schematic configuration of the semiconductor device according to the third embodiment.
  • FIG. 9 is a cross-sectional view illustrating a schematic configuration of a semiconductor device according to a third modification.
  • FIG. 10 is a cross-sectional view illustrating a schematic configuration of the semiconductor device according to the fourth embodiment.
  • FIG. 11 is a cross-sectional view illustrating a schematic configuration of a semiconductor device according to a fourth modification.
  • FIG. 12 is a cross-sectional view illustrating a schematic configuration of the semiconductor device according to the fifth embodiment.
  • FIG. 13 is a cross-sectional view illustrating a schematic configuration of a semiconductor device according to a fifth modification.
  • the semiconductor device 100 is a reverse conducting IGBT, so-called RC-IGBT, in which an IGBT cell 10 and a diode cell 20 are formed on one semiconductor substrate 50.
  • the semiconductor device 100 includes a base region 11, a trench gate 12, an emitter region 13, a collector region 14, and a lattice defect layer 15 as components of the IGBT cell 10.
  • an anode region 21 and a cathode region 22 are provided as components of the diode cell 20.
  • the semiconductor device 100 includes a base contact region 16 a formed surrounded by the base region 11 and an anode contact region 16 b formed surrounded by the anode region 21.
  • the base contact region 16a and the anode contact region 16b may be collectively referred to as the contact region 16.
  • a drift region 17 is formed between the base region 11 and the collector region 14 and between the anode region 21 and the cathode region 22.
  • the semiconductor substrate 50 is made of n conductivity type by doping silicon with impurities.
  • the semiconductor substrate 50 is cut from a silicon wafer and has a first main surface 50a and a second main surface 50b which is the back surface thereof. By performing ion implantation on each main surface, the IGBT cell 10 and the diode cell are formed. 20 is built.
  • the portion having the collector region 14 is referred to as an IGBT cell 10
  • the portion having the cathode region 22 is referred to as a diode cell 20.
  • the base region 11 is formed in the surface layer on the first main surface 50a side of the semiconductor substrate 50 in the IGBT cell 10.
  • the base region 11 has a p conductivity type by doping boron as an impurity, for example.
  • the base region 11 generates a channel when a predetermined voltage is applied to a trench gate 12 described later. As a result, a current flows between the emitter region 13 and the collector region 14.
  • the trench gate 12 is formed to extend in the depth direction of the semiconductor substrate 50 from the first main surface 50a.
  • the trench gate 12 is formed so as to penetrate the base region 11 and reach a later-described drift region 17.
  • the trench gate 12 has a structure in which the inner wall of the trench dug in the first main surface 50a of the semiconductor substrate 50 is covered with an insulating film and the inside of the trench is filled with polysilicon. Therefore, details are not shown in FIG.
  • the trench gate 12 is connected to a gate terminal which is a control terminal of the IGBT cell 10 and is used for switching control.
  • the emitter region 13 is selectively formed on the surface layer on the first main surface 50a side.
  • the emitter region 13 has an n conductivity type by doping arsenic or phosphorus as impurities, for example.
  • the emitter region 13 is formed so as to contact the trench gate 12 and cover the base region 11. Note that the emitter region 13 is formed only in a portion corresponding to the IGBT cell 10 and is connected to an emitter terminal which is an output terminal of the IGBT cell 10 and is set at, for example, a GND potential.
  • the collector region 14 is formed on the surface layer of the IGBT cell 10 on the second main surface 50b side.
  • the collector region 14 is of a p conductivity type by doping boron as an impurity, for example. Note that the impurity concentration of the collector region 14 is higher than the impurity concentration of the base region 11.
  • the collector region 14 is connected to a collector terminal which is an output terminal of the IGBT cell 10, and a collector current flows between the collector region 14 and the emitter region 13.
  • the anode region 21 is formed on the surface layer of the semiconductor substrate 50 on the first main surface 50a side in the diode cell 20.
  • the anode region 21 has a p conductivity type by doping boron as an impurity, for example.
  • the anode region 21 can be formed in the same process as the base region 11 in the IGBT cell 10, and the depth and impurity concentration from the first main surface 50 a where the anode region 21 is formed are the same as the base region 11. is there.
  • the anode region 21 forms a PN junction with a cathode region 22 and a drift region 17 described later, and exhibits a function as a diode.
  • the cathode region 22 is formed on the surface layer of the diode cell 20 on the second main surface 50b side.
  • the cathode region 22 has an n conductivity type by doping arsenic or phosphorus as impurities, for example.
  • the impurity concentration in the cathode region 22 is set higher than the impurity concentration in the semiconductor substrate 50.
  • the lattice defect layer 15 is a layer that adjusts the amount of accumulated charge by shortening the lifetime of the charge moving through the drift region 17.
  • the lattice defect layer 15 is formed by damaging the crystal structure of the semiconductor substrate 50 by ion irradiation and causing lattice defects.
  • protons, helium ions, or argon ions can be used as the ion species irradiated to the semiconductor substrate 50.
  • the lattice defect layer 15 includes a first defect layer 15a formed on the first main surface 50a side of the diode cell 20 in the drift region 17, and an overhang continuously from the first defect layer 15a to the IGBT cell 10 side. And the third defect layer 15c formed on the second main surface 50b side across the IGBT cell 10 and the diode cell 20.
  • the first defect layer 15a controls the forward voltage (VF) and the recovery loss (Err) during the operation of the diode cell.
  • the second defect layer 15b functions as a barrier for preventing unintentional injection of charges from the IGBT cell 10 side during the operation of the diode cell.
  • the 2nd defect layer 15b shall be 300 micrometers or less as an overhang
  • FIG. The third defect layer 15c is formed on the IGBT cell 10 side in order to control the on-voltage (Von) and switching loss (Eon) of the IGBT, and on the diode cell 20 side, the forward voltage (VF) and the recovery loss are formed. It is formed to control (Err).
  • the lifetime of charges can be shortened. That is, the designer can adjust the characteristics of Von, Eon, VF, and Err according to the ion irradiation amount. Conversely, the ion irradiation amount must be set so as to satisfy the required Von, Eon, VF, and Err.
  • the ion irradiation amount of the first defect layer 15a, the second defect layer 15b, and the third defect layer 15c in other words, the ion irradiation time can be optimized depending on the required use, in the present embodiment, for example, 0.01 ⁇ s each. It is set to about 10 ⁇ s.
  • the base contact region 16a and the anode contact region 16b are p conductivity type semiconductor regions having an impurity concentration higher than that of the base region 11 and the anode region 21, respectively.
  • the contact region 16 functions as an anode when the semiconductor device 100 operates as a diode, and the charge injected from the collector region 14 into the semiconductor substrate 50 when the semiconductor device 100 operates as an IGBT is efficiently turned off. It functions as well.
  • the drift region 17 is a region defined by forming the base region 11, the collector region 14, the anode region 21, and the cathode region 22 on the semiconductor substrate 50. Specifically, it is a region between the base region 11 and the collector region 14 and a region between the anode region 21 and the cathode region 22. Needless to say, it is of n conductivity type, and the impurity concentration is the semiconductor substrate 50. Is the same.
  • the boundary area is defined as follows. That is, as indicated by hatching in FIG. 1, the boundary between the surface Pa of the drift region 17 on the first main surface 50 a side, the interface Pb between the IGBT cell 10 and the diode cell 20, and the collector region 14 and the cathode region 22.
  • a region surrounded by a plane Pc passing through a boundary line along the interface between the drift region 17 and the collector region 14 and intersecting the first main surface 50a at an angle of 45 degrees is defined as a boundary region R.
  • the boundary region R is a three-dimensional region and is formed along the interface between the IGBT cell 10 and the diode cell 20. From the above definition, the amount of protrusion of the surface Pa from the diode cell 20 in the boundary region R is the same as the thickness L of the drift region 17 because the plane Pc intersects the first main surface 50a at about 45 degrees. The angle 45 degrees with respect to the first major surface 50a of the plane Pc depends on the spread of charges injected from the cathode region 22 into the drift region 17 being approximately 45 degrees. As shown in FIG. 2, with the definition of the boundary region R, the area S occupied by the boundary region in the surface of the drift region 17 on the first main surface 50a side can be defined. The area S depends on the thickness L of the drift region 17 and the shape of the diode cell 20 when the first main surface 50a is viewed from the front.
  • the diode cell 20 in the present embodiment has a rectangular shape when the first main surface 50a is viewed from the front.
  • the area is indicated as SDI .
  • the boundary region R is formed in an annular shape along the outer edge of the diode cell 20.
  • the diode cell 20 in the present embodiment is formed so that the area S and the area S DI satisfy the relationship of S DI > S.
  • FIG. 3 shows the result of the simulation. According to FIG. 3, it was found that Eon + Err can be significantly reduced under the condition of S DI / S> 1, without increasing the amount of protrusion of the second defect layer 15 b to the IGBT cell 10.
  • the switching loss Eon and the recovery loss Err are determined by the total charge amount accumulated in the drift region 17 during diode operation and the injection amount from the IGBT cell 10.
  • the condition of S DI / S> 1 means that the ratio of the charge amount in the boundary region R occupying the total charge amount is reduced, and has an influence on the loss of the charge injected from the IGBT cell 10 to the diode cell 20. This is a sufficiently small condition.
  • the semiconductor device 100 can exhibit the effect of reducing Eon + Err by forming the diode cell 20 so as to satisfy the relationship of S ⁇ S DI ⁇ 5S.
  • Eon + Err depends on the amount of protrusion of the second defect layer 15b.
  • the amount of reduction of Eon + Err by increasing S DI / S becomes significant when the amount of protrusion of the second defect layer 15b is 300 ⁇ m or less. That is, setting the amount of overhanging of the second defect layer 15b to 300 ⁇ m or less has a great effect of reducing loss by increasing S DI / S in this embodiment.
  • this boundary region R is defined independently of the second defect layer 15b, and it is not always necessary to adjust the amount of protrusion of the second defect layer 15b in order to adjust Eon + Err. That is, if the semiconductor device 100 according to the present embodiment is employed, Eon + Err can be reduced without increasing the on-voltage (Von) during the operation of the IGBT cell 10.
  • the IGBT cell is formed by forming the diode cell 20 so as to satisfy a predetermined condition regarding the relationship between the area SDI along the first main surface 50a of the boundary region R and the area S of the diode cell 20.
  • the example in which the injection of charges from 10 to the diode cell 20 is suppressed has been described. That is, the example in which the charge amount accumulated in the boundary region R occupying the total charge amount has been described.
  • the same effect can be obtained by increasing the ratio of the amount of charge accumulated in the diode cell 20 with respect to the total amount of charge.
  • the formation conditions of the diode cell 20 that do not depend on the area ratio S DI / S will be described.
  • the semiconductor device 200 includes a base region 11, a trench gate 12, an emitter region 13, a collector region 14, and a lattice defect layer as constituent elements of the IGBT cell 10, as shown in FIG. 15 is provided. Further, an anode region 21 and a cathode region 22 are provided as components of the diode cell 20. A contact region 16 is provided so as to be surrounded by the base region 11 or the anode region 21. A drift region 17 is formed between the base region 11 and the collector region 14 and between the anode region 21 and the cathode region 22.
  • the requirements except for the impurity concentration of the anode region 21, the ion irradiation amount for forming the first defect layer 15 a and the second defect layer 15 b in the lattice defect layer 15, and the area ratio S DI / S are as follows. Since it is the same as that of the semiconductor device 100 according to the first embodiment, detailed description thereof is omitted.
  • the impurity concentration of the anode region 21 is higher than that of the base region 11. That is, in this embodiment, the base region 11 and the anode region 21 are not formed in the same process, but are formed in separate and independent processes.
  • the ion irradiation amount for forming the first defect layer 15a and the second defect layer 15b is set to be larger than that in the first embodiment.
  • the ion irradiation amount is set so as not to change the recovery loss (Err) with respect to the first embodiment in the forward voltage-loss characteristic during the operation of the diode cell 20. That is, the total charge amount accumulated in the drift region 17 during the diode operation is set to a predetermined value. Thereby, the ion irradiation amount for forming the second defect layer 15b is relatively increased as compared with the first embodiment. Due to this increased defect, the semiconductor device 200 can suppress the amount of charge injected from the IGBT cell 10 to the diode cell 20 without defining the condition of the area ratio S DI / S.
  • the semiconductor device 200 according to the second embodiment is configured such that the impurity concentration of the anode region 21 in the diode cell 20 is uniformly high with respect to the base region 11 in the IGBT cell 10. However, it is not necessary that the concentration of the entire anode region 21 is higher than that of the base region 11.
  • the impurity concentration in the portion closer to the IGBT cell 10 in the anode region 21 is lower than that in the other anode regions 21.
  • the impurity concentration on the side close to the IGBT cell 10 in the anode region 21 is the same as that of the base region 11 in the IGBT cell 10.
  • the semiconductor device 210 in the present modification can suppress the absolute amount of charge during diode operation as compared with the semiconductor device 200 of the second embodiment, the IGBT cell 10 changes to the diode cell 20. The amount of charges injected can be suppressed.
  • the semiconductor device 300 in the present embodiment has no condition for the area ratio S DI / S. Instead, as shown in FIG. 8, the semiconductor device 300 includes the charge storage layer 18 in addition to the semiconductor device 100 of the first embodiment.
  • the charge storage layer 18 is of an n conductivity type having an impurity concentration higher than that of the drift region 17 and is formed at a position in contact with the base region 11 on the first main surface 50a side of the second defect layer 15b in the IGBT cell 10. Has been.
  • the charge storage layer 18 Since the charge storage layer 18 has a higher impurity concentration than the drift region 17, the built-in potential between the base region 11 and the charge storage layer 18 is higher than the built-in potential between the base region 11 and the drift region 17. Become. As a result, the amount of charge (holes) injected from the IGBT cell 10 to the diode cell 20 can be suppressed, and the amount of charge accumulated in the diode cell 20 with respect to the total amount of charge accumulated in the drift region 17 when the diode is conductive is reduced.
  • the ratio can be made higher than that of the IGBT cell 10. That is, Eon + Err can be reduced by suppressing the injection amount of charges (holes) from the IGBT cell 10 to the diode cell 20.
  • the semiconductor device 300 according to the third embodiment has a configuration in which the charge storage layer 18 is provided only in the IGBT cell 10.
  • the semiconductor device 310 in the present modification has a structure in which the charge storage layer 18 is extended from the IGBT cell 10 to a partial region of the drift region 17 on the diode cell 20 side. Yes.
  • the semiconductor device 310 in the present modification can suppress the absolute amount of charge during diode operation as compared with the semiconductor device 300 of the third embodiment, the IGBT cell 10 changes to the diode cell 20. The amount of charges injected can be further suppressed.
  • the semiconductor device 400 there is no condition for the area ratio S DI / S. Instead, as shown in FIG. 10, the first main surface 50a side of the IGBT cell 10 forms a buried contact structure.
  • the semiconductor device 400 having a buried contact structure has a trench contact 19 in addition to the structure of the IGBT cell 10 in the first embodiment.
  • the trench contact 19 is a conductor that is disposed between adjacent trench gates 12 and extends from the first main surface 50a in the thickness direction of the semiconductor substrate 50, and is made of, for example, tungsten.
  • the extended tip of the trench contact 19 is connected to the base contact region 16a.
  • Emitter region 13 is formed between trench contact 19 and trench gate 12, and base region 11 and base contact region 16a are not exposed to first main surface 50a.
  • the base region 11 and the base contact region 16 a have a structure embedded in the semiconductor substrate 50. For this reason, the emitter region 13 in the semiconductor device 400 is formed to a deeper position as viewed from the first main surface 50a than in the first embodiment.
  • the ratio of the charge amount stored in the diode cell 20 to the total charge amount stored in the drift region 17 when the diode is conductive can be made higher than that of the IGBT cell 10. That is, similarly to the third embodiment, the amount of charge injected from the IGBT cell 10 to the diode cell 20 can be suppressed as compared with the first embodiment, and Eon + Err can be reduced.
  • the semiconductor device 400 according to the fourth embodiment is a form that adopts a buried contact structure only in the IGBT cell 10.
  • the semiconductor device 410 according to this modification has a structure in which a buried contact structure is extended from the IGBT cell 10 to a partial region on the diode cell 20 side, as shown in FIG.
  • the semiconductor device 410 in this modification can suppress the absolute amount of charge during diode operation, compared to the semiconductor device 400 of the fourth embodiment, the IGBT cell 10 changes to the diode cell 20. The amount of charges injected can be further suppressed.
  • the semiconductor device 500 in the present embodiment has no condition for the area ratio S DI / S, and instead has a thinning portion 30 on the first main surface 50a side in the IGBT cell 10, as shown in FIG.
  • the thinning portion 30 has a structure in which the emitter region 13 and the base contact region 16a are not formed in the region between the adjacent trench gates 12, and the base region 11 is exposed to the first main surface 50a.
  • the impurity concentration of the base region 11 of the thinning portion 30 is set lower than that of the base region 11 excluding the thinning portion 30.
  • the ratio of the charge amount stored in the diode cell 20 to the total charge amount stored in the drift region 17 when the diode is conductive can be made higher than that of the IGBT cell 10. Therefore, the amount of charge injected from the IGBT cell 10 to the diode cell 20 can be suppressed as compared with the first embodiment, and Eon + Err can be reduced.
  • the semiconductor device 500 according to the fifth embodiment has a configuration in which the thinning portion 30 is formed only in the IGBT cell 10.
  • the impurity concentration in the portion near the IGBT cell 10 in the anode region 21 is the impurity concentration in the base region 11 in the thinned portion 30. It is equivalent to.
  • the impurity concentration on the side close to the IGBT cell 10 in the anode region 21 is the same as that of the base region 11 in the thinning-out portion 30.
  • the semiconductor device 510 in the present modification can suppress the absolute amount of charge during diode operation as compared with the semiconductor device 500 of the fifth embodiment, the IGBT cell 10 changes to the diode cell 20. The amount of charges injected can be suppressed.
  • the diode cell 20 may be formed so as to satisfy the area relationship S DI > S.
  • the charge storage layer 18 as described in the third embodiment is formed in the IGBT cell 10 while increasing the concentration of the anode region 21 in the diode cell 20. Also good.
  • the configuration having the third defect layer 15c has been described.
  • the third defect layer 15c is not always necessary, and the on-voltage and switching loss of the IGBT cell 10 and the forward voltage of the diode cell 20 are not necessarily required. And can be formed as appropriate in response to a request for recovery loss. Needless to say, the third defect layer 15 c may be partially formed in the IGBT cell 10 and the diode cell 20.
  • the first embodiment and the second to fifth embodiments reduce the proportion of the amount of charge near the boundary between the IGBT cell 10 and the diode cell 20 in the total amount of charge accumulated during diode operation.
  • the semiconductor device is based on the same technical idea of increasing the charge amount ratio of the diode cell 20. Therefore, in each embodiment and each modification, the trench gate type RC-IGBT having the trench gate 12 has been described as an example. However, even in the case of a planar type RC-IGBT, based on the same idea, The embodiment can be applied to a planar RC-IGBT.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

半導体装置は、第1主面(50a)およびその裏面の第2主面(50b)を有する半導体基板(50)に、コレクタ領域(14)を有するIGBTセル(10)と、カソード領域(22)を有するダイオードセル(20)とが併設され、ドリフト領域(17)に第1欠陥層(15a)と、第2欠陥層(15b)と、を備える。ドリフト領域において、IGBTセルとダイオードセルとの、第1主面に直交する界面(Pb)と、コレクタ領域とカソード領域との境界であって、コレクタ領域のドリフト領域の界面に沿う境界線を通り、第1主面と角度45度で交わる平面(Pc)と、により囲まれる領域を境界領域として定義するとき、ダイオードセルは、ドリフト領域における第1主面側の表面のうち、境界領域が占める面積Sと、ダイオードセルが占める面積SDIと、がSDI>Sの関係を満たすように形成される。

Description

半導体装置 関連出願の相互参照
 本出願は、2015年8月21日に出願された日本出願番号2015-163924号に基づくもので、ここにその記載内容を援用する。
 本開示は、絶縁ゲートバイポーラトランジスタ(IGBT)とダイオードとが同一の半導体基板に形成された半導体装置に関する。
 IGBTとダイオードが同一の半導体基板に形成される、いわゆる逆導通絶縁ゲートバイポーラトランジスタ(RC-IGBT)では、しばしばイオン照射によるライフタイム制御が行われる。
 特許文献1に記載の半導体装置は、ダイオードセルに重点的にイオン照射がされている。これによれば、ダイオードセルにおけるライフタイムの制御を実現しつつ、半導体基板の全面に亘ってイオン照射される場合に較べてIGBTのオン電圧を低減できる。さらにこの半導体装置では、イオン照射する箇所をダイオードセルからIGBTセルに張り出すようにしており、イオン照射による格子欠陥層がIGBTセルからダイオードセルへの電荷の注入を抑制するようになっている。これによれば、スイッチング損失やリカバリ損失を低減できる。
 しかしながら、イオン照射による格子欠陥層の、IGBTセルへの張り出し量が小さいと、スイッチング損失やリカバリ損失の低減効果が十分に発揮されない。また、格子欠陥層のIGBTセルへの張り出し量が大きいと、オン電圧の特性が悪化してしまう虞がある。
特開2011-216825号公報
 本開示は、オン電圧を低減しつつスイッチング損失およびリカバリ損失を低減可能な半導体装置を提供することを目的とする。
 本開示の一態様に係る半導体装置は、第1主面およびその裏面の第2主面を有する半導体基板に、第2主面の表層にコレクタ領域を有するIGBTセルと、第2主面の表層にカソード領域を有するダイオードセルとが併設され、第1主面と第2主面との間に電荷の移動経路となるドリフト領域を備え、さらに、ダイオードセルにおけるドリフト領域に形成され、イオン照射により形成された格子欠陥層である第1欠陥層と、第1欠陥層と同時に形成され、第1欠陥層がダイオードセルからIGBTセル側に延長するように張り出して形成された第2欠陥層と、を備える。ドリフト領域において、IGBTセルとダイオードセルとの、第1主面に直交する界面と、コレクタ領域とカソード領域との境界であって、コレクタ領域のドリフト領域の界面に沿う境界線を通り、第1主面と角度45度で交わる平面と、により囲まれる領域を境界領域として定義するとき、ダイオードセルは、ドリフト領域における第1主面側の表面のうち、境界領域が占める面積Sと、ダイオードセルが占める面積SDIと、がSDI>Sの関係を満たすように形成される。
 発明者のデバイスシミュレーションの結果によれば、SDI>Sの関係を満たすようにダイオードセルを形成することにより、スイッチング損失(Eon)とリカバリ損失(Err)の和を従来構成に較べて小さくできる。これは、ダイオードセルおよび境界領域に蓄積される総電荷量に占める、境界領域に蓄積される電荷量の割合を小さくできるためである。つまり、上記半導体装置を採用すれば、IGBTセルの動作時におけるオン電圧を増大させることなく、Eon+Errを低減することができる。したがって、第2欠陥層のIGBTセルに占める面積を過剰に大きくすることなく、ダイオードのリカバリ損失を抑制することができる。換言すれば、IGBTのオン電圧とダイオードのリカバリ損失のトレードオフを解消することができる。
 一方、ダイオードセルおよび境界領域に蓄積される総電荷量に占める、ダイオードセルに蓄積される電荷量の割合を大きくすることによっても、上記と同様の効果を奏することができる。
 本開示の別の態様に係る半導体装置は、第1主面およびその裏面の第2主面を有する半導体基板に、第2主面の表層にコレクタ領域を有するIGBTセルと、第2主面の表層にカソード領域を有するダイオードセルとが併設され、第1主面と第2主面との間に電荷の移動経路となるドリフト領域を備え、さらに、ダイオードセルにおけるドリフト領域に形成され、イオン照射により形成された格子欠陥層である第1欠陥層と、第1欠陥層と同時に形成され、第1欠陥層がダイオードセルからIGBTセル側に延長するように張り出して形成された第2欠陥層と、を備える。IGBTセルおよびダイオードセルは、ダイオードセルの動作時において、IGBTセルの動作時に比較して、ドリフト領域を流れる電流密度が高くなるように形成され、格子欠陥層を形成するためのイオン照射の量は、ダイオードセルの動作時における順電圧-損失特性に基づいて、ドリフト領域に蓄積される総電荷量が予め規定された所定の量となるように決定される。
 これによれば、格子欠陥層を形成するためのイオン照射の量は、ダイオードセルの動作時における順電圧-損失特性に基づいて決定される。具体的には、ドリフト領域に予め規定された所定の電荷量が蓄積されるようにイオン照射量が決定される。すなわち、ドリフト領域の総電荷量を一定にしつつ、ダイオードセルに蓄積される電荷量の割合を大きくすることができるので、ダイオードセルとIGBTセルとの間の境界近傍に蓄積された電荷による損失の増加を抑制することができる。換言すれば、IGBTセルからダイオード領域への余分な電荷の注入を抑制することができる。これにより、第2欠陥層の張り出し量を増加させることなく、Eon+Errを低減することができる。
 これは、視点を変えれば、第1欠陥層の形成にかかるイオン照射の量を従来構成に較べて大きくする必要があることを意味している。つまり、第2欠陥層を形成するためのイオン照射の量は、従来に較べて大きくなるので、IGBTセルからダイオードセルへの電荷の注入量が境界領域により抑制され、ダイオードセルの動作時においてリカバリ損失を低減することができる。したがって、第2欠陥層のIGBTセルに占める面積を過剰に大きくすることなくダイオードのリカバリ損失も抑制することができる。換言すれば、IGBTのオン電圧とダイオードのリカバリ損失のトレードオフを解消することができる。
 本開示における上記あるいは他の目的、構成、利点は、下記の図面を参照しながら、以下の詳細説明から、より明白となる。図面において、
図1は、第1実施形態にかかる半導体装置の概略構成を示す断面図である。 図2は、半導体装置におけるIGBTセルとダイオードセルの面積の関係を示す上面図である。 図3は、シミュレーション結果を示す図である。 図4は、シミュレーション結果を示す図である。 図5は、第1変形例にかかる半導体装置におけるIGBTセルとダイオードセルの面積の関係を示す上面図である。 図6は、第2実施形態にかかる半導体装置の概略構成を示す断面図である。 図7は、第2変形例にかかる半導体装置の概略構成を示す断面図である。 図8は、第3実施形態にかかる半導体装置の概略構成を示す断面図である。 図9は、第3変形例にかかる半導体装置の概略構成を示す断面図である。 図10は、第4実施形態にかかる半導体装置の概略構成を示す断面図である。 図11は、第4変形例にかかる半導体装置の概略構成を示す断面図である。 図12は、第5実施形態にかかる半導体装置の概略構成を示す断面図である。 図13は、第5変形例にかかる半導体装置の概略構成を示す断面図である。
 以下、本開示の実施の形態を図面に基づいて説明する。なお、以下の各図相互において、互いに同一もしくは均等である部分に、同一符号を付与する。
 (第1実施形態)
 最初に、図1および図2を参照して、本実施形態に係る半導体装置の概略構成について説明する。
 図1に示すように、この半導体装置100は、IGBTセル10とダイオードセル20とが一つの半導体基板50に形成されて成る逆通電型IGBT、所謂RC-IGBTである。この半導体装置100は、IGBTセル10の構成要素として、ベース領域11、トレンチゲート12、エミッタ領域13、コレクタ領域14および格子欠陥層15を備えている。
 また、ダイオードセル20の構成要素として、アノード領域21およびカソード領域22を備えている。
 さらに、本実施形態における半導体装置100は、ベース領域11に囲まれて形成されたベースコンタクト領域16a、および、アノード領域21に囲まれて形成されたアノードコンタクト領域16bを備えている。なお、以降の説明において、ベースコンタクト領域16aとアノードコンタクト領域16bをまとめてコンタクト領域16と云うことがある。
 そして、ベース領域11とコレクタ領域14の間、および、アノード領域21とカソード領域22の間にドリフト領域17が形成されている。
 半導体基板50は、シリコンに不純物がドープされてn導電型とされている。半導体基板50はシリコンウェハから切りだされ、第1主面50aとその裏面である第2主面50bとを有しており、各主面にイオン注入を行うことにより、IGBTセル10およびダイオードセル20が作り込まれる。なお、本実施形態では、第1主面50aを正面視した場合に、コレクタ領域14を有する部分をIGBTセル10と称し、カソード領域22を有する部分をダイオードセル20と称する。
 ベース領域11は、IGBTセル10において、半導体基板50の第1主面50a側の表層に形成されている。ベース領域11は、例えば、不純物としてホウ素がドープされることによってp導電型とされている。このベース領域11は、後述するトレンチゲート12に所定に電圧が印加されることによってチャネルを生じる。これによってエミッタ領域13とコレクタ領域14との間で電流が流れる。
 トレンチゲート12は、第1主面50aから半導体基板50の深さ方向に延びて形成されている。トレンチゲート12はベース領域11を貫通して後述のドリフト領域17まで到達するように形成されている。トレンチゲート12は、半導体基板50の第1主面50aに掘られたトレンチの内壁を絶縁膜で被覆し、トレンチ内部をポリシリコンで埋めた構造をしているが、一般的によく知られる構造であるため、図1では詳細を図示していない。トレンチゲート12は、IGBTセル10の制御端子であるゲート端子に接続されて、スイッチングの制御に用いられる。
 エミッタ領域13は、第1主面50a側の表層に選択的に形成されている。エミッタ領域13は、例えば、不純物としてヒ素やリンがドープされることによってn導電型とされている。エミッタ領域13はトレンチゲート12に接触し、且つ、ベース領域11の覆われるように形成されている。なお、エミッタ領域13は、IGBTセル10に相当する部分にのみ形成されており、IGBTセル10の出力端子であるエミッタ端子に接続され、例えばGND電位とされている。
 コレクタ領域14は、IGBTセル10における第2主面50b側の表層に形成されている。コレクタ領域14は、例えば、不純物としてホウ素がドープされることによってp導電型とされている。なお、コレクタ領域14の不純物濃度は、ベース領域11の不純物濃度よりも高くされている。コレクタ領域14はIGBTセル10の出力端子であるコレクタ端子に接続され、エミッタ領域13との間でコレクタ電流が流れる。
 アノード領域21は、ダイオードセル20において、半導体基板50の第1主面50a側の表層に形成されている。アノード領域21は、例えば、不純物としてホウ素がドープされることによってp導電型とされている。なお、アノード領域21は、IGBTセル10におけるベース領域11と同一の工程で形成することができ、アノード領域21が形成される第1主面50aからの深さや不純物濃度はベース領域11と同一である。アノード領域21は、後述のカソード領域22およびドリフト領域17との間でPN接合を成し、ダイオードとしての機能を発揮する。
 カソード領域22は、ダイオードセル20における第2主面50b側の表層に形成されている。カソード領域22は、例えば、不純物としてヒ素やリンがドープされることによってn導電型とされている。なお、カソード領域22の不純物濃度は、半導体基板50の不純物濃度よりも高くされている。
 格子欠陥層15は、ドリフト領域17を移動する電荷のライフタイムを短くすることにより、電荷の蓄積量を調整する層である。格子欠陥層15は、イオン照射によって半導体基板50の結晶構造にダメージを与え、格子欠陥を生じさせることで形成される。半導体基板50に照射するイオン種としては、例えば、プロトンやヘリウムイオン、アルゴンイオンを採用することができる。
 本実施形態における格子欠陥層15は、ドリフト領域17においてダイオードセル20の第1主面50a側に形成された第1欠陥層15aと、第1欠陥層15aから連続的にIGBTセル10側に張り出して形成された第2欠陥層15bと、IGBTセル10とダイオードセル20に跨って第2主面50b側に形成された第3欠陥層15cとを有している。第1欠陥層15aはダイオードセルの動作時における順電圧(VF)およびリカバリ損失(Err)を制御している。第2欠陥層15bはダイオードセルの動作時において、意図せずIGBTセル10側から電荷が注入されることを防止するための障壁として作用している。なお、第2欠陥層15bは、IGBTセル10とダイオードセル20との界面Pbからの張り出し量として、300μm以下とされることが好ましい。また、第3欠陥層15cは、IGBTセル10側ではIGBTのオン電圧(Von)およびスイッチング損失(Eon)を制御するために形成されており、ダイオードセル20側では順電圧(VF)およびリカバリ損失(Err)を制御するために形成されている。
 なお、照射するイオンの量が多ければ多いほど格子欠陥層15におけるダメージが大きくなるため、電荷のライフタイムを短くすることができる。つまり、設計者は、イオン照射量によってVon、Eon、VF、Errの各特性を調整することができる。逆にいえば、イオン照射量は、要求されるVon、Eon、VF、Errを満たすように設定されなければならない。第1欠陥層15a、第2欠陥層15bおよび第3欠陥層15cのイオン照射量、換言すればイオン照射時間は求められる用途によって最適化されうるが、本実施形態では、例えば、それぞれ0.01μs~10μs程度に設定されている。
 ベースコンタクト領域16aおよびアノードコンタクト領域16bは、それぞれベース領域11およびアノード領域21よりも不純物濃度が高くされたp導電型の半導体領域である。コンタクト領域16は、半導体装置100がダイオードとして動作する際にアノードとして機能するとともに、半導体装置100がIGBTとして動作する際に、コレクタ領域14から半導体基板50に注入された電荷を、ターンオフ時において効率よく抜き取るように機能している。
 ドリフト領域17は、半導体基板50にベース領域11、コレクタ領域14、アノード領域21およびカソード領域22が形成されることにより規定される領域である。具体的には、ベース領域11とコレクタ領域14との間の領域、および、アノード領域21とカソード領域22との間の領域であり、言うまでもなくn導電型であって、不純物濃度は半導体基板50と同一である。
 以降の説明のため、境界領域を次のように定義する。すなわち、図1に斜線にて示すように、ドリフト領域17の第1主面50a側の表面Paと、IGBTセル10とダイオードセル20との界面Pbと、コレクタ領域14とカソード領域22との境界であってドリフト領域17とコレクタ領域14との界面に沿う境界線を通り、第1主面50aと角度45度で交わる平面Pcと、に囲まれた領域を境界領域Rと定義する。
 境界領域Rは三次元的な領域であって、IGBTセル10とダイオードセル20の界面に沿って形成されることになる。また、上記定義から、境界領域Rにおける表面Paのダイオードセル20からの張り出し量は、平面Pcが第1主面50aと略45度で交わるからドリフト領域17の厚さLと同一である。平面Pcの第1主面50aに対する角度45度は、カソード領域22からドリフト領域17に注入される電荷の広がりが略45度となることに依る。図2に示すように、境界領域Rの定義にともなって、ドリフト領域17における第1主面50a側の表面のうち境界領域が占める面積Sを定義することができる。面積Sは、ドリフト領域17の厚さLと、第1主面50aを正面視したときのダイオードセル20の形状に依存する。
 本実施形態におけるダイオードセル20は、第1主面50aを正面視したときに長方形を成している。そしてその面積をSDIと示す。境界領域Rはダイオードセル20の外縁に沿って環状に形成されることになる。本実施形態におけるダイオードセル20は、面積Sと面積SDIがSDI>Sの関係を満たすように形成されている。
 次に、図3および図4を参照して、本実施形態にかかる半導体装置100の作用効果について説明する。
 発明者は、ダイオードセル20に基づく面積SDIと、境界領域Rに基づく面積Sと、の比SDI/Sに対する、スイッチング損失(Eon)とリカバリ損失(Err)の和の変化についてシミュレーションを実施した。図3はシミュレーションの結果を示している。図3によれば、第2欠陥層15bのIGBTセル10への張り出し量を大きくすることなく、SDI/S>1の条件において優位にEon+Errを低減することができることが判った。
 スイッチング損失Eonとリカバリ損失Errは、ダイオード動作時にドリフト領域17に蓄積される総電荷量と、IGBTセル10からの注入量によって決まる。SDI/S>1の条件とは、総電荷量に占める境界領域Rにおける電荷量の割合を小さくすることを意味し、IGBTセル10からダイオードセル20へ注入される電荷の損失に与える影響が十分小さくなる条件である。
 また、SDI/Sを大きくしすぎるとダイオードのリカバリ耐量が低下するなどの背反があり、SDI/S>5の範囲ではEon+Errが一定の値に漸近するため、必要以上にダイオードセル20に基づく面積SDIを大きくする必要はない。つまり、SDI/S<5が好適である。以上のように、半導体装置100は、ダイオードセル20が、S<SDI<5Sの関係を満たすように形成されることにより、Eon+Errの低減効果を発揮することができる。
 なお、図4に示すように、Eon+Errは第2欠陥層15bの張り出し量に依存する。SDI/Sを大きくすることによるEon+Errの低減量は、第2欠陥層15bの張り出し量が300μm以下の場合に顕著になる。すなわち、第2欠陥層15bの張り出し量を300μm以下とすることが、本実施例においてSDI/Sを大きくすることによる損失低減の効果が大きい。
 しかしながら、この境界領域Rは第2欠陥層15bとは独立に定義されているものであり、Eon+Errの調整のために第2欠陥層15bの張り出し量を必ずしも調整する必要はない。つまり、本実施形態にかかる半導体装置100を採用すれば、IGBTセル10の動作時におけるオン電圧(Von)を増大させることなく、Eon+Errを低減させることができる。
 (第1変形例)
 SDI/S>1の条件を満たすためには、ダイオードセル20の形状を、面積Sに対して面積SDIができるだけ小さくなるように設定することが好ましい。図5に示すように、ダイオードセル20は、第1主面50aから正面視したときに、その形状が真円になるように形成されていると、同一面積を有するその他の形状に較べて、境界領域Rに基づく面積SDIを最小にすることができる。
 (第2実施形態)
 第1実施形態では、境界領域Rの第1主面50aに沿う面積SDIと、ダイオードセル20の面積Sとの関係について、所定の条件を満たすようにダイオードセル20を形成することでIGBTセル10からダイオードセル20への電荷の注入を抑制する例について説明した。すなわち、総電荷量に占める境界領域Rに蓄積される電荷量を小さくする例について説明した。これに対して、総電荷量に対してダイオードセル20に蓄積される電荷量の割合を大きくすることによっても同様の効果を奏することができる。本実施形態では、面積比SDI/Sに依らないダイオードセル20の形成条件について説明する。
 本実施形態の半導体装置200は、第1実施形態と同様、図6に示すように、IGBTセル10の構成要素として、ベース領域11、トレンチゲート12、エミッタ領域13、コレクタ領域14および格子欠陥層15を備えている。また、ダイオードセル20の構成要素として、アノード領域21およびカソード領域22を備えている。そして、ベース領域11あるいはアノード領域21に囲まれて形成されたコンタクト領域16を備えている。また、ベース領域11とコレクタ領域14の間、および、アノード領域21とカソード領域22の間にドリフト領域17が形成されている。
 なお、アノード領域21の不純物濃度、格子欠陥層15のうち第1欠陥層15aと第2欠陥層15bを形成するためのイオン照射量、および面積比SDI/Sの条件を除く要件は、第1実施形態における半導体装置100と同様であるため、詳しく説明を省略する。
 本実施形態における半導体装置200では面積比SDI/Sに条件はなく、代わりに、アノード領域21の不純物濃度が、ベース領域11よりも高くされている。すなわち、本実施形態では、ベース領域11とアノード領域21とを同一工程で形成せず、それぞれ独立の別の工程で形成している。
 また、第1欠陥層15aと第2欠陥層15bを形成するためのイオン照射量が、第1実施形態に較べて大きく設定されている。
 この半導体装置200では、アノード領域21の不純物濃度がベース領域11よりも高くされているので、アノード領域21の不純物濃度がベース領域11と同一である条件に較べて、ダイオード導通時の蓄積電荷量は大きくなる。このため、リカバリ損失(Err)が増大してしまう。しかしながら、上記したように、第1欠陥層15aと第2欠陥層15bを形成するためのイオン照射量が第1実施形態に較べて大きく設定されているので、Errの増大を抑制することができる。
 上記したように、イオン照射量は、ダイオードセル20の動作時における順電圧-損失特性において、第1実施形態に対してリカバリ損失(Err)を変えないように設定されている。すなわち、ダイオード動作時においてドリフト領域17に蓄積される総電荷量が所定の値になるように設定されている。これにより第2欠陥層15bを形成するためのイオン照射量が第1実施形態に較べて相対的に増大することになる。この増大した欠陥によって、この半導体装置200では、面積比SDI/Sの条件を規定することなく、IGBTセル10からダイオードセル20への電荷の注入量を抑制することができる。
 (第2変形例)
 第2実施形態における半導体装置200は、ダイオードセル20におけるアノード領域21の不純物濃度を、IGBTセル10におけるベース領域11に対して一律に高濃度とする形態である。しかしながら、アノード領域21の全領域に亘ってベース領域11に較べて高濃度である必要はない。
 図7に示すように、第2実施形態の半導体装置200に対して、アノード領域21のうち、IGBTセル10に近い側の部分において、その他のアノード領域21に較べて不純物濃度を低濃度としてもよい。本変形例における半導体装置210では、例えば、アノード領域21のうちIGBTセル10に近い側の不純物濃度がIGBTセル10におけるベース領域11と同一とされている。
 これによれば、本変形例における半導体装置210は、第2実施形態の半導体装置200に較べて、ダイオード動作時の電荷の絶対量を抑制することができるので、IGBTセル10からダイオードセル20への電荷の注入量を抑制することができる。
 (第3実施形態)
 本実施形態では、総電荷量に対してダイオードセル20に蓄積される電荷量の割合を大きくする例について説明する。
 本実施形態における半導体装置300は面積比SDI/Sに条件はなく、代わりに、図8に示すように、第1実施形態の半導体装置100に加えて電荷蓄積層18を備えている。電荷蓄積層18は、ドリフト領域17よりも不純物濃度の高いn導電型とされ、IGBTセル10において、第2欠陥層15bよりも第1主面50a側であってベース領域11に接する位置に形成されている。
 電荷蓄積層18は、ドリフト領域17よりも高い不純物濃度を有しているので、ベース領域11-電荷蓄積層18間の内蔵電位は、ベース領域11-ドリフト領域17間の内蔵電位に較べて高くなる。これにより、IGBTセル10からダイオードセル20への電荷(ホール)の注入量を抑制することができ、ダイオード導通時のドリフト領域17に蓄積する総電荷量に対するダイオードセル20に蓄積される電荷量の割合をIGBTセル10よりも高くできる。すなわち、IGBTセル10からダイオードセル20への電荷(ホール)の注入量の抑制によってEon+Errを低減することができる。
 (第3変形例)
 第3実施形態における半導体装置300は、IGBTセル10にのみ電荷蓄積層18を備える形態である。これに対して、本変形例における半導体装置310は、図9に示すように、IGBTセル10からダイオードセル20側のドリフト領域17の一部領域に電荷蓄積層18が延長された構造とされている。
 これによれば、本変形例における半導体装置310は、第3実施形態の半導体装置300に較べて、ダイオード動作時の電荷の絶対量を抑制することができるので、IGBTセル10からダイオードセル20への電荷の注入量をより抑制することができる。
 (第4実施形態)
 本実施形態では、第3実施形態同様、総電荷量に対してダイオードセル20に蓄積される電荷量の割合を大きくする例について説明する。
 本実施形態における半導体装置400は面積比SDI/Sに条件はなく、代わりに、図10に示すように、IGBTセル10における第1主面50a側が埋め込みコンタクト構造を成している。
 埋め込みコンタクト構造とされた半導体装置400は、第1実施形態におけるIGBTセル10の構造に加えて、トレンチコンタクト19を有している。トレンチコンタクト19は、隣り合うトレンチゲート12の間に配置され、第1主面50aから半導体基板50の厚さ方向に延びて形成された導体であり、例えばタングステンより成る。トレンチコンタクト19の延びた先端がベースコンタクト領域16aに接続されている。トレンチコンタクト19とトレンチゲート12との間にエミッタ領域13が形成されており、ベース領域11およびベースコンタクト領域16aは第1主面50aに露出しないようになっている。換言すれば、ベース領域11およびベースコンタクト領域16aは半導体基板50の内部に埋め込まれた構造をしている。このため、この半導体装置400におけるエミッタ領域13は第1実施形態に較べて第1主面50aから見て深い位置まで形成されることになる。
 これにより、ダイオード導通時のドリフト領域17に蓄積する総電荷量に対するダイオードセル20に蓄積される電荷量の割合をIGBTセル10よりも高くできる。つまり、第3実施形態と同様に、IGBTセル10からダイオードセル20への電荷の注入量が第1実施形態に較べて抑制することができ、Eon+Errを低減することができる。
 (第4変形例)
 第4実施形態における半導体装置400は、IGBTセル10にのみ埋め込みコンタクト構造を採用する形態である。これに対して、本変形例における半導体装置410は、図11に示すように、IGBTセル10からダイオードセル20側の一部領域に埋め込みコンタクト構造が延長された構造とされている。
 これによれば、本変形例における半導体装置410は、第4実施形態の半導体装置400に較べて、ダイオード動作時の電荷の絶対量を抑制することができるので、IGBTセル10からダイオードセル20への電荷の注入量をより抑制することができる。
 (第5実施形態)
 本実施形態では、第3および第4実施形態同様、総電荷量に対してダイオードセル20に蓄積される電荷量の割合を大きくする例について説明する。
 本実施形態における半導体装置500は面積比SDI/Sに条件はなく、代わりに、図12に示すように、IGBTセル10における第1主面50a側に間引き部30を有している。間引き部30は、隣り合うトレンチゲート12の間の領域において、エミッタ領域13およびベースコンタクト領域16aが形成されておらず、ベース領域11が第1主面50aに露出した構造を成している。間引き部30のベース領域11の不純物濃度は、間引き部30を除くベース領域11よりも低くされている。
 これにより、ダイオード導通時のドリフト領域17に蓄積する総電荷量に対するダイオードセル20に蓄積される電荷量の割合をIGBTセル10よりも高くできる。したがって、IGBTセル10からダイオードセル20への電荷の注入量が第1実施形態に較べて抑制することができ、Eon+Errを低減することができる。
 (第5変形例)
 第5実施形態における半導体装置500は、IGBTセル10にのみ間引き部30が形成される形態である。これに対して、本変形例の半導体装置510は、図13に示すように、アノード領域21のうち、IGBTセル10に近い側の部分の不純物濃度が、間引き部30におけるベース領域11の不純物濃度と同等にされている。本変形例における半導体装置510では、例えば、アノード領域21のうちIGBTセル10に近い側の不純物濃度が間引き部30におけるベース領域11と同一とされている。
 これによれば、本変形例における半導体装置510は、第5実施形態の半導体装置500に較べて、ダイオード動作時の電荷の絶対量を抑制することができるので、IGBTセル10からダイオードセル20への電荷の注入量を抑制することができる。
 (その他の実施形態)
 以上、本開示の好ましい実施形態について説明したが、本開示は上記した実施形態になんら制限されることなく、本開示の主旨を逸脱しない範囲において、種々変形して実施することが可能である。
 第1実施形態およびその変形例では、ダイオードセル20の形状として長方形あるいは真円を採用する例について説明したが、その形状は任意である。ダイオードセル20は、面積の関係SDI>Sを満たすように形成されていれば良い。
 第2~第5実施形態および第2~第5変形例については、種々組み合わせて実施することが可能である。例えば、第2実施形態において説明したように、ダイオードセル20におけるアノード領域21を高濃度化しつつ、IGBTセル10には、第3実施形態において説明したような電荷蓄積層18を形成するようにしても良い。
 また、上記した各実施形態においては、第3欠陥層15cを有する構成について説明したが、第3欠陥層15cは必ずしも必要ではなく、IGBTセル10のオン電圧やスイッチング損失、ダイオードセル20の順電圧やリカバリ損失の要求に応じて適宜形成することができる。言うまでもなく、第3欠陥層15cはIGBTセル10およびダイオードセル20において部分的に形成されていても良い。
 なお、第1実施形態と、第2~第5実施形態とは、ダイオード動作時において蓄積される総電荷量に占める、IGBTセル10とダイオードセル20の境界近傍の電荷量の割合を小さくする、換言すれば、ダイオードセル20の電荷量の割合を大きくする、という同一の技術思想に基づく半導体装置の形態である。よって、各実施形態および各変形例において、トレンチゲート12を有するトレンチゲート型RC-IGBTを例に説明したが、プレーナ型のRC-IGBTであっても、同思想に基づいて、各実施形態の態様をプレーナ型RC-IGBTに適用することができる。

Claims (12)

  1.  第1主面(50a)およびその裏面の第2主面(50b)を有する半導体基板(50)に、
     前記第2主面の表層にコレクタ領域(14)を有するIGBTセル(10)と、前記第2主面の表層にカソード領域(22)を有するダイオードセル(20)とが併設され、前記第1主面と前記第2主面との間に電荷の移動経路となるドリフト領域(17)を備え、
     さらに、前記ダイオードセルにおける前記ドリフト領域に形成され、イオン照射により形成された格子欠陥層(15)である第1欠陥層(15a)と、
     前記第1欠陥層と同時に形成され、前記第1欠陥層が前記ダイオードセルから前記IGBTセル側に延長するように張り出して形成された第2欠陥層(15b)と、を備える半導体装置であって、
     前記ドリフト領域において、前記IGBTセルと前記ダイオードセルとの、前記第1主面に直交する界面(Pb)と、前記コレクタ領域と前記カソード領域との境界であって、前記コレクタ領域の前記ドリフト領域の界面に沿う境界線を通り、前記第1主面と角度45度で交わる平面(Pc)と、により囲まれる領域を境界領域として定義するとき、前記ダイオードセルは、前記ドリフト領域における第1主面側の表面のうち、前記境界領域が占める面積Sと、前記ダイオードセルが占める面積SDIと、がSDI>Sの関係を満たすように形成される半導体装置。
  2.  前記ダイオードセルは、SDI<5Sを満たすように形成される請求項1に記載の半導体装置。
  3.  前記ダイオードセルは、前記第1主面を正面視したとき、真円状に形成される請求項1または請求項2に記載の半導体装置。
  4.  第1主面(50a)およびその裏面の第2主面(50b)を有する半導体基板(50)に、
     前記第2主面の表層にコレクタ領域(14)を有するIGBTセル(10)と、前記第2主面の表層にカソード領域(22)を有するダイオードセル(20)とが併設され、前記第1主面と前記第2主面との間に電荷の移動経路となるドリフト領域(17)を備え、
     さらに、前記ダイオードセルにおける前記ドリフト領域に形成され、イオン照射により形成された格子欠陥層(15)である第1欠陥層(15a)と、
     前記第1欠陥層と同時に形成され、前記第1欠陥層が前記ダイオードセルから前記IGBTセル側に延長するように張り出して形成された第2欠陥層(15b)と、を備える半導体装置であって、
     前記IGBTセルおよび前記ダイオードセルは、前記ダイオードセルの動作時において、前記IGBTセルの動作時に比較して、前記ドリフト領域を流れる電流密度が高くなるように形成され、
     前記格子欠陥層を形成するためのイオン照射の量は、前記ダイオードセルの動作時における順電圧-損失特性に基づいて、前記ドリフト領域に蓄積される総電荷量が予め規定された所定の量となるように決定される半導体装置。
  5.  前記IGBTセルは前記第1主面の表層に形成されるベース領域(11)を有するとともに、前記ダイオードセルは前記第1主面の表層に形成されるアノード領域(21)を有し、
     前記ベース領域の不純物濃度は、予め規定された前記IGBTセルの動作にかかる閾値電圧に基づいて決定され、
     前記アノード領域の不純物濃度は、前記ベース領域の不純物濃度よりも高濃度とされる請求項4に記載の半導体装置。
  6.  前記アノード領域のうち、前記IGBTセルに隣接する領域の不純物濃度が、前記ベース領域の不純物濃度と同一とされる請求項5に記載の半導体装置。
  7.  前記IGBTセルの前記ドリフト領域において、前記第2欠陥層よりも前記第1主面側に、第1導電型の電荷蓄積層(18)を備える請求項4~6のいずれか1項に記載の半導体装置。
  8.  前記電荷蓄積層は、前記ダイオードセルの一部の領域に張り出して形成される請求項7に記載の半導体装置。
  9.  前記IGBTセルは、前記第1主面の表層に形成されたベース領域(11)と、前記第1主面に直交して前記半導体基板の深さ方向に延びて形成されたトレンチゲート(12)と、隣り合う前記トレンチゲートの間であって前記第1主面から深さ方向に延びて形成されたトレンチコンタクト(19)と、を有し、
     前記IGBTセルにおいて、前記コレクタ領域との間で電流の経路となるエミッタ領域(13)が、前記トレンチゲートと前記トレンチコンタクトとの間に形成されることにより、前記ベース領域が前記第1主面に露出しないようにされた埋め込みコンタクト構造を成す請求項4~8のいずれか1項に記載の半導体装置。
  10.  前記ダイオードセルは、前記第1主面の表層に、前記カソード領域との間で電流の経路となるアノード領域(21)を有し、
     前記ダイオードセルのうち前記IGBTセルに隣接する一部の領域が前記埋め込みコンタクト構造を成すことにより、前記埋め込みコンタクト構造とされた前記アノード領域が前記第1主面に露出しない請求項9に記載の半導体装置。
  11.  前記IGBTセルは間引き部(30)を有し、
     前記間引き部は、前記コレクタ領域との間で電流の経路となるエミッタ領域(13)を有さず、且つ、前記間引き部における前記第1主面の表層に形成されたベース領域(11)の不純物濃度が、前記間引き部を除く前記ベース領域の不純物濃度より低濃度とされる請求項4~10のいずれか1項に記載の半導体装置。
  12.  前記ダイオードセルにおいて前記カソード領域との間で電流の経路となるアノード領域(21)のうち、前記IGBTセルに隣接する領域の不純物濃度が、前記間引き部における前記ベース領域の不純物濃度と同一とされる請求項11に記載の半導体装置。
PCT/JP2016/071515 2015-08-21 2016-07-22 半導体装置 WO2017033636A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201680038146.2A CN107710409B (zh) 2015-08-21 2016-07-22 半导体装置
US15/570,834 US10256234B2 (en) 2015-08-21 2016-07-22 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-163924 2015-08-21
JP2015163924A JP6384425B2 (ja) 2015-08-21 2015-08-21 半導体装置

Publications (1)

Publication Number Publication Date
WO2017033636A1 true WO2017033636A1 (ja) 2017-03-02

Family

ID=58101097

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/071515 WO2017033636A1 (ja) 2015-08-21 2016-07-22 半導体装置

Country Status (4)

Country Link
US (1) US10256234B2 (ja)
JP (1) JP6384425B2 (ja)
CN (1) CN107710409B (ja)
WO (1) WO2017033636A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019098270A1 (ja) * 2017-11-15 2019-05-23 富士電機株式会社 半導体装置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6589817B2 (ja) * 2016-10-26 2019-10-16 株式会社デンソー 半導体装置
JP7013668B2 (ja) * 2017-04-06 2022-02-01 富士電機株式会社 半導体装置
JP6747593B2 (ja) * 2017-07-14 2020-08-26 富士電機株式会社 半導体装置
JP6881599B2 (ja) 2017-12-06 2021-06-02 富士電機株式会社 半導体装置
WO2019116696A1 (ja) 2017-12-14 2019-06-20 富士電機株式会社 半導体装置
JP7124339B2 (ja) * 2018-02-28 2022-08-24 富士電機株式会社 半導体装置
CN111656497B (zh) * 2018-08-14 2023-08-08 富士电机株式会社 半导体装置及制造方法
CN109686787B (zh) * 2018-11-20 2020-12-29 电子科技大学 一种利用二极管钳位的具有载流子存储层的igbt器件
US20220367187A1 (en) * 2021-05-13 2022-11-17 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor Device and Method of Manufacture

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010118642A (ja) * 2008-10-14 2010-05-27 Denso Corp 半導体装置
JP2010147381A (ja) * 2008-12-22 2010-07-01 Denso Corp 半導体装置の製造方法
JP2011216825A (ja) * 2010-04-02 2011-10-27 Toyota Central R&D Labs Inc 半導体装置
JP2013021304A (ja) * 2011-06-15 2013-01-31 Denso Corp 半導体装置
JP2013197122A (ja) * 2012-03-15 2013-09-30 Toshiba Corp 半導体装置
JP2013201360A (ja) * 2012-03-26 2013-10-03 Toshiba Corp 半導体装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4167313B2 (ja) * 1997-03-18 2008-10-15 株式会社東芝 高耐圧電力用半導体装置
JP4791704B2 (ja) 2004-04-28 2011-10-12 三菱電機株式会社 逆導通型半導体素子とその製造方法
JP2008192737A (ja) 2007-02-02 2008-08-21 Denso Corp 半導体装置
JP5320679B2 (ja) 2007-02-28 2013-10-23 富士電機株式会社 半導体装置およびその製造方法
JP5605073B2 (ja) * 2010-08-17 2014-10-15 株式会社デンソー 半導体装置
CN102044543B (zh) * 2010-11-22 2013-04-24 株洲南车时代电气股份有限公司 一种单片集成igbt和frd的半导体器件
JP5811861B2 (ja) 2012-01-23 2015-11-11 株式会社デンソー 半導体装置の製造方法
JP6078961B2 (ja) 2012-03-19 2017-02-15 富士電機株式会社 半導体装置の製造方法
JP6277814B2 (ja) 2014-03-25 2018-02-14 株式会社デンソー 半導体装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010118642A (ja) * 2008-10-14 2010-05-27 Denso Corp 半導体装置
JP2010147381A (ja) * 2008-12-22 2010-07-01 Denso Corp 半導体装置の製造方法
JP2011216825A (ja) * 2010-04-02 2011-10-27 Toyota Central R&D Labs Inc 半導体装置
JP2013021304A (ja) * 2011-06-15 2013-01-31 Denso Corp 半導体装置
JP2013197122A (ja) * 2012-03-15 2013-09-30 Toshiba Corp 半導体装置
JP2013201360A (ja) * 2012-03-26 2013-10-03 Toshiba Corp 半導体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019098270A1 (ja) * 2017-11-15 2019-05-23 富士電機株式会社 半導体装置
CN110546767A (zh) * 2017-11-15 2019-12-06 富士电机株式会社 半导体装置
US11183601B2 (en) 2017-11-15 2021-11-23 Fuji Electric Co., Ltd. Semiconductor device with carrier lifetime control

Also Published As

Publication number Publication date
JP2017041601A (ja) 2017-02-23
US20180151557A1 (en) 2018-05-31
CN107710409A (zh) 2018-02-16
US10256234B2 (en) 2019-04-09
CN107710409B (zh) 2021-04-20
JP6384425B2 (ja) 2018-09-05

Similar Documents

Publication Publication Date Title
WO2017033636A1 (ja) 半導体装置
JP6181597B2 (ja) 半導体装置及び半導体装置の製造方法
US10062760B2 (en) Semiconductor device
JP6266166B2 (ja) 炭化珪素半導体装置およびその製造方法
US7968953B2 (en) Semiconductor device including schottky barrier diode and method of manufacturing the same
JP6641983B2 (ja) 半導体装置
KR101256377B1 (ko) 전력용 반도체장치
US11450763B2 (en) IGBT power device and fabrication method therefor
US9786746B2 (en) Semiconductor device with improved reverse recovery characteristics
TWI575736B (zh) 雙溝槽閘極絕緣閘雙極電晶體結構
JP2007311627A (ja) 半導体装置及びその製造方法
JP2014157930A (ja) ダイオード及びダイオードを内蔵する半導体装置
JP2009076642A (ja) 半導体装置
JP6606007B2 (ja) スイッチング素子
JP2015090917A (ja) 半導体装置及び半導体装置の製造方法
US11251177B2 (en) Semiconductor device
JP7246983B2 (ja) 半導体装置
JP2020031155A (ja) 半導体装置
TWI536559B (zh) 電荷庫igbt頂端結構及製備方法
JP2020177973A (ja) 半導体装置
JP2014154739A (ja) 半導体装置
JP2007012786A (ja) 半導体装置
CN111092114A (zh) 半导体装置及半导体装置的制造方法
JP6739659B2 (ja) 半導体装置
US20180012991A1 (en) Semiconductor device and method of manufacturing the same

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16838983

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15570834

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16838983

Country of ref document: EP

Kind code of ref document: A1