WO2015080162A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2015080162A1
WO2015080162A1 PCT/JP2014/081273 JP2014081273W WO2015080162A1 WO 2015080162 A1 WO2015080162 A1 WO 2015080162A1 JP 2014081273 W JP2014081273 W JP 2014081273W WO 2015080162 A1 WO2015080162 A1 WO 2015080162A1
Authority
WO
WIPO (PCT)
Prior art keywords
built
resistor
semiconductor device
region
gate
Prior art date
Application number
PCT/JP2014/081273
Other languages
English (en)
French (fr)
Inventor
勝久 長尾
典明 川本
Original Assignee
ローム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201910879948.1A priority Critical patent/CN110634825B/zh
Priority to EP19215868.1A priority patent/EP3644363B1/en
Priority to JP2015550968A priority patent/JP6595915B2/ja
Priority to US15/039,725 priority patent/US9917102B2/en
Priority to CN201480065081.1A priority patent/CN106415837B/zh
Priority to EP14865393.4A priority patent/EP3076431B1/en
Application filed by ローム株式会社 filed Critical ローム株式会社
Priority to EP22199701.8A priority patent/EP4141953A1/en
Publication of WO2015080162A1 publication Critical patent/WO2015080162A1/ja
Priority to US15/883,690 priority patent/US10438971B2/en
Priority to US16/555,843 priority patent/US10886300B2/en
Priority to US17/109,676 priority patent/US11367738B2/en
Priority to US17/748,633 priority patent/US11908868B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/118Masterslice integrated circuits
    • H01L27/11898Input and output buffer/driver structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/118Masterslice integrated circuits
    • H01L27/11803Masterslice integrated circuits using field effect technology
    • H01L27/11807CMOS gate arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/118Masterslice integrated circuits
    • H01L27/11896Masterslice integrated circuits using combined field effect/bipolar technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic System
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/118Masterslice integrated circuits
    • H01L27/11803Masterslice integrated circuits using field effect technology
    • H01L27/11807CMOS gate arrays
    • H01L2027/11809Microarchitecture
    • H01L2027/11859Connectibility characteristics, i.e. diffusion and polysilicon geometries
    • H01L2027/11866Gate electrode terminals or contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53214Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
    • H01L23/53219Aluminium alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53233Copper alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Definitions

  • the present invention relates to a SiC semiconductor device.
  • Patent Document 1 discloses a semiconductor device including a gate pad, a gate connection wiring made of polysilicon, and a gate metal wiring formed on the gate connection wiring and continuous with the gate pad. When a voltage is applied to the gate pad, power is supplied to the MOSFET formed in the active region via the gate metal wiring and the gate connection wiring.
  • a module having a plurality of semiconductor devices (chips) connected in parallel to each other may be used.
  • the module is provided with a gate terminal that is electrically connected to the gates of the chips in a lump.
  • a control voltage By applying a control voltage to the gate terminal, a voltage is simultaneously applied to the gates of the built-in chips to perform a switching operation.
  • Such a module has a problem that noise is likely to occur when it is turned on. This is because the gate resistance varies among a plurality of chips, and current concentrates on a chip having a relatively low gate resistance in the initial stage of on-control. Further, the variation in gate resistance is caused by variation in processing accuracy (etching dimensions, etc.) when manufacturing a chip, and it is difficult to eliminate this.
  • an external gate resistor having a resistance value larger than the gate resistor in each chip may be provided for each chip.
  • the structure of the module becomes complicated and it is difficult to assemble. Challenges arise.
  • an object of the present invention is to provide a semiconductor device having a simple structure and capable of reducing noise generation even when a plurality of semiconductor devices are connected in parallel and used simultaneously.
  • a first semiconductor device includes a SiC semiconductor layer, a plurality of cells formed in the SiC semiconductor layer and controlled to be turned on / off by a predetermined control voltage, and a channel of the cell in which a channel is formed at the time of turning on.
  • a built-in resistor made of polysilicon that is disposed below the control pad and electrically connects the control pad and the control electrode.
  • the polysilicon resistor (built-in resistor) is interposed between the control pad and the cell.
  • the resistance value of the built-in resistor can be dominant in the resistance value (control resistor) obtained by adding the resistance values of the control electrode and the built-in resistor. Therefore, even when a plurality of semiconductor devices having variations in the resistance value of the control electrode are connected in parallel, the resistance value of the control electrode can be relatively increased by making the resistance value of the built-in resistor larger than the variation. Current flow into a semiconductor device having a low value can be limited. As a result, the generation of noise during use can be reduced.
  • the polysilicon constituting the built-in resistor is a material whose resistance value can be easily controlled by impurity implantation or the like, and its processing is established by conventional semiconductor manufacturing techniques. Therefore, when the built-in resistor of the present invention is introduced, it can be avoided that the structure of the semiconductor device itself and the module including the semiconductor device are complicated.
  • control pad is formed independently surrounding a space, and the built-in resistor is disposed in a lower region of the control pad via an interlayer film.
  • the flow of the control current can be restricted below the control pad, that is, at the entrance of the current path that continues from the outside to the plurality of cells. Thereby, it is possible to prevent an inrush current from flowing only to a specific cell. As a result, variation in switching speed among a plurality of cells can be reduced.
  • the built-in resistor is selectively disposed in a lower region of the control pad, and the interlayer film is embedded in a first region of the lower region of the control pad where the built-in resistor is not disposed. Also good.
  • the semiconductor device further includes an insulating film disposed between the built-in resistor and the SiC semiconductor layer, and the first region includes a film formed by an extension of the insulating film as the interlayer film and the SiC semiconductor. It is preferable to arrange
  • the distance between the SiC semiconductor layer and the control pad can be increased in the first region where the built-in resistor is not disposed, the capacitance between them can be reduced.
  • an impurity region having a concentration of 1 ⁇ 10 19 cm ⁇ 3 or less is selectively formed in a region facing the built-in resistor across the insulating film. ing.
  • the SiC semiconductor layer is an n-type SiC semiconductor layer, and the semiconductor layer has a p ⁇ type region of 1 ⁇ 10 19 cm ⁇ 3 or less in a region facing the built-in resistor across the insulating film. It is preferable. Since the p ⁇ -type region is less likely to accumulate carriers than the n-type region, the capacitance between the built-in resistor and the p ⁇ -type region facing each other across the insulating film can be reduced.
  • a wire region to which a bonding wire is connected is selectively formed on the surface of the control pad, and the built-in resistor is a plane viewed from the normal direction of the SiC semiconductor layer. In view, it is selectively arranged in a region avoiding the wire region.
  • the built-in resistor is disposed below a peripheral portion of the control pad, and the wire region is formed at a central portion of the control pad surrounded by the peripheral portion.
  • One embodiment of the present invention includes a contact via that penetrates the interlayer film and electrically connects the control pad and the built-in resistor.
  • the resistance to which the built-in resistor contributes in the current path from the outside to the plurality of cells such as by changing the position of the contact via along the surface of the SiC semiconductor layer or by changing the diameter of the via.
  • the value can be easily adjusted.
  • these processes only require the use of a mask adapted to the distance design and via diameter design when forming the contact via, it is possible to prevent the manufacturing process from becoming complicated.
  • a plurality of the built-in resistors are arranged symmetrically with each other in a plan view as viewed from the normal direction of the SiC semiconductor layer.
  • the control electrode is preferably made of p-type polysilicon for the purpose of raising the threshold value of the SiC device.
  • the control electrode preferably contains B (boron) as a p-type impurity. .
  • B (boron) -containing polysilicon has a larger specific resistance value than P (phosphorus) -containing polysilicon generally used in Si semiconductor devices. Accordingly, the boron-containing polysilicon (built-in resistor) requires a smaller area than the phosphorus-containing polysilicon even when realizing the same resistance value. Therefore, since the area occupied by the built-in resistor on the SiC semiconductor layer can be reduced, the space can be effectively used.
  • the resistance value of the built-in resistor may be 2 ⁇ to 40 ⁇ .
  • the resistance value obtained by summing the resistance value of the control electrode and the resistance value of the built-in resistor may be 4 ⁇ to 50 ⁇ .
  • the sheet resistance of the built-in resistor is 10 ⁇ / ⁇ or more.
  • the sheet resistance of the built-in resistor is 10 ⁇ / ⁇ or more
  • the resistance value of the entire built-in resistor can be made easier than the variation of the resistance value among multiple semiconductor devices without increasing the area of the built-in resistor. Can be bigger.
  • the area of the region on the SiC semiconductor layer that is sacrificed due to the built-in resistor can be reduced, so that the influence on the layout of other elements can be reduced.
  • the size of the built-in resistor is 200 ⁇ m ⁇ or less in a plan view as viewed from the normal direction of the SiC semiconductor layer.
  • the size of the built-in resistor is 200 ⁇ m ⁇ or less, the area of the region on the SiC semiconductor layer that is sacrificed for the built-in resistor can be reduced, and the space can be saved. .
  • the thickness of the built-in resistor is 2 ⁇ m or less.
  • the resistance value of the entire built-in resistor can be easily made larger than the variation of the resistance value among a plurality of semiconductor devices. Conversely, if the built-in resistance is too thick, the resistance value becomes too low, which is not preferable.
  • control device further includes a finger disposed on the outermost surface of the semiconductor device in the same manner as the control pad, and extending from the control pad so as to define a predetermined region.
  • the built-in resistor connects the control pad and the finger.
  • the characteristics of the present invention can be applied well to a device in which fingers extend from the control pad.
  • the finger is made of metal wiring.
  • the fingers By configuring the fingers with metal wiring having a resistance lower than that of polysilicon, a control current can be supplied in a short time even to a cell at a position relatively far from the control pad.
  • the metal wiring is made of Al. Since Al is easy to process, the finger formation process can be simplified.
  • the metal wiring is made of AlCu. According to this configuration, power cycle resistance can be improved as compared with the case where the finger is an Al wiring.
  • the metal wiring is made of Cu. According to this configuration, the resistivity can be reduced as compared with the case where the finger is an Al wiring or an AlCu wiring.
  • the cell may constitute a MOSFET cell, and the control pad may include a gate pad for applying a gate voltage to the MOSFET cell.
  • the MOSFET cell may include a planar gate structure or a trench gate structure.
  • the cell may constitute an IGBT cell, and the control pad may include a gate pad for applying the IGBT cell gate voltage.
  • a second semiconductor device includes a SiC semiconductor layer, a control pad exposed on the outermost surface for electrical connection with the outside, and extends from the control pad so as to partition a predetermined region.
  • An electrically connected finger a plurality of cells arranged in a region partitioned by the finger in the SiC semiconductor layer and controlled to be turned on / off by a control voltage from the control pad, and a channel is formed at the time of turning on
  • a built-in resistor made of a material. In that case, the built-in resistor may be made of metal.
  • a third semiconductor device includes a SiC semiconductor layer, a plurality of cells formed in the SiC semiconductor layer and controlled to be turned on / off by a predetermined control voltage, and a channel of the cell in which a channel is formed at the time of turning on.
  • FIG. 1 is a schematic plan view of a semiconductor device according to an embodiment of the present invention.
  • FIG. 2 is an enlarged view of a region surrounded by an alternate long and short dash line II in FIG. 3a and 3b are enlarged views of a region surrounded by a two-dot chain line III in FIG. 2, in which FIG. 3a shows a plan view, and FIG. 3b shows the semiconductor device cut along a cutting line IIIb-IIIb in FIG. Sectional drawing when doing is shown.
  • FIG. 4 is a diagram showing a modification of the cell structure.
  • FIG. 5 is an electric circuit diagram showing an electric circuit of a module to which the semiconductor device according to one embodiment of the present invention is applied.
  • FIG. 1 is a schematic plan view of a semiconductor device 1 according to an embodiment of the present invention.
  • FIG. 1 for the sake of clarity, some of the elements that are not exposed on the outermost surface of the semiconductor device 1 in actual plan view are indicated by solid lines.
  • the semiconductor device 1 is a semiconductor device employing SiC, and is formed, for example, in a rectangular chip shape in a plan view (hereinafter simply referred to as “plan view”) when the outermost surface is viewed from the normal direction. Has been.
  • an active region 2 and a termination region 3 surrounding the active region 2 are set.
  • the active region 2 is formed in a substantially quadrangular shape in plan view in the inner region of the semiconductor device 1, but the shape is not particularly limited.
  • a guard ring (not shown) may be formed between the active region 2 and the termination region 3 in order to improve the breakdown voltage of the semiconductor device 1.
  • a gate metal 44 as an example of the control pad of the present invention, a source metal 43, and a gate finger 5 as an example of the finger of the present invention are formed.
  • the passivation film 40 is formed in the outermost surface of the semiconductor device 1 so that these may be covered.
  • openings 41 and 42 are formed to expose a part of the gate metal 44 and a part of the source metal 43 as the gate pad 4 and the source pad 6, respectively.
  • the entire gate finger 5 is covered with the passivation film 40.
  • the gate metal 44, the gate finger 5, and the source metal 43 are made of metal wiring such as Al (aluminum), AlCu (aluminum-copper alloy), Cu (copper), and the like.
  • the gate finger 5 By configuring the gate finger 5 with a metal wiring having a resistance lower than that of polysilicon, the gate current can be applied to the transistor cell 18 (see FIG. 2) at a position relatively far from the gate metal 44 (see FIG. 2). It can be supplied in a short time.
  • Al the processability is good (since it is easy to process), and therefore the process of forming these wirings can be simplified.
  • AlCu can improve the power cycle resistance of the semiconductor device 1 and can improve the bonding strength of the bonding wire with respect to the gate pad 4 as compared with the case where Al is used.
  • Cu there is an advantage that the resistivity can be reduced as compared with the case of Al and AlCu.
  • the gate metal 44 is selectively formed at a part of the peripheral portion of the active region 2 (near the boundary with the termination region 3).
  • the gate fingers 5 extend separately from the formation position of the gate pad 4 in a direction along the peripheral edge of the active region 2 and inward of the active region 2. Thereby, in the active region 2, cell regions 7 and 45 are formed in a portion partitioned by a plurality of gate fingers 5 extending in different directions across the gate metal 44 and an outer region of the gate fingers 5. .
  • the gate metal 44 is formed in a square shape in a plan view and is selectively disposed at the center of one side 8 of the active region 2. Note that the sides other than one side 8 (side on which the gate metal 44 is disposed) of the active region 2 are the opposite side 9 of the side 8 and sides 10 and 11 continuous to both ends of these sides 8 and 9, respectively.
  • the gate finger 5 includes a pad peripheral portion 12 that surrounds the periphery of the gate metal 44 with a space therebetween, and a direction along the one side 8 of the active region 2 and a direction perpendicular to the one side 8 from the pad peripheral portion 12.
  • the 1st finger 13 and the 2nd finger 14 which extend in the direction are included.
  • the pad peripheral part 12 is formed in a square ring shape in plan view along the periphery of the gate metal 44.
  • a pair of first fingers 13 are formed along the side 8 in a direction toward the side 10 and the opposite side 11 with respect to the pad peripheral part 12.
  • the second finger 14 is integrally connected to the main part 15 and the linear main part 15 that crosses the active region 2 up to the side 9 in a direction orthogonal to the first finger 13, and the first finger 13 extends from the connection part. And a plurality of branch portions 16 extending along the same line.
  • the branch portions 16 are connected to two positions of the tip portion of the main portion 15 and the middle portion of the main portion 15 to form a total of two pairs, but this number is not particularly limited.
  • the cell regions 7 and 45 are partitioned by the first finger 13 and the second finger 14 (the main portion 15 and the branch portion 16).
  • a total of four inner cell regions 7 are formed, one at each corner of the intersection formed by the main portion 15 of the second finger 14 and the central branch 16.
  • An annular outer cell region 45 is formed along the periphery of the active region 2 between the periphery of the active region 2 and the gate finger 5.
  • the source metal 43 is formed so as to cover almost the entire inner and outer cell regions 7 and 45.
  • a total of four openings 42 are formed in the passivation film 40 so that one source pad 6 is disposed in each inner cell region 7.
  • FIG. 2 is an enlarged view of a region surrounded by a one-dot chain line II in FIG. That is, it is an enlarged view of the gate pad 4 of the semiconductor device 1 and its vicinity region.
  • FIG. 2 for the sake of clarity, some of the elements that are not exposed on the outermost surface of the semiconductor device 1 in actual plan view are indicated by solid lines.
  • a plurality of transistor cells 18 are arranged in the inner and outer cell regions 7 and 45 defined by the gate fingers 5 (pad peripheral portion 12, first finger 13 and second finger 14). Yes.
  • the plurality of transistor cells 18 are arranged in a matrix form in a plan view in each of the inner and outer cell regions 7 and 45.
  • the plurality of transistor cells 18 are aligned in accordance with the shape of the gate finger 5.
  • the plurality of transistor cells 18 are bent and aligned according to the shape of the corner of the pad peripheral portion 12, and are aligned linearly according to the shape of the main portion 15 of the linear second finger 14. .
  • the source metal 43 is formed so as to cover the plurality of transistor cells 18.
  • each transistor cell 18 is not limited to a square shape, and may be, for example, a circular shape, a triangular shape, a hexagonal shape, or the like.
  • a part of the gate electrode 19 is formed in a lower region of the first finger 13 and the second finger 14 and faces the first finger 13 and the second finger 14 as a contact portion.
  • a portion formed in the lower region of the gate electrode 19 is represented by a hatched region.
  • the gate electrodes 19 in the inner cell regions 7 adjacent to each other are continuous via the gate electrodes 19 that cross the second fingers 14 below.
  • the continuous form of the gate electrode 19 is the same between the inner cell region 7 and the outer cell region 45 adjacent to the gate metal 44. That is, the gate electrodes 19 in these regions are continuous via the gate electrode 19 that crosses the first finger 13 below.
  • the first finger 13 and the second finger 14 are connected to the gate electrode 19 disposed in the lower region by the gate contact 20, respectively.
  • the gate contact 20 is linearly formed along the longitudinal direction of each finger at the center of the finger spaced apart from each side edge of the first finger 13 and the second finger 14.
  • a plurality of built-in resistors 21 are arranged below the gate metal 44. It is preferable that the plurality of built-in resistors 21 have symmetry with respect to the arrangement of the plurality of built-in resistors 21 by disposing the plurality of built-in resistors 21 at substantially equal distances from the center of gravity of the planar shape of the gate metal 44. In this embodiment, the plurality of built-in resistors 21 are arranged one by one at each corner of the gate metal 44 that is equidistant from the center of gravity G of the gate metal 44 that is rectangular in plan view. Thereby, symmetry is given to the four built-in resistors 21.
  • the two built-in resistors 21 may be arranged one by one at two corners of the gate metal 44 in a diagonal relationship, or in a lateral relationship.
  • the gate metal 44 may be arranged so as to face each other on two sides.
  • two built-in resistors 21 may be arranged at both ends of the diameter of the gate metal 44, or the gate metal 44 may be seen in plan view.
  • the three built-in resistors 21 may be arranged one by one at the three corners of the gate metal 44.
  • Each built-in resistor 21 is formed so as to cross the annular gap region 26 between the gate metal 44 and the gate finger 5 (pad peripheral portion 12). Thereby, the built-in resistor 21 is opposed to each of the gate metal 44 and the gate finger 5.
  • the gate metal 44 and the gate finger 5 (pad peripheral portion 12) are respectively formed by a pad side contact 22 and a cell side contact 23 as an example of the contact via of the present invention with respect to the built-in resistor 21 arranged in the lower region. It is connected.
  • the four built-in resistors 21 extend from below the peripheral portions 24 of the two sides of the gate metal 44 having the opposite side relationship to the outside in the direction orthogonal to the sides and to below the pad peripheral portion 12. Yes.
  • Each built-in resistor 21 is formed in a square shape in plan view, and has a size of 200 ⁇ m ⁇ or less (200 ⁇ m ⁇ 200 ⁇ m or less), for example. Practically, if the size of the built-in resistor 21 is 200 ⁇ m ⁇ or less, the area of the region sacrificed for the built-in resistor 21 in the region on the SiC epitaxial layer 28 (see FIG. 3B) can be reduced. Space can be saved.
  • pad side contact 22 and the cell side contact 23 are formed in straight lines parallel to each other along the sides of the gate metal 44 and the pad peripheral portion 12, respectively.
  • the built-in resistor 21 is disposed below the peripheral edge 24 avoiding the central portion of the gate metal 44, and further, the upper region of the region where the built-in resistor 21 is disposed is covered with a passivation film 40, thereby the central portion of the gate metal 44.
  • the gate pad 4 as a wire region of the present invention surrounded by the built-in resistor 21 is secured.
  • the gate pad 4 is an area to which a bonding wire is connected.
  • each corner of the gate metal 44 where the built-in resistor 21 is disposed is selectively covered with the passivation film 40, and the other part of the gate metal 44 is exposed from the opening 41.
  • the gate pad 4 having a square shape in plan view with each corner portion recessed inward is exposed on the outermost surface of the semiconductor device 1.
  • FIGS. 3a and 3b are enlarged views of a region surrounded by a two-dot chain line III in FIG. 2, wherein FIG. 3a shows a plan view, and FIG. 3b shows the semiconductor device 1 along a cutting line IIIb-IIIb in FIG. 3a.
  • Sectional drawing when cut is shown. 3a and 3b, for the sake of clarity, the scale of each component may be different from that in FIGS. 1 and 2, and the scale of each component may be different between FIGS. 3a and 3b. is there.
  • FIGS. 3a and 3b for the sake of clarity, some of the elements that are not exposed on the outermost surface of the semiconductor device 1 in actual plan view are indicated by solid lines.
  • the semiconductor device 1 includes a SiC substrate 27 and a SiC epitaxial layer 28.
  • the SiC epitaxial layer 28 is laminated on the SiC substrate 27, and this laminated structure is shown as an example of the SiC semiconductor layer of the present invention.
  • the SiC substrate 27 and the SiC epitaxial layer 28 are n + type and n ⁇ type SiC, respectively.
  • the impurity concentration of the n + -type SiC substrate 27 is, for example, 1 ⁇ 10 17 cm ⁇ 3 to 1 ⁇ 10 21 cm ⁇ 3 .
  • the impurity concentration of n ⁇ type SiC epitaxial layer 28 is, for example, 1 ⁇ 10 14 cm ⁇ 3 to 1 ⁇ 10 17 cm ⁇ 3 .
  • the n-type impurity for example, N (nitrogen), P (phosphorus), As (arsenic), or the like can be used (hereinafter the same).
  • a plurality of transistor cells 18 are formed on the surface portion of the SiC epitaxial layer 28.
  • the plurality of transistor cells 18 include a p ⁇ type body region 29, an n + type source region 30 selectively formed in an inner region spaced from the periphery of the p ⁇ type body region 29, and an n + type source.
  • a p + type body contact region 31 selectively formed in an inner region spaced from the periphery of region 30.
  • the n ⁇ -type portion of the SiC epitaxial layer 28 serves as a common drain region for the plurality of transistor cells 18.
  • an n + type source region 30 is formed so as to surround the p + type body contact region 31 except for the transistor cell 18 along the pad peripheral portion 12 (gate finger 5). Further, a p ⁇ type body region 29 is formed so as to surround the n + type source region 30. In the p ⁇ type body region 29, an annular region surrounding the n + type source region 30 is a channel region 32 where a channel is formed when the semiconductor device 1 is turned on. Although not shown in FIGS. 3a and 3b, the plurality of transistor cells 18 in the outer cell region 45 have the same configuration.
  • transistor cell 18 along pad peripheral portion 12 gate finger 5
  • p ⁇ type body region 29 and p + type body contact region 31 become p ⁇ type region 34 and p + type region 33 described later, respectively. Electrically connected.
  • the impurity concentration of p ⁇ type body region 29 is, for example, 1 ⁇ 10 14 cm ⁇ 3 to 1 ⁇ 10 19 cm ⁇ 3
  • the impurity concentration of n + type source region 30 is, for example, 1 ⁇ 10 17 cm ⁇ . is 3 ⁇ 1 ⁇ 10 21 cm -3
  • the impurity concentration of the p + -type body contact region 31 is, for example, 1 ⁇ 10 19 cm -3 ⁇ 1 ⁇ 10 21 cm -3.
  • ap ⁇ type body region 29 is formed on the surface portion of SiC epitaxial layer 28 by ion implantation. Thereafter, n + -type source region 30 and p + -type body contact region 31 are formed by sequentially implanting n-type impurities and p-type impurities into the surface portion of p ⁇ -type body region 29. Thereby, the transistor cell 18 composed of the regions 29 to 31 is formed.
  • the p-type impurity for example, B (boron), Al (aluminum) or the like can be used (hereinafter the same).
  • the p ⁇ -type region 34 is formed on the surface portion of the SiC epitaxial layer 28. Is formed.
  • a p + type region 33 is formed on the surface portion of the p ⁇ type region 34.
  • the p + -type region 33 selectively exposes the p ⁇ -type portion of the p ⁇ -type region 34 to the SiC surface in the region facing the built-in resistor 21 of the SiC epitaxial layer 28, and in other regions, the p + -type region 33 It is formed over almost the entire lower region of the gate metal 44 and the like so that the p + type portion is selectively exposed on the SiC surface. That is, the gate metal 44 and the gate finger 5 face the p ⁇ type portion in the region where the internal resistor 21 is disposed, but face the p + type portion in most other regions. Yes.
  • the p + -type region 33 and the p ⁇ -type region 34 are formed so as to extend below the source metal 43, respectively.
  • the source metal 43 (in this embodiment, the portion outside the source pad 6) is formed.
  • the p + type body contact region 31 and the p ⁇ type body region 29 are integrally connected.
  • the p + type body contact region 31 and the p + type region 33 of the transistor cell 18 along the pad peripheral portion 12 (gate finger 5) are indicated by hatched regions.
  • the p + type body contact region 31 is fixed to the ground potential together with the source metal 43, whereby the p + type region 33 is stabilized at 0V. Therefore, it is preferable that most of the gate metal 44 and the gate finger 5 are opposed to the p + type region 33 as in this embodiment.
  • the p + -type region 33 and the p ⁇ -type region 34 are formed in the same process as the p + -type body contact region 31 and the p ⁇ -type body region 29, respectively, and the impurity concentration and depth thereof are also the same.
  • a gate insulating film 35 as an example of the insulating film of the present invention is formed on the surface of the SiC epitaxial layer 28.
  • the gate insulating film 35 is made of an insulating material such as silicon oxide, and has a thickness of 0.001 ⁇ m to 1 ⁇ m, for example.
  • the gate insulating film 35 is a common insulating film for insulating the gate electrode 19 and the built-in resistor 21 from the SiC epitaxial layer 28.
  • the gate electrode 19 and the built-in resistor 21 are formed on the gate insulating film 35.
  • the gate electrode 19 is formed so as to face the channel region 32 of each transistor cell 18 with the gate insulating film 35 interposed therebetween.
  • the built-in resistor 21 is formed so as to face the exposed p ⁇ type portion of the p ⁇ type region 34 with the gate insulating film 35 interposed therebetween.
  • Both the gate electrode 19 and the built-in resistor 21 are made of p-type polysilicon and may be formed in the same process.
  • the gate electrode 19 and the built-in resistor 21 contain B (boron) as a p-type impurity.
  • B (boron) -containing polysilicon has a larger specific resistance value than phosphorus (P) -containing polysilicon generally used in Si semiconductor devices. Accordingly, the boron-containing polysilicon (built-in resistor 21) requires a smaller area than the phosphorus-containing polysilicon even when the same resistance value is realized. Therefore, the area occupied by the built-in resistor 21 on the SiC epitaxial layer 28 can be reduced, so that the space can be effectively used.
  • the concentration of the p-type impurity contained in the polysilicon can be appropriately changed according to the design resistance values of the gate electrode 19 and the built-in resistor 21.
  • the concentration is set so that the sheet resistance of the built-in resistor 21 is 10 ⁇ / ⁇ or more. If the sheet resistance of the built-in resistor 21 is 10 ⁇ / ⁇ or more in practice, the resistance value of the built-in resistor 21 as a whole does not increase, and the resistance value varies among the plurality of semiconductor devices 1 without increasing the area of the built-in resistor 21. You can make it bigger than you can. For example, when the variation in resistance value is 0.1 ⁇ to 20 ⁇ , the resistance value of the built-in resistor 21 can be 2 ⁇ to 40 ⁇ with a small area.
  • the total resistance value of the gate electrode 19 and the resistance value of the built-in resistor 21 is preferably 4 ⁇ to 50 ⁇ .
  • the thickness of the gate electrode 19 and the built-in resistor 21 is preferably 2 ⁇ m or less. By setting the thickness of the built-in resistor 21 to 2 ⁇ m or less, the resistance value of the entire built-in resistor 21 can be easily made larger than the variation in resistance value among the plurality of semiconductor devices 1. Conversely, if the built-in resistor 21 is too thick, it cannot be said that the resistance value is too low.
  • An interlayer film 36 is formed on the gate insulating film 35 so as to cover the gate electrode 19 and the built-in resistor 21.
  • the interlayer film 36 is made of an insulating material such as silicon oxide, and has a thickness of 0.1 ⁇ m to 5 ⁇ m, for example.
  • the interlayer film 36 is formed so as to enter a region (first region) in which the gate electrode 19 and the built-in resistor 21 are not disposed in the region on the gate insulating film 35.
  • the distance between the SiC epitaxial layer 28 and the gate metal 44 (thickness T of the insulating film) can be increased in the region where the built-in resistor 21 is not disposed, so that the capacitance between them can be reduced.
  • the pad side contact 22 and the cell side contact 23 are formed so as to penetrate through the interlayer film 36.
  • the pad side contact 22 and the cell side contact 23 are formed of metal vias integrally formed with the gate metal 44 and the gate finger 5 (pad peripheral portion 12), respectively.
  • a source contact 46 is formed in the interlayer film 36 so as to penetrate the n + type source region 31 and the p + type body contact region 31 from the source metal 43.
  • the source contact 46 is made of a metal via formed integrally with the source metal 43.
  • the gate metal 44, the gate finger 5, and the source metal 43 are formed with a space therebetween.
  • a passivation film 40 is formed on the interlayer film 36 so as to cover the gate metal 44, the gate finger 5, and the source metal 43.
  • a passivation film 40 openings 41 and 42 that expose part of the gate metal 44 and the source metal 43 are formed.
  • the polysilicon resistor (built-in resistor 21) is interposed between the gate metal 44 and the gate finger 5 (pad peripheral portion 12). ing. That is, the built-in resistor 21 is interposed in the middle of the current path that continues from the outside to the plurality of transistor cells 18.
  • the resistance value of the built-in resistor 21 can be made dominant in the resistance value (gate resistance) obtained by adding the resistance value of the gate electrode 19 and the resistance value of the built-in resistor 21. it can. Therefore, even when a plurality of semiconductor devices 1 having variations in the resistance value of the gate electrode 19 are connected in parallel and used, the resistance value of the built-in resistor 21 can be relatively increased by making the resistance value larger than the variation. Current flow into the semiconductor device 1 having a low resistance value of the electrode 19 can be restricted. As a result, the generation of noise during use can be reduced.
  • the polysilicon constituting the built-in resistor 21 is a material whose resistance value can be easily controlled by impurity implantation or the like, and its processing is established by conventional semiconductor manufacturing techniques. Accordingly, when the built-in resistor 21 is introduced, it is possible to avoid the semiconductor device 1 itself and the structure of the module including the semiconductor device 1 from becoming complicated.
  • the built-in resistor 21 may vary in size and thickness due to variations in processing accuracy (such as etching dimensions) when the semiconductor device 1 is manufactured. Compared to the above, the processing dimension is small. Therefore, the variation in the built-in resistor 21 hardly causes the generation of noise.
  • the built-in resistor 21 is connected to the gate metal 44 below the gate metal 44, the flow of gate current can be restricted at the entrance of the current path that continues from the outside to the plurality of transistor cells 18. Thereby, it is possible to prevent an inrush current from flowing only to the specific transistor cell 18.
  • FIG. 2 consider a case where the built-in resistor 21 is formed in the middle of the first finger 13 and the second finger 14 of the gate finger 5 as a detour of these fingers 13 and 14.
  • an inrush current may flow from the fingers 13 and 14 to the gate electrode 19 through the gate contact 20 before reaching the built-in resistor 21.
  • the gate current can be limited at the entrance of the current path as in this embodiment, variations in switching speed among the plurality of transistor cells 18 can be reduced.
  • the built-in resistors 21 are arranged with symmetry. This feature can also reduce the variation in switching speed among the plurality of transistor cells 18.
  • a region facing the built-in resistor 21 is a p ⁇ -type region 34 having an impurity concentration of 1 ⁇ 10 19 cm ⁇ 3 or less. Therefore, the dielectric breakdown of the gate insulating film 35 can be satisfactorily suppressed. Furthermore, since the p ⁇ type region is less likely to accumulate carriers than the n type region, the capacitance between the built-in resistor 21 and the p ⁇ type region 34 facing each other with the gate insulating film 35 interposed therebetween may be reduced. it can.
  • the gate metal 44 and the built-in resistor 21 are connected by a pad-side contact 22 made of a metal via. Therefore, the built-in resistor 21 contributes to the current path from the outside to the plurality of transistor cells 18 by changing the position of the pad side contact 22 along the surface of the SiC epitaxial layer 28 or changing the diameter of the via. You can easily adjust the resistance value.
  • the distance from the contact position with respect to the built-in resistor 21 to the pad peripheral portion 12 can be changed from D 1 to D only by bringing the pad side contact 22 closer to the pad peripheral portion 12 as shown by the broken line in FIG. It can be easily shortened to 2 . Thereby, the resistance value of the built-in resistor 21 can be reduced. Conversely, the resistance value of the built-in resistor 21 can be increased if the distance from the pad peripheral portion 12 is increased. Further, the resistance value of the current path toward the built-in resistor 21 can be increased only by making the via diameter smaller than that of the pad side contact 22 as in the pad side contact 38 shown by a broken line in FIG. On the contrary, if the via diameter is increased, the resistance value of the path can be reduced.
  • the transistor cell 18 is a MOSFET cell having a planar gate structure
  • the transistor cell 18 may be a MOSFET cell having a trench gate structure as shown in FIG.
  • the gate electrode 19 is embedded in the gate trench 39 formed between each of the plurality of transistor cells 18 via the gate insulating film 35.
  • the transistor cell 18 may be an IGBT cell having a planar gate structure or a trench gate structure.
  • a p + type SiC substrate 27 may be used instead of the n + type SiC substrate 27.
  • the built-in resistor 21 does not need to be embedded in the interlayer film 36 below the gate metal 44.
  • a polysilicon wiring connected to the gate metal 44 and the gate finger 5 is formed on the surface of the interlayer film 36. It may be formed as a built-in resistor of the invention.
  • a material of the built-in resistor 21 instead of polysilicon, a material having a resistance value equal to or larger than that of the gate metal 44 and the gate finger 5 (for example, Al (aluminum), AlCu (aluminum-copper alloy), Metal wiring such as Cu (copper) may be used. Even if the built-in resistor 21 is a metal, the distance between the gate metal 44 and the gate finger 5 can be increased. Therefore, the total resistance value of the gate electrode 19 and the built-in resistor 21 can be increased. it can.
  • the built-in resistor 21 does not have to be formed below the gate metal 44, and may be formed below the gate finger 5, for example.
  • the built-in resistor 21 may be linear along a part of the peripheral edge 24 of the gate metal 44 or may be annular along the entire periphery of the peripheral edge 24 of the gate metal 44.
  • the conductivity type of each semiconductor portion of the semiconductor device 1 described above may be employed.
  • the p-type portion may be n-type and the n-type portion may be p-type.
  • FIG. 5 is an electric circuit diagram showing an electric circuit of a module to which the semiconductor device according to one embodiment of the present invention is applied.
  • the module 100 includes a plurality of semiconductor devices (chips) 101 to 104, a drain terminal 105, a source terminal 106, and a gate terminal 107.
  • Each of the semiconductor devices 101 to 104 is composed of the semiconductor device 1 shown in FIGS.
  • Each of the semiconductor devices 101 to 104 may be composed of the semiconductor device shown in FIG.
  • the plurality of semiconductor devices 101 to 104 are connected in parallel.
  • Each of the semiconductor devices 101 to 104 includes a plurality of transistor cells 18 (see FIGS. 2, 3a, and 3b) connected in parallel and four built-in resistors 41 (FIGS. 2, 3a, and 3b) connected in parallel. Reference).
  • a plurality of transistor cells 18 connected in parallel are represented by one transistor cell Tr, and four built-in resistors 41 connected in parallel are represented by one resistor R.
  • the gate electrode of each of the semiconductor devices 101 to 104 is connected to the gate terminal 107 of the module 100 via a built-in resistor R built therein.
  • the drain electrodes of the semiconductor devices 101 to 104 are connected to the drain terminal 105 of the module 100.
  • the source electrodes of the semiconductor devices 101 to 104 are connected to the source end 106 of the module 100.
  • each of the semiconductor devices 101 to 104 includes a built-in resistor R having a resistance value larger than the gate resistance in each of the semiconductor devices 101 to 104. Therefore, the module 100 has a simpler module structure than the case where an external gate resistor having a resistance value larger than the gate resistance in each of the semiconductor devices 101 to 104 is provided in each of the semiconductor devices 101 to 104. Become.

Abstract

 SiCエピタキシャル層28と、SiCエピタキシャル層28に形成され、所定の制御電圧によってオン/オフ制御される複数のトランジスタセル18と、オン時にチャネルが形成されるトランジスタセル18のチャネル領域32に対向するゲート電極19と、外部との電気接続のために最表面に露出しており、ゲート電極19と物理的に分離されているがゲート電極19に電気的に接続されたゲートメタル44と、ゲートメタル44よりも下方に配置され、ゲートメタル44とゲート電極19とを電気的に接続するポリシリコンからなる内蔵抵抗21とを含む、半導体装置1を形成する。

Description

半導体装置
 本発明は、SiC半導体装置に関する。
 特許文献1は、ゲートパッドと、ポリシリコンからなるゲート連結配線と、ゲート連結配線上に形成され、ゲートパッドと一体的に連なるゲート金属配線とを含む半導体装置を開示している。ゲートパッドに電圧が印加されると、ゲート金属配線およびゲート連結配線を介して、能動領域に形成されたMOSFETに電力が供給される。
特開2010-238885号公報
 実用上、互いに並列に接続された複数の半導体装置(チップ)を有するモジュールが使用される場合がある。モジュールには、各チップのゲートに一括して電気的に接続されたゲート端子が設けられる。当該ゲート端子に制御電圧を与えることによって、各内蔵チップのゲートに同時に電圧が印加されてスイッチング動作が行われる。
 しかしながら、このようなモジュールでは、オン時にノイズが発生し易いという課題がある。これは、ゲート抵抗に関して複数のチップ間でばらつきがあり、オン制御の初期において、相対的にゲート抵抗が低いチップに電流が集中するためである。また、ゲート抵抗のばらつきは、チップを製造する際の加工精度(エッチング寸法等)のばらつきによって生じるものであるから、これを排除することは難しい。
 一方、各チップ内のゲート抵抗よりも大きな抵抗値を有する外付けのゲート抵抗を、チップ一つ一つに対して設けてもよいが、モジュールの構造が複雑になり、組み立てが難しいという別の課題が発生する。
 そこで、本発明の目的は、簡単な構造で、複数の半導体装置を並列に接続して同時に使用してもノイズの発生を低減できる半導体装置を提供することである。
 この発明による第1の半導体装置は、SiC半導体層と、前記SiC半導体層に形成され、所定の制御電圧によってオン/オフ制御される複数のセルと、オン時にチャネルが形成される前記セルのチャネル領域に対向する制御電極と、外部との電気接続のために最表面に露出しており、前記制御電極と物理的に分離されているが前記制御電極に電気的に接続された制御パッドと、前記制御パッドよりも下方に配置され、前記制御パッドと前記制御電極とを電気的に接続するポリシリコンからなる内蔵抵抗とを含む。
 この構成によれば、制御パッドとセルとの間にポリシリコン抵抗(内蔵抵抗)が介在している。この内蔵抵抗の抵抗値を調節することによって、制御電極の抵抗値および内蔵抵抗の抵抗値を合計した抵抗値(制御抵抗)において、内蔵抵抗の抵抗値を支配的にすることができる。そのため、制御電極の抵抗値にばらつきのある複数の半導体装置を並列に接続して使用する場合でも、内蔵抵抗の抵抗値を当該ばらつきよりも大きくしておくことによって、相対的に制御電極の抵抗値が低い半導体装置に対する電流の流れ込みを制限することができる。その結果、当該使用時のノイズの発生を低減することができる。
 しかも、内蔵抵抗を構成するポリシリコンは、不純物の注入等によって簡単に抵抗値を制御できる材料であり、また、その加工に関しても、従来の半導体製造技術によって確立されている。したがって、本発明の内蔵抵抗の導入に当たって、半導体装置自体およびこれを備えるモジュールの構造が複雑になることを回避することもできる。
 この発明の一実施形態では、前記制御パッドは、空間に周囲を取り囲まれて独立して形成されており、前記内蔵抵抗は、層間膜を介して前記制御パッドの下方領域に配置されている。
 この構成によれば、制御パッドの下方、つまり、外部から複数のセルへ続く電流経路の入り口部で制御電流の流れ込みを制限することができる。これにより、特定のセルにだけ突入電流が流れることを防止することができる。その結果、複数のセル間におけるスイッチング速度のばらつきを低減することができる。
 前記内蔵抵抗は、前記制御パッドの下方領域に選択的に配置されており、前記制御パッドの下方領域のうち前記内蔵抵抗が配置されていない第1領域には、前記層間膜が埋設されていてもよい。
 その場合、前記内蔵抵抗と前記SiC半導体層との間に配置された絶縁膜をさらに含み、前記第1領域には、前記絶縁膜の延長部で構成された膜が前記層間膜と前記SiC半導体層との間に配置されていることが好ましい。
 この構成によれば、内蔵抵抗が配置されていない第1領域において、SiC半導体層と制御パッドとの距離(絶縁膜の厚さ)を大きくできるので、これらの間の容量を低減することができる。
 この発明の一実施形態では、前記SiC半導体層において、前記絶縁膜を挟んで前記内蔵抵抗に対向する領域には、1×1019cm-3以下の濃度を有する不純物領域が選択的に形成されている。
 この構成によれば、内蔵抵抗に対向する不純物領域の濃度が1×1019cm-3以下であるため、絶縁膜の絶縁破壊を良好に抑制することができる。その場合、SiC半導体層がn型SiC半導体層であり、当該半導体層が、絶縁膜を挟んで内蔵抵抗に対向する領域に1×1019cm-3以下のp型領域を有していることが好ましい。p型領域は、n型領域に比べてキャリアを蓄積し難いため、絶縁膜を挟んで互いに対向する内蔵抵抗とp型領域との間の容量を低減することもできる。
 この発明の一実施形態では、前記制御パッドの表面には、ボンディングワイヤが接続されるワイヤ領域が選択的に形成されており、前記内蔵抵抗は、前記SiC半導体層の法線方向から見た平面視において、前記ワイヤ領域を回避した領域に選択的に配置されている。
 この構成によれば、ボンディングワイヤの接合時に、超音波等の衝撃によって内蔵抵抗がダメージを受けたり、それによって破壊されたりすることを抑制することができる。
 その場合、前記内蔵抵抗は、前記制御パッドの周縁部の下方に配置されており、前記ワイヤ領域は、前記周縁部に取り囲まれた前記制御パッドの中央部に形成されていることが好ましい。
 この発明の一実施形態では、前記層間膜を貫通し、前記制御パッドと前記内蔵抵抗とを電気的に接続するコンタクトビアとを含む。
 この構成によれば、コンタクトビアの位置をSiC半導体層の表面に沿って変更する加工やビアの径を変更する加工等で、外部から複数のセルへ続く電流経路において、内蔵抵抗が寄与する抵抗値を簡単に調節することができる。しかも、これらの加工は、コンタクトビアを形成する際、距離設計やビア径設計に合わせたマスクを使用するだけでよいので、製造工程が複雑になることを防止することもできる。
 この発明の一実施形態では、前記内蔵抵抗は、前記SiC半導体層の法線方向から見た平面視において、互いに対称性を持って複数配置されている。
 この構成によれば、特定のセルにだけ突入電流が流れることを防止できるので、複数のセル間におけるスイッチング速度のばらつきを低減することができる。
 前記制御電極は、SiCデバイスの閾値を上げる理由から、p型のポリシリコンからなることが好ましく、具体的には、前記制御電極は、p型不純物としてB(ホウ素)を含んでいることが好ましい。
 B(ホウ素)含有ポリシリコンは、Si半導体装置で一般的に使用されるP(リン)含有ポリシリコンに対する比抵抗値が大きい。したがって、ホウ素含有ポリシリコン(内蔵抵抗)は、同じ抵抗値を実現する場合でも、リン含有ポリシリコンよりも小さな面積で済む。そのため、SiC半導体層上における内蔵抵抗の占有面積を小さくできるので、スペースの有効利用を図ることができる。
 前記内蔵抵抗の抵抗値は、2Ω~40Ωであってもよい。
 前記制御電極の抵抗値および前記内蔵抵抗の抵抗値を合計した抵抗値は、4Ω~50Ωであってもよい。
 この発明の一実施形態では、前記内蔵抵抗のシート抵抗は、10Ω/□以上である。
 実用上、内蔵抵抗のシート抵抗が10Ω/□以上であれば、内蔵抵抗の面積を大きくしなくても、内蔵抵抗全体の抵抗値を、複数の半導体装置間の抵抗値のばらつきよりも簡単に大きくすることができる。その結果、SiC半導体層上の領域のうち内蔵抵抗のために犠牲になる領域の面積を小さくできるので、他の要素のレイアウトへの影響が少なくて済む。
 この発明の一実施形態では、前記SiC半導体層の法線方向から見た平面視において前記内蔵抵抗の大きさは、1つ当たり200μm□以下である。
 実用上、内蔵抵抗の大きさが1つ当たり200μm□以下であれば、SiC半導体層上の領域のうち内蔵抵抗のために犠牲になる領域の面積を小さくでき、省スペース化を図ることができる。
 この発明の一実施形態では、前記内蔵抵抗の厚さは、2μm以下である。
 内蔵抵抗の厚さを2μm以下にすることによって、内蔵抵抗全体の抵抗値を、複数の半導体装置間の抵抗値のばらつきよりも簡単に大きくすることができる。逆に、内蔵抵抗が厚すぎると、その抵抗値が低くなり過ぎるため好ましいとは言えない。
 この発明の一実施形態では、前記制御パッドと同様に前記半導体装置の最表面に配置され、所定の領域を区画するように前記制御パッドから延びるフィンガーをさらに含み、前記複数のセルは、前記フィンガーで区画された領域に配列されており、前記内蔵抵抗は、前記制御パッドと前記フィンガーとを接続している。
 このように、制御パッドからフィンガーが延びる形態のデバイスに対しても、本願発明の特徴を良好に適用することができる。
 この発明の一実施形態では、前記フィンガーは、メタル配線からなる。ポリシリコンよりも低抵抗なメタル配線でフィンガーを構成することによって、制御パッドから比較的距離がある位置のセルに対しても、制御電流を短時間で供給することができる。
 この発明の一実施形態では、前記メタル配線は、Alからなる。Alは加工し易いので、フィンガーの形成工程を簡単にすることができる。
 この発明の一実施形態では、前記メタル配線は、AlCuからなる。この構成によれば、フィンガーがAl配線の場合に比べて、パワーサイクル耐性を向上させることができる。
 この発明の一実施形態では、前記メタル配線は、Cuからなる。この構成によれば、フィンガーがAl配線、AlCu配線の場合に比べて、抵抗率を低減することができる。
 前記セルがMOSFETセルを構成しており、前記制御パッドは、前記MOSFETセルにゲート電圧を与えるためのゲートパッドを含んでいてもよい。その場合、前記MOSFETセルは、プレーナゲート構造を含んでいてもよいし、トレンチゲート構造を含んでいてもよい。また、前記セルがIGBTセルを構成しており、前記制御パッドは、前記IGBTセルゲート電圧を与えるためのゲートパッドを含んでいてもよい。
 この発明による第2の半導体装置は、SiC半導体層と、外部との電気接続のために最表面に露出した制御パッドと、所定の領域を区画するように前記制御パッドから延び、前記制御パッドに電気的に接続されたフィンガーと、前記SiC半導体層において、前記フィンガーで区画された領域に配列され、前記制御パッドからの制御電圧によってオン/オフ制御される複数のセルと、オン時にチャネルが形成される前記セルのチャネル領域に対向する制御電極と、前記制御パッドおよび前記フィンガーよりも下方に配置され、前記制御パッドと前記フィンガーとを接続し、前記フィンガーと同じかそれよりも大きい抵抗値を有する材料からなる内蔵抵抗とを含む。その場合、前記内蔵抵抗は、メタルからなっていてもよい。
 この発明による第3の半導体装置は、SiC半導体層と、前記SiC半導体層に形成され、所定の制御電圧によってオン/オフ制御される複数のセルと、オン時にチャネルが形成される前記セルのチャネル領域に対向する制御電極と、外部との電気接続のために最表面に露出しており、前記制御電極と物理的に分離されているが前記制御電極に電気的に接続された制御パッドと、前記制御パッドと前記制御電極とを電気的に接続するポリシリコンからなる内蔵抵抗とを含む。
 本発明における上述の、またはさらに他の目的、特徴および効果は、添付図面を参照して次に述べる実施形態の説明により明らかにされる。
図1は、本発明の一実施形態に係る半導体装置の模式的な平面図である。 図2は、図1の一点鎖線IIで囲まれた領域の拡大図である。 図3aおよび図3bは、図2の二点鎖線IIIで囲まれた領域の拡大図であって、図3aは平面図を示し、図3bは図3aの切断線IIIb-IIIbで半導体装置を切断したときの断面図を示す。 図4は、セルの構造の変形例を示す図である。 図5は、本発明の一実施形態に係る半導体装置が適用されたモジュールの電気回路を示す電気回路図である。
 以下では、本発明の実施の形態を、添付図面を参照して詳細に説明する。
 図1は、本発明の一実施形態に係る半導体装置1の模式的な平面図である。なお、図1では、明瞭化のため、実際の平面視では半導体装置1の最表面に露出していない要素の一部を実線で示している。
 半導体装置1は、SiCが採用された半導体装置であって、たとえば、その最表面を法線方向から見た平面視(以下、単に「平面視」と言う。)において、四角形のチップ状に形成されている。
 半導体装置1には、アクティブ領域2およびアクティブ領域2を取り囲む終端領域3が設定されている。アクティブ領域2は、この実施形態では、半導体装置1の内方領域において平面視略四角形状に形成されているが、その形状は特に制限されない。アクティブ領域2と終端領域3との間には、半導体装置1の耐圧を向上させるため、ガードリング(図示せず)が形成されていてもよい。
 アクティブ領域2には、本発明の制御パッドの一例としてのゲートメタル44、ソースメタル43および本発明のフィンガーの一例としてのゲートフィンガー5が形成されている。そして、これらを覆うように、半導体装置1の最表面には、パッシベーション膜40が形成されている。パッシベーション膜40には、ゲートメタル44の一部およびソースメタル43の一部を、それぞれ、ゲートパッド4およびソースパッド6として露出させる開口41,42が形成されている。一方、ゲートフィンガー5は、その全体がパッシベーション膜40に覆われている。
 ゲートメタル44、ゲートフィンガー5およびソースメタル43は、たとえば、Al(アルミニウム)、AlCu(アルミニウム-銅合金)、Cu(銅)等のメタル配線からなる。
 ポリシリコンよりも低抵抗なメタル配線でゲートフィンガー5を構成することによって、ゲートメタル44から比較的距離がある位置(遠い位置)のトランジスタセル18(図2参照)に対しても、ゲート電流を短時間で供給することができる。また、Alであれば、その加工性が良いので(加工し易いので)、これらの配線の形成工程を簡単にすることができる。一方、AlCuはAlが使用される場合に比べて、半導体装置1のパワーサイクル耐性を向上させることができると共に、ゲートパッド4に関してボンディングワイヤの接合強度を向上させることもできる。Cuが使用される場合は、AlおよびAlCuの場合よりも抵抗率を低減できる利点がある。
 ゲートメタル44は、アクティブ領域2の周縁部(終端領域3との境界付近)の一部に選択的に形成されている。ゲートフィンガー5は、ゲートパッド4の形成位置から、アクティブ領域2の周縁部に沿う方向およびアクティブ領域2の内方に向かう方向に分かれて延びている。これにより、アクティブ領域2には、ゲートメタル44を挟んで互いに異なる方向に延びる複数のゲートフィンガー5で区画された部分およびゲートフィンガー5の外方領域に、セル領域7,45が形成されている。
 より具体的には、この実施形態では、ゲートメタル44は、平面視四角形状に形成され、アクティブ領域2の一辺8の中央部に選択的に配置されている。なお、アクティブ領域2の一辺8(ゲートメタル44が配置された辺)以外の辺は、一辺8の対辺9、およびこれらの辺8,9の両端部にそれぞれ連続する辺10,11である。
 ゲートフィンガー5は、ゲートメタル44の周囲を、間隔を空けて取り囲むパッド周辺部12と、当該パッド周辺部12から、アクティブ領域2の当該一辺8に沿う方向および当該一辺8に直交する方向のそれぞれに延びる第1フィンガー13および第2フィンガー14とを含む。
 パッド周辺部12は、ゲートメタル44の周囲に沿う平面視四角環状に形成されている。
 第1フィンガー13は、パッド周辺部12に対して辺10およびその反対の辺11に向かう方向に、辺8に沿って一対形成されている。
 第2フィンガー14は、第1フィンガー13に直交する方向に辺9までアクティブ領域2を横切る直線状の主部位15と、当該主部位15に一体的に接続され、当該接続箇所から第1フィンガー13に沿って延びる複数の枝部16とを含む。枝部16は、この実施形態では、主部位15の先端部と主部位15の途中部の二箇所に接続されて合計二対形成されているが、この数は特に制限されない。
 こうして、アクティブ領域2には、第1フィンガー13および第2フィンガー14(主部位15および枝部16)によってセル領域7,45が区画されている。この実施形態では、第2フィンガー14の主部位15と中央の枝部16で形成された交差部の各角に一つずつ、合計4つの内側セル領域7が形成されている。また、アクティブ領域2の周縁とゲートフィンガー5との間には、アクティブ領域2の周縁に沿って環状の外側セル領域45が形成されている。
 ソースメタル43は、内側および外側セル領域7,45のほぼ全体を覆うように形成されている。パッシベーション膜40には、ソースパッド6が各内側セル領域7に一つずつ配置されるように、合計4つの開口42が形成されている。
 また、ソースメタル43には、ゲートメタル44の形状に応じた凹部17が形成されている。凹部17は、ゲートメタル44が第1フィンガー13に対してアクティブ領域2の内方側にセットバックされて配置されており、このゲートメタル44を回避するために形成された窪みである。
 図2は、図1の一点鎖線IIで囲まれた領域の拡大図である。つまり、半導体装置1のゲートパッド4およびその近傍領域を拡大して示す図である。なお、図2では、明瞭化のため、実際の平面視では半導体装置1の最表面に露出していない要素の一部を実線で示している。
 図2に示すように、ゲートフィンガー5(パッド周辺部12、第1フィンガー13および第2フィンガー14)で区画された内側および外側セル領域7,45には、複数のトランジスタセル18が配列されている。
 複数のトランジスタセル18は、この実施形態では、内側および外側セル領域7,45のそれぞれにおいて、平面視で行列状に配列されている。ゲートフィンガー5の近傍では、複数のトランジスタセル18は、ゲートフィンガー5の形状に合わせて整列している。たとえば、複数のトランジスタセル18は、パッド周辺部12の角部の形状に合わせて屈曲して整列し、直線状の第2フィンガー14の主部位15の形状に合わせて直線状に整列している。ソースメタル43は、これら複数のトランジスタセル18を覆うように形成されている。
 なお、図2では、明瞭化のため、ソースメタル43で覆われた複数のトランジスタセル18の一部のみを表している。また、複数のトランジスタセル18の配列形態は、行列状に限らず、たとえば、ストライプ状、千鳥状等であってもよい。また、各トランジスタセル18の平面形状は、四角形状に限らず、たとえば、円形状、三角形状、六角形状等であってもよい。
 互いに隣り合うトランジスタセル18の間には、本発明の制御電極の一例としてのゲート電極19が形成されている。ゲート電極19は、内側および外側セル領域7,45においては、行列状のトランジスタセル18の各間に配置され、全体として平面視格子状に形成されている。一方、このゲート電極19は、内側および外側セル領域7,45だけでなく、ゲートフィンガー5が配置された領域にも形成され、当該ゲートフィンガー5の下方の部分がゲートフィンガー5に対してコンタクトしている。
 この実施形態では、ゲート電極19の一部は、第1フィンガー13および第2フィンガー14の下方領域に形成され、コンタクト部として第1フィンガー13および第2フィンガー14に対向している。図2では、明瞭化のため、ゲート電極19の当該下方領域に形成された部分を、ハッチングを付した領域で表している。これにより、互いに隣り合う内側セル領域7のゲート電極19は、第2フィンガー14を下方で横切るゲート電極19を介して連続している。このゲート電極19の連続形態は、ゲートメタル44に隣り合う内側セル領域7と外側セル領域45との間に関しても同様である。つまり、これらの領域のゲート電極19は、第1フィンガー13を下方で横切るゲート電極19を介して連続している。
 そして、第1フィンガー13および第2フィンガー14は、それぞれ、その下方領域に配置されたゲート電極19に対して、ゲートコンタクト20によって接続されている。ゲートコンタクト20は、第1フィンガー13および第2フィンガー14の各側縁から間隔を空けたフィンガー中央部において、それぞれの長手方向に沿って直線状に形成されている。
 また、この実施形態では、ゲートメタル44の下方に複数の内蔵抵抗21が配置されている。複数の内蔵抵抗21を、ゲートメタル44の平面形状の重心位置から互いにほぼ等距離の位置に配置することによって、複数の内蔵抵抗21の配置に関して対称性を持たすことが好ましい。この実施形態では、複数の内蔵抵抗21は、平面視四角形状のゲートメタル44の重心Gから等距離にあるゲートメタル44の各角部に一つずつ配置されている。これにより、4つの内蔵抵抗21に対称性が与えられている。
 このような対称性のパターンは、種々考えられ、たとえば、2つの内蔵抵抗21が、対角関係にあるゲートメタル44の2つの角部に一つずつ配置されていてもよいし、対辺関係にあるゲートメタル44の2つの辺に一つずつ互いに向かい合うように配置されていてもよい。また、たとえば、ゲートメタル44が平面視円形状の場合には、2つの内蔵抵抗21が、当該ゲートメタル44の直径の両端に一つずつ配置されていてもよいし、ゲートメタル44が平面視三角形状の場合には、3つの内蔵抵抗21が、当該ゲートメタル44の3つの角部に一つずつ配置されていてもよい。
 各内蔵抵抗21は、ゲートメタル44とゲートフィンガー5(パッド周辺部12)との間の環状の隙間領域26を横切って、これらに跨るように形成されている。これにより、内蔵抵抗21は、ゲートメタル44およびゲートフィンガー5のそれぞれに対向している。ゲートメタル44およびゲートフィンガー5(パッド周辺部12)は、それぞれ、その下方領域に配置された内蔵抵抗21に対して、本発明のコンタクトビアの一例としてのパッド側コンタクト22およびセル側コンタクト23によって接続されている。
 この実施形態では、4つの内蔵抵抗21は、対辺関係にあるゲートメタル44の2つの辺の各周縁部24の下方から、当該辺に直交する外側方向に延びてパッド周辺部12の下方に至っている。各内蔵抵抗21は、平面視四角形状に形成されており、たとえば、200μm□以下(200μm×200μm以下)の大きさを有している。実用上、内蔵抵抗21の大きさが1つ当たり200μm□以下であれば、SiCエピタキシャル層28(図3b参照)上の領域のうち内蔵抵抗21のために犠牲になる領域の面積を小さくでき、省スペース化を図ることができる。
 また、パッド側コンタクト22およびセル側コンタクト23は、それぞれ、ゲートメタル44およびパッド周辺部12の辺に沿って互いに平行な直線状に形成されている。
 内蔵抵抗21をゲートメタル44の中央部を回避した周縁部24の下方に配置し、さらに、内蔵抵抗21が配置された領域の上方領域をパッシベーション膜40で覆うことによって、ゲートメタル44の中央部には、内蔵抵抗21で取り囲まれた本発明のワイヤ領域としてのゲートパッド4が確保されている。ゲートパッド4は、ボンディングワイヤが接続される領域である。
 すなわち、この実施形態では、内蔵抵抗21が配置された、ゲートメタル44の各角部を選択的にパッシベーション膜40で覆い、ゲートメタル44のその他の部分を開口41から露出させている。これにより、半導体装置1の最表面には、各角部が内方に凹んだ平面視四角形状のゲートパッド4が露出している。このように、内蔵抵抗21が配置された領域の上方領域をパッシベーション膜40で覆うことによって、ボンディングワイヤの接合時に、ゲートメタル44における内蔵抵抗21と重なる部分にボンディングワイヤが誤って接合されることを防止できる。その結果、ボンディングワイヤの接合時に、超音波等の衝撃によって内蔵抵抗21がダメージを受けたり、それによって破壊されたりすることを抑制することができる。
 図3aおよび図3bは、図2の二点鎖線IIIで囲まれた領域の拡大図であって、図3aは平面図を示し、図3bは図3aの切断線IIIb-IIIbで半導体装置1を切断したときの断面図を示す。なお、図3aおよび図3bでは、明瞭化のため、各構成要素の縮尺が図1および図2とは異なる場合があり、図3aと図3bとの間でも各構成要素の縮尺が異なる場合がある。また、図3aおよび図3bでは、明瞭化のため、実際の平面視では半導体装置1の最表面に露出していない要素の一部を実線で示している。
 次に、内蔵抵抗21およびその近傍領域のより詳細な構成を、半導体装置1の断面構造と共に説明する。
 半導体装置1は、SiC基板27と、SiCエピタキシャル層28とを含む。SiCエピタキシャル層28は、SiC基板27に積層されており、この積層構造が本発明のSiC半導体層の一例として示されている。
 SiC基板27およびSiCエピタキシャル層28は、それぞれ、n型およびn型のSiCである。n型のSiC基板27の不純物濃度は、たとえば、1×1017cm-3~1×1021cm-3である。一方、n型のSiCエピタキシャル層28の不純物濃度は、たとえば、1×1014cm-3~1×1017cm-3である。また、n型不純物としては、たとえば、N(窒素)、P(リン)、As(ひ素)等を使用できる(以下、同じ)。
 内側セル領域7において、SiCエピタキシャル層28の表面部に複数のトランジスタセル18が形成されている。複数のトランジスタセル18は、p型ボディ領域29と、p型ボディ領域29の周縁から間隔を空けた内方領域に選択的に形成されたn型ソース領域30と、n型ソース領域30の周縁から間隔を空けた内方領域に選択的に形成されたp型ボディコンタクト領域31とを含む。また、SiCエピタキシャル層28のn型の部分は、複数のトランジスタセル18の共通のドレイン領域となっている。
 図3aに示すように、平面視では、パッド周辺部12(ゲートフィンガー5)に沿うトランジスタセル18を除いて、p型ボディコンタクト領域31を取り囲むようにn型ソース領域30が形成され、さらに、n型ソース領域30を取り囲むようにp型ボディ領域29が形成されている。p型ボディ領域29において、n型ソース領域30を取り囲む環状の領域は、半導体装置1のオン時にチャネルが形成されるチャネル領域32である。なお、図3aおよび図3bは図示しないが、外側セル領域45の複数のトランジスタセル18も同様の構成を有している。
 一方、パッド周辺部12(ゲートフィンガー5)に沿うトランジスタセル18では、p型ボディ領域29およびp型ボディコンタクト領域31が、それぞれ、後述するp型領域34およびp型領域33に電気的に接続されている。
 p型ボディ領域29の不純物濃度は、たとえば、1×1014cm-3~1×1019cm-3であり、n型ソース領域30の不純物濃度は、たとえば、1×1017cm-3~1×1021cm-3であり、p型ボディコンタクト領域31の不純物濃度は、たとえば、1×1019cm-3~1×1021cm-3である。
 これらの領域29~31を形成するには、たとえば、SiCエピタキシャル層28の表面部に、イオン注入によってp型ボディ領域29が形成される。その後、p型ボディ領域29の表面部に、n型不純物およびp型不純物を順にイオン注入することによって、n型ソース領域30およびp型ボディコンタクト領域31が形成される。これにより、領域29~31からなるトランジスタセル18が形成される。p型不純物としては、たとえば、B(ホウ素)、Al(アルミニウム)等を使用できる(以下、同じ)。
 アクティブ領域2において内側および外側セル領域7,45以外の領域、具体的には、ゲートメタル44、ゲートフィンガー5および隙間領域26の下方領域では、SiCエピタキシャル層28の表面部にp型領域34が形成されている。p型領域34の表面部には、p型領域33が形成されている。
 p型領域33は、SiCエピタキシャル層28の内蔵抵抗21に対向する領域において、p型領域34のp型部分をSiC表面に選択的に露出させ、それ以外の領域においては、自身のp型部分がSiC表面に選択的に露出するように、ゲートメタル44等の下方領域のほぼ全域に亘って形成されている。つまり、ゲートメタル44およびゲートフィンガー5は、内蔵抵抗21が配置された領域においてはp型部分に対向しているが、それ以外の大部分の領域においては、p型部分に対向している。また、p型領域33およびp型領域34は、それぞれ、ソースメタル43の下方まで延びるように形成されており、ソースメタル43(この実施形態では、ソースパッド6よりも外方部分)の下方において、p型ボディコンタクト領域31およびp型ボディ領域29に一体的に繋がっている。なお、図3aでは、パッド周辺部12(ゲートフィンガー5)に沿うトランジスタセル18のp型ボディコンタクト領域31とp型領域33とを、ハッチングを付した領域で表している。実用上、p型ボディコンタクト領域31がソースメタル43と共にグランド電位に固定され、これによってp型領域33が0Vで安定する。そのため、この実施形態のように、ゲートメタル44およびゲートフィンガー5の大部分はp型領域33に対向させておくことが好ましい。
 p型領域33およびp型領域34は、それぞれ、p型ボディコンタクト領域31およびp型ボディ領域29と同一の工程で形成され、その不純物濃度および深さも同じである。
 SiCエピタキシャル層28の表面には、本発明の絶縁膜の一例としてのゲート絶縁膜35が形成されている。ゲート絶縁膜35は、酸化シリコン等の絶縁材料からなり、たとえば、0.001μm~1μmの厚さを有している。ゲート絶縁膜35は、ゲート電極19および内蔵抵抗21をSiCエピタキシャル層28から絶縁するための共通の絶縁膜である。
 ゲート絶縁膜35上には、ゲート電極19および内蔵抵抗21が形成されている。ゲート電極19は、各トランジスタセル18のチャネル領域32に、ゲート絶縁膜35を挟んで対向するように形成されている。一方、内蔵抵抗21は、p型領域34の露出p型部分に、ゲート絶縁膜35を挟んで対向するように形成されている。
 ゲート電極19および内蔵抵抗21は、いずれも、p型のポリシリコンからなり、同一工程で形成されてもよい。この実施形態では、ゲート電極19および内蔵抵抗21は、p型不純物としてB(ホウ素)を含んでいる。B(ホウ素)含有ポリシリコンは、Si半導体装置で一般的に使用されるリン(P)含有ポリシリコンに対する比抵抗値が大きい。したがって、ホウ素含有ポリシリコン(内蔵抵抗21)は、同じ抵抗値を実現する場合でも、リン含有ポリシリコンよりも小さな面積で済む。そのため、SiCエピタキシャル層28上における内蔵抵抗21の占有面積を小さくできるので、スペースの有効利用を図ることができる。
 ポリシリコンに含まれるp型不純物の濃度は、ゲート電極19および内蔵抵抗21それぞれの設計抵抗値に合わせて適宜変更できる。当該濃度は、この実施形態では、内蔵抵抗21のシート抵抗が10Ω/□以上となるように設定されている。実用上、内蔵抵抗21のシート抵抗が10Ω/□以上であれば、内蔵抵抗21の面積を大きくしなくても、内蔵抵抗21全体の抵抗値を、複数の半導体装置1間の抵抗値のばらつきよりも簡単に大きくすることができる。たとえば、抵抗値のばらつきが0.1Ω~20Ωである場合に、小さな面積で、内蔵抵抗21の抵抗値を2Ω~40Ωとすることができる。その結果、SiCエピタキシャル層28上の領域のうち、内蔵抵抗21のために犠牲になる領域の面積を小さくできるので、他の要素のレイアウトへの影響が少なくて済む。また、この場合、ゲート電極19の抵抗値および内蔵抵抗21の抵抗値を合計した抵抗値は、4Ω~50Ωであることが好ましい。
 また、ゲート電極19および内蔵抵抗21の厚さは、2μm以下であることが好ましい。内蔵抵抗21の厚さを2μm以下にすることによって、内蔵抵抗21全体の抵抗値を、複数の半導体装置1間の抵抗値のばらつきよりも簡単に大きくすることができる。逆に、内蔵抵抗21が厚すぎると、その抵抗値が低くなり過ぎるため好ましいとは言えない。
 ゲート絶縁膜35上には、ゲート電極19および内蔵抵抗21を覆うように、層間膜36が形成されている。層間膜36は、酸化シリコン等の絶縁材料からなり、たとえば、0.1μm~5μmの厚さを有している。
 また、層間膜36は、ゲート絶縁膜35上の領域のうち、ゲート電極19および内蔵抵抗21が配置されていない領域(第1領域)に入り込むように形成されている。これにより、内蔵抵抗21が配置されていない領域において、SiCエピタキシャル層28とゲートメタル44との距離(絶縁膜の厚さT)を大きくできるので、これらの間の容量を低減することができる。
 この層間膜36を貫通するように、パッド側コンタクト22およびセル側コンタクト23が形成されている。パッド側コンタクト22およびセル側コンタクト23は、それぞれ、ゲートメタル44およびゲートフィンガー5(パッド周辺部12)と一体的に形成されたメタルビアからなる。
 また、層間膜36には、n型ソース領域31およびp型ボディコンタクト領域31に対してソースメタル43からコンタクトをとるためのソースコンタクト46が貫通して形成されている。ソースコンタクト46は、ソースメタル43と一体的に形成されたメタルビアからなる。
 層間膜36上には、ゲートメタル44、ゲートフィンガー5およびソースメタル43が、互いに間隔を空けて形成されている。
 そして、ゲートメタル44、ゲートフィンガー5およびソースメタル43を覆うように、パッシベーション膜40が層間膜36上に形成されている。パッシベーション膜40には、ゲートメタル44およびソースメタル43の一部を露出させる開口41,42が形成されている。
 以上のように、半導体装置1によれば、図3aおよび図3bに示すように、ゲートメタル44とゲートフィンガー5(パッド周辺部12)との間にポリシリコン抵抗(内蔵抵抗21)が介在している。つまり、外部から複数のトランジスタセル18へ続く電流経路の途中に、内蔵抵抗21が介在している。
 この内蔵抵抗21の抵抗値を調節することによって、ゲート電極19の抵抗値および内蔵抵抗21の抵抗値を合計した抵抗値(ゲート抵抗)において、内蔵抵抗21の抵抗値を支配的にすることができる。そのため、ゲート電極19の抵抗値にばらつきのある複数の半導体装置1を並列に接続して使用する場合でも、内蔵抵抗21の抵抗値を当該ばらつきよりも大きくしておくことによって、相対的にゲート電極19の抵抗値が低い半導体装置1に対する電流の流れ込みを制限することができる。その結果、当該使用時のノイズの発生を低減することができる。
 しかも、内蔵抵抗21を構成するポリシリコンは、不純物の注入等によって簡単に抵抗値を制御できる材料であり、また、その加工に関しても、従来の半導体製造技術によって確立されている。したがって、内蔵抵抗21の導入に当たって、半導体装置1自体およびこれを備えるモジュールの構造が複雑になることを回避することもできる。
 なお、内蔵抵抗21に関しても、ゲート電極19と同様に、半導体装置1を製造する際の加工精度(エッチング寸法等)のばらつきによって、大きさや厚さにばらつきが生じる場合があるが、ゲート電極19に比べて加工寸法が小さいものである。したがって、内蔵抵抗21ばらつきが、ノイズ発生のきっかけになることは、ほとんどない。
 また、内蔵抵抗21がゲートメタル44の下方でゲートメタル44に接続されているため、外部から複数のトランジスタセル18へ続く電流経路の入り口部でゲート電流の流れ込みを制限することができる。これにより、特定のトランジスタセル18にだけ突入電流が流れることを防止することができる。
 たとえば、図2において、内蔵抵抗21がゲートフィンガー5の第1フィンガー13や第2フィンガー14の途中部に、これらのフィンガー13,14の迂回路として形成されている場合を考える。この場合、当該内蔵抵抗21よりもゲートメタル44に近い側では、内蔵抵抗21に到達する前に、フィンガー13,14からゲートコンタクト20を介してゲート電極19に突入電流が流れる場合がある。これに対し、この実施形態のように、電流経路の入り口部でゲート電流を制限できれば、複数のトランジスタセル18間におけるスイッチング速度のばらつきを低減することができる。
 さらに、図2に示すように、内蔵抵抗21が対称性を持って配置されている。この特徴によっても、複数のトランジスタセル18間におけるスイッチング速度のばらつきを低減することができる。
 また、図3aおよび図3bに示すように、SiCエピタキシャル層28において、内蔵抵抗21に対向する領域が、1×1019cm-3以下の不純物濃度を有するp型領域34である。そのため、ゲート絶縁膜35の絶縁破壊を良好に抑制することができる。さらに、p型領域は、n型領域に比べてキャリアを蓄積し難いため、ゲート絶縁膜35を挟んで互いに対向する内蔵抵抗21とp型領域34との間の容量を低減することもできる。
 また、図3aおよび図3bに示すように、ゲートメタル44と内蔵抵抗21とは、メタルビアからなるパッド側コンタクト22で接続されている。そのため、パッド側コンタクト22の位置をSiCエピタキシャル層28の表面に沿って変更する加工やビアの径を変更する加工等で、外部から複数のトランジスタセル18へ続く電流経路において、内蔵抵抗21が寄与する抵抗値を簡単に調節することができる。
 たとえば、図3bに破線で示すパッド側コンタクト37のように、パッド側コンタクト22よりもパッド周辺部12に近づけるだけで、内蔵抵抗21に対するコンタクト位置からパッド周辺部12までの距離をDからDへと簡単に短くすることができる。これにより、内蔵抵抗21の抵抗値を小さくすることができる。逆に、パッド周辺部12から遠ざければ、内蔵抵抗21の抵抗値を大きくすることができる。また、図3aに破線で示すパッド側コンタクト38のように、パッド側コンタクト22よりもビア径を小さくするだけで、内蔵抵抗21へ向かう電流経路の抵抗値を大きくすることができる。逆に、ビア径を大きくすれば、当該経路の抵抗値を小さくすることができる。
 しかも、これらの加工は、パッド側コンタクト22(ビア)を形成する際、距離設計やビア径設計に合わせたマスクを使用するだけでよいので、製造工程が複雑になることを防止することもできる。
 以上、本発明の実施形態について説明したが、本発明はさらに他の形態で実施することもできる。
 たとえば、前述の実施形態では、トランジスタセル18がプレーナゲート構造のMOSFETセルである場合を取り上げたが、トランジスタセル18は、図4に示すように、トレンチゲート構造のMOSFETセルであってもよい。この場合、ゲート電極19は、複数のトランジスタセル18の各間に形成されたゲートトレンチ39に、ゲート絶縁膜35を介して埋設されている。
 また、トランジスタセル18は、プレーナゲート構造もしくはトレンチゲート構造のIGBTセルであってもよい。この場合、n型SiC基板27に代えて、p型SiC基板27を用いればよい。
 また、内蔵抵抗21は、ゲートメタル44の下方の層間膜36に埋め込まれている必要はなく、たとえば、層間膜36の表面に、ゲートメタル44とゲートフィンガー5と接続するポリシリコン配線を、本発明の内蔵抵抗として形成してもよい。
 また、内蔵抵抗21の材料として、ポリシリコンに代えて、ゲートメタル44およびゲートフィンガー5と同じかそれよりも大きい抵抗値を有する材料(たとえば、Al(アルミニウム)、AlCu(アルミニウム-銅合金)、Cu(銅)等のメタル配線)を用いてもよい。内蔵抵抗21がメタルであっても、ゲートメタル44とゲートフィンガー5との間の距離を長くできるので、ゲート電極19の抵抗値および内蔵抵抗21の抵抗値を合計した抵抗値を大きくすることができる。
 また、内蔵抵抗21は、ゲートメタル44の下方に形成されている必要はなく、たとえば、ゲートフィンガー5の下方に形成されていてもよい。
 また、内蔵抵抗21は、ゲートメタル44の周縁部24の一部に沿う直線状であってもよいし、ゲートメタル44の周縁部24の全周に沿う環状であってもよい。
 また、前述の半導体装置1の各半導体部分の導電型を反転した構成が採用されてもよい。たとえば、半導体装置1において、p型の部分がn型であり、n型の部分がp型であってもよい。
 図5は、本発明の一実施形態に係る半導体装置が適用されたモジュールの電気回路を示す電気回路図である。
 モジュール100は、複数の半導体装置(チップ)101~104と、ドレイン端子105と、ソース端子106と、ゲート端子107とを含んでいる。各半導体装置101~104は、図1~図3に示される半導体装置1から構成されている。各半導体装置101~104は、図4に示される半導体装置から構成されていてもよい。複数の半導体装置101~104は、並列に接続されている。
 各半導体装置101~104は、並列に接続された複数のトランジスタセル18(図2、図3aおよび図3b参照)と、並列に接続された4つの内蔵抵抗41(図2、図3aおよび図3b参照)を含んでいる。図5では、並列に接続された複数のトランジスタセル18を1つのトランジスタセルTrで表し、並列に接続された4つの内蔵抵抗41を1つの抵抗Rで表している。
 各半導体装置101~104のゲート電極は、それに内蔵されている内蔵抵抗Rを介して、モジュール100のゲート端子107に接続されている。各半導体装置101~104のドレイン電極は、モジュール100のドレイン端子105に接続されている。各半導体装置101~104のソース電極は、モジュール100のソース端106に接続されている。
 このモジュール100では、各半導体装置101~104内に、各半導体装置101~104内のゲート抵抗よりも大きな抵抗値を有する内蔵抵抗Rが内蔵されている。したがって、このモジュール100では、各半導体装置101~104内のゲート抵抗よりも大きな抵抗値を有する外付けのゲート抵抗を、各半導体装置101~104に設ける場合に比べて、モジュールの構造が簡単となる。
 本発明の実施形態について詳細に説明したが、これらは本発明の技術的内容を明らかにするために用いられた具体例に過ぎず、本発明はこれらの具体例に限定して解釈されるべきではなく、本発明の範囲は添付の請求の範囲によってのみ限定される。
 この出願は、2013年11月28日に日本国特許庁に提出された特願2013-246474号に対応しており、その出願の全開示はここに引用により組み込まれるものとする。
 1 半導体装置
 2 アクティブ領域
 4 ゲートパッド
 5 ゲートフィンガー
 7 内側セル領域
 12 パッド周辺部
 13 第1フィンガー
 14 第2フィンガー
 15 主部位
 16 枝部
 18 トランジスタセル
 19 ゲート電極
 20 ゲートコンタクト
 21 内蔵抵抗
 22 パッド側コンタクト
 23 セル側コンタクト
 24 周縁部
 27 SiC基板
 28 SiCエピタキシャル層
 29 p型ボディ領域
 30 n型ボディ領域
 31 p型ボディコンタクト領域
 32 チャネル領域
 33 p型領域
 34 p型領域
 35 ゲート絶縁膜
 36 層間膜
 37 パッド側コンタクト
 38 パッド側コンタクト
 39 ゲートトレンチ
 44 ゲートメタル

Claims (28)

  1.  SiC半導体層と、
     前記SiC半導体層に形成され、所定の制御電圧によってオン/オフ制御される複数のセルと、
     オン時にチャネルが形成される前記セルのチャネル領域に対向する制御電極と、
     外部との電気接続のために最表面に露出しており、前記制御電極と物理的に分離されているが前記制御電極に電気的に接続された制御パッドと、
     前記制御パッドよりも下方に配置され、前記制御パッドと前記制御電極とを電気的に接続するポリシリコンからなる内蔵抵抗とを含む、半導体装置。
  2.  前記制御パッドは、空間に周囲を取り囲まれて独立して形成されており、
     前記内蔵抵抗は、層間膜を介して前記制御パッドの下方領域に配置されている、請求項1に記載の半導体装置。
  3.  前記内蔵抵抗は、前記制御パッドの下方領域に選択的に配置されており、
     前記制御パッドの下方領域のうち前記内蔵抵抗が配置されていない第1領域には、前記層間膜が埋設されている、請求項2に記載の半導体装置。
  4.  前記内蔵抵抗と前記SiC半導体層との間に配置された絶縁膜をさらに含み、
     前記第1領域には、前記絶縁膜の延長部で構成された膜が前記層間膜と前記SiC半導体層との間に配置されている、請求項3に記載の半導体装置。
  5.  前記SiC半導体層において、前記絶縁膜を挟んで前記内蔵抵抗に対向する領域には、1×1019cm-3以下の濃度を有する不純物領域が選択的に形成されている、請求項4に記載の半導体装置。
  6.  前記制御パッドの表面には、ボンディングワイヤが接続されるワイヤ領域が選択的に形成されており、
     前記内蔵抵抗は、前記SiC半導体層の法線方向から見た平面視において、前記ワイヤ領域を回避した領域に選択的に配置されている、請求項2~5のいずれか一項に記載の半導体装置。
  7.  前記内蔵抵抗は、前記制御パッドの周縁部の下方に配置されており、
     前記ワイヤ領域は、前記周縁部に取り囲まれた前記制御パッドの中央部に形成されている、請求項6に記載の半導体装置。
  8.  前記層間膜を貫通し、前記制御パッドと前記内蔵抵抗とを電気的に接続するコンタクトビアとを含む、請求項2~7のいずれか一項に記載の半導体装置。
  9.  前記内蔵抵抗は、前記SiC半導体層の法線方向から見た平面視において、互いに対称性を持って複数配置されている、請求項1~8のいずれか一項に記載の半導体装置。
  10.  前記制御電極は、p型のポリシリコンからなる、請求項1~9のいずれか一項に記載の半導体装置。
  11.  前記制御電極は、p型不純物としてB(ホウ素)を含んでいる、請求項10に記載の半導体装置。
  12.  前記内蔵抵抗の抵抗値は、2Ω~40Ωである、請求項1~11のいずれか一項に記載の半導体装置。
  13.  前記制御電極の抵抗値および前記内蔵抵抗の抵抗値を合計した抵抗値は、4Ω~50Ωである、請求項1~12のいずれか一項に記載の半導体装置。
  14.  前記内蔵抵抗のシート抵抗は、10Ω/□以上である、請求項1~13のいずれか一項に記載の半導体装置。
  15.  前記SiC半導体層の法線方向から見た平面視において前記内蔵抵抗の大きさは、1つ当たり200μm□以下である、請求項1~14のいずれか一項に記載の半導体装置。
  16.  前記内蔵抵抗の厚さは、2μm以下である、請求項1~15のいずれか一項に記載の半導体装置。
  17.  前記制御パッドと同様に前記半導体装置の最表面に配置され、所定の領域を区画するように前記制御パッドから延びるフィンガーをさらに含み、
     前記複数のセルは、前記フィンガーで区画された領域に配列されており、
     前記内蔵抵抗は、前記制御パッドと前記フィンガーとを接続している、請求項1~16のいずれか一項に記載の半導体装置。
  18.  前記フィンガーは、メタル配線からなる、請求項17に記載の半導体装置。
  19.  前記メタル配線は、Alからなる、請求項18に記載の半導体装置。
  20.  前記メタル配線は、AlCuからなる、請求項18に記載の半導体装置。
  21.  前記メタル配線は、Cuからなる、請求項18に記載の半導体装置。
  22.  前記セルがMOSFETセルを構成しており、
     前記制御パッドは、前記MOSFETセルにゲート電圧を与えるためのゲートパッドを含む、請求項1~21のいずれか一項に記載の半導体装置。
  23.  前記MOSFETセルは、プレーナゲート構造を含む、請求項22に記載の半導体装置。
  24.  前記MOSFETセルは、トレンチゲート構造を含む、請求項22または23に記載の半導体装置。
  25.  前記セルがIGBTセルを構成しており、
     前記制御パッドは、前記IGBTセルゲート電圧を与えるためのゲートパッドを含む、請求項1~21のいずれか一項に記載の半導体装置。
  26.  SiC半導体層と、
     外部との電気接続のために最表面に露出した制御パッドと、
     所定の領域を区画するように前記制御パッドから延び、前記制御パッドに電気的に接続されたフィンガーと、
     前記SiC半導体層において、前記フィンガーで区画された領域に配列され、前記制御パッドからの制御電圧によってオン/オフ制御される複数のセルと、
     オン時にチャネルが形成される前記セルのチャネル領域に対向する制御電極と、
     前記制御パッドおよび前記フィンガーよりも下方に配置され、前記制御パッドと前記フィンガーとを接続し、前記フィンガーと同じがそれよりも大きい抵抗値を有する材料からなる内蔵抵抗とを含む、半導体装置。
  27.  前記内蔵抵抗は、メタルからなる、請求項26に記載の半導体装置。
  28.  SiC半導体層と、
     前記SiC半導体層に形成され、所定の制御電圧によってオン/オフ制御される複数のセルと、
     オン時にチャネルが形成される前記セルのチャネル領域に対向する制御電極と、
     外部との電気接続のために最表面に露出しており、前記制御電極と物理的に分離されているが前記制御電極に電気的に接続された制御パッドと、
     前記制御パッドと前記制御電極とを電気的に接続するポリシリコンからなる内蔵抵抗とを含む、半導体装置。
PCT/JP2014/081273 2013-11-28 2014-11-26 半導体装置 WO2015080162A1 (ja)

Priority Applications (11)

Application Number Priority Date Filing Date Title
EP19215868.1A EP3644363B1 (en) 2013-11-28 2014-11-26 Semiconductor device
JP2015550968A JP6595915B2 (ja) 2013-11-28 2014-11-26 半導体装置
US15/039,725 US9917102B2 (en) 2013-11-28 2014-11-26 Semiconductor device
CN201480065081.1A CN106415837B (zh) 2013-11-28 2014-11-26 半导体装置
EP14865393.4A EP3076431B1 (en) 2013-11-28 2014-11-26 Semiconductor device
CN201910879948.1A CN110634825B (zh) 2013-11-28 2014-11-26 半导体装置
EP22199701.8A EP4141953A1 (en) 2013-11-28 2014-11-26 Semiconductor device
US15/883,690 US10438971B2 (en) 2013-11-28 2018-01-30 Semiconductor device
US16/555,843 US10886300B2 (en) 2013-11-28 2019-08-29 Semiconductor device
US17/109,676 US11367738B2 (en) 2013-11-28 2020-12-02 Semiconductor device
US17/748,633 US11908868B2 (en) 2013-11-28 2022-05-19 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-246474 2013-11-28
JP2013246474 2013-11-28

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US15/039,725 A-371-Of-International US9917102B2 (en) 2013-11-28 2014-11-26 Semiconductor device
US15/883,690 Division US10438971B2 (en) 2013-11-28 2018-01-30 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2015080162A1 true WO2015080162A1 (ja) 2015-06-04

Family

ID=53199101

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/081273 WO2015080162A1 (ja) 2013-11-28 2014-11-26 半導体装置

Country Status (5)

Country Link
US (5) US9917102B2 (ja)
EP (3) EP3076431B1 (ja)
JP (4) JP6595915B2 (ja)
CN (2) CN106415837B (ja)
WO (1) WO2015080162A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018061009A (ja) * 2016-09-30 2018-04-12 ローム株式会社 半導体装置および半導体パッケージ
JP2019068035A (ja) * 2017-09-28 2019-04-25 三菱電機株式会社 炭化珪素半導体装置
JP2020150179A (ja) * 2019-03-14 2020-09-17 富士電機株式会社 半導体装置
US11158713B2 (en) 2018-09-11 2021-10-26 Fuji Electric Co., Ltd. Semiconductor device
US11557587B2 (en) 2016-09-30 2023-01-17 Rohm Co., Ltd. Semiconductor device and semiconductor package
DE112021002007T5 (de) 2020-03-30 2023-01-26 Sumitomo Electric Industries, Ltd. Transistor und Halbleitervorrichtung
US11756863B2 (en) 2020-09-18 2023-09-12 Kabushiki Kaisha Toshiba Semiconductor device

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3076431B1 (en) 2013-11-28 2020-07-08 Rohm Co., Ltd. Semiconductor device
DE102015120747B4 (de) * 2015-11-30 2020-10-22 Infineon Technologies Austria Ag Transistorbauelement mit erhöhter gate-drain-kapazität
US10403623B2 (en) * 2017-07-06 2019-09-03 General Electric Company Gate networks having positive temperature coefficients of resistance (PTC) for semiconductor power conversion devices
US10665713B2 (en) * 2017-09-28 2020-05-26 Mitsubishi Electric Corporation Silicon carbide semiconductor device
EP3531457B1 (en) * 2018-02-26 2022-07-20 Infineon Technologies Austria AG Transistor device with gate resistor
US11909329B2 (en) * 2018-11-02 2024-02-20 Rohm Co., Ltd. Semiconductor unit, semiconductor device, battery unit, and vehicle
JP7139232B2 (ja) * 2018-12-07 2022-09-20 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
EP3716340A1 (en) * 2019-03-25 2020-09-30 Infineon Technologies Austria AG Transistor device
CN111403341B (zh) * 2020-03-28 2023-03-28 电子科技大学 降低窄控制栅结构栅电阻的金属布线方法
US11664436B2 (en) 2021-03-01 2023-05-30 Wolfspeed, Inc. Semiconductor devices having gate resistors with low variation in resistance values
CN116646351B (zh) * 2021-03-29 2024-02-09 新唐科技日本株式会社 半导体装置、电池保护电路及电源管理电路
US11810912B2 (en) 2021-07-22 2023-11-07 Wolfspeed, Inc. Semiconductor devices having asymmetric integrated gate resistors for balanced turn-on/turn-off behavior

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000294770A (ja) * 1999-04-09 2000-10-20 Rohm Co Ltd 半導体装置
JP2003197914A (ja) * 2001-12-28 2003-07-11 Fuji Electric Co Ltd 半導体装置
JP2008270492A (ja) * 2007-04-19 2008-11-06 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置
JP2010153636A (ja) * 2008-12-25 2010-07-08 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置
JP2010238885A (ja) 2009-03-31 2010-10-21 Renesas Electronics Corp 半導体装置とその製造方法
WO2011045834A1 (ja) * 2009-10-14 2011-04-21 三菱電機株式会社 電力用半導体装置

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0758781B2 (ja) * 1985-10-24 1995-06-21 三菱電機株式会社 電界効果型半導体装置
JPS62224074A (ja) * 1986-03-26 1987-10-02 Hitachi Ltd 絶縁ゲ−ト半導体装置
JPH01305576A (ja) 1988-06-03 1989-12-08 Fujitsu Ltd Mis型電界効果トランジスタ
DE19512799C2 (de) * 1995-04-05 1998-11-12 Siemens Ag Durch Feldeffekt steuerbares Halbleiterbauelement
US6236088B1 (en) * 1997-06-30 2001-05-22 Intersil Corporation Semiconductor device gate structure for thermal overload protection
JPH11312786A (ja) * 1998-04-30 1999-11-09 Hitachi Ltd 半導体集積回路
JP3505461B2 (ja) * 2000-03-03 2004-03-08 三洋電機株式会社 絶縁ゲート型半導体装置
JP4032622B2 (ja) * 2000-09-06 2008-01-16 株式会社日立製作所 半導体素子及びこれを用いた半導体装置と変換器
JP3881840B2 (ja) * 2000-11-14 2007-02-14 独立行政法人産業技術総合研究所 半導体装置
JP2002368218A (ja) * 2001-06-08 2002-12-20 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置
KR100446293B1 (ko) * 2002-01-07 2004-09-01 삼성전자주식회사 저항체를 포함하는 반도체 소자 제조 방법
JP2004172448A (ja) * 2002-11-21 2004-06-17 Renesas Technology Corp 半導体装置
JP2005228851A (ja) * 2004-02-12 2005-08-25 Mitsubishi Electric Corp Igbtモジュール
KR100629357B1 (ko) * 2004-11-29 2006-09-29 삼성전자주식회사 퓨즈 및 부하저항을 갖는 낸드 플래시메모리소자 형성방법
KR20070013132A (ko) * 2005-07-25 2007-01-30 삼성전자주식회사 박막트랜지스터 기판과 박막트랜지스터 기판의 제조방법
JP2007042817A (ja) * 2005-08-02 2007-02-15 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置およびその製造方法
US20070176295A1 (en) * 2006-02-01 2007-08-02 International Business Machines Corporation Contact via scheme with staggered vias
JP5048273B2 (ja) * 2006-05-10 2012-10-17 オンセミコンダクター・トレーディング・リミテッド 絶縁ゲート型半導体装置
US7443225B2 (en) * 2006-06-30 2008-10-28 Alpha & Omega Semiconductor, Ltd. Thermally stable semiconductor power device
US9536869B2 (en) * 2006-07-03 2017-01-03 Nxp Usa, Inc. Electrostatic discharge protection apparatus and method therefor
JP5132977B2 (ja) * 2007-04-26 2013-01-30 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP5138274B2 (ja) * 2007-05-25 2013-02-06 三菱電機株式会社 半導体装置
WO2009013886A1 (ja) * 2007-07-20 2009-01-29 Panasonic Corporation 炭化珪素半導体装置およびその製造方法
JP4442698B2 (ja) * 2007-07-25 2010-03-31 三菱電機株式会社 炭化珪素半導体装置の製造方法
JP2010016103A (ja) * 2008-07-02 2010-01-21 Panasonic Corp 半導体装置
JP2010087124A (ja) * 2008-09-30 2010-04-15 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置
US8324686B2 (en) * 2009-01-16 2012-12-04 Infineon Technologies Austria Ag Semiconductor device and method for manufacturing
JP5476028B2 (ja) * 2009-04-17 2014-04-23 株式会社日立製作所 パワー半導体スイッチング素子のゲート駆動回路及びインバータ回路
US8053809B2 (en) * 2009-05-26 2011-11-08 International Business Machines Corporation Device including high-K metal gate finfet and resistive structure and method of forming thereof
WO2011125274A1 (ja) * 2010-04-06 2011-10-13 三菱電機株式会社 電力用半導体装置およびその製造方法
JP5755533B2 (ja) * 2011-08-26 2015-07-29 ルネサスエレクトロニクス株式会社 半導体装置
JP5805585B2 (ja) 2012-05-23 2015-11-04 日本電信電話株式会社 中継サーバおよび代理アクセス方法
WO2014199510A1 (ja) * 2013-06-14 2014-12-18 新電元工業株式会社 半導体装置の製造方法および半導体装置
CN103367164B (zh) * 2013-06-26 2015-11-11 株洲南车时代电气股份有限公司 一种栅极电极及其制备方法
EP3076431B1 (en) 2013-11-28 2020-07-08 Rohm Co., Ltd. Semiconductor device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000294770A (ja) * 1999-04-09 2000-10-20 Rohm Co Ltd 半導体装置
JP2003197914A (ja) * 2001-12-28 2003-07-11 Fuji Electric Co Ltd 半導体装置
JP2008270492A (ja) * 2007-04-19 2008-11-06 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置
JP2010153636A (ja) * 2008-12-25 2010-07-08 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置
JP2010238885A (ja) 2009-03-31 2010-10-21 Renesas Electronics Corp 半導体装置とその製造方法
WO2011045834A1 (ja) * 2009-10-14 2011-04-21 三菱電機株式会社 電力用半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3076431A4

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018061009A (ja) * 2016-09-30 2018-04-12 ローム株式会社 半導体装置および半導体パッケージ
US11557587B2 (en) 2016-09-30 2023-01-17 Rohm Co., Ltd. Semiconductor device and semiconductor package
JP2019068035A (ja) * 2017-09-28 2019-04-25 三菱電機株式会社 炭化珪素半導体装置
US11158713B2 (en) 2018-09-11 2021-10-26 Fuji Electric Co., Ltd. Semiconductor device
JP2020150179A (ja) * 2019-03-14 2020-09-17 富士電機株式会社 半導体装置
US11164859B2 (en) 2019-03-14 2021-11-02 Fuji Electric Co., Ltd. Semiconductor device
JP7234713B2 (ja) 2019-03-14 2023-03-08 富士電機株式会社 半導体装置
DE112021002007T5 (de) 2020-03-30 2023-01-26 Sumitomo Electric Industries, Ltd. Transistor und Halbleitervorrichtung
US11756863B2 (en) 2020-09-18 2023-09-12 Kabushiki Kaisha Toshiba Semiconductor device
JP7471974B2 (ja) 2020-09-18 2024-04-22 株式会社東芝 半導体装置

Also Published As

Publication number Publication date
CN110634825A (zh) 2019-12-31
EP3644363A1 (en) 2020-04-29
EP3076431A1 (en) 2016-10-05
CN110634825B (zh) 2023-04-18
US20210091117A1 (en) 2021-03-25
US11908868B2 (en) 2024-02-20
JP2024038171A (ja) 2024-03-19
EP3076431A4 (en) 2017-08-09
JPWO2015080162A1 (ja) 2017-03-16
US11367738B2 (en) 2022-06-21
CN106415837A (zh) 2017-02-15
US9917102B2 (en) 2018-03-13
EP4141953A1 (en) 2023-03-01
JP6595915B2 (ja) 2019-10-23
JP2021192461A (ja) 2021-12-16
US20190386025A1 (en) 2019-12-19
EP3076431B1 (en) 2020-07-08
CN106415837B (zh) 2019-10-22
US20160379992A1 (en) 2016-12-29
EP3644363B1 (en) 2022-11-09
JP2019197920A (ja) 2019-11-14
JP7413329B2 (ja) 2024-01-15
US20220278133A1 (en) 2022-09-01
US10438971B2 (en) 2019-10-08
US10886300B2 (en) 2021-01-05
US20180175062A1 (en) 2018-06-21

Similar Documents

Publication Publication Date Title
JP7413329B2 (ja) 半導体装置
CN111463278B (zh) 半导体装置
JP6131114B2 (ja) 半導体装置及びその製造方法
JP6348703B2 (ja) 半導体装置及びその製造方法
EP2933841B1 (en) Semiconductor device
JP6600017B2 (ja) 半導体装置
JP6252022B2 (ja) 半導体装置
JP6956247B2 (ja) 半導体装置
JP6896821B2 (ja) 半導体装置
JP7261277B2 (ja) 半導体装置
JP7442750B1 (ja) 半導体装置
JP7463483B2 (ja) 半導体装置
WO2024018715A1 (ja) 半導体装置
JP2022144775A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14865393

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2015550968

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15039725

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

REEP Request for entry into the european phase

Ref document number: 2014865393

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2014865393

Country of ref document: EP