WO2013080806A1 - 絶縁ゲート型半導体装置およびその製造方法 - Google Patents

絶縁ゲート型半導体装置およびその製造方法 Download PDF

Info

Publication number
WO2013080806A1
WO2013080806A1 PCT/JP2012/079675 JP2012079675W WO2013080806A1 WO 2013080806 A1 WO2013080806 A1 WO 2013080806A1 JP 2012079675 W JP2012079675 W JP 2012079675W WO 2013080806 A1 WO2013080806 A1 WO 2013080806A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductivity type
region
floating
trench
base region
Prior art date
Application number
PCT/JP2012/079675
Other languages
English (en)
French (fr)
Inventor
小野沢 勇一
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to CN201280050172.9A priority Critical patent/CN103875076B/zh
Priority to JP2013547091A priority patent/JP5720805B2/ja
Priority to EP12853082.1A priority patent/EP2787534B1/en
Publication of WO2013080806A1 publication Critical patent/WO2013080806A1/ja
Priority to US14/249,074 priority patent/US9941395B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/66348Vertical insulated gate bipolar transistors with a recessed gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates

Definitions

  • the present invention relates to a semiconductor device used for a power conversion device or the like, and more particularly to an insulated gate semiconductor device (IGBT) and a manufacturing method thereof.
  • IGBT insulated gate semiconductor device
  • IGBT insulated gate bipolar transistor
  • a trench gate type IGBT in which a trench having a narrow width is formed perpendicularly from the surface of the silicon wafer and a gate electrode is embedded through an oxide film therein. Since channels are formed on both wall surfaces of the trench, the channel density can be increased and the on-voltage can be further reduced, so that the application field is increasing in recent years.
  • FIG. 4 is a cross-sectional view of a main part of a general IGBT having a trench gate.
  • a trench gate type n-channel IGBT in which a gate electrode is provided inside a trench having a striped planar pattern (not shown) via a gate insulating film is cut in a direction crossing the trench gate on the plane.
  • a cross section of the silicon wafer is shown.
  • the trench gate type IGBT shown in cross section in FIG. 4 includes a p-type high-concentration silicon substrate 1a. On the surface of the silicon substrate 1a, a silicon wafer comprising an n-type and low concentration n ⁇ drift layer 2 is provided. A p base region 3 is formed on the surface of the silicon wafer. An n + emitter region 4 is selectively formed on the surface of the p base region 3.
  • Trench 10 is formed to reach n ⁇ drift layer 2 from the surface of n + emitter region 4 through p base region 3.
  • a gate insulating film 5 is provided on the inner surface of the trench 10.
  • a gate electrode 6 is filled in the gate insulating film 5.
  • the gate electrode 6 is made of conductive polycrystalline silicon. In FIG. 4, the gate electrode 6 is indicated by hatching.
  • the gate insulating film 5 is sandwiched between the inner surface of the trench 10 and the gate electrode 6.
  • the interlayer insulating film 7 is formed so as to cover the upper part of the gate electrode 6.
  • An emitter electrode 8 is provided on the interlayer insulating film 7.
  • the emitter electrode 8 has a sheet shape and is provided so as to be in contact with the n + emitter region 4 and the p base region 3 in common.
  • the emitter electrode 8 is provided so as to cover the surface of the p base region 3, the n + emitter region 4, and the interlayer insulating film 7.
  • a nitride film or an amorphous silicon film as a passivation film may be formed on the emitter electrode 8, it is omitted in this drawing.
  • a collector electrode 9 is provided on the surface (rear surface) opposite to the n ⁇ drift layer 2 of the p-type silicon substrate 1a.
  • the operation of the IGBT will be described.
  • the p-type region 11 which is a surface layer region of the silicon substrate sandwiched between the trenches 10 and whose surface is covered by the emitter electrode 8 via an insulating film (interlayer insulating film 7) will be described later.
  • the operation of shifting the trench gate type IGBT from the off state to the on state will be described.
  • the emitter electrode 8 is normally grounded and a voltage higher than the emitter electrode 8 is applied to the collector electrode 9 (forward voltage applied state), and the IGBT is turned off when the gate applied voltage is lower than the threshold value. is there.
  • a voltage higher than the threshold value is applied to the gate electrode 6 through a gate resistor from a gate driving circuit (not shown), charges start to be accumulated in the gate electrode 6.
  • the p base region 3 portion facing the gate electrode 6 through the gate insulating film 5 is inverted to the n-type to form a channel region (not shown).
  • an electron current is injected from the emitter electrode 8 through the n + emitter region 4 and the n channel region of the p base region 3 into the n ⁇ drift layer 2.
  • the junction between the p-type silicon substrate 1a and the n ⁇ drift layer 2 is forward-biased, holes are injected from the collector electrode 9, and the IGBT is turned on.
  • the voltage drop between the emitter electrode 8 and the collector electrode 9 of the IGBT in the on state is the on voltage.
  • the IGBT since the n ⁇ drift layer 2 is subjected to conductivity modulation by hole injection, the IGBT has a low on-state voltage as compared with a MOSFET having a similar configuration without hole injection.
  • the voltage between the emitter electrode 8 and the gate electrode 6 is set to a threshold value or less.
  • the charges accumulated in the gate electrode 6 are discharged to the gate drive circuit via the gate resistance.
  • the n-channel region that has been inverted to the n-type returns to the p-type, and the n-channel region disappears, so that electrons are not supplied.
  • IEGT INJECTION ENHANCED GATE BIPOLAR TRANSISTOR
  • Patent Document 1 is said to be capable of producing a limit characteristic close to the on-voltage of the diode.
  • this IEGT partial surfaces of the n + emitter region and the p base region are covered with an insulating layer so that the covered region does not contact the emitter electrode.
  • the operation of this IEGT is basically the same as that of a trench gate type IGBT.
  • the holes under the p base region where the n + emitter region and p base region of IEGT are not in contact with the emitter electrode are difficult to be discharged to the emitter electrode, and thus accumulate in this portion.
  • the carrier concentration distribution of the n ⁇ drift layer is close to the concentration distribution of the diode, so that it can be made lower than the on-voltage of a normal trench gate type IGBT.
  • power devices are required to have high-speed switching characteristics in addition to a low on-voltage, and improvement of these characteristics is also an important issue.
  • the capacitance between the gate electrode and the emitter electrode becomes large.
  • the capacitance between the gate electrode and the emitter electrode it is necessary to charge and discharge the capacitance between the gate electrode and the emitter electrode when shifting to the on operation and the off operation.
  • the capacitance between the gate electrode and the emitter electrode is large, the generation loss increases as the charge / discharge time increases.
  • the generated loss of the power device is generated as the sum of the steady loss determined by the ON voltage and the switching loss generated during the ON operation and OFF operation. Therefore, it is also important to reduce this switching loss. For this purpose, it is also necessary to reduce the capacitance between the gate electrode and the emitter electrode, which causes switching loss.
  • JP-A-5-243561 JP 2001-308327 A (FIG. 1)
  • the structure of the IGBT (FIG. 4) described in Patent Document 2 that is, the structure sandwiched between the trenches and insulated from the emitter electrode 8 and having the p-type region 11 in a floating state is essential.
  • the reason for this is that the trenches are not evenly spaced and have the floating p-type region 11 between the trenches, so that the electric field at the time of off compared to the structure without the floating p-type region 11 between the trenches. This is because the distribution becomes non-uniform, and electric field concentration tends to occur at the bottom of the trench gate, and the breakdown voltage tends to decrease.
  • a method in which the p-type region 11 in a floating state is deeper than the trench 10 so as to alleviate electric field concentration at the bottom of the trench 10 and to obtain a high breakdown voltage.
  • this method by deepening the p-type region 11 in a floating state with respect to potential, the effective thickness of the n ⁇ drift layer 2 is reduced and the electric field in the vertical direction is increased. There was a problem that it was easy and it was not always possible to sufficiently improve the breakdown voltage.
  • the present invention has been made in view of the above-described problems, and is an insulated gate that can obtain a low on-voltage and high breakdown voltage characteristics even if it has a diffusion layer that is deeper than the trench gate and is floating in terms of potential.
  • An object of the present invention is to provide a type semiconductor device.
  • an insulated gate semiconductor device is selected as a first conductivity type drift layer made of a semiconductor substrate and one main surface of the first conductivity type drift layer.
  • Formed second conductive type base region, first conductive type emitter region selectively formed on the surface of the second conductive type base region, and the other main surface of the first conductive type drift layer A second conductive type semiconductor layer formed on the first conductive type emitter region, a depth exceeding the second conductive type base region from the surface of the first conductive type emitter region, and a parallel striped planar pattern along the longitudinal direction of the first conductive type emitter region
  • a plurality of trenches, and a gate electrode filled in each of the plurality of trenches via an insulating film, and a plurality of surface regions sandwiched between the plurality of trenches are formed on the emitter electrode.
  • the second conductive type floating region has a second conductive type floating region that is alternately arranged together with second conductive type base regions and first conductive type emitter regions that are in electrical contact. Is deeper than the trench and has an impurity concentration lower than that of the second conductivity type base region.
  • the second conductivity type floating region has at least a depletion layer extending from a junction of the second conductivity type floating region by application of a rated voltage when off. It is characterized by a low impurity concentration that can extend to the same level as the bottom of the second conductivity type base region.
  • the insulated gate semiconductor device is characterized in that, in the above invention, a field stop having a higher impurity concentration than that of the second conductivity type floating region in the portion of the second conductivity type floating region in contact with the trench. It has a region.
  • the insulated gate semiconductor device is characterized in that, in the above invention, the thickness of the insulating film in the trench in contact with the second conductivity type floating region is set in the trench in contact with the second conductivity type base region. It is characterized in that it is thicker than the thickness of the gate insulating film.
  • the insulated gate semiconductor device according to the present invention is characterized in that, in the above invention, the insulated gate semiconductor device is a trench gate type IGBT.
  • the method for manufacturing an insulated gate semiconductor device includes a first conductivity type drift layer made of a semiconductor substrate and a second conductivity selectively formed on one main surface of the first conductivity type drift layer.
  • a plurality of trenches having a semiconductor layer, and a parallel stripe-like planar pattern extending from the surface of the first conductivity type emitter region beyond the second conductivity type base region and along the longitudinal direction of the first conductivity type emitter region; And a plurality of surface regions sandwiched between the plurality of trenches, wherein the plurality of surface regions sandwiched between the plurality of trenches are in conductive contact with the emitter electrode.
  • the second conductivity type floating regions that are arranged alternately are electrically insulated, and the depth of the second conductivity type floating region is deeper than that of the trench.
  • the method for manufacturing an insulated gate semiconductor device includes a first conductivity type drift layer made of a semiconductor substrate and a second conductivity selectively formed on one main surface of the first conductivity type drift layer.
  • a plurality of trenches having a semiconductor layer, and a parallel stripe-like planar pattern extending from the surface of the first conductivity type emitter region beyond the second conductivity type base region and along the longitudinal direction of the first conductivity type emitter region; And a plurality of surface regions sandwiched between the plurality of trenches, wherein the plurality of surface regions sandwiched between the plurality of trenches are in conductive contact with the emitter electrode.
  • the second conductivity type floating regions that are arranged alternately are electrically insulated, and the depth of the second conductivity type floating region is deeper than that of the trench.
  • the second conductivity type RESURF region is formed at the same time.
  • an insulated gate semiconductor device capable of obtaining a low on-voltage and a high withstand voltage characteristic even if it has a diffusion layer deeper than the trench gate and in terms of potential and floating.
  • FIG. 1 is a cross-sectional view of a principal part of an IGBT trench gate according to Embodiment 1 of the present invention.
  • FIG. 2 is a cross-sectional view of the main part of the trench gate of the IGBT according to the second embodiment of the present invention.
  • FIG. 3 is a cross-sectional view of the main part of the trench gate of the IGBT according to the third embodiment of the present invention.
  • FIG. 4 is a cross-sectional view of a main part of a general IGBT having a trench gate.
  • FIG. 5 is a cross-sectional view of main parts of the element active portion and the breakdown voltage structure portion of the IGBT according to the first embodiment of the present invention.
  • FIG. 1 is a cross-sectional view of a main part of an IGBT trench gate according to Example 1 of the present invention.
  • FIG. 5 is a cross-sectional view of main parts of the element active portion and the breakdown voltage structure portion of the IGBT according to the first embodiment of the present invention.
  • 1 and 5 are cross-sectional views of the main part of an IGBT as Example 1 according to the insulated gate semiconductor device of the present invention.
  • the IGBT according to the present invention has a plurality of trenches 10 formed perpendicular to the surface of the silicon semiconductor substrate and having a plane pattern of parallel stripes. Further, each of the plurality of trenches 10 is filled with a gate electrode 6 made of conductive polysilicon through a gate insulating film 5a to form a trench gate structure.
  • the surface layer of the silicon substrate sandwiched between the trenches 10 has a p base region 3 and a portion having an n + emitter region 4 selectively provided on the surface layer of the p base region 3 and is in a floating state in terms of potential.
  • the portion having the n + emitter region 4 and the portion having the floating p-type region 20 have a planar pattern arranged alternately on the surface of the semiconductor substrate.
  • the surface of the p base region 3 is provided with a shallow p contact region with a high impurity concentration in order to enhance ohmic contact.
  • the floating p-type region 20 has a lower concentration than the p base region 3 and is a region deeply diffused than the trench 10.
  • the conventional trench gate type IGBT shown in FIG. The structure is different.
  • the floating p-type region 20 is entirely covered with the insulating film 7 in order to be electrically insulated from the emitter electrode. Therefore, even when a gate voltage higher than the threshold is applied to the gate electrodes 6 of the trench gates on both sides sandwiching the floating p-type region 20, and an inversion layer is formed in a region facing the gate electrode on the floating p-type region 20 side, Similar to the IGBT of FIG. 4, no injection of electrons from the emitter electrode occurs.
  • the conventional trench gate type IGBT having the floating p-type region 11 shown in FIG. 4 has a problem that the breakdown voltage tends to be lower than that of a general trench gate type IGBT having no floating p type region 11 as described above. have. That is, in the trench gate type IGBT having the conventional floating p-type region 11 shown in FIG. 4, the trenches are not evenly spaced and have a p-type region in a potential floating state between the trenches. Since electric field concentration is likely to occur, the breakdown voltage tends to decrease.
  • the trench gate type IGBT shown in FIG. 1 according to the first embodiment of the present invention has a structure in which the floating p-type region 20 is lower in concentration than the p base region 3 and deeper than the trench 10 as described above. Therefore, the depletion layer easily extends in the floating p-type region 20 when the off voltage is applied. As a result, since the electric field strength at the bottom of the trench is relaxed, the trench gate type IGBT of the present invention has a higher breakdown voltage than the IGBT of FIG.
  • the depletion layer extending into the floating p-type region 20 is at the same level as the bottom (depth from the surface) of the p base region 3 by applying an off-voltage with a rated breakdown voltage at least.
  • the impurity concentration is low enough to make the position deeper. Specifically, when the dose of the p base region 3 is 1 ⁇ 10 13 cm ⁇ 2 to 1 ⁇ 10 14 cm ⁇ 2 , the dose of the floating p-type region 20 is 2 ⁇ 10 12 cm ⁇ 2 to 1 ⁇ . A range of 10 13 cm ⁇ 2 is preferred.
  • the floating p-type region 20 is formed by using a p ⁇ -type guard ring 40 provided in the breakdown voltage structure 200 surrounding the outer periphery of the element active portion 100 through which the main current flows for electric field relaxation, a resurf region.
  • reference numeral 60 in the hatched area is a field plate for the purpose of electric field relaxation, and can be formed of, for example, a conductive polysilicon film similar to the gate electrode 6.
  • the manufacturing process and structure of the trench gate type IGBT according to Example 1 will be described with reference to FIG. 5, focusing on the formation process of the floating p-type region 20 which is a characteristic part of the present invention.
  • an insulating film as a mask is formed on the (100) surface of the FZ-n type semiconductor substrate having a resistivity of about 30 to 60 ⁇ cm.
  • boron with a dose of 2 ⁇ 10 12 cm ⁇ 2 to 1 ⁇ 10 13 cm ⁇ 2 is ion-implanted in order to selectively form a floating p-type region.
  • vertical trenches 10 having a width of about 1 ⁇ m to 3 ⁇ m and a depth of about 5 ⁇ m are formed by anisotropic RIE etching or the like in a striped planar pattern between the ion-implanted floating p-type regions.
  • the floating p-type region 20 having a depth of about 7 to 8 ⁇ m is formed by a high-temperature diffusion drive at about 1250 ° C.
  • the silicon substrate is thermally oxidized to deposit a polysilicon film and fill the trench 10.
  • p base region 3 is formed in the substrate surface layer between trenches 10.
  • the p base region 3 has a depth of 2 to 4 ⁇ m by ion implantation of boron having a dose of 1 ⁇ 10 13 cm ⁇ 2 to 1 ⁇ 10 14 cm ⁇ 2 and drive thermal diffusion at 1150 ° C.
  • the p base region 3 has a depth of 3 ⁇ m, for example.
  • n + emitter region 4 in contact with the side wall of the trench 10 is selectively formed on the surface of the p base region 3 by ion implantation using an insulating film common to the insulating film covering the surface of the floating p-type region 20 as a mask.
  • the n + emitter region 4 is preferably formed by arsenic ion implantation.
  • an emitter electrode 8 that is in contact with the surfaces of the n + emitter region 4 and the p base region 3 is formed by sputtering, and a passivation film is further formed thereon, thereby completing the surface side process of the semiconductor substrate.
  • the back side of the semiconductor substrate is polished to a required thickness by CMP (Chemical Mechanical Polishing) or the like.
  • CMP Chemical Mechanical Polishing
  • a p + collector layer 1 is formed by boron ion implantation, and a collector electrode 9 is deposited.
  • the semiconductor substrate is further divided into individual IGBT chips by a dicing process.
  • the ON state is brought about at a low ON voltage by conductivity modulation in the n ⁇ drift layer.
  • the floating p-type region 20 is formed in a layer deeper than the trench at a lower concentration than the floating p-type region 11 of FIG. 4 is easily stretched and the electric field strength at the bottom of the trench 10 is relaxed, and further, the breakdown voltage is improved as compared with the IGBT of FIG. 4 by the same effect as the depletion layer is substantially expanded.
  • FIG. 2 is a cross-sectional view of an essential part of an IGBT trench gate according to Example 2 of the present invention.
  • FIG. 2 shows a cross-sectional view of the main part of a trench gate type IGBT according to a second embodiment of the insulated gate semiconductor device of the present invention.
  • the trench gate type IGBT according to the second embodiment has a structure having a field stop region 30 having a higher concentration than the floating p-type region 20 in the boundary region with the trench 10 in the floating p-type region 20. This is a different point from the structure of the trench gate type IGBT of Example 1.
  • Such a trench gate type IGBT of Example 2 can prevent a depletion layer extending from the junction 21 of the floating p-type region 20 from reaching the trench gate by the field stop region 30. As a result, it is possible to prevent the breakdown voltage from being lowered due to the electric field at the bottom of the trench gate becoming higher and causing breakdown of the insulating film, and it is easier to obtain a higher breakdown voltage than the trench gate type IGBT of the first embodiment.
  • the field stop region 30, which is a feature of the IGBT according to the second embodiment, is formed by tilting the semiconductor substrate and forming an oblique ion implantation of boron after forming the trench 10 by anisotropic etching and before forming the gate insulating film 5. Can be formed.
  • the dose amount of the oblique ion implantation is larger than that of the floating p-type region and needs to be 1 ⁇ 10 13 cm ⁇ 2 or more which is the same as that of the p base region.
  • FIG. 3 is a cross-sectional view of an essential part of an IGBT trench gate according to Example 3 of the present invention.
  • FIG. 3 shows a cross-sectional view of the main part of a trench gate type IGBT according to a third embodiment of the insulated gate semiconductor device of the present invention.
  • the trench gate type IGBT according to the third embodiment has a gate insulating property among the insulating films provided in the trench in order to suppress a high electric field at the bottom of the trench gate in the boundary region with the trench 10 in the floating p type region 20.
  • the structure in which the breakdown voltage at the bottom of the trench gate is suppressed by increasing the dielectric breakdown resistance by increasing the thickness of the insulating film in the trench excluding the film 5 (for example, to a thickness of 0.5 ⁇ m to 1 ⁇ m). This is different from the structure of the trench gate type IGBT of the first and second embodiments.
  • Such a trench gate type IGBT of Example 3 can prevent the depletion layer extending from the junction 21 of the floating p-type region 20 from reaching the trench gate by the thick insulating film. As a result, it is possible to prevent the breakdown voltage from being lowered due to the electric field at the bottom of the trench gate becoming higher and causing breakdown of the insulating film, and it is easier to obtain a higher breakdown voltage than the trench gate type IGBT of the first embodiment.
  • the impurity concentration in the floating p-type region is lowered to facilitate the extension of the depletion layer, and the diffusion depth of the floating p-type region is increased. Since the high electric field that is likely to be generated at the bottom of the trench is relaxed by making the depth deeper than the trench, an insulated gate semiconductor device having low on-voltage and high withstand voltage characteristics can be obtained. In addition, by forming the floating p-type region at the same time as the guard ring disposed in the RESURF region or the pressure-resistant structure, the manufacturing method can be achieved without increasing the manufacturing process, thereby increasing the manufacturing cost. There is no fear of it.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thyristors (AREA)

Abstract

 ゲート絶縁膜(5a)を介してゲート電極(6)が充填されるトレンチ(10)間の基板表層に、pベース領域(3)とn+エミッタ領域(4)を有しエミッタ電極(8)に導電接触する領域と、エミッタ電極(8)との間に挟まれる絶縁膜(7)により電位的に絶縁されるフローティングp型領域(20)を有する絶縁ゲート型半導体装置において、フローティングp型領域(20)の深さが、トレンチ(10)より深く、不純物濃度がpベース領域(3)より低い絶縁ゲート型半導体装置を構成した。

Description

絶縁ゲート型半導体装置およびその製造方法
 本発明は電力変換装置などに使用される半導体装置、特には絶縁ゲート型半導体装置(IGBT)およびその製造方法に関する。
 電力変換装置の低消費電力化が進む中で、電力変換装置の低消費電力化に対するパワーデバイスへの期待は大きい。そのパワーデバイスの中でも、伝導度変調効果により低オン電圧が得られ、また電圧駆動のゲート制御が容易である絶縁ゲート型バイポーラトランジスタ(以下IGBTと称する)の使用は定着してきている。
 そして、シリコンウエハ表面にゲート電極を設けるいわゆるプレーナ型IGBTに比べて、シリコンウエハ表面から垂直に幅の狭いトレンチを形成してその中に酸化膜を介してゲート電極を埋設するトレンチゲート型IGBTは、そのトレンチの両壁面にチャネルを形成するので、チャネル密度を大きくすることができ、オン電圧をさらに低くすることができるため近年適用分野が増えつつある。
 このようなトレンチゲート型IGBTの構造を説明する。図4は、トレンチゲートを有する一般的なIGBTの要部断面図である。図4においては、ストライプ状の平面パターン(図示せず)からなるトレンチ内部にゲート絶縁膜を介してゲート電極が設けられるトレンチゲート型のnチャネルIGBTを、平面上でトレンチゲートを横切る方向に切断したシリコンウエハの断面を示している。
 図4に断面を示したトレンチゲート型IGBTは、p型で高濃度のシリコン基板1aを備えている。シリコン基板1aの表面には、n型で低濃度のn-ドリフト層2からなるシリコンウエハが設けられている。シリコンウエハの表面には、pベース領域3が形成されている。pベース領域3の表面には、選択的に、n+エミッタ領域4が形成されている。
 トレンチ10は、n+エミッタ領域4の表面からpベース領域3を貫通してn-ドリフト層2に達するように形成されている。そのトレンチ10の内面には、ゲート絶縁膜5が設けられている。ゲート絶縁膜5の内部には、ゲート電極6が充填されている。ゲート電極6は、導電性多結晶シリコンからなる。図4において、ゲート電極6は斜線ハッチングで示している。ゲート絶縁膜5は、トレンチ10の内面とゲート電極6とに挟まれている。
 層間絶縁膜7は、ゲート電極6の上部を覆うように形成されている。層間絶縁膜7の上部には、エミッタ電極8が設けられている。エミッタ電極8は、シート状であって、かつ、n+エミッタ領域4とpベース領域3に共通に接触するように設けられている。エミッタ電極8は、pベース領域3、n+エミッタ領域4の表面、層間絶縁膜7を被覆するように設けられている。エミッタ電極8の上部に、パッシベーション膜としての窒化膜やアモルファスシリコン膜が形成されることがあるが、この図では省略されている。また、p型のシリコン基板1aのn-ドリフト層2とは反対側表面(裏面とする)には、コレクタ電極9が設けられている。
 以下、IGBTの動作について説明する。ただし、トレンチ10に挟まれたシリコン基板の表層領域であって、表面に絶縁膜(層間絶縁膜7)を介してエミッタ電極8が覆うp型領域11については後述する。まず、このトレンチゲート型IGBTをオフ状態からオン状態に移行させる動作について説明する。
 IGBTは、エミッタ電極8を通常アースに接地し、エミッタ電極8よりも高い電圧をコレクタ電極9に印加した状態(順方向電圧印加状態)で、ゲート印加電圧が閾値よりも低い電圧ではオフ状態である。これに、図示しないゲート駆動回路よりゲート抵抗を介して閾値より高い電圧をゲート電極6に印加すると、ゲート電極6に電荷が蓄積され始める。
 ゲート電極6への電荷の蓄積と同時に、ゲート絶縁膜5を介してゲート電極6に対峙しているpベース領域3部分がn型に反転してチャネル領域(図示せず)を形成する。これにより、電子電流が、エミッタ電極8から、n+エミッタ領域4、pベース領域3の前記nチャネル領域を通り、n-ドリフト層2に注入される。
 この注入された電子により、p型のシリコン基板1aとn-ドリフト層2との間の接合が順バイアスされて、コレクタ電極9から正孔が注入されて、IGBTがオン状態となる。このオン状態のIGBTのエミッタ電極8とコレクタ電極9との間の電圧降下が、オン電圧である。この時n-ドリフト層2が正孔の注入により伝導度変調を受けるので、IGBTは、正孔の注入の無い同様の構成のMOSFETに比べると低オン電圧となる。
 IGBTをオン状態からオフ状態にするには、エミッタ電極8とゲート電極6との間の電圧を閾値以下にする。これによって、ゲート電極6に蓄積されていた電荷は、ゲート抵抗を介してゲート駆動回路へ放電される。その際、n型に反転していたnチャネル領域がp型に戻り、nチャネル領域が無くなることにより電子の供給がなされなくなる。これにより正孔の注入も無くなるので、n-ドリフト層2内に蓄積されていた電子と正孔が、それぞれコレクタ電極9とエミッタ電極8に吐きだされる(排出される)か、互いに再結合することにより電流は消滅し、IGBTがオフ状態になる。
 このトレンチゲート型IGBTのオン電圧をさらに低減するために、さまざまな改善方法が提案されている。例えば、下記特許文献1に記載のIEGT(INJECTION ENHANCED GATE BIPOLAR TRANSISTOR)は、ダイオードのオン電圧に近い限界の特性が出せると言われている。
 このIEGTは、n+エミッタ領域およびpベース領域の一部表面を絶縁層により被覆して、これら被覆された領域とエミッタ電極がコンタクトしないようにしたものである。このIEGTの動作は基本的にトレンチゲート型IGBTと同じである。IEGTのn+エミッタ領域とpベース領域とがエミッタ電極とコンタクトしていない部分のpベース領域下の正孔は、エミッタ電極に排出され難いため、この部分に蓄積する。
 その結果、n-ドリフト層のキャリア濃度分布はダイオードの濃度分布に近くなるので、通常のトレンチゲート型IGBTのオン電圧よりもさらに低くできるとされている。しかし、パワーデバイスにおいては、低オン電圧以外に高速なスイッチング特性も要求されており、この特性の改善も重要な課題となっている。
 また、トレンチゲート型IGBTおよび前記IEGTは、低オン電圧にするためにトレンチゲートを通常高密度構成としているために、ゲート電極とエミッタ電極間の容量も大きなものとなる。前述のIGBTの動作で説明したように、オン動作およびオフ動作に移行するときには、このゲート電極とエミッタ電極間の容量を充放電する必要がある。しかし、ゲート電極とエミッタ電極間の容量が大きい場合には、充放電時間の増加と共にそこでの発生損失の増加をもたらす。
 パワーデバイスの発生損失は、オン電圧で決まる定常損失と、オン動作およびオフ動作時に発生するスイッチング損失の和として発生するので、このスイッチング損失の低減も重要である。そのためには、スイッチング損失の原因であるゲート電極とエミッタ電極間の容量を低減することも必要である。
 下記特許文献2に記載のIGBT構造について、再度図4を用いて説明する。このIGBTでは、絶縁層7で被覆されてエミッタ電極8とコンタクトしないp型領域11を設けることで、正孔がエミッタ電極に吐き出され難くしている。その結果、このp型領域11近傍に正孔が蓄積し、n-ドリフト層2のキャリア濃度分布が、ダイオードのそれに近くなる。さらに、このp型領域11は絶縁層7で覆われているので、トレンチゲート10の機能が有効に作用しない。その結果、ゲート電極6とエミッタ電極8との間の容量が低減されて充放電の時間が短縮されるので、スイッチング損失が低減する。
特開平5-243561号公報(図101) 特開2001-308327号公報(図1)
 しかしながら、前記特許文献2に記載のIGBT(図4)の構造、すなわち、トレンチ間に挟まれるとともにエミッタ電極8とは絶縁されて電位的にフローティング状態のp型領域11を有する構造は、本質的に高耐圧が得にくいという問題があった。その理由は、トレンチ間が等間隔でなく、かつ、トレンチ間にフローティング状態のp型領域11を有するため、トレンチ間にフローティング状態のp型領域11を有さない構造に比べてオフ時における電界分布が不均一となり、トレンチゲート底部への電界集中が起こり易く耐圧が低下し易いためである。
 この問題を解決する手段として、電位的にフローティング状態のp型領域11をトレンチ10よりも深くすることにより、トレンチ10の底部への電界集中を緩和し、高い耐圧を得る方法が知られている。しかしながら、この方法では、電位的にフローティング状態のp型領域11を深くすることにより、実効的なn-ドリフト層2の厚さが減少し垂直方向の電界が高くなるため、耐圧の低下を招き易く、必ずしも十分な耐圧向上を図ることができないという問題があった。
 本発明は、以上説明した課題を鑑みて成されたものであり、トレンチゲートより深く、電位的にもフローティング状態の拡散層を有していても低オン電圧と高耐圧特性が得られる絶縁ゲート型半導体装置を提供することを目的とする。
 上述した課題を解決し、目的を達成するため、この発明にかかる絶縁ゲート型半導体装置は、半導体基板からなる第1導電型ドリフト層と、前記第1導電型ドリフト層の一方の主面に選択的に形成される第2導電型ベース領域と、前記第2導電型ベース領域内の表面に選択的に形成される第1導電型エミッタ領域と、前記第1導電型ドリフト層の他方の主面に形成される第2導電型半導体層と、前記第1導電型エミッタ領域の表面から前記第2導電型ベース領域を超える深さと前記第1導電型エミッタ領域の長手方向に沿う平行ストライプ状平面パターンとを有する複数のトレンチと、前記複数のトレンチ内にそれぞれ絶縁膜を介して充填されるゲート電極と、を備え、前記複数のトレンチ間に挟まれる複数の表面領域が、エミッタ電極に導電接触する第2導電型ベース領域と第1導電型エミッタ領域とともに、交互に配置される電気的に絶縁される第2導電型フローティング領域とを有し、前記第2導電型フローティング領域は、深さが前記トレンチよりも深く、不純物濃度が前記第2導電型ベース領域よりも低いことを特徴とする。
 また、この発明にかかる絶縁ゲート型半導体装置は、上記の発明において、前記第2導電型フローティング領域が、オフ時の定格電圧印加により前記第2導電型フローティング領域の接合から伸びる空乏層が少なくとも前記第2導電型ベース領域の底部と同レベルの位置まで伸びることができる低い不純物濃度にされていることを特徴とする。
 また、この発明にかかる絶縁ゲート型半導体装置は、上記の発明において、前記第2導電型フローティング領域内の、前記トレンチに接する部分に、前記第2導電型フローティング領域よりも不純物濃度の高いフィールドストップ領域を有することを特徴とする。
 また、この発明にかかる絶縁ゲート型半導体装置は、上記の発明において、前記第2導電型フローティング領域が接する前記トレンチ内の絶縁膜の厚さを、前記第2導電型ベース領域が接する前記トレンチ内のゲート絶縁膜の厚さより厚くすることを特徴とする。
 また、この発明にかかる絶縁ゲート型半導体装置は、上記の発明において、前記絶縁ゲート型半導体装置がトレンチゲート型IGBTであることを特徴とする。
 また、この発明にかかる絶縁ゲート型半導体装置の製造方法は、半導体基板からなる第1導電型ドリフト層と、前記第1導電型ドリフト層の一方の主面に選択的に形成される第2導電型ベース領域と、前記第2導電型ベース領域内の表面に選択的に形成される第1導電型エミッタ領域と、前記第1導電型ドリフト層の他方の主面に形成される第2導電型半導体層と、前記第1導電型エミッタ領域の表面から前記第2導電型ベース領域を超える深さと前記第1導電型エミッタ領域の長手方向に沿う平行ストライプ状平面パターンとを有する複数のトレンチと、前記複数のトレンチ内にそれぞれ絶縁膜を介して充填されるゲート電極と、を備え、前記複数のトレンチ間に挟まれる複数の表面領域が、エミッタ電極に導電接触する第2導電型ベース領域と第1導電型エミッタ領域とともに、交互に配置される電気的に絶縁される第2導電型フローティング領域とを有し、前記第2導電型フローティング領域の深さが前記トレンチよりも深く、不純物濃度が前記第2導電型ベース領域よりも低い絶縁ゲート型半導体装置の製造方法であって、前記第2導電型フローティング領域が、該領域の最外周を取り巻く耐圧構造領域に電界緩和のために設けられるガードリングと同時に形成されることを特徴とする。
 また、この発明にかかる絶縁ゲート型半導体装置の製造方法は、半導体基板からなる第1導電型ドリフト層と、前記第1導電型ドリフト層の一方の主面に選択的に形成される第2導電型ベース領域と、前記第2導電型ベース領域内の表面に選択的に形成される第1導電型エミッタ領域と、前記第1導電型ドリフト層の他方の主面に形成される第2導電型半導体層と、前記第1導電型エミッタ領域の表面から前記第2導電型ベース領域を超える深さと前記第1導電型エミッタ領域の長手方向に沿う平行ストライプ状平面パターンとを有する複数のトレンチと、前記複数のトレンチ内にそれぞれ絶縁膜を介して充填されるゲート電極と、を備え、前記複数のトレンチ間に挟まれる複数の表面領域が、エミッタ電極に導電接触する第2導電型ベース領域と第1導電型エミッタ領域とともに、交互に配置される電気的に絶縁される第2導電型フローティング領域とを有し、前記第2導電型フローティング領域の深さが前記トレンチよりも深く、不純物濃度が前記第2導電型ベース領域よりも低い絶縁ゲート型半導体装置の製造方法であって、前記第2導電型フローティング領域が、該領域の最外周を取り巻く耐圧構造領域に電界緩和のために設けられる第2導電型リサーフ領域と同時に形成されることを特徴とする。
 本発明によれば、トレンチゲートより深く電位的にもフローティング状態の拡散層を有していても低オン電圧と高耐圧特性が得られる絶縁ゲート型半導体装置を提供することができる。
図1は、本発明の実施例1にかかるIGBTのトレンチゲートの要部断面図である。 図2は、本発明の実施例2にかかるIGBTのトレンチゲートの要部断面図である。 図3は、本発明の実施例3にかかるIGBTのトレンチゲートの要部断面図である。 図4は、トレンチゲートを有する一般的なIGBTの要部断面図である。 図5は、本発明の実施例1にかかるIGBTの素子活性部と耐圧構造部の要部断面図である。
 以下、本発明の絶縁ゲート型半導体装置およびその製造方法にかかる実施例について、図面を参照して詳細に説明する。本明細書および添付図面においては、nまたはpを冠記した層や領域では、それぞれ電子または正孔が多数キャリアであることを意味する。また、nやpに付す+および-は、それぞれ相対的に不純物濃度が高いまたは低いことを意味する。なお、以下の実施例の説明および添付図面において、同様の構成には同一の符号を付し、重複する説明を省略する。本発明はその要旨を超えない限り、以下に説明する実施例の記載に限定されるものではない。
 図1は、本発明の実施例1にかかるIGBTのトレンチゲートの要部断面図である。図5は、本発明の実施例1にかかるIGBTの素子活性部と耐圧構造部の要部断面図である。図1および図5においては、本発明の絶縁ゲート型半導体装置にかかる実施例1としてIGBTの要部断面図を示す。
 図1に示すように、本発明にかかるIGBTは、シリコン半導体基板表面に垂直に形成され、平行ストライプ状の平面パターンを有する複数のトレンチ10を有する。さらに、この複数のトレンチ10内には、それぞれゲート絶縁膜5aを介して導電性ポリシリコンからなるゲート電極6が充填されてトレンチゲート構造となる。
 また、トレンチ10間に挟まれるシリコン基板の表層には、pベース領域3と、このpベース領域3の表層に選択的に設けられるn+エミッタ領域4を有する部分と、電位的にフローティング状態にされたフローティングp型領域20を備える部分と、が設けられている。n+エミッタ領域4を有する部分とフローティングp型領域20を備える部分とは、半導体基板表面上では、交互に配置される平面パターンにされる。
 pベース領域3の表面は、図示省略するが、オーミックコンタクトを高めるために、高不純物濃度で、浅いpコンタクト領域が設けられる。また、フローティングp型領域20は、pベース領域3より低濃度であって、かつ、トレンチ10より深く拡散された領域とされることを特徴としており、前記図4に示す従来のトレンチゲート型IGBTの構造と異なっている。
 その他の構造は、前記図4に示す従来のトレンチゲート型IGBTと同様とすることができる。フローティングp型領域20は、エミッタ電極と電位的に絶縁状態にするために、表面がすべて絶縁膜7によって覆われている。したがって、フローティングp型領域20を挟む両側のトレンチゲートのゲート電極6に閾値以上のゲート電圧が印加され、フローティングp型領域20側におけるゲート電極に対峙する領域部分に反転層が形成されても、前記図4のIGBTと同様にエミッタ電極からの電子の注入が起こらない。
 前記図4に示す従来のフローティングp型領域11を有するトレンチゲート型IGBTでは、前述のようにフローティングp型領域11を有さない一般的なトレンチゲート型IGBTに比べて耐圧が低下し易いという課題を有している。すなわち、前記図4に示す従来のフローティングp型領域11を有するトレンチゲート型IGBTでは、トレンチ間が等間隔ではなくかつトレンチ間に電位的にフローティング状態のp型領域を有するため、トレンチ底部への電界集中が起こり易いので耐圧が低下し易くなるのである。
 これに対し、本発明の実施例1にかかり図1に示すトレンチゲート型IGBTは、前述のように、フローティングp型領域20がpベース領域3より低濃度でトレンチ10より深い構造にされているので、オフ電圧の印加時に、フローティングp型領域20内にも空乏層が伸び易くなる。その結果、トレンチ底部の電界強度が緩和されるので、本発明のトレンチゲート型IGBTは前記図4のIGBTよりも耐圧が向上する。
 pベース領域3より低濃度にする程度は、少なくとも定格耐圧のオフ電圧印加で、フローティングp型領域20内に伸張する空乏層がpベース領域3の底部(表面からの深さ)と同レベルの位置か深くすることができる程度に低い不純物濃度である。具体的にはpベース領域3のドーズ量が1×1013cm-2~1×1014cm-2の場合に、フローティングp型領域20のドーズ量は2×1012cm-2~1×1013cm-2の範囲が好ましい。
 また、図5に示すように、このフローティングp型領域20を、主電流の流れる素子活性部100の外周を取り巻く耐圧構造部200に電界緩和のために設けられるp-型ガードリング40、リサーフ領域50と同時に形成することにより、フォトマスクステップ数を増加させることがないので、製造コストの上昇もない。図5において斜線ハッチングされた領域の符号60は、電界緩和を目的とするフィールドプレートであり、例えば、ゲート電極6と同様の導電性ポリシリコン膜により形成することができる。
 つぎに、上記の実施例1にかかるトレンチゲート型IGBTの製造プロセスおよび構造について、図5を参照し、本発明の特徴部分であるフローティングp型領域20の形成プロセスを中心に説明する。耐圧600V~1200Vクラスの場合、抵抗率30~60Ωcm程度のFZ-n型半導体基板の(100)面に、マスクとしての絶縁膜を形成する。そして、形成した絶縁膜をマスクとして、選択的なフローティングp型領域の形成のために、ドーズ量2×1012cm-2~1×1013cm-2のボロンをイオン注入する。
 全面を絶縁膜で覆った後、イオン注入したフローティングp型領域間にストライプ状平面パターンで幅1μm~3μm、深さ5μm程度の垂直トレンチ10を、異方性RIEエッチングなどにより形成する。その後、1250℃程度の高温拡散ドライブにより、深さ7μm~8μm程度のフローティングp型領域20とする。そして、トレンチ10内にゲート絶縁膜5を介してゲート電極6を形成するために、シリコン基板を熱酸化処理しポリシリコン膜を堆積してトレンチ10内部を充填する。
 このポリシリコン膜をマスクにして、トレンチ10間の基板表層にpベース領域3を形成する。pベース領域3は、ドーズ量が1×1013cm-2~1×1014cm-2のボロンのイオン注入と、1150℃のドライブ熱拡散により、2~4μmの深さとする。この場合、pベース領域3は、たとえば、3μmの深さとする。
 このpベース領域3の表面に、フローティングp型領域20の表面を覆う絶縁膜と共通の絶縁膜をマスクとして、イオン注入により、トレンチ10側壁に接するn+エミッタ領域4を選択的に形成する。n+エミッタ領域4は、砒素のイオン注入で形成することが好ましい。その後、n+エミッタ領域4とpベース領域3の表面に共通に接触するエミッタ電極8をスパッタ形成し、さらにその上にパッシベーション膜を形成することにより、半導体基板の表面側プロセスを終了する。
 半導体基板の表面側プロセスを終了した後、半導体基板の裏面側をCMP(Chemical Mechanical Polishing:化学的機械的研磨装置)などで研磨して所要の厚さにする。研磨後、所要の表面処理を経た後、ボロンのイオン注入によりp+コレクタ層1を形成し、コレクタ電極9を被着させる。その後、さらにダイシングプロセスにより半導体基板を個々のIGBTチップに分割する。
 以上説明したIGBTの表面側構造およびその製造方法によれば、従来のトレンチゲート型IGBTと同様に、n-ドリフト層での伝導度変調により低オン電圧でオン状態になる。一方、オフ電圧下では、フローティングp型領域20が、前記図4のフローティングp型領域11よりも低濃度でトレンチよりも深い層に形成されているので、フローティングp型領域20内にも空乏層が伸び易くなってトレンチ10底部の電界強度が緩和されることにより、またさらに、実質的に空乏層が拡大したと同様の効果により、前記図4のIGBTよりも耐圧が向上する。
 図2は、本発明の実施例2にかかるIGBTのトレンチゲートの要部断面図である。図2においては、本発明の絶縁ゲート型半導体装置にかかる実施例2のトレンチゲート型IGBTの要部断面図を示す。この実施例2のトレンチゲート型IGBTは、フローティングp型領域20内の、トレンチ10との境界領域に、フローティングp型領域20より高濃度のフィールドストップ領域30を有する構造にしたことが、前記実施例1のトレンチゲート型IGBTの構造とは異なる点である。
 このような実施例2のトレンチゲート型IGBTとすることにより、フローティングp型領域20の接合21から伸びる空乏層が、フィールドストップ領域30によりトレンチゲートに到達することを防ぐことができる。その結果、トレンチゲート底部の電界が高くなって絶縁膜破壊が生じることによる耐圧低下を防ぐことができ、前述の実施例1のトレンチゲート型IGBTよりも高耐圧が得られ易い。
 実施例2にかかるIGBTの特徴であるフィールドストップ領域30は、トレンチ10を異方性エッチングなどで形成した後、ゲート絶縁膜5を形成する前に、半導体基板を傾けて、ボロンの斜めイオン注入により形成することができる。斜めイオン注入のドーズ量はフローティングp型領域より多く、かつpベース領域と同程度の1×1013cm-2以上とすることが必要である。
 図3は、本発明の実施例3にかかるIGBTのトレンチゲートの要部断面図である。図3においては、本発明の絶縁ゲート型半導体装置にかかる実施例3のトレンチゲート型IGBTの要部断面図を示す。この実施例3のトレンチゲート型IGBTはフローティングp型領域20内の、トレンチ10との境界領域に、トレンチゲート底部での高電界を抑えるために、トレンチ内部に設けられる絶縁膜のうち、ゲート絶縁膜5を除く、トレンチ内絶縁膜の厚さを厚く(例えば、0.5μm~1μmの厚さに)して絶縁破壊耐量を高くすることにより、トレンチゲート底部での耐圧低下を抑える構造にしたことが前記実施例1、実施例2のトレンチゲート型IGBTの構造とは異なる点である。
 このような実施例3のトレンチゲート型IGBTとすることにより、フローティングp型領域20の接合21から伸びる空乏層が、厚い絶縁膜によりトレンチゲートに到達することを防ぐことができる。その結果、トレンチゲート底部の電界が高くなって絶縁膜破壊が生じることによる耐圧低下を防ぐことができ、前述の実施例1のトレンチゲート型IGBTよりも高耐圧が得られ易い。
 以上説明したように、実施例1、2、3に記載のトレンチゲート型IGBTによれば、フローティングp型領域の不純物濃度を低くして空乏層を伸び易くし、フローティングp型領域の拡散深さをトレンチより深くしてトレンチ底部に生じ易い高電界を緩和するので、低オン電圧と高耐圧特性を備える絶縁ゲート型半導体装置が得られる。また、このフローティングp型領域の形成をリサーフ領域や耐圧構造中に配置されるガードリングと同時に形成することで、製造プロセスを増加させることの無い製造方法とすることができるので、製造コストを増加させるおそれもない。
 1    p+コレクタ層、第2導電型半導体層
 2    n-ドリフト層、第1導電型ドリフト層
 3    pベース領域、第2導電型ベース領域
 4    n+エミッタ領域、第1導電型エミッタ領域
 5a   ゲ-ト絶縁膜
 5b   絶縁膜
 6    ゲート電極
 7    絶縁膜、層間絶縁膜
 8    エミッタ電極
 9    コレクタ電極
 10   トレンチ
 11   フローティングp型領域
 20   フローティングp型領域
 21   接合
 30   フィールドストップ領域
 40   p型ガードリング
 50   リサーフ領域
 60   フィールドプレート
 100  素子活性部
 200  耐圧構造部

Claims (7)

  1.  半導体基板からなる第1導電型ドリフト層と、
     前記第1導電型ドリフト層の一方の主面に選択的に形成される第2導電型ベース領域と、
     前記第2導電型ベース領域内の表面に選択的に形成される第1導電型エミッタ領域と、
     前記第1導電型ドリフト層の他方の主面に形成される第2導電型半導体層と、
     前記第1導電型エミッタ領域の表面から前記第2導電型ベース領域を超える深さと前記第1導電型エミッタ領域の長手方向に沿う平行ストライプ状平面パターンとを有する複数のトレンチと、
     前記複数のトレンチ内にそれぞれ絶縁膜を介して充填されるゲート電極と、
     を備え、
     前記複数のトレンチ間に挟まれる複数の表面領域が、エミッタ電極に導電接触する第2導電型ベース領域と第1導電型エミッタ領域とともに、交互に配置される電気的に絶縁される第2導電型フローティング領域とを有し、
     前記第2導電型フローティング領域は、深さが前記トレンチよりも深く、不純物濃度が前記第2導電型ベース領域よりも低いことを特徴とする絶縁ゲート型半導体装置。
  2.  前記第2導電型フローティング領域が、オフ時の定格電圧印加により前記第2導電型フローティング領域の接合から伸びる空乏層が少なくとも前記第2導電型ベース領域の底部と同レベルの位置まで伸びることができる低い不純物濃度にされていることを特徴とする請求項1に記載の絶縁ゲート型半導体装置。
  3.  前記第2導電型フローティング領域内の、前記トレンチに接する部分に、前記第2導電型フローティング領域よりも不純物濃度の高いフィールドストップ領域を有することを特徴とする請求項1に記載の絶縁ゲート型半導体装置。
  4.  前記第2導電型フローティング領域が接する前記トレンチ内の絶縁膜の厚さを、前記第2導電型ベース領域が接する前記トレンチ内のゲート絶縁膜の厚さより厚くすることを特徴とする請求項1に記載の絶縁ゲート型半導体装置。
  5.  前記絶縁ゲート型半導体装置がトレンチゲート型IGBTであることを特徴とする請求項1乃至4のいずれか一項に記載の絶縁ゲート型半導体装置。
  6.  半導体基板からなる第1導電型ドリフト層と、前記第1導電型ドリフト層の一方の主面に選択的に形成される第2導電型ベース領域と、前記第2導電型ベース領域内の表面に選択的に形成される第1導電型エミッタ領域と、前記第1導電型ドリフト層の他方の主面に形成される第2導電型半導体層と、前記第1導電型エミッタ領域の表面から前記第2導電型ベース領域を超える深さと前記第1導電型エミッタ領域の長手方向に沿う平行ストライプ状平面パターンとを有する複数のトレンチと、前記複数のトレンチ内にそれぞれ絶縁膜を介して充填されるゲート電極と、を備え、前記複数のトレンチ間に挟まれる複数の表面領域が、エミッタ電極に導電接触する第2導電型ベース領域と第1導電型エミッタ領域とともに、交互に配置される電気的に絶縁される第2導電型フローティング領域とを有し、前記第2導電型フローティング領域の深さが前記トレンチよりも深く、不純物濃度が前記第2導電型ベース領域よりも低い絶縁ゲート型半導体装置の製造方法であって、
     前記第2導電型フローティング領域が、該領域の最外周を取り巻く耐圧構造領域に電界緩和のために設けられるガードリングと同時に形成されることを特徴とする絶縁ゲート型半導体装置の製造方法。
  7.  半導体基板からなる第1導電型ドリフト層と、前記第1導電型ドリフト層の一方の主面に選択的に形成される第2導電型ベース領域と、前記第2導電型ベース領域内の表面に選択的に形成される第1導電型エミッタ領域と、前記第1導電型ドリフト層の他方の主面に形成される第2導電型半導体層と、前記第1導電型エミッタ領域の表面から前記第2導電型ベース領域を超える深さと前記第1導電型エミッタ領域の長手方向に沿う平行ストライプ状平面パターンとを有する複数のトレンチと、前記複数のトレンチ内にそれぞれ絶縁膜を介して充填されるゲート電極と、を備え、前記複数のトレンチ間に挟まれる複数の表面領域が、エミッタ電極に導電接触する第2導電型ベース領域と第1導電型エミッタ領域とともに、交互に配置される電気的に絶縁される第2導電型フローティング領域とを有し、前記第2導電型フローティング領域の深さが前記トレンチよりも深く、不純物濃度が前記第2導電型ベース領域よりも低い絶縁ゲート型半導体装置の製造方法であって、
     前記第2導電型フローティング領域が、該領域の最外周を取り巻く耐圧構造領域に電界緩和のために設けられる第2導電型リサーフ領域と同時に形成されることを特徴とする絶縁ゲート型半導体装置の製造方法。
PCT/JP2012/079675 2011-11-28 2012-11-15 絶縁ゲート型半導体装置およびその製造方法 WO2013080806A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201280050172.9A CN103875076B (zh) 2011-11-28 2012-11-15 绝缘栅型半导体装置及其制造方法
JP2013547091A JP5720805B2 (ja) 2011-11-28 2012-11-15 絶縁ゲート型半導体装置およびその製造方法
EP12853082.1A EP2787534B1 (en) 2011-11-28 2012-11-15 Insulated gate semiconductor device and method for manufacturing same
US14/249,074 US9941395B2 (en) 2011-11-28 2014-04-09 Insulated gate semiconductor device and method for manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-258819 2011-11-28
JP2011258819 2011-11-28

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/249,074 Continuation US9941395B2 (en) 2011-11-28 2014-04-09 Insulated gate semiconductor device and method for manufacturing the same

Publications (1)

Publication Number Publication Date
WO2013080806A1 true WO2013080806A1 (ja) 2013-06-06

Family

ID=48535272

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/079675 WO2013080806A1 (ja) 2011-11-28 2012-11-15 絶縁ゲート型半導体装置およびその製造方法

Country Status (5)

Country Link
US (1) US9941395B2 (ja)
EP (1) EP2787534B1 (ja)
JP (1) JP5720805B2 (ja)
CN (1) CN103875076B (ja)
WO (1) WO2013080806A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015141327A1 (ja) * 2014-03-19 2015-09-24 富士電機株式会社 半導体装置
JP2016001719A (ja) * 2014-05-22 2016-01-07 ルネサスエレクトロニクス株式会社 半導体装置

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150011185A (ko) * 2013-07-22 2015-01-30 삼성전자주식회사 반도체 장치 및 그 제조 방법
JP6479533B2 (ja) * 2015-03-31 2019-03-06 ラピスセミコンダクタ株式会社 半導体装置および半導体装置の製造方法
JP6624973B2 (ja) * 2016-03-03 2019-12-25 ルネサスエレクトロニクス株式会社 半導体装置
CN105679816B (zh) * 2016-04-26 2019-01-01 电子科技大学 一种沟槽栅电荷存储型igbt及其制造方法
JP7045180B2 (ja) * 2017-12-18 2022-03-31 株式会社日立製作所 パワー半導体装置、モジュール及び製造方法
CN109037357A (zh) * 2018-08-06 2018-12-18 南京方旭智芯微电子科技有限公司 低米勒电容制造方法
CN109244137A (zh) * 2018-09-19 2019-01-18 电子科技大学 一种高可靠性SiC MOSFET器件
JP7125339B2 (ja) * 2018-12-26 2022-08-24 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP6958575B2 (ja) * 2019-01-16 2021-11-02 株式会社デンソー 半導体装置およびその製造方法
JP7199270B2 (ja) * 2019-03-20 2023-01-05 株式会社東芝 半導体装置及び半導体回路
JP7442932B2 (ja) * 2020-03-09 2024-03-05 三菱電機株式会社 半導体装置
JP7486373B2 (ja) * 2020-07-29 2024-05-17 三菱電機株式会社 半導体装置
CN112103181A (zh) * 2020-09-27 2020-12-18 江苏东海半导体科技有限公司 一种新型高可靠性igbt及其制造方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05243561A (ja) 1991-08-08 1993-09-21 Toshiba Corp 電力用半導体素子
JP2001308327A (ja) 2000-04-26 2001-11-02 Fuji Electric Co Ltd 絶縁ゲート型半導体装置
JP2002184987A (ja) * 2000-12-15 2002-06-28 Nec Kansai Ltd 半導体装置
JP2004039838A (ja) * 2002-07-03 2004-02-05 Renesas Technology Corp トレンチゲート型半導体装置
JP2004153112A (ja) * 2002-10-31 2004-05-27 Toshiba Corp 電力用半導体装置
JP2005340626A (ja) * 2004-05-28 2005-12-08 Toshiba Corp 半導体装置
JP2007317683A (ja) * 2006-05-23 2007-12-06 Shindengen Electric Mfg Co Ltd 半導体装置
JP2010098123A (ja) * 2008-10-16 2010-04-30 Toshiba Corp 半導体装置
JP2010147222A (ja) * 2008-12-18 2010-07-01 Denso Corp 炭化珪素半導体装置およびその製造方法
JP2011204803A (ja) * 2010-03-24 2011-10-13 Toshiba Corp 半導体装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19640307C2 (de) * 1996-09-30 2000-10-12 Siemens Ag Durch Feldeffekt steuerbares Halbleiterbauelement
WO2000041246A1 (de) * 1999-01-07 2000-07-13 Infineon Technologies Ag Halbleiteranordnung mit gräben zur trennung von dotierten gebieten
KR100745557B1 (ko) * 1999-02-17 2007-08-02 가부시키가이샤 히타치세이사쿠쇼 Igbt 및 전력변환 장치
JP2005294649A (ja) 2004-04-01 2005-10-20 Toshiba Corp 半導体装置
DE102006024504B4 (de) * 2006-05-23 2010-09-02 Infineon Technologies Austria Ag Leistungshalbleiterbauelement mit vertikaler Gatezone und Verfahren zur Herstellung desselben
JP5135719B2 (ja) 2006-06-05 2013-02-06 富士電機株式会社 トレンチ型絶縁ゲート半導体装置
DE102006047244B4 (de) * 2006-10-04 2018-01-18 Infineon Technologies Austria Ag Halbleiterbauelement mit einem monokristallinen Halbleiterkörper und Verfahren zur Herstellung desselben
JP2009043782A (ja) 2007-08-06 2009-02-26 Toshiba Corp 半導体装置及びその製造方法
US8497549B2 (en) * 2007-08-21 2013-07-30 Fairchild Semiconductor Corporation Method and structure for shielded gate trench FET
US20090057713A1 (en) * 2007-08-31 2009-03-05 Infineon Technologies Austria Ag Semiconductor device with a semiconductor body
EP2091083A3 (en) * 2008-02-13 2009-10-14 Denso Corporation Silicon carbide semiconductor device including a deep layer
US8013340B2 (en) * 2008-09-30 2011-09-06 Infineon Technologies Ag Semiconductor device with semiconductor body and method for the production of a semiconductor device
JP5045733B2 (ja) * 2008-12-24 2012-10-10 株式会社デンソー 半導体装置
US8264033B2 (en) * 2009-07-21 2012-09-11 Infineon Technologies Austria Ag Semiconductor device having a floating semiconductor zone
JP2011044508A (ja) * 2009-08-19 2011-03-03 Toshiba Corp 電力用半導体装置
JP2011055017A (ja) 2010-12-17 2011-03-17 Toshiba Corp 半導体装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05243561A (ja) 1991-08-08 1993-09-21 Toshiba Corp 電力用半導体素子
JP2001308327A (ja) 2000-04-26 2001-11-02 Fuji Electric Co Ltd 絶縁ゲート型半導体装置
JP2002184987A (ja) * 2000-12-15 2002-06-28 Nec Kansai Ltd 半導体装置
JP2004039838A (ja) * 2002-07-03 2004-02-05 Renesas Technology Corp トレンチゲート型半導体装置
JP2004153112A (ja) * 2002-10-31 2004-05-27 Toshiba Corp 電力用半導体装置
JP2005340626A (ja) * 2004-05-28 2005-12-08 Toshiba Corp 半導体装置
JP2007317683A (ja) * 2006-05-23 2007-12-06 Shindengen Electric Mfg Co Ltd 半導体装置
JP2010098123A (ja) * 2008-10-16 2010-04-30 Toshiba Corp 半導体装置
JP2010147222A (ja) * 2008-12-18 2010-07-01 Denso Corp 炭化珪素半導体装置およびその製造方法
JP2011204803A (ja) * 2010-03-24 2011-10-13 Toshiba Corp 半導体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015141327A1 (ja) * 2014-03-19 2015-09-24 富士電機株式会社 半導体装置
US10158011B2 (en) 2014-03-19 2018-12-18 Fuji Electric Co., Ltd. Semiconductor device
JP2016001719A (ja) * 2014-05-22 2016-01-07 ルネサスエレクトロニクス株式会社 半導体装置

Also Published As

Publication number Publication date
CN103875076B (zh) 2017-09-01
US9941395B2 (en) 2018-04-10
JP5720805B2 (ja) 2015-05-20
EP2787534A1 (en) 2014-10-08
EP2787534B1 (en) 2020-09-23
US20140231865A1 (en) 2014-08-21
EP2787534A4 (en) 2015-08-05
CN103875076A (zh) 2014-06-18
JPWO2013080806A1 (ja) 2015-04-27

Similar Documents

Publication Publication Date Title
JP5720805B2 (ja) 絶縁ゲート型半導体装置およびその製造方法
JP5261980B2 (ja) 絶縁ゲート型半導体装置の製造方法
JP4857566B2 (ja) 絶縁ゲート型半導体装置とその製造方法
CN106252396B (zh) 半导体器件及其制造方法
KR101933244B1 (ko) 절연형 게이트 바이폴라 트랜지스터
JP5605073B2 (ja) 半導体装置
JP5787853B2 (ja) 電力用半導体装置
JP5867617B2 (ja) 半導体装置
CN107210299B (zh) 半导体装置
WO2013035818A1 (ja) 半導体装置
JP7272775B2 (ja) 絶縁ゲートバイポーラトランジスタ
KR20150140270A (ko) 반도체 장치 및 반도체 장치의 제조 방법
JP5537359B2 (ja) 半導体装置
US10090403B2 (en) Power semiconductor device with semiconductor pillars
US8217420B2 (en) Power semiconductor device
JP2013058575A (ja) 半導体装置及びその製造方法
JP5687582B2 (ja) 半導体素子およびその製造方法
JP7155641B2 (ja) 半導体装置
JP2018152426A (ja) 半導体装置
US10490629B2 (en) Method for fabricating power semiconductor device
US10892353B2 (en) Semiconductor device and method of manufacturing the same
JP6173987B2 (ja) 半導体装置
JP2013251467A (ja) 半導体装置および半導体装置の製造方法
JP2013251465A (ja) 半導体装置
JP2009135224A (ja) 絶縁ゲートバイポーラトランジスタ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12853082

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2013547091

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2012853082

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE