TWI249814B - Manufacturing method of a thin film transistor array substrate - Google Patents
Manufacturing method of a thin film transistor array substrate Download PDFInfo
- Publication number
- TWI249814B TWI249814B TW093129890A TW93129890A TWI249814B TW I249814 B TWI249814 B TW I249814B TW 093129890 A TW093129890 A TW 093129890A TW 93129890 A TW93129890 A TW 93129890A TW I249814 B TWI249814 B TW I249814B
- Authority
- TW
- Taiwan
- Prior art keywords
- pattern
- forming
- passivation film
- thin film
- film transistor
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 129
- 239000010409 thin film Substances 0.000 title claims abstract description 90
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 46
- 239000010408 film Substances 0.000 claims abstract description 181
- 238000002161 passivation Methods 0.000 claims abstract description 129
- 238000000034 method Methods 0.000 claims abstract description 83
- 230000008569 process Effects 0.000 claims abstract description 57
- 239000004065 semiconductor Substances 0.000 claims abstract description 21
- 238000000059 patterning Methods 0.000 claims abstract description 3
- 229920002120 photoresistant polymer Polymers 0.000 claims description 85
- SFZCNBIFKDRMGX-UHFFFAOYSA-N sulfur hexafluoride Chemical compound FS(F)(F)(F)(F)F SFZCNBIFKDRMGX-UHFFFAOYSA-N 0.000 claims description 68
- 229910018503 SF6 Inorganic materials 0.000 claims description 64
- 229960000909 sulfur hexafluoride Drugs 0.000 claims description 32
- 238000005530 etching Methods 0.000 claims description 28
- 239000001301 oxygen Substances 0.000 claims description 24
- 229910052760 oxygen Inorganic materials 0.000 claims description 24
- 239000007772 electrode material Substances 0.000 claims description 23
- 239000007789 gas Substances 0.000 claims description 23
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 18
- 239000000463 material Substances 0.000 claims description 9
- 238000000465 moulding Methods 0.000 claims description 8
- -1 oxygen oxime Chemical class 0.000 claims description 6
- 238000009413 insulation Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 description 66
- 238000003860 storage Methods 0.000 description 30
- 239000004973 liquid crystal related substance Substances 0.000 description 22
- 229910052751 metal Inorganic materials 0.000 description 15
- 239000002184 metal Substances 0.000 description 15
- 229910052732 germanium Inorganic materials 0.000 description 11
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 11
- 239000003990 capacitor Substances 0.000 description 9
- 238000000151 deposition Methods 0.000 description 9
- 238000001312 dry etching Methods 0.000 description 8
- 239000011810 insulating material Substances 0.000 description 7
- 210000002858 crystal cell Anatomy 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 230000008901 benefit Effects 0.000 description 5
- 239000011651 chromium Substances 0.000 description 5
- 238000000206 photolithography Methods 0.000 description 5
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 5
- 238000004544 sputter deposition Methods 0.000 description 5
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 4
- 229910004205 SiNX Inorganic materials 0.000 description 4
- BCCOBQSFUDVTJQ-UHFFFAOYSA-N octafluorocyclobutane Chemical compound FC1(F)C(F)(F)C(F)(F)C1(F)F BCCOBQSFUDVTJQ-UHFFFAOYSA-N 0.000 description 4
- 235000019407 octafluorocyclobutane Nutrition 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 3
- 229910052715 tantalum Inorganic materials 0.000 description 3
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 3
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 3
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 3
- 229910001887 tin oxide Inorganic materials 0.000 description 3
- 229910001182 Mo alloy Inorganic materials 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000004380 ashing Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 210000004027 cell Anatomy 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 230000001788 irregular Effects 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 150000002894 organic compounds Chemical class 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 239000004576 sand Substances 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 2
- SMZOUWXMTYCWNB-UHFFFAOYSA-N 2-(2-methoxy-5-methylphenyl)ethanamine Chemical compound COC1=CC=C(C)C=C1CCN SMZOUWXMTYCWNB-UHFFFAOYSA-N 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N 2-Propenoic acid Natural products OC(=O)C=C NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 241000237509 Patinopecten sp. Species 0.000 description 1
- 244000007853 Sarothamnus scoparius Species 0.000 description 1
- NINIDFKCEFEMDL-UHFFFAOYSA-N Sulfur Chemical compound [S] NINIDFKCEFEMDL-UHFFFAOYSA-N 0.000 description 1
- KFVPJMZRRXCXAO-UHFFFAOYSA-N [He].[O] Chemical compound [He].[O] KFVPJMZRRXCXAO-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- AJXBBNUQVRZRCZ-UHFFFAOYSA-N azanylidyneyttrium Chemical compound [Y]#N AJXBBNUQVRZRCZ-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 1
- 125000001797 benzyl group Chemical group [H]C1=C([H])C([H])=C(C([H])=C1[H])C([H])([H])* 0.000 description 1
- 150000001622 bismuth compounds Chemical class 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 210000004907 gland Anatomy 0.000 description 1
- 238000007654 immersion Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 125000001997 phenyl group Chemical group [H]C1=C([H])C([H])=C(*)C([H])=C1[H] 0.000 description 1
- 235000020637 scallop Nutrition 0.000 description 1
- 230000001568 sexual effect Effects 0.000 description 1
- 210000000352 storage cell Anatomy 0.000 description 1
- 229910052717 sulfur Inorganic materials 0.000 description 1
- 239000011593 sulfur Substances 0.000 description 1
- 238000000427 thin-film deposition Methods 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13458—Terminal pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/1288—Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136231—Active matrix addressed cells for reducing the number of lithographic steps
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/50—Protective arrangements
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/942—Masking
- Y10S438/948—Radiation resist
- Y10S438/951—Lift-off
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
1249814 九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種製造薄膜電晶體陣列基板(thin film transistor array substrate)的方法,更明確地說,係有 關於可使光罩製程(mask process)次數降低的製造薄膜電 晶體陣列基板之方法。 【先前技術】 一般而言,一液晶顯示裝置係藉由使用一電場來調 整液晶材料透光率而顯現影像。基於此項目的,該液晶 顯示裝置係包括一液晶顯示面板與一驅動電路,而液晶 胞排列於該液晶顯示面板的矩陣圖案中,該驅動電路用 以驅動液晶顯示面板。 該液晶顯示面板包含薄膜電晶體陣列基板(thin film transistor array substrate)與其相對的一彩色濾光陣列基 板(color filter array substrate),一位於用以固定並維持二 基板間的液晶胞間隙的間隔物(spacer),以及一注入於此 液晶胞間隙之液晶。 該薄膜電晶體陣列基板包含閘極線(gate line)與資 料線(data line),一設於每個閘極線與資料線的交叉處以 做為一切換裝置的薄膜電晶體,一連接於該薄膜電晶體 的像素電極(pixel electrode)並貫質上界定出一液晶胞 (liquid crystal cell),以及一位於該基板的對齊膜 (alignment film)。該閘極線與資料線透過它們個別的接 點部份以接收來自驅動電路的訊息。為了對被供予閘極 1249814 線的掃瞎訊息作回應,該薄膜電晶體對像素電極供給一 像素電壓訊號,且該像素電壓訊號被供予該資料線。 該彩色濾光陣列基板包含一與液晶胞相對應而形成 的彩色濾光片、一用以反射外在光源與隔絕彩色濾光片 間的黑色矩陣(black matrix)、一用以共同地對液晶胞供 給參考電壓的共同電極(common electrode),以及位於該 基板的對齊膜。 該液晶顯示面板係由分別製備的薄膜電晶體陣列基 板與彩色濾光陣列基板的組合所製造,將液晶材料注入 二者間並密封,而使二基板間含有液晶材料。 在此種液晶顯示裝置中,薄膜電晶體陣列基板的製 造涉及到一個半導體製程(semiconductor process),並需 要複數個複雜製程的光罩製程。此為液晶顯示面板製造 成本的主要因素。為了解決此等問題,便發展出以降低 光罩製程次數為目標的薄膜電晶體陣列基板。由於單一 光罩製程包含複數個次製程,例如薄膜沈積(thin film deposition)、清洗(cleaning)、光姓刻法 (photolithography)、姓刻(etching)、光阻剝離(photo-resist stripping)以及檢查製程(inspection process)等。邇來發展 出一種四次光罩製程(four-round mask process),其可代 替五次標準光罩製程(five-round standard mask process),並減少一次光罩製程。 第一圖為根據先前技術採用四次光罩製程的薄膜電 晶體陣列基板之平面示意圖,而第二圖則表示薄膜電晶 1249814 體陣列基板沿者第一圖的I-I ’之橫剖面示意圖。 如第一圖及第二圖所示,該薄膜電晶體陣列基板包 含相互交叉的閘極線2與資料線4,與一設於其間並位 於下基板(lower substrate)42上的閘極絕緣膜(gate insulating film),一設於每個交叉處的薄膜電晶體6,以 及根據閘極線2與資料線4的交叉處實質界定一設於液 晶胞區域上的像素電極18。此外,該薄膜電晶體陣列基 板包含一設於像素電極18重疊部份上的儲存電容 (storage capacitor)20、一 前階段閘極線(pre-stage gate line)2、一連接至閘極線2的閘極接點部份(gate pad part)26,以及一連接至資料線4的資料接點部份(data pad part)34 〇 該薄膜電晶體6包含一連接至閘極線2的閘極8、 一連接至資料線4的源極(source electrode)10、一連接至 像素電極18的没極(drain electrode)12以及一半導體圖案 (semiconductor pattern)47 的主動層(active layer)14,其可 界定位於源極10與汲極12之間並與閘極8重疊的通路 (channel)。根據第二圖,該主動層14與下資料接點電極 (lower data pad electrode)36、儲存電極(st〇rage electrode)22、資料線4、源極1〇與汲極12重疊,進_ 步包含界定於源極與汲極12間的通路部份。此外, 下資料接點電極36、儲存電極22、資料線4、源極1〇、 没極12與為了製造歐姆接觸(ohmic contact)之半導體圖 案47的歐姆接觸層(ohmic contact layer)48,均設於主動 1249814 層14上。薄膜電晶體6則回應被供應至閘極線2的閑極 訊息,並且提供一被供應至資料線4以及像素電極18的 像素電壓訊息。 ' 該像素電極18大體上是經由一穿過_鈍化膜 (passivation film)50 的第一接觸孔(c〇ntacth〇le)16,而與 薄膜電晶體6的汲極12連接。當一像素電壓施加於該電 極時,像素電極18產生一沿著設於上基板(未顯示)上之 共同电極的電位差。藉由該電位差,位於薄膜電晶體義 板與上基板間的液晶分子因分子的介電異向性 (dielectric anisotropy)而旋轉,使得入射光可自光源(未辱 示)穿過像素電極18透射至上基板。 ^ 儲存電容20包含一前階段閘極線2; 一儲存電極 22,其與附閘極絕緣膜44的前階段閘極線2重疊;主= 層14以及没於主動層14與儲存電極22間的歐姆接觸屑 48。該穿過第二接觸孔24而與儲存電極22連接的像^ 電極18,係設於鈍化膜50上,並與儲存電極22重疊^ 儲存電谷20實質上維持施加於像素電極ip的像素。 壓,直到施加下一個像素電壓為止。 ’、電 該閘極線2透過閘極接點部份26與一閘極驅動器 (未顯示)連接。該閘極接點部份26包含_下間極接點二 極(lower gate pad deCtr〇de)28與—上閘極接點電才1 (upper gate pad eleCtrode)32 ’該下閘極接點電極烈 _ 閘極線2延伸出’該上閘極接點電極32則麵由第“ 觸孔30穿過閘極絕緣膜44與鈍化膜5n,a ^ 二接 U而與下閘極接 1249814 點電極28連接。資料線4穿過資料接點部份%與—資 料驅動為(未顯示)連接。該資料接點部份34包含一下= 料接點電極(lower data pad electrode)36與一上資料接點 電極(upper data pad electrode)40,該下資料接點電極% 係自資料線4延伸出,該上資料接點電極40則經由—第 四接觸孔38穿過鈍化膜50,而與下資料接點電極36 接。 連 薄膜電晶體依據先前技術經由使闬四次光罩繫释而 具有上述的配置。 第三A圖至第三D圖表示製造薄膜電晶體基板方法 的序列橫剖面示意圖。 參照第三A圖,閘極圖案(gate pattern)係設於下基 板42上。 於下基板42上,一閘極金屬層係由沈積方法形成, 例如濺鑛法(sputtering method)。之後,該閘極金屬層由 使用一個第一光罩(first mask)的光蝕刻法與蝕刻製程而 成型,藉以形成包括閘極線2、閘極8與下閘極接點電 極28的閘極圖案。閘極金屬可包括鉻(Cr)、鉬(Mo)、鋁 (A1)或其類似物,將其使用於一單層或雙層結構的形成。 參照第三B圖,閘極絕緣膜44、主動層14、歐姆接 觸層48與源/没圖案(source/drain pattern)隨後設於具有 閘極圖案的下基板42上。 閘極絕緣膜44、非晶形石夕層(amorphous silicon layer)、n+非晶形石夕層與源/没金屬層(source/drain metal ίο 1249814 layer),係藉由沈積方法形成於具有閘極圖案的下基板42 上,該沈積方法例如電漿輔助化學氣相沉積系統(plasma enhanced chemical vapor deposition,PECVD)或藏鏡法。 光阻圖案(photo-resist pattern)係使用第二光罩 (second mask)的光蝕刻製程而形成於源/汲金屬層上。於 此製程中,一在薄膜電晶體的通道部份具有一繞射曝光 部分的繞射曝光光罩(diffractive exposure mask)做為一 弟一光罩’猎以使付該通道部份的光阻圖案低於其他源/ 没圖案。 接著,該源/汲金屬層係由一使用光阻圖案的濕式蝕 刻製程(wet etching pr〇cess)而成型,藉以形成一源/汲圖 案,該圖案包含資料線4、源極10、與源極1〇整合的汲 極12以及儲存電極22。 其次’非晶形石夕層與n+非晶形石夕層同時由一使用相 同光阻圖案的乾式钱刻製程(dry etching process)而成 型’藉以形成包含歐姆接觸層48與主動層14的半導體 _ 圖案47。 以灰化製程(ashing process)將高度較低的光阻圖案 自通道部份中移除,此後,以乾式蝕刻製程可蝕刻出源/ 汲圖案與通道部份的歐姆接觸層48。於是,通道部份的 主動層14露出,並將汲極12與源極1〇分離。 此後’剝離製程(stripping process)會移除光阻圖案 在源/,及圖案上的殘餘物(remaincjer)。 閘極絕緣膜44係由無機絕緣材料所組成,例如氧化 11 1249814 矽化合物(si〇x)或氮化矽(SiNx)。用於源/没圖案的金屬包 含鉬(Mo)、鈦(Ti)、钽(Ta)或鉬合金。 依據第三C圖,鈍化膜50包含第一至第四揍觸孔 16、24、30與38 ’其設於具有源/没圖案的閘極絕緣膜 44上。 鈍化膜50藉由沈積方法,例如電漿輔助化學氣相沉 積系統(PECVD) ’完全地形成於具有源/汲圖案的閘極絕 緣膜44上。鈍化膜50由光蝕刻法與使用一第三光罩 (third mask)的蝕刻製程而成型,藉以形成第一至第四接 觸孔16、24、30與38。該第一接觸孔16係以穿過鈍化 膜50並露出沒極12而形成,同時該第二接觸孔24係以 穿過鈍化膜50並露出儲存電極22而形成。該第三接觸 孔30係以穿過鈍化膜5〇與閘極絕緣膜44並露出下閘極 接點電極28而形成,而該第四接觸孔38係以穿越鈍化 膜50並露出下資料接點電極36而形成。
該鈍化膜50大體上係以無機絕緣材料或低介電常 數的有機絕緣材料所組成,無機材料例如閘極絕緣膜44 的材料’而有機材料例如丙稀酸有機化合物(aCfyHC organic compound) ’ 笨基環丁稀(benzoCyCi〇butene,BCB) 或全氟環丁烷(perfluorocyclobutane,PFCB)。 參知、第二D圖’透明電極圖案(tranSparent eiectr〇de pattern)係形成於鈍化膜50上。具體地說,一透明電極 材料藉由沈積方法元全地沈積在鈍化膜5〇上,例如濺鑛 法或其相似方法。接著,該透明電極材料(transparent 12 1249814 electrode material)係以光蝕刻法並使用一第四光罩(f〇rth mask)的姓刻製程而成型,藉以提供包括像素電極is、 上閘極接點電極32與上資料接點電極4〇的透明電極圖 案。該像素電極18係經由第一接觸孔16電性連接至汲 極12,並經由第二接觸孔24電性連接至與一前階段閘 極線2重疊的儲存電極22。該上閘極接點電極32係經 由第三接觸孔30電性連接至下閘極接點電極28。該上 資料接點電極40經由第四接觸孔38電性連接至下資料 接點電極36。該透明電極材料可以由氧化銦錫(incjiuin tin oxide,IT0)、氧化錫(tin-oxide,TO)或氧化姻辞(indium zinc oxide,IZO)所組成。 如上所述,先前技術之薄膜電晶體陣列基板與其製 造方法係採用一個四次光罩製程,其與五次光罩製程比 較,可減低製程的次數,因此可降低製造成本。然而, 由於四次光罩製程仍為複雜的製程,而使降低製造成本 受到限制,所以存在著進一步簡化製程的需求,來降低 製造成本。 【發明内容】 因此’本發明針對一種製造薄膜電晶體陣列基板 (thin film transistor array substrate)的方法,在實質上能 消除先前技術的限制與缺點所導致的一或多個問題。 本發明的優點在於提供一種簡化的溥膜電晶艘陣列 基板製程。 本發明的另一優點在於降低製造薄暝電晶體卩車列基 13 1249814 板所舄的光罩製程(mask process)次數。 為了達成本發明的這些及其他優點,一種製造薄膜 電晶體陣列基板的方法係包含形成一閘極圖案於一基板 上’形成一閘極絕緣膜於該基板上;形成一源/汲圖案與 一半導體圖案於該基板上;形成一鈍化膜於該基板上; 形成一光阻圖案在該鈍化膜上;使用該光阻圖案使鈍化 膜圖案成型,該鈍化膜的成型包含過度蝕刻該鈍化膜; 形成一透明電極膜於該基板上;以及移除光阻圖案 _ 與位於光阻圖案上的透明電極膜,而形成一透明電 極圖案。 形成該鈍化膜圖案係包含形成具有一線寬窄於光阻 圖案的鈍化膜圖案。 形成該鈍化膜圖案係包含使用一六氟化硫SF6比例 尚於氧氣〇2的蝕刻氣體,而使該鈍化膜成型。 該六氟化硫SF6與氧氣〇2的比例大約為3:1至10:1。 形成該鈍化膜圖案係包含在300至400微托(mtorr) 之壓力下蝕刻而形成鈍化膜。 帽 使該鈍化膜圖案成型包含使用六氟化硫SF6與使用 光阻膜做為一光罩;以及使用含有六氟化硫SF6與氧氣 〇2的混合氣體使該閘極絕緣膜成型。 該此合氣體為1:3比例的六氟化硫sf6與氧氣〇2。 形成該鈍化膜圖案係包含使用六氟化硫SF6與使用 光阻膜做為一光罩,使該鈍化膜及閘極絕緣膜成型。 形成該閘極圖案係包含於該基板上,形成一薄膜電 14 1249814 晶體的一閘極;形成一與該閘極連接的閘極線;以及形 成一與該閘極線連接的下閘極接點電極。 該透明電極圖案包含一連接至該薄膜電晶體的像素 電極、一連接至該下閘極接點電極的上閘極接點電極以 及一連接至該下資料接點電極之上資料接點電極。 該方法進一步包含形成一外加閘極線;以及形成一 與另一條閘極線重疊的儲存電極,其中該半導體圖案的 一部份位於該另條閘極線與儲存電極之間,藉以在實質 上形成一儲存電容。 形成該源/汲圖案包含形成該薄膜電晶體的一源 極;形成該薄膜電晶體的一汲極;以及形成一連接至該 源極的資料線。 該没極與儲存電極與一像素電極連接,其中該汲極 與儲存電極係部份由鈍化膜圖案露出。 該方法進一步包含形成一下資料接點電極與一上資 料接點電極,以一實質上相似於資料線的材料在一沿者 該資料線的共平面上形成該下資料接點電極,並自該資 料線延伸而連接至上資料接點電極。 形成該半導體圖案包含於沿著該源/汲圖案並於該 源/汲圖案之下形成半導體圖案。移除該光阻圖案包含使 用一光阻剝離製程,以移除光阻圖案與位於光阻圖案上 的透明電極材料’來形成透明電極圖案。 該方法進一步包含形成一下資料接點電極與一上資 料接點電極,該下資料接點電極經由資料線連接至該上 15 1249814 貧料接點電極,並以―實質相似於閉極圖案的材料在一 沿著該閘極圖案的共平面上形成。 為了達成本發明的這些及其他優點,一種製造薄膜 電晶體陣職板的方法係包含形成―薄膜電晶體於一基 板上;形成一鈍化膜於該基板上;形成一光阻圖案於ς 鈍化膜上,使用光阻圖案使鈍化膜成型而形成一鈍化膜 : 圖案,該成型方式包含過度蝕刻該鈍化膜;以及形成一 像素電極,其自鈍化膜圖案側表面延伸出,並設於一實 貝上在純化膜圖案之外的區域。 、 形成該鈍化膜圖案包含形成具有一線寬窄於光阻圖 案的鈍化膜圖案。 σ 形成該像素電極係包含形成一透明電極材料於該基 板上,該基板含有鈍化膜圖案與光阻圖案的殘留物於其 上;以及使用一剝離製程,以移除光阻圖案與位於光阻 圖案上的透明電極材料。 為了達成本發明的這些及其他優點,一種製造薄膜 電晶體陣列基板的方法係包含形成一閘極圖案於一基板 鲁 上;形成一閘極絕緣膜於該基板上;形成一源/汲圖案與 一半導體圖案於該基板上;形成一鈍化膜於該基板上; 形成一光阻圖案於該鈍化膜上;使用光阻圖案使鈍化膜 : 成型而形成一鈍化膜圖案,該純化膜圖案具有一窄於一 ” 光阻圖案的線寬;以及形成一透明電極圖案於該基板上。 形成該鈍化膜圖案包含使用一六氟化硫Sf6比例高 於氧氣〇2比例的姓刻氣體’以使該鈍化膜成型。 16 1249814 該六氟化硫SF6與氧氣02的比例為3:1至10:1。 形成該鈍化膜圖案包含約在300至400微托之壓力 下,姓刻該鈍化膜。 形成該鈍化膜圖案包含之步驟為,使用六氟化硫sf6 與使用光阻圖案做為一光罩,以使該鈍化膜成型;以及 使用一含有六氟化硫sf6與氧氣02的混合氣體,使該閘 極絕緣膜成型。 該六氟化硫SF6與氧氣02的比例大約為L3。 形成該鈍化膜圖案係包含使用六氟化硫SF6與使用 光阻膜做為一光罩。 形成一透明電極圖案包含形成一透明電極材料於基 板上,該基板含有鈍化膜圖案與光阻圖案的殘留物於其 上;以及使用一剝離製程以移除光阻圖案與位於光阻圖 案上的透明電極材料。 理應瞭解的是,本發明的上述概略說明與下列詳細 說明,係屬例示性和說明性的,且意在對本發明之申請 專利範圍,提供更進一步的說明。 【實施方式】 以下將詳細說明本發明之具體實施例,這些實施例 將於下列圖式中加以說明。 據此,本發明之具體實施例將於第四圖至第十一 B 圖詳盡敘述。 第四圖表示依據本發明之例示實施例之薄膜電晶體 陣列基板之平面示意圖,而第五圖表示薄膜電晶體陣列 17 1249814 基板沿著第四圖的II-ΙΓ之橫剖面示意圖。 參照第四圖與第五圖,薄膜電晶體陣列基板包含一 閘極線52、一資料線58與一介於上述二者的閘極絕緣 圖案90,三者均設於一下基板88上。大體上,該閘極 線52與資料線58相互交錯,在每個交叉處設定一薄膜 電晶體80’而根據該交叉處可界定一在一液晶胞區域的 像素電極72。接著,該薄膜電晶體陣列基板包含一儲存 電容78、一閘極接點部份82以及一資料接點部份84, 該儲存電容78設於一重疊區域,該重疊區域設於一前階 段閘極線52與一連接至像素電極72的儲存電極66之 間,該閘極接點部份82係連接至閘極線52,而該資料 接點部份84係連接至資料線58。 該薄膜電晶體80包含一連接至閘極線52的閘極 54、一連接至資料線58的源極60、一連接至像素電極 72的汲極62,以及一半導體圖案係包含一主動層92, 該主動層92與閘極54重疊且將閘極絕緣圖案90夾於其 中,亦形成一介於源極60與汲極62間的通道。薄膜電 晶體80係回應於被供予閘極線52的閘極訊息,會產生 一被供予資料線58的像素電壓訊號並供予像素電極72 且維持之。 該半導體圖案包含一具有一通道部份的主動層92, 該通道介於源極60與汲極62間。主動層92可以和源極 60、>及極62、貧料線58與下貧料接點電極64重豐。此 外,主動層92可以與儲存電極66重疊,可以與閘極線 is !2498l4 2 =卩伤重豐且將閘極絕緣圖 圖案可以進一步 置於其中。該半導體 94,其與源極⑼、汲極1^^9626的歐姆接觸層 下資料接點電極64共同成為歐==、資料線58與 二與:膜電晶體8。㈣極62連 像素電極72可以依據^^ 作外部露出。 板的共同電極(未顯示)::起產Hi電差荷’與砂上基 差,組成液晶材料並位於薄膜電曰 依知該電位 =分子因介電異向性而旋:。二舆=板間的 ;像素電極72上的入射先自蝴未顯 該儲存電容78可— 疊的錯存電極66。該4;二f階輸 該間極絕緣膜90 m ^極66可以連接像素電極72。 線》,儲存電極66:=:圖案9〇的-側的閑極 層94在實質上形成儲:和在另一側的歐姆接觸 極72在實質卜^ 電谷%的絕緣。據此 72的像素電麼 叫定地維持施加於像素電極 該間極線52可以;個像細為止。 驅動器(未顯示)連接^過1極接點部份82與1極 閘極線52延伸二。^極接點部份82可以包含—自 下間極接點電極%上妾點電極56,以及—逹接在 的上閘極接點電極74。 19 1249814 該資料線58可以透過一資料接點部份84與一資料 驅動器(未顯示)連接。該資料接點部份84可以包含一自 資料線58延伸出的下資料接點電極64,以及一連接在 下資料接點電極64上的上資料接點電極76。再者,該 資料接點部份84可以包含一閘極絕緣層90、一主動層 92以及一設於下資料接點電極64與下基板88間的歐姆 接觸層94。 該閘極絕緣圖案90與鈍化膜圖案98通常所形成的 區域中,該處並不會設定像素電極72、上閘極接點電極 74以及上資料接點電極76。 據此看來,鈍化膜層98與閘極絕緣層90可以由一 使用蝕刻氣體的乾式蝕刻製程而成型,該蝕刻氣體係六 氟化硫SF6與氧氣〇2為3:1至10:1的混合比例,或者可 以在高壓下使鈍化膜圖案98與閘極絕緣圖案90成型, 例如300至400微托之壓力下。換言之,鈍化膜層98可 以單獨使用六氟化硫SF6蝕刻氣體而成型,而閘極絕緣 層90也可以由混合六氟化硫SF6與氧氣02的蝕刻氣體 而成型,但與前者相比,該蝕刻氣體中的六氟化硫SF6 比例則下降。此外,鈍化膜圖案98與閘極絕緣圖案90 可以藉由使用六氟化硫SF6的乾式蝕刻法,而使得鈍化 膜圖案98被過度蝕刻。 具有上述組裝的薄膜電晶體陣列基板可以透過三次 光罩製程的使用而形成。該製造薄膜電晶體陣列基板的 方法係依據本發明所指出使用三次光罩製程的具體實施 20 1249814 7,其包含用於形成閘極圖案的第一光罩、用於形 =案與源/汲圖案的第二光罩以及用於形成閉極: 緣圖,90、鈍化膜圖案98與透明電極圖案的第三光罩。 例所f Γ A ^至第九E圖係域本發㈣例示具體實施 J所‘出的製造薄膜電晶體陣列基板的例示方法 平面與橫剖面示意圖。 々幻 制、A f,、Α圖至第六Β圖分別表示依據本發明所指出的 ^列基板例示方法的平面與橫剖面示意 案。/、曰出糟由弟一光罩製程於下基板88上形成閘極圖 成,::金屬層可以於下基板88上藉由沈積方法形 从濺鍍法。之後,該閘極金屬層可藉由使用第一 52、蝕刻法與蝕刻製程而成型,以形成包括間極線 甲$54與下閘極接點電極%的閘極圖案。包括鉻 、鎢(MoW)、鉻/紹(Cr/A1)、銅(Cu)、紹(鉉)[Ai(Nd)]、 (歛/^,〇/A1)、錮 7 紹(鉉)[M〇/A1(N叫與鉻 / 紹 雙層結un及其類似物的祕金屬可❹於單層或 令咅lj 2圖與第圖分別表示基板的平面與橫剖面 障二u二係依據本發明具體實施例之製造薄膜電晶體 體圖ί法,藉由第二光罩製程形成源/汲圖案與半導 非明確地說’如第人Α®所示,-閘極絕緣層9〇a、 一非晶形石夕層, za、一 η非晶形矽層94a與源/汲金屬層 21 1249814 58a可藉由沈積方法序列形成於臭有閘極圖案的下基板 88上,例如電漿辅助化學氣相沉積系統(PECVD)或濺 鍍。在具體實施例中,閘極絕緣層90a可由無機絕緣讨 料所組成,例如氧化矽(SiOx)或氮牝矽(SiNx)。源/沒圖案 的金屬可由鉬(M〇)、鈦(Ti)、钽(Ta)或鉬合金所組成。 接著’一光阻圖案71b可使硝第二光罩的光姓刻戴 程與蝕刻製程而形成於源/汲金屬詹58a上,如第八A _ 所不。於此,繞射曝光光罩在薄腺電晶體的通道部份具 有 %射曝光區域,其可作為一第二光罩’藉以使通道 部份的光阻圖案較源/汲圖案的光陣圖案為低。 然後如第八B圖所示,該源/淚金屬層58a可以由一 使用光阻圖案71b的濕式蝕刻製稃而成型,藉以提供源/ $圖案’該圖案包含資料線58、滹極60、與源極60整 合的没極62、儲存電極66以及下資料接點電極64。 在單一乾式蝕刻製程中,使用同一光阻圖案71b、 可使非晶形矽層92a、n+非晶形矽膺94a成型,藉以提供 包含歐姆接觸層94與主動層92的,半導體圖案147。 其次,如第八c圖所示,於通道部份的光阻圖案 相對上高度較低,可以用灰化製程移除。據此,可蝕岁 出源/沒圖案與通道部份的歐姆接觸層94,例如使> 姓刻製程。因此,通道部份的主動層92可完全乙; 源極60與没極62分離,如第八D圖所示。 據此,遺留在源/汲圖案部份上的光阻圖案的殘制 會由可使用剝離製程加以移除。 、’
22 I2498i4 〜第九A圖至第九E圖分別表示基板的平面與橫剖面 示意圖,係依據本發明的一例示製造薄膜電晶體陣列基 板的方法,其包含由第三光罩製程形成的閘極絕緣層 9〇、鈍化膜層98與透明電極層。 鈍化膜98a可包含無機絕緣材料或低介電常數的有 機絶緣材料所組成,無機絕緣材料例如氧化矽(si〇x)或氮 化矽(SiNx),有機材料例子為丙烯酸有機化合物,苯基 環丁烯(benzocyclobutene, BCB),全氟環丁烷 (perfluorocyclobutane,PFCB)或其類似物,其可藉由沈積 方法,例如濺鍍,在具有源/汲圖案的閘極絕緣膜9〇a上 完全地沈積。而一光阻可以完全地置於鈍化膜98a上。 然後,一光阻圖案71c可以由使用一第三光罩的光蝕刻 法來形成’如第九B圖所示。 隨後,除了有透明電極圖案的區域外,鈍化膜98a 與閘極絕緣膜90a可由使用光阻圖案71c作為光罩的乾 式蝕刻法而成型,藉以使閘極絕緣圖案98與閘極絕緣層 90於一將設置一透明電極圖案的區域外的區域中成型。 本發明採用提高六氟化硫SF6比例的蝕刻氣體,其 六氟化硫SF6與氧氣〇2比例為3:1至10:1。因此,相對 於光阻圖案的寬度,在光阻圖案71c下方的鈍化膜98a 之線免被狹窄地過度茲刻。藉由實質上的剝離(lifted off) 光阻圖案71c,鈍化膜98a被過度蝕刻來幫助透明電極成 型。在一較佳的實施例中,鈍化膜98a的一過度蝕刻區 域dl之寬度少於2μπι。 23 1249814 更明確地說,六氟化硫SF6與無機絕緣材料如氧化 矽(Si〇x)或氮化矽(SiNx)反應良好,而氧氣ο:與光阻圖 案反應良好。因此,當鈍化膜98a與閘極絕緣膜9〇a經 由一使用光阻圖案71c作為光罩的乾式蝕刻法而成型 時,若使用含有六氟化硫SF6與氧氣〇2比例為3:1至1〇:1 的蝕刻氣體,該六氟化硫SF6可對鈍化膜98a露出的側 表面產生影響。如此,將可過度蝕刻鈍化膜98a露出的 側表面。 而且,依據本發明的製造薄膜電晶體陣列基板的方 法,另一個達成鈍化膜98a過度蝕刻的方法為在高壓使 鈍化膜98a成型,例如300至400微托的壓力。 更明確地說,若壓力上升,氣體分子間的多個碰撞 會隨之增加,而造成平均自由徑縮短。如此,氣體分子 的直線軌跡會下降,導致氣體分子的上下左右不規則的 運動增加。因此,在光阻圖案71c下方的鈍化膜98a之 側表面會因氣體分子的上下左右不規則運動而受更多影 響。所以,光阻圖案71c下方的鈍化膜98a可被過度钱 刻。 依據本發明的製造薄膜電晶體陣列基板的方法中, 另一個達成鈍化膜98a過度姓刻的例示方法可為將鈍化 膜98a成型的分成兩個例示的步驟。 在一第一例示步驟中,鈍化膜98a可以僅由六氟化 硫SF6而成型,如第十一 A圖所示。如上所述,相對於 氧氣,純化膜98a是利用光阻圖案作為光罩而成型,相 24 1249814 對於氧而言,六氟化硫SF6對鈍化膜98&的侧表面更有 &響㈣光阻圖案7lc下方的純化膜_可被過度 姓刻。 然後,在-例不的第二步驟中’閘極絕緣膜術係 藉由與氧氣〇2混合的六氟化硫沾6_氣體而成型,此 姓刻氣體中,六氟化硫SF6比例因此降低。如此,六敗 化硫sf6與氧氣〇2比例為1:3。降低六氣化硫SF6含量 -般是為了預防閘極絕緣層90a的過度蝕刻。換句話 况’若閘極絕緣層90a僅由六氟化硫Sf6蝕刻,閘極絕 緣膜’之側表面亦會被過度侧,這將在閘極絕緣膜 卯:上造成不連續的透明電極圖案。因此,可透過混合 氧氣〇2而降低使用六氟化硫呢的餘刻氣體使絕緣膜 90a成型’以防止閘極絕緣圖案9〇的侧表面被過度蝕刻。 隨後’透明f崎料74a可藉由沈積方法沈積於整 個基板上’例如在具光阻圖案71c殘餘物的下基板88上 進行缝。相車交於光阻圖案,在此製程階段中,透明電 極材料74a的形成’可藉由過度_鈍化圖案而使鈍化 圖案98與光阻圖帛71c之間更容易分開,如第九d圖所 不三透明電極材料74a可由氧化銦錫(IT〇)、氧化錫(τ〇) 或氧化銦鋅(ιζο)所組成。 光阻圖案71c接著可藉由在薄膜電晶體陣列基板上 使用一剝離法(lift-off meth〇d)的剝離製程來移除,在該 ^列基板有透明電極材料74a完全地沈積於其上。該透 月電極材料74a沈積在光阻圖案71c之上,可同時與光 25 1249814 的透明詩+ 像言電極72與上資料接點電極76 , '、即,由於透明電極材料74a於過度蝕刻 S被刀開,沈積於光阻圖案71c上的透明電極材料 & ’可輕易地隨同光阻圖案71c被移除。 換句話说,剝離劑(stripper solution)可輕易地滲透進 =透明電極材料74a的分開區域,於此區域中,純化膜 二98係被過度蝕刻。在剝離製程期間中,使用剝離方法 ^ M輕易地移除形成於光阻圖帛71c上的透明電極材料 74a 〇 因此,在移除光阻後,上閘極接點電極74可以與下 間極接點電極56連接,像素電極72可以與薄膜電晶體 肋的汲極62,以及儲存電容78的儲存電極66作電性連 接而上^料接點電極76可以與下資料接點電極64作 電性連接。 如上所述,依據本發明所指出的製造薄膜電晶體陣 幻基板之方法,係涉及過度蝕刻在光阻圖案下之鈍化膜 _ 的’其藉由進一步提高SF6的混合比例或者於一壓力下, 透過使用該蝕刻氣體的剝離法蝕刻製程的組合,使閘極 、、、邑緣膜與鈍化膜成型。另一方式為,進行鈍化膜與閘極 絕緣膜的乾式蝕刻,可藉由使每種蝕刻氣體的組成產生 差異,而使鈍化膜與閘極絕緣膜成型。 - 因此,可輕易地依據本發明使用剝離法來形成透明 電極圖案。 26 1249814 綜上所述,依據本發明製造薄膜電晶體陣列基板的 方法,藉由採用剝離法的三次光罩,可簡化基板的組裝 與製造製程。所以,可進一步降低製造成本與增加產量。 特別是,依據本發明的製造薄膜電晶體陣列基板之 方法,鈍化膜的側表面可以被過度蝕刻,而此過度蝕刻 造成透明電極圖案分開,從而可使得剝離劑在剝離製程 期間可輕易地於分開處滲透進入光阻中。因此,依照剝 離法進行光阻圖案的剝離製程,可輕易地使在光阻圖案 上的透明電極材料被沉積而成型。 雖然本發明已經上述示於圖式中的具體實施例之解 釋,熟習本技藝之人士應理解,本發明並不限於該些具 體實施例,在不脫離本發明的精神與範疇下,仍然可能 有許多的改變或修飾。因此,本發明之請求範圍應以所 附之申請專利範圍及其等效物而定。 27 1249814 【圖式簡單說明】 為提供本發明更進一步之瞭解,而納入並構成本 說明書之部份附圖,其係說明本發明之實施例,且丘 同說明解釋本發明的原理。 第一圖為先前技術之薄膜電晶體陣列基板之平面示意 圖。 第二圖為沿著第-圖的、線H,的薄膜電晶體陣列基板 之橫剖面示意圖。 · 第二A圖至第二D圖為第二圖所示的製造薄膜電晶體 基板方法的序列橫剖面示意圖。 第四圖為依據本發明具體實施例的製造薄膜電晶體陣 列基板之平面示意圖。 第五圖為沿著第四圖的線II-ΙΓ的薄膜電晶體陣列基 板之橫剖面示意圖。 第六A圖至第九E圖為依據本發明之具體實施例的製 造薄膜電晶體陣列基板方法之橫剖面示意圖。 Φ 第十A圖至第十c圖為有關於第九c圖所示之底切 (undercut)產生的實驗結果的組裝。 弟十一 A圖至第十一 B圖為依據本發明的製造薄膜電 · 晶體陣列基板方法的中,蝕刻製程的第二步驟 之橫剖面示意圖。 ^ 28 1249814 【主要元件符號說明】 2閘極線 4資料線 8閘極 12汲極 16第一接觸孔 20儲存電容 24第二接觸孔 28下閘極接點電極 32上閘極接點電極 36下資料接點電極 40上資料接點電極 44閘極絕緣膜 48歐姆接觸層 5 2閘極線 54閘極 58資料線 60源極 64下資料接點電極 71b光阻圖案 72像素電極 7 4 a透明電極材料 6薄膜電晶體 10源極 14主動層 18像素電極 22儲存電極 26閘極接點部份 30第三接觸孔 34資料接點部份 38第四接觸孔 42下基板 47半導體圖案 50鈍化膜 56下閘極接點電極 58a源/没金屬層 62汲極 66儲存電極 71c光阻圖案 74上閘極接點電極 76上資料接點電極
29 1249814 78儲存電容 80薄膜電晶體 82閘極接點部份 84資料接點部份 88下基板 90閘極絕緣膜/層/圖案 90a閘極絕緣層/膜 92主動層 92a非晶形矽層 94歐姆接觸層 94a n+非晶形石夕層 98鈍化膜層/圖案 98a鈍化膜 dl過度蝕刻區域 147半導體圖案 30
Claims (1)
1249814 十、申請專利範圍: 1. 一種製造薄膜電晶體陣列基板的方法,其包含: 形成一閘極圖案於一基板上; 形成一閘極絕緣膜於該基板上; 形成一源/汲圖案與一半導體圖案於該基板上; 形成一鈍化膜於該基板上; 形成一光阻圖案在該鈍化膜上; 使用該光阻圖案覆蓋鈍化膜以形成一鈍化膜圖 案,形成該鈍化膜包含過度蝕刻該鈍化膜; 形成一透明電極膜於該基板上; 移除位於光阻圖案與沉積於光阻圖案上的 透明電極膜;以及 形成一透明電極圖案。 2. 如申請專利範圍第1項所述之製造薄膜電晶體陣 列基板的方法,其中該形成鈍化膜圖案包含形成 一線寬窄於該光阻圖案之鈍化膜圖案。 3. 如申請專利範圍第1項所述之製造薄膜電晶體陣 列基板的方法,其中該形成鈍化膜圖案係包含使 用一六氟化硫SF6比例高於氧氣02比例的蝕刻 氣體,使鈍化膜成型。 1如申請專利範圍第3項所述之製造薄膜電晶體陣 列基板的方法,其中該六氟化硫SF6與氧氣02的 比例為3··1至10:1。 5.如申請專利範圍第1項所述之製造薄膜電晶體陣 31 1249814 列基板的方法,其中該形成鈍化膜圖案包含在300 至400微托之壓力下,蝕刻該鈍化膜以形成鈍化 膜圖案。 6. 如申請專利範圍第1項所述之製造薄膜電晶體陣 列基板的方法,其中該形成鈍化膜圖案係包含: 使用六氟化硫SF6與使用光阻膜做為一光罩,以 使該鈍化膜成型;以及 使用六氟化硫SF6與氧氣02的混合氣體使該閘極 絕緣膜成型。 7. 如申請專利範圍第6項所述之製造薄膜電晶體陣 列基板的方法,其中該混合氣體中六氟化硫SF6 與氧氣〇2的比例為1:3。 8. 如申請專利範圍第1項所述之製造薄膜電晶體陣 列基板的方法,其中該形成鈍化膜圖案係包含使 用六氟化硫SF6與使用光阻膜做為一光罩,使該 鈍化膜及閘極絕緣膜成型。 9. 如申請專利範圍第1項所述之製造薄膜電晶體陣 列基板的方法,其中該形成閘極圖案係包含:於 該基板上,形成一薄膜電晶體的一閘極; 形成一與該閘極連接的閘極線;以及 形成一與該閘極線連接的下閘極接點電極。 10. 如申請專利範圍第9項所述之製造薄膜電晶體陣 列基板的方法,其中該透明電極圖案包含一連接 至該薄膜電晶體的像素電極、一連揍至該下閘極 32 1249814 列基板的方法,其中該形成半導體圖案係包含沿 著談源/汲圖案形成位於該源/汲圖案之下的半導 體圖案。 16. 如申請專利範圍第1項所述之製造薄膜電晶體陣 列基板的方法,其中該移除光阻圖案包含使用一 光阻剝離製程,以移除光阻圖案與位於光阻圖案 上的透明電極材料,來形成透明電極圖案。 17. 如申請專利範圍第1項所述之製造薄膜電晶體陣 列基板的方法,進一步包含: 形成一下資料接點電極與一上資料接點電極,該 下資料接點電極經由該上資料接點電極連接至 資料線,並以一實質上相似於該閘極圖案的材 料,形成在一沿著該閘極圖案的共平面上。 18. —種製造薄膜電晶體陣列基板的方法,其包含: 形成一薄膜電晶體於一基板上; 形成一鈍化膜於該基板上; 形成一光阻圖案於該鈍化膜上; 使用該光阻圖案使該鈍化膜成型,而形成一鈍化 膜圖案,該成型包含過度蝕刻該鈍化膜;以及 形成一像素電極,其自鈍化膜圖案側表面延伸 出,並實質上設於鈍化膜圖案之外的區域。 19. 如申請專利範圍第18項所述之製造薄膜電晶體 陣列基板的方法,其中該形成鈍化膜圖案包含形 成具有一線寬窄於光阻圖案的鈍化膜圖案。 34 1249814 20. 如申請專利範圍第18項所述之製造薄膜電晶體 陣列基板的方法,其中該形成像素電極包含: 形成一透明電極材料於該基板上,該基板上有鈍 化膜圖案與光阻圖案的殘留物殘留其上;以及 使用一剝離製程,以移除光阻圖案與位於光阻圖 案上的透明電極材料。 21. —種製造薄膜電晶體陣列基板的方法,其包含: 形成一閘極圖案於一基板上; 形成一閘極絕緣膜於該基板上; 形成一源/汲圖案與一半導體圖案於該基板上; 形成一鈍化膜於該基板上; 形成一光阻圖案於該鈍化膜上; 使用光阻圖案使鈍化膜成型以形成一鈍化膜圖 案,該鈍化膜圖案的寬度窄於光阻圖案的線寬; 以及 形成一透明電極圖案於該基板上。 22. 如申請專利範圍第21項所述之製造薄膜電晶體 陣列基板的方法,其中該形成鈍化膜圖案包含使 用一六氟化硫SF6比例高於氧氣02比例的蝕刻 氣體,使該鈍化膜成型。 23. 如申請專利範圍第22項所述之製造薄膜電晶體 陣列基板的方法,其中該六氟化硫SF6與氧氣 02的比例約為3:1至10:1。 24. 如申請專利範圍第21項所述之製造薄膜電晶體 35 1249814 陣列基板的方法,其中該形成鈍化膜圖案包含在 300至400微托之壓力下,蝕刻該鈍化膜。 25. 如申請專利範圍第21項所述之製造薄膜電晶體 陣列基板的方法,其中該形成鈍化膜圖案包含: 使用六氟化硫SF6與使用光阻圖案做為一光罩, 使該鈍化膜成型;以及 使用含有六氟化硫SF6與氧氣02的混合氣體, 使該閘極絕緣膜成型。 26. 如申請專利範圍第25項所述之製造薄膜電晶體 陣列基板的方法,其中該混合氣體的混合比例為 六氟化硫SF6與氧氣02的比例約為1:3。 27. 如申請專利範圍第21項所述之製造薄膜電晶體 陣列基板的方法,其中該形成鈍化膜圖案包含使 用六氟化硫sf6與使用該光阻膜做為一光罩。 28. 如申請專利範圍第21項所述之製造薄膜電晶體 陣列基板的方法,其中該形成一透明電極圖案包 含: 形成一透明電極材料於基板上,該基板上有鈍化 膜圖案與光阻圖案的殘留物殘留於其上;以及 使用一剝離製程以移除光阻圖案與位於光阻圖案 上的透明電極材料。 36
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0070698A KR100500779B1 (ko) | 2003-10-10 | 2003-10-10 | 박막 트랜지스터 어레이 기판의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200514198A TW200514198A (en) | 2005-04-16 |
TWI249814B true TWI249814B (en) | 2006-02-21 |
Family
ID=33411801
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093129890A TWI249814B (en) | 2003-10-10 | 2004-10-01 | Manufacturing method of a thin film transistor array substrate |
Country Status (8)
Country | Link |
---|---|
US (1) | US7078279B2 (zh) |
JP (1) | JP4475578B2 (zh) |
KR (1) | KR100500779B1 (zh) |
CN (1) | CN1326201C (zh) |
DE (1) | DE102004048723B4 (zh) |
FR (1) | FR2860918B1 (zh) |
GB (1) | GB2407704B (zh) |
TW (1) | TWI249814B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8871590B2 (en) | 2009-12-31 | 2014-10-28 | Lg Display Co., Ltd. | Thin film transistor array substrate, liquid crystal display device including the same and fabricating methods thereof |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100560400B1 (ko) * | 2003-11-04 | 2006-03-14 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
KR101112538B1 (ko) | 2004-07-27 | 2012-03-13 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
KR101107246B1 (ko) * | 2004-12-24 | 2012-01-25 | 엘지디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조 방법 |
TWI287659B (en) | 2005-08-25 | 2007-10-01 | Chunghwa Picture Tubes Ltd | Multi-domain vertical alignment liquid crystal display panel, thin film transistor array, and methods of fabricating the same |
TWI339442B (en) | 2005-12-09 | 2011-03-21 | Samsung Mobile Display Co Ltd | Flat panel display and method of fabricating the same |
KR100818887B1 (ko) * | 2005-12-14 | 2008-04-02 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치 및 그 제조 방법 |
CN100367488C (zh) * | 2006-02-13 | 2008-02-06 | 友达光电股份有限公司 | 薄膜晶体管阵列基板的制造方法 |
JPWO2007099690A1 (ja) * | 2006-02-28 | 2009-07-16 | パイオニア株式会社 | 有機トランジスタ及びその製造方法 |
KR101228475B1 (ko) * | 2006-06-05 | 2013-01-31 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조 방법 |
US20080023703A1 (en) * | 2006-07-31 | 2008-01-31 | Randy Hoffman | System and method for manufacturing a thin-film device |
KR101326134B1 (ko) * | 2007-02-07 | 2013-11-06 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
CN100446222C (zh) * | 2007-03-28 | 2008-12-24 | 友达光电股份有限公司 | 薄膜晶体管基板的制造方法 |
TWI383502B (zh) * | 2007-10-02 | 2013-01-21 | Chunghwa Picture Tubes Ltd | 畫素結構及其製造方法 |
TWI396916B (zh) * | 2009-07-17 | 2013-05-21 | Chunghwa Picture Tubes Ltd | 薄膜電晶體陣列基板之製作方法 |
KR20110061773A (ko) * | 2009-12-02 | 2011-06-10 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이 기판 및 그 제조방법 |
KR101801974B1 (ko) * | 2009-12-31 | 2017-11-28 | 엘지디스플레이 주식회사 | 박막 트랜지스터 어레이 기판, 이를 포함하는 액정표시장치 및 이들의 제조방법 |
CN103151359B (zh) * | 2013-03-14 | 2015-11-11 | 京东方科技集团股份有限公司 | 一种显示装置、阵列基板及其制作方法 |
KR102151235B1 (ko) * | 2013-10-14 | 2020-09-03 | 삼성디스플레이 주식회사 | 표시 기판, 표시 기판의 제조 방법 및 표시 기판을 포함하는 표시 장치 |
WO2016047483A1 (ja) * | 2014-09-26 | 2016-03-31 | 東レ株式会社 | 有機el表示装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05323373A (ja) * | 1992-05-22 | 1993-12-07 | Fujitsu Ltd | 薄膜トランジスタパネルの製造方法 |
EP0638202A1 (en) * | 1993-03-01 | 1995-02-15 | General Electric Company | Self-aligned thin-film transistor constructed using lift-off technique |
EP0619601A2 (en) | 1993-04-05 | 1994-10-12 | General Electric Company | Self-aligned thin-film transistor constructed using lift-off technique |
US5391507A (en) * | 1993-09-03 | 1995-02-21 | General Electric Company | Lift-off fabrication method for self-aligned thin film transistors |
JP2661561B2 (ja) * | 1994-10-27 | 1997-10-08 | 日本電気株式会社 | 薄膜トランジスタおよびその製造方法 |
KR100225098B1 (ko) * | 1996-07-02 | 1999-10-15 | 구자홍 | 박막트랜지스터의 제조방법 |
US5830774A (en) * | 1996-06-24 | 1998-11-03 | Motorola, Inc. | Method for forming a metal pattern on a substrate |
US6107641A (en) * | 1997-09-10 | 2000-08-22 | Xerox Corporation | Thin film transistor with reduced parasitic capacitance and reduced feed-through voltage |
KR100453176B1 (ko) * | 1998-06-13 | 2005-04-08 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의제조방법 |
TW415109B (en) * | 1999-04-01 | 2000-12-11 | Hannstar Display Corp | Structure and fabrication of thin-film transistor (TFT) array |
KR100653467B1 (ko) * | 1999-12-24 | 2006-12-04 | 비오이 하이디스 테크놀로지 주식회사 | 박막 트랜지스터-액정표시소자의 제조방법 |
KR100583979B1 (ko) * | 2000-02-11 | 2006-05-26 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치 제조방법 및 그 제조방법에 따른액정표시장치 |
JP2002237594A (ja) * | 2001-02-02 | 2002-08-23 | Internatl Business Mach Corp <Ibm> | 薄膜トランジスタ、薄膜トランジスタの製造方法および薄膜トランジスタを含むディスプレイ・デバイス |
JP2002250934A (ja) * | 2001-02-26 | 2002-09-06 | Sharp Corp | 液晶用マトリクス基板の製造方法 |
KR100748857B1 (ko) | 2001-03-30 | 2007-08-13 | 엘지.필립스 엘시디 주식회사 | 박막트랜지스터와 이를 포함하는 어레이기판 제조방법 |
KR100803177B1 (ko) * | 2001-05-14 | 2008-02-14 | 삼성전자주식회사 | 액정표시장치용 박막 트랜지스터 및 그 제조방법 |
KR100796795B1 (ko) * | 2001-10-22 | 2008-01-22 | 삼성전자주식회사 | 반도체 소자의 접촉부 및 그 제조 방법과 이를 포함하는표시 장치용 박막 트랜지스터 어레이 기판 및 그 제조 방법 |
TW522570B (en) * | 2001-11-06 | 2003-03-01 | Hannstar Display Corp | Manufacturing method of thin film transistor array substrate and its structure |
-
2003
- 2003-10-10 KR KR10-2003-0070698A patent/KR100500779B1/ko active IP Right Grant
-
2004
- 2004-08-06 CN CNB2004100705314A patent/CN1326201C/zh not_active Expired - Fee Related
- 2004-09-28 US US10/950,493 patent/US7078279B2/en not_active Expired - Lifetime
- 2004-09-29 GB GB0421633A patent/GB2407704B/en not_active Expired - Fee Related
- 2004-10-01 TW TW093129890A patent/TWI249814B/zh active
- 2004-10-06 DE DE102004048723A patent/DE102004048723B4/de not_active Expired - Fee Related
- 2004-10-06 JP JP2004293977A patent/JP4475578B2/ja not_active Expired - Fee Related
- 2004-10-08 FR FR0410642A patent/FR2860918B1/fr not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8871590B2 (en) | 2009-12-31 | 2014-10-28 | Lg Display Co., Ltd. | Thin film transistor array substrate, liquid crystal display device including the same and fabricating methods thereof |
Also Published As
Publication number | Publication date |
---|---|
JP2005123610A (ja) | 2005-05-12 |
US20050079657A1 (en) | 2005-04-14 |
CN1606125A (zh) | 2005-04-13 |
FR2860918A1 (fr) | 2005-04-15 |
FR2860918B1 (fr) | 2007-02-23 |
DE102004048723B4 (de) | 2011-05-19 |
GB2407704B (en) | 2005-09-14 |
KR100500779B1 (ko) | 2005-07-12 |
US7078279B2 (en) | 2006-07-18 |
TW200514198A (en) | 2005-04-16 |
GB2407704A (en) | 2005-05-04 |
KR20050034924A (ko) | 2005-04-15 |
CN1326201C (zh) | 2007-07-11 |
DE102004048723A1 (de) | 2005-06-09 |
JP4475578B2 (ja) | 2010-06-09 |
GB0421633D0 (en) | 2004-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI249814B (en) | Manufacturing method of a thin film transistor array substrate | |
US6818923B2 (en) | Thin film transistor array substrate and manufacturing method thereof | |
US8017462B2 (en) | Method of making a liquid crystal display device capable of increasing capacitance of storage capacitor | |
JP4173851B2 (ja) | 表示素子用の薄膜トランジスタ基板及び製造方法 | |
KR100364949B1 (ko) | 액정 표시 장치의 제조 방법 | |
US8836901B2 (en) | Substrate for liquid crystal display device including peripheral lines having openings and fabricating method thereof | |
US7550327B2 (en) | Method for fabricating thin film transistor substrate | |
KR100480333B1 (ko) | 액정표시장치용 어레이기판과 그 제조방법 | |
US7413938B2 (en) | Thin film transistor array substrate and method of manufacturing the same | |
JPH0242761A (ja) | アクティブマトリクス基板の製造方法 | |
JP2004310043A (ja) | 薄膜トランジスタアレイ基板及びその製造方法 | |
JP2008010810A (ja) | フラットパネルディスプレイに使用される薄膜トランジスタの製造方法 | |
JP2010191421A (ja) | Tft−lcdアレイ基板及びその製造方法 | |
KR20010099958A (ko) | 액정 표시 장치의 제조 방법 | |
US7428032B2 (en) | Horizontal electric field LCD TFT substrate having gate insulating layer of varying thickness and fabricating method thereof | |
US7492418B2 (en) | Liquid crystal display device with particular metal layer configuration of TFT and fabricating method thereof | |
US7300830B2 (en) | Method of fabricating liquid crystal display panel | |
TWI281999B (en) | LCD device and manufacturing method thereof | |
TW200828505A (en) | Method of manufacturing a thin film transistor substrate | |
JP2005283690A (ja) | 液晶表示装置とその製造方法 | |
JP2004518173A (ja) | アクティブマトリクス液晶ディスプレイのようなピクセル化されたデバイスおよびその製作方法 | |
TWI335005B (en) | Thin film array panel and manufacturing method thereof | |
JP3663743B2 (ja) | 液晶表示装置の製造方法 | |
JPH03192729A (ja) | アクテイブマトリクス表示装置の薄膜トランジスタアレーの製造方法 | |
JPH03192731A (ja) | アクテイブマトリクス表示装置の薄膜トランジスタアレーの製造方法 |