TW519729B - Non-volatile semiconductor memory - Google Patents

Non-volatile semiconductor memory Download PDF

Info

Publication number
TW519729B
TW519729B TW090130891A TW90130891A TW519729B TW 519729 B TW519729 B TW 519729B TW 090130891 A TW090130891 A TW 090130891A TW 90130891 A TW90130891 A TW 90130891A TW 519729 B TW519729 B TW 519729B
Authority
TW
Taiwan
Prior art keywords
film
memory device
insulating film
semiconductor memory
memory cell
Prior art date
Application number
TW090130891A
Other languages
English (en)
Inventor
Tatsuya Kunikiyo
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Application granted granted Critical
Publication of TW519729B publication Critical patent/TW519729B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • G11C16/0475Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS] comprising two or more independent storage sites which store independent data

Description

519729
〔發明所屬的技術領域〕 本發明,係關於非揮發性半導體記憶裝置,特別是關於 一種 NROM(Nitride Read Only Memory)型之非揮發性半^ 體記憶裝置的構造。 & 〔先前技術〕 圖6 1為顯示先前NR0M型非揮發性半導體記憶裝置的部分 構造之俯視圖。但是在圖61中,僅對於字線WU、WL2和^ 元線BL1、BL2,以及通道區CIU〜CH3之間的佈置關係,以 模式方式顯示。字線WL1、WL2,皆係所定方向(下稱,,列方 向·’)延伸而形成。位元線BL1、BL2,皆係朝向與列方向呈 直交方向(下稱π行方向π)延伸而形成。通道區Cjji〜 CH3,皆係在呈相鄰的位元線彼此之間,朝向行方向延伸 而形成。 圖6 2為顯不§己丨思早元電晶體的構造之剖面圖。圖6 2,係 相當於與沿者在圖6 1所示的線分A1 — A1位置相關的剖面才^ 造。在矽基板101上面處,選擇性地形成有L〇c〇s型 Oxidation of Silicon)元件隔離絕緣膜106i2〜1〇6 ,用 以劃分元件形成區域。在元件隔離絕緣膜丨〇 L〜丨〇 6以之間 的介面處之矽基板1 0 1内,形成有n+型雜質擴散區域 10 712〜1 0 723。雜質擴散區域1〇712〜1〇 723,均係對應於圖61所 示的位元線BL1、BL2。雜質擴散區域ι〇7ΐ2〜1〇?23,均係透 過利用離子植入法將η型雜質引進於元件隔離絕緣膜” 1 0 6lg〜1 0 6^下面的矽基板1 〇 1内之後,再使該雜質予以熱擴 散而形成。 ......
C: \2D-mDE\91-03\90130891 .ptd 519729 五、發明說明(2) 在元件形成區域内的矽基板101之上面上,形成有〇N〇膜 1 0 51〜1 0 53。ΟN 0膜1 0 5〗〜1 0 53,均係亦延伸至元件隔離絕緣 膜1 0 612〜1 〇 623端部處而形成。ΟΝΟ膜1 〇 〜1 0 53,均係使氧化 矽膜102^ 1 0 23、氮化矽膜103^ 1 0 33及氧化矽膜104^1043依 序形成於栓塞10、13、14、20、35上且成為三層構造。其 不同於MNOS(Metal Nitride Oxide Semiconductor),使、 氧化石夕膜102^ 1 0 23 薄膜厚度為5nin以上,以防 止電子穿隧效應(tunneling effect)。 在〇1^0膜1〇51〜1 0 53及元件隔離絕緣膜1〇612〜1〇623上,形成 有導電膜1 0 \。導電膜1 〇 h,例如成為多晶石夕化物 (polycide)構造或多晶金屬(polymetal)構造。但是,為 了提尚記憶單兀電晶體的動作速率,較理想為採用一種"電 阻低於多晶矽化物構造之多晶金屬構造。導電膜1〇9 , 對應於圖61所示的字線WL1。在元件形成區域内之矽美板 ιοί上面内,形成有1)型通道區108ι〜1〇83。通道區ι〇8二 ΙΟΙ,均係對應於圖61所示的通道區CIU〜CH3。 嘴 通道區〜,的雜質濃度,使得可將記憶單元電= S&限電壓设疋為所欲數值。 、 雜負擴散區域lG7l2〜 1 () 723,均係、可作為記憶單 的源極、汲極而起作用。_膜1〇5ι〜1〇53,均 憶單元電晶體的開極絕緣膜而起作用。位於0Ν0、乍為5己 101 1 0 53上部分的導電膜1091,係可作為記 元 的閘電極而起作用。 電日日體 元件隔離絕緣膜1〇612〜1〇623 均係形成如 下。首先,將
五、發明說明(3) 石夕基板101整面上。其次,對於〇n〇膜定義圖 ΐ = ΐ膜1051〜1053 °藉此’ γ使石夕基板hi上面的- :二:。再來,透過對於經露的部分之矽基板1 0 1予以 …巩化,形成元件隔離絕緣膜106 !°:° ^1?1:1 0 53 ^^16 ^ ^^ ; ^ ^ ^ ^ ^ ^ ^ :的防負:Ϊ :當:成疋件隔離絕緣膜10612〜1 0 623之際所 乂 ΜΜΜ i 、功能,以達成製程步驟數的削減。 ,麵型的非揮發性半導體記憶裝置中,如後述般,可 =記:單元電晶體的二格内儲存各-位元,就是總共 ::存一位几。另外,參見_,其nr =隐裝置的單位單元面積,即為2Fx2 5二7 此/(featured size)相當於設計規則。若^〇 3 , 即為5F2 =〇· 6125 —,而若F =0. 25 _,則為5F2·= 〇 3125“。而且’Ν_型的非揮發性 ^ 之。於是,可使_型的半導 有儲存密度較高,以及製造成本較低廉‘:置,係具 其次,針對NROM型的記憶單 ^倣 體地加以說明。NROM型的記憶單;曰體動作狀態’更具 憶單元電晶體的二格内儲存體’係可在單-記 中,用來健存資訊的一方格稱‘;0。在本說明書 BiU。 * ^BltR另一方則稱為 圖63為用來說明寫入動作之据4固 初作之杈式圖。圖63(A)為顯示對 519729 五、發明說明(4) 於B i t R所進行的宫a a * 質擴散區域1〇712:,施。:^源極區域而起作用的雜 域而起作用的雜質擴散區域 S作為汲極區 壓,而在閘電極1091上,—。則鞑加的電 將通道熱電子介由氧化':σ、「v的電壓。藉此,可 而經注入的其電子注入於氮化矽膜m2内, 』丹电于,係由在氮化矽膜1〇 2 的陷阱(亦稱捕獲準位或捕獲中來▲:政地分布 内所蓄積的;子=在=同,在如快閃記憶體等浮間 少,僅需100ns左i的I = 如僅有200〜500個般很 使對於雜質擴散區域HU%上所^的入^;透過 :呈相反,如圖_所示,就可進行對於‘ΛΛ情 圖64為用來說明抹除動作之模式圖。圖6 於BitR的抹除動作。在雜質擴散區域 關 0V的電壓,而在雜質擴散區域⑷^,則施力^加 電壓’而在閘電極1(^上’就施加% =_6V的電D23 、, 電位差產生於矽基板1〇1(或者在a , 道電流。因該帶間通道電流而致促使熱電 帶孰間, 被-6V的閘極電壓引誘,再介由氧化石夕膜1〇22注入:氮^ 石夕膜1〇32内。而後,經注人的電洞和f積在氮切膜⑴ 内的電子結合,結果BitR的記憶資訊以致被抹除。因為2其 第9頁 C:\2D-C0DE\91-03\90130891.ptd 519729 五、發明說明(5) 須抹除的電子不多,所以 可結束抹除動作。透過 而1〜10 Vs左右的短時間内即 所施加的電壓與±述情,於雜質擴散區域、1 0 723上 進行關於_的抹呈相反,如圖64⑻所示,就可 圖6 5為用來說明讀出動 自随的讀出動作。ί =之模式圖。圖65(A)為顯示讀 區域1〇712上,施加V =1 極區域而起作用的雜質擴散 起作用的雜質擴散二.07的電® ’而在作為源極區域而 在閘電極_ Γ 23上’則施加Vs=〇V的電壓,而 1上,就施加Vg =3V的電壓。藉由對於雜質擴 可亦可將通道電流在雜質擴散區域ι〇712上内產生。若 在BjtR的士化矽膜1〇32内蓄積有電子,由於仍在臨限電壓 較咼的狀態中’故即使對閘電極丨〇 1施加3V電壓,仍未產 生通道電流。相對於此,若未在BitR的氮化矽膜1〇心内蓄 積有電子,則在在臨限電壓較低的狀態中,因此對閘電極 101施加3V電壓,以產生通道電流。從而,透過檢測汲極 電流或汲極電壓,可讀出BitR的儲存資訊。透過使對於雜 貝擴政£域107ΐ2、ΙΟ?23上所施加的電壓與上述情形呈相 反,如圖6 5 (Β)所示,就可進行關於B i t L的抹除動作。 圖6 6為顯示N R Ο Μ型的先前之非揮發性半導體記憶裝置的 記憶單元構造之電路圖。位元線,係構成主位元線MBL1、 MBL2和副位元線SBU〜SBL5的階層構造。圖61所示的位元 線BL1、BL2或圖62所示的雜質擴散區域1〇712、1〇 723,均係 相當於圖66中的副位元線SBL1〜SBL5。在圖66中,雖然記
C:\2D-00DE\91-03\90130891.ptd
519729 五、發明說明(6) 載有二條主位元線MBL1、MBL2和五條副位元線SBL1〜SBL5 ,但是兩種位元線的條數應不限該等條數。除外兩端副位 元線S B L1、S B L 5的副位元線S B L 2〜S B L 4,均係與延著列方 向呈相鄰的二格記憶單元共有,藉此可實現記憶單元列的 高集體度。 在副位元線SBL1〜SBL5的兩端處,分別連接有選擇電晶 體STla〜ST4a、選擇電晶體ST2b〜ST5b。選擇電晶體 STla〜ST4a,均係連接至主位元線MBL1上,選擇電晶體 ST2b〜ST5b,均係連接至主位元線MBL2上。選擇電晶體 STla〜ST4a、選擇電晶體ST2b〜ST5b的每一閘極,分別連接 至選擇線SLla〜SL4a、選擇線SL2b〜SL5b上。按照對於選擇 線SLla〜SL4a、選擇線SL2b〜SL5b上所施加的電壓不同,可 控制主位元線MBL1、MBL2和副位元線SBL卜SBL5之間的連 接狀態。 / 例如著眼記憶單元電晶體MT1,並設想執行圖63(A)的寫 入動作。首先,對於主位元線MBL1上施加電壓,並對於 主位元線MBL2上施加4V電壓。再來,在對於選擇線SLla上 施加1.5V+Vth的電壓同時,亦對於選擇線SL2b上施加4V + Vth的電壓。在此,所謂Vth是選擇電晶體STla〜ST4a、 選擇電晶體ST2b〜ST5b的臨限電壓。藉此,對於副位元線 SBL1、SBL2上,分別施加〇V、4V的電壓。然後,對於字線 WL1上施加8V電壓,以使電子注入於記憶單元電晶體MT1的 副位元線SBL2側的ΟΝΟ膜内,進而執行對於BitR的寫入動 作。
C:\2D-C0DE\91-03\90130891.ptd 第11頁 519729 五、發明說明(7) 圖67為顯示關於記憶 . 入、讀出及抹除的—〜早70電日日體…1的B11R所執行的寫 上述。當欲執行誃:二動作之時序圖。至於寫入動作如同 上分別施加動作時,就對於主位元線MBL1、MBL2 加1· 5V +vth的電懕電壓,並對於選擇線乩1&、SL2b上施 外,舍歛劫—从变’再對於字線WL1上施加3V電壓。另 分別二==作時,就對於主位元線狐…上 ! ,v ,v + u 电&,並對於選擇線SLla、SL2b上施加 1.5V+Vth '4V+Vth^^r- η μ嫌 th的電壓,再對於字線WL1上施加-6V電 οπ ^ 右使用I 5V及0V的二種電源,該等以外的 〇 V、4V、3V、—βν 莖々 ^ — V專各電壓,均必須由晶片内部產生。 〔本發明所欲解決的問題〕 然而’這種先前的非揮發性半導體記憶裝置,仍有問題 如下。 第一問題. 圖68為顯示延著列方向呈相鄰的二個記憶單元電晶體 MT12、MT13的構造之剖面圖。雜質擴散區域1〇 723,係與二 個記憶單元電晶體MT12、MT13共有。位於ΟΝΟ膜1 0 52上部 分的導電膜1 0 \,係可作為記憶單元電晶體ΜΤ1 2的閘電極 而起作用,位於0N0膜1 0 53上部分的導電膜101,係可作為 記憶單元電晶體ΜΤ1 3的閘電極而起作用。記憶單元電晶體 ΜΤ1 2的閘電極,以及記憶單元電晶體ΜΤ1 3的閘電極,均係 介由位於元件隔離絕緣膜1 0 623上部分的導電膜1 〇 \,以導 電性地予以相接。 關於記憶單元電晶體ΜΤ12的BitR及記憶單元電晶體ΜΤ13
519729
Γ=:Ν0膜1 0 52、1 0 53内均蓄積有電子為前提。在 ^ =對抹除記憶單it電晶體MT12_itR的儲存内容,設 心σ下。在這種情況時,對於雜質# 0V,而對於雜曾墉锷貝擴政£域107〗2上施加 奵於雜質擴政區域10723上施加4V,而對於導雷膜 10 9丨上施加—6 v等電壓,以將埶雷 、 、 蕤以> 肘熱電洞注入於ΟΝΟ膜1〇52内, 措以可執行儲存内容的抹除。 中然二ΪΪ,亦在呈相鄰的非選擇記憶單元電晶細3 :對於雜質擴散區域1 0 723施加4V電壓所引起而促使熱電 Γ -fiV而蕾且/由力對於記憶單元電晶體ΜΤ13的閘電極上亦施 J 1,故將被促使的熱電洞注入於0Ν0膜1〇53内。灶 果,非選擇的記憶單元電晶體ΜΤ13的BitL的儲存内容亦^ 被?除。=此,根據先前的非揮發性半導體記憶裝置,; 執打記憶單元電晶體的儲存内容抹除時,與其呈相鄰的非 選擇的記憶單元電晶體的儲存内容亦會被抹除,換句話 說’仍有會產生抹除時的擾動不良之問題。 第二問顳. 如圖62所示,在NR0M型的記憶單元電晶體中,n+型雜質 擴散區域107形成於矽基板101内,且該雜質擴散區域1〇7 對應於圖66的副位元線SBL。在此,例如為一種多晶矽化 物(polycide)構造的字線Wl之片電阻(sheet resistance) 為5〜6 Ω/ □左右,相對於此,n+型雜質擴散區域1〇7之片 電阻則為1 0 0 Ω / □左右。於是,相較於字線礼,在副位元 線SBL中的信號傳輸之延遲時間變大,仍有記憶單元電晶 體整體上的動作速率降低之問題。
519729 五、發明說明(9) -------- 第三問題. 如上述般’在NROM型的記憶單元電晶體中,透過檢測 ΟΝΟ膜」05内f否電子蓄積所引起的記憶單元電晶體之臨限 電壓南低,讀出其記憶單元電晶體内的儲存内容。從而, 為了更準確地讀出記憶單元電晶體内的儲存内纟,較理想 為·在0N0膜105内已蓄積有電子時的臨限電壓,和尚未蓄 積電子時的臨限電壓之間的相差較大,換句話說,臨限 壓分布狀態較呈尖銳為較理想。 圖69為顯示臨限電壓分布之圖式。在〇Ν〇膜1〇5内已蓄積 有電子之土憶單元電晶體之臨限電壓分布,對應於,,〇,,, 而尚未蓄積電子之記憶單元電晶體的臨限電壓分布,則對 應於π 1"。分布"〇”的最大值和分布”丨”的最小值之間的相 差(下稱"WINDOW”)越大,就可更準確地讀出記憶單元電晶 體的儲存内容。然而,如圖69所示,在初始狀態中仍較大 的WINDOW,隨著重覆執行記憶單元電晶體的動作,亦 會逐漸變小。 圖70為顯示先前的記憶單元電晶體的構造之剖面圖。如 圖70所示,WINDOW的縮小化,係以捕獲、蓄積於氮化矽膜 103端部處的陷阱内之電子如跳躍等往中央方向逐漸移動 荨為起因而產生。如此,根據先前的非揮發性半導體記憶 裝置,仍有問題為:隨著重覆執行記憶單元電晶體的動心 作,亦使WINDOW會逐漸變小,以致無法準確地讀出記 元電晶體的儲存内容。 … 本發明係為了解決上述等問題而成,其目的在於押得一
519729
五、發明說明(ίο) 種非揮發性半導體記憶裝置,其實現可抑制或避免抹除時 的擾動不良、可抑制副位元線的高電阻所引起的記憶單元 電晶體動作速率降低,以及可避免WIND0W的縮小化所引 的記憶單元電晶體的誤動作。 〔解決問題的手段〕 本發明的申請專利範圍第1項所述之非揮發性半導體記 憶裝置,其特徵為,具有:半導體基板;多數個記憶單元 電晶體’呈矩陣狀地形成於半導體基板内;多數條位元 線,形成於每一矩陣的行上;多數條字線,形成於每一矩 陣的列上,而字線,係具有多數條副字線,而延著矩陣的 列方向呈相鄰的記憶單元電晶體的每一閘電極,係 相異副字線上。 另外, 導體記憶 導體記憶 之層間絕 成於層間 緣膜,形 緣膜内的 的接觸處 另外, 導體記憶 導體記憶 之層間絕 本發明 裝置, 裝置, 緣膜, 絕緣膜 成於半 栓塞, ,形成 本發明 裝置, 裝置, 緣膜, 的申請專 係申請專 其中:更 而副字線 内,而閘 導體基板 連接至副 有閘電極 的申請專 係申請專 其中:更 而副字線 利範圍第2項所述之非揮發性半 利範圍第1項所述之非揮發性半 具有覆蓋記憶單元電晶體而形成 ’係朝向矩陣的列方向延伸而形 電極,係介由能蓄積電子的閘絕 上’並且,其介由形成於層間絕 子線上’而在閘電極和检塞之間 的幅寬部。 利範圍第3項所述之非揮發性半 利範圍第1項所述之非揮發性半 有覆盖3己憶早元電晶體而形成 ’係朝向矩陣的列方向延伸而形
C:\2D-CODE\91-03\90130891.ptd 第15頁 519729
成於層間絕緣膜内,而閘電極,係介由能蓄積電子的閘絕 緣膜’形成於半導體基板上,並且,其介由形成於層間絕 緣膜内的栓塞,連接至副字線上,而检塞,係接觸於閘電 極的中央部處。 另外’本發明的申請專利範圍第4項所述之非揮發性半 導體圮憶裝置,係申請專利範圍第丨項所述之非揮發性半 導體記,裝置,其中··更具備覆蓋記憶單元電晶體而形成 之層間纟巴緣膜’而副字線係形成於層間絕緣膜内,而閘電 極,係介由能蓄積電子的閘絕緣膜,形成於半導體基板 j ’並且,其介由形成於層間絕緣膜内的栓塞,連接至副 字線上,而副字線,係沿著矩陣的列方向呈直線狀地 伸。 另外,本發明的半導體記憶裝置,其中:位元線,係具 備朝向矩陣的行方向延伸而形成於半導體基板内之雜質二 散區域,更具備:覆蓋記憶單元電晶體而形成之層間絕^ 膜,導電率高於層間絕緣膜之佈線,為朝向矩陣的行方: 延伸而形成於層間絕緣膜内,且介由形成於層間絕緣二 的栓塞而連接至雜質擴散區域上。 、内 另外,本發明的半導體記憶裝置,其中:副字線,係且 備:作為記憶單元電晶體的閘電極而起作用之部分,為具 向矩陣的列方向延伸而形成,並且,介由能蓄積電子γ朝 絕緣膜來形成於半導體基板上,而更具有·:覆蓋記憶,閉 電晶體而形成之層間絕緣膜;導電率高於副字線之=2疋 為朝向矩陣的列方向延伸而形成於層間絕緣膜内,且 '八’
C:\2D-OODE\91-03\90130891.ptd 第16頁 519729 五、發明說明(12) 形成於層間絕緣膜内的栓塞而連接至副字線上。 另外’本發明的非揮發性半導體記憶裝置,其中:閘電 極係"由具有能蓄積電子的電荷蓄積區域之閘極絕緣 膜形成於半導體基板的主面上,而記憶單元電晶體,係 更^,形成於半導體基板的主面上之源極、汲極區域,而 電何蓄積區域,係僅形成於近接於源極、汲極區域的閘極 絕緣膜之端部内。 另外,本發明的非揮發性半導體記憶裝置,其中··閘極 、、、邑、緣膜,係氧化♦膜,而電荷蓄積區域,係形成於氧化石夕 膜内之多晶碎膜。 另外, 導體記憶 半導體記 址信號, 線;選擇 測結果, 另外, 導體記憶 半導體記 具有:同 擇電路, 測結果, 線。 本發明的 裝置,係 憶裝置, 由多數條 電路,為 由多數條 本發明的 裝置,係 憶裝置, 位元檢查 為根據列 由二條副 申請專 在申請 其中, 位元線 根據行 副字線 申請專 在申請 其中: 電路, 位址信 字線中 利範圍 專利範 更具有 中檢測 位址信 中選擇 利範圍 專利範 字線, 為檢測 號和由 選擇應 第5項所述之非揮發性半 圍第1項所述之非揮發性 •檢測電路’為根據行位 出應予以活性化之位元 號和由檢測電路所作的檢 應予以活性化的副字線。 第6項所述之非揮發性半 圍第1項所述之非揮發性 係具備二條副字線,而更 行位址信號的同位元;選 同位元檢查電路所作的檢 予以活性化的一條副字 另外, 本發明的申請專利範圍第7項所述之非揮發性半
C:\2D-raDE\91-03\90130891.ptd 第17頁 519729 五、發明說明(13) 導體記憶裝置,係申請專利範圍第丨項所述之非揮發性 導體記憶裝置,其中,更具有··溝槽型第一元件隔離絕 膜,為形成於半導體基板上,且用來使沿著矩陣的列方向 呈相鄰之電晶體彼此之間隔離,而字線,係具備雜質擴散 ^域,為形成於第一元件隔離絕緣膜的界面之半導體基板 另外,本發明的申請專利範圍第8項所述之非揮發性半 導體記憶裝置,係申請專利範圍第7項所述之非揮發性半 導體記憶裝置,其中:半導體基板,係具備··記憶體單元 陣列部,為形成有多數件記憶單元電晶體;周邊電路部, 為形成有用來控制記憶單元電晶體的周邊電路,而更具備 溝槽型第二元件隔離絕緣膜,為形成於記憶單元陣列部和 周邊電路部的邊界處之半導體基板的主面内,而第二元件 隔離絕緣膜,係形成為深於第一元件隔離絕緣膜。 、另外’本發明的申請專利範圍第9項所述之非揮發性半 導體記憶裝置,係申請專利範圍第7項所述之非揮發性半 導體記憶裝置,其中:閘電極,係亦延伸至位於半導體基 板主面的邊界處的第一元件隔離絕緣膜的端部上而形成, 而在第一元件隔離絕緣膜的端部上面内,形成有利用閘電 極所埋設的凹陷。 另外,本發明的申請專利範圍第1 〇項所述之非揮發性半 導體記憶裝置,係在申請專利範圍第7項所述之非揮發性 半導體記憶裴置,其中:第一元件隔離絕緣膜,係具有其 中央部處的深度深於端部的大致呈τ字形的截面形狀,而
第18頁 C:\2D-CODE\91-03\90130891.ptd 519729 五、發明說明(14) 一件δ己憶早元電晶體所具有 一元件隔離絕緣膜而鄰接至 吾己憶早元電晶體所具有的雜 隔離絕緣膜的中央部處相互 另外,本發明的申請專利 導體記憶裝置,係在申請專 述之非揮發性半導體記憶裝 有使承載基板、絕緣層以及 SOI基板的半導體層。 另外,本發明的申請專利 半導體記憶裝置,係在申請 性半導體記憶裝置,其中: 板、絕緣層以及半導體層依 導體層’而苐二元件隔離絕 另外,本發明的申請專利 導體記憶裝置,係在申請專 半導體記憶裝置,其中:半 板、絕緣層以及半導體層依 導體層’而第二元件隔離絕 層内。 的雜質擴散區域,以及隔著第 一件記憶單元電晶體之另一件 質擴散區域,係利用第一元件 隔離。 範圍第11項所述之非揮發性半 利範圍第1至1 0項中任一項所 置,其中··半導體基板,係具 半導體層依序疊層的構造之 範圍第1 2項所述之的非揮發性 專利範圍第8項所述之非揮發 半導體基板,係具有使承載基 序疊層的構造之SOI基板的半 緣膜,係接觸於絕緣層上。 範圍第1 3項所述之非揮發性半 利範圍第8項所述之非揮發性 導體基板,係具有使承載基 序疊層的構造之SO I基板的半 緣膜的底面,係存在於半導體
另外,本發明的中含杳# ^ ^ ^ w 0甲π專利乾圍第14項所述之非揮發性半 等體任己装置,盆拉辦达 憶單元電曰F為,具有:半導體基板;多數袼記 "-θθ ^ ”矩陣狀地形成於半導體基板内;多數 條位兀線,為對於每一铝 丁 7妖 矩陣的行各別形成,多數條字線,
519729
:對於每矩陣的列各別形成,而位元線,係具 ίΓ: if:而形成於半導體基板内之雜質擴散區域, 於雜質擴散區域之佈•,為朝向矩二行 η I伸而形成於層間絕緣膜内,且介由形成於層 膜内的栓塞而連接至雜質擴散區域上。 a、、、4
另外,本發明之非揮發性半導體記憶裝置,其中·· A 線’係具備:作為記憶單元電晶體的閘電極而起用: 分,為朝向矩陣的列方向延伸而形成,並且,介由 ; ^的閘絕緣膜來形成於半導體基板上,而更具有雷案 兩於字線之佈、線,為朝向矩陣的列方向延伸而形成於芦門 絕緣膜内,且介由形成於層間絕緣膜内的栓塞而連接2三 線上。 子 、另外,本發明的申請專利範圍第15項所述之非揮 導,記憶裝置,其特徵為,具有:半導體基板;多數格記 憶單元電晶體,為呈矩陣狀地形成於半導體基板内,而^ 憶單元電晶體,係更具備:閘電極,為形成於半導體基j反 的主面上,且能蓄積電子的電荷蓄積區域之閘極絕緣ς; 源極、汲極區域,為形成於半導體基板的主面上,而電荷 蓄積區域,係僅形成於近接於源極、汲極區域的閘極絕^ 膜之端部内。 ' 〔發明之實施形態〕 第一實施形態 圖1為以模式方式顯示關於本發明的第一實施形態的非 揮發性半導體記憶裝置的構造之俯視圖。非揮發性半導體
第20頁 519729 五、發明說明(16) 記憶裝置’係具有記憶單元陣列部,為將多數個記憶單元 電晶體呈矩陣狀地形成於半導體基板内,而在圖丨中,摘 出上述記憶單元陣列部的一部分而顯示。另外在圖丨中, 省略字線的記述。位元線BL(在圖!中附加元件編號虬〇1、 BL12、BL2 3、BL34、BL45),均係朝向上述矩陣的行方向 延伸而形成。 通道區CH(在圖1中附加元件編號CH1〜CH4),均係在呈相 鄰的位兀線BL之間,朝向行方向延伸而形成。在通道區CH 上’形成有閘電極9 (在圖1中附加元件編號&〜、 ^〜心)。閘電極9U〜9U及9£1〜924,分別係屬於上述矩陣的 同一列的記憶單元電晶體之閘電極。另外,閘電極L〜 及h〜9m ’分別係沿著上述矩陣的列方向,呈直線狀排列 而形成。 另外,關於本第一貫施形態的非揮發性半導體記憶裝 置’係具有閘電極9和用來使字線相接的栓塞丨〇 (在圖1中 附加元件編號10n〜1014、1〇21〜1〇24)。栓塞1〇ii、1〇13、 1 On、1 Ου,均係接於閘電極9的一邊處(在圖1中就是閘電 極9的下邊處),且分別接觸於閘電極&、&、&、心上。 此外,栓塞1012、1〇14、1〇22、1〇24,均係接於閘電極9的另 一邊處(在圖1中就是閘電極9的上邊處),且分別接觸於閘 電極 912、914、922、924 上。 圖2為顯示在圖1所示的構造上追加字線之俯視圖。上述 矩陣的每一橫字線,分別係具有二條副字線WL (在圖】中附 加元件編號WLla、WLlb、WL2a、WL2b)。副字線wl,係呈
C:\2D-CODE\91-03\90130891.ptd 第21頁 519729
蛇行而朝向列方向延伸。副字線WLla、WUb&WL2a、
Wj2b,分別係屬於上述矩陣的同一列的副字線。更具體而 言,副字線WLla、WLlb及閘電極9ll〜914,均係屬於上述矩 陣的同一列,而副字線WL2a、WL2b及閘電極92广924,則均 ’ 係屬於上述矩陣的同一列。副字線乳丨a係接觸於栓塞 1〇1£、10!4上,而副字線WLlb係接觸於栓塞i〇u、1〇13上,而 副字線WL2a係接觸於栓塞ίου、1〇24上,而副字線WL2b係接 觸於栓塞1021、1〇23上。 圖3為顯示與位於沿著圖2所示的線分a2-A2的位置相關 的剖面構造之剖面圖。在矽基板1的上面内,以選擇性地 *着 形成有LOCOS型的元件隔離絕緣膜6 (在圖3中附加元件編號 601、612、623、634),為用來劃分元件形成區域。在與 元件隔離絕緣膜6界面處的石夕基板1内,形成有n+型的雜質 擴散區域7(在圖3中附加元件編號701 '712、723、734、 745 )。雜質擴散區域7〇1、712、72 3、734、745,分別係 對應於圖1、圖2所示的位元線BL01、BL12、BL23、BL34、 B L 4 5。雜質擴散區域7,係作為記憶單元電晶體的源極、 汲極區域而起作用。 在元件形成區域的矽基板1的上面内,形成有p型的通道 _ 區8(在圖3中附加元件編號81〜84)。通道區81〜84,分別係 對應於圖1、圖2所示的通道區CIU〜CH4。 在元件形成區域的石夕基板1的上面内,形成有0N0膜5(在 圖3中附加元件編號5U〜514)。0Ν0膜5,係亦延伸至元件隔 離絕緣膜6的端部處上。0Ν0膜5,係成為使氧化矽膜、氮
C:\2D-C0DE\91-03\90130891.ptd 第22頁 519729 五、發明說明(18) ,矽膜及氧化矽膜依序形成於矽基板丨上的三層構造。但 疋,亦可形成氮氧化矽(Sion )膜,以取代氮化矽膜。 0N0膜5,係可作為記憶單元電晶體的閘極絕緣膜而起作 用。 另外,將層間絕緣膜1 i覆蓋記憶單元電晶體,形成於其 整面上。將層間絕緣膜丨2形成於層間絕緣膜丨丨的整面上。 在層間絕緣膜12上形成有金屬佈線151a。金屬佈線151a係 對應於圖2的副字線WLla。金屬佈線151& ,係介由形成於 層間絕緣膜12内的栓塞14(在圖3中附加元件編號“以、 1 4U )及形成於層間絕緣膜丨丨内的栓塞丨3 (在圖3中附加元件 編號、13u),連接至閘電極、上。栓塞丨、及栓 塞14lz分別係對應於圖丨、圖2的栓塞1〇12,而栓塞丨 栓 塞14u分別係對應於圖1、圖2的栓塞1〇“。 圖4為顯示與位於沿著圖2所示的線分4A3_A3的位置相關 Ιΐ:剖面圖。在層間絕緣膜11上形成有金屬佈線 151b。金屬佈線i51b係對應於圖2的副字線几^。金屬佈 線151b,係介由形成於層間絕緣膜u内的栓塞丨、, 連接至閘電極9U、913。 11 13
金屬佈線151a、151b的材質是w、Al、Cu、AlSi、A
Au、Mo、Zr等。從而,金屬佈線151a、151b, 其g阻 低於多晶石夕化物構造之佈線。此外,栓塞i :=: 質是卜^紅如心金屬石夕…摻雜多晶:的材 附帶而言,雖然在上述說明中,針對上述矩陣 字線具有二條副字線WL的情況加以說明,但是副字線亦可 第23頁 C:\2D-CODE\91-03\90130891.ptd 519729 五、發明說明(19) 為三條以上。 更加’雖然在上述說明中,針對形成有LOCOS型元件隔 離絕緣膜6的情況加以說明,但是亦可形成一種 STI(Shallow Trench Isolation)型的元件隔離絕緣膜 6。 此外,雖然在上述說明中,針對金屬佈線丨5丨a和金屬佈 線1 5 1 b當作相異佈線層的佈線而形成的情況加以說明,但 是僅有兩條金屬佈線以電性相互隔離,就亦可當作同一佈 線層的佈線而形成。 如此,根據關於本第一實施形態的非揮發性半導體記憶 裝置’記憶單元陣列的矩陣得每一列字線分別具備多數條 副字線WL,延著列方向呈相鄰的記憶單元電晶體的閘電極 9 係連接至相異的副字線WL上。從而,可對於延著列方 向呈相鄰的記憶單元電晶體的閘電極9上,個別施加相異 電壓。 、 參見圖3、圖4,設想對於例如具備閘電極&的記憶單元 電晶體的BitR的儲存内容執行抹除之情況。在這種情況 時,對於副字線WLlb所對應的金屬佈線151b上施加_6v電 壓’而對於位元線BL01所對應的雜質擴散區域7〇1上施加 0V電壓,而對於位元線BL12所對應的雜質擴散區域712上 施加4V電壓。此時,透過對於副字線WLlg^對應的金屬佈 線151b上施加0V電壓,以可避免在先前技術中成為問題的 所謂抹除時的擾動不良(disturb faUure)之發生。其因 為對於閘電極&上施加有0V電壓,所以在矽基板丨内^斤促 使的熱電洞,係不會注入於。⑽膜^内而使其流往矽基板】
519729 五、發明說明(20) 側。 圖5為對應於圖1且以模式方式顯示關於本第一實施形態 的第一變形例的非揮發性半導體記憶裝置的構造之俯視 圖。與栓塞1 0呈接觸的閘電極9之中央部處的閘極寬度, 係大於位於位元線BL上的閘電極9的閘極寬度。換句話 說,閘電極9,係具有在與栓塞丨〇的接觸處形成有寬幅處 之大致呈+形的上面形狀。閘電極9ιι〜9"及閘電極9^〜9以, 分別係沿著列方向,呈直線狀排列而形成。栓塞丨〇,係近 接至閘電極9的一邊或另一邊且接觸於閘電極9上。圖6為 颁示圖5所示的構造上追加字線之俯視圖。副字線几,係 呈:行而朝向列方向延伸。根據關於本第一實施形態的第 :=形例的非揮發性半導體記憶裝置,可獲得效果為:在 閘電極9而將栓塞1 〇形成於層間絕緣膜丨丨、丨2内之 際,爿b使光罩對準偏移的極限增大。 圖7為對應於圖1且以模式太二骷—M_ :第二變形例的非揮發性= = = : = =態 之大Ϊ L桎字9 r : ΐ有在與栓塞1〇的接觸處形成有寬幅處 :〜r,呈 栓塞1 0,係近接至閘電才q Λ Γ排列而形成。金屬 極9上。固的一邊或另一邊且接觸於閘電 副字線二 =:7:朝T構造上追… 實施形態的第二變形例的二:方向延伸。根據關於本第-得效果為:在對準閘揮發性半導體記憶I置,可獲 電極9而將栓塞10形成於層間絕緣膜
C:\2D-G0DE\91-03\90130891.ptd 第25頁 519729 五、發明說明(21) 11、12内之際’能使光罩對準的偏移極限 圖9為對應於圖1且以模式方式g 的第三變形例的非揮發性半導第-實施形態 圖。開電極9ll、9l3,均係對置rtt俯視 偏移0.5F。此外,閘電極9、9„、9“僅朝向行方向 僅朝向行方向偏移0.5F。^夷J對於閘電極922、9以 ^ ^ r 1 η ^ ^ θ π 栓塞10係接觸於閘電極Θ的中 央處圖10為顯不圖9所示的構造 副字線WL,係呈蛇行而朝向列古a 子線之俯視圖 實施开彡能的笛-微/朝向列方向延伸。根據關於本第一 實施形L的第二變形例的非揮發性半 得效果為:在對準閘雷朽Q而收4入办 《己隐裝置了獲 11、12:之ί :! 將栓塞1〇形成於層間絕緣膜 11 :之際,能使光罩對準的偏移大。 &圖11為對應於圖1且以模式方式顯示關於本第一實施步 悲的第四變形例的非揮發性丰 y 圖。„ φ Λ F伴I 14牛導體圮憶裝置的構造之俯視 僅朝向行方向偏移G 5F。均係對㈣電極心、心 加字線之俯視圖。N5為顯示圖11所示的構造上追 延伸。根據關於本;:!w;二=列Γ ’呈直線狀地 半導體記憶裝i第四變形例的非揮發性 佈線長度短於呈蛇行線狀地延伸的副字规的 上的信號傳送的延二1子=,故可獲得縮短副字線wl 為:當對於金屬膜效果。另外’可獲得的效果 成形狀的偏差。義圖案以形成副字線几時,可降低完 圖13為對應於圖1且以模式方式顯示關於本第-實施形 偏移0.5F。此外,閘電極&、9 第26頁 C:\2D-OODE\91-03\90130891.ptd 519729 五、發明說明(22) ί的ΐΓ例9的非揮發性半導體記憶裝置的構造之俯視 僅朝向行方向偏移〇3;二23,均係對於閘電極^、 接觸處形成有之F: 2極9 ’係具有在與栓塞1。的 係近接至閉電^;4之惠大致呈+形的上面形狀。栓塞10, 14為顯示圖13所-的;上或另一邊且接觸於閘電極9上。圖 η,係沿著列方=丨J f追加字線之俯視圖。副字線 施形態的第五變;例的地延伸。根據關於本第-實 效果為:在形揮發性半導體記憶裝i,可獲得 大,亦可縮短副“=光罩對準的偏移極限增 圖1 5為對鹿於固,、上的仏唬傳达的延遲時間。 離的第二蠻;Y,圖1且以模式方式顯示關於本第-實施形 圖例9的非揮,性半導體記憶裝置的構造之俯視 24 偏移0.5F。二卜3門=對於閉電極912、9“僅朝… 僅朝向行方fj他甲電極921、923,均係對於閘電極922、9 移0.5F。閘電極9,係具有在與栓塞0的 3 2ί寬幅處之大致呈7字形的上面形狀。栓塞 上。圖16為的一邊或另一邊且接觸於閘電極9 字魏,係;以方5:示=造上追加字線之俯視圖。副 一實施π離的笛方向,直線狀地延伸。根據關於本第 獲得效果i:;!形例的非揮發性半導體記憶裝置,可 限增大,=形成检塞10之際’能使光罩對準的偏移極 my副字線WL上的信號傳送的延遲時間。 圖Π為對應於圖i且以模式方式顯示關於本第一乎實間施形 第27頁 C:\2D-C0DE\91-03\90130891.ptd 519729 五、發明說明(23) 態的第七變形例的非揮發性半導體記憶裝置的構造之 圖。閘電極9U、913,均係對於閘電極^、9“僅朝向行 偏移1F。此外’閘電極921、923 ’均係對於閘電極&、9僅 朝向灯方向偏移1F。栓塞1〇,係接觸於閘電極9的中央24 $。圖18為顯示圖17所示的構造上追加字線之俯視圖、 子,WL,,沿著列方向,呈直線狀地延伸。根 二的第七變形例的非揮發性半導體記憶裝置,: Γ成栓塞10之際’能使光罩對準的偏移極 圖1 9為對應於圖i且以模式方式顯示關於本第遲一字實施妒 悲的第人變形㈣非揮發性半_體 視 圖。閘電極、913 ’均係對於閉電 ? 卜此外’開電極921、923,均係;;於=二方; =向打方向偏移1F。閉電極9 ’係具有在盥^電塞以:二 二之λ致呈+形的上面形狀、。“ ,係接 觸於閉電極9的中央處。圖2〇為顯示圖安 加字線之俯視圖。副字線孔, /、的構把上追 延伸。根攄Μ协士哲— 糸/口者列方向’呈直線狀地 半導體記情枣置 二軛形恶的第八變形例的非揮發性 ί = 偏置移果形成刚之際,能 傳送的延遲時間。 ’、σ縮紐副字線WL上的信號 圖21為對應於圖!且以模式方 態的第九變形例的非揮發性式體員不關於本第-實施形 圖。閘電極、9i3,均係對=己憶裝置的構造之俯視 、、$電極912、914僅朝向行方向 _ 第28頁 C:\2D-C0DE\91-03\90130891.ptd 519729 五、發明說明(24) 924僅 f移1F。此外,閉電極&、923,均係對於 朝向行方向偏移1F。閘電極9,係具右' * 22 24 處形成有寬幅處之大致呈τ字形的2面妒二王,10的接觸 J觸=電:广央處。,為顯示圖21所二。造: 2;線;:=本;! 口 性半導體記憶裝置,可獲得效果‘:在开心=非揮發 能使光罩對準的偏移極限 ^=w之際, 號傳送的延遲時間。 才了‘短副字線WL上的信 & ^為對應於圖1丨以模式方式顯示關於本第一-施开, 形例9的非:發性半導體記憶裝置的構造之俯視 偏移j 13 對於閑電極912、9“僅朝向行方向 。此外,閘電極921、923,均係對於閉電極9、丁9方僅 處形成有寬幅處之大在與栓塞1〇的接觸 接觸於閘電極9的中央處。面形狀。栓塞10 ’係 追加字線之俯視圖。副字:,為:二圖23所Μ 地延伸。根據關於本第一實施护向’呈直線狀 能使光罩對準的偏移ί果:可==二: 號傳送的延遲時間。 力』細短副子線WL上的信 塞一實施形熊 揮示關於本發明的第二實施形態的非 一。uI置的構造之俯視圖。關於本第二實施 第29頁 C:\2D-C0DE\91-03\90130891.ptd 519729 五、發明說明(25) 形恶之非揮發性半導體記憶裝置,係對於先前技術中所述 的非揮發性半導體記憶装置(參見圖6丨、圖62 )上,另加使 金屬佈線ML(在圖25中附加元件編號mloi、ML12、ML23、 ML34、ML45)和栓塞20具備。金屬佈線ML,係對應於每一 位疋線BL,且朝向行方向延伸而形成。此外,金屬佈線 ML ’係介由栓塞20連接至位元線Bl上。 圖26為顯示與位於沿著圖25所示的線分A4_A4的位置相 關的剖面構造之剖面圖。圖25的字線wu、WL2所對應的導 電膜9 ’係具有一種使摻雜多晶矽膜25、矽化鎢膜26、氮 化鎮膜27及鎢膜28依序疊層於ΟΝΟ膜5上之構造。ΟΝΟ膜5, 係形成於元件隔離絕緣膜6上。在摻雜多晶矽膜2 5内,將 磷或砷等雜質Hi x l〇2()/cm3以上濃度引進。氮化鎢膜27具 有可作為阻障金屬而起作用,以抑制在鎢膜2 8和矽化鎢膜 26之間的原子相互擴散。矽化鎢膜26,係可扮演著降低鎢 膜28和摻雜多晶矽膜25之間的接觸電阻之角色。但是,矽 化鶴膜2 6亦可省略。 作為導電膜9的其他構造,亦可採用為:摻雜多晶矽 膜、氮化僞膜及鎢膜之層疊構造;摻雜多晶矽膜、氮化鈦 f及嫣膜之層疊構造;摻雜多晶矽膜及矽化鈷膜的層疊構 造;摻雜多晶矽膜及矽化鎳的層疊構造;摻雜多晶矽膜及 矽化鎢膜的層疊構造。 在導電膜9的側面上,形成有一種由氧化矽膜29及氮化 石夕膜30所成的側壁。至於氧化矽膜29的介電常數為3.9〜 4· 1左右,而氮化矽膜30的介電常數則為7〜9左右。透過在
519729
可降低因雜質擴散 ,可縮短導電膜9 氮化矽膜30的下面處形成氧化矽膜29, 區域7和導電膜9所致的寄生電容,藉此 上的信號傳送的延遲時間。 膜ί矽Ϊ =上’覆蓋記憶單元電晶體而形成有層間絕緣
=2=邑、Ϊ膜31上,形成有一種圖25的金屬佈線ML 斤對應的金屬佈線32。金屬佈線32的材質,係Cu、M、 Ϊ二u’而金屬佈線32的導電率高於雜質擴散 區或7。亦即,金屬佈線32的電阻值,係小於雜質擴散區 域^的電阻值。金屬佈線32,係介由層間絕緣膜31及形二 於π件隔離絕緣膜6内的栓塞2〇,連接至雜質擴散區域7 上。栓塞20、係具有使摻雜多晶矽膜21、矽化鈷膜22、氮 化鈦膜23及24依序疊層的構造。在層間絕緣膜31上,覆蓋 金屬佈線32而形成有層間絕緣膜33。為了降低佈線容量, 在層間絕緣膜3 3上較佳採用低介電係數的材質。 其次,針對栓塞20的形成方法加以說明。經形成層間絕 ,膜31之後,將具有預定開口圖案的光阻層,形成於層間 絶緣膜31上。再次,利用將光阻層及導電膜9的側壁作為 蝕刻罩使用之非等向蝕刻,對於層間絕緣膜31及元件隔離 絕緣膜6予以局部性蝕刻,至使雜質擴散區域7露出為止, 以形成接觸孔。至於層間絕緣膜3丨的材質而言,只要為具 有其姓刻選擇比對於導電膜9的側壁材質充分大的材質,一 即可採用任何材質。但是,為了降低佈線容量,較佳採用 一種介電常數較小的材質。其例如可考慮·· silic〇n oxyfluoride >hydrogen si1sesquioxane(HSQ) ^
C:\2D-C0DE\91.03\90130891.ptd 第31頁 519729 五、發明說明(27) fluorinated polysilicon 、poly-phenylquinoxaline polymer、:f 1 uoro-po1ymide 'amorphous fluoro carbon (a-C:F) 、methylpoly-siloxane(MPS) 、poly arylene ether (PAE ) 、SiOC、空氣、氦、氬、氮等低介電係數 的絕緣性氣體之採用。若使用絕緣性氣體,就利用柱狀絕 緣物體來以機械性地支撐金屬佈線3 2。 在上述蝕刻製程中,透過調整蝕刻條件,以可使形成於 層間絕緣膜31上的光阻層當露出雜質擴散區域7時完全除 去,就可省略光阻層的灰化步驟,進而可壓低製造成本。 經形成上述接觸孔之後,正如填充接觸孔内般,將摻雜 多晶矽膜21、矽化鈷膜22、氮化鈦膜23及鎢膜24依序疊 層。形成矽化鈷膜22,係因為降低接觸電阻之緣故。但 是,亦可形成矽化鎢膜、矽化鎳膜或矽化鈦膜,以取代石夕 化姑膜2 2。再次’正如使鎢膜2 4的上面與層間絕緣膜31的 上面一致,利用CMP(chemical Mechanical Polishing)對 於嫣膜2 4的上面予以平坦化。 如此’根據關於本第二實施形態的非揮發性半導體記憶 裝置,f成於矽基板1内,且可作為位元線BL而起作用且 具有較南電阻的雜質擴散區域7,係介由栓塞2 〇連接至低 電阻的金屬佈線32上。從而,相較於先前的非揮發性半導 體記憶裝置,T降低位元線BL的電阻值,故使得縮短位元 線BL的信號傳送的延遲時間,可達成記憶單元電晶體整體 上的動作速率提高。 圖2 7為以椟式方式顯示關於本發明的第二實施形態的第
519729
一變形例的非揮發性半導體記憶裝置的構造之俯視圖。關 於本第二實施形態的第一變形例的非揮發性半導體記憶裝 置,係對於先前技術所述的非揮發性半導體記憶裝置(參 見圖61、圖62)上,更加金屬佈線ml(在圖27中附加元件編 號ML1、ML2)和栓塞35。金屬佈線ML,係對應於每一字線 WL ’朝向列方向延伸而形成。此外,金屬佈線ML,係介由 栓塞35連接至字線WL上。栓塞35,係以俯視觀之時在與位 元線BL呈重疊的位置上形成。 圖28為顯示與位於沿著圖27所示的線分A5-A5的位置相 關的剖面構造之剖面圖。在矽基板1上,覆蓋記憶單元電 晶體而形成有層間絕緣膜36。在層間絕緣膜36上,形成有 圖27所對應的金屬佈線39。金屬佈線39的材質是Cu、A1、 Ag、Au、Mo、W等,金屬佈線39係其導電率高於圖27的字 線W L所對應的導電膜9。亦即,金屬佈線3 9的電阻值係小 於導電膜9的電阻值。金屬佈線3 9,係介由形成於層間絕 緣膜36及氮化矽膜30内的栓塞35,連接至導電膜9上。栓 塞35,係由氮化鈦等所成的阻障金屬37、鎢膜38等而構 成。但是,在層間絕緣膜36中的擴散係數較小,因此亦可 省略阻障金屬37。 在層間絕緣膜36上,覆蓋金屬佈線39而形成有層間絕緣 膜4 0。為了降低佈線容量,在層間絕緣膜3 6、4 0上較佳採 用低介電係數的材質。其例如可考慮:s Π i con oxyfluoride 'hydrogen silsesquioxane(HSQ)、 fluorinated polysilicon 、 poly-phenylquinoxaline
C:\2D-CODE\91-03\90130891.ptd 第 33 頁 519729 五、發明說明(29) polymer 、fluoro-polymide 'amorphous fluoro carbon(a-C:F) 、methylpoly-sii〇xane(Mps) 、p〇ly arylene ether(PAE)、SiOC、空氣、氦、氬、氮等低介電 係數的絕緣性氣體之採用。若將絕緣性氣體使用於層間絕 緣膜3 6上’就利用柱狀絕緣物體來以機械性地支撐金屬佈 線39。 再來’針對栓塞3 5的形成方法加以說明。經形成層間絕 緣膜36之後’將具有預定開口圖案的光阻層,形成於層間 絕緣膜3 6上。再次,利用將光阻層作為蝕刻罩使用之非等 向蝕刻,對於層間絕緣膜36予以局部性蝕刻,至使氮化矽 膜30露出為止。接著,除去氮化矽膜3〇的露出之處,以使 導電膜9露出。藉此,在層間絕緣膜36及氮化矽膜3〇内形 成接觸孔。其次,在接觸孔側面和底面上形成阻障金屬37 之後,使用鎢膜3 8來填充接觸孔内。 如此,根據關於本第二實施形態的第一變形例的非揮發 性半導體記憶裝置,作為字線WL而起作用的導電膜9,係 介由栓塞35連接至低電阻的金屬佈線”上。從而,相較於 先前的非揮發性半導體記憶裝置,可降低字線WL的電阻 值丄故使得縮短字線WL的信號傳送的延遲時間,可達成記 憶單元電晶體整體上的動作速率提高。 —圖29為以模式方式顯示關於本發明的第二實施形態的第 "一變例的非揮發^生本ΛΑ Κώ. Μ+ gp 、平I旺牛導體3己憶裝置的構造之俯視圖。此 外,圖3 0為顯不與位杯v基ts| 〇 Q — ,a ,、仅於/口者圖29所不的線分A6-A6的位置 相關的剖面構造之剖面阁 關t 丹故< 曲圖。關於本第二實施形態的第二變
C:\2D-C0DE\91-03\90130891.ptd 第34頁 519729 五、發明說明(30) 形例的非揮發性半導體記憶裝置,係在圖2 7、圖2 8所示的 非揮發性半導體記憶裝置中’將栓塞3 5,係在以俯視觀之 時與通道區CH呈重疊的位置上形成,並非其在以俯視觀之 時與位元線BL呈重疊的位置上形成之。根據該等構造,亦 可獲得與圖2 7、圖2 8所示的非揮發性半導體記憶裝置相等 效果。 圖31為以模式方式顯示關於本發明的第二實施形離的第 三變形例的非揮發性半導體記憶裝置的構造之俯視^。關 於本第二實施形態的第三變形例的非揮發性半導體記憶裝 置,係將圖 25 所示的 ML01、ML12、ML23'Μίαϋ 塞20,以及圖29所示的金屬佈線ML 1、Μ12及栓塞35,均予 以形成。根據關於本第二實施形態的第三變形例的非揮發 性半導體記憶裝置,位元線BL上的信號傳送的延遲時間^ 字線WL上的信號傳送的延遲時間,均可縮短。 圖3 2為以模式方式顯示關於本發明的第二實施形萍的第 四變形例的非揮發性半導體記憶裝置的構造之俯視^本 第二實施形態的第四變形例的非揮發性半導體記恨事置, 係對於關於圖1、圖2所示的上述第一實施形態的^發性 半導體記憶裝置’適用關於本第二實施形態的發明。圖33 為顯示在圖32所示的構造上追加字線之俯視圖。根據關於 本第二實施形態的第四變形例的非揮發性半導體記情事、 置,關於上述第一實施形態的發明之效果,以及關^第 二實施形態的發明之效果,均可獲得。 、 第三膏施形態
519729 五、發明說明(31) :為㈡::;:;揮發性半_ =膜所成的閘極絕緣膜50内,形成::在::: 隔離絕緣膜6的下方處,渺土、士斑1 ^ 膜51在儿件 m ^ 形成有一種可作為記情覃开雷曰 體的源極、汲極區域而起作 ϋ隱早7^電朗 51,係僅形成於與雜質擴=7質f/,域7。多晶石夕膜 部内。多晶秒膜51,係;近單接二間極絕緣膜50端 作用,且可在其内部蓄電晶體的浮問而起 姑ί 作’係將熱電子注入於多晶矽膜51内而執行。而 抹除動作,係因帶間通道所促使的熱電洞,注入於多晶石夕 膜51内而執行。讀出動作’係監視没極電流或沒極電壓, 以檢測因多晶妙膜51内有否電子所引起的臨限電壓之高或 低而執行。 / 如此虞關於本第三實施形態的非揮發性|導體記憶 裝置,知將電子蓄積於内部的多晶矽膜5丨,係僅形成於閘 極絕緣膜50的端部内。此外,閘極絕緣膜5〇,係由一種陷 阱密度低於ΟΝΟ膜5的氧化矽膜所形成。從而,即使記憶單 π電晶體予以重複動作,亦不易產生電子跳躍所引起的 WINDOW的縮小化,故使得準確地讀出記憶單元電晶體的儲 存内容。 圖35為關於本第三實施形態的第一變形例的非揮發性半 導體記憶裝置,顯示記憶單元電晶體的構造之剖面圖。本 第三實施形態的第一變形例的非揮發性半導體記憶裝置, 係對於關於圖3、圖4所示的上述第一實施形態的非揮發性
C:\2D-〇〇DE\91·03\90130891.ptd 第36頁 519729
半導,記憶裝置,適用關於本第三實施形態的發明。根據 本第二實施形態的第一變形例的非揮發性半導體記憶裝 ,’關於上述第一實施形態的發明之效果,以及關於本第 二實施形態的發明之效果,均可獲得。 圖3 6為關於本第三實施形態的第二變形例的非揮發性半 ,體記憶裝置,顯示記憶單元電晶體的構造之剖面圖。本 第三實施形態的第二變形例的非揮發性半導體記憶裝置, 係在閘極絕緣膜52的端部内形成點狀的矽53,以取代圖34 =多晶矽膜51。矽53,係可作為浮閘而起作用且可蓄積電 荷。閘極絕緣膜52係由氧化膜所形成。附帶而言,在圖36 中,雖然以在閘極絕緣膜52的端部内形成有4個矽53的情 形為例而顯示,但是所形成的矽5 3的數量應不限之。此 外’亦可形成氮化矽或氮氧化矽(Si ON ),以取代石夕 53 〇 圖3 7為關於本第三實施形態的第三變形例的非揮發性半 導體記憶裝置,顯示記憶單元電晶體的構造之剖面圖。關 於本第三實施形態的第三變形例的非揮發性半導體記憶裝 置,係在圖36所示的非揮發性半導體記憶裝置中,將 以雙層形成於一種由氧化石夕膜所成的閘極絕緣膜5 4的端部 内。 圖3 8為關於本第二貫施形悲的第四變形例的非揮發性半 導體§己憶裝置’顯不§己憶早元電晶體的構造之剖面圖。本 第三實施形態的第四變形例的非揮發性半導體記憶裝置, 係在一種由氧化矽膜所成的閘極絕緣膜5 5的端部内形成氮
519729 五、發明說明(33) 化石夕膜56,卩取代圖34的多晶梦臈51。但是,亦可形 =石夕以取代氮切膜56。氮切膜56(或是氮氧化石夕 =),係不同於多晶石夕膜51或梦53,其可將電荷蓄 阶内。 =關於本第三實施形態的第二至第四變形例的非揮發 '半導體记憶裝置,亦可獲得如同上述的抑制wind〇w 小化之效果。 圖39、圖40皆係依製程順序顯示圖36所示的閘極絕緣膜 52的形成方法之剖面圖。參見圖39,首先在矽基板1内, 形成兀件隔離絕緣膜6、雜質擴散區域7及通道區8。再 J,將氧化f膜57、非晶矽膜58及氧化矽膜59依序形成於 /、正面。接著,將氮化矽膜形成於氧化矽膜59的整面上之 後,對於該氮化矽膜定義圖案,以形成氮化矽膜6〇。 多見圖40接著,在氧化環境(oxidizing atmosphere) 内對於非晶石夕㈣予以氧化。氧化劑,係擴散於氧化石夕膜 59内且到達非晶矽膜58,以使非晶矽膜“氧化。此時,氧 化劑未到達位於氮化矽膜6〇下方處部分的非晶矽膜58,故 其部分的非晶石夕膜58仍未氧化,就作為矽53而殘留。之 後,除去氮化矽膜6 〇。 圖、圖42皆係依製程順序顯示圖37所示的閘極絕緣膜 W的形成方法之剖面圖。參見圖41,首先在矽基板1内, 形成疋,隔離絕緣膜6、雜質擴散區域7及通道區8。再 2敫將氧化石夕膜57、非晶矽膜58及氧化矽膜59依序形成於 其整面。接著’將點狀的矽6 1沉積於氧化矽膜5 9的整面上
II 第38頁 C:\2D-CODE\91-03\90130891.ptd 519729 五、發明說明(34) 之ί見=用:Γ”法除去非用部分㈣61。 内 ίί Γ曰二^ 環境(。XidiZin …*e) 内對於非日日矽膑58予以氧化。如上述 於氧化矽膜59内且到達非s矽腔。 虱化M係擴政 介 ^運非曰曰石夕膜58,以使非晶石夕膜58氧 5 :二邻=ί到達位於石夕61下方處部分的非晶㈣ 58故ρ刀的非晶石夕膜58仍未氧化’就作為石夕53而 ^。此外二石夕61 ’係其表面被氧化且成為石州。之後,將 氧化矽膜》儿積於其整面上,以形成氧化 第四實施形熊 、 圖43為顯示關於本發明的第四實施形態的非揮發性 體記憶裝置的整體構造之方塊圖。在記憶單元陣列7〇上, 將多數格記憶^元呈矩陣狀地佈置。圖43所示的記憶單元 On· even及圮憶單元MCm 〇dd,均係屬於矩陣的同一列,且係一 種延著列方向呈相鄰的記憶單元。在記憶單元^^^上連 接有副字線WLm(even),❿在記憶單元Mc_上連接有副字線 WLm(〇dd)。此外,在記憶單元咖上連接有位元線 BLm、BLn ’而在記憶單元MCm· odd上連接有位元線BLn、 BLn]。副字線WLm(even)、WLm(〇dd),係連接至列驅動器72上, 而位兀線BLw、BLn、BLn+1、BLn,則係連接至位元檢測電路 7 3上。位元檢測電路7 3,係由周知的感測放大器所構成。 此外,在列驅動器72上連接有列解碼器71。 在列解碼器71上,連接有同位元檢查電路81。同位元檢 查電路81,係檢測行位址的同位元(偶奇性),並將其檢測 結果的同位元檢查信號SP給予列解碼器7丨(或列驅動器72) C:\2D-CODE\91-03\90130891.ptd 第39頁 519729 五、發明說明(35) 士。j關於本第四實施形態、的非揮發性體 中,其特徵為:給予同一列位址的二條副字線WL:裝置 几-邮均係設於記憶單元陣列70上,以及基於同位^檢 :號ps ’選擇在副字線WL_)及副字祕一)中 =
方0 J 行位址緩衝器78及行位址緩衝器79,均係將由外 址端子所輸入的二進位的N位元之外部位址信號\, 成N組的内部位址信號&、&條,並將其内部位址信號&、、 〜條^分別輸入至列解碼器71及行解碼器以内。伴隨^著儲 存容量的增大,位址端子亦會增大,以致封裝體的大型化 的問題產生。以解決該問題為目的而提示的技術案例, 係所謂位址信號多工方式(address signal multipiexing system)。其就是,係列系和行系兼用單一個位址端子, 並將二個外部同步時脈RAS條及CAS條以時序性地給予,以 分時性地分開使用。NR0M的晶片,係作為主記憶體使用而 在單一記憶系統中被多數件使用的情形較多。從而,封裝 體的小型化,就直接牽涉到整體系統的小型化。從而,尤 其在裝載於可攜式機器内的記憶體中,即採用位址信號多 工方式(address signal multiplexing system)。 針對位址信號多工方式(address signai muitiplexing system)所做的動作狀態說明如下。外部位址信號a ,首 先係同步於RAS條而被行位址缓衝器78輪入,並轉換成内 部位址信號(行位址信號)ai、ai條,再傳送至列解碼器71 上。列解碼器71,係基於位址信號、ai條,選擇在記憶
C:\2D-CODE\91-03\90130891.ptd 第40頁 519729 五、發明說明(36) 單元陣列7 0的多數列中的任何一列(在此稱為列)。 在列位址緩衝器78中,一旦完成外部位址信號^的閂鎖 (latch),閂鎖完成信號lch就由列位址緩衝器78輸入於行 位址緩衝器7 9,再來外部位址信號\被行位址緩衝器7 9輸 入^。經被^輸入的外部位址信號Ai,在轉換成内部位址信號 (行位址#唬)心、ai條之後,傳送至行解碼器了4、 (Address Transition Detect)電路82及同位元檢查電路 81上。行解碼器74,係基於位址信號七、&條,選擇在記 憶單元陣列7 〇的多數列中的任一列。 同位元檢查電路81,係例如基於位址信號&、七條的 LSB(Least Significant Bit)而檢測其同位元,再將其檢 測t果的同位元檢測信號PS,輸入至列解碼器7 1内。列解 碼器71 ’係基於同位元檢測信號ps,選擇在經被選擇的列 WLm所含有的二條副字線WLm(_、Wk(。⑹之中的一條副字線 (嚴格而言,應為其所對應的邏輯閘)。更具體而言,同位 ”兀檢私則的内容若為”偶數”日夺就選擇(⑽),而其為 奇數k則選擇WLm(C)dd)。例如,在對應於副 邏輯間被選料,就使連接至其上的列驅動器化的 且對於所對應的副字線上施加預定電壓。 〆^外,只要在經輸入閂鎖完成信號UH之後,行位址 衝器79就不受到CAS條的限制而隨時均可接收行位址信 號。在輸入有RAS條後逾過預定時間時,位址信號可視為 =的=位址信號,且不受到CAS條的限制而選擇行解碼 W4,其信號傳送至輸出緩衝⑽上。該最後階段時,始
519729 五、發明說明(37) 得被CAS條予其同步,輸出D 7Λ:。分別係意味著每…;記二元 丄而步二r不需為™ ;,ν A ·Λ工认, 故使传按照其份量縮短行位址作鲈 ”;;二輸力出;,取時間。至條的動作而 鎖行:址信號,而且,⑴條的 接性影響;;才:以執仃,故可避免對於存取時間的直 移之ATD電路82 而須要有一種用來檢測位址信號的漂 f 一么+電來自ATD電路82的輸出脈衝EQ條,俜栌 。每當改變行位址信號,就產_:停利= ;“,衝所產生的各種脈衝來控制行系電路。AND電路土 83 i f輸入脈衝印條和輸出於緩衝器77的記憶單元放大办 =信號YE,且根據其輸出信體而開始行驅動器75的動凡 如此,根據關於本第四實施形態的非揮發性半導體 裝置’利用同位元檢查電_來檢測行位址信號的同位^ 70,且基於其檢測結果的同位元檢測信號PS,選擇在副字 中的任何一方。藉此,可實現有關上述 第一實施形態的非揮發性半導體記憶裝置之副字線選擇動 作。 第五實施飛能 圖44為顯示關於本發明的第五實施形態的非揮發性半 體記憶裝置的構造之剖面圖。在記憶單元陣列部中,形成 第42頁 C:\2D-mDE\91-03\9013〇891.ptd 519729 五、發明說明(38) 有 STI(Shallow Trench Isolation)6sl,來取代圖 62 所示 的先前之非揮發性半導體記憶裝置中之L〇c〇s型元件隔離 絕緣膜1 06。在與STI 6sl界面處的矽基板1内,形成有一種 可作為位元線BL而起作用的n+型的雜質擴散區域7。此 外,在記憶單元陣列部和周邊電路部之邊界處,形成有一 種深於STI6sl的STI6s2。附帶而言,雖然未圖示於圖44 中’但是周邊電路部的元件隔離絕緣膜亦是以1,其深度 為同於STI6sl或STI6s2的深度。 另外,在記憶單元陣列部的矽基板丨内,形成有p型穿透 阻止層(punch through stopper)90a及p型通道阻止層 91a。穿透阻止層90a,係為了防止M〇s電晶體的源極-汲極 之間的電流穿透而形成。通道阻止層9丨a,係以防止元件 之間的漏f ’且提昇寄生M〇s電晶體的臨限電壓為目的而 ’在周邊電路的矽基板!内’形成有穿透阻止層_ 及通道阻止層91b。該等層的導電型,係若在形成 穿=二=/度=^^ 道阻止祕的形成深=彳:層案=
Si::二二,記憶單元陣列部的 止層9〇b及通道阻止層91二成為况於周邊電路部的穿透阻
519729 五、發明說明(39) 形成有ί 2 邊界處之記憶單元陣列部的端部上, 域内,當進行轉印製ΐ_Γη) °在圖案的疏密相差較大區 因,導致完成以其疏密相差為起 部之邊界處,是一;;if邊電路部和記憶單元陣列 單元形成於周邊電路;而,將虛設 通道長度Ld為短於記憶單 ^ f在此’虛設单元的 單元所佔的面積而可提道長度Lm’藉此縮小虛設 ,Ϊ此在Ϊ Ϊ,於ί第五實施形態的非揮發性半導體記憶 f f松在S己憶早疋陣列部中,形成有STI6sl,來取代先前 二 J生t導體記憶裝置中之L〇C〇S型元件隔離絕緣膜 叙而3,其31"1的鳥嘴效應(bird,s beak effect) ^LOCGS。於是,在元件隔離絕緣膜上採用smsi,以 棱咼鳥嘴效應所致的佔有面積份量的集體度。 古Ϊ 2 ώ在記憶單元陣列部和周邊電路部之邊界處,形成 =殊度深於STI6sl6mI6s2。藉此,可抑制記憶單元和 周邊電路之間的干擾。關於其效果說明如下^當小數載流 子的電子注入於周邊電路部的?型矽基板丨内時,其電子的 擴散達到記憶單元部處,是因為矽基板内的電子擴散長度 為100 //m以上之緣故。該電子係被記憶單元部的電位井捕 獲,再因雜質擴散區域7周邊的高電場而使其加速後,成 為熱載子並注入於0N0膜5内。雖然每一次少量電子注入於 0Ν0膜5内,但是多次的累積,仍至於記憶單元的儲存内容 1,Μ C:\2D-CODE\91-03\90130891.ptd 第44頁
I 519729 五、發明說明(40) 的破壞。反而,因記愔 ― 的熱載子擴散至周邊^ 動作或抹除動作所產生 而&將較深的STI6s2形成於作。然 ,邊界處,以使得抑制载子的相互擴η::邊電路部 早元和周邊電路之間的干擾。 可抑制δ己憶 圖45為顯示關於本第五實施形態的第 性半導體記憶裝置的構造之剖面圖。關於本=== 變形例的非揮發性半導體記憶裝置,係形m 其上面端部形成有凹陷的ST I6s3,來取代圖44的 DSTI6sl。根據關於本第五實施形態的第一變形 發性半導體記憶裝置,摻雜多晶矽膜25的一部分呈填充上 述凹陷地形成,故對於STI6s3上端部處所接觸的部分之雜 質擴散區域7上,由STI6s3的側壁側和矽基板!的上面側的 雙方向,施加電壓。從而,使其部分的電場強度升高,並 在進行寫入或抹除時,就產生高能量的熱載子。結果,可 使熱載子更有效地注入於ΟΝΟ膜5内,故可縮短寫入時間或 抹除時間。 圖46〜圖53均為依製程顯示STI6s3的形成方法之剖面 圖。參見圖46,首先,在矽基板1上,將氧化矽膜150、多 晶矽膜151基氮化矽膜152依序形成於其整面。但是,亦可 省略多晶矽膜1 51的形成。參見圖4 7,接著,將光阻層形 成於氮化矽膜152上之後,利用將光阻層153作為蝕刻罩使 用之非等向蝕刻法,除去氮化矽膜1 5 2,至使多晶矽膜1 51 上面露出為止。參見圖48,再來,除去光阻層153之後,
C:\2D-CODE\91-03\90130891.ptd 第45頁 519729 五、發明說明(41) —------- ^將氮化石夕膜152作為钱刻罩使用之非等向钱刻法,除 去夕晶矽膜151、氧化矽膜150及矽基板1。藉此,在矽基 板1上面内,形成深度為200 〜400nm左右的溝槽154。 土 參見圖49 ’接著,透過在氮化環境(nitrogen atmosphere)内所進行的熱處理,對於溝槽154的内壁予以 氮化之後,再利用熱氧化法,將氧化矽膜155形成於154内 壁上。此時’亦對於多晶矽膜151或矽基板1上面予以氧 化,就形成鳥嘴部156。參見圖5〇,再來,呈填充溝槽154 内地將氧化石夕膜157形成於其整面。參見圖51,接著,利 用法對於氧化矽膜1 57的上面予以平坦化。該cmP步 驟,係剩下氮化矽膜1 52底部而停止。 參見圖52,再次,利用蝕刻技術來除去剩餘的氮化矽膜 152及多晶矽膜151。參見圖53,再來,利用蝕刻技術來除 去氧化石夕膜1 5 0。此時,藉由增加過触刻量,可使其深度 深於石夕基板1的上面的凹陷丨58形成於鳥嘴部丨56内。附帶 而言,凹陷158,係不存在多晶矽膜151時,較易於形成。 這因為不存在多晶石夕膜1 51情況時,可使鳥嘴部1 5 6的厚度 為較薄。 圖5 4為顯示關於本第五實施形態的第二變形例的非揮發 性半導體記憶裝置的構造之剖面圖。關於本第五實施形態 的第二變形例的非揮發性半導體記憶裝置,係在圖44中所 示的構造中,省略虛設單元。ST16 s4,係可使圖44的 STI 6s2和STI6sl相互接觸而形成。根據關於本第五實施形 態的第二變形例的非揮發性半導體記憶裝置,省略虛設單
C:\2D-CX)DE\91.〇3\90130891.ptd
519729 五、發明說明(42) 元’以使得削減虛設單元佔有面積份量的記憶單元陣列部 面積。 圖5 5為顯示關於本第五實施形態的第三變形例的非揮發 性半導體記憶裝置的構造之剖面圖。關於本第五實施形態 的第三變形例的非揮發性半導體記憶裝置,係形成 STI6s5,來取代圖54所示的STI6sl °STI6s5,係具有大致 呈T字形的剖面形狀,且成為其中央部深於其端部的構 造。雜質擴散區域7,係利用ST I 6 s 5的中央部,隔離為雜 質擴散區域7a和雜質擴散區域7b。根據關於本第五實施形 態的第三變形例的非揮發性半導體記憶裝置,對於雜質擴 散區域7a的電壓施加,以及雜質擴散區域7b的電壓施加, 可使其等獨立控制,故使得完全防止抹除時的擾動不良。 圖5 6為顯示關於本第五實施形態的第三變形例的非揮發 性半導體記憶裝置的整體構造之方塊圖。副位元線 BLn-iw、BLn(a)、BLn+1(a),皆係對應於圖55的雜質擴散區域 7a,而副位元線BLn_1(b)、BLn(b)、BLn+1⑻,皆係對應於圖55 的雜質擴散區域7b。另外,在行位址緩衝器79内,可容納 用來選擇位元線的行位址,以及用來選擇副位元線的行副 位址。ATD電路82 ’係檢測行位址的漂移及行副位址的漂 移。行解碼器74,係具有:基於行位址來選擇位元線,並 基於行副位址來選擇副位元線之功能。行驅動器7 5,係對 於由行解碼器74所選擇的行位址及行副位址所對應的副位 元線上,施加預定電壓。 圖5 7為顯示關於本第五實施形態的第四變形例的非揮發
C:\2D-C0DE\91-03\90130891.ptd 第47頁 519729 五、發明說明(43) 性半導體記憶裝置的構造之剖面圖。關於本第五實施形態 的第四變形例的非揮發性半導體記憶裝置,係採用S〇丨基 板Id ’來取代圖54所示的矽基板1。s〇I基板Id,係具有一 種將石夕基板(承載基板)la、埋設氧化膜lb及矽層lc依序疊 層的構造。STI6sl、STI6s4或通道區8,均係形成於SOI基 板Id的石夕層lc内。STI6s4的底面,係達到SOI基板id的埋 設氧化膜1 b。根據關於本第五實施形態的第四變形例的非 揮發性半導體記憶裝置,透過採用s〇I基板ld,尤其在周 邊電路處’可抑制中子束等宇宙射線所引起的軟體錯誤 (software error)的產生。並且,由於STI6s4的底面達到 埋设氧化膜1 b,故能完全防止周邊電路部和記憶單元陣 部之間的干擾。 圖5 8為顯示關於本第五實施形態的第五變形例的非揮發 性半導體記憶裝置的構造之剖面圖。關於本第五實施形態 的第五變形例的非揮發性半導體記憶裝置,係形成 STI6s6,來取代圖57所示的STI6s4 qSTI6s6的底面,係未 ,到soi基板id的埋設氧化膜lb,且在STI6s6底面和埋設 氧化膜lb的上面之間,存在有矽層lc。雜質擴散層92a, 係相當於圖44的穿透阻土層,和及通道阻止層9u,而雜 質擴散層92b,則係相當於圖44的穿透阻止層咖及通道阻 止層91b。根據關於本第五實施形態的第五變形例的非揮 發性半導體記憶裝置,記憶單元陣列部的 邊電路部的石夕層lc,均係介由STI6s6下 ^ 92a、92b,相互以導電性地連接。從而,當固定二“
519729
五、發明說明(44) 基座(body)的電位之降,^ ^ -r m ^ ^ ^ ' 使用早一的基座電壓產生電路, ,D山:^ σ卩及周邊電路部的基座電壓。亦 Τ,由於,己憶早兀陣列部和周邊電路部,能共用基座電壓 產生電路,故而使得削減基座電壓產生電路的佔有面積。
圖5 9為顯$關於本第五實施形態的第六變形例的非揮發 性f導體記憶裝置的構造之剖面目。關於本第五實施形態 的第六變形例的非揮發性半導體記憶裝置,係採用s〇i基 板Id,來取代圖55所示的矽基板!。#質擴散層…,係相 當於圖44的穿透阻止層9 〇3和及通道阻止層91&,而雜質擴 散層93b,則係相當於圖44的穿透阻止層9〇b及通道阻止層 91b。根據關於本第五實施形態的第五變形例的非揮發性9 半導體記憶裝置,除了圖55所示的非揮發性半導體記憶裝 置所γ來的效果,再加上亦可獲得如提高軟體錯誤耐性 效果。 圖6 0為顯示關於本第五實施形態的第七變形例的非揮發 性半導體§己憶裝置的構造之剖面圖。關於本第五實施形雜 的第七變形例的非揮發性半導體記憶裝置,形成有一種具 有未達到埋設氧化膜1 b的底面之ST I6s5,來取代圖59所示 的一種具有達到埋設氧化膜lb的底面之STI6s5。在;ε夕層lc 内,形成有穿透阻止層94a、94b及通道阻止層95a、95b。 根據關於本第五實施形態的第七變形例的非揮發性半導體 記憶裝置,除了圖5 5所示的非揮發性半導體記憶裝置所帶 來的效果,再加上亦可獲得可削減基座電壓產生電路的佔 有面積之效果。
C:\2D-C0DE\91-03\90130891.ptd
519729 五、發明說明(45) 附帶而言’關於上述各第一〜第五實施形態之構造及關 於各實施形態的變形例之構造,可使其等任意組合而適 用’其不必贅述。另外,該等構造形成於SOI基板上,亦 可獲得相同效果。 〔發明之效果〕 f據關於該發明的申請專利範圍第1項之技術,可對於 延著矩陣的列方向呈相鄰的記憶單元電晶體的每一閘電極 上,個別施加相異的電壓。從而,可避免抹除時的擾動不 -另:卜料ΐ據該發明的申請專利範圍第2項之技術,可獲 :L閘電極而將栓塞形成於層間絕緣膜内之際,能 使先罩對準的偏移極限增大之效果。 得另:對明的申請專利範圍第3項之技術,可獲 使光罩針皐二值虽而將栓塞形成於層間絕緣膜内之際,能 使先罩對準的偏移極限增大之效果。 另外’根據該發明的由)主_立丨_ 於副字線呈蛇行而2 Ϊ月專利乾圍第4項之技術,相較 字線的佈^ 4 ^朝向矩陣的列方向延伸的技術,可使副 線長度縮短’使得縮短在副字線上的信號傳送的 另外 很媒該發明之姑# 連接至雜質擴散區域上,二過低電阻佈線可介由栓塞 縮短在位元線上的作 =降低位元線的電阻值,使得 另外,耙赭兮=就傳达的延遲時間。 力外根據該發明之姑淋 $ 上,以可降低副字綠沾Φ術,透過低電阻佈連接至副字線 J予線的電阻值,使得縮短在副字線上的信
五、發明說明(46) 號傳送的延遲時間。 另外,根據該發明夕杜μ π 1 域内的電荷擴散於膜:抑:經蓄積於電荷蓄積區 要曰曰體重複動作所引起的WINDOW的縮小化。 早 另外,根據該發明之技術, 起作用的多晶矽臈内。甘日 =電子畜積於作為洋閘而 氧化石夕膜所構成,:得G效緣膜係由陷牌較少的 電路,係對應於使活二員之技術,選擇 列的多數條副字線中選擇適當的副字線。 早的门 另外,根據該發明的申請專利 電路,係對應於行位址作於的同/弟6項之技術,選擇 =一ϊ::ΐ選擇適當的某-條副字線。 另外,根據該發明的申請專利範圍第7 ,形成有LOCOS型的元件隔離絕緣術削 ^ 部所佔面積,使得提高晶片的集體度。技力了削減鳥嘴 另外,根據該發明的申請專利範圍 制記憶單元電晶體和周邊電路之間的干擾員。之技術,叮抑 另外’根據該發明的申請專利鉻囹 可使形成有凹陷的部分的電場強項之技術,由於 或抹除動作的有效』:的電场強度升…達成寫入動作 纪Ή元?^::的申請專利範圍第10項之技術,某-»己L早兀電曰曰體的雜質擴散區域,以及 體的雜質擴散區域之間,剎用筮一从 卩己^早兀電日日 間利用苐一兀件隔離絕緣膜的中央 519729
=處來予以相互隔離,因此可避免抹除時的擾動不良之發 从f =,根據該發明的申請專利範圍第11項之技術,提古 幸人體錯誤耐+ 生,* 、土丄、 ^ 一 Tf生 並可達成寄生電容降低所帶來的動作速傘 之南速化。 抑另夕卜’根據該發明的申請專利範圍第丨2項之技術,記憶 :=陣列部的半導體層和周邊電路部的半導體層之間 ^立二70件隔離絕緣膜來予以相互隔離,因此可完全防止 圯憶單元電晶體和周邊電路之間的干擾。
时另外,根據該發明的申請專利範圍第丨3項之技術,記憶 單元陣列部的半導體層和周邊電路部的半導體層之間以導 電性地予以相接。於使,當固定記憶單元電晶體或周邊電 路部的電晶體的基座電位之際,可使記憶單元陣列部和周 邊電路部,能共用基座電壓產生電路。 另外’根據該發明的申請專利範圍第丨4項之技術,透過 低電阻的佈線可介由栓塞連接至雜質擴散區域上,以可降 低位7〇線的電阻值,使得縮短在位元線上的信號傳送的延 遲時間。
另外’根據該發明之技術,透過低電阻佈連接至字線 ^ ’以可降低字線的電阻值,使得縮短在字線上的信號傳 送的延遲時間。 另外’根據該發明的申請專利範圍第丨5項之技術,可抑 制經蓄積於電荷蓄積區域内的電荷擴散於閘極絕緣膜内, 因此可抑制使記憶單元電晶體重複動作所引起的WIND0W的
C:\2D-CODE\91-03\90130891.ptd 第52頁 519729 五、發明說明(48) 縮小化。 〔元件編號之說明〕 I、 101 矽基板 la 承載基板 lb 埋設氧化膜 1 c 矽層
Id SOI基板 5、 105^ 1 0 53 ΟΝΟ 膜 6、 1 0 612〜1 0 623 元件隔離絕緣膜 7、 10712〜1 0 723 雜質擴散區域 8、 108^1083 通道區 9 閘電極、導電膜 10、13、14、20、35 栓塞 II、 1 2、3 1、3 6、3 3 層間絕緣膜 21、25 摻雜多晶矽膜 22 矽化鈷膜 23 氮化鈦膜 24、28、38 鎢膜 29 > 57 ^ 59 > 61 > 102^ 1 0 23、10V1043 、150、155、157 氧化石夕膜 30、56、60、103^1033 、1 5 2 氮化矽膜 32、39、151a、151b 金屬佈線
C:\2D-C0DE\91-03\90130891.ptd 第53頁 519729
五、發明說明(49) 37 阻障金屬 50 、 52 、 54 、 55 閘極絕緣膜 51 、 151 多晶矽膜 53 矽 58 非晶矽膜 70 記憶單元陣列 71 列解碼器 72 列驅動器 73 位元檢測電路 74 行解碼器 75 行驅動器 76 輸出緩衝器 77 > 80 緩衝器 78 列位址緩衝器 79 行位址緩衝器 81 同位元檢查電路 82 ATD電路 83 AND電路 90a 、 90b 、 94a 、94b 穿透阻止層 91a 、 91b 、 95a 、95b 通道阻止層 92a 、 92b 、 93a 雜質擴散層 10 9! 導電膜 153 光阻層 154 溝槽 C:\2D-CODE\91-03\90130891.ptd 第54頁 519729 五、發明說明(50) 156
6 s 1 〜6 s 6 MBL1、MBL2 SBL1〜SBL5 WL ST1a〜ST5a 、 SLla〜SL4a 、 鳥嘴部
STI 主位元線 副位元線 字線 ST2b〜ST5b SL2b〜SL5b 選擇電晶體 選擇佈線 MT 記 憶 單 元電晶體 BL 位 元 線 CH 通 道 區 ML 金 屬 佈 線 MC 記 憶 單 元
C:\2D-CODE\91-03\90130891.ptd 第55頁 519729 圖式簡單說明^ ---- 揮Z1為以模式方式顯示關於本發明的第一實施形態的非 性半導體記憶裝置的構造之俯視圖。 ^ 2為顯示在圖1所示的構造上追加字線之俯視圖。 从Γ, 3為顯示與位於沿著圖2所示的線分A2-A2的位置相關 的剖面構造之剖面圖。 圖4為顯示與位於沿著圖2所示的線分A3 — A3的位置相關 、剖面構造之剖面圖。 的=5為對應於圖1且以模式方式顯示關於本第一實施形態 m —變形例的非揮發性半導體記憶裝置的構造之俯視 圖〇 圖6為顯示圖5所示的構造上追加字線之俯視圖。 、,7為對應於圖1且以模式方式顯示關於本第一實施形態 的第—變形例的非揮發性半導體記憶裝置的構造之俯視 圖。 圖8為顯示圖7所示的構造上追加字線之俯視圖。 圖9為對應於圖1且以模式方式顯示關於本第一實施形態 的第三變形例的非揮發性半導體記憶裝置的構造之俯視 圖。 圖1 0為顯示圖9所示的構造上追加字線之俯視圖。 圖11為對應於圖1且以模式方式顯示關於本第一實施形 態的第四變形例的非揮發性半導體記憶裝置的構造之俯視 圖。 圖1 2為顯示圖11所示的構造上追加字線之俯視圖。 圖1 3為對應於圖1且以模式方式顯示關於本第〆實施形
C:\2D-00DE\91-03\90130891.ptd 第 56 頁 519729 圖式簡單說明 態的第五 圖。 圖1 4為 圖1 5為 態的第六 圖。 圖1 6為 圖17為 悲的第七 圖。 圖18為 圖19為 態的第八 圖。 圖20為 圖21為 態的第九 圖。 圖22為 圖23為 態的第十 圖。 圖24為 圖2 5為 ____一 變形例的非揮發性半導體記憶裝置的構造之俯視 顯示圖1 3所示的構造上追加字線之俯視_。 對應於圖1且以模式方式顯示關於本第一實施形 變形例的非揮發性半導體記憶裝置的構造之俯視 顯示圖1 5所示的構造上追加字線之俯視_。 對應於圖1且以模式方式顯示關於本第一實施形 變形例的非揮發性半導體記憶裝置的構造之俯視 顯示圖1 7所示的構造上追加字線之俯視圖。 對應於圖1且以模式方式顯示關於本第一實施形 變形例的非揮發性半導體記憶裝置的構造之俯視 顯不圖1 9所示的構造上追加字線之俯視圖。 對應於圖1且以模式方式顯示關於本第一實施形 變形例的非揮發性半導體記憶裝置的構造之俯視 顯不圖2 1所示的構造上追加字線之俯視圖。 對應於圖1且以模式方式顯示關於本第一實施形 變形例的非揮發性半導體記憶裝置的構造之俯視 顯示圖2 3所示的構造上追加字線之俯視圖。 以模式方式顯示關於本發明的第二實施形態的非
C:\2D-C0DE\91-03\90130891.ptd 第57頁 —— 519729
揮發性半導體記憶裝置的構造之俯視圖。 $26為顯不與位於沿著圖25所示的線分的位置相 關的剖面構造之剖面圖。 ,2 7為以板式方式顯示關於本發明的第二實施形態的第 一=形例的非揮發性半導體記憶裝置的構造之俯視圖。 ® 8為顯示與位於沿著圖所示的線分A5 — A5的位置相 關的剖面構造之剖面圖。 =2 9為以杈式方式顯示關於本發明的第二實施形態的第 二良形例的非揮發性半導體記憶裝置的構造之俯視圖。
,30為顯示與位於沿著圖29所示的線分a6_a6的位置相 關的剖面構造之剖面圖。 一圖31為以柄式方式顯示關於本發明的第二實施形態的 二t!的ΐ揮發性半導體記憶裝置的構造之俯視圖。 ":、、以杈式方式顯示關於本發明的第二實施形態的第 =例的非揮發性半導體記憶裝置的構造之俯視圖的第 圖3為顯不在圖32所示的構造上追加字線之俯視圖。 :34為,於本發明的第三實施形態的非揮發性半導體記 U聚置、’,、、、員不記憶單元電晶體的構造之剖面圖。
導:本第三實施形態的第-變形例的非揮發性半 ψ饫裝置,顯示記憶單元電晶體的構造之剖面圖。 圖為關於本第二實施形態的第二變形例的非揮發性本 導體記憶裝置,顯示記憶單元電晶體的構造之剖面圖叫 導:3丄二,:本第三實施形態的第三變形例的非揮發性半 -口〖思a置’顯示記憶單元電晶體的構造之剖面圖。
C:\2D-CODE\91-03\90130891.ptd 第58頁 519729
圖38為關於本第三實施形態的第四變形 V體記憶裝置,顯示記憶單元電晶體的構造之揮發性半 圖39為依製程順序顯示圖36所示的二面圖。 法之剖面圖。 、έ緣膜的形成方 圖40為依製程順序顯示圖36所示的 法之剖面圖。 巴、本膜的形成方 法2製程順序顯示圖37所示的閘極絕緣膜的形成方 圖42為依製程順序顯示圖37所示的閘極絕緣膜的形成方 法之剖面圖。 圖43為顯示關於本發明的第四實施形態的非揮發性半導 體記憶裝置的整體構造之方塊圖。 圖44為顯示關於本發明的第五實施形態的非揮發性半導 體記憶裝置的構造之剖面圖。 圖4 5為顯不關於本第五實施形態的第一變形例的非揮發 性半導體記憶裝置的構造之剖面圖。 圖4 6為關於本發明的第五實施形態的第一變形例之非揮 發性半導體記憶裝置,依製程顯示ST I 6 s3的形成方法之剖 面圖。 圖4 7為關於本發明的第五實施形態的第一變形例之非揮 發性半導體記憶裝置,依製程顯示ST丨6 s 3的形成方法之剖 面圖。 圖4 8為關於本發明的第五實施形態的第一變形例之非揮 發性半導體記憶裝置,依製程顯示ST〗6 s 3的形成方法之剖
C:\2D_CODE\91-03\90130891.ptd 第59頁 519729 圖式簡單說明 面圖。 圖49為 發性半導 面圖。 圖50為 發性半導 面圖。 圖5 1為 發性半導 面圖。 圖52為 發性半導 面圖。 圖53為 發性半導 面圖。 關於本發明的 體記憶裝置, 關於本發明的 體記憶裝置, 關於本發明的 體記憶裝置, 關於本發明的 體記憶裝置, 關於本發明的 體記憶裝置, $五實施形態的第 依製程顯示STI6s3 第五實施形態的第 依製程顯示STI6s3 第五實施形態的第 依製程顯示STI6s3 第五實施形態的第 依製程顯示STI6s3 第五實施形態的第 依製程顯示STI6s3 一變形例之非揮 的形成方法之剖 一變形例之非揮 的形成方法之剖 一變形例之非揮 的形成方法之剖 一變形例之非揮 的形成方法之剖 一變形例之非揮 的形成方法之剖 發 擇 br 的 例 形 變‘ 二 第 的。 態圖 形面 施剖 實之 五造 第構 本的 於置 關裝 示憶 顯記 為體 4導 半 性 發 携 br 的 例 形 變 三 第 的。 態圖 形面 施剖 實之 五造 第構 本的 於置 關裝 示憶 顯記 為體 55導 圖 性 顯 為 6 5 圖 記 體 導 半 性 發 撢 非 的 例 形 變 三 ο 第圖 的塊 態方 形之 施造 實構 五體 第整 本的 於置 關裝 示憶 發 £ 撢 br 的 例 形 變 四 第 的。 態圖 形面 施剖 實之 五造 第構 本的 於置 關裝 示憶 顯記 為體 7導 5 1^ 圖半 性 C:\2D-roDE\91-03\90130891.ptd 第60頁 519729 圖式簡單說明 圖5 8為顯 性半導體記 圖5 9為顯 性半導體記 圖6 〇為顯 性半導體記 圖61為顯 之俯視圖。 圖6 2為顯 圖63(A)、 圖 64(A)、 圖65(A)、 圖6 6為顯 構造之電路 圖6 7為顯 讀出及抹除 圖6 8為顯 構造之剖面 圖6 9為顯 式。 圖7 0為顯 示關於本第五實施形 憶裝置的構造之剖面 示關於本第玉實施形 憶裝置的構造之剖面 示關於本第五實施形 憶裝置的構造之剖面 示先前的非揮發性半 示先前的記憶單元電 (B)為用來說明寫入 (B)為用來說明抹除 > (B)為用來說明讀出 示先前的非揮發性半 圖。 示關於先前的記憶單 的每一動作之時序圖 示延著列方向呈相鄰 圖。 示先前 癌的弟五蠻开) 圖。 文形例的 態的第上燃/』罘,、變形例的 圖。 π 態的第七蠻形^ 圖。 文形例的 導體記憶裝置的部 =的構造之剖面 動作之模式圖。 動作之模式圖。 動作之模式圖。 導體記憶裝置的記 元電晶體所執行 的 的二格記憶單元電 的記憶單元電晶體的臨限電壓分 示先前的記憶單元電晶體的構造之剖面 非揮發 非揮發 非揮發 分構造 圖。 憶單元 寫人、 晶體的 布之圖 圖〇
C:\2D-00DE\91-03\90130891.ptd 第61頁

Claims (1)

  1. 519729 六、申請專利範圍 1 · 一種非揮 半導體基板 多數個記憶 基板内; 多數條位元 多數條字線 上述字線, 延著上述矩 每一閘電極, 申請專 更具有 發性半導體記憶裝置,其特徵為,具有: 單元電晶體’呈矩陣狀地形成於上述半導 體 2 ·如 其中, 膜, 上述 述層間 上述 述半導 的栓塞 在上 電極的 3 ·如 其中, 膜, 上述 述層間 副子線 絕緣膜 閘電極 體基板 ,連接 述閘電 幅寬部 申請專 更具有 線’形成於每一上述矩陣的行上; ’形成於每一上述矩陣的列上, 具有多數條副字線, 陣的列方向呈相鄰的上述記憶單元電晶體的 係連接至相異的上述副字線上。 利範圍第1項之非揮發性半導體記憶裝置, 覆蓋上述記憶單元電晶體而形成之層間絕緣 ,係朝向上述矩陣的列方向延伸而形成於上 内, ,係介由能蓄積電子的閘絕緣膜,形成於上 士 ’並且,其介由形成於上述層間膜 至上述副字線上, 極和上述栓塞之間的接觸處,形成有上 〇 ^ 利範圍第1項之非揮發性半導體記憶裝置, 覆蓋上述記憶單元電晶體而形成之層間絕緣 副字線 絕緣臈内 ’係朝向上述矩陣的列方向延伸而形成於 上
    C:\2D-00DE\91-03\90130891.ptd 第62頁 519729 六、申請專利範圍 、、士述閘電極,係介由能蓄積電子的閘絕緣膜,形成於 述半導體基板上,並且,其介由形成於上述 的栓塞,連接至上述副字線上, 繁膜内 上述栓塞,係接觸於上述閘電極的中央部處。 4·如申請專利範圍第i項之非揮發性半導體記憶裝 J中’更具備覆蓋上述記憶單元電晶體而形成之層間絕緣 上述副子線係形成於上述層間絕緣膜内, 述ΐ ίm係介由能蓄積電子的閉絕緣膜,形成於上 ,並且,其介由形成於上述層間絕緣膜内 的权塞,連接至上述副字線上, 勝内 伸t述副字線’係沿著上述矩陣的列方向呈直線狀地延 其5中如:::利範圍第1項之非揮發性半導體記憶裝置, 檢測電路,為根據扞仿&片&丄 檢測出應予以活性化之位元^ ’由上述多數條位元線中 選擇電路,為根據列位作 檢測結果,由上述多數^ ^〇述檢測電路所作的 字線。夕數條“子線中選擇應予以活性化的副 6由如申請專利範圍第!項之 其中且士述字線’係具備二條副字線,半¥體咐置, 位元Γ . Η位疋檢查電路,其用以檢測行位址信號的同 第63頁 C:\2D-CDDE\91-03\90130891.ptd 519729 六、申請專利範圍 作的:ί:果根:列位址信號和由上述同位元檢查電路所 -以ΐ果’由上述二條副字線中選擇應予以活性化的 其7中如ΓΠ利=1 第項之非:發性半導趙記憶裝*, 述半導體基板上絕緣膜’其形成於上 晶體彼此之間隔離, 者矩陣的列方向呈相鄰之電 件el係具備雜質擴散㈣,為形成於上述第-元 件广離絕緣膜的界面之上述半導體基板内。 8中如利範圍第7項之非揮發性半導 其,,上述半導體基板,係具備: < 己隱體單7L陣列部’形成有上述多數個記憶單元電晶 腹 , 邊2電路部,形成有用來控制上述記憶單元電晶體的周 „更:備溝槽型第二元件隔離絕緣膜,其形成於上述記憶 列^卩和上述周邊電路部的邊界處之上述半導體基板 的上述主面内, =述第二元件隔離絕緣膜’係形成為深於上 隔離絕緣膜。 t如申睛專利範圍第7項之非揮發性半導體記憶裝置, 二 上述間電極,係亦延伸至位於上述半導體基板的上 述主面的邊界處的上述第一元件隔離絕緣膜的端部上而形 成,
    Μ 9729 六、申請專利範圍 在上述第一元件隔離絕 上述閉電極所埋設的凹陷膑的^上面内,形成有利用 1 0 ·如申請專利範圍第7瑁 其中,上述第一开杜ι^員之非揮發性半導體記憶裝置, 度深於端部的大致 4膜係具有其中央部處的深 一徊L、 予形的截面形狀, 以及隔著ΪΪΪ單元:晶體所具有的上述雜質擴散區域, 單元電隔離絕緣膜而鄰接至上述-件記憶 雜質擴散F /牛的上述記憶單元電晶體所具有的上述 央部處相^離係利用上述第—元件隔離絕緣膜的上述中 二?,專Λ範圍=::任-項之非揮發性半導 板、锅、 述+導體基板,係具有使承載基 述半導體i二及半導體層依序疊層的構造之S01基板的上 甘士如申叫專利範圍第8項之非揮發性半導體記憶裝置, ΐ導體ί ί工Τ Ϊ基板’係具有使承載基板、絕緣層以及 牛ν體,依序璺層的構造之s〇I基板的上述半導體層, 上述第一元件隔離絕緣膜,係接觸於上述絕緣層上。 1 3 ·如申請專利範圍第8項之非揮發性半導體記憶裝置, 其中,上述半導體基板,係具有使承載基板、絕緣層以及 半導體層依序疊層的構造之SOI基板的半導體層, 上述第二元件隔離絕緣膜的底面,係存在於上述半導體 層内。 - 14· 一種非揮發性半導體記憶裝置,其特徵為,具有: C:\2D-CQDE\91-03\90130891.ptd 第65頁 519729 六、申請專利範圍 半導體基板; 多數個記憶單元電晶體,呈矩陣狀地形成於上導體 基板内; 多數條位元線,形成於每一上述矩陣的行上; 夕數條字線,形成於每一上述矩陣的列上, 上述位元線,係具有朝向上述矩陣的行方向延伸而形成 於上述半導體基板内之雜質擴散區域, 有導電率高於上述雜質擴散區域之佈線,為朝向上 :陣的行方向延伸而形成於上述層間絕緣膜内,且介由 ^上於上述層間絕緣膜内的栓塞而連接至上述雜質擴散區 半1 導5.體—基種板非揮發性半導體記憶裝置,其特徵為,具有: 基=個記憶單元電晶冑’呈矩陣狀地形成於上述半導體 上述記憶單元電晶體,係更具備: 間電極’形成於上 L 子的電荷蓄積區域二板的…’且能蓄積電 S電=域,、形成於上述半導體基板的主面上, 的閘極絕緣膜之3内係僅形成於近接於源極、汲極區域
TW090130891A 2001-04-11 2001-12-13 Non-volatile semiconductor memory TW519729B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001112520A JP4565767B2 (ja) 2001-04-11 2001-04-11 不揮発性半導体記憶装置

Publications (1)

Publication Number Publication Date
TW519729B true TW519729B (en) 2003-02-01

Family

ID=18963922

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090130891A TW519729B (en) 2001-04-11 2001-12-13 Non-volatile semiconductor memory

Country Status (6)

Country Link
US (1) US6545893B2 (zh)
JP (1) JP4565767B2 (zh)
KR (1) KR100416897B1 (zh)
CN (1) CN1230904C (zh)
DE (1) DE10155416A1 (zh)
TW (1) TW519729B (zh)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050056921A1 (en) * 2003-09-15 2005-03-17 Staktek Group L.P. Stacked module systems and methods
JP2004349474A (ja) * 2003-05-22 2004-12-09 Toshiba Corp 半導体装置とその製造方法
DE10324052B4 (de) * 2003-05-27 2007-06-28 Infineon Technologies Ag Verfahren zur Herstellung eines Halbleiterspeichers mit Charge-Trapping-Speicherzellen
JP2005026641A (ja) * 2003-07-04 2005-01-27 Nec Electronics Corp 半導体装置およびその製造方法
DE10332095B3 (de) * 2003-07-15 2005-01-20 Infineon Technologies Ag Halbleiterspeicher mit Charge-trapping-Speicherzellen
US7212435B2 (en) * 2004-06-30 2007-05-01 Micron Technology, Inc. Minimizing adjacent wordline disturb in a memory device
JP4947931B2 (ja) * 2004-08-12 2012-06-06 ルネサスエレクトロニクス株式会社 半導体装置
US7303964B2 (en) * 2005-04-25 2007-12-04 Spansion Llc Self-aligned STI SONOS
US20070141788A1 (en) * 2005-05-25 2007-06-21 Ilan Bloom Method for embedding non-volatile memory with logic circuitry
JP2007005699A (ja) * 2005-06-27 2007-01-11 Matsushita Electric Ind Co Ltd 不揮発性半導体記憶装置及びその製造方法
US7538384B2 (en) 2005-12-05 2009-05-26 Taiwan Semiconductor Manufacturing Company, Ltd. Non-volatile memory array structure
JP2007207380A (ja) 2006-02-03 2007-08-16 Renesas Technology Corp 不揮発性半導体記憶装置
US7408810B2 (en) * 2006-02-22 2008-08-05 Micron Technology, Inc. Minimizing effects of program disturb in a memory device
US7561469B2 (en) * 2006-03-28 2009-07-14 Micron Technology, Inc. Programming method to reduce word line to word line breakdown for NAND flash
US7440321B2 (en) * 2006-04-12 2008-10-21 Micron Technology, Inc. Multiple select gate architecture with select gates of different lengths
KR100734317B1 (ko) * 2006-05-16 2007-07-02 삼성전자주식회사 2-비트 동작을 위한 비휘발성 메모리 소자 및 그 제조 방법
KR100739532B1 (ko) 2006-06-09 2007-07-13 삼성전자주식회사 매몰 비트라인 형성 방법
US7471565B2 (en) 2006-08-22 2008-12-30 Micron Technology, Inc. Reducing effects of program disturb in a memory device
JP5281770B2 (ja) * 2007-08-17 2013-09-04 スパンション エルエルシー 半導体装置およびその製造方法
US7733705B2 (en) 2008-03-13 2010-06-08 Micron Technology, Inc. Reduction of punch-through disturb during programming of a memory device
US8551858B2 (en) * 2010-02-03 2013-10-08 Spansion Llc Self-aligned SI rich nitride charge trap layer isolation for charge trap flash memory
US10734320B2 (en) 2018-07-30 2020-08-04 Infineon Technologies Austria Ag Power metallization structure for semiconductor devices
KR20150139255A (ko) * 2014-06-03 2015-12-11 에스케이하이닉스 주식회사 반도체 장치 및 그 제조방법
DE102016122318A1 (de) 2016-11-21 2018-05-24 Infineon Technologies Ag Anschlussstruktur eines Leistungshalbleiterbauelements
US11127693B2 (en) * 2017-08-25 2021-09-21 Infineon Technologies Ag Barrier for power metallization in semiconductor devices
US10304782B2 (en) * 2017-08-25 2019-05-28 Infineon Technologies Ag Compressive interlayer having a defined crack-stop edge extension
KR102471157B1 (ko) * 2017-11-09 2022-11-25 삼성전자주식회사 메모리 소자
US10388362B1 (en) * 2018-05-08 2019-08-20 Micron Technology, Inc. Half-width, double pumped data path
US11031321B2 (en) 2019-03-15 2021-06-08 Infineon Technologies Ag Semiconductor device having a die pad with a dam-like configuration

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0287677A (ja) * 1988-09-26 1990-03-28 Nec Corp 不揮発性mos半導体記憶装置
JP2825135B2 (ja) * 1990-03-06 1998-11-18 富士通株式会社 半導体記憶装置及びその情報書込読出消去方法
JP3090739B2 (ja) * 1991-10-31 2000-09-25 ローム株式会社 不揮発性半導体記憶素子の製造方法
JPH06125064A (ja) * 1992-10-09 1994-05-06 Rohm Co Ltd 不揮発性記憶装置およびその駆動方法
JPH0793984A (ja) * 1993-09-20 1995-04-07 Fujitsu Ltd 半導体記憶装置
JPH07147389A (ja) * 1993-11-24 1995-06-06 Hitachi Ltd 半導体集積回路装置およびその製造方法
JP3445660B2 (ja) * 1994-07-08 2003-09-08 新日本製鐵株式会社 不揮発性半導体記憶装置及びその製造方法
JPH0878542A (ja) * 1994-08-31 1996-03-22 Toshiba Corp 不揮発性半導体装置
JP3465397B2 (ja) * 1995-01-26 2003-11-10 ソニー株式会社 半導体不揮発性メモリ装置
US5900661A (en) * 1996-09-18 1999-05-04 Nippon Steel Corporation EEPROM with bit lines below word lines
JP3760022B2 (ja) * 1997-05-13 2006-03-29 株式会社日立製作所 半導体記憶装置
JPH11195718A (ja) 1997-10-31 1999-07-21 Sony Corp 不揮発性半導体記憶装置と、その製造方法及びその駆動方法
US6316801B1 (en) * 1998-03-04 2001-11-13 Nec Corporation Semiconductor device having capacitive element structure and multilevel interconnection structure and method of fabricating the same
JPH11261037A (ja) * 1998-03-10 1999-09-24 Nippon Steel Corp 半導体装置及びその製造方法並びに記憶媒体
JP3279263B2 (ja) * 1998-09-04 2002-04-30 日本電気株式会社 不揮発性半導体記憶装置の製造方法
JP3743189B2 (ja) * 1999-01-27 2006-02-08 富士通株式会社 不揮発性半導体記憶装置及びその製造方法

Also Published As

Publication number Publication date
KR20020080228A (ko) 2002-10-23
US6545893B2 (en) 2003-04-08
JP2002313962A (ja) 2002-10-25
DE10155416A1 (de) 2002-10-24
JP4565767B2 (ja) 2010-10-20
KR100416897B1 (ko) 2004-02-05
US20020149958A1 (en) 2002-10-17
CN1380697A (zh) 2002-11-20
CN1230904C (zh) 2005-12-07

Similar Documents

Publication Publication Date Title
TW519729B (en) Non-volatile semiconductor memory
TW310475B (zh)
TW543087B (en) Semiconductor device
CN111149207A (zh) 包含控制栅极之间的空隙的存储器装置
TWI351766B (zh)
CN107068684A (zh) 垂直存储器件
TW200834886A (en) One transistor DRAM cell structure and method for forming
TW201041125A (en) Rigid semiconductor memory having amorphous metal oxide semiconductor channels
TW200939405A (en) Semiconductor constructions, NAND unit cells, methods of forming semiconductor constructions, and methods of forming NAND unit cells
TW201212168A (en) Memory architecture of 3D array with diode in memory string
TW201301446A (zh) 具有二極體在記憶串中的三維陣列記憶體結構
KR20100001547A (ko) 수직형 비휘발성 메모리 소자 및 이의 제조 방법
TW200913280A (en) A semiconductor device and a method for manufacturing the same
TW201126700A (en) Integrated circuits and methods for forming the same
US7777268B2 (en) Dual-gate device
TWI701812B (zh) 記憶體元件及其製作方法
KR102379430B1 (ko) 듀얼 게이트 제어 기능이 있는 비휘발성 메모리
JP2010027835A (ja) 不揮発性記憶装置およびその製造方法
TWI248087B (en) Semiconductor memory device, semiconductor device, and portable electronic apparatus
TW200931648A (en) Non-volatile semiconductor memory device and method of manufacturing the same
US20050179094A1 (en) SRAM cell and method of manufacturing the same
US8300448B2 (en) Semiconductor storage device, memory cell array, and a fabrication method and drive method of a semiconductor storage device
TW556345B (en) Transistor-arrangement, method for operating a transistor-arrangement as a data storage element and method for producing a transistor-arrangement
JP2010016214A (ja) 不揮発性半導体記憶装置及びその製造方法
WO2023281730A1 (ja) 半導体素子を用いたメモリ装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees