TW471059B - Selective treatment of the surface of a microelectronic workpiece - Google Patents

Selective treatment of the surface of a microelectronic workpiece Download PDF

Info

Publication number
TW471059B
TW471059B TW088103730A TW88103730A TW471059B TW 471059 B TW471059 B TW 471059B TW 088103730 A TW088103730 A TW 088103730A TW 88103730 A TW88103730 A TW 88103730A TW 471059 B TW471059 B TW 471059B
Authority
TW
Taiwan
Prior art keywords
processing liquid
workpiece
microelectronic workpiece
microelectronic
liquid
Prior art date
Application number
TW088103730A
Other languages
English (en)
Inventor
Brian Aegerter
Curt T Dundas
Michael Jolley
Tom L Ritzdore
Gary L Curtis
Original Assignee
Semitool Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US09/041,901 external-priority patent/US6350319B1/en
Priority claimed from US09/041,649 external-priority patent/US6318385B1/en
Priority claimed from US09/113,435 external-priority patent/US6264752B1/en
Application filed by Semitool Inc filed Critical Semitool Inc
Application granted granted Critical
Publication of TW471059B publication Critical patent/TW471059B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B08CLEANING
    • B08BCLEANING IN GENERAL; PREVENTION OF FOULING IN GENERAL
    • B08B3/00Cleaning by methods involving the use or presence of liquid or steam
    • B08B3/02Cleaning by the force of jets or sprays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32134Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by liquid etching only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67028Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67075Apparatus for fluid treatment for etching for wet etching
    • H01L21/6708Apparatus for fluid treatment for etching for wet etching using mainly spraying means, e.g. nozzles

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Cleaning Or Drying Semiconductors (AREA)
  • Weting (AREA)
  • ing And Chemical Polishing (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Cleaning By Liquid Or Steam (AREA)
  • Physical Or Chemical Processes And Apparatus (AREA)
  • Coating Apparatus (AREA)
  • Cleaning And De-Greasing Of Metallic Materials By Chemical Methods (AREA)

Description

471059 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(/ ) 發明背景 本發明係關於處理一矽晶圓以便由係晶圓上之區域移 除一薄膜,例如銅薄膜。 來自基質之微電子電路及/或元件之製造典型地包括數 個過程。其中許多過程包括薄膜沉澱在工件表面,其跟隨 在接觸處理液體、蒸氣或氣體之後。在用於處理一微電子 工件例如矽晶圓之已知過程中,微電子裝置被安裝於矽晶 圓而且具有前端裝置側邊、後方非裝置側邊及外部周圍薄 膜層矽連續地被應用而且蝕刻以形成,例如金屬交互連接 結構。在典型金屬包覆過程,障礙層係施加於電介層上至 工件前端。依照用來形成該交互連接結構之特殊過程,該 電介層可包括一凹陷微結構之形式,該定義不同的交互結 構路徑。薄膜例如銅薄膜係實施在該障礙層外部。在很多 情況下,薄膜充當用來隨後電鍍另一金屬層例如另一銅層 之初始晶種層。由於製造之限制’該薄膜不實施於該前端 之外部、周圍邊緣。 已知技術例如物理蒸氣沉積(噴濺)或化學蒸氣沉積 係實際上用來實施該障礙層及薄膜。在另一金屬層被電鍍 於該薄膜外部之情形下,一或多電極接頭被連接至該薄膜 外部邊緣以提供電鍍能量。 因爲本製造過程限制該裝置結構可形成在外部邊緣之 程度,越過該薄膜之外部邊緣之內部邊界之前側表面區域 不可用於製造微電子裝置。假如超越薄膜外部邊緣之本限 制之表面積係可製造交互連接結構,將高度期望及導致增 (請先閲讀背面之注意事項再填寫本頁} I T. *、! 線血 ‘本紙張尺度適财酬家料(CNS ) A4規格() 471059 經濟部智慧財產局員工消費合作社印製 A7 B7___ 五、發明説明(7 ) 加的降伏強度。 在上述已知過程中而且在其他過程中,藉由銅、其他 金屬或其他污染物之污染可發生在工件之後側。雖然銅及 .其他金屬傾向經過矽或氧化矽快速地擴散,該後側通常不 具有障礙層,該層可防止銅、其他金屬或其他污染物擴散 經過該矽晶圓至前側,這類污染對於裝置效能有損害。 這類污染可由噴灑過多或其他過程製品或經由製造器 具之交互污染所獲得。這類污染可發生在矽晶圓之外部周 圍及其後側。假如沒有被淸除,這類污染經由製造器具可 導致其他晶圓之交互污染。假如該污染物已經形成一穩定 矽化物,這類污染將非常困難淸除。假如這類污染將以控 制方式容易地被淸除而沒有影響該工件前側,將是所期望 的。 發明摘要 本發明提供用來處理一具有前側、後側及外部周圍之 工件的過程。與該過程一致,處理液體係選擇地實施或由 工件之至少前或後側之外部周圍邊緣所移除。處理液體之 排除及/或應用發生藉由實施一或多個處理液體至該工件, 當工件及相對應反應器係關於轉動軸而轉動時,該轉動軸 通常係平行(不平行)於定義該被處理工件表面之向量。 一或多處理液體之流速、液體壓力及/或轉動速率係用來控 制該處理液體係選擇地被實施或由外部周圍邊緣所排除之 程度。 與該所揭示過程之實施例一致,薄膜係實施在前側及 張尺度適用中國國家標準(CNS ) A4規格(210X#7公釐Ί (請先閲讀背面之注意事項再填寫本頁)
-1T 線一 471059 A7 B7 五、發明説明(3) 在至少一部份外部周圍。通常,障礙層係實施在前側及在 至少一部份外部周圍,其中另一薄膜例如傳導晶種層係實 施在該障礙層。 在一或多個插入步驟,例如金屬層電鍍至該傳導晶種 層,當該蝕刻劑被防止流動在前端除了該前端邊緣時,可 移除一或多個薄膜層之蝕刻劑被導引流過在前端之外部邊 緣上。因此,該蝕刻劑只接觸該前端之外部邊緣因此可選 擇地由前側之外部邊緣移除一或多薄膜層。假如該飩刻劑 也被導引以流動越過該後側及外部周圍,及該前端之外部 邊緣,該一或多個薄膜層係由該外部周圍被移除而且蝕刻 劑可移除之任何污染物由後側所移除。 本發明之這些及其他目的及其優點由實施這發明之以 下較佳模型描述,參考附屬圖式變得明顯。 圖式簡單說明 圖1A,1B,1C及1D係微電子工件之分散、截面視圖例 如矽晶圓’與習知技術一致之處理步驟之已知順序之不同 階段。 經濟部智慧財產局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 圖2A, 2B,2C及2D係微電子工件之分散、截面視圖 例如砂晶圓,與本發明一致之處理步驟之新穎順序之不同 階段。 圖3及4顯示可用來實施本發明過程之反應器實施例 〇 較佳實施例描述 雖然本發明過程對於任何過程具有可應用性,其中處 本紙張尺度適用中( CNS ) Μ規格(21一0>^7公釐] 471059 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(十) 理液體係選擇地由微電子工件之外部邊緣所提供或移除, 本發明將被描述關於用來沉積一或多個金屬層或金屬結構 在工件上之處理步驟順序。與習知技術知已知處理步驟之 ,順序以矽晶圓ίο開始,微電子裝置(未顯示)已經被製造 在晶圓上。如顯示於圖1A,晶圓1〇具有前裝置側12、後 裝置側14及斜外部周圍16。經由物理蒸氣沉積(噴濺) 或化學蒸氣沉積,障礙層20係實施在外部周圍16之前側 12及上部分18。薄膜晶種層例如銅薄膜30係實施於該障 礙層20上。習知上,晶種層30只沉積在障礙層20之外部 邊緣22邊界,如圖1B所顯示。在銅薄膜30之外部邊緣 32,用來提供電鍍能量至該晶種層之一或多電極接頭40係 被放置以電氣接觸於銅薄膜30,如圖1C所顯示。 在一或多個電極接頭40已經連接至該種晶層銅薄膜 30後,交互連接結構及/或金屬裝置被製造之另一銅層50 被電鍍在晶圓110,如圖1C所顯示。電極接頭40係隨後 被移除以提供該最終多薄膜結構,通常顯示在圖1D係爲 60。超越該銅層50之外部邊緣32之內部邊界34,前側12 之環狀區域62不可用來製造這類交互連接結構或金屬裝置 〇 本發明處理步驟之新穎順序以矽晶圓110開始’其相 似於處理前之矽晶圓10,微電子裝置(未顯示)已經被製 造於晶圓上而且具有前裝置側112、後裝置側114及斜外 側周圍116,如圖2A所顯示。經由物理蒸氣沉積(噴濺) 或化學蒸氣沉積,障礙層120係實施在外部周圍116之前 (請先閲讀背面之注意事項再填寫本頁)
*、1T 線一 張尺度適用中國國家標準(CNS ) A4^i$T21〇X2幻公^7 471059 A7 B7 修正 經濟部智慧財產局員工消費合作社印製 五、發明說明( 側112及上部分118,而且薄膜晶種層例如銅薄膜13〇係實 施於該障礙層120上,沒有由周邊外部邊緣移除以至於覆 蓋該障礙層120 ’該晶種層12〇只被沉積在前側U2及外部 邊緣116之上部分118,如圖2B所顯示。在銅晶種層13〇 之外π卩邊緣132,用來提供電鑛之一或多電極接頭140係 連接以提供電鍍能量至銅薄膜13q,如圖2C所顯示。如顯 示者,接頭可用來補充顯示於圖2C之電鍍能量之外部邊 緣132實質上係較顯示於圖1C之過程更接近該周邊邊緣。 由金屬交互連接及/或微電子裝置所製造之另一銅薄膜 150隨後被應用以使用電化學沉積過程。如圖2C所示,另 一銅薄膜150被沉積於該銅薄膜13〇之外部邊緣132內。 電極接頭140隨後被移除使得該最終多層結構顯示於圖2d 之160。金屬裝置(未顯示)及/或交互連接係來自該最終 結構160藉由已知技術所形成。在銅薄膜丨5〇已經沉積後 ,工件110之預期外側周圍116,銅晶種層130、薄膜15〇 及/或障礙層120可由外部邊緣132被移除。由外層邊緣之 層130移除有助於防止薄膜剝落及交叉污染問題,其在隨 後工件處理期間可發生。 與該過程一致,處理液體選擇地應用於工件前側之外 部周圍邊緣。當工件及相對反應器係關於轉動軸旋轉,藉 由應用一或多個處理液體至工件,處理液體之移除及應用 發生,該旋轉軸大致上平行(或不平行)於定義被處理工 件表面之向量。一或多個處理液體之流動速率、液體壓力 及/或轉動速率係用來控制該處理液體選擇地應用於該外部 (請先閱讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 經濟部智慧財產局員工消費合作社印製 471059 A7 __B7__ 五、發明説明(b ) 周圓邊緣之程度。 適合用來執行先前移除過程之反應器大致上可包括上 及下構件,該構件相對於工件定義一上氣室及下氣室。中 間放置之輸入口被提供至用來補充一或多個液體之上及下 氣室。當允許腐蝕劑進入時,液體輸出口係安裝在氣室之 周圍部分而且應用於幫助排除來自該工件外部邊緣之處理 液體。該上及下氣室共同被轉動以至於分散該上氣室之處 理液體經由向心加速度越過該工件之上側,而且以至於分 散該下氣室之處理液體經由向心加速度越過該工件之下側 。依照所實施之過程,然而在上及下氣室之處理液體可爲 相同液體或不同液體。 經由控制進入該個別氣室之處理液體壓力及轉動氣室 之旋轉速度,控制該反應室以便引起進入該下氣室之輸入 口之處理液體流過該晶圓之接近側、流過該工件之外部周 圍及工件遠側之外部邊緣係可能的,而且除該外部邊緣外 ,防止該相同處理液體流過該遠側。 本發明之過程可有效地在圖式及申請案描述之反應器 中實施,該申請案以Senntool爲相同受讓人。(文件編號 SEM4490P0043US)。名稱爲 “Reacto for processing silicon wafer in micro-environment”之申請案及所揭示內容倂入參考 文件中。如圖3及4所顯示者,用於處理微電子工件之反 應器1100,該工件例如矽晶圓1010具有一上側1012、下 側1014及外部、圓形周圍1016在微環境中組成用來實施 本發明過程之較佳平台。對於特定應用情形,上側1012係 - --------___—-_- 本紙張尺度適用中國國家標準(CNS ) A4規格(210x2$7公釐) (請先閱讀背面之注意事項再填寫本頁)
471059 A7 B7 五'發明説明(〇) 前側,其可稱爲裝置側,而且下側10H係後側,其可稱爲 非裝置側。然而,對於其他應用情形,矽晶圓1010被反轉 〇 通常,除此處所描述者,反應器1100係相似於圖式及 描述於美國專利申請案09/113,435之反應器。然而,如圖 式所顯示及描述者,反應器1100被改良實施選擇微電子製 造過程較爲多樣化。 反應器1100具有一包括上氣室壁1120之上氣室構件 而且包括下氣室壁1140之下氣室構件。這些壁1120,1140 被改變而開啓以至於允許晶圓1010被載入用來處理之反應 器1100,藉由負載及卸載機構(未顯示),例如以具有末 端效應器之機器人形式出現。這些壁1120, 1140被安排爲 封閉以至於限定一支撐晶圓1010在處理位置之膠囊1160, 該處理位置介於這些壁1120, 1140間。 當與支撐在處理位置之晶圓1010共同結合時,定義垂 直軸A之反應器1010具有一包括轉子1210之頭部1200, 其安裝該上氣室壁1120,而且安裝一用來關於垂直軸A轉 動該轉子1210及上與下氣室壁1120, 1140之馬達1220。頭 部1200被設計以提昇用於開啓這些壁1120, 1140而且被下 降以封閉這些壁1120, 1140。 上氣室壁1120具有一處理液體之輸入口 1122,其可 爲液體、蒸氣或氣態,而且下氣室壁1140具有這類液體之 輸入口 1142,其對於已知應用情形可爲相同液體或不同液 體。頭部1200安裝一上噴嘴1210,其軸向地延伸通過該套 (請先閲讀背面之注意事項再填寫本頁)
*訂 經濟部智慧財產局員工消費合作社印製 度適用中國國家&準(CNS ) A4規格(210xd7公釐) 471059 A7 __B7___ 五、發明説明(ί ) 筒1222以至於干擾該套筒1222之轉動。上噴嘴1210導引 處理液體流動向下經過該上氣室壁1120之輸入口 1122。 上氣室壁1120包括一相似輸出口 1124之陣列,其係 .環繞垂直軸A以均勻角度間隔被分隔。在所揭示之實施例 中,36個這類輸出口 1124被採用。每個輸出口 1124藉由 相對較大徑向距離由垂直軸A向外分隔而且藉由相對較小 徑向距離由支撐在處理位置之晶圓1010之外部周圍1016 被向內分隔,該距離大約爲1.5公厘。 當上及下氣室壁1120, 1140係封閉時,氣室壁定義一 具有上處理氣室126之微環境反應器1160,該處理氣室 126藉由上氣室壁120及支撐晶圓10之第一平面表面所定 義,及藉由下氣室壁140及相對側之支撐晶圓之第二平面 表面所定義之下處理氣室146。上及下處理氣室1126, Π46 係互相以液體連接在環狀區域1130超越該支撐晶圓1010 之外部周圍16而且藉由一連接該環狀區域1130之下部分 1134之環狀、可壓縮密封(例如0形環)1132所密封。 與揭示於上述申請案之反應器做比較,反應器1100特 別地係適用於實施一些獨特微製造過程。例如,反應器 1100係特別地適用於實施一過程例如要求在工件之第一側 及第二側之周圍邊緣部分完全接觸處理液體。這類過程可 被實施,因爲進入該下氣室壁1140之輸入口 1142之處理 液體可作用在支撐晶圓1010之下側1014,在該支撐晶圓 1010之外部周圍1016而且達到該輸出口 1124前,作用在 該支撐晶圓10之上側1012之外部邊緣1018,而且因爲達 本^^尺度適用中國國家標準(CNS ) A4規^ ( 210Χ:Μ公麓) (請先閱讀背面之注意事項再填寫本頁) 丨:π 經濟部智慧財產局員工消費合作社印製 471059 A 7 _B7_ 五、發明説明(°)) 到該輸出口 1124前,進入該上氣室壁120之輸入口 1122 之處理液體可作用在支撐晶圓1010之下側1012,除該上側 1012之外部邊緣1018外。 當上述反應器被採用以實施該本發明用來處理晶圓之 過程,該晶圓具有一前側、裝置側、後側、非裝置側及外 部圓周,以至於移除一薄膜例如銅薄膜,該矽晶圓被放置 於具有下側之後側的反應器。可移除銅之腐蝕劑當作進入 該下氣室之處理液體而且惰性氣體當作進入該上氣室之處 理液體。該腐蝕劑被引起以流動越過該後側,越過矽晶圓 之外部周圍而且越過該前側之外部邊緣,但是除該外部邊 緣外,該腐蝕劑被防止流動越過該前側。在腐蝕劑移除該 薄膜後,任何殘餘腐蝕劑藉由去離子水被沖洗。 假如薄膜係金屬薄膜例如銅薄膜,較佳腐蝕劑係氫氯 酸及過氧化氫之混合物,如氧化劑較佳由體積0.5%氫氯酸 及10%過氧化氫而且其餘係去離子水。另一試劑大約係 10%硫酸,雖然來自大約5%至98%之硫酸與大約〇%至20% 之氧化劑之其他濃度可用來移除金屬薄膜,例如銅薄膜。 可用來移除一金屬薄膜之其他腐蝕劑例如銅薄膜,包 括氫氯酸及表面活性劑之混合物,氫氟酸及氫氯酸之混合 物’硝酸及氫氟酸之混合物及EKC5000,其係一可從EKC 公司購得之專屬化學品。 當顯τκ於圖2D之最終結構160係比擬爲圖1D之最終 結構60,明顯的該環形區域162不可獲得製造這類交互連 接結構及/或來自該最終結構160之金屬成分係小於該環形 張尺度適用中國國家標$ ( CNS〉A4現格—(210X2V7公餐) " " (請先閱讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製 471059 A7 B7___ 五、發明説明((0 ) 區域62,其不能用來製造這類交互連接結構及/或金屬成分 在最終結構60上,所有其他方向係相似的。本發明使得較 大微電子裝置產量來自已知尺寸之矽晶圓。有益地,藉由 本發明所提出之過程不僅移除一薄膜例如銅薄膜,而且移 除任何污染物例如任何銅或其他金屬,其試劑可由矽晶圓 後側媒合。 不同改良可在所顯示及描述之較佳模式中達成,而不 偏離本發明之範疇及精神。 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -—— __—______________ 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐)

Claims (1)

171059 A8 Βδ .t C8 不 D8
申請專利範圍 (請先閱讀背面之注意事項再填寫本頁) 1. 一種用於處理微電子工件之方法,其工件具有第一 側、相對第一側之第二側及結合在周圍區域之第一及第二 側之外部周圍,該方法包括步驟爲: 分別應用第一處理液體及第二處理液體至微電子工件 之第一及第二側; 當同時選擇地提供介於第二處理液體及微電子工件之 第二側間之接頭至第二側之外部邊緣排除區域,選擇地提 供介於第一處理液體及微電子工件之第一側及微電子工件 之第二側之外部邊緣間之接頭。 2. 如申請專利範圍第1項之方法,其中選擇地提供接 頭之步驟包括抽出在邊界之第二處理液體,該邊界由外部 邊緣之內部圓周所限定。 3. 如申請專利範圍第1項之方法,其中選擇地提供接 頭之步驟包括抽出在邊界之第一處理液體,該邊界由周圍 邊緣之內部圓周所限定。 4. 如申請專利範圍第2項之方法,其中選擇地提供接 頭之步驟包括抽出在邊界之第一處理液體,該邊界由周圍 邊緣之內部圓周所限定。 經濟部智慧財產局員工消費合作社印製 5·—種用於處理微電子工件之方法,其工件具有第一 側、相對第一側之第二側及結合在周圍區域之第一及第二 側之外部周圍,該方法包括步驟爲: 分別應用第一處理液體及第二處理液體至微電子工件 之第一及第二側; 當同時提供微電子工件之第一側及微電子工件之第二 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 471059 A8 B8 C8 ___ D8 六、申請專利範圍 側之外部邊緣,阻止介於第一處理液體及微電子工件之第 一側及微電子工件之第二側之外部邊緣間之接頭。 6·如申請專利範圍第5項之方法,其中阻止步驟包括 抽出在邊界之第二處理液體,該邊界由外部邊緣之內部圓 周所定義。 7·如申請專利範圍第5項之方法,其中阻止步驟包括 抽出在邊界之第一處理液體,該邊界藉由周圍邊緣之內部 圓周所定義。 8·如申請專利範圍第6項之方法,其中阻止步驟包括 抽出在邊界之第一處理液體,該邊界由圓周邊緣之內部圓 周所定義。 9. 一種用於處理微電子工件之方法,其工件具有第一 側、相對第一側之第二側及外部周圍,該方法包括步驟爲 導引第一處理液體在微電子工件之第一側; 導引第二處理液體在微電子工件之第二側; 驅動第一處理液體以接觸微電子工件之第一側’外部 圓周及微電子工件之第二側之圓周邊緣; 驅動第二處理液體以接觸實質上只在第二側部分’該 第二側在第二側之圓周邊緣內部。 10. 如申請專利範圍第9項之方法,其中該第一方法液 體係腐蝕劑。 1L如申請專利範圍第9項之方法,其中該微電子工件 之第二側係裝置側。 2 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X297公釐) :----------- (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 471059 A8 B8 C8 D8 六、申請專利範圍 12. 如申請專利範圍第10項之方法,其中該微電子工 件之第二側係裝置側。 13. 如申請專利範圍第9項之方法,其中驅動第一處理 液體之步驟包括驅動使用向心加速度之第一處理液體,該 加速度至少一部份來自微電子工件之轉動。 14. 如申請專利範圍第9項之方法,其中驅動第二處理 液體之步驟包括驅動使用向心加速度之第二處理液體,該 加速度至少一部份來自微電子工件之轉動。 15. —種用於處理微電子工件之方法,其工件具有第一 側、第二側及結合在周圍之第一及第二側之外部周圍,該 方法包括步驟爲: 應用一薄膜在第二側外部而且至少在一部份外部圓周 上; 當防止該處理液體流過第二側除外部邊緣外,隨後選 擇地提供一可蝕刻至少該薄膜以流過第二側之外部邊緣之 處理液體,以至於實質上由第二側之外部邊緣移除薄膜。 16. 如申請專利範圍第15項之方法,其中該處理液體 引起流過該第一側及外部圓周,及第二側之外部邊緣,以 至於由外部圓周移除薄膜而且以至於移除任意污染物,其 方法可腐蝕或由第一側移除。 17. 如申請專利範圍第15項之方法,其中薄膜係包括 銅。 18. 如申請專利範圍第15項之方法,其中液體係包括 氫氟酸及過氧化氫之混合物。 3 (請先閱讀背面之注意事項再填寫本頁) U-訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 471059 A8 B8 C8 D8 六、申請專利範圍 19_如申請專利範圍第15項之方法,其中該處理液體 係包括硫酸及過氧化氫之混合物。 20·—種用於處理微電子工件之方法,其工件具有第一 側、第二側及結合在周圍之第一及第二側之外部周圍,該 方法包括步驟爲: 應用一障礙層越過第二側及越過至少一部份微電子之 外部圓周; 應用一晶種層至障礙層外部; 應用一金屬層在晶種層; 選擇地提供一處理液體可蝕刻至少該晶種層及金屬層 以越過第二側之外部邊緣,當防止該處理液體流過該外部 邊緣外之這些部分第二側,以至於實質上由第二側之外部 邊緣移除晶種層及金屬層。 21. 如申請專利範圍第20項之方法,其中應用金屬層 之步驟係包括電鍍至少一部份金屬層在晶種層上。 22. 如申請專利範圍第21項之方法,其中金屬層包括 銅。 23. 如申請專利範圍第20項之方法,其中選擇地提供 之步驟包括: 應用該處理液體及另一處理液體分別地至微處理工件 之第一及第二側; 選擇地提供介於第一處理液體及微電子工件之第一側 及微電子工件之第二側之外部邊緣間之接頭,當同時選擇 地提供介於另一處理液體及微電子工件之第二側間之接頭 4 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) Γ訂 經濟部智慧財產局員工消費合作社印製 471059 , A8 B8 C8 D8 六、申請專利範圍 至第二側之外部邊緣排除區域。 24. 如申請專利範圍第20項之方法,其中選擇地提供 包括步驟: 應用該處理液體及另一處理液體分別地至微處理工件 之第一及第二側; 當同時提供該處理液體接觸微電子工件之第一側及微 電子工件之第二側之外部邊緣,阻止介於另一處理液體及 微電子工件之第二側之外部邊緣間之接頭。 25. 如申請專利範圍第20項之方法,其中選擇地提供 步驟包括: 導引該處理液體在微處理工件之第一側; 導引另一處理液體在微電子工件之第二側; 驅動該處理液體以接觸微電子工件之第一側,外部圓 周及微電子工件之圓周邊緣; 驅動第二處理液體以接觸實質上只在第二側部分,該 第二側在第二側之圓周邊緣內部。 26. 如申請專利範圍第25項之方法,其中微電子工件 之第二側係裝置側。 27. 如申請專利範圍第25項之方法,其中驅動第一處 理液體之步驟包括驅動該使用向心加速度之第一處理液體 ,該加速度至少部分來自該微電子工件之轉動。 28. 如申請專利範圍第25項之方法,其中驅動第二處 理液體之步驟包括驅動該使用向心加速度之第二處理液體 ,該加速度至少部分來自該微電子工件之轉動。 5 本紙張尺度適用中國國家標準(CNS ) A4規格(2丨〇><297公董1 "" (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製
TW088103730A 1998-03-13 1999-03-11 Selective treatment of the surface of a microelectronic workpiece TW471059B (en)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US09/041,901 US6350319B1 (en) 1998-03-13 1998-03-13 Micro-environment reactor for processing a workpiece
US09/041,649 US6318385B1 (en) 1998-03-13 1998-03-13 Micro-environment chamber and system for rinsing and drying a semiconductor workpiece
US09/113,435 US6264752B1 (en) 1998-03-13 1998-07-10 Reactor for processing a microelectronic workpiece
US11675099P 1999-01-22 1999-01-22
US11747499P 1999-01-27 1999-01-27

Publications (1)

Publication Number Publication Date
TW471059B true TW471059B (en) 2002-01-01

Family

ID=27534766

Family Applications (2)

Application Number Title Priority Date Filing Date
TW088103580A TW452828B (en) 1998-03-13 1999-03-09 Micro-environment reactor for processing a microelectronic workpiece
TW088103730A TW471059B (en) 1998-03-13 1999-03-11 Selective treatment of the surface of a microelectronic workpiece

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW088103580A TW452828B (en) 1998-03-13 1999-03-09 Micro-environment reactor for processing a microelectronic workpiece

Country Status (8)

Country Link
EP (2) EP1085948B1 (zh)
JP (2) JP4189125B2 (zh)
KR (1) KR100555258B1 (zh)
CN (2) CN100342487C (zh)
AT (2) ATE255962T1 (zh)
DE (2) DE69926127T2 (zh)
TW (2) TW452828B (zh)
WO (2) WO1999046065A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI579228B (zh) * 2011-05-18 2017-04-21 應用材料股份有限公司 電化學處理器

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6900132B2 (en) 1998-03-13 2005-05-31 Semitool, Inc. Single workpiece processing system
US6423642B1 (en) * 1998-03-13 2002-07-23 Semitool, Inc. Reactor for processing a semiconductor wafer
US6680253B2 (en) 1999-01-22 2004-01-20 Semitool, Inc. Apparatus for processing a workpiece
US7217325B2 (en) 1999-01-22 2007-05-15 Semitool, Inc. System for processing a workpiece
US6548411B2 (en) 1999-01-22 2003-04-15 Semitool, Inc. Apparatus and methods for processing a workpiece
US6969682B2 (en) 1999-01-22 2005-11-29 Semitool, Inc. Single workpiece processing system
US6492284B2 (en) 1999-01-22 2002-12-10 Semitool, Inc. Reactor for processing a workpiece using sonic energy
US6930046B2 (en) 1999-01-22 2005-08-16 Semitool, Inc. Single workpiece processing system
JP3395696B2 (ja) * 1999-03-15 2003-04-14 日本電気株式会社 ウェハ処理装置およびウェハ処理方法
FI118342B (fi) 1999-05-10 2007-10-15 Asm Int Laite ohutkalvojen valmistamiseksi
US7780867B1 (en) 1999-10-01 2010-08-24 Novellus Systems, Inc. Edge bevel removal of copper from silicon wafers
US6423636B1 (en) * 1999-11-19 2002-07-23 Applied Materials, Inc. Process sequence for improved seed layer productivity and achieving 3mm edge exclusion for a copper metalization process on semiconductor wafer
US6286231B1 (en) 2000-01-12 2001-09-11 Semitool, Inc. Method and apparatus for high-pressure wafer processing and drying
JP2001319849A (ja) * 2000-05-08 2001-11-16 Tokyo Electron Ltd 液処理装置及び液処理方法
US8100081B1 (en) 2006-06-30 2012-01-24 Novellus Systems, Inc. Edge removal of films using externally generated plasma species
US9732416B1 (en) 2007-04-18 2017-08-15 Novellus Systems, Inc. Wafer chuck with aerodynamic design for turbulence reduction
WO2008143476A1 (en) * 2007-05-23 2008-11-27 Semes Co., Ltd. Apparatus and method for drying substrates
JP5705723B2 (ja) * 2008-05-09 2015-04-22 テル エフエスアイ インコーポレイテッド 操作において開モードと閉モードとの切り替えを簡単に行う加工チェンバ設計を用いてマイクロ電子加工品を加工するための道具および方法
US8419964B2 (en) 2008-08-27 2013-04-16 Novellus Systems, Inc. Apparatus and method for edge bevel removal of copper from silicon wafers
JP4864949B2 (ja) * 2008-09-12 2012-02-01 株式会社東芝 半導体装置の製造方法及び半導体製造装置
US8172646B2 (en) 2009-02-27 2012-05-08 Novellus Systems, Inc. Magnetically actuated chuck for edge bevel removal
US8899246B2 (en) * 2011-11-23 2014-12-02 Lam Research Ag Device and method for processing wafer shaped articles
US9435025B2 (en) 2013-09-25 2016-09-06 Applied Materials, Inc. Gas apparatus, systems, and methods for chamber ports
DE102014017451A1 (de) * 2014-11-26 2016-06-02 Eisenmann Se Anlage zum Behandeln eines Guts
DE102015001246B3 (de) 2015-01-31 2016-06-16 Audi Ag Reinigungsvorrichtung für eine mechanische Reinigung einer Gasdüse eines Schutzgas-Schweißbrenners
CN107497639B (zh) * 2017-09-27 2022-09-06 济南迈克阀门科技有限公司 一种阀盖浸塑工装

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3727620A (en) * 1970-03-18 1973-04-17 Fluoroware Of California Inc Rinsing and drying device
JPS5212576A (en) * 1975-07-21 1977-01-31 Hitachi Ltd Wafer washing drying device
US4439244A (en) * 1982-08-03 1984-03-27 Texas Instruments Incorporated Apparatus and method of material removal having a fluid filled slot
US4838289A (en) * 1982-08-03 1989-06-13 Texas Instruments Incorporated Apparatus and method for edge cleaning
US4439243A (en) * 1982-08-03 1984-03-27 Texas Instruments Incorporated Apparatus and method of material removal with fluid flow within a slot
JPS609129A (ja) * 1983-06-29 1985-01-18 Fujitsu Ltd ウエツト処理装置
US4544446A (en) * 1984-07-24 1985-10-01 J. T. Baker Chemical Co. VLSI chemical reactor
JPS61178187U (zh) * 1985-04-26 1986-11-06
JPH0444216Y2 (zh) * 1985-10-07 1992-10-19
JPS62166515A (ja) * 1986-01-20 1987-07-23 Hitachi Electronics Eng Co Ltd 半導体製造装置の処理カツプ
US4788994A (en) * 1986-08-13 1988-12-06 Dainippon Screen Mfg. Co. Wafer holding mechanism
US4732785A (en) * 1986-09-26 1988-03-22 Motorola, Inc. Edge bead removal process for spin on films
JPS63185029A (ja) * 1987-01-28 1988-07-30 Hitachi Ltd ウエハ処理装置
JPH01120023A (ja) * 1987-11-02 1989-05-12 Seiko Epson Corp スピン現像装置
AT389959B (de) * 1987-11-09 1990-02-26 Sez Semiconduct Equip Zubehoer Vorrichtung zum aetzen von scheibenfoermigen gegenstaenden, insbesondere von siliziumscheiben
US5224504A (en) * 1988-05-25 1993-07-06 Semitool, Inc. Single wafer processor
US5168886A (en) * 1988-05-25 1992-12-08 Semitool, Inc. Single wafer processor
JPH0264646A (ja) * 1988-08-31 1990-03-05 Toshiba Corp レジストパターンの現像方法及びこの方法に使用する現像装置
US5234499A (en) * 1990-06-26 1993-08-10 Dainippon Screen Mgf. Co., Ltd. Spin coating apparatus
DE4024576A1 (de) * 1990-08-02 1992-02-06 Bosch Gmbh Robert Vorrichtung zum einseitigen aetzen einer halbleiterscheibe
DE4109955A1 (de) * 1991-03-26 1992-10-01 Siemens Ag Verfahren zum nasschemischen aetzen einer wolframrueckseitenbeschichtung auf einer halbleiterscheibe
JP3241058B2 (ja) * 1991-03-28 2001-12-25 大日本スクリーン製造株式会社 回転式塗布装置及び回転式塗布方法
JPH0513322A (ja) * 1991-07-09 1993-01-22 Ryoden Semiconductor Syst Eng Kk 被膜溶剤塗布装置
JPH0521332A (ja) * 1991-07-10 1993-01-29 Oki Electric Ind Co Ltd レジスト除去装置
JP2591555B2 (ja) * 1991-12-20 1997-03-19 東京応化工業株式会社 塗布装置
DE4202194C2 (de) * 1992-01-28 1996-09-19 Fairchild Convac Gmbh Geraete Verfahren und Vorrichtung zum partiellen Entfernen von dünnen Schichten von einem Substrat
US5439519A (en) * 1992-04-28 1995-08-08 Tokyo Ohka Kogyo Co., Ltd. Solution applying apparatus
JPH05326483A (ja) * 1992-05-15 1993-12-10 Sony Corp ウエハ処理装置およびウエハ一貫処理装置
JP2654314B2 (ja) * 1992-06-04 1997-09-17 東京応化工業株式会社 裏面洗浄装置
JP3030796B2 (ja) * 1992-07-24 2000-04-10 東京エレクトロン株式会社 洗浄処理方法
US5474807A (en) * 1992-09-30 1995-12-12 Hoya Corporation Method for applying or removing coatings at a confined peripheral region of a substrate
JP3388628B2 (ja) * 1994-03-24 2003-03-24 東京応化工業株式会社 回転式薬液処理装置
US5718763A (en) * 1994-04-04 1998-02-17 Tokyo Electron Limited Resist processing apparatus for a rectangular substrate
JP3521587B2 (ja) * 1995-02-07 2004-04-19 セイコーエプソン株式会社 基板周縁の不要物除去方法及び装置並びにそれを用いた塗布方法
JPH09181026A (ja) * 1995-12-25 1997-07-11 Toshiba Corp 半導体装置の製造装置
JPH104076A (ja) * 1996-06-15 1998-01-06 Sony Corp 枚葉型ウエハ洗浄装置
US5897379A (en) * 1997-12-19 1999-04-27 Sharp Microelectronics Technology, Inc. Low temperature system and method for CVD copper removal
JP3395696B2 (ja) * 1999-03-15 2003-04-14 日本電気株式会社 ウェハ処理装置およびウェハ処理方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI579228B (zh) * 2011-05-18 2017-04-21 應用材料股份有限公司 電化學處理器

Also Published As

Publication number Publication date
EP1085948A1 (en) 2001-03-28
TW452828B (en) 2001-09-01
EP1091811B1 (en) 2005-07-13
EP1091811A4 (en) 2002-01-30
EP1091811A1 (en) 2001-04-18
EP1085948A4 (en) 2002-01-23
ATE299402T1 (de) 2005-07-15
CN1167518C (zh) 2004-09-22
EP1085948B1 (en) 2003-12-10
DE69926127T2 (de) 2006-05-11
KR20010052209A (ko) 2001-06-25
DE69926127D1 (de) 2005-08-18
JP4189125B2 (ja) 2008-12-03
CN1599025A (zh) 2005-03-23
JP2002506294A (ja) 2002-02-26
EP1091811B8 (en) 2005-12-07
CN100342487C (zh) 2007-10-10
DE69913521D1 (de) 2004-01-22
JP2003517364A (ja) 2003-05-27
CN1292736A (zh) 2001-04-25
DE69913521T2 (de) 2004-10-14
WO1999046065A1 (en) 1999-09-16
KR100555258B1 (ko) 2006-03-03
WO1999046064A1 (en) 1999-09-16
ATE255962T1 (de) 2003-12-15

Similar Documents

Publication Publication Date Title
TW471059B (en) Selective treatment of the surface of a microelectronic workpiece
US6413436B1 (en) Selective treatment of the surface of a microelectronic workpiece
US7399713B2 (en) Selective treatment of microelectric workpiece surfaces
US7404863B2 (en) Methods of thinning a silicon wafer using HF and ozone
US20050233589A1 (en) Processes for removing residue from a workpiece
US6328848B1 (en) Apparatus for high-resolution in-situ plasma etching of inorganic and metal films
JP2009099985A (ja) 基板保持ユニット及びこれを利用する基板処理装置
JPH04329640A (ja) 配線層のドライエッチング方法
US6492284B2 (en) Reactor for processing a workpiece using sonic energy
US7303637B2 (en) Method of cleaning semiconductor surfaces
TWI816717B (zh) 半導體基板及其處理方法
TW202217950A (zh) 基板處理方法及基板處理裝置
US6497785B2 (en) Wet chemical process tank with improved fluid circulation
KR102037902B1 (ko) 기판 처리 장치 및 방법
GB2349742A (en) Method and apparatus for processing a wafer to remove an unnecessary substance therefrom
US6511914B2 (en) Reactor for processing a workpiece using sonic energy
JP7201494B2 (ja) 基板処理方法および基板処理装置
WO2020105403A1 (ja) 基板処理方法および基板処理装置
US20050020001A1 (en) Selective treatment of the surface of a microelectronic workpiece
JP3771841B2 (ja) チタンハードマスクを用いて金の金属層をエッチングするための方法および装置
US20100163185A1 (en) Vacuum processing apparatus
JP2005051099A (ja) 基板の洗浄方法
JP7541553B2 (ja) 基板処理装置
WO2023162355A1 (ja) 基板処理方法および基板処理装置
EP1589568A2 (en) Selective treatment of the surface of a microelectronic workpiece

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees