TW202115877A - 用於形成三維記憶裝置的方法 - Google Patents

用於形成三維記憶裝置的方法 Download PDF

Info

Publication number
TW202115877A
TW202115877A TW108147288A TW108147288A TW202115877A TW 202115877 A TW202115877 A TW 202115877A TW 108147288 A TW108147288 A TW 108147288A TW 108147288 A TW108147288 A TW 108147288A TW 202115877 A TW202115877 A TW 202115877A
Authority
TW
Taiwan
Prior art keywords
contact
memory
line
line contact
element line
Prior art date
Application number
TW108147288A
Other languages
English (en)
Other versions
TWI718824B (zh
Inventor
峻 劉
Original Assignee
大陸商長江存儲科技有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商長江存儲科技有限責任公司 filed Critical 大陸商長江存儲科技有限責任公司
Application granted granted Critical
Publication of TWI718824B publication Critical patent/TWI718824B/zh
Publication of TW202115877A publication Critical patent/TW202115877A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • H10B63/845Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays the switching components being connected to a common vertical conductor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0023Address circuits or decoders
    • G11C13/0026Bit-line or column circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/71Three dimensional array

Abstract

公開了3D記憶裝置及其形成方法的實施例。形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在下部位元線上方形成與之接觸的下部記憶單元。在下部記憶單元上方的同一平面中形成與之接觸的平行字元線。每條字元線與下部位元線垂直。在字元線上方形成與之接觸的上部記憶單元。在上部記憶單元上方形成與之接觸的上部位元線。上部位元線與每條字元線垂直。在上部位元線上方形成與之接觸的上部位元線觸點。下部位元線觸點和上部位元線觸點的至少其中之一在平面圖中被內含式地設置於下部記憶單元和上部記憶單元之間。

Description

用於形成三維記憶裝置的方法
本公開的實施例涉及三維(3D)記憶裝置及其製作方法。
通過改進製程技術、電路設計、編程演算法和製作製程,使平面記憶單元縮小到了更小的尺寸。但是,隨著記憶單元的特徵尺寸接近下限,平面製程和製作技術變得更加困難,而且成本更加高昂。因此,平面記憶單元的儲存密度接近上限。
3D記憶架構能夠解決平面記憶單元中的密度限制。3D記憶架構包括記憶陣列以及用於控制往返於記憶陣列的信號的週邊裝置。例如,相變記憶體(PCM)可以基於以電熱方式對相變材料所做的加熱和淬火來利用相變材料中的非晶相和晶相的電阻率之間的差異。PCM陣列單元可以在3D中垂直堆疊以形成3D PCM。
本文公開了3D記憶裝置及其形成方法的實施例。
在示例中,公開了一種用於形成3D記憶裝置的方法。形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在下部位元線上方形成與之接觸的複數個下部記憶單元。下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極。在下部記憶單元上方的同一平面中形成與之接觸的多條平行字元線。所述字元線中的每一者與下部位元線垂直。在字元線上方形成與之接觸的複數個上部記憶單元。上部記憶單元中的每一者包括堆疊的PCM元件、選擇器和複數個電極。在上部記憶單元上方形成與之接觸的上部位元線。上部位元線與字元線中的每一者垂直。在上部位元線上方形成與之接觸的上部位元線觸點。下部位元線觸點和上部位元線觸點的至少其中之一在平面圖中被內含式地設置於下部記憶單元和上部記憶單元之間。
在另一示例中,公開了一種用於形成3D記憶裝置的方法。形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在下部位元線上方形成與之接觸的複數個下部記憶單元。下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極。下部位元線觸點在平面圖中內含式地設置在下部記憶單元之間。在下部記憶單元上方的同一平面中形成與之接觸的多條平行字元線。所述字元線中的每一者與下部位元線垂直。在字元線上方形成上部位元線觸點和複數個上部記憶單元。上部記憶單元中的每一者與字元線中的相應的一條接觸並且包括堆疊的PCM元件、選擇器和複數個電極。上部記憶單元中的每一者的頂表面與上部位元線觸點的頂表面平齊。在上部記憶單元和上部位元線觸點上方形成與之接觸的上部位元線。
在又一個示例中,公開了一種用於形成3D記憶裝置的方法。形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在下部位元線上方形成與之接觸的複數個下部記憶單元。下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極。在下部記憶單元上方的同一平面中形成與之接觸的多條平行字元線。所述字元線中的每一者與下部位元線垂直。在字元線上方形成與之接觸的複數個上部記憶單元。上部記憶單元中的每一者包括堆疊的PCM元件、選擇器和複數個電極。在上部記憶單元上方形成與之接觸的上部位元線。上部位元線與字元線中的每一者垂直。形成與上部位元線接觸的上部位元線觸點。下部位元線觸點和上部位元線觸點的至少其中之一的臨界尺寸不大於對應的下部位元線或上部位元線的臨界尺寸。
儘管對具體配置和佈置進行了討論,但應當理解,這只是出於例示性目的而進行的。相關領域中的技術人員將認識到,可以使用其它配置和佈置而不脫離本公開的精神和範圍。對相關領域的技術人員顯而易見的是,本公開還可以用於多種其它應用中。
要指出的是,在說明書中提到“一個實施例”、“實施例”、“示例性實施例”、“一些實施例”等指示所述的實施例可以包括特定特徵、結構或特性,但未必每個實施例都包括該特定特徵、結構或特性。此外,這種短語未必是指同一個實施例。另外,在結合實施例描述特定特徵、結構或特性時,結合其它實施例(無論是否明確描述)實現這種特徵、結構或特性應在相關領域技術人員的知識範圍內。
通常,可以至少部分從上下文中的使用來理解術語。例如,至少部分取決於上下文,本文中使用的術語“一個或複數個”可以用於描述單數意義的任何特徵、結構或特性,或者可以用於描述複數意義的特徵、結構或特性的組合。類似地,至少部分取決於上下文,諸如“一”或“所述”的術語同樣可以被理解為傳達單數使用或傳達複數使用。此外,可以將術語“基於”理解為未必旨在傳達排他性的一組因素,並且相反可以允許存在未必明確描述的附加因素,其同樣至少部分地取決於上下文。
應當容易理解,本公開中的“在…上”、“在…上方”和“在…之上”的含義應當以最寬方式被解讀,以使得“在…上”不僅表示“直接在”某物“上”而且還包括在某物“上”且其間有居間特徵或層的含義,並且“在…上方”或“在…之上”不僅表示“在”某物“上方”或“之上”,而且還可以包括其“在”某物“上方”或“之上”且其間沒有居間特徵或層(即,直接在某物上)的含義。
此外,諸如“在…下”、“在…下方”、“下部”、“在…上方”、“上部”等空間相對術語在本文中為了描述方便可以用於描述一個元件或特徵與另一個或複數個元件或特徵的如圖中所示的關係。空間相對術語旨在涵蓋除了在圖式中所描繪的取向之外的在設備使用或操作中的不同取向。設備可以以另外的方式被定向(旋轉90度或在其它取向),並且本文中使用的空間相對描述詞可以類似地被相應解釋。
如本文中使用的,術語“襯底”是指向其上增加後續材料層的材料。襯底自身可以被圖案化。增加在襯底頂部的材料可以被圖案化或者可以保持不被圖案化。此外,襯底可以包括寬範圍的半導體材料,例如矽、鍺、砷化鎵、磷化銦等。替代地,襯底可以由諸如玻璃、塑膠或藍寶石晶圓的非導電材料製成。
如本文中使用的,術語“層”是指包括具有厚度的區域的材料部分。層可以在下方或上方結構的整體之上延伸,或者可以具有小於下方或上方結構範圍的範圍。此外,層可以是厚度小於連續結構的厚度的均質或非均質連續結構的區域。例如,層可以位於在連續結構的頂表面和底表面之間或在頂表面和底表面處的任何水平面對之間。層可以水平、垂直或/及沿傾斜表面延伸。襯底可以是層,在其中可以包括一個或複數個層,或/及可以在其上、其上方或/及其下方具有一個或複數個層。層可以包括複數個層。例如,互連層可以包括一個或複數個導體和接觸層(其中形成互連線或/及過孔觸點)和一個或複數個介電層。
如本文使用的,術語“標稱/標稱地”是指在產品或製程的設計階段期間設置的用於部件或製程操作的特性或參數的期望或目標值,以及高於或/及低於期望值的值的範圍。值的範圍可以是由於製造製程或容限中的輕微變化導致的。如本文使用的,術語“大約”指示可以基於與主題半導體裝置相關聯的特定技術節點而變化的給定量的值。基於特定技術節點,術語“大約”可以指示給定量的值,其例如在值的10%-30%(例如,值的±10%、±20%或±30%)內變化。
如本文使用的,術語“三維(3D)記憶體”是指具有如下記憶單元的半導體裝置:所述記憶單元垂直佈置在橫向取向的襯底上,以使得所述記憶單元的數量在垂直方向上相對於襯底提高。如本文使用的,術語“垂直/垂直地”表示標稱地垂直於襯底的橫向表面。
PCM可以基於以電熱方式對相變材料所做的加熱和淬火來利用相變材料(例如,硫屬元素化物合金)中的非晶相和晶相的電阻率之間的差異。PCM單元中的相變材料可以位於兩個電極之間,並且可以施加電流以使材料(或其阻擋電流通路的至少部分)在兩種相之間反復切換,以儲存資料。PCM單元可以在3D中垂直堆疊以形成3D PCM。
3D PCM包括3D XPoint記憶體,其基於體塊材料屬性的電阻改變(例如,處於高電阻狀態或低電阻狀態)來儲存資料,該方案與可堆疊的交叉點數據存取陣列相結合,以使得能夠進行位定址。例如,第1圖示出了示例性3D XPoint記憶裝置100的透視圖。根據一些實施例,3D XPoint記憶裝置100具有無電晶體的交叉點架構,該架構使記憶單元位於垂直導體的相交處。3D XPoint記憶裝置100包括同一平面中的多條平行下部位元線102以及在下部位元線102上方的同一平面中的多條平行上部位元線104。3D XPoint記憶裝置100還包括在垂直方向上在下部位元線102和上部位元線104之間的同一平面中的多條平行字元線106。如第1圖所示,每條下部位元線102和每條上部位元線104在平面圖(平行於晶片平面)中沿位元線方向橫向延伸,並且每條字元線106在平面圖中沿字元線方向橫向延伸。每條字元線106垂直於每條下部位元線102和每條上部位元線104。
要指出的是,在第1圖中包括x軸和y軸以例示晶片平面中的兩個正交方向。x方向是字元線方向,並且y方向是位元線方向。要指出的是,第1圖中還包括z軸,以進一步例示3D XPoint記憶裝置100中的部件的空間關係。3D XPoint記憶裝置100的襯底(未示出)包括在x-y平面中橫向延伸的兩個橫向表面:處於晶片正面的頂表面以及處於與晶片正面相對的背面的底表面。z軸垂直於x軸和y軸兩者。如文中所使用的,當襯底在z方向(垂直於x-y平面的垂直方向)上處於半導體裝置(例如,3D XPoint記憶裝置100)的最低平面中時,半導體裝置的一個部件(例如,層或裝置)是處於另一部件(例如,層或裝置)“上”、“上方”還是“下方”是沿z方向相對於半導體裝置的襯底確定的。在本公開中將通篇使用相同的概念來描述空間關係。
如第1圖所示,3D XPoint記憶裝置100包括複數個記憶單元108,每個記憶單元108設置在下部位元線102或上部位元線104與相應字元線106的相交處。每個記憶單元108至少包括垂直堆疊的PCM元件110和選擇器112。每個記憶單元108儲存單個資料位元,並且可以通過改變施加至相應選擇器112(其取代了對電晶體的需求)的電壓而對每個記憶單元108進行寫入或讀取。可以通過經由與每個記憶單元108接觸的頂部導體和底部導體(例如,相應的字元線106以及下部位元線102或上部位元線104)施加的電流來單獨存取每個記憶單元108。3D XPoint記憶裝置100中的記憶單元108按照記憶陣列佈置。
在現有的3D XPoint記憶體中,針對上部位元線和下部位元線的位元線觸點在平面圖中佈置在記憶陣列外的兩側。由於3D XPoint記憶體由被位元線觸點包圍的一定數量的記憶陣列構成,因而位元線接觸區佔據了裝置面積的顯著部分,這降低了陣列效率。例如,第2A圖示出了示例性3D XPoint記憶裝置200的方框圖,第2B圖示出了第2A圖中的示例性3D XPoint記憶裝置200的平面圖,並且第2C圖示出了第2A圖中的示例性3D XPoint記憶裝置200的透視圖。
如第2A圖中所示,3D XPoint記憶裝置200包括兩個記憶陣列202(記憶陣列A和記憶陣列B),每個記憶陣列包括3D XPoint記憶單元的陣列。對於每個記憶陣列202,位元線觸點設置在圍繞記憶陣列202的外側的兩個位元線接觸區(BL CT)204中。也就是說,兩個位元線接觸區204在位元線方向(y方向)上佈置在相應記憶陣列202的兩側,但是在平面圖中不與記憶陣列202重疊。結果,專用的位元線接觸區204在位元線方向上佔據了裝置面積的顯著部分,由此降低了陣列效率並且使互連路由方案複雜化。3D XPoint記憶裝置200還包括處於字元線接觸區(WL CT)206中的字元線觸點,所述字元線接觸區在字元線方向(x方向)上處於相應記憶陣列202的中間。
如第2B圖中所示,每條位元線208(下部位元線或者上部位元線)在位元線方向上延伸超出記憶陣列202並在記憶陣列202外。在每條位元線208的處於記憶陣列202之外的一端或兩端處,形成具有大於位元線208的臨界尺寸的臨界尺寸的位元線磊晶部210,從而與位元線208相比以放寬的臨界尺寸放置位元線觸點212。也就是說,位元線觸點212的臨界尺寸大於位元線208的臨界尺寸,這進一步提高了位元線接觸區204的尺寸並且降低了陣列效率。例如,如第2C圖的透視圖中所示,由於每條位元線208在記憶陣列202外在任一位元線方向上橫向延伸,增大其臨界尺寸以形成相應的位元線磊晶部210。具有放寬的臨界尺寸(例如,大於位元線208的臨界尺寸)的位元線觸點212被設置在每個位元線磊晶部210下方並與之接觸,即,在同一垂直方向上向下延伸。
根據本公開的各種實施例提供了用於3D PCM記憶裝置(例如,3D XPoint記憶裝置)的改進互連方案及其製作方法。位元線觸點可以形成在記憶陣列區內,這消除了對處於記憶陣列區外的專用位元線接觸區的需求,由此提高了記憶陣列效率並且簡化了互連路由。在一些實施例中,在平面圖中,位元線觸點被內含式地設置在記憶單元之間,即,與記憶陣列重疊。在一些實施例中,位元線觸點的臨界尺寸不大於對應位元線的臨界尺寸。也就是說,位元線觸點的臨界尺寸與位元線的臨界尺寸相比不再有所放寬,並且可以使位元線觸點尺寸收縮,以進一步節約接觸面積。根據一些實施例,為了形成具有未放寬的臨界尺寸的位元線觸點,使用原位聚合物沉積和蝕刻方案。
第3A圖示出了根據本公開的一些實施例的示例性3D PCM記憶裝置300的方框圖。3D PCM記憶裝置300(例如3D XPoint記憶裝置)可以包括複數個記憶陣列302(例如記憶陣列A和記憶陣列B),每個記憶陣列包括設置在記憶陣列區中的3D PCM單元的陣列。對於每個記憶陣列302,3D PCM記憶裝置300還可以包括設置在沿位元線方向(y方向)處於記憶陣列區的兩端的兩個位元線接觸區(BL CT)304中的位元線觸點。與位元線觸點處於記憶陣列區外的第2A圖中的3D XPoint記憶裝置不同,3D PCM記憶裝置300中的至少一些位元線觸點設置在記憶陣列區內。根據一些實施例,如第3A圖所示,每個位元線接觸區304與相應的記憶陣列302完全重疊。也就是說,根據一些實施例,位元線接觸區304中的位元線觸點中的每一者設置在記憶陣列區內。對於每個記憶陣列302,3D PCM記憶裝置300還可以包括沿字元線方向(x方向)處於記憶陣列區的中間的字元線接觸區(WL CT)306。3D PCM記憶裝置300的字元線觸點可以設置在字元線接觸區306中。在一些實施例中,字元線觸點中的每一者設置在記憶陣列區內。通過將字元線接觸區306和位元線接觸區304兩者佈置在相應記憶陣列302的記憶陣列區內,能夠節約接觸面積,並且能夠提高記憶陣列效率。
第3B圖示出了根據本公開的一些實施例的第3A圖中的示例性3D PCM記憶裝置300的平面圖。如第3B圖所示,3D PCM記憶裝置300還可以包括多條位元線308。根據一些實施例,每條位元線308沿位元線方向(y方向)跨越記憶陣列302的記憶陣列區延伸。與第2B圖中的3D XPoint記憶裝置200中的延伸超出記憶陣列302並且在記憶陣列302之外的位元線208不同,3D PCM記憶裝置300中的位元線308設置在記憶陣列302的記憶陣列區內。與包括具有放寬的臨界尺寸的位元線磊晶部210(在上面形成位元線觸點212)的3D XPoint記憶裝置200不同,3D PCM記憶裝置300包括與相應的位元線308直接接觸的位元線觸點310。每個位元線觸點310可以設置在位於記憶陣列302的記憶陣列區內的位元線接觸區304中。在一些實施例中,每個位元線觸點310的臨界尺寸不大於每條位元線308的臨界尺寸。也就是說,根據一些實施例,位元線觸點310的臨界尺寸與位元線308相比不再放寬。因而,可以使位元線觸點尺寸收縮,以進一步節約接觸面積。應當理解,儘管如第3B圖所示每條位元線308分別與處於兩個位元線接觸區304中的兩個位元線觸點310接觸,但是在其他一些實施例中,一條或多條位元線308可以僅與處於兩個位元線接觸區304中的任一個中的一個位元線觸點310接觸。
第3C圖示出了根據本公開的一些實施例的第3A圖中的示例性3D PCM記憶裝置300的透視圖。如第3C圖所示,3D PCM記憶裝置300還可以包括多條字元線312。根據一些實施例,每條字元線312沿字元線方向(x方向)跨越記憶陣列302的記憶陣列區延伸。也就是說,3D PCM記憶裝置300(例如3D XPoint記憶裝置)的字元線312和位元線308可以是處於交叉點結構中的垂直佈置的導體。
在一些實施例中,3D PCM記憶裝置300包括相互平行的下部位元線308A和上部位元線308B。例如,如第3C圖所示,下部位元線308A和上部位元線308B中的每一者在位元線方向(y方向)上跨越記憶陣列302橫向延伸。根據一些實施例,下部位元線308A和上部位元線308B具有相同的臨界尺寸,例如,x方向上的相同寬度。在一個示例中,下部位元線308A和上部位元線308B的臨界尺寸可以是大約20nm,並且下部位元線308A和上部位元線308B的間距可以是大約40nm。在一些實施例中,3D PCM記憶裝置300還包括在z方向上在下部位元線308A和上部位元線308B之間的同一平面中的平行字元線312。根據一些實施例,字元線312中的每一者垂直於下部位元線308A和上部位元線308B。在一個示例中,字元線312的臨界尺寸(例如,y方向上的寬度)可以為大約20nm,並且字元線312的間距為大約40nm。下部位元線308A、上部位元線308B和字元線312可以包括導電材料,所述導電材料包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、多晶矽、摻雜矽、矽化物或其任何組合。在一些實施例中,下部位元線308A、上部位元線308B和字元線312中的每一者包括金屬,例如鎢。
在一些實施例中,3D PCM記憶裝置300包括複數個下部記憶單元314A和複數個上部記憶單元314B,每個下部記憶單元設置在下部位元線308A和字元線312中的相應一個的相交處,並且每個上部記憶單元設置在上部位元線308B和字元線312中的相應一個的相交處。可以通過經由與下部記憶單元314A或上部記憶單元314B接觸的相應字元線312和下部位元線308A或上部位元線308B施加的電流來單獨存取每個下部記憶單元314A或上部記憶單元314B。下部記憶單元314A和上部記憶單元314B中的每一者可以包括堆疊的PCM元件322、選擇器318以及複數個電極(電極316、電極320和電極324)。PCM元件322可以基於以電熱方式對相變材料所做的加熱和淬火來利用相變材料中的非晶相和晶相的電阻率之間的差異。可以施加電流以使PCM元件322的相變材料(或者其阻擋所述電流通路的至少部分)在兩個相之間反復切換,以儲存資料。可以在每個下部記憶單元314A或上部記憶單元314B中儲存資料的單個位元,並且可以通過改變施加至相應選擇器318的電壓進行單個位元的寫入或讀取,這樣做消除了對電晶體的需求。在一些實施例中,三個電極(電極316、電極320和電極324)分別設置在選擇器318下方、選擇器318和PCM元件322之間以及PCM元件322上方。應當理解,在一些其他實施例中,可以交換選擇器318和PCM元件322的相對位置。
在3D PCM記憶裝置300是3D XPoint記憶裝置的一些實施例中,選擇器318和PCM元件322可以處於雙重堆疊記憶/選擇器結構中。根據一些實施例,PCM元件322的材料包括基於硫屬元素化物的合金(硫屬元素化物玻璃),例如GST(Ge-Sb-Te)合金,或者包括任何其他適當的相變材料。選擇器318的材料可以包括任何適當的雙向閾值開關(OTS)材料,諸如Znx Tey 、Gex Tey 、Nbx Oy 、Six Asy Tez 等。應當理解,記憶陣列302的結構、配置和材料不限於第3C圖中的示例,並且可以包括任何適當結構、配置和材料。電極316、電極320和電極324可以包括導電材料,所述導電材料包括但不限於W、Co、Cu、Al、碳、多晶矽、摻雜矽、矽化物或其任何組合。在一些實施例中,電極316、電極320和電極324中的每一者包括碳,例如非晶碳。
如第3C圖中所示,3D PCM記憶裝置300還可以包括處於下部位元線308A下方並與之接觸的下部位元線觸點310A、以及處於上部位元線308B上方並與之接觸的上部位元線觸點310B。根據一些實施例,下部位元線觸點310A向下延伸並且上部位元線觸點310B向上延伸。也就是說,下部位元線觸點310A和上部位元線觸點310B能夠朝相反方向垂直延伸。下部位元線觸點310A和上部位元線觸點310B可以包括導電材料,所述導電材料包括但不限於W、Co、Cu、Al、多晶矽、摻雜矽、矽化物或其任何組合。在一些實施例中,下部位元線觸點310A和上部位元線觸點310B中的每一者包括金屬,例如鎢。因而,下部位元線觸點310A和上部位元線觸點310B分別電連接至下部位元線308A和上部位元線308B,從而單獨對相應的下部記憶單元314A或上部記憶單元314B進行定址。
如上文所述,下部位元線觸點310A和上部位元線觸點310B可以具有未放寬的臨界尺寸,即,收縮的觸點尺寸,以進一步有效地使用晶片空間。在一些實施例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一的臨界尺寸(例如,直徑)不大於對應的下部位元線308A或上部位元線308B的臨界尺寸(例如,x方向上的寬度)。在一個示例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一的臨界尺寸可以與對應的下部位元線308A或上部位元線308B的臨界尺寸相同。在另一個示例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一的臨界尺寸可以小於對應的下部位元線308A或上部位元線308B的臨界尺寸。在一些實施例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一的臨界尺寸不大於大約60nm,例如不大於60nm。在一些實施例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一的臨界尺寸處於大約10nm和大約30nm之間,例如處於10nm和30nm之間(例如,10nm、11nm、12nm、13nm、14nm、15nm、16nm、17nm、18nm、19nm、20nm、21nm、22nm、23nm、24nm、25nm、26nm、27nm、28nm、29nm、30nm、由下端與這些值中的任何值限定的任何範圍,或者處於這些值中的任何兩個值限定的任何範圍中)。在一些實施例中,下部位元線觸點310A和上部位元線觸點310B中的每一者的臨界尺寸不大於下部位元線308A和上部位元線308B中的每一者的臨界尺寸。在一些實施例中,下部位元線308A和上部位元線308B以及下部位元線觸點310A和上部位元線觸點310B的臨界尺寸均為大約20nm,例如20nm。
在一些實施例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一具有與對應的下部位元線308A或上部位元線308B相同的間距。在一些實施例中,所述間距不大於大約80nm,例如不大於80nm。在一些實施例中,所述間距處於大約20nm和大約60nm之間,例如處於20nm和60nm之間(例如,20nm、22nm、24nm、26nm、28nm、30nm、32nm、34nm、36nm、38nm、40nm、42nm、44nm、46nm、48nm、50nm、52nm、54nm、56nm、58nm、60nm、由所述下端與這些值中的任何值限定的任何範圍,或者處於這些值中的任何兩個值限定的任何範圍中)。在一些實施例中,下部位元線觸點310A和上部位元線觸點310B中的每一者的間距不大於下部位元線308A和上部位元線308B中的每一者的間距。在一些實施例中,下部位元線308A和上部位元線308B以及下部位元線觸點310A和上部位元線觸點310B的間距均為大約40nm,例如40nm。通過使下部位元線觸點310A和上部位元線觸點310B具有未放寬的臨界尺寸和間距,下部位元線觸點310A和上部位元線觸點310B可以直接與下部位元線308A和上部位元線308B接觸,而不是與位元線磊晶部(例如,第2C圖中所示的位元線磊晶部210)接觸。
在一些實施例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一在平面圖(平行於晶片平面)中內含式地設置於記憶陣列302的下部記憶單元314A和上部記憶單元314B之間。如本文所用,(i)當下部位元線觸點310A或上部位元線觸點310B在平面圖中與下部記憶單元314A和上部記憶單元314B的至少其中之一重疊時,或者(ii)當下部位元線觸點310A或上部位元線觸點310B在平面圖中設置於下部記憶單元314A和上部記憶單元314B之間時,下部位元線觸點310A或上部位元線觸點310B“內含式地”設置於記憶陣列302的下部記憶單元314A和下部記憶單元314A“之間”。如第3C圖所示,由於下部記憶單元314A和上部記憶單元314B被佈置在字元線312與下部位元線308A和上部位元線308B的相交處,並且每個下部位元線觸點310A或上部位元線觸點310B與相應的下部位元線308A或上部位元線308B接觸,因而記憶陣列302在位元線方向(y方向)上的最外側下部記憶單元314A和上部記憶單元314B限定了能夠設置下部位元線觸點310A或/及上部位元線觸點310B的範圍(處於邊界“a”和“b”之間)。如第3C圖中所示,下部位元線觸點310A和上部位元線觸點310B兩者分別與最外側下部記憶單元314A和上部記憶單元314B重疊。換言之,每個下部位元線觸點310A或上部位元線觸點310B設置在記憶陣列302的記憶陣列區內。應當理解,下部位元線觸點310A或/及上部位元線觸點310B可以在平面圖中內含式地設置在下部記憶單元314A和上部記憶單元314B之間的任何位置中(例如,第3C圖中的邊界“a”和“b”之間的任何地方)。在一些實施例中,下部位元線觸點310A和上部位元線觸點310B的至少其中之一在平面圖中設置在記憶陣列302的下部記憶單元314A和上部記憶單元314B之間,即,在平面圖中不與下部記憶單元314A或上部記憶單元314B重疊。
儘管在第3C圖中,下部位元線觸點310A和上部位元線觸點310B中的每一者在平面圖中內含式地設置在記憶陣列302的下部記憶單元314A和上部記憶單元314B之間,但是應當理解,在一些其他實施例中,下部位元線觸點和上部位元線觸點之一可以在平面圖中被設置在記憶陣列之外。換言之,下部位元線觸點或上部位元線觸點在平面圖中被內含式地設置於下部記憶單元和上部記憶單元之間。例如,第4A圖示出了根據本公開的一些實施例的另一示例性3D PCM記憶裝置400的透視圖,並且第4B圖示出了根據本公開的一些實施例的又一示例性3D PCM記憶裝置401的透視圖。除了上部位元線和上部位元線觸點之外,3D PCM記憶裝置400與第3C圖中的3D PCM記憶裝置300類似。為了便於描述將不再重複上文已經聯繫第3C圖中的3D PCM記憶裝置300描述過的相同部件的結構、功能和材料。
根據一些實施例,如第4A圖中所示,上部位元線402B在位元線方向(y方向)上橫向延伸超出記憶陣列302,並且與上部位元線402B接觸的上部位元線觸點404B在平面圖中未被內含式地設置在記憶陣列302的下部記憶單元314A和上部記憶單元314B之間。也就是說,根據一些實施例,下部位元線觸點310A被設置在記憶陣列302的記憶陣列區內,同時上部位元線觸點404B被設置在記憶陣列302的記憶陣列區外。在一些實施例中,下部位元線觸點310A和上部位元線觸點404B朝相同方向延伸,例如,如第4A圖所示向下延伸,從而能夠從3D PCM記憶裝置的同一側將下部位元線觸點310A和上部位元線觸點404B焊盤引出(pad-out)。儘管上部位元線402B在第4A圖中延伸超出記憶陣列302,但是應當理解,上部位元線402B的臨界尺寸可以不增大,即,不形成上部位元線磊晶部,並且上部位元線觸點404B的臨界尺寸(例如,直徑)可以不大於上部位元線402B的臨界尺寸(例如,x方向上的寬度),如上文所詳述的。
現在參考第4B圖,除了下部位元線和下部位元線觸點之外,3D PCM記憶裝置401與第3C圖中的3D PCM記憶裝置300類似。為了便於描述將不再重複上文已經聯繫第3C圖中的3D PCM記憶裝置300描述過的相同部件的結構、功能和材料。根據一些實施例,如第4B圖中所示,下部位元線406A在位元線方向(y方向)上橫向延伸超出記憶陣列302,並且與下部位元線406A接觸的下部位元線觸點408A在平面圖中未被內含式地設置在記憶陣列302的下部記憶單元314A和上部記憶單元314B之間。也就是說,根據一些實施例,上部位元線觸點310B被設置在記憶陣列302的記憶陣列區內,同時下部位元線觸點408A被設置在記憶陣列302的記憶陣列區外。在一些實施例中,下部位元線觸點408A和上部位元線觸點310B朝相同的方向延伸,例如,如第4B圖所示向上延伸,從而能夠從3D PCM記憶裝置400的同一側將下部位元線觸點408A和上部位元線觸點310B焊盤引出。儘管下部位元線406A在第4B圖中延伸超出記憶陣列302,但是應當理解,下部位元線406A的臨界尺寸可以不增大,即,不形成下部位元線磊晶部,並且下部位元線觸點408A的臨界尺寸(例如,直徑)可以不大於下部位元線406A的臨界尺寸(例如,x方向上的寬度),如上文所詳述的。
第5A圖至第5L圖示出了根據本公開的一些實施例的用於形成3D PCM記憶裝置的示例性製作製程。第6圖示出了根據本公開的一些實施例的用於形成3D PCM記憶裝置的示例性方法600的流程圖。第5A圖至第5L圖和第6圖中所示的3D PCM記憶裝置的示例包括第4A圖中所示的3D PCM記憶裝置400。將對第5A圖至第5L圖以及第6圖一起描述。應當理解,方法600中所示的操作並非排他的,也可以在所示操作中的任何操作之前、之後或之間執行其他操作。此外,所述操作中的一些可以是同時執行的或者可以是按照不同於第6圖所示的循序執行的。
參考第6圖,方法600開始於操作602,其中形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在一些實施例中,形成下部位元線觸點包括原位聚合物沉積和蝕刻,從而使下部位元線觸點的臨界尺寸不大於下部位元線的臨界尺寸。在一些實施例中,為了形成下部位元線,沉積導體層,對該導體層進行雙重圖案化,並且對經雙重圖案化的導體層進行蝕刻。導體層可以包括鎢。在一些實施例中,下部位元線觸點的臨界尺寸不大於下部位元線的臨界尺寸。例如,臨界尺寸不大於大約60nm,例如處於大約10nm和大約30nm之間。在一些實施例中,下部位元線觸點具有與下部位元線相同的間距。例如,間距不大於大約80nm。
參考第5A圖,形成穿過介電層502的複數個下部位元線觸點504。為了形成下部位元線觸點504,可以首先通過一種或多種薄膜沉積製程形成具有介電材料(例如氧化矽)的介電層502,所述製程包括但不限於化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任何組合。可以使用原位聚合物沉積和蝕刻穿過介電層502蝕刻出如上文所詳述的具有未放寬的臨界尺寸和間距的下部位元線觸點504的接觸孔(未示出),以控制接觸孔的尺寸。例如,可以對電漿蝕刻製程進行修改,從而使聚合物沉積(例如,碳氟聚合物層的積聚)發生在電漿蝕刻期間,以控制蝕刻速率(又稱為“聚合”)。之後,可以在同一電漿蝕刻機中執行電漿蝕刻,以對該聚合物層進行深蝕刻並最終去除該聚合物層。原位聚合物沉積和蝕刻能夠在圖案化之後進一步降低下部位元線觸點504的臨界尺寸,以實現可能不容易通過微影取得的收縮的觸點尺寸。例如,下部位元線觸點504的接觸孔的臨界尺寸在微影之後可以處於大約50nm和大約60nm之間,並且可以在原位聚合物沉積和蝕刻之後進一步下降至大約20nm和大約30nm。在形成接觸孔之後,可以通過使用一種或多種薄膜沉積製程沉積一種或多種導電材料(例如鎢)以填充接觸孔而形成下部位元線觸點504,所述製程包括但不限於CVD、PVD、ALD或其任何組合。可以通過化學機械研磨(CMP)或/及蝕刻使下部位元線觸點504進一步平面化,使得下部位元線觸點504的上端(頂表面)與介電層502的頂表面平齊。
如第5A圖所示,導體層508形成在介電層502上並與下部位元線觸點504接觸。在一些實施例中,使用一種或多種薄膜沉積製程沉積金屬層(例如鎢層),所述製程包括但不限於CVD、PVD、ALD或其任何組合。如下文參考第5B圖所詳述的,之後對導體層508進行雙重圖案化,並對經雙重圖案化的導體層508進行蝕刻,以分別形成處於下部位元線觸點504上方並與之接觸的下部位元線536。
方法600進行至操作604,如第6圖所示,其中,在下部位元線上方形成與下部位元線接觸的複數個下部記憶單元。下部記憶單元中的每一者可以包括堆疊的PCM元件、選擇器和複數個電極。在一些實施例中,下部位元線觸點在平面圖中內含式地設置在下部記憶單元之間。根據一些實施例,為了形成複數個下部記憶單元,相繼沉積第一導體、OTS材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層,並且接下來在兩個垂直方向上對記憶堆疊層進行蝕刻。第一導體、第二導體和第三導體中的每一者可以包括非晶碳。在一些實施例中,為了接下來對記憶堆疊層進行蝕刻,在兩個垂直方向中的第一方向上對記憶堆疊層進行雙重圖案化,在第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙,利用介電材料填充第一縫隙,在兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化,在第二方向上對經雙重圖案化、經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙,並且利用介電材料填充第二縫隙。
如第5A圖所示,在導體層508上形成下部記憶堆疊層506。在一些實施例中,為了形成下部記憶堆疊層506,使用一種或多種薄膜沉積製程相繼沉積第一導體層510、OTS材料層512、第二導體層514、基於硫屬元素化物的合金層516和第三導體層518,所述製程包括但不限於CVD、PVD、ALD、電鍍、無電鍍、任何其他適當沉積製程或其任何組合。例如,第一導體層510、第二導體層514和第三導體層518中的每一者可以包括非晶碳,OTS材料層512可以包括Znx Tey 、Gex Tey 、Nbx Oy 、Six Asy Tez 等,並且基於硫屬元素化物的合金層516可以包括GST合金。應當理解,在一些實施例中,可以交換沉積OTS材料層512和基於硫屬元素化物的合金層516的順序。在一些實施例中,通過使用一種或多種薄膜沉積製程沉積介電材料(例如氮化矽)而在下部記憶堆疊層506上形成介電層520,所述製程包括但不限於CVD、PVD、ALD或其任何組合。
如第5B圖所示,在位元線方向(y方向)上對下部記憶堆疊層506以及其下的導體層508和其上的介電層520(第5A圖所示)進行蝕刻。在一些實施例中,首先在位元線方向上對下部記憶堆疊層506、導體層508和介電層520進行雙重圖案化。例如,通過微影、顯影和蝕刻在介電層520上對蝕刻遮罩(未示出)圖案化。蝕刻遮罩可以是光阻遮罩或基於微影遮罩進行圖案化的硬遮罩。雙重圖案化可以包括但不限於微影-蝕刻-微影-蝕刻(LELE)間距分裂或自對準雙重圖案化(SADP),以控制將要形成的下部位元線536和下部記憶單元538(第5G圖中所示)的臨界尺寸。在一些實施例中,在位元線方向上對經雙重圖案化的下部記憶堆疊層506、導體層508和介電層520進行蝕刻,以在位元線方向上形成平行的第一縫隙522。可以使用雙重圖案化蝕刻遮罩通過一種或多種濕式蝕刻或/及乾式蝕刻製程(例如深反應離子蝕刻(DRIE))來蝕刻穿過下部記憶堆疊層506、導體層508和介電層520,以同時形成平行的第一縫隙522。由此形成沿位元線方向延伸的平行的下部位元線536,根據一些實施例,它們處於下部位元線觸點504上方並與之接觸。由此還形成了由第一縫隙522隔開的經蝕刻的記憶堆疊層524。
如第5C圖所示,利用介電材料526(例如,氧化矽)填充第一縫隙522(第5C圖中所示)。在一些實施例中,使用一種或多種薄膜沉積製程、後面跟隨著諸如CMP或/及蝕刻的平面化製程將介電材料526沉積到第一縫隙522中,所述沉積製程包括但不限於CVD、PVD、ALD、電鍍、無電鍍、任何其他適當沉積製程、或其任何組合。例如,可以使用ALD、後面跟隨著CMP將氧化矽沉積到第一縫隙522中以填充第一縫隙522。
如第5D圖所示,在介電層502上形成複數個字元線觸點528。在一些實施例中,字元線觸點528是通過首先進行圖案化、後面跟隨著原位聚合物沉積和蝕刻、以及諸如CVD、PVD或ALD的一種或多種薄膜沉積製程而形成的。可以使用CMP使字元線觸點528的上端(頂表面)平面化,從而使之與經蝕刻的記憶堆疊層524的頂表面平齊。根據一些實施例,在平面化製程期間,介電層520(第5C圖所示)和介電材料526的頂部部分被去除,以暴露經蝕刻的記憶堆疊層524的第三導體層518的頂表面。
方法600進行至操作606,如第6圖中所示,其中,在下部記憶單元上方的同一平面中形成與下部記憶單元接觸的多條平行字元線。字元線中的每一者可以與下部位元線垂直。在一些實施例中,為了形成字元線,沉積導體層,對該導體層進行雙重圖案化,並且對經雙重圖案化的導體層進行蝕刻。
如第5E圖所示,導體層530形成在經蝕刻的記憶堆疊層524和介電材料526上並且與字元線觸點528的上端接觸。在一些實施例中,使用一種或多種薄膜沉積製程沉積金屬層(例如鎢層),所述製程包括但不限於CVD、PVD、ALD或其任何組合。
如第5F圖所示,之後在字元線方向(x方向)上對導體層530進行雙重圖案化,以形成沿字元線方向延伸的蝕刻遮罩532。可以通過微影、顯影和蝕刻在導體層530上對蝕刻遮罩532進行圖案化。蝕刻遮罩532可以是光阻遮罩或者基於微影遮罩進行圖案化的硬遮罩。雙重圖案化可以包括但不限於LELE間距分裂或SADP,以控制將要形成的下部字元線534和下部記憶單元538(第5G圖中所示)的臨界尺寸。在字元線方向上執行第5F圖中的雙重圖案化製程,字元線方向垂直於執行第5B圖中的雙重圖案化製程的位元線方向。
如第5G圖所示,在字元線方向(x方向)上對導體層530(如第5F圖中所示)和其下的經蝕刻的記憶堆疊層524進行蝕刻,以在字元線方向上形成第二縫隙537。根據一些實施例,蝕刻停止在下部位元線536處,從而使下部位元線536保持完好。可以使用蝕刻遮罩532通過一種或多種濕式蝕刻或/及乾式蝕刻製程(例如DRIE)來蝕刻穿過導體層530和經蝕刻的記憶堆疊層524,以同時形成平行的第二縫隙537。根據一些實施例,由此在字元線觸點528上方形成與字元線觸點528接觸的沿字元線方向延伸的平行下部字元線534。由此,還分別在下部位元線536和下部字元線534的相交處形成了下部記憶單元538。每個下部記憶單元538可以包括第一導體層510(作為第一電極)、OTS材料層512(作為選擇器)、第二導體層514(作為第二電極)、基於硫屬元素化物的合金層516(作為PCM元件)和第三導體層518(作為第三電極)。根據一些實施例,下部記憶單元538處於下部位元線536上方並與之接觸。在一些實施例中,對下部記憶單元538圖案化(例如,通過第5F圖中的雙重圖案化製程),使得每個下部位元線觸點504在平面圖中內含式地設置在下部記憶單元538之間。
儘管未示出,但是可以利用介電材料(例如氧化矽)填充第二縫隙537。在一些實施例中,使用一種或多種薄膜沉積製程、後面跟隨著諸如CMP或/及蝕刻的平面化製程將介電材料沉積到第二縫隙537中,所述沉積製程包括但不限於CVD、PVD、ALD、電鍍、無電鍍、任何其他適當沉積製程或其任何組合。例如,可以使用ALD、後面跟隨著CMP將氧化矽沉積到第二縫隙537中以填充第二縫隙537。
方法600進行至操作608,如第6圖所示,其中,在字元線上方形成與字元線接觸的複數個上部記憶單元。上部記憶單元中的每一者可以包括堆疊的PCM元件、選擇器和複數個電極。上部記憶單元中的每一者可以與字元線中的相應的一條接觸。根據一些實施例,為了形成複數個上部記憶單元,相繼沉積第一導體、OTS材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層,並且接下來在兩個垂直方向上對記憶堆疊層進行蝕刻。第一導體、第二導體和第三導體中的每一者可以包括非晶碳。在一些實施例中,為了接下來對記憶堆疊層進行蝕刻,在兩個垂直方向中的第一方向上對記憶堆疊層進行雙重圖案化,在第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙,利用介電材料填充第一縫隙,在兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化,在第二方向上對經雙重圖案化的經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙,並且利用介電材料填充第二縫隙。
如第5H圖所示,在下部字元線534上形成導體層542,並且在導體層542上形成上部記憶堆疊層540。在一些實施例中,為了形成上部記憶堆疊層540,使用一種或多種薄膜沉積製程相繼沉積第一導體層544、OTS材料層546、第二導體層548、基於硫屬元素化物的合金層550和第三導體層552,所述製程包括但不限於CVD、PVD、ALD、電鍍、無電鍍、任何其他適當沉積製程或其任何組合。例如,第一導體層544、第二導體層548和第三導體層552中的每一者可以包括非晶碳,OTS材料層546可以包括Znx Tey 、Gex Tey 、Nbx Oy 、Six Asy Tez 等,並且基於硫屬元素化物的合金層550可以包括GST合金。應當理解,在一些實施例中可以交換沉積OTS材料層546和基於硫屬元素化物的合金層550的順序。在一些實施例中,通過使用一種或多種薄膜沉積製程沉積介電材料(例如氮化矽)而在上部記憶堆疊層540上形成介電層554,所述製程包括但不限於CVD、PVD、ALD或其任何組合。
如第5I圖所示,在字元線方向(x方向)上,對上部記憶堆疊層540以及其下的導體層542(如第5H圖所示)和其上的介電層554進行蝕刻。在一些實施例中,首先在字元線方向上對上部記憶堆疊層540、導體層542和介電層554進行雙重圖案化。例如,通過微影、顯影和蝕刻在介電層554上對蝕刻遮罩(未示出)圖案化。蝕刻遮罩可以是光阻遮罩或基於微影遮罩進行圖案化的硬遮罩。雙重圖案化可以包括但不限於LELE間距分裂或SADP,以控制將要形成的下部字元線534和上部記憶單元562(第5L圖中所示)的臨界尺寸。在一些實施例中,在字元線方向上對經雙重圖案化的上部記憶堆疊層540、導體層542和介電層554進行蝕刻,以在字元線方向上形成平行的第一縫隙556。可以使用雙重圖案化蝕刻遮罩通過一種或多種濕式蝕刻或/及乾式蝕刻製程(例如DRIE)來蝕刻穿過上部記憶堆疊層540、導體層542和介電層554,以同時形成平行的第一縫隙556。根據一些實施例,由此在下部字元線534上方形成與之接觸的沿字元線方向延伸的平行上部字元線543。由此還形成了由第一縫隙556隔開的經蝕刻的記憶堆疊層541。應當理解,在一些實施例中,可以省略導體層542和所得到的上部字元線543,使得字元線僅包括下部字元線534,而不包括上部字元線543。
儘管未示出,但是可以利用介電材料(例如氧化矽)填充第一縫隙556。在一些實施例中,使用一種或多種薄膜沉積製程、後面跟隨著諸如CMP或/及蝕刻的平面化製程將介電材料沉積到第一縫隙556中,所述沉積製程包括但不限於CVD、PVD、ALD、電鍍、無電鍍、任何其他適當沉積製程或其任何組合。例如,可以使用ALD、後面跟隨著CMP將氧化矽沉積到第一縫隙556中以填充第一縫隙556。
在一些實施例中,在形成上部記憶單元之前形成上部位元線觸點。形成上部位元線觸點可以包括原位聚合物沉積和蝕刻,從而使上部位元線觸點的臨界尺寸不大於上部位元線的臨界尺寸。例如,臨界尺寸不大於大約60nm,例如處於大約10nm和大約30nm之間。在一些實施例中,上部位元線觸點具有與上部位元線相同的間距。例如,間距不大於大約80nm。
如第5J圖所示,形成複數個上部位元線觸點558。在一些實施例中,通過首先進行圖案化、後面跟隨著原位聚合物沉積和蝕刻來形成上部位元線觸點558。可以使用原位聚合物沉積和蝕刻來蝕刻出如上文所詳述的具有未放寬的臨界尺寸和間距的上部位元線觸點558的接觸孔(未示出),以控制接觸孔的尺寸。例如,可以對電漿蝕刻製程進行修改,從而使聚合物沉積(例如,碳氟聚合物層的積聚)發生在電漿蝕刻期間,以控制蝕刻速率(又稱為“聚合”)。之後,可以在同一電漿蝕刻機中執行電漿蝕刻,以對聚合物層進行深蝕刻並最終去除該聚合物層。原位聚合物沉積和蝕刻能夠在圖案化之後進一步降低上部位元線觸點558的臨界尺寸,從而實現可能不容易通過微影取得的收縮的觸點尺寸。在形成接觸孔之後,可以通過使用一種或多種薄膜沉積製程沉積一種或多種導電材料(例如鎢)以填充接觸孔而形成上部位元線觸點558,所述製程包括但不限於CVD、PVD、ALD或其任何組合。可以使用CMP使上部位元線觸點558的上端(頂表面)平面化,從而使之與經蝕刻的記憶堆疊層541的頂表面平齊。根據一些實施例,在平面化製程期間,介電層554(第5I圖所示)和填充第一縫隙556的介電材料(未示出)的頂部部分被去除以暴露經蝕刻的記憶堆疊層541的第三導體層552的頂表面。
方法600進行至操作610,如第6圖所示,其中,在上部記憶單元上方形成與之接觸的上部位元線。上部位元線可以與字元線中的每一者垂直。在一些實施例中,為了形成上部位元線,沉積導體層,對該導體層進行雙重圖案化,並且對經雙重圖案化的導體層進行蝕刻。
如第5K圖所示,在經蝕刻的記憶堆疊層541和填充第一縫隙556(如第5J圖所示)的介電材料(未示出)上形成導體層564。導體層564處於上部位元線觸點558和經蝕刻的記憶堆疊層541(如第5J圖所示)上方並與它們接觸。在一些實施例中,使用一種或多種薄膜沉積製程沉積金屬層(例如,鎢層),所述製程包括但不限於CVD、PVD、ALD或其任何組合。
如第5K圖所示,之後在位元線方向(y方向)上對導體層564進行雙重圖案化,以形成沿位元線方向延伸的蝕刻遮罩568。可以通過微影、顯影和蝕刻在導體層564上對蝕刻遮罩568進行圖案化。蝕刻遮罩568可以是光阻遮罩或者基於微影遮罩進行圖案化的硬遮罩。雙重圖案化可以包括但不限於LELE間距分裂或SADP,以控制將要形成的上部位元線560和上部記憶單元562(第5L圖中所示)的臨界尺寸。在位元線方向上執行第5K圖中的雙重圖案化製程,位元線方向垂直於執行第5I圖中的雙重圖案化製程的字元線方向。
如第5L圖所示,在位元線方向(y方向)上對導體層564(如第5K圖中所示)和其下的經蝕刻的記憶堆疊層541進行蝕刻,以在位元線方向上形成第二縫隙570。根據一些實施例,蝕刻停止在上部字元線543處,從而使上部字元線543保持完好。可以使用蝕刻遮罩568(如第5K圖所示)通過一種或多種濕式蝕刻或/及乾式蝕刻製程(例如DRIE)來蝕刻穿過導體層564和經蝕刻的記憶堆疊層541,以同時形成平行的第二縫隙570。根據一些實施例,由此在上部位元線觸點558上方形成與之接觸的沿位元線方向延伸的平行的上部位元線560。由此,還分別在上部位元線560和上部字元線543的相交處形成了上部記憶單元562。每個上部記憶單元562可以包括第一導體層544(作為第一電極)、OTS材料層546(作為選擇器)、第二導體層548(作為第二電極)、基於硫屬元素化物的合金層550(作為PCM元件)和第三導體層552(作為第三電極)。根據一些實施例,上部位元線560也處於上部記憶單元562上方並與之接觸。根據一些實施例,每個上部記憶單元562的頂表面與上部位元線觸點558的頂表面(上端)平齊。
儘管未示出,但是可以利用介電材料(例如氧化矽)填充第二縫隙570。在一些實施例中,使用一種或多種薄膜沉積製程、後面跟隨著諸如CMP或/及蝕刻的平面化製程將介電材料沉積到第二縫隙570中,所述沉積製程包括但不限於CVD、PVD、ALD、電鍍、無電鍍、任何其他適當沉積製程或其任何組合。例如,可以使用ALD、後面跟隨著CMP將氧化矽沉積到第二縫隙570中以填充第二縫隙570。
在一些實施例中,上部位元線觸點558是在形成上部記憶單元562之前形成的。因而,如第5L圖所示,向下延伸的上部位元線觸點558未在平面圖中內含式地形成於上部記憶單元562之間。應當理解,在一些實施例中,上部位元線觸點可以是在形成上部記憶單元562之後形成的,從而使上部位元線觸點能夠在平面圖中內含式地形成於上部記憶單元562之間。例如,方法600可以任選地進行至操作612,如第6圖所示,其中,在上部位元線上方形成與之接觸的上部位元線觸點。在一些實施例中,上部位元線觸點在平面圖中內含式地設置於上部記憶單元之間。在一些實施例中,形成上部位元線觸點包括原位聚合物沉積和蝕刻,從而使上部位元線觸點的臨界尺寸不大於上部位元線的臨界尺寸。例如,臨界尺寸不大於大約60nm,例如處於大約10nm和大約30nm之間。在一些實施例中,上部位元線觸點具有與上部位元線相同的間距。例如,間距不大於大約80nm。形成上部位元線觸點的細節與上文聯繫第5A圖描述的形成下部位元線觸點504的細節基本類似,並且因而為了便於描述將不再對其加以重複。根據一些實施例,一旦形成,上部位元線觸點就處於上部位元線560上方並與之接觸,而且還在平面圖中內含式地處於上部記憶單元562之間。
根據本公開的一個方面,公開了一種用於形成3D記憶裝置的方法。形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在下部位元線上方形成與之接觸的複數個下部記憶單元。下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極。在下部記憶單元上方的同一平面中形成與之接觸的多條平行字元線。所述字元線中的每一者與下部位元線垂直。在字元線上方形成與之接觸的複數個上部記憶單元。上部記憶單元中的每一者包括堆疊的PCM元件、選擇器和複數個電極。在上部記憶單元上方形成與之接觸的上部位元線。上部位元線與字元線中的每一者垂直。在上部位元線上方形成與之接觸的上部位元線觸點。下部位元線觸點和上部位元線觸點的至少其中之一在平面圖中被內含式地設置於下部記憶單元和上部記憶單元之間。
在一些實施例中,下部位元線觸點在平面圖中內含式地設置在下部記憶單元之間。
在一些實施例中,形成下部位元線觸點包括原位聚合物沉積和蝕刻,從而使下部位元線觸點的臨界尺寸不大於下部位元線的臨界尺寸。
在一些實施例中,上部位元線觸點在平面圖中內含式地設置於上部記憶單元之間。
在一些實施例中,形成上部位元線觸點包括原位聚合物沉積和蝕刻,從而使上部位元線觸點的臨界尺寸不大於上部位元線的臨界尺寸。
在一些實施例中,為了形成複數個下部記憶單元或上部記憶單元,相繼沉積第一導體、雙向閾值開關(OTS)材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層,並且接下來在兩個垂直方向上對所述記憶堆疊層進行蝕刻。在一些實施例中,第一導體、第二導體和第三導體中的每一者可以包括非晶碳。
在一些實施例中,為了接下來對記憶堆疊層進行蝕刻,在兩個垂直方向中的第一方向上對記憶堆疊層進行雙重圖案化,在第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙,利用介電材料填充第一縫隙,在兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化,在第二方向上對經雙重圖案化的經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙,並且利用所述介電材料填充所述第二縫隙。
在一些實施例中,為了形成下部位元線、字元線或上部位元線,沉積導體層,對該導體層進行雙重圖案化,並且對經雙重圖案化的導體層進行蝕刻。在一些實施例中,該導體層包括鎢。
根據本公開的另一方面,公開了一種用於形成3D記憶裝置的方法。形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在下部位元線上方形成與之接觸的複數個下部記憶單元。下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極。下部位元線觸點在平面圖中內含式地設置在下部記憶單元之間。在下部記憶單元上方的同一平面中形成與之接觸的多條平行字元線。所述字元線中的每一者與下部位元線垂直。在字元線上方形成上部位元線觸點和複數個上部記憶單元。上部記憶單元中的每一者與字元線中的相應的一條接觸並且包括堆疊的PCM元件、選擇器和複數個電極。上部記憶單元中的每一者的頂表面與上部位元線觸點的頂表面平齊。在上部記憶單元和上部位元線觸點上方形成與之接觸的上部位元線。
在一些實施例中,形成下部位元線觸點包括原位聚合物沉積和蝕刻,從而使下部位元線觸點的臨界尺寸不大於下部位元線的臨界尺寸。
在一些實施例中,形成上部位元線觸點包括原位聚合物沉積和蝕刻,從而使上部位元線觸點的臨界尺寸不大於上部位元線的臨界尺寸。
在一些實施例中,為了形成複數個下部記憶單元或上部記憶單元,相繼沉積第一導體、雙向閾值開關(OTS)材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層,並且接下來在兩個垂直方向上對所述記憶堆疊層進行蝕刻。在一些實施例中,第一導體、第二導體和第三導體中的每一者可以包括非晶碳。
在一些實施例中,為了接下來對記憶堆疊層進行蝕刻,在兩個垂直方向中的第一方向上對記憶堆疊層進行雙重圖案化,在第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙,利用介電材料填充第一縫隙,在兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化,在第二方向上對經雙重圖案化的經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙,並且利用所述介電材料填充所述第二縫隙。
在一些實施例中,為了形成下部位元線、字元線或上部位元線,沉積導體層,對該導體層進行雙重圖案化,並且對經雙重圖案化的導體層進行蝕刻。在一些實施例中,該導體層包括鎢。
根據本公開的又一方面,公開了一種用於形成3D記憶裝置的方法。形成下部位元線觸點和與下部位元線觸點發生接觸的下部位元線。在下部位元線上方形成與之接觸的複數個下部記憶單元。下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極。在下部記憶單元上方的同一平面中形成與之接觸的多條平行字元線。所述字元線中的每一者與下部位元線垂直。在字元線上方形成與之接觸的複數個上部記憶單元。上部記憶單元中的每一者包括堆疊的PCM元件、選擇器和複數個電極。在上部記憶單元上方形成與之接觸的上部位元線。上部位元線與字元線中的每一者垂直。形成與上部位元線接觸的上部位元線觸點。下部位元線觸點和上部位元線觸點的至少其中之一的臨界尺寸不大於對應的下部位元線或上部位元線的臨界尺寸。
在一些實施例中,形成下部位元線觸點或上部位元線觸點包括原位聚合物沉積和蝕刻。
在一些實施例中,下部位元線觸點和上部位元線觸點的至少其中之一的臨界尺寸不大於大約60nm。在一些實施例中,下部位元線觸點和上部位元線觸點的至少其中之一的臨界尺寸處於大約10nm和大約30nm之間。
在一些實施例中,下部位元線觸點和上部位元線觸點的至少其中之一具有與對應的下部位元線或上部位元線相同的間距。在一些實施例中,所述間距不大於大約80nm。
在一些實施例中,下部位元線觸點和上部位元線觸點中的每一者的臨界尺寸不大於下部位元線和上部位元線中的每一者的臨界尺寸。
在一些實施例中,為了形成複數個下部記憶單元或上部記憶單元,相繼沉積第一導體、雙向閾值開關(OTS)材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層,並且接下來在兩個垂直方向上對所述記憶堆疊層進行蝕刻。在一些實施例中,第一導體、第二導體和第三導體中的每一者可以包括非晶碳。
在一些實施例中,為了接下來對記憶堆疊層進行蝕刻,在兩個垂直方向中的第一方向上對記憶堆疊層進行雙重圖案化,在第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙,利用介電材料填充第一縫隙,在兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化,在第二方向上對經雙重圖案化的經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙,並且利用所述介電材料填充所述第二縫隙。
在一些實施例中,為了形成下部位元線、字元線或上部位元線,沉積導體層,對該導體層進行雙重圖案化,並且對經雙重圖案化的導體層進行蝕刻。在一些實施例中,該導體層包括鎢。
對特定實施例的上述說明因此將完全揭示本公開的一般性質,使得他人能夠通過運用本領域技術範圍中的知識容易地對這種特定實施例進行修改或/及調整以用於各種應用,而不需要過度實驗,並且不脫離本公開的一般概念。因此,基於本文呈現的教導和指導,這種調整和修改旨在處於所公開的實施例的等同物的含義和範圍中。應當理解,本文中的措辭或術語是用於說明的目的,而不是為了進行限制,從而本說明書的術語或措辭將由技術人員按照所述教導和指導進行解釋。
上文已經借助於功能構建塊描述了本公開的實施例,功能構建塊例示了指定功能及其關係的實施方式。在本文中出於方便描述的目的任意地限定了這些功能構建塊的邊界。可以限定替代的邊界,只要適當執行指定的功能及其關係即可。
發明內容和摘要部分可以闡述發明人所設想的本公開的一個或複數個示例性實施例,但未必是所有示例性實施例,並且因此,並非旨在通過任何方式限制本公開和所附發明申請專利範圍。
本公開的廣度和範圍不應受任何上述示例性實施例的限制,並且應當僅根據下方發明申請專利範圍及其等同物來進行限定。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:3D XPoint記憶裝置 102:下部位元線 104:上部位元線 106:字元線 108:記憶單元 110:PCM元件 112:選擇器 200:3D XPoint記憶裝置 202:記憶陣列 204:位元線接觸區 206:字元線接觸區 208:位元線 210:位元線磊晶部 212:位元線觸點 300:3D PCM記憶裝置 302:記憶陣列 304:位元線接觸區 306:字元線接觸區 308:位元線 308A:下部位元線 308B:上部位元線 310:位元線觸點 310A:下部位元線觸點 310B:上部位元線觸點 312:字元線 314A:下部記憶單元 314B:上部記憶單元 316:電極 318:選擇器 320:電極 322:PCM元件 324:電極 400:3D PCM記憶裝置 401:3D PCM記憶裝置 402B:上部位元線 404B:上部位元線觸點 406A:下部位元線 408A:下部位元線觸點 502:介電層 504:下部位元線觸點 506:下部記憶堆疊層 508:導體層 510:第一導體層 512:OTS材料層 514:第二導體層 516:基於硫屬元素化物的合金層 518:第三導體層 520:介電層 522:第一縫隙 524:經蝕刻的記憶堆疊層 526:介電材料 528:字元線觸點 530:導體層 532:蝕刻遮罩 534:下部字元線 536:下部位元線 537:第二縫隙 538:下部記憶單元 540:上部記憶堆疊層 541:經蝕刻的記憶堆疊層 542:導體層 543:上部字元線 544:第一導體層 546:OTS材料層 548:第二導體層 550:基於硫屬元素化物的合金層 552:第三導體層 554:介電層 556:第一縫隙 558:上部位元線觸點 560:上部位元線 562:上部記憶單元 564:導體層 568:蝕刻遮罩 570:第二縫隙 600:方法 602:操作 604:操作 606:操作 608:操作 610:操作 612:操作
被併入本文並形成說明書的部分的圖式例示了本公開的實施例並與說明書一起進一步用以解釋本公開的原理,並使相關領域的技術人員能夠做出和使用本公開。 第1圖示出了示例性3D XPoint記憶裝置的透視圖。 第2A圖示出了示例性3D XPoint記憶裝置的方框圖。 第2B圖示出了第2A圖中的示例性3D XPoint記憶裝置的平面圖。 第2C圖示出了第2A圖中的示例性3D XPoint記憶裝置的透視圖。 第3A圖示出了根據本公開的一些實施例的示例性3D PCM記憶裝置的方框圖。 第3B圖示出了根據本公開的一些實施例的第3A圖中的示例性3D PCM記憶裝置的平面圖。 第3C圖示出了根據本公開的一些實施例的第3A圖中的示例性3D PCM記憶裝置的透視圖。 第4A圖示出了根據本公開的一些實施例的另一示例性3D PCM記憶裝置的透視圖。 第4B圖示出了根據本公開的一些實施例的又一示例性3D PCM記憶裝置的透視圖。 第5A圖至第5L圖示出了根據本公開的一些實施例的用於形成3D PCM記憶裝置的示例性製作製程。 第6圖示出了根據本公開的一些實施例的用於形成3D PCM記憶裝置的示例性方法的流程圖。 將參考圖式描述本公開的實施例。
600:方法
602:操作
604:操作
606:操作
608:操作
610:操作
612:操作

Claims (20)

  1. 一種用於形成三維(3D)記憶裝置的方法,包括: 形成下部位元線觸點和與該下部位元線觸點發生接觸的下部位元線; 在該下部位元線上方形成與該下部位元線接觸的複數個下部記憶單元,該等下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極; 在該等下部記憶單元上方的同一平面中形成與該等下部記憶單元接觸的多條平行字元線,該等字元線中的每一者與該下部位元線垂直; 在該等字元線上方形成與該等字元線接觸的複數個上部記憶單元,該等上部記憶單元中的每一者包括堆疊的PCM元件、選擇器和複數個電極; 在該等上部記憶單元上方形成與該等上部記憶單元接觸的上部位元線,該上部位元線與該等字元線中的每一者垂直;以及 在該上部位元線上方形成與該上部位元線接觸的上部位元線觸點, 其中,該下部位元線觸點和該上部位元線觸點的至少其中之一在平面圖中被內含式地設置於該等下部記憶單元和該等上部記憶單元之間。
  2. 如請求項1所述的方法,其中, 該下部位元線觸點在平面圖中被內含式地設置在該等下部記憶單元之間;以及 形成該下部位元線觸點包括原位聚合物沉積和蝕刻,從而使該下部位元線觸點的臨界尺寸不大於該下部位元線的臨界尺寸。
  3. 如請求項1所述的方法,其中, 該上部位元線觸點在平面圖中被內含式地設置在該等上部記憶單元之間;以及 形成該上部位元線觸點包括原位聚合物沉積和蝕刻,從而使該上部位元線觸點的臨界尺寸不大於該上部位元線的臨界尺寸。
  4. 如請求項1所述的方法,其中,形成該等下部記憶單元或該等上部記憶單元包括: 相繼沉積第一導體、雙向閾值開關(OTS)材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層;以及 接下來在兩個垂直方向上對該記憶堆疊層進行蝕刻。
  5. 如請求項4所述的方法,其中,接下來對該記憶堆疊層進行蝕刻包括: 在該兩個垂直方向中的第一方向上對該記憶堆疊層進行雙重圖案化; 在該第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙; 利用介電材料填充該第一縫隙; 在該兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化; 在該第二方向上對經雙重圖案化的經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙;以及 利用該介電材料填充該第二縫隙。
  6. 如請求項1所述的方法,其中,形成該下部位元線、該等字元線或該上部位元線包括: 沉積導體層; 對該導體層進行雙重圖案化;以及 對經雙重圖案化的導體層進行蝕刻。
  7. 一種用於形成三維(3D)記憶裝置的方法,包括: 形成下部位元線觸點和與該下部位元線觸點發生接觸的下部位元線; 在該下部位元線上方形成與該下部位元線接觸的複數個下部記憶單元,該等下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極,其中,該下部位元線觸點在平面圖中內含式地設置在該等下部記憶單元之間; 在該等下部記憶單元上方的同一平面中形成與該等下部記憶單元接觸的多條平行字元線,該等字元線中的每一者與該下部位元線垂直; 在該等字元線上方形成上部位元線觸點和複數個上部記憶單元,該等上部記憶單元中的每一者與該等字元線中的相應的一條接觸並且包括堆疊的PCM元件、選擇器和複數個電極,其中,該等上部記憶單元中的每一者的頂表面與該上部位元線觸點的頂表面平齊;以及 在該等上部記憶單元和該上部位元線觸點上方形成與該等上部記憶單元和該上部位元線觸點接觸的上部位元線。
  8. 如請求項7所述的方法,其中, 形成該下部位元線觸點包括原位聚合物沉積和蝕刻,從而使該下部位元線觸點的臨界尺寸不大於該下部位元線的臨界尺寸;以及 形成該上部位元線觸點包括原位聚合物沉積和蝕刻,從而使該上部位元線觸點的臨界尺寸不大於該上部位元線的臨界尺寸。
  9. 如請求項7所述的方法,其中,形成該等下部記憶單元或該等上部記憶單元包括: 相繼沉積第一導體、雙向閾值開關(OTS)材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層;以及 接下來在兩個垂直方向上對該記憶堆疊層進行蝕刻。
  10. 如請求項9所述的方法,其中,接下來對該記憶堆疊層進行蝕刻包括: 在該兩個垂直方向中的第一方向上對該記憶堆疊層進行雙重圖案化; 在該第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙; 利用介電材料填充該第一縫隙; 在該兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化; 在該第二方向上對經雙重圖案化的經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙;以及 利用該介電材料填充該第二縫隙。
  11. 如請求項7所述的方法,其中,形成該下部位元線、該等字元線或該上部位元線包括: 沉積導體層; 對該導體層進行雙重圖案化;以及 對經雙重圖案化的導體層進行蝕刻。
  12. 一種用於形成三維(3D)記憶裝置的方法,包括: 形成下部位元線觸點和與該下部位元線觸點發生接觸的下部位元線; 在該下部位元線上方形成與該下部位元線接觸的複數個下部記憶單元,該等下部記憶單元中的每一者包括堆疊的相變記憶體(PCM)元件、選擇器和複數個電極; 在該下部記憶單元上方的同一平面中形成與該下部記憶單元接觸的多條平行字元線,該等字元線中的每一者與該下部位元線垂直; 在該等字元線上方形成與該字元線接觸的複數個上部記憶單元,該等上部記憶單元中的每一者包括堆疊的CPM元件、選擇器和複數個電極; 在該等上部記憶單元上方形成與該上部記憶單元接觸的上部位元線,該上部位元線與該等字元線中的每一者垂直;以及 形成與該上部位元線接觸的上部位元線觸點, 其中,該下部位元線觸點和該上部位元線觸點的至少其中之一的臨界尺寸不大於對應的下部位元線或上部位元線的臨界尺寸。
  13. 如請求項12所述的方法,其中,形成該下部位元線觸點或該位元線觸點包括原位聚合物沉積和蝕刻。
  14. 如請求項12所述的方法,其中,該下部位元線觸點和該上部位元線觸點的至少其中之一的臨界尺寸不大於大約60nm。
  15. 如請求項14所述的方法,其中,該下部位元線觸點和該上部位元線觸點的至少其中之一的臨界尺寸處於大約10nm和大約30nm之間。
  16. 如請求項12所述的方法,其中,該下部位元線觸點和該上部位元線觸點的至少其中之一具有與對應的下部位元線或上部位元線相同的間距。
  17. 如請求項12所述的方法,其中,該下部位元線觸點和該上部位元線觸點中的每一者的臨界尺寸不大於該下部位元線和該上部位元線中的每一者的臨界尺寸。
  18. 如請求項12所述的方法,其中,形成該等下部記憶單元或該等上部記憶單元包括: 相繼沉積第一導體、雙向閾值開關(OTS)材料、第二導體、基於硫屬元素化物的合金和第三導體的層,以形成記憶堆疊層;以及 接下來在兩個垂直方向上對該記憶堆疊層進行蝕刻。
  19. 如請求項18所述的方法,其中,接下來對該記憶堆疊層進行蝕刻包括: 在該兩個垂直方向中的第一方向上對該記憶堆疊層進行雙重圖案化; 在該第一方向上對經雙重圖案化的記憶堆疊層進行蝕刻以形成第一縫隙; 利用介電材料填充該第一縫隙; 在該兩個垂直方向中的第二方向上對經蝕刻的記憶堆疊層進行雙重圖案化; 在該第二方向上對經雙重圖案化的經蝕刻的記憶堆疊層進行蝕刻以形成第二縫隙;以及 利用該介電材料填充該第二縫隙。
  20. 如請求項12所述的方法,其中,形成該下部位元線、該等字元線或該上部位元線包括: 沉積導體層; 對該導體層進行雙重圖案化;以及 對經雙重圖案化的導體層進行蝕刻。
TW108147288A 2019-10-14 2019-12-24 用於形成三維記憶裝置的方法 TWI718824B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/CN2019/110948 2019-10-14
PCT/CN2019/110948 WO2021072576A1 (en) 2019-10-14 2019-10-14 Methods for forming three-dimensional phase-change memory devices

Publications (2)

Publication Number Publication Date
TWI718824B TWI718824B (zh) 2021-02-11
TW202115877A true TW202115877A (zh) 2021-04-16

Family

ID=69814311

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108147288A TWI718824B (zh) 2019-10-14 2019-12-24 用於形成三維記憶裝置的方法

Country Status (6)

Country Link
US (1) US11133465B2 (zh)
JP (1) JP7394881B2 (zh)
KR (1) KR102651904B1 (zh)
CN (1) CN110914994B (zh)
TW (1) TWI718824B (zh)
WO (1) WO2021072576A1 (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020037568A1 (zh) * 2018-08-22 2020-02-27 深圳市欢太科技有限公司 一种速记方法、终端及计算机存储介质
CN112041997B (zh) * 2020-07-27 2024-01-12 长江先进存储产业创新中心有限责任公司 用于3D X-Point存储器的具有减小的编程电流和热串扰的新单元结构
WO2022032490A1 (en) * 2020-08-11 2022-02-17 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd New cell stack with reduced wl and bl resistance for 3d x-point memory to improve program and increase array size
CN112243527A (zh) * 2020-09-17 2021-01-19 长江先进存储产业创新中心有限责任公司 具有金属丝阈值切换选择器的相变存储器件及其形成方法
WO2022077167A1 (en) * 2020-10-12 2022-04-21 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd Novel self-aligned half damascene contact scheme to reduce cost for 3d pcm
CN112449726A (zh) * 2020-10-12 2021-03-05 长江先进存储产业创新中心有限责任公司 用于3d交叉点存储器的具有减小的编程电流和热串扰的新型缩小单元结构和制造方法
WO2022109773A1 (en) * 2020-11-24 2022-06-02 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd New super-lattice cell structure and fabrication method with reduced programming current and thermal cross talk for 3d x-point memory
WO2022115985A1 (en) * 2020-12-01 2022-06-09 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd A novel liner confined cell structure and fabrication method with reduced programming current and thermal cross talk for 3d x-point memory
WO2022115986A1 (en) * 2020-12-01 2022-06-09 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd New liner electrode cell structure and fabrication method with reduced programming current and thermal cross talk for 3d x-point memory
WO2022241660A1 (en) * 2021-05-19 2022-11-24 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd Three-dimensional phase-change memory devices and forming method thereof
WO2023272550A1 (en) * 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Phase-change memory devices, systems, and methods of operating thereof
CN114256292A (zh) * 2021-10-27 2022-03-29 长江先进存储产业创新中心有限责任公司 三维相变存储器及其制造方法
CN114823778A (zh) * 2022-03-28 2022-07-29 长江先进存储产业创新中心有限责任公司 半导体器件及形成方法
CN117352489A (zh) * 2022-06-21 2024-01-05 长鑫存储技术有限公司 半导体结构及其制造方法、存储芯片、电子设备
CN117352490A (zh) * 2022-06-21 2024-01-05 长鑫存储技术有限公司 半导体结构及其制造方法、存储芯片、电子设备

Family Cites Families (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1099695C (zh) * 1998-09-24 2003-01-22 张国飙 三维只读存储器及其制造方法
AU2003201760A1 (en) 2002-04-04 2003-10-20 Kabushiki Kaisha Toshiba Phase-change memory device
US6917532B2 (en) * 2002-06-21 2005-07-12 Hewlett-Packard Development Company, L.P. Memory storage device with segmented column line array
WO2009075073A1 (ja) * 2007-12-10 2009-06-18 Panasonic Corporation 不揮発性記憶装置およびその製造方法
US20090185411A1 (en) 2008-01-22 2009-07-23 Thomas Happ Integrated circuit including diode memory cells
JP5244454B2 (ja) 2008-05-19 2013-07-24 株式会社東芝 不揮発性記憶装置及びその製造方法
JP5322533B2 (ja) * 2008-08-13 2013-10-23 株式会社東芝 不揮発性半導体記憶装置、及びその製造方法
CN101350360B (zh) 2008-08-29 2011-06-01 中国科学院上海微系统与信息技术研究所 一种三维堆叠非相变所致电阻转换存储装置及其制造方法
JP5550239B2 (ja) * 2009-01-26 2014-07-16 株式会社東芝 不揮発性半導体記憶装置、及びその製造方法
JP4892027B2 (ja) 2009-03-23 2012-03-07 株式会社東芝 半導体記憶装置
US8173987B2 (en) * 2009-04-27 2012-05-08 Macronix International Co., Ltd. Integrated circuit 3D phase change memory array and manufacturing method
US9123409B2 (en) * 2009-06-11 2015-09-01 Micron Technology, Inc. Memory device for a hierarchical memory architecture
JP4945619B2 (ja) * 2009-09-24 2012-06-06 株式会社東芝 半導体記憶装置
TWI492432B (zh) * 2009-12-17 2015-07-11 Hitachi Ltd Semiconductor memory device and manufacturing method thereof
US8860223B1 (en) * 2010-07-15 2014-10-14 Micron Technology, Inc. Resistive random access memory
US8824183B2 (en) 2010-12-14 2014-09-02 Sandisk 3D Llc Non-volatile memory having 3D array of read/write elements with vertical bit lines and select devices and methods thereof
US8830725B2 (en) * 2011-08-15 2014-09-09 International Business Machines Corporation Low temperature BEOL compatible diode having high voltage margins for use in large arrays of electronic components
KR101541056B1 (ko) * 2011-09-13 2015-07-31 아데스토 테크놀러지스 코포레이션 합금 전극을 갖는 저항 스위칭 디바이스 및 그 형성 방법
US8879299B2 (en) * 2011-10-17 2014-11-04 Sandisk 3D Llc Non-volatile memory cell containing an in-cell resistor
US8711597B2 (en) * 2012-01-26 2014-04-29 HGST Netherlands B.V. 3D solid-state arrangement for solid state memory
KR101957897B1 (ko) * 2012-04-26 2019-03-13 에스케이하이닉스 주식회사 가변 저항 메모리 장치 및 그 제조 방법
KR101934003B1 (ko) 2012-06-01 2019-01-02 삼성전자주식회사 상변화 메모리 장치 및 그 제조 방법
US10096653B2 (en) * 2012-08-14 2018-10-09 Crossbar, Inc. Monolithically integrated resistive memory using integrated-circuit foundry compatible processes
US8729523B2 (en) 2012-08-31 2014-05-20 Micron Technology, Inc. Three dimensional memory array architecture
US8841649B2 (en) * 2012-08-31 2014-09-23 Micron Technology, Inc. Three dimensional memory array architecture
US9007800B2 (en) 2012-12-08 2015-04-14 International Business Machines Corporation Three-dimensional memory array and operation scheme
US9093642B2 (en) * 2013-01-25 2015-07-28 Kabushiki Kaisha Toshiba Non-volatile memory device and method of manufacturing the same
JP6038741B2 (ja) * 2013-01-29 2016-12-07 株式会社東芝 半導体記憶装置
US9257484B2 (en) * 2013-01-30 2016-02-09 Kabushiki Kaisha Toshiba Non-volatile memory device and method of manufacturing the same
US9123890B2 (en) 2013-02-14 2015-09-01 Sandisk 3D Llc Resistance-switching memory cell with multiple raised structures in a bottom electrode
US9166158B2 (en) * 2013-02-25 2015-10-20 Micron Technology, Inc. Apparatuses including electrodes having a conductive barrier material and methods of forming same
US20150028280A1 (en) * 2013-07-26 2015-01-29 Micron Technology, Inc. Memory cell with independently-sized elements
US9257431B2 (en) * 2013-09-25 2016-02-09 Micron Technology, Inc. Memory cell with independently-sized electrode
US9679946B2 (en) * 2014-08-25 2017-06-13 HGST, Inc. 3-D planes memory device
US9530824B2 (en) * 2014-11-14 2016-12-27 Sandisk Technologies Llc Monolithic three dimensional memory arrays with staggered vertical bit line select transistors and methods therfor
US9691475B2 (en) * 2015-03-19 2017-06-27 Micron Technology, Inc. Constructions comprising stacked memory arrays
US9691820B2 (en) 2015-04-24 2017-06-27 Sony Semiconductor Solutions Corporation Block architecture for vertical memory array
KR102395193B1 (ko) * 2015-10-27 2022-05-06 삼성전자주식회사 메모리 소자 및 그 제조 방법
WO2017091780A1 (en) * 2015-11-26 2017-06-01 Fu-Chang Hsu 3d cross-point array and process flows
KR102465966B1 (ko) * 2016-01-27 2022-11-10 삼성전자주식회사 메모리 소자, 및 그 메모리 소자를 포함한 전자 장치
US20170255834A1 (en) 2016-03-07 2017-09-07 HangZhou HaiCun Information Technology Co., Ltd. Distributed Pattern Processor Comprising Three-Dimensional Memory Array
KR102463036B1 (ko) * 2016-03-15 2022-11-03 삼성전자주식회사 반도체 메모리 소자 및 이의 제조 방법
US9673257B1 (en) * 2016-06-03 2017-06-06 Sandisk Technologies Llc Vertical thin film transistors with surround gates
KR20180058060A (ko) * 2016-11-23 2018-05-31 에스케이하이닉스 주식회사 피크 커런트 분산이 가능한 상변화 메모리 장치
US10103325B2 (en) 2016-12-15 2018-10-16 Winbond Electronics Corp. Resistance change memory device and fabrication method thereof
US10157667B2 (en) * 2017-04-28 2018-12-18 Micron Technology, Inc. Mixed cross point memory
KR102366798B1 (ko) 2017-06-13 2022-02-25 삼성전자주식회사 반도체 소자
US11088206B2 (en) 2017-10-16 2021-08-10 Sandisk Tehnologies Llc Methods of forming a phase change memory with vertical cross-point structure
KR102471157B1 (ko) * 2017-11-09 2022-11-25 삼성전자주식회사 메모리 소자
KR102403733B1 (ko) * 2017-12-01 2022-05-30 삼성전자주식회사 메모리 소자
US10482953B1 (en) * 2018-08-14 2019-11-19 Macronix International Co., Ltd. Multi-state memory device and method for adjusting memory state characteristics of the same
US10573397B1 (en) * 2018-12-04 2020-02-25 Western Digital Technologies, Inc. Parameter tracking for non-volatile memory to avoid over-programming

Also Published As

Publication number Publication date
US11133465B2 (en) 2021-09-28
KR102651904B1 (ko) 2024-03-28
US20210111342A1 (en) 2021-04-15
CN110914994A (zh) 2020-03-24
JP7394881B2 (ja) 2023-12-08
CN110914994B (zh) 2021-05-25
TWI718824B (zh) 2021-02-11
KR20220003005A (ko) 2022-01-07
JP2022535516A (ja) 2022-08-09
WO2021072576A1 (en) 2021-04-22

Similar Documents

Publication Publication Date Title
TWI728616B (zh) 三維相變記憶體元件
TWI718824B (zh) 用於形成三維記憶裝置的方法
US10475853B2 (en) Replacement materials processes for forming cross point memory
US10756265B2 (en) Methods for forming narrow vertical pillars and integrated circuit devices having the same
JP6059349B2 (ja) 3次元メモリアレイアーキテクチャ
CN111739904B (zh) 三维相变存储器的制备方法及三维相变存储器
WO2022077176A1 (en) A new constriction cell structure and fabrication method with reduced programming current and thermal cross talk for 3d x-point memory
CN112243527A (zh) 具有金属丝阈值切换选择器的相变存储器件及其形成方法
US11227997B1 (en) Planar resistive random-access memory (RRAM) device with a shared top electrode
CN112106136A (zh) 用于3d相变存储单元以改善编程并增大阵列尺寸的新替换位线和字线方案
WO2024098366A1 (en) A multi-stack three-dimensional phase-change memory and methods for making the same
TWI789603B (zh) 積體晶片及用於形成其的方法
WO2024098391A1 (en) Three-dimensional phase-change memory and methods for making same
WO2024098376A1 (en) Three-dimensional phase-change memory and methods
CN112106202A (zh) 用于3D X-Point存储器以改善编程并增大阵列尺寸的具有减小的WL和BL电阻的新单元堆叠层
TW202245248A (zh) 記憶體陣列、半導體晶片與記憶體陣列的製造方法
CN114649366A (zh) 一种三维存储器的制造方法及三维存储器