TW202109493A - 顯示面板 - Google Patents
顯示面板 Download PDFInfo
- Publication number
- TW202109493A TW202109493A TW109107073A TW109107073A TW202109493A TW 202109493 A TW202109493 A TW 202109493A TW 109107073 A TW109107073 A TW 109107073A TW 109107073 A TW109107073 A TW 109107073A TW 202109493 A TW202109493 A TW 202109493A
- Authority
- TW
- Taiwan
- Prior art keywords
- auxiliary
- lines
- line
- rows
- display panel
- Prior art date
Links
- 230000008878 coupling Effects 0.000 description 8
- 238000010168 coupling process Methods 0.000 description 8
- 238000005859 coupling reaction Methods 0.000 description 8
- 102100031699 Choline transporter-like protein 1 Human genes 0.000 description 7
- 102100035954 Choline transporter-like protein 2 Human genes 0.000 description 7
- 101000940912 Homo sapiens Choline transporter-like protein 1 Proteins 0.000 description 7
- 101000948115 Homo sapiens Choline transporter-like protein 2 Proteins 0.000 description 7
- 239000000758 substrate Substances 0.000 description 7
- 102100039497 Choline transporter-like protein 3 Human genes 0.000 description 6
- 102100039496 Choline transporter-like protein 4 Human genes 0.000 description 6
- 101000889279 Homo sapiens Choline transporter-like protein 3 Proteins 0.000 description 6
- 101000889282 Homo sapiens Choline transporter-like protein 4 Proteins 0.000 description 6
- 230000001808 coupling effect Effects 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 230000008447 perception Effects 0.000 description 3
- 230000000087 stabilizing effect Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 239000003086 colorant Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0281—Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
顯示面板包括多個子畫素、多條第一、第二掃描線、多條第一、第二資料線、多條第一至第四輔助線。多個子畫素排列成在第一方向上排列的多個第一排以及在第二方向上排列的多個第二排。各條第三輔助線電連接一條第二輔助線及與一條第一掃描線電連接的一條第一輔助線。各條第四輔助線電連接一條第二掃描線與一條第一掃描線。各條第三輔助線及其所電連接的第一掃描線之間至少有2n個第二排,各條第三輔助線及其所電連接的第二掃描線之間至少有2n+1個第二排,n為正整數。
Description
本發明是有關於一種電子裝置,且特別是有關於一種顯示面板。
為了因應電子裝置的多種形狀需求,顯示面板需要藉由縱向的輔助線路連接橫向的掃描線來使掃描訊號以及資料訊號由顯示面板的同一側輸入。然而,在預充電的情況下,這樣的設計架構會導致部分的子畫素因電容耦合的影響而產生灰階變異,使畫面表現不佳。舉例來說,在預充電為一階的情況下,第N+1橫排中的開關元件在第N橫排中的開關元件被關閉前即被開啟。若與第N橫排電連接的輔助線路經過第N+1橫排中的複數個子畫素,則所述複數個子畫素的電位在第N橫排中的開關元件被關閉時被下拉,且所述複數個子畫素的電位在第N+1橫排中的開關元件被關閉時被再一次下拉,造成所述複數個子畫素的亮度與第N+1橫排中的其他子畫素的亮度不同。
本發明提供一種顯示面板,其有助於改善電容耦合的影響。
本發明的一實施例提供一種顯示面板,其包括多個子畫素、多條第一掃描線、多條第二掃描線、多條第一資料線、多條第二資料線、多條第一輔助線、多條第二輔助線、多條第三輔助線以及多條第四輔助線。多個子畫素排列成在第一方向上排列的多個第一排以及在與第一方向相交的第二方向上排列的多個第二排。多條第一掃描線以及多條第二掃描線在第二方向上交替排列並分別與多個第二排電連接。多條第一資料線以及多條第二資料線在第一方向上交替排列。在任兩個相鄰的第一排之間有一條第一資料線以及一條第二資料線。多個第二排交替地與多條第一資料線以及多條第二資料線電連接。多條第一輔助線在第二方向上延伸,其中各條第一輔助線與對應的一條第一掃描線電連接。多條第二輔助線在第二方向上延伸,其中各條第一輔助線與相鄰的第二輔助線之間有至少一個第一排。各條第三輔助線將一條第一輔助線與相鄰的一條第二輔助線電連接。各條第四輔助線將一條第二掃描線與相鄰的一條第一掃描線電連接。各條第三輔助線及與其電連接的第一掃描線之間至少有2n個第二排,各條第三輔助線及與其電連接的第二掃描線之間至少有2n+1個第二排,n為正整數。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
本文中所提到的方向用語,例如:「上」、「下」、「前」、「後」、「左」、「右」等,僅是參考附圖的方向。因此,使用的方向用語是用來說明,而並非用來限制本發明。
在附圖中,各圖式繪示的是特定實施例中所使用的方法、結構或材料的通常性特徵。然而,這些圖式不應被解釋為界定或限制由這些實施例所涵蓋的範圍或性質。舉例來說,為了清楚起見,各膜層、區域或結構的相對尺寸、厚度及位置可能縮小或放大。
在不同實施例中,相同或相似的元件將採用相同或相似的標號,且將省略其贅述。此外,不同實施例中的特徵在沒有衝突的情況下可相互組合,且依本說明書或申請專利範圍所作之簡單的等效變化與修飾,皆仍屬本專利涵蓋的範圍內。
本說明書或申請專利範圍中提及的「第一」、「第二」等用語僅用以命名分立(discrete)的元件或區別不同實施例或範圍,而並非用來限制元件數量上的上限或下限,也並非用以限定元件的製造順序或設置順序。此外,一元件/膜層設置在另一元件/膜層上(或上方)可涵蓋所述元件/膜層直接設置在所述另一元件/膜層上(或上方),且兩個元件/膜層直接接觸的情況;以及所述元件/膜層間接設置在所述另一元件/膜層上(或上方),且兩個元件/膜層之間存在一或多個元件/膜層的情況。
圖1至圖3分別是本發明的多個實施例的顯示面板的局部上視圖。為了簡化說明,圖1至圖3僅示意性繪示出顯示面板中主動元件陣列基板的局部結構。然而,應理解,顯示面板的主動元件陣列基板除了所繪示出的結構之外還可進一步包括其他元件或膜層。此外,除了主動元件陣列基板之外,顯示面板還可進一步包括對向基板以及位於主動元件陣列基板與對向基板之間的顯示介質層。顯示介質層可包括液晶層,但不限於此。顯示面板中的對向基板以及顯示介質層可參照現有設計,於此省略其贅述。
請參照圖1,顯示面板1可包括多個子畫素SP、多條第一掃描線SL1、多條第二掃描線SL2、多條第一資料線DL1、多條第二資料線DL2、多條第一輔助線AL1、多條第二輔助線AL2、多條第三輔助線AL3以及多條第四輔助線AL4。
多個子畫素SP排列成陣列。所述陣列可包括在第一方向D1上排列的多個第一排R1以及在第二方向D2上排列的多個第二排R2。第二方向D2與第一方向D1相交。如圖1所示,第二方向D2可與第一方向D1垂直,但不以此為限。圖1示意性繪示出六個第一排R1(如沿第一方向D1排列的第一排R1-1至第一排R1-6)以及六個第二排R2(如沿第二方向D2的反方向排列的第二排R2-1至第二排R2-6),其中各個第一排R1包括間隔排列的六個子畫素SP,且各個第二排R2包括間隔排列的六個子畫素SP。然而,顯示面板1中子畫素SP、第一排R1、第二排R2、第一排R1中的子畫素SP或第二排R2中的子畫素SP等各自的數量或多個子畫素SP的排列方式可依需求(如顯示面板的形狀或解析度等)改變。舉例來說,顯示面板1還可包括更多個第一排R1或更多個第二排R2,其中這些第一排R1例如沿第一方向D1排列,而這些第二排R2例如沿第二方向D2的反方向排列。
多個子畫素SP可包括多個紅色子畫素R、多個綠色子畫素G以及多個藍色子畫素B。在一些實施例中,各個第一排R1中的多個子畫素SP可具有相同的顏色,且各個第二排R2中的多個子畫素SP可包括在第一方向D1上交替排列的複數個紅色子畫素R、複數個綠色子畫素G以及複數個藍色子畫素B。如圖1所示,多個紅色子畫素R可排列成在第二方向D2上延伸的多個紅色排,多個綠色子畫素G可排列成在第二方向D2上延伸的多個綠色排,多個藍色子畫素B可排列成在第二方向D2上延伸的多個藍色排,且多個紅色排、多個綠色排以及多個藍色排在第一方向D1上交替排列。然而,多個子畫素SP的顏色種類以及排列方式可依需求改變。
每一個子畫素SP可包括一個或多個主動元件(也稱作開關元件)SP1以及一個或多個畫素電極SP2。主動元件SP1可包括閘極(未繪示)、閘極絕緣層(未繪示)、半導體層(未繪示)、絕緣層(未繪示)、源極(未繪示)以及與畫素電極SP2電連接的汲極(未繪示),但不以此為限。主動元件SP1中多個元件的數量及相對設置關係可參照現有設計,於此省略其贅述。
多條第一掃描線SL1以及多條第二掃描線SL2在第二方向D2上交替排列。如圖1所示,多個第二排R2中的偶數排(如第二排R2-6、第二排R2-4或第二排R2-2)可位於沿第二方向D2依序排列的第一掃描線SL1與第二掃描線SL2之間,且多個第二排R2中的奇數排(如第二排R2-5或第二排R2-3)可位於沿第二方向D2依序排列的第二掃描線SL2與第一掃描線SL1之間。
多條第一掃描線SL1以及多條第二掃描線SL2分別與多個第二排R2電連接。如圖1所示,多個第二排R2中的這些偶數排(如第二排R2-6、第二排R2-4及第二排R2-2)可分別與多條第一掃描線SL1電連接,而多個第二排R2中的這些奇數排(如第二排R2-5、第二排R2-3及第二排R2-1)可分別與多條第二掃描線SL2電連接,且各個第二排R2與一條第一掃描線SL1電連接或與一條第二掃描線SL2電連接。在本文中,第二排R2與掃描線(如第一掃描線SL1或第二掃描線SL2)電連接指的是排列成第二排R2的多個子畫素SP(包括複數個紅色子畫素R、複數個綠色子畫素G以及複數個藍色子畫素B)中的多個閘極與掃描線電連接。
多條第一資料線DL1以及多條第二資料線DL2在第一方向D1上交替排列。如圖1所示,各個第一排R1可位於沿第一方向D1依序排列的第一資料線DL1與第二資料線DL2之間,且在任兩個相鄰的第一排R1之間可有一條第一資料線DL1以及一條第二資料線DL2。
多個第二排R2交替地與多條第一資料線DL1以及多條第二資料線DL2電連接。如圖1所示,多個第二排R2中的這些偶數排(如第二排R2-6、第二排R2-4及第二排R2-2)可與多條第一資料線DL1電連接,而多個第二排R2中的這些奇數排(如第二排R2-5、第二排R2-3及第二排R2-1)可與多條第二資料線DL2電連接。此外,在各個第一排R1中,位於偶數排的多個子畫素SP(如各個第一排R1中由下至上依序數來的第2、4、6個子畫素SP)與一條第一資料線DL1電連接,而位於奇數排的多個子畫素SP(如各個第一排R1中由下至上依序數來的第1、3、5個子畫素SP)與一條第二資料線DL2電連接,且所述奇數排的多個子畫素SP以及所述偶數排的多個子畫素SP位於所述一條第一資料線DL1與所述一條第二資料線DL2之間。在本文中,第二排R2與多條資料線(如多條第一資料線DL1或多條第二資料線DL2)電連接指的是排列成第二排R2的多個子畫素SP(包括複數個紅色子畫素R、複數個綠色子畫素G以及複數個藍色子畫素B)中的多個源極與多條資料線電連接。
多條第一輔助線AL1中的至少一條位於多個子畫素SP所排列而成的陣列中。例如,多條第一輔助線AL1中的至少一條可位於兩個相鄰的第一排R1之間。多條第一輔助線AL1可與多條第一資料線DL1以及多條第二資料線DL2平行設置。在一些實施例中,多條第一輔助線AL1、多條第一資料線DL1以及多條第二資料線DL2可屬於同一導電層,即多條第一輔助線AL1可與多條第一資料線DL1以及多條第二資料線DL2設置在同一層上。所述導電層可為金屬層。所述金屬層可為單層金屬層也可為多層金屬層的堆疊層。
各條第一輔助線AL1在第二方向D2上延伸,其中各條第一輔助線AL1與對應的一條第一掃描線SL1電連接。在一些實施例中,各條第一輔助線AL1可包括在第二方向D2上排列的第一部分P1以及第二部分P2。第一部分P1電連接於一條第一掃描線SL1。舉例來說,第一部分P1例如連接至閘極訊號端(未繪示)且從閘極訊號端沿第二方向D2延伸至所述一條第一掃描線SL1,其中第一部分P1靠近所述一條第一掃描線SL1的末端可終止於所述一條第一掃描線SL1的上方並透過至少一導電通孔C1而與所述一條第一掃描線SL1電連接。第二部分P2與第一部分P1間隔開且與第一部分P1電性絕緣。舉例來說,第二部分P2可從靠近第一部分P1的末端處沿第二方向D2延伸遠離第一部分P1。在一些實施例中,第二部分P2例如連接至直流訊號端(未繪示),以提供穩壓的效果,但不限於此。在另一些實施例中,第二部分P2的電位可以是浮置(floating)的。
圖1示意性繪示出各條第一掃描線SL1與一條第一輔助線AL1電連接。然而,在其他實施例中,各條第一掃描線SL1可與一條以上(即大於一條)的第一輔助線AL1電連接。藉由增加各條第一掃描線SL1所電連接的第一輔助線AL1的數量,有助於降低阻抗並提升顯示畫面的均勻性。
多條第二輔助線AL2中的至少一條位於多個子畫素SP所排列而成的陣列中。例如,多條第二輔助線AL2中的至少一條可位於兩個相鄰的第一排R1之間。多條第二輔助線AL2可與多條第一資料線DL1以及多條第二資料線DL2平行設置。在一些實施例中,多條第一輔助線AL1、多條第二輔助線AL2、多條第一資料線DL1以及多條第二資料線DL2可屬於同一導電層,即多條第二輔助線AL2可與多條第一輔助線AL1、多條第一資料線DL1以及多條第二資料線DL2設置在同一層上,但不限於此。
在一些實施例中,多條第二輔助線AL2與多條第一輔助線AL1例如可在第一方向D1上交替地排列,且各條第一輔助線AL1與相鄰的第二輔助線AL2之間有至少一個第一排R1。在此架構下,相鄰兩條第一輔助線AL1之間有複數個第一排R1,且相鄰兩條第二輔助線AL2之間有複數個第一排R1。圖1示意性繪示出各條第一輔助線AL1與相鄰的第二輔助線AL2之間有兩個第一排R1(如一個紅色排及一個綠色排)。然而,多條第二輔助線AL2與多條第一輔助線AL1的排列方式或各條第一輔助線AL1與相鄰的第二輔助線AL2之間的第一排R1的數量可依需求改變。
多條第二輔助線AL2在第二方向D2上延伸。在一些實施例中,各條第二輔助線AL2可包括在第二方向D2上排列的第三部分P3以及第四部分P4。第三部分P3電連接於一條第三輔助線AL3。舉例來說,第三部分P3例如連接至閘極訊號端(未繪示)且從閘極訊號端沿第二方向D2延伸至所述一條第三輔助線AL3,其中第三部分P3靠近所述一條第三輔助線AL3的末端可終止於所述一條第三輔助線AL3的上方並透過至少一導電通孔C2而與所述一條第三輔助線AL3電連接。第四部分P4與第三部分P3間隔開且與第三部分P3電性絕緣。舉例來說,第四部分P4可從靠近第三部分P3的末端處沿第二方向D2延伸遠離第三部分P3。在一些實施例中,第四部分P4例如連接至直流訊號端(未繪示),以提供穩壓的效果,但不限於此。在另一些實施例中,第四部分P4的電位可以是浮置的。
多條第三輔助線AL3中的至少一條位於多個子畫素SP所排列而成的陣列中。例如,多條第三輔助線AL3中的至少一條可位於兩個相鄰的第二排R2之間。多條第三輔助線AL3可與多條第一掃描線SL1以及多條第二掃描線SL2平行設置。舉例來說,各條第三輔助線AL3例如可在第一方向D1上延伸,且各條第三輔助線AL3將一條第一輔助線AL1與相鄰的一條第二輔助線AL2電連接。具體地,各條第三輔助線AL3例如將一條第一輔助線AL1的第一部分P1與相鄰的一條第二輔助線AL2的第三部分P3電連接。
如圖1所示,各條第三輔助線AL3靠近所述一條第一輔助線AL1的末端可終止於所述一條第一輔助線AL1的上方並透過至少一導電通孔C3而與所述一條第一輔助線AL1電連接,且各條第三輔助線AL3靠近所述一條第二輔助線AL2的末端可終止於所述一條第二輔助線AL2的上方並透過至少一導電通孔C2而與所述一條第二輔助線AL2電連接。在一些實施例中,多條第三輔助線AL3、多條第一掃描線SL1以及多條第二掃描線SL2可屬於同一導電層,且各條第三輔助線AL3例如位於一條第一掃描線SL1與一個第二排R2之間,即多條第三輔助線AL3在垂直於第一方向D1以及第二方向D2的第三方向D3上可不與多條第一掃描線SL1重疊。在另一些實施例中,多條第三輔助線AL3除了不與多條掃描線(包括多條第一掃描線SL1以及多條第二掃描線SL2)屬於同一導電層之外,也不與多條資料線(包括多條第一資料線DL1以及多條第二資料線DL2)屬於同一導電層,且各條第三輔助線AL3可在第三方向D3上至少部分重疊於一條第一掃描線SL1並與所述一條第一掃描線SL1電性絕緣。
圖1示意性繪示出各條第一輔助線AL1及其所對應的第二輔助線AL2透過一條第三輔助線AL3而電連接,且第一輔助線AL1、第二輔助線AL2以及第三輔助線AL3具有相同的數量。然而,在其他實施例中,各條第一輔助線AL1及其所對應的第二輔助線AL2可透過一條或一條以上的第三輔助線AL3而電連接。舉例來說,各條第一輔助線AL1的第一部分P1可透過一條或複數條第三輔助線AL3而與複數條第二輔助線AL2的第三部分P3電連接。或者,各條第二輔助線AL2的第三部分P3可透過一條或複數條第三輔助線AL3而與複數條第一輔助線AL1的第一部分P1電連接。藉由增加第一輔助線AL1、第二輔助線AL2以及第三輔助線AL3任一者的數量,有助於降低阻抗並提升顯示畫面的均勻性。
多條第四輔助線AL4中的至少一條位於多個子畫素SP所排列而成的陣列中。例如,多條第四輔助線AL4中的至少一條可位於兩個相鄰的第一排R1之間。多條第四輔助線AL4可與多條第一掃描線SL1以及多條第二掃描線SL2平行設置。舉例來說,各條第四輔助線AL4例如可在第二方向D2上延伸,且各條第四輔助線AL4將一條第二掃描線SL2與相鄰的一條第一掃描線SL1電連接。
如圖1所示,各條第四輔助線AL4可從對應的一條第一掃描線SL1沿第二方向D2延伸至並終止於相鄰的一條第二掃描線SL2。在一些實施例中,多條第四輔助線AL4、多條第一掃描線SL1以及多條第二掃描線SL2可屬於同一導電層,且各條第四輔助線AL4與所電連接的一條第一掃描線SL1以及所電連接的一條第二掃描線SL2接觸。替代地,多條第四輔助線AL4可不與多條第一掃描線SL1以及多條第二掃描線SL2屬於同一導電層,且各條第四輔助線AL4可透過複數個導電通孔(未繪示)而與對應的一條第一掃描線SL1以及對應的一條第二掃描線電SL2連接。
圖1示意性繪示出各條第一掃描線SL1以及對應的一條第二掃描線電SL2透過一條第四輔助線AL4而電連接。然而,在其他實施例中,各條第一掃描線SL1以及對應的一條第二掃描線電SL2可透過一條以上的第四輔助線AL4而電連接。藉由增加第四輔助線AL4的數量,有助於降低阻抗並提升顯示畫面的均勻性。
藉由第一輔助線AL1與第一掃描線SL1電連接、第三輔助線AL3將第一輔助線AL1與第二輔助線AL2電連接以及第四輔助線AL4將第一掃描線SL1以及對應的第二掃描線電SL2電連接等設計,掃描訊號在傳遞至第三輔助線AL3之前有兩個傳遞路徑(包括第一輔助線AL1的第一部分P1以及第二輔助線AL2的第三部分P3),兩個傳遞路徑被第三輔助線AL3合併成一個傳遞路徑(在第二方向D2上位於第三輔助線AL3與第一掃描線SL1之間的第一部分P1),而所述一個傳遞路徑再被第四輔助線AL4分成兩個傳遞路徑(包括第一掃描線SL1以及第二掃描線電SL2)。如此,兩條相鄰的第二排R2(如第二排R2-1及第二排R2-2)可在相同時序下接收到掃描訊號。藉由上述線路設計再搭配第一資料線DL1以及第二資料線DL2的訊號輸入(資料訊號沿第一方向D1依序輸出至交替設置的這些第一資料線DL1以及第二資料線DL2),可實現兩條資料線半條閘極線(two data lines and half gate line,2DHG)的驅動方式。
為方便說明,第二排R2-1及第二排R2-2的聯集以下稱作第一單元,第二排R2-3及第二排R2-4的聯集以下稱作第二單元,且第二排R2-5及第二排R2-6的聯集以下稱作第三單元。顯示面板1可依需求包括更多個單元,且這些單元依序沿第二方向D2的反方向排列。此外,預充電為一階是指第i+1單元中的開關元件(主動元件SP1)在第i單元中的開關元件未關閉前即開啟,而第i+2單元中的開關元件在第i單元中的開關元件關閉後才開啟,i為正整數。以i等於1為例,在預充電為一階的情況下,第二單元中的開關元件在第一單元中的開關元件未關閉前即開啟,而第三單元中的開關元件在第一單元中的開關元件關閉後才開啟。預充電為二階是指第i+1單元中的開關元件及第i+2單元中的開關元件在第i單元中的開關元件未關閉前依序開啟(第i+1單元中的開關元件比第i+2單元中的開關元件先開啟),而第i+3單元中的開關元件在第i單元中的開關元件關閉後才開啟。以i等於1為例,在預充電為二階的情況下,第二單元中的開關元件及第三單元中的開關元件在第一單元中的開關元件未關閉前依序開啟,而第四單元(未繪示於圖1,例如為圖2中第二排R2-7及第二排R2-8的聯集)中的開關元件在第一單元中的開關元件關閉後才開啟。預充電為三階或三階以上的情況可依此類推。
在預充電為一階的情況下,第二單元中的開關元件在第一單元中的開關元件未關閉前開啟,若第一單元中傳遞訊號(如掃描訊號)的輔助線路經過第二單元中複數個子畫素SP,例如第一單元的輔助線路從所述複數個子畫素SP之間的區域延伸至第一單元所對應的掃描線的上方,則所述複數個子畫素SP的電位(如畫素電極SP2的電位)在第一單元的開關元件被關閉時被下拉,且所述複數個子畫素的電位在第二單元的開關元件被關閉時被再一次下拉,造成所述複數個子畫素SP的亮度與第二單元中的其他子畫素SP的亮度不同。
若未設置第三輔助線AL3以及第四輔助線AL4,且第二輔助線AL2的第三部分P3延伸至第二掃描線電SL2並透過導電通孔而與第二掃描線SL2電連接(即透過第一輔助線AL1的第一部分P1以及第二輔助線AL2的第三部分P3來分別將掃描訊號獨立地傳遞至第一掃描線SL1及第二掃描線SL2),在預充電為一階的情況下,由於電連接於第一單元的第一輔助線AL1的第一部分P1經過第二排R2-3的中間兩個子畫素SP及第二排R2-4的中間兩個子畫素SP,且電連接於第一單元的第二輔助線AL2的第三部分P3經過第二排R2-3的右邊兩個子畫素SP及第二排R2-4的右邊兩個子畫素SP,因此第二單元中的上述八個子畫素SP的亮度會受到電容耦合的影響與第二單元中剩餘四個子畫素SP的亮度不同。
相較之下,透過設置第三輔助線AL3以及第四輔助線AL4,且電連接於第i單元(如第一單元)的第二輔助線AL2的第三部分P3不經過第i+1單元(如第二單元)中的一個或多個子畫素SP的設計,可在預充電為一階的情況下降低受到電容耦合的影響的子畫素SP的數量,例如避免第二排R2-3的右邊兩個子畫素SP及第二排R2-4的右邊兩個子畫素SP受到電容耦合的影響。
根據上述設計,在預充電為n階的情況下,第三輔助線AL3及與其電連接的第一掃描線SL1之間至少會有n個單元,即各條第三輔助線AL3及與其電連接的第一掃描線SL1之間至少有2n個第二排R2,且各條第三輔助線AL3及與其電連接的第二掃描線SL2之間至少有2n+1個第二排R2,n為正整數。圖1示意性繪示出預充電為一階的線路設計,其中各條第三輔助線AL3及與其電連接的第一掃描線SL1之間有2個第二排R2,且各條第三輔助線AL3及與其電連接的第二掃描線SL2之間至少有3個第二排R2。然而,在其他實施例中,在預充電為一階的架構下,各條第三輔助線AL3及與其電連接的第一掃描線SL1之間也可有2個以上(如3個、4個或更多個)的第二排R2,且各條第三輔助線AL3及與其電連接的第二掃描線SL2之間也可有3個以上(如4個、5個或更多個)的第二排R2。
相對於綠色子畫素G而言,人眼對於紅色子畫素R或藍色子畫素B的亮度(或灰階)變異的感知較低。因此,在一些實施例中,可藉由將經過第二單元的至少一條第一輔助線AL1設置在紅色排與相鄰的一個藍色排之間,來避免所述耦合效應影響到人眼較容易感知亮度(或灰階)變異的綠色子畫素G。此外,由於第二輔助線AL2的第三部分P3(傳遞掃描訊號的部分)不經過第二單元中的子畫素SP,因此可藉由將至少一條第二輔助線AL2設置在綠色排與相鄰的一個藍色排之間,來避免綠色子畫素G受到電容耦合的影響。替代地,可藉由將至少一條第二輔助線AL2設置在綠色排與相鄰的一個紅色排之間,來避免綠色子畫素G受到電容耦合的影響。另外,由於在第一方向D1上位於第四輔助線AL4相鄰兩側的兩個子畫素SP可能受到耦合效應的影響,因此可將第四輔助線AL4中的至少一條設置在一個紅色排與相鄰的一個藍色排之間,以避免所述耦合效應影響到人眼較容易感知灰階變異的綠色子畫素G。
在一些實施例中,第一輔助線AL1的第二部分P2可與至少一條第四輔助線AL4在第三方向D3上重疊,且第二部分P2與所述至少一條第四輔助線AL4電性絕緣。藉由將第一輔助線AL1的第二部分P2重疊設置在至少一條第四輔助線AL4上方,可提供屏蔽效果,而有助於提升顯示品質。
在一些實施例中,多條第四輔助線AL4可為錯位排列。所述錯位排列指多條第四輔助線AL4可以不規則方式(參見圖3)分布在多個子畫素SP所排列而成的陣列中,而不是規則地分布在多個子畫素SP所排列而成的陣列中。藉由錯位排列的設計,可避免週期性結構所導致的摩爾紋(Moire pattern)現象,且可降低人眼對於灰階變異的感知。
根據不同的需求,顯示面板1可進一步包括其他元件或膜層。舉例來說,顯示面板1可進一步包括多條第五輔助線AL5。多條第五輔助線AL5中的至少一條位於多個子畫素SP所排列而成的陣列中。例如,多條第五輔助線AL5中的至少一條可位於兩個相鄰的第一排R1之間。多條第五輔助線AL5可與多條第一資料線DL1以及多條第二資料線DL2平行設置。在一些實施例中,多條第五輔助線AL5、多條第一資料線DL1以及多條第二資料線DL2可屬於同一導電層,即多條第五輔助線AL5可與多條第一資料線DL1以及多條第二資料線DL2設置在同一層上。
各條第五輔助線AL5可在第二方向D2上延伸。在一些實施例中,多條第五輔助線AL5例如連接至直流訊號端,以提供穩壓的效果,但不限於此。在另一些實施例中,多條第五輔助線AL5也可作為修補線路。在又一些實施例中,至少一條第四輔助線AL4可與至少一條第五輔助線AL5在第三方向D3上重疊設置,且所述至少一條第四輔助線AL4與所述至少一條第五輔助線AL5電性絕緣。藉由將第五輔助線AL5重疊設置在至少一條第四輔助線AL4上方,可提供屏蔽效果,而有助於提升顯示品質。
顯示面板1也可進一步包括多條共用電極線CL。多條共用電極線CL中的至少一條位於多個子畫素SP所排列而成的陣列中。例如,多條共用電極線CL中的至少一條可位於兩個相鄰的第二排R2之間。多條共用電極線CL可與多條第一掃描線SL1以及多條第二掃描線SL2平行設置。在一些實施例中,多條共用電極線CL、多條第一掃描線SL1以及多條第二掃描線SL2可屬於同一導電層,即多條共用電極線CL可與多條第一掃描線SL1以及多條第二掃描線SL2設置在同一層上。
各條共用電極線CL例如在第一方向D1上延伸,且多條共用電極線CL中的至少一條位於透過第四輔助線AL4而電連接的第一掃描線SL1與第二掃描線SL2之間。在多條共用電極線CL、多條第四輔助線AL4、多條第一掃描線SL1以及多條第二掃描線SL2屬於同一導電層的情況下,多條共用電極線CL中的至少一條(如共用電極線CLA)包括在第一方向D1上排列的多個部分P,且多個部分P被複數個第四輔助線AL4間隔開。具體地,在第一方向D1上位於各第四輔助線AL4的相對側的兩個部分P分別與第四輔助線AL4保持距離,以避免與第四輔助線AL4發生短路的情況。在一些實施例中,顯示面板1可進一步包括多條連接線(未繪示於圖1),以將多條共用電極線CL及多條共用電極線CLA電連接。
為方便說明,圖3示意性繪示出顯示面板中的多條第一掃描線SL1、多條第二掃描線SL2、多條第四輔助線AL4、多條共用電極線CL、多條共用電極線CLA以及多條連接線CTL,且圖3省略繪示圖1中的多個子畫素SP、多條第一資料線SL1、多條第二資料線SL2、多條第一輔助線AL1、多條第二輔助線AL2以及多條第三輔助線AL3。
請參照圖3,各條共用電極線CLA例如包括兩個第五部分P5以及位於兩個第五部分P5之間的至少一個第六部分P6,所述至少一個第六部分P6位於在第一方向D1上相鄰的兩個第四輔助線AL4之間。圖3示意性繪示出各條共用電極線CLA包括兩個第五部分P5以及兩個第六部分P6,但不限於此。舉例來說,第六部分P6的數量可隨著第四輔助線AL4的數量增加而增加,且第六部分P6的數量可隨著第四輔助線AL4的數量減少而減少。在圖3中,以不同底色表示第五部分P5以及第六部分P6,以便於區分第五部分P5以及第六部分P6。然而,第五部分P5以及第六部分P6可屬於同一導電層或可一起形成,但不以此為限。
多條連接線CTL可包括連接線CTL1及連接線CTL2。連接線CTL1及連接線CTL2例如在第一方向D1上分別位於多個子畫素(未繪示於圖3)排列而成的陣列的相對側,且複數條共用電極線CL以及複數個第五部分P5可藉由位於邊緣的連接線CTL1或連接線CTL2而電連接。在一些實施例中,連接線CTL1以及連接線CTL2可與共用電極線CL、共用電極線CLA、多條第一掃描線SL1以及多條第二掃描線SL2一起形成,但不以此為限。替代地,連接線CTL1以及連接線CTL2可與多條第一資料線DL1(參見圖1)以及多條第二資料線DL2(參見圖1)一起形成,且連接線CTL1(或連接線CTL2)透過導電貫孔(未繪示)而與對應的共用電極線CL及共用電極線CLA電連接。
在一些實施例中,多條連接線CTL還可包括至少一條連接線CTL3。連接線CTL3例如在第二方向D2上延伸且例如將三個以上的共用電極線CLA中的三個以上的第六部分P6電連接。在一些實施例中,連接線CTL3可將在第二方向D2上排列的所有的第六部分P6電連接,但不限於此。在一些實施例中,連接線CTL3可與多條第一資料線DL1(參見圖1)以及多條第二資料線DL2(參見圖1)一起形成,且連接線CTL3可透過導電貫孔C4而與對應的共用電極線CL及共用電極線CLA電連接。
在一些實施例中,多條連接線CTL還可包括多條連接線CTL4。各條連接線CTL4例如在第二方向D2上延伸且例如將一條共用電極線CL及相鄰的一個第六部分P6電連接,但不限於此。在一些實施例中,各條連接線CTL4可將在第二方向D2上相鄰的兩個第六部分P6電連接。在一些實施例中,多條連接線CTL4可與多條第一資料線DL1(參見圖1)以及多條第二資料線DL2(參見圖1)一起形成,且連接線CTL4可透過導電貫孔C5而與對應的共用電極線CLA或共用電極線CL電連接。
請參照圖2,顯示面板1A與圖1的顯示面板1的主要差異在於顯示面板1A中的輔助線路的設計可進一步適用於預充電為二階的情況。具體地,在顯示面板1A中,在預充電為二階的情況下,各條第三輔助線AL3及與其電連接的第一掃描線SL1之間至少有4個第二排R2,且各條第三輔助線AL3及與其電連接的第二掃描線SL2之間至少有5個第二排R2。在圖2中,為清楚表示對應於第一單元(第二排R2-1及第二排R2-2的聯集)及第二單元(第二排R2-3及第二排R2-4的聯集)的兩條第三輔助線AL3與其他線路之間的相對設置關係,圖2還進一步出第二排R2-7及第二排R2-8。然而,依據不同的需求,顯示面板1A還可包括更多個第一排R1或更多個第二排R2。適用於預充電三階以上的線路設計可依此類推,於此省略其贅述。
綜上所述,在本發明的實施例中,透過第一輔助線至第四輔助線的設計,可在預充電的情況下降低受到電容耦合的影響的子畫素的數量。在一些實施例中,可藉由將至少一條第一輔助線設置在紅色排與相鄰的一個藍色排之間,將至少一條第二輔助線設置在綠色排與相鄰的一個藍色排或紅色排之間或將至少一條第四輔助線設置在一個紅色排與相鄰的一個藍色排之間,以避免耦合效應影響到人眼較容易感知灰階變異的綠色子畫素。在一些實施例中,可藉由將第一輔助線或第五輔助線重疊設置在至少一條第四輔助線上方,以提供屏蔽效果,進而提升顯示品質。在一些實施例中,可藉由多條第四輔助線錯位排列的設計,來避免週期性結構所導致的摩爾紋現象,且可降低人眼對於灰階變異的感知。在一些實施例中,可藉由增加第一輔助線、第二輔助線、第三輔助線以及第四輔助線任一者的數量,有助於降低阻抗並提升顯示畫面的均勻性。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
1、1A:顯示面板
AL1:第一輔助線
AL2:第二輔助線
AL3:第三輔助線
AL4:第四輔助線
AL5:第五輔助線
C1、C2、C3、C4、C5:導電通孔
CL、CLA:共用電極線
CTL、CTL1、CTL2、CTL3、CTL4:連接線
D1:第一方向
D2:第二方向
D3:第三方向
DL1:第一資料線
DL2:第二資料線
P:部分
P1:第一部分
P2:第二部分
P3:第三部分
P4:第四部分
P5:第五部分
P6:第六部分
R1、R1-1至R1-6:第一排
R2、R2-1至R2-8:第二排
SL1:第一掃描線
SL2:第二掃描線
SP:子畫素
SP1:主動元件
SP2:畫素電極
R:紅色子畫素
G:綠色子畫素
B:藍色子畫素
圖1至圖3分別是本發明的多個實施例的顯示面板的局部上視圖。
1:顯示面板
AL1:第一輔助線
AL2:第二輔助線
AL3:第三輔助線
AL4:第四輔助線
AL5:第五輔助線
C1、C2、C3:導電通孔
CL、CLA:共用電極線
D1:第一方向
D2:第二方向
D3:第三方向
DL1:第一資料線
DL2:第二資料線
P:部分
P1:第一部分
P2:第二部分
P3:第三部分
P4:第四部分
R1、R1-1至R1-6:第一排
R2、R2-1至R2-6:第二排
SL1:第一掃描線
SL2:第二掃描線
SP:子畫素
SP1:主動元件
SP2:畫素電極
R:紅色子畫素
G:綠色子畫素
B:藍色子畫素
Claims (20)
- 一種顯示面板,包括: 多個子畫素,排列成在第一方向上排列的多個第一排以及在與所述第一方向相交的第二方向上排列的多個第二排; 多條第一掃描線以及多條第二掃描線,在所述第二方向上交替排列並分別與所述多個第二排電連接; 多條第一資料線以及多條第二資料線,在所述第一方向上交替排列,其中在任兩個相鄰的第一排之間有一條第一資料線以及一條第二資料線,且所述多個第二排交替地與所述多條第一資料線以及所述多條第二資料線電連接; 多條第一輔助線,在所述第二方向上延伸,其中各條第一輔助線與對應的一條第一掃描線電連接; 多條第二輔助線,在所述第二方向上延伸,其中各條第一輔助線與相鄰的第二輔助線之間有至少一個第一排; 多條第三輔助線,各條第三輔助線將一條第一輔助線與相鄰的一條第二輔助線電連接;以及 多條第四輔助線,各條第四輔助線將一條第二掃描線與相鄰的一條第一掃描線電連接,其中各條第三輔助線及與其電連接的第一掃描線之間至少有2n個第二排,各條第三輔助線及與其電連接的第二掃描線之間至少有2n+1個第二排,n為正整數。
- 如請求項1所述的顯示面板,其中各條第一輔助線包括第一部分,所述第一部分電連接於一條第一掃描線,其中所述第一部分靠近所述一條第一掃描線的末端終止於所述一條第一掃描線的上方並透過至少一導電通孔而與所述一條第一掃描線電連接。
- 如請求項2所述的顯示面板,其中各條第一輔助線還包括第二部分,所述第一部分與所述第二部分在所述第二方向上排列,所述第二部分與所述第一部分間隔開且與所述第一部分電性絕緣,其中所述第二部分從靠近所述第一部分的所述末端處沿所述第二方向延伸遠離所述第一部分。
- 如請求項3所述的顯示面板,其中所述第一部分連接至閘極訊號端,且所述第二部分連接至直流訊號端。
- 如請求項3所述的顯示面板,其中所述第二部分與至少一條第四輔助線在垂直於所述第一方向以及所述第二方向的第三方向上重疊,且所述第二部分與所述至少一條第四輔助線電性絕緣。
- 如請求項1所述的顯示面板,其中所述多條第一輔助線、所述多條第二輔助線、所述多條第一資料線以及所述多條第二資料線屬於同一導電層。
- 如請求項1所述的顯示面板,其中各條第二輔助線包括第三部分,所述第三部分電連接於一條第三輔助線,其中所述第三部分靠近所述一條第三輔助線的末端終止於所述一條第三輔助線的上方並透過至少一導電通孔而與所述一條第三輔助線電連接。
- 如請求項7所述的顯示面板,其中各條第二輔助線還包括第四部分,所述第三部分與所述第四部分在所述第二方向上排列,所述第四部分與所述第三部分間隔開且與所述第三部分電性絕緣,其中所述第四部分從靠近所述第三部分的所述末端處沿所述第二方向延伸遠離所述第三部分。
- 如請求項8所述的顯示面板,其中所述第三部分連接至閘極訊號端,且所述第四部分連接至直流訊號端。
- 如請求項1所述的顯示面板,其中各條第三輔助線在所述第一方向上延伸。
- 如請求項1所述的顯示面板,其中各條第三輔助線透過至少一導電通孔而與對應的一條第一輔助線電連接,且各條第三輔助線透過至少另一導電通孔而與對應的一條第二輔助線電連接。
- 如請求項1所述的顯示面板,其中所述多條第三輔助線、所述多條第一掃描線以及所述多條第二掃描線屬於同一導電層,且各條第三輔助線位於一條第一掃描線與一個第二排之間。
- 如請求項1所述的顯示面板,其中各條第三輔助線在垂直於所述第一方向以及所述第二方向的第三方向上至少部分重疊於一條第一掃描線並與所述一條第一掃描線電性絕緣。
- 如請求項1所述的顯示面板,其中所述多個子畫素包括多個紅色子畫素、多個綠色子畫素以及多個藍色子畫素,所述多個紅色子畫素排列成在所述第一方向上排列的多個紅色排,所述多個綠色子畫素排列成在所述第一方向上排列的多個綠色排,所述多個藍色子畫素排列成在所述第一方向上排列的多個藍色排,所述多個紅色排、所述多個綠色排以及所述多個藍色排在所述第一方向上交替排列,其中所述多條第一輔助線中的至少一條位於一個紅色排與相鄰的一個藍色排之間。
- 如請求項14所述的顯示面板,其中所述多條第二輔助線中的至少一條位於一個綠色排與相鄰的一個藍色排或紅色排之間。
- 如請求項14所述的顯示面板,其中所述多條第四輔助線中的至少一條位於一個紅色排與相鄰的一個藍色排之間。
- 如請求項1所述的顯示面板,其中所述多條第四輔助線為錯位排列。
- 如請求項1所述的顯示面板,還包括: 多條第五輔助線,在所述第二方向上延伸,其中各條第五輔助線位於相鄰兩第一排之間且連接至直流訊號端。
- 如請求項1所述的顯示面板,還包括: 多條共用電極線,其中各條共用電極線在所述第一方向上延伸並位於相鄰兩個第二排之間,所述多條共用電極線中的至少一條包括在所述第一方向上排列的多個部分,所述多個部分被複數個第四輔助線間隔開,且所述多個部分包括兩個第五部分以及位於所述兩個第五部分之間的至少一個第六部分,所述至少一個第六部分位於在所述第一方向上相鄰的兩個第四輔助線之間;以及 多條連接線,將所述多條共用電極線電連接。
- 如請求項19所述的顯示面板,其中所述多條連接線中的至少一條將三個以上的共用電極線中的三個以上的第六部分電連接。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/905,935 US11502114B2 (en) | 2019-08-20 | 2020-06-19 | Display panel |
CN202010666406.9A CN111752059B (zh) | 2019-08-20 | 2020-07-10 | 显示面板 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962889181P | 2019-08-20 | 2019-08-20 | |
US62/889,181 | 2019-08-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI718021B TWI718021B (zh) | 2021-02-01 |
TW202109493A true TW202109493A (zh) | 2021-03-01 |
Family
ID=74660448
Family Applications (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109107073A TWI718021B (zh) | 2019-08-20 | 2020-03-04 | 顯示面板 |
TW109116616A TWI729815B (zh) | 2019-08-20 | 2020-05-20 | 畫素陣列基板 |
TW109120658A TWI738389B (zh) | 2019-08-20 | 2020-06-18 | 畫素陣列基板 |
TW109122938A TWI753482B (zh) | 2019-08-20 | 2020-07-07 | 顯示面板 |
Family Applications After (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109116616A TWI729815B (zh) | 2019-08-20 | 2020-05-20 | 畫素陣列基板 |
TW109120658A TWI738389B (zh) | 2019-08-20 | 2020-06-18 | 畫素陣列基板 |
TW109122938A TWI753482B (zh) | 2019-08-20 | 2020-07-07 | 顯示面板 |
Country Status (5)
Country | Link |
---|---|
KR (2) | KR102524241B1 (zh) |
CN (1) | CN112419885B (zh) |
DE (2) | DE112020003935B4 (zh) |
TW (4) | TWI718021B (zh) |
WO (2) | WO2021031836A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI836787B (zh) * | 2022-12-13 | 2024-03-21 | 友達光電股份有限公司 | 顯示面板 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113885261A (zh) * | 2021-09-30 | 2022-01-04 | Tcl华星光电技术有限公司 | 显示面板的像素单元、显示面板的下基板、及显示面板 |
Family Cites Families (56)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11305681A (ja) * | 1998-04-17 | 1999-11-05 | Casio Comput Co Ltd | 表示装置 |
JP4472116B2 (ja) * | 2000-05-19 | 2010-06-02 | Nec液晶テクノロジー株式会社 | アクティブマトリクス型液晶表示装置 |
TW469496B (en) * | 2001-01-19 | 2001-12-21 | Hannstar Display Corp | Electrode arrangement structure of In-Plane switching mode LCD |
US7224118B2 (en) * | 2003-06-17 | 2007-05-29 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic apparatus having a wiring connected to a counter electrode via an opening portion in an insulating layer that surrounds a pixel electrode |
TWI296111B (en) * | 2005-05-16 | 2008-04-21 | Au Optronics Corp | Display panels, and electronic devices and driving methods using the same |
TWI352958B (en) * | 2006-12-05 | 2011-11-21 | Hannstar Display Corp | Liquid crystal display panel and the driving metho |
CN101201469B (zh) * | 2006-12-13 | 2010-11-24 | 群康科技(深圳)有限公司 | 液晶显示面板及其修补方法 |
CN101442060B (zh) * | 2008-12-25 | 2011-04-20 | 友达光电股份有限公司 | 像素阵列及其制造方法 |
CN101487962B (zh) * | 2009-01-20 | 2012-07-04 | 友达光电股份有限公司 | 具窄型边框区结构的显示装置与其驱动方法 |
TWI393947B (zh) * | 2009-06-12 | 2013-04-21 | Au Optronics Corp | 顯示裝置 |
CN101587266B (zh) * | 2009-06-29 | 2011-01-26 | 友达光电股份有限公司 | 显示装置 |
KR101589755B1 (ko) * | 2009-10-19 | 2016-01-28 | 엘지디스플레이 주식회사 | 표시장치 어레이 기판 |
KR101290709B1 (ko) * | 2009-12-28 | 2013-07-29 | 엘지디스플레이 주식회사 | 터치센서 인셀 타입 액정표시장치용 어레이 기판 및 이의 제조방법 |
JP5482393B2 (ja) * | 2010-04-08 | 2014-05-07 | ソニー株式会社 | 表示装置、表示装置のレイアウト方法、及び、電子機器 |
CN102403320B (zh) * | 2010-09-16 | 2015-05-20 | 上海天马微电子有限公司 | 阵列基板及其制作方法、液晶显示面板 |
KR101717076B1 (ko) * | 2010-11-20 | 2017-03-17 | 엘지디스플레이 주식회사 | 네로우 베젤 타입 어레이 기판 및 이를 구비한 액정표시장치 |
CN102540585B (zh) * | 2010-12-09 | 2014-12-24 | 群创光电股份有限公司 | 液晶面板及应用该液晶面板的液晶显示装置 |
JP2012159633A (ja) * | 2011-01-31 | 2012-08-23 | Seiko Epson Corp | アクティブマトリクス基板、電気光学装置及び電子機器 |
KR102004710B1 (ko) * | 2011-11-04 | 2019-07-30 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
TWM432061U (en) | 2012-01-05 | 2012-06-21 | Chunghwa Picture Tubes Ltd | Pixel array substrate |
CN102759828B (zh) * | 2012-04-19 | 2016-04-13 | 深圳市华星光电技术有限公司 | 显示面板的布线结构及像素结构 |
KR101906248B1 (ko) * | 2012-12-13 | 2018-10-11 | 엘지디스플레이 주식회사 | 액정 디스플레이 장치 |
KR102009388B1 (ko) * | 2012-12-13 | 2019-08-12 | 엘지디스플레이 주식회사 | 액정 디스플레이 장치 |
KR101966865B1 (ko) * | 2013-06-20 | 2019-04-10 | 엘지디스플레이 주식회사 | 액정표시장치와 이의 제조방법 |
TWI511283B (zh) * | 2013-11-07 | 2015-12-01 | Chunghwa Picture Tubes Ltd | 畫素陣列基板及有機發光二極體顯示器 |
KR102167712B1 (ko) * | 2013-12-05 | 2020-10-20 | 삼성디스플레이 주식회사 | 데이터 구동 장치 및 이를 포함하는 표시 장치 |
TWI559062B (zh) * | 2013-12-09 | 2016-11-21 | 友達光電股份有限公司 | 主動元件陣列基板 |
US9990904B2 (en) | 2014-01-23 | 2018-06-05 | E Ink Holdings Inc. | Pixel array suitable for slim border designs |
CN203941365U (zh) * | 2014-07-09 | 2014-11-12 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及显示装置 |
KR102237125B1 (ko) * | 2014-07-16 | 2021-04-08 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR102279058B1 (ko) * | 2014-07-25 | 2021-07-20 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20160015479A (ko) | 2014-07-30 | 2016-02-15 | 삼성디스플레이 주식회사 | 표시 패널 및 이를 포함하는 표시 장치 |
TWI550320B (zh) * | 2014-12-31 | 2016-09-21 | 友達光電股份有限公司 | 畫素結構 |
KR102284296B1 (ko) * | 2015-01-13 | 2021-08-03 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 |
TWI534499B (zh) * | 2015-02-16 | 2016-05-21 | 友達光電股份有限公司 | 顯示裝置 |
CN104701302A (zh) | 2015-03-18 | 2015-06-10 | 合肥京东方光电科技有限公司 | 阵列基板及其制作方法以及显示装置 |
KR20160116187A (ko) * | 2015-03-26 | 2016-10-07 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그 제조 방법 |
CN105093606B (zh) * | 2015-05-08 | 2018-03-27 | 厦门天马微电子有限公司 | 阵列基板、液晶显示面板和液晶显示装置 |
KR20170026755A (ko) * | 2015-08-27 | 2017-03-09 | 삼성디스플레이 주식회사 | 표시 장치 |
CN105047122A (zh) * | 2015-09-08 | 2015-11-11 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
US20170108983A1 (en) * | 2015-10-16 | 2017-04-20 | Innolux Corporation | Touch display panel and pixel structure |
CN105372894B (zh) * | 2015-12-24 | 2018-09-14 | 上海天马微电子有限公司 | 一种阵列基板及液晶显示装置 |
CN105425490A (zh) * | 2016-01-04 | 2016-03-23 | 京东方科技集团股份有限公司 | 阵列基板和显示装置 |
CN105785683A (zh) * | 2016-05-24 | 2016-07-20 | 深圳市华星光电技术有限公司 | 像素结构及其阵列基板和液晶面板 |
CN107957645A (zh) * | 2016-10-14 | 2018-04-24 | 瀚宇彩晶股份有限公司 | 显示面板与其制作方法 |
KR102631187B1 (ko) * | 2016-10-31 | 2024-01-29 | 엘지디스플레이 주식회사 | 액정 표시 장치 |
TWI600947B (zh) * | 2016-11-24 | 2017-10-01 | 友達光電股份有限公司 | 用於顯示面板的畫素結構與主動元件陣列基板 |
CN107219702A (zh) * | 2017-07-20 | 2017-09-29 | 深圳市华星光电技术有限公司 | 一种阵列基板及其制造方法、液晶显示装置 |
TWI657300B (zh) * | 2017-08-10 | 2019-04-21 | 友達光電股份有限公司 | 陣列基板 |
KR102413156B1 (ko) * | 2017-11-28 | 2022-06-24 | 엘지디스플레이 주식회사 | Oled 조명 장치 |
CN108287441A (zh) * | 2018-02-08 | 2018-07-17 | 中华映管股份有限公司 | 像素阵列基板及显示面板 |
CN108628047B (zh) * | 2018-04-02 | 2021-07-30 | 上海中航光电子有限公司 | 一种阵列基板、显示面板及显示装置 |
CN208570607U (zh) * | 2018-09-06 | 2019-03-01 | 京东方科技集团股份有限公司 | 一种布线结构、阵列基板及显示装置 |
CN109240017B (zh) * | 2018-11-22 | 2021-09-28 | 上海天马微电子有限公司 | 显示面板和显示装置 |
CN109491166B (zh) * | 2018-12-28 | 2021-07-06 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板 |
CN109633971B (zh) * | 2019-01-31 | 2021-08-27 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
-
2020
- 2020-03-04 TW TW109107073A patent/TWI718021B/zh active
- 2020-05-20 TW TW109116616A patent/TWI729815B/zh active
- 2020-06-18 TW TW109120658A patent/TWI738389B/zh active
- 2020-07-07 TW TW109122938A patent/TWI753482B/zh active
- 2020-08-03 KR KR1020217005464A patent/KR102524241B1/ko active IP Right Grant
- 2020-08-03 DE DE112020003935.8T patent/DE112020003935B4/de active Active
- 2020-08-03 WO PCT/CN2020/106658 patent/WO2021031836A1/zh active Application Filing
- 2020-08-03 KR KR1020217006568A patent/KR102409301B1/ko active IP Right Grant
- 2020-08-03 WO PCT/CN2020/106660 patent/WO2021031838A1/zh active Application Filing
- 2020-08-03 CN CN202010775201.4A patent/CN112419885B/zh active Active
- 2020-08-03 DE DE112020003937.4T patent/DE112020003937B4/de active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI836787B (zh) * | 2022-12-13 | 2024-03-21 | 友達光電股份有限公司 | 顯示面板 |
Also Published As
Publication number | Publication date |
---|---|
TWI729815B (zh) | 2021-06-01 |
CN112419885B (zh) | 2023-06-09 |
WO2021031836A1 (zh) | 2021-02-25 |
KR20210038670A (ko) | 2021-04-07 |
KR102409301B1 (ko) | 2022-06-14 |
DE112020003937T5 (de) | 2022-05-25 |
TWI718021B (zh) | 2021-02-01 |
DE112020003935B4 (de) | 2023-08-17 |
TWI753482B (zh) | 2022-01-21 |
KR102524241B1 (ko) | 2023-04-20 |
WO2021031838A1 (zh) | 2021-02-25 |
CN112419885A (zh) | 2021-02-26 |
DE112020003935T5 (de) | 2022-06-15 |
TW202109495A (zh) | 2021-03-01 |
TW202109476A (zh) | 2021-03-01 |
KR20210033039A (ko) | 2021-03-25 |
TWI738389B (zh) | 2021-09-01 |
TW202109499A (zh) | 2021-03-01 |
DE112020003937B4 (de) | 2023-12-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9983733B2 (en) | Touch display panel and touch display device | |
US9261749B2 (en) | Display device | |
US9703440B2 (en) | Self-capacitive touch display panel and array substrate thereof | |
US8884861B2 (en) | Liquid crystal display and driving method thereof | |
TWI657428B (zh) | 顯示面板及顯示裝置 | |
TWI698780B (zh) | 顯示裝置 | |
WO2016065748A1 (zh) | 显示面板及其中像素结构和驱动方法 | |
US9646553B2 (en) | Display device | |
US20160291791A1 (en) | Array substrate, drive method, display panel and display device | |
US20200342802A1 (en) | Display Panel And Electronic Device | |
TWI658453B (zh) | Display panel and display device | |
US9780126B2 (en) | Z-inversion type display device and method of manufacturing the same | |
JP6994571B2 (ja) | 画素駆動回路及び液晶表示パネル | |
TWI718021B (zh) | 顯示面板 | |
WO2021114374A1 (zh) | 阵列基板和液晶显示面板 | |
CN109031831A (zh) | 一种阵列基板及显示装置 | |
TWI516852B (zh) | 畫素結構 | |
TW201411254A (zh) | 顯示面板 | |
CN112415823B (zh) | 显示面板 | |
CN112767868A (zh) | 显示面板及显示装置 | |
KR20200014900A (ko) | 액정 디스플레이 패널 및 장치 | |
US10013941B2 (en) | Liquid crystal panels for reducing flickers and the arrays substrates thereof | |
WO2021031245A1 (zh) | 阵列基板及oled显示装置 | |
KR101133193B1 (ko) | 액정 표시 장치 | |
CN111752059B (zh) | 显示面板 |